CN111370462A - 一种沟槽型vdmos的元胞版图结构 - Google Patents

一种沟槽型vdmos的元胞版图结构 Download PDF

Info

Publication number
CN111370462A
CN111370462A CN201811593168.2A CN201811593168A CN111370462A CN 111370462 A CN111370462 A CN 111370462A CN 201811593168 A CN201811593168 A CN 201811593168A CN 111370462 A CN111370462 A CN 111370462A
Authority
CN
China
Prior art keywords
source
region
trench
source region
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811593168.2A
Other languages
English (en)
Inventor
肖魁
方冬
卞铮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSMC Technologies Fab2 Co Ltd
CSMC Technologies Corp
Original Assignee
CSMC Technologies Fab2 Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSMC Technologies Fab2 Co Ltd filed Critical CSMC Technologies Fab2 Co Ltd
Priority to CN201811593168.2A priority Critical patent/CN111370462A/zh
Priority to PCT/CN2019/127710 priority patent/WO2020135378A1/zh
Publication of CN111370462A publication Critical patent/CN111370462A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/0869Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out

Abstract

本发明提供一种沟槽型VDMOS的元胞版图结构,包括至少一个元胞,所述元胞包括:若干个并联设置的源区;沟槽,环绕每个所述源区设置,所述沟槽用于形成栅极结构,所述沟槽的边界和所述源区的边界重合,以限定所述元胞的沟道;其中,所述源区的边界上设置有向所述沟槽方向延伸的凸出结构,以增加每个所述元胞的沟道的周长。根据本发明的元胞版图结构,对所述源区进行了改进,在所述源区的边界上增加了凸出结构,增加了由沟槽的边界限定的沟道的长度,可以增大沟道密度,使得在同等电流的情况下,进一步减小芯片面积。

Description

一种沟槽型VDMOS的元胞版图结构
技术领域
本发明涉及半导体技术领域,具体而言涉及一种沟槽型VDMOS的元胞版图结构。
背景技术
随着半导体技术的不断发展,VDMOS(垂直双扩散金属氧化物半导体场效应管,Vertical Double-diffuse MOS)器件因具有开关损耗小、输入阻抗高、驱动功率小、频率特性好、跨导高度线性等优点,被越来越广泛地应用在模拟电路和驱动电路,尤其是高压功率部分。
沟槽型VDMOS产品是较为广泛应用的功率器件,一方面,沟槽工艺的成熟使单个元胞的尺寸进一步降低,另一方面,由于沟槽区域穿过P型基区最下端,形成的沟道位于源区与漂移区之间,相比普通VDMOS,可以消除JFET区,导通电阻大大减小,所以沟槽型VDMOS极大提高了MOS功率器件的性能。
发明内容
本发明提供一种沟槽型VDMOS的元胞版图结构及其制造方法,以进一步增大沟道密度,使得在同等电流的情况下,进一步减小芯片面积。
在发明内容部分中引入了一系列简化形式的概念,这将在具体实施方式部分中进一步详细说明。本发明的发明内容部分并不意味着要试图限定出所要求保护的技术方案的关键特征和必要技术特征,更不意味着试图确定所要求保护的技术方案的保护范围。
本发明提供一种沟槽型VDMOS的元胞版图结构,包括至少一个元胞,所述元胞包括:
若干个并联设置的源区;
沟槽,环绕每个所述源区设置,所述沟槽用于形成栅极结构,所述沟槽的边界和所述源区的边界重合,以限定所述元胞的沟道;
其中,所述源区的边界上设置有向所述沟槽方向延伸的凸出结构,以增加所述元胞的沟道的周长。
可选地,所述源区的至少一个边界上设置有若干相互间隔的凸出结构并且所述凸出结构并非贯穿所述沟槽,以使所述源区的边界呈凹凸不平的形状。
可选地,所述源区的至少一个边界上设置有贯穿所述沟槽的所述凸出结构,以将所述沟槽隔断并使所述源区与其相邻的至少另一个源区通过所述凸出结构相连通。
可选地,所述源区的侧壁轮廓为竖直平面或弯曲面。
可选地,所述凸出结构的侧壁的轮廓为竖直平面,或所述凸出结构的至少一个侧壁的轮廓为弯曲面。
可选地,所述凸出结构在水平面上的投影形状为方形或台阶形,或所述凸出结构在水平面上的投影的轮廓为曲线。
可选地,所述凸出结构设置于所述源区的至少一边上的中间位置,和/或所述凸出结构设置于所述源区的至少一边上的端部上。
可选地,在每个源区相对的两个边上各设置有一个所述凸出结构;和/或所述凸出结构位于所述源区的对角线的端部上;和/或所述凸出结构位于所述源区的一条边的两个端部上。
可选地,每个所述源区被单独的所述沟槽环绕,或相邻的所述源区共用部分所述沟槽。
可选地,所述元胞结构包括:
半导体衬底,所述半导体衬底包括本体层和位于所述本体层之上的外延层;
所述沟槽,位于所述外延层中;
体区,位于所述沟槽两侧的所述外延层中;
第一源漏区,位于所述体区内,所述第一源漏区的掺杂离子导电类型与所述体区的掺杂离子导电类型相同;
第二源漏区,位于所述沟槽两侧的所述体区之上,所述第二源漏区的掺杂离子导电类型与所述体区的掺杂离子导电类型相反;
栅极结构,填充于所述沟槽内部;
层间介电层,位于所述第二源漏区和所述栅极结构之上;
接触孔,位于所述源区内的所述层间介电层中,并延伸至所述第二源漏区和部分所述第一源漏区。
综上所述,根据本发明的元胞版图结构,对所述源区进行了改进,在所述源区的边界上增加了凸出结构,增加了由沟槽的边界限定的沟道的长度,其可以增大沟道密度,使得在同等电流的情况下,进一步减小芯片面积。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。
附图中:
图1为根据本发明实施例的沟槽型VDMOS的元胞版图结构的示意图;
图2A-图2C为图1所示的沟槽型VDMOS的元胞版图结构分别沿A1-A2、B1-B2和C1-C2的截面图;
图3A-3H为本发明实施例的沟槽型VDMOS的元胞版图结构的变形的示意图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
为了彻底理解本发明,将在下列的描述中提出详细的步骤,以便阐释本发明提出的沟槽型VDMOS的元胞版图结构。显然,本发明的施行并不限定于半导体领域的技术人员所熟习的特殊细节。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或多个其他特征、整体、步骤、操作、元件、组件和/或它们的组合。
为增大器件工作电流,则需尽量增大器件的沟道宽度,为了在一定的硅片面积内获得尽量大的沟道宽度,一般采用多个元胞并联的方式,并联的元胞越多,器件电流越大,每个元胞的沟道宽度越大,器件电流越大,或者说,元胞沟道密度(元胞沟道周长/元胞面积)越大,器件电流越大。
为了进一步增大沟道密度,使得在同等电流的情况下,进一步减小芯片面积,本发明提出了一种沟槽型VDMOS的元胞版图结构,其中,所述元胞版图结构除了用于VDMOS器件以外,还可以应用于其他类似的结构,下面首先对沟槽型VDMOS的结构进行说明,然后再对所述沟槽型VDMOS的元胞版图结构作进一步的说明。
其中,沟槽型VDMOS的通常结构如图2C所示,其中,图2C为图1所示的沟槽型VDMOS的元胞版图结构分别沿C1-C2的截面图,所述沟槽型VDMOS包括:
半导体衬底201,所述半导体衬底201包括本体层2011和位于所述本体层2011之上的外延层2012;
沟槽202,位于所述外延层2012中;
体区203,位于所述沟槽202两侧的所述外延层2012中;
第一源漏区2041,位于所述体区203内,所述第一源漏区2041的掺杂离子导电类型与所述体区203的掺杂离子导电类型相同;
第二源漏区2042,位于所述沟槽202两侧的所述体区203之上,所述第二源漏区2042的掺杂离子导电类型与所述体区203的掺杂离子导电类型相反;
栅极结构205,位于所述沟槽202内部;
层间介电层206,位于所述第二源漏区2042和所述栅极结构205之上;
接触孔207,位于所述层间介电层206中,并延伸至所述第二源漏区2042和部分所述第一源漏区2041。
其中,所述体区203的掺杂离子为P型,如硼或其他三价元素;所述第一源漏区2041的掺杂离子为P型,如硼或其他三价元素;所述第二源漏区2042的掺杂离子为N型,如磷或其他五价元素。
所述栅极结构205包括位于所述沟槽202底部及侧壁的栅氧化层2051以及位于所述栅氧化层2051之上的多晶硅层2052。
本申请中所述器件的栅极结构205,位于所述沟槽202内部、通过在所述沟槽内填充栅极材料之后形成,因此沟槽的形状和栅极结构的形状相同,下面以在形成沟槽之后并且在没有填充所述栅极材料之前的结构对本发明的所述元胞版图结构进行说明。
具体地,其中,图1为沿图2A中栅极结构205的上表面沿水平面进行切割的剖面图,如图1所示,所述元胞版图结构包括:元胞区101、围绕所述元胞区101的过渡区(未示出)和设置在所述过渡区外围的终端区(未示出),
其中,所述元胞区101包括若干个并联设置的源区102,若干个所述源区102之间由沟槽103隔离,所述沟槽用于在后续的步骤中形成栅极结构,因此所述沟槽的边界即为栅极结构的边界,同时所述沟槽的边界与所述源区102的边界重合,因此沟道为沟槽与源区的相邻界面位置,所述沟槽103的边界或源区102的边界可以用来限定所述元胞中的沟道104。
所述沟槽型VDMOS的元胞版图结构,包括至少一个元胞,所述元胞:
若干个并联设置的源区;
沟槽,环绕每个所述源区设置,所述沟槽用于形成栅极结构,所述沟槽的边界和所述源区的边界重合,以限定所述元胞的沟道;
其中,所述源区的边界上设置有向所述沟槽方向延伸的凸出结构,以增加沟道的周长。
需要说明的是,在本发明的实施例中,所述元胞是指在元胞版图结构中并联设置的重复最小单元,即元胞既包括沟槽103也包括源区102(即非沟槽区),其中,所述凸出结构设置于所述源区的边界上。
其中,在本发明中所述元胞结构并联的源区越多,器件电流越大,每个源区的沟道宽度越大,器件电流越大,因此在此对元胞结构包含的源区102的数目不做限制,其作为重复单元可以根据实际需要进行添加。
其中,所述沟槽为填充栅极材料之前的沟槽,用于形成栅极结构,进而形成沟槽型VDMOS,在本发明中为了进一步提高元胞沟道密度(元胞沟道周长/元胞面积),从而获得更大器件电流,对所述元胞中沟道的轮廓进行了改进,以增加元胞中沟道周长。
具体地,为了增加元胞中沟道的轮廓,在元胞中所述源区的边界上设置了凸出结构,通过所述凸出结构的设置,使得所述源区的边界的长度得以延伸,从而使所述源区限定的沟道的周长增加。
需要说明的是,在本发明中由于所述源区被所述沟槽包围并且直接接触,因此,所述沟槽的边界与所述源区的边界完全重合,因此当所述源区的形状改进之后,所述沟槽的形状则会进行相应的改进,两者为相互匹配的关系。例如在所述源区上设置凸出结构时,在所述沟槽形成于水平面上的投影中,在所述沟槽上设置有至少一个缺口,以增加相应位置处的所述沟道的周长,其中所述缺口对应所述凸出结构。
下面结合附图对本发明所述凸出结构做进一步的说明,其中,图3A-3H为沿图2A中栅极结构205的上表面沿水平面进行切割的剖面图。
其中,如图3G所示,其中所述源区的至少一个边界上设置有若干相互间隔的凸出结构并且所述凸出结构并非贯穿所述沟槽,以使所述源区的边界呈凹凸不平的形状,通过将所述源区的侧壁设置为凹凸不平的形状来增加元胞中沟道的长度。对应地,所述缺口设置于所述沟槽的内侧壁和/或外侧壁,并且所述缺口并非贯穿所述沟槽,所述沟槽为侧壁凹凸不平的密闭的结构。在所述结构中,只要所述源区的侧壁为非平面形状即可,通过所述设置即可增加所述沟道的周长。
另外,如图3A-3F以及3H所示,在所述图示的结构中,所述源区的至少一个边界上设置有贯穿所述沟槽的所述凸出结构,以将所述沟槽隔断并使所述源区与其相邻的至少另一个源区通过所述凸出结构相连通。相应地,在所述沟槽中,所述缺口贯穿所述沟槽,以将所述沟槽隔断。
在上述示例中,所述凸出结构穿通所述沟槽,以将所述沟槽间断开,使所述沟槽成为不连续、不密闭的结构。其中,凸出结构的侧壁使得源区边界的周长增加,进而增加沟道的周长。
在本发明中所述凸出结构至少包括上述穿通和不穿通所述沟槽的两种方式,下面对两种方式中共同的部分进行说明。
首先,对于本发明中所述源区的在水平面上的投影形状,即所述源区的平面俯视图的形状,在此并不进行限定,可以为任意多边形,例如三角形、四方形、六边形等。
例如附图3A-图3E、3F、3G所示的正方形,或者如附图3H所示的六边形,当然所述源区的形状不局限于上述示例,还可以为其他任何合适的形状,在此不再一一列举。
其中,所述源区有多个边,其中,在所述多边形的结构的至少一边上设置所述凸出结构。
可选地,在所述源区中相对设置的两个边上设置至少一个所述凸出结构。
进一步,所述凸出结构可以设置于所述源区的一个边界上的任意位置,例如位于所述源区的一个边界的中间位置,如图3A和图3E所示;还可以位于所述源区的一个边界的一端的位置,如图3B-3F所示。
进一步,当所述凸出结构位于所述源区的一个边界的一端的位置,还至少包括以下几种:
第一,如图3B所示,所述源区为方形结构,所述元胞版图结构的元胞(基本重复单元)包括四个源区,其中,所述凸出结构位于每个源区的对角线处,并且所述四个源区的一个凸出结构重叠设置,以形成所述重复单元。
第二,如图3C所示,所述源区为方形结构,所述元胞版图结构的元胞(基本重复单元)包括两个源区,其中,所述凸出结构位于每个源区的对角线处,并且所述两个源区的一个凸出结构重叠设置,然后以此为重复单元设置多个,例如如图3C所示,设置两个上述的重复单元,以形成具有四个源区的结构,并且所述重复单元共用一个沟槽。
其中,附图3F为附图3C的变形,区别仅在于所述凸出结构的位置,例如在附图3C中所述凸出结构位于源区的右侧,在附图3F中所述凸出结构位于源区的左侧。
第三,如图3D所示,所述源区为方形结构,所述元胞版图结构的元胞(基本重复单元)包括四个源区,其中,所述凸出结构位于每个源区的一个边的两端,将四个源区结合形成重复单元之后,所述凸出结构位于所述重复单元的四个顶角上。
进一步,每个所述源区被单独的所述沟槽环绕,或相邻的所述源区共用部分所述沟槽。
在上述示例中,如图3A所示,在所述四个源区中,相邻的源区可以共用一个沟槽,也可以将使用各自的沟槽,但是相邻的沟槽相互连通,即沟槽的宽度为正常宽度的2倍,如图3H所示,在此不做限定。
进一步,可选地,所述源区的侧壁轮廓为竖直平面或弯曲面。相应地,所述缺口的断面为平面或曲面。
具体地,如图3A-3E所示,所述源区的侧壁为竖直的平面,其侧壁在水平面上的投影为直线,如图3F所示,所述源区的侧壁为弯曲的曲面,其侧壁在水平面上的投影为具有一定弧度的曲线,当然所述源区的侧壁还可以为其他形状,只要能够增加沟槽长度,均可以应用于本发明。
进一步,所述凸出结构的侧壁的轮廓为竖直平面,或所述凸出结构的至少一个侧壁的轮廓为弯曲面。
具体地,如图3A-3E所示,所述凸出结构的侧壁的轮廓为竖直平面,其侧壁在水平面上的投影为方形,其轮廓可以为立方体形结构,例如长方体结构等。
进一步,所述凸出结构的侧壁的轮廓还可以为渐变式的,例如宽度沿向沟槽延伸的方向逐渐减小,比如所述凸出结构在水平面上的投影形状为台阶形结构,如图3E所示。当然还可以是其他宽度梯度减小的形状,在此不做限定。
上述为沟槽型VDMOS的元胞版图结构中源区的形状和沟槽所做的描述,下面结合附图对所述沟槽型VDMOS的元胞版图结构中其他结构作进一步的说明。其中,图2A-图2C为图1所示的元胞结构的截面图,其中图2A为图1源区102沿平行地穿过所述凸出结构的沟槽表面(开口106)的直线(即A1-A2)的截面图,其包括:半导体衬底201,所述半导体衬底201包括本体层2011和位于所述本体层2011之上的外延层2012;沟槽202,位于所述外延层2012中;自下而上设置的体区203和源漏区204,位于所述沟槽202两侧的所述外延层2012中,所述源漏区204的掺杂离子导电类型与所述体区203的掺杂离子导电类型相反;栅极结构205,位于所述沟槽202内部;层间介电层206,位于所述源漏区204和所述栅极结构205之上。
具体地,其中所述半导体衬底的本体层2011可以是以下所提到的材料中的至少一种:硅、绝缘体上硅(SOI)、绝缘体上层叠硅(SSOI)、绝缘体上层叠锗化硅(S-SiGeOI)、绝缘体上锗化硅(SiGeOI)以及绝缘体上锗(GeOI)等。半导体衬底201上可以被定义有源区。可选地,其中所述半导体衬底进行N型掺杂,即所述本体层2011和所述外延层2012的掺杂离子为N型,如磷或其他五价元素。
所述体区203的掺杂离子为P型,如硼或其他三价元素,所述源漏区204的掺杂离子为N型,如磷或其他五价元素。
所述栅极结构205包括位于所述沟槽202底部及侧壁的栅氧化层2051以及位于所述栅氧化层2051之上的多晶硅层2052。在其他实施例里,栅极结构205也可为现有技术中的任意分离式栅极结构。
图2B为源区102沿未穿过接触孔105、平行于且未穿过所述凸出结构的沟槽表面(开口106)的直线(B1-B2)的截面图,其包括:半导体衬底201,所述半导体衬底201包括本体层2011和位于所述本体层2011之上的外延层2012;沟槽202,位于所述外延层2012中;自下而上设置的体区203和源漏区204,位于所述沟槽202两侧的所述外延层2012中,所述源漏区204的掺杂离子导电类型与所述体区203的掺杂离子导电类型相反;栅极结构205,位于所述沟槽202内部;层间介电层206,位于所述源漏区204和所述栅极结构205之上。
所述体区203的掺杂离子为P型,如硼或其他三价元素,所述源漏区204的掺杂离子为N型,如磷或其他五价元素。
所述栅极结构205包括位于所述沟槽202底部及侧壁的栅氧化层2051以及位于所述栅氧化层2051之上的多晶硅层2052。
对比图2A和图2B可以发现,两者的区别在于沟槽区域和沟道区域的比例,图2A中的沟槽区域的比例大于图2B中的沟槽区域的比例,而图2A中的沟道区域的比例小于图2B中的沟道区域的比例,即在元胞版图结构中,由于所述凸出结构的设置可以增加由沟槽的边界限定的沟道的长度,进而可以增大沟道密度,使得在同等电流的情况下,进一步减小芯片面积。
根据本发明的元胞版图结构,对所述源区进行了改进,在所述源区的边界上增加了凸出结构,充分利用了源区中的非必要区域增加了由沟槽的边界限定的沟道的长度,其可以增大沟道密度,使得在同等电流的情况下,进一步减小芯片面积。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。

Claims (10)

1.一种沟槽型VDMOS的元胞版图结构,其特征在于,包括至少一个元胞,所述元胞包括:
若干个并联设置的源区;
沟槽,环绕每个所述源区设置,所述沟槽用于形成栅极结构,所述沟槽的边界和所述源区的边界重合,以限定所述元胞的沟道;
其中,所述源区的边界上设置有向所述沟槽方向延伸的凸出结构,以增加所述元胞的沟道的周长。
2.根据权利要求1所述的元胞版图结构,其特征在于,所述源区的至少一个边界上设置有若干相互间隔的凸出结构并且所述凸出结构并非贯穿所述沟槽,以使所述源区的边界呈凹凸不平的形状。
3.根据权利要求1所述的元胞版图结构,其特征在于,所述源区的至少一个边界上设置有贯穿所述沟槽的所述凸出结构,以将所述沟槽隔断并使所述源区与其相邻的至少另一个源区通过所述凸出结构相连通。
4.根据权利要求1所述的元胞版图结构,其特征在于,所述源区的侧壁轮廓为竖直平面或弯曲面。
5.根据权利要求1所述的元胞版图结构,其特征在于,所述凸出结构的侧壁的轮廓为竖直平面,或所述凸出结构的至少一个侧壁的轮廓为弯曲面。
6.根据权利要求1所述的元胞版图结构,其特征在于,所述凸出结构在水平面上的投影形状为方形或台阶形,或所述凸出结构在水平面上的投影的轮廓为曲线。
7.根据权利要求1所述的元胞版图结构,其特征在于,所述凸出结构设置于所述源区的至少一边上的中间位置,和/或所述凸出结构设置于所述源区的至少一边上的端部上。
8.根据权利要求1所述的元胞版图结构,其特征在于,在每个源区相对的两个边上各设置有一个所述凸出结构;和/或所述凸出结构位于所述源区的对角线的端部上;和/或所述凸出结构位于所述源区的一条边的两个端部上。
9.根据权利要求1所述的元胞版图结构,其特征在于,每个所述源区被单独的所述沟槽环绕,或相邻的所述源区共用部分所述沟槽。
10.根据权利要求1所述的元胞版图结构,其特征在于,所述元胞结构包括:
半导体衬底,所述半导体衬底包括本体层和位于所述本体层之上的外延层;
所述沟槽,位于所述外延层中;
体区,位于所述沟槽两侧的所述外延层中;
第一源漏区,位于所述体区内,所述第一源漏区的掺杂离子导电类型与所述体区的掺杂离子导电类型相同;
第二源漏区,位于所述沟槽两侧的所述体区之上,所述第二源漏区的掺杂离子导电类型与所述体区的掺杂离子导电类型相反;
栅极结构,填充于所述沟槽内部;
层间介电层,位于所述第二源漏区和所述栅极结构之上;
接触孔,位于所述源区内的所述层间介电层中,并延伸至所述第二源漏区和部分所述第一源漏区。
CN201811593168.2A 2018-12-25 2018-12-25 一种沟槽型vdmos的元胞版图结构 Pending CN111370462A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811593168.2A CN111370462A (zh) 2018-12-25 2018-12-25 一种沟槽型vdmos的元胞版图结构
PCT/CN2019/127710 WO2020135378A1 (zh) 2018-12-25 2019-12-24 一种沟槽型vdmos的元胞版图结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811593168.2A CN111370462A (zh) 2018-12-25 2018-12-25 一种沟槽型vdmos的元胞版图结构

Publications (1)

Publication Number Publication Date
CN111370462A true CN111370462A (zh) 2020-07-03

Family

ID=71129108

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811593168.2A Pending CN111370462A (zh) 2018-12-25 2018-12-25 一种沟槽型vdmos的元胞版图结构

Country Status (2)

Country Link
CN (1) CN111370462A (zh)
WO (1) WO2020135378A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113284954A (zh) * 2021-07-22 2021-08-20 成都蓉矽半导体有限公司 一种高沟道密度的碳化硅mosfet及其制备方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022200338A1 (en) 2021-03-22 2022-09-29 Hitachi Energy Switzerland Ag Power semiconductor device
CN113536600B (zh) * 2021-08-17 2024-01-30 浙江大学 一种功率模块绑定线布局优化设计方法
CN116629190B (zh) * 2023-07-21 2023-11-03 西安智多晶微电子有限公司 一种基于元胞自动机和禁忌搜索的fpga布局方法
CN117650181A (zh) * 2024-01-30 2024-03-05 深圳市冠禹半导体有限公司 一种提高沟槽mosfet元胞密度的工艺及沟槽mosfet

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060226475A1 (en) * 2005-04-11 2006-10-12 Nec Electronics Corporation Vertical field effect transistor
US20090096018A1 (en) * 2007-09-28 2009-04-16 Rohm Co., Ltd. Semiconductor device
CN201936884U (zh) * 2010-11-03 2011-08-17 无锡中星微电子有限公司 一种mos管及其版图设计装置
US20130221435A1 (en) * 2012-02-23 2013-08-29 Super Group Semiconductor Co., Ltd. Closed cell trenched power semiconductor structure
CN104885227A (zh) * 2012-12-28 2015-09-02 三菱电机株式会社 碳化硅半导体器件及其制造方法
CN108538910A (zh) * 2018-02-13 2018-09-14 株洲中车时代电气股份有限公司 具有复合栅的igbt芯片
CN108899318A (zh) * 2018-08-30 2018-11-27 无锡摩斯法特电子有限公司 一种增加vdmos沟道密度的蛇形布图结构和布图方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101771084B (zh) * 2010-01-20 2012-06-13 电子科技大学 一种横向功率器件版图结构
CN202758893U (zh) * 2012-08-03 2013-02-27 成都国微电子有限公司 一种晶体管版图结构及芯片版图结构
US9443973B2 (en) * 2014-11-26 2016-09-13 Infineon Technologies Austria Ag Semiconductor device with charge compensation region underneath gate trench

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060226475A1 (en) * 2005-04-11 2006-10-12 Nec Electronics Corporation Vertical field effect transistor
US20090096018A1 (en) * 2007-09-28 2009-04-16 Rohm Co., Ltd. Semiconductor device
CN201936884U (zh) * 2010-11-03 2011-08-17 无锡中星微电子有限公司 一种mos管及其版图设计装置
US20130221435A1 (en) * 2012-02-23 2013-08-29 Super Group Semiconductor Co., Ltd. Closed cell trenched power semiconductor structure
CN104885227A (zh) * 2012-12-28 2015-09-02 三菱电机株式会社 碳化硅半导体器件及其制造方法
CN108538910A (zh) * 2018-02-13 2018-09-14 株洲中车时代电气股份有限公司 具有复合栅的igbt芯片
CN108899318A (zh) * 2018-08-30 2018-11-27 无锡摩斯法特电子有限公司 一种增加vdmos沟道密度的蛇形布图结构和布图方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113284954A (zh) * 2021-07-22 2021-08-20 成都蓉矽半导体有限公司 一种高沟道密度的碳化硅mosfet及其制备方法
CN113284954B (zh) * 2021-07-22 2021-09-24 成都蓉矽半导体有限公司 一种高沟道密度的碳化硅mosfet及其制备方法

Also Published As

Publication number Publication date
WO2020135378A1 (zh) 2020-07-02

Similar Documents

Publication Publication Date Title
CN111370462A (zh) 一种沟槽型vdmos的元胞版图结构
CN101840935B (zh) Soi横向mosfet器件
CN203205426U (zh) 横向晶体管
US8648445B2 (en) Metal-oxide-semiconductor device having trenched diffusion region and method of forming same
US10164025B2 (en) Semiconductor device having termination trench
JP2000353805A (ja) 拡張されたトレンチ及びドーピング領域を有するmosゲートパワー素子及び、それを形成するプロセス
CN110350032A (zh) 一种半导体器件
US20130115746A1 (en) Method for Fabricating a Vertical LDMOS Device
CN102201442A (zh) 基于沟道阵列结构的异质结场效应晶体管
US6414365B1 (en) Thin-layer silicon-on-insulator (SOI) high-voltage device structure
KR20070032995A (ko) 고전압 디바이스 및 그 형성 방법
CN112993021B (zh) 横向双扩散金属氧化物半导体场效应管
CN110649097B (zh) 一种高压p沟道HFET器件
CN108091695B (zh) 垂直双扩散场效应晶体管及其制作方法
CN203013733U (zh) 一种igbt
CN216213475U (zh) 屏蔽栅沟槽型功率mosfet器件
CN113097311B (zh) 一种具有栅氧优化结构的功率半导体器件及制造方法
CN209515676U (zh) 半导体器件及芯片
CN112530805B (zh) 横向双扩散金属氧化物半导体器件及制作方法、电子装置
CN110491945A (zh) 半导体器件及其制造方法
CN114464673B (zh) 双栅ldmosfet器件、制造方法及芯片
CN108695386A (zh) 高压半导体装置及其制造方法
CN116417516A (zh) 沟槽型dmos器件及其制备方法
CN113889536A (zh) 屏蔽栅极沟槽半导体结构与屏蔽栅极沟槽半导体器件
CN117976542A (zh) 一种电源、功率器件及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200703