CN110634869B - 存储器阵列及其制造方法 - Google Patents

存储器阵列及其制造方法 Download PDF

Info

Publication number
CN110634869B
CN110634869B CN201910775074.5A CN201910775074A CN110634869B CN 110634869 B CN110634869 B CN 110634869B CN 201910775074 A CN201910775074 A CN 201910775074A CN 110634869 B CN110634869 B CN 110634869B
Authority
CN
China
Prior art keywords
bit line
region
contact region
memory cell
cell contact
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910775074.5A
Other languages
English (en)
Other versions
CN110634869A (zh
Inventor
王国镇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Priority to CN201910775074.5A priority Critical patent/CN110634869B/zh
Publication of CN110634869A publication Critical patent/CN110634869A/zh
Application granted granted Critical
Publication of CN110634869B publication Critical patent/CN110634869B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/488Word lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1436Dynamic random-access memory [DRAM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本申请涉及一种存储器阵列及其制造方法。本发明公开了一种存储器阵列,包含一半导体基材,具有多数个有源区及使多数个有源区彼此绝缘的浅沟道隔离结构,有源区沿着第一方向延伸;多数条沿着第二方向延伸的埋入字线,设于半导体基材中,各有源区与两条埋入字线相交,从而各有源区被分割成三部分:一位线接触区域和两个存储单元接触区域,其中第二方向不垂直于第一方向;多数条沿着第三方向延伸的埋入位线,设于半导体基材中且位于埋入字线上方,其中第三方向垂直于第二方向;以及一外延硅层,从各存储单元接触区域暴露出的侧壁及上表面延伸出来。

Description

存储器阵列及其制造方法
分案申请信息
本发明专利申请是申请日为2016年7月26日、申请号为201610595350.6、发明名称为“存储器阵列及其制造方法”的发明专利申请案的分案申请。
技术领域
本发明涉及一种半导体存储器装置及其制造方法。更具体的说,本发明涉及一种存储器装置,其存储器阵列中具有埋入(或嵌入)位线、埋入字线,与增大的存储单元接触区域,以及所述存储器装置的制造方法。
背景技术
本技术领域所熟知的动态随机存取存储器(DRAM)装置,是由若干存储单元所组成。DRAM装置的各个存储单元均包含一晶体管以及一电容,其中电容电连结到晶体管的一端点,例如漏极(或源极)。位线(digit line)则被电连结到晶体管的另一端点,例如源极(或漏极)。存储单元是通过字线和位线来定址,其中之一涉及存储单元的“行”方向上的定址,而另一个则是涉及“存储单元的“列”方向上的定址。
目前DRAM装置的其中一种类型,是利用埋入字线(BWL)架构,包括嵌入存储单元阵列中并且互相平行的字线。埋入字线被制造在与有源区(AA)相交的字线沟槽中。上述包含埋入字线的DRAM装置的电容,通常是叠设在硅基板的主表面上,而位线则是被制造在硅基板的主表面之上,并且通过电容上方。
随着DRAM存储单元的尺寸的微缩,有源区的表面积越来越小。渐缩的有源区表面积不仅导致电容的存储单元接触区域(或着垫)的面积不足,也造成形成存储单元接触层(或着垫)时的工艺余裕也下降,影响工艺良率。有鉴于此,如何应付不足的存储单元接触面积及下降的工艺余裕,以制造出具有更小尺寸的存储单元,已成为本技术领域的一大挑战。
发明内容
本发明主要目的在提供一种改良的DRAM装置,其由多个有效单元尺寸为6F2且具有加大接触面积的存储单元所构成。
本发明另一目的在提供一种改良的DRAM装置,其具有埋入位线、埋入字线,以及位线通过电容下方(capacitor-over-digit line)结构。
本发明又另一目的在提供一种改良的DRAM装置的制造方法,可以不需另外形成存储单元接触层(cell contact layer)或着垫(landing pad)。
本发明一实施例提供一种形成存储器阵列的方法,包含:提供一半导体基材,其上具有多数个有源区及使所述多数个有源区彼此绝缘的浅沟道隔离结构,其中所述有源区沿着一第一方向延伸;于所述半导体基材中形成多数条沿着一第二方向延伸的埋入字线,其中各所述有源区与两条所述埋入字线相交,从而各所述有源区被分割成三部分:一位线接触区域和两个存储单元接触区域,其中所述第二方向并不垂直于所述第一方向;于所述埋入字线上方的所述半导体基材中形成多数条沿着一第三方向延伸的埋入位线,其中所述第三方向垂直于所述第二方向;选择性的移除所述浅沟道隔离结构的上部,以于各所述存储单元接触区域旁形成一L型凹陷区域,暴露出各所述存储单元接触区域的侧壁;以及进行一外延硅成长工艺,从各所述存储单元接触区域暴露出的侧壁及上表面成长出一外延硅层,如此形成增大的存储单元接触区域。
本发明另一实施例提供一种存储器阵列,包含:一半导体基材,其上具有多数个有源区及使所述多数个有源区彼此绝缘的浅沟道隔离结构,其中所述有源区沿着一第一方向延伸;多数条沿着一第二方向延伸的埋入字线,设于所述半导体基材中,其中各所述有源区与两条所述埋入字线相交,从而各所述有源区被分割成三部分:一位线接触区域和两个存储单元接触区域,其中所述第二方向并不垂直于所述第一方向;多数条沿着一第三方向延伸的埋入位线,设于所述半导体基材中且位于所述埋入字线上方,其中所述第三方向垂直于所述第二方向;以及一外延硅层,从各所述存储单元接触区域暴露出的侧壁及上表面延伸出来。
毋庸置疑的,本领域的技术人士读完接下来本发明优选实施例的详细描述与附图后,均可了解本发明的目的。
附图说明
图1A到图7A、图1B到图7B以及图1C到图7C为根据本发明实施例所绘示的形成具有埋入位线(buried digit line)和埋入字线(buried word line)的存储器装置的方法,其中:
图1A到图7A为根据本发明实施例所绘示的在不同制造阶段的存储器装置的存储器阵列的布局示意图;以及
图1B到图7B和图1C到图7C分别是沿着图1A到图7A中的线I-I'和II-II'所示的剖面示意图。
其中,附图标记说明如下:
10 半导体基材
10a 上表面
12 有源区
12a 位线接触区域
12b 存储单元接触区域
12b’ 增大的存储单元接触区域
14 浅沟道隔离(STI)结构
16 埋入字线
22 埋入位线(BDL)沟槽
30 光刻胶层
40 方形区域
52 外延硅层
70 介电层堆叠
71 蚀刻停止层
72 层间介电层
73 中间层
74 层间介电层
75 上盖层
80 电容
122 侧壁
124 侧壁
160 字线沟槽
162 导电部分
164 绝缘层
166 上盖层
210 衬垫层
220 金属层
230 上盖层
302 开孔
420 L型凹陷区域
810 电容沟槽
θ 夹角(锐角)
AA 有源区
具体实施方式
接下来的详细说明须参照相关附图所示内容,用来说明可根据本发明具体实施的实施例。这些实施例提供足够的细节,可使此领域中的技术人员充分了解并具体实施本发明。在不悖离本发明的范围内,可做结构、逻辑和电性上的修改应用在其他实施例上。
因此,接下来的详细描述并非用来对本发明加以限制。本发明涵盖的范围由其权利要求界定。与本发明权利要求具同等意义,也应属本发明涵盖的范围。本发明的一个或多个实施例将参考附图对应描述,其中相同参考标号始终用以表示相同的元件,其中所例示的结构并非按原比例绘制。
文中所提及的“晶圆”或“基材”等名称可以是在表面上已有材料层或集成电路器件层的半导体衬底,其中,基材可以被理解为包括半导体晶圆。基材也可以指在制造过程中的半导体衬底或晶圆,其上形成有不同材料层。举例而言,晶圆或基材可以包括掺杂或未掺杂半导体、在绝缘材或半导体底材上形成的外延半导体、及其它已知的半导体结构。
本文所用的术语“水平的”被定义为平行于半导体基材的常规主平面或主表面,而不管其方位。术语“垂直”指的是一垂直于如刚才所定义水平面的方向。除非另有定义,术语,如“上”、“上面”、下面”、“底”、“顶”、“侧”(如在“侧壁”)、“较高”、“较低”、“上方”和“下方“,是相对于上述水平面而限定。
本发明涉及一种DRAM装置,其至少由多个有效单元尺寸为6F2(例如3Fx2F)且具有加大接触面积的存储单元所构成。所述加大接触面积涉及使用本发明的自限外延生长技术,可以有效的避免了相邻存储单元之间的短路。
在集成电路制造中,细线(如栅极)等结构的宽度也被称为临界尺寸(criticaldimension,CD)或最小特征尺寸(feature size,F)。通常,临界尺寸(CD)代表集成电路制造过程中所能制得最小几何特征结构,例如采用某个技术节点中的光刻技术所制得的内连线、接触结构或沟槽的宽度。
请同时参考图1A、图1B和图1C。图1A是根据本发明实施例所绘示的形成埋入字线(buried word line,BWL)之后的存储器阵列布局示意图。图1B和图1C分别是沿着图1A中的线I-I'和II-II'所示的剖面示意图。首先,提供一半导体基材10,例如硅晶圆。在半导体基材10中形成有多个有源区12,以及浅沟道隔离(shallow trench isolation,STI)结构14,使有源区12之间彼此隔离。形成STI结构14的方法在本领域是公知的。例如,先使用传统的光刻工艺,在半导体基材10上形成光刻胶图案,其定义将被蚀刻到半导体基材10中的沟槽图案,再以此光刻胶图案作为硬掩膜,蚀刻半导体基材10,从而形成沟槽,然后于沟槽中填充绝缘材料,例如氧化硅。每个有源区12的长度方向沿参考座标中的AA方向延伸。每个有源区12的较长侧是平行于每个有源区12的长度方向。AA方向和参考x轴方向之间的夹角(锐角)θ的角度可以是介于15°和60°之间,但不限于此。
形成STI结构14和有源区12之后,在半导体基材10形成多数条的线型埋入字线16。如图1A所示,所述多数条的线型埋入字线16沿着参考y轴延伸,且两个埋入字线16与一有源区12相交,从而每个有源区12被分割成三部分:一位线接触区域12a和两个存储单元接触区域(或电容平台区域)12b。在图1A中可清楚看出,两种存储单元接触区12b位于每个有源区12的两末端,并且位线接触区12a在两条线型埋入字线16之间。
在图1B中可清楚的看到,每个埋入字线16包括嵌入在一个字线沟槽160下部的导电部分162,其中导电部分162可包括金属、金属复合材料或多层导电材料。例如,导电部分162可以包括氮化钛(TiN)、钛/氮化钛(Ti/TiN)、氮化钨(WN)、钨/氮化钨(W/WN)、氮化钽(TaN)、钽/氮化钽(Ta/TaN)、钛硅氮化物(TiSiN)、钽硅氮化物(TaSiN)、钨氮化硅(WSiN),或以上组合。衬于字线沟槽160内表面上的绝缘层164,诸如氧化硅,以及位于所述导电部分162上方的上盖层166共同包覆住导电部分162。上盖层166具有一顶表面,与半导体基材10的上表面10a齐平。例如,上盖层166可包含氮化硅,但不限于此。
请同时参考图2A、图2B和图2C。图2A是根据本发明实施例所绘示的形成埋入位线(BDL)沟槽之后的存储器阵列布局示意图。图2B和图2C分别是沿着图2A中的线I-I'和II-II'所示的剖面示意图。如图2A所示,在半导体基材10表面形成多数条陷入上表面10a的BDL沟槽22。所述多数条的BDL沟槽22以夹角θ与有源区12相交并沿着参考x轴延伸,从而暴露每个有源区12的位线接触区12a。如图2B所示,每个BDL沟槽22的深度被控制的很好,使得每个埋入字线16的导电部分162不被暴露出来。接着,在每个BDL沟槽22内共形的沉积一衬垫层210,例如氮化硅衬垫,但衬垫层210不会填满BDL沟槽22。衬里层210可以使用化学气相沉积(CVD)或原子层沉积(ALD)方法形成,但不限于此。在其它实施例中,衬垫层210还可以覆盖BDL沟槽22外的区域,但不限于此。
请同时参考图3A、图3B和图3C。第3A图是根据本发明实施例所绘示的于光刻胶层形成位线接触开孔之后的存储器阵列布局示意图。图3B和图3C分别是沿着图3A中的线I-I'和II-II'所示的剖面示意图。如图3A、图3B和图3C所示,在半导体基材10上形成一光刻胶层30。在光刻胶层30中形成多数个开孔302,各开孔302的位置即为各线型BDL沟槽22与各个有源区12相交处,分别暴露出在各个位线接触区域12a内的部分衬垫层210。根据本发明实施例,开孔302是对准位线接触区域12a,如此只暴露出直接位于位线接触区域12a正上方的部分衬垫层210。接着利用一蚀刻工艺,通过开孔302蚀刻掉暴露出的部分衬垫层210,如此暴露出位线接触区域12a的半导体基材10的表面。剩余的光刻胶层30接着被去除。
请同时参考图4A、图4B和图4C。图4A是根据本发明实施例所绘示的在BDL沟槽22内填入金属之后的存储器阵列布局示意图。图4B和图4C分别是沿着图4A中的线I-I'和II-II'所示的剖面示意图。如图4A、图4B和图4C所示,通过开孔302蚀刻掉暴露出的部分衬垫层210之后,于BDL沟槽22内填入金属层220,包含,例如,钛、氮化钛或钨。除了先前暴露出来的位线接触区域12a的半导体基材10的表面之外,金属层220是通过衬垫层210与有源区12绝缘。从图4B及图4C可清楚看到,金属层220是与位线接触区域12a内的半导体基材10电连结。根据本发明实施例,BDL沟槽22被金属层220填满。接着进行合适的工艺,例如,蚀刻或抛光工艺,使金属层220的上表面与半导体基材10的上表面10a、上盖层166的上表面与STI结构14的上表面齐平。
请同时参考图5A、图5B和图5C。图5A是根据本发明实施例所绘示的在金属层220上形成上盖层230之后的存储器阵列布局示意图。图5B和图5C分别是沿着图5A中的线I-I'和II-II'所示的剖面示意图。如图5A、图5B和图5C所示,利用蚀刻等方式,使金属层220的上表面下陷到一比半导体基材10的上表面10a低的水平。接着,在金属层220上形成一上盖层230。例如,上盖层230可以是氮化硅上盖层,但不限于此。例如,可以先在半导体基材10上全面沉积一氮化硅层,使氮化硅层填满金属层220上的凹陷区域,再以化学机械抛光(chemical mechanical polishing,CMP)工艺抛光掉BDL沟槽22以外多余的氮化硅层,如此即形成上盖层230。
在图5A中,显示出多数个方形区域40,各个方形区域40在沿着参考x轴方向上被BDL沟槽内的氮化硅衬垫层210以及氮化硅上盖层230所围绕,在沿着参考y轴方向上被氮化硅上盖层166所围绕。在各个方形区域40内,有源区12的存储单元接触区域12b被暴露出来。为改善存储单元接触电阻,增加存储单元接触区域的面积是当务之急。根据本发明实施例,被氮化硅所包围的方形区域40构成一自限外延生长区域,以方便进行后续的接触胞接触区域加大工艺。
请同时参考图6A、图6B和图6C。图6A是根据本发明实施例所绘示的在方形区域40内完成氧化层凹陷及外延之后的存储器阵列布局示意图。图6B和图6C分别是沿着图6A中的线I-I'和II-II'所示的剖面示意图。如图6A、图6B和图6C所示,在形成上盖层230之后,继续进行一(氧化层凹陷)蚀刻工艺,从各个方形区域40中选择性的去除STI结构14的上部。上述氧化层凹陷工艺可以采用,例如,稀释氢氟酸(diluted HF)溶液等对于周遭氮化硅上盖层及硅具有蚀刻选择性的湿蚀刻方法,去除STI结构14的部分硅氧层。然而,应理解其它对STI结构14的硅氧层具有蚀刻选择性的方法亦可以被采用,例如,干蚀刻方法。
从图6A及图6C中可清楚看到,在完成上述氧化层凹陷工艺之后,具有一落差h的L型凹陷区域420形成于各个方形区域40内。从各个方形区域40内去除STI结构14的上部(氧化层)之后,可以暴露出有源区12的存储单元接触区域12b的两相邻侧壁122及124。接着,进行一外延硅成长工艺,从暴露出来的存储单元接触区域12b的两相邻侧壁122及124上成长出外延硅层52,如此形成一增大的存储单元接触区域12b’。外延硅层52本身即可以作为电容的着垫,故本发明方法不需要另外制造着垫。上述外延硅成长工艺可以自限于各个方形区域40,这是因为方形区域40在参考x轴方向及参考y轴方向上均被氮化硅上盖层所围绕。如此,可以有效解决邻近存储单元的潜在短路问题。应理解的是,在上述外延硅成长工艺之前,还可以针对半导体基材10的上表面10a进行预清洁处理。
根据本发明实施例,所述L型凹陷区域420并未被外延硅层52填满,因此会在外延硅层52与邻近的BDL沟槽22与字线沟槽160之间留下一间隙。然而,本领域技术人员应可理解,在其它实施例中,所述L型凹陷区域420可以被外延硅层52填满。
请同时参考图7A、图7B和图7C。图7A是根据本发明实施例所绘示的在形成介电层堆叠及电容之后的存储器阵列布局示意图。图7B和图7C分别是沿着图7A中的线I-I'和II-II'所示的剖面示意图。如图7A、图7B和图7C所示,在完成上述外延硅成长工艺之后,继续在半导体基材10的上表面10a上沉积一介电层堆叠70。例如,介电层堆叠70可以包含,但不限于,一蚀刻停止层71、一层间介电层72、一中间层73、一层间介电层74以及一上盖层75。例如,上述蚀刻停止层71可以包含氮化硅,但不限于此。上述层间介电层72以及层间介电层74可以包含磷硅玻璃(PSG)、硼磷硅玻璃(BPSG)、氧化硅或低介电常数材料,但不限于此。上述上盖层75可以包含氮化硅或氮氧化硅,但不限于此。
如图7C所示,蚀刻停止层71是共形的覆盖在上盖层166上、衬垫层210于L型凹陷区域420内的暴露表面上、外延硅层52上,及STI结构14上。在形成介电层堆叠70之后,可以利用本领域公知技术,例如干蚀刻工艺,在介电层堆叠70中形成一电容沟槽810。所述电容沟槽810的底部暴露出部分各外延硅层52。接着,于电容沟槽810中形成一电容80。可以用本领域公知的技术制造电容80,虽然附图中并未特别标示细部结构,但应可理解其中可包含一底部电极、一电容介电层以及一上电极。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (33)

1.一种半导体装置,包含:
包括有源区域的材料;
隔离区域;
沿着所述材料延伸的埋入字线,至少一条所述埋入字线和所述隔离区域与至少一个所述有源区域相交,所述至少一条所述埋入字线和所述隔离区域将所述至少一个所述有源区域分割成至少两部分,所述至少两部分包括至少一个存储单元接触区域和一个位线接触区域;
沿着所述材料延伸的埋入位线,至少一条所述埋入位线邻近所述位线接触区域放置;
盖材料,其在所述埋入位线上方;
邻近所述至少一个存储单元接触区域的外延硅材料,其中所述外延硅材料具有高于所述盖材料的上表面的上表面;以及
介电材料,其在所述外延硅材料上方,所述介电材料与所述盖材料的所述上表面以及所述外延硅材料的所述上表面接触。
2.根据权利要求1所述的半导体装置,其中所述隔离区域包含在每一个所述有源区域之间放置的隔离区域。
3.根据权利要求1所述的半导体装置,其中所述至少一条所述埋入字线和所述隔离区域将所述至少一个所述有源区域分割成三部分。
4.根据权利要求3所述的半导体装置,其中所述至少一个所述有源区域的所述三部分包含两个存储单元接触区域和所述位线接触区域。
5.根据权利要求1所述的半导体装置,其中每一个所述埋入字线与至少一个所述有源区域相交。
6.根据权利要求1所述的半导体装置,其中所述有源区域沿着第一方向延伸,且所述埋入字线沿着横向于所述第一方向的第二方向延伸。
7.根据权利要求6所述的半导体装置,其中所述埋入位线沿着横向于所述第二方向的第三方向延伸。
8.根据权利要求1所述的半导体装置,其中所述埋入位线的所述上表面与所述至少一个存储单元接触区域的上表面齐平。
9.根据权利要求1所述的半导体装置,其中所述外延硅材料从所述至少一个存储单元接触区域的至少一个暴露侧壁及上表面延伸。
10.一种存储器裸片,包含:
包括有源区域的材料;
沿着所述材料延伸的字线,所述字线与至少一个所述有源区域相交,至少一条所述字线将所述至少一个所述有源区域分割成至少两部分,所述至少两部分包括至少一个存储单元接触区域和一个位线接触区域;
沿着所述材料延伸的位线,至少一条所述位线邻近所述位线接触区域放置;
盖材料,其沿着所述位线延伸;以及
邻近所述至少一个存储单元接触区域的硅材料,其中所述硅材料具有高于所述盖材料的上表面的上表面,其中所述盖材料的所述上表面和所述有源区域的上表面两者位于距离所述材料的下部相同的高度处,并且其中所述硅材料的下表面位于距离所述材料的所述下部所述相同的高度处。
11.根据权利要求10所述的存储器裸片,其中所述位线的所述上表面和所述至少一个存储单元接触区域的上表面两者放置在距所述材料的下部的一高度处,并且其中所述硅材料的下表面放置在距所述材料的所述下部的所述高度处。
12.根据权利要求10所述存储器裸片,其中所述位线以一锐角与所述有源区域相交。
13.根据权利要求10所述存储器裸片,进一步包含直接在所述硅材料上的电容器。
14.根据权利要求10所述存储器裸片,进一步包含分割所述有源区域的隔离区域。
15.根据权利要求14所述存储器裸片,进一步包含所述位线接触区域与所述硅材料之间的开口凹陷体积。
16.根据权利要求15所述的存储器裸片,其中所述开口凹陷体积直接在所述隔离区域上面。
17.一种半导体装置,包含:
半导体基材,其包括有源区域;
沿着所述半导体基材延伸的字线,所述字线与至少一个所述有源区域相交,至少一条所述字线将所述至少一个所述有源区域分割成至少两部分,所述至少两部分包括至少一个存储单元接触区域和一个位线接触区域;
沿着所述半导体基材延伸的位线,至少一条所述位线邻近所述位线接触区域放置;以及
邻近所述至少一个存储单元接触区域的硅材料,其中所述硅材料具有高于一条所述位线的上表面的上表面和与所述一条所述位线的所述上表面在同一平面延伸的下表面。
18.根据权利要求17所述的半导体装置,其中所述一条所述位线的所述上表面与所述至少一个存储单元接触区域的上表面齐平。
19.根据权利要求18所述的半导体装置,其中所述硅材料从所述至少一个存储单元接触区域的至少一个暴露侧壁和所述上表面延伸。
20.一种制造半导体装置的方法,包含:
使半导体基材的有源区域与沿着所述半导体基材延伸的字线相交;
将至少一个所述有源区域分割成至少两部分,所述至少两部分包括至少一个存储单元接触区域和具有至少一条所述字线的一个位线接触区域;
使位线沿着所述半导体基材延伸;
将至少一条所述位线与所述位线接触区域连接;
邻近所述至少一个存储单元接触区域放置硅材料;
限定所述硅材料以展示高于所述位线的上表面的上表面;以及
限定所述硅材料以展示在与所述位线的所述上表面在同一平面延伸的下表面。
21.根据权利要求20所述的方法,进一步包含沿着第一方向定向所述有源区域且沿着横向于所述第一方向的第二方向定向所述字线。
22.根据权利要求20所述的方法,其中将所述至少一个所述有源区域分割成至少两部分包含限定三部分,所述三部分包括两个存储单元接触区域和所述位线接触区域。
23.根据权利要求20所述的方法,进一步包含将所述位线的所述上表面基本上与所述至少一个存储单元接触区域的上表面齐平放置。
24.根据权利要求20所述的方法,进一步包含使所述硅材料从所述至少一个存储单元接触区域的至少一个暴露侧壁和上表面延伸。
25.一种制造存储器阵列的方法,包含:
提供一种半导体基材,其上具有多个有源区域和使所述多个有源区域彼此隔离的沟道隔离区域,其中所述有源区域沿着第一方向延伸;
于所述半导体基材中形成沿着第二方向延伸的埋入字线,其中两条所述埋入字线与每一个所述有源区域相交,从而将每一个所述有源区域分割成三部分,所述三部分包括一个位线接触区域和两个存储单元接触区域,其中所述第二方向并不垂直于所述第一方向;
于所述半导体基材中所述埋入字线上方形成沿着第三方向延伸的埋入位线,其中所述第三方向基本上垂直于所述第二方向;
选择性地移除所述沟道隔离区域的上部以于所述两个存储单元接触区域中的每一个旁形成L型凹陷区域,从而暴露所述两个存储单元接触区域中的每一个的侧壁;以及
进行外延硅生长工艺,从所述存储单元接触区域中的每一个的暴露的所述侧壁和上表面长出外延硅层,从而形成增大的存储单元接触区域。
26.根据权利要求25所述的制造存储器阵列的方法,其中每一个所述埋入字线包括导电部分、位于所述导电部分的顶上的第一盖层及所述导电部分与所述半导体基材之间的绝缘层。
27.根据权利要求26所述的制造存储器阵列的方法,其中于所述半导体基材中形成沿着所述第三方向延伸的所述埋入位线包含:
将线型埋入位线BDL沟槽凹入所述半导体基材中;
于所述半导体基材上及所述线型BDL沟槽中全面沉积衬垫层;
从所述线型BDL沟槽与每一个所述有源区域相交处的所述位线接触区域中移除部分所述衬垫层;
于所述线型BDL沟槽中沉积金属层;以及
于所述金属层上形成第二盖层。
28.根据权利要求27所述的制造存储器阵列的方法,其中所述埋入位线沟槽不暴露出每一个所述埋入字线的导电部分。
29.根据权利要求27所述的制造存储器阵列的方法,其中所述衬垫层包含氮化硅。
30.根据权利要求27所述的制造存储器阵列的方法,其中所述第一盖层沿着所述第一方向延伸且所述第二盖层沿着所述第二方向延伸,且所述第一盖层和所述第二盖层限定所述外延硅层。
31.根据权利要求27所述的制造存储器阵列的方法,其中所述第一盖层和所述第二盖层两者由氮化硅构成。
32.根据权利要求25所述的制造存储器阵列的方法,其中所述外延硅层不完全填满所述L型凹陷区域。
33.根据权利要求25所述的制造存储器阵列的方法,其中所述第一方向与所述第三方向具有夹角,其介于15°到60°之间。
CN201910775074.5A 2016-01-21 2016-07-26 存储器阵列及其制造方法 Active CN110634869B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910775074.5A CN110634869B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US15/002,401 2016-01-21
US15/002,401 US9859284B2 (en) 2016-01-21 2016-01-21 Semiconductor memory device having enlarged cell contact area and method of fabricating the same
CN201910775074.5A CN110634869B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法
CN201610595350.6A CN106992156B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201610595350.6A Division CN106992156B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法

Publications (2)

Publication Number Publication Date
CN110634869A CN110634869A (zh) 2019-12-31
CN110634869B true CN110634869B (zh) 2023-09-26

Family

ID=59359487

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201910775074.5A Active CN110634869B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法
CN201610595350.6A Active CN106992156B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201610595350.6A Active CN106992156B (zh) 2016-01-21 2016-07-26 存储器阵列及其制造方法

Country Status (4)

Country Link
US (3) US9859284B2 (zh)
KR (1) KR20170087803A (zh)
CN (2) CN110634869B (zh)
TW (1) TWI621245B (zh)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9859284B2 (en) 2016-01-21 2018-01-02 Micron Technology, Inc. Semiconductor memory device having enlarged cell contact area and method of fabricating the same
CN107680963A (zh) * 2017-10-09 2018-02-09 睿力集成电路有限公司 动态随机存取存储器阵列及其版图结构、制作方法
CN107634103B (zh) * 2017-10-24 2018-10-16 睿力集成电路有限公司 内存晶体管及其形成方法、半导体器件
CN107946232B (zh) * 2017-12-01 2023-05-26 长鑫存储技术有限公司 浅沟槽隔离结构阵列、半导体器件结构及制备方法
CN107994018B (zh) * 2017-12-27 2024-03-29 长鑫存储技术有限公司 半导体存储器件结构及其制作方法
CN110299324B (zh) * 2018-03-22 2024-03-26 长鑫存储技术有限公司 半导体储存器的晶体管结构及其制造方法
CN110534150B (zh) * 2018-05-25 2021-06-11 华邦电子股份有限公司 存储器装置及其制造方法
US10535378B1 (en) 2018-07-19 2020-01-14 Micron Technology, Inc. Integrated assemblies which include non-conductive-semiconductor-material and conductive-semiconductor-material, and methods of forming integrated assemblies
US10438953B1 (en) * 2018-07-24 2019-10-08 Micron Technology, Inc. Integrated circuitry construction, a DRAM construction, and a method used in forming an integrated circuitry construction
CN110943045A (zh) * 2018-09-21 2020-03-31 长鑫存储技术有限公司 一种半导体结构及其制备方法
US11152371B2 (en) * 2019-08-13 2021-10-19 Micron Technology, Inc. Apparatus comprising monocrystalline semiconductor materials and monocrystalline metal silicide materials, and related methods, electronic devices, and electronic systems
KR20210037211A (ko) * 2019-09-27 2021-04-06 삼성전자주식회사 반도체 장치 및 이의 제조 방법
US10998321B1 (en) * 2019-10-28 2021-05-04 Nanya Technology Corporation Semiconductor device having a stacked nanowire structure disposed over a buried word line and method of manufacturing the same
KR20210051401A (ko) * 2019-10-30 2021-05-10 삼성전자주식회사 반도체 장치 및 그 제조 방법
CN113130491B (zh) * 2020-01-15 2023-10-17 华邦电子股份有限公司 存储装置及其制造方法
CN211182204U (zh) * 2020-01-21 2020-08-04 福建省晋华集成电路有限公司 存储器
CN113284896A (zh) * 2020-02-20 2021-08-20 华邦电子股份有限公司 字线结构、存储元件及其制造方法
US11862697B2 (en) 2020-04-30 2024-01-02 Changxin Memory Technologies, Inc. Method for manufacturing buried gate and method for manufacturing semiconductor device
EP3955296A4 (en) 2020-05-18 2022-09-07 Changxin Memory Technologies, Inc. SEMICONDUCTOR STRUCTURE AND METHOD FOR FORMING IT
CN113690185B (zh) * 2020-05-18 2023-09-29 长鑫存储技术有限公司 半导体结构及其形成方法
CN113990799B (zh) 2020-07-27 2022-12-16 长鑫存储技术有限公司 半导体器件的制备方法及半导体器件
US11056175B1 (en) * 2020-07-28 2021-07-06 Winbond Electronics Corp. Semiconductor device and manufacturing method thereof
US11792973B2 (en) 2020-07-28 2023-10-17 Changxin Memory Technologies, Inc. Storage device and forming method having a strip-shaped bitline contact structure
JP7450058B2 (ja) 2020-08-05 2024-03-14 チャンシン メモリー テクノロジーズ インコーポレイテッド 半導体構造及び半導体構造の製造方法
CN114068547A (zh) * 2020-08-05 2022-02-18 长鑫存储技术有限公司 半导体结构及半导体结构的制造方法
US11264391B1 (en) * 2020-10-15 2022-03-01 Nanya Technology Corporation Semiconductor structure and manufacturing method thereof
US11877440B2 (en) 2020-10-15 2024-01-16 Changxin Memory Technologies, Inc. Bit line structure including ohmic contact and forming method thereof
CN114496929B (zh) * 2020-11-12 2023-10-31 长鑫存储技术有限公司 具有埋入式位线的半导体装置及其制备方法
CN113097149B (zh) * 2021-03-31 2022-05-24 长鑫存储技术有限公司 半导体结构及其制备方法
US11991876B2 (en) 2021-07-07 2024-05-21 Changxin Memory Technologies, Inc. Method for forming a semiconductor structure having second isolation structures located between adjacent active areas
CN113725166B (zh) * 2021-09-02 2023-10-27 长鑫存储技术有限公司 半导体结构制备方法及半导体结构
US11917813B2 (en) 2021-11-17 2024-02-27 Nanya Technology Corporation Memory array with contact enhancement cap and method for preparing the memory array
TWI833159B (zh) * 2021-11-17 2024-02-21 南亞科技股份有限公司 具有接觸增強頂蓋的記憶體陣列
US20230164974A1 (en) * 2021-11-19 2023-05-25 Fujian Jinhua Integrated Circuit Co., Ltd. Semiconductor memory device and method for forming the same
CN116193856B (zh) * 2023-04-23 2023-10-17 长鑫存储技术有限公司 半导体结构及其制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100091482A (ko) * 2009-02-10 2010-08-19 주식회사 하이닉스반도체 반도체 소자 및 그의 제조 방법
CN102034761A (zh) * 2009-10-01 2011-04-27 南亚科技股份有限公司 存储单元结构、存储器阵列及其制造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5753947A (en) 1995-01-20 1998-05-19 Micron Technology, Inc. Very high-density DRAM cell structure and method for fabricating it
US6319772B1 (en) 2000-10-30 2001-11-20 Chartered Semiconductor Manufacturing Ltd. Method for making low-leakage DRAM structures using selective silicon epitaxial growth (SEG) on an insulating layer
US6734482B1 (en) 2002-11-15 2004-05-11 Micron Technology, Inc. Trench buried bit line memory devices
US7285812B2 (en) 2004-09-02 2007-10-23 Micron Technology, Inc. Vertical transistors
KR101119774B1 (ko) * 2009-08-11 2012-03-26 주식회사 하이닉스반도체 반도체 소자 및 그 형성방법
KR101116353B1 (ko) * 2009-12-30 2012-03-09 주식회사 하이닉스반도체 수직셀을 구비한 반도체장치 및 그 제조 방법
KR101752837B1 (ko) 2011-02-28 2017-07-03 삼성전자주식회사 반도체 기억 소자 및 반도체 기억 소자의 형성 방법
CN102184980B (zh) 2011-04-02 2013-10-30 中国科学院苏州纳米技术与纳米仿生研究所 基于晶片键合的三结太阳能电池及其制备方法
KR101814576B1 (ko) * 2011-04-20 2018-01-05 삼성전자 주식회사 반도체 소자
US8648414B2 (en) * 2011-07-01 2014-02-11 Micron Technology, Inc. Semiconductor structures including bodies of semiconductor material, devices including such structures and related methods
US8691680B2 (en) * 2011-07-14 2014-04-08 Nanya Technology Corp. Method for fabricating memory device with buried digit lines and buried word lines
KR101934366B1 (ko) 2012-10-25 2019-01-02 삼성전자주식회사 리세스된 활성영역을 갖는 반도체 소자 및 그 제조방법
KR102036345B1 (ko) 2012-12-10 2019-10-24 삼성전자 주식회사 반도체 소자
US9589964B1 (en) * 2015-06-24 2017-03-07 Samsung Electronics Co., Ltd. Methods of fabricating semiconductor devices
US9859284B2 (en) 2016-01-21 2018-01-02 Micron Technology, Inc. Semiconductor memory device having enlarged cell contact area and method of fabricating the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100091482A (ko) * 2009-02-10 2010-08-19 주식회사 하이닉스반도체 반도체 소자 및 그의 제조 방법
CN102034761A (zh) * 2009-10-01 2011-04-27 南亚科技股份有限公司 存储单元结构、存储器阵列及其制造方法

Also Published As

Publication number Publication date
US20170213834A1 (en) 2017-07-27
TWI621245B (zh) 2018-04-11
CN106992156A (zh) 2017-07-28
KR20170087803A (ko) 2017-07-31
US9859284B2 (en) 2018-01-02
TW201727874A (zh) 2017-08-01
US9859285B2 (en) 2018-01-02
US20180083011A1 (en) 2018-03-22
US20170213837A1 (en) 2017-07-27
CN106992156B (zh) 2019-09-13
US10847518B2 (en) 2020-11-24
CN110634869A (zh) 2019-12-31

Similar Documents

Publication Publication Date Title
CN110634869B (zh) 存储器阵列及其制造方法
US10566332B2 (en) Semiconductor devices
US8691680B2 (en) Method for fabricating memory device with buried digit lines and buried word lines
US10573652B2 (en) Semiconductor device and method for fabricating the same
US7439149B1 (en) Structure and method for forming SOI trench memory with single-sided strap
US20120217576A1 (en) Semiconductor device and method for forming the same
TWI549228B (zh) 動態隨機存取記憶體單元及其製作方法
US11800702B2 (en) Method of forming a memory device
US11189570B2 (en) Integrated circuit (IC) device
US6097055A (en) Capacitor and method for fabricating the same
US20200194302A1 (en) Integrated circuit (ic) device
US8399319B2 (en) Semiconductor device and method for manufacturing the same
CN109509751B (zh) 具有字符线的半导体结构及其制作方法
US20190181222A1 (en) Semiconductor memory structure and method for preparing the same
US11469233B2 (en) Method for preparing a memory device with air gaps for reducing capacitive coupling
TWI814592B (zh) 半導體裝置
US20230298999A1 (en) Semiconductor memory device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant