CN110336559A - 一种复位信号和采样时钟信号发生装置及其控制方法 - Google Patents

一种复位信号和采样时钟信号发生装置及其控制方法 Download PDF

Info

Publication number
CN110336559A
CN110336559A CN201910622998.1A CN201910622998A CN110336559A CN 110336559 A CN110336559 A CN 110336559A CN 201910622998 A CN201910622998 A CN 201910622998A CN 110336559 A CN110336559 A CN 110336559A
Authority
CN
China
Prior art keywords
signal
output
clock
output signal
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910622998.1A
Other languages
English (en)
Other versions
CN110336559B (zh
Inventor
阴亚东
陈志璋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuzhou University
Original Assignee
Fuzhou University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuzhou University filed Critical Fuzhou University
Priority to CN201910622998.1A priority Critical patent/CN110336559B/zh
Publication of CN110336559A publication Critical patent/CN110336559A/zh
Application granted granted Critical
Publication of CN110336559B publication Critical patent/CN110336559B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明涉及一种复位信号和采样时钟信号发生装置及其控制方法,包括鉴相器、第一时钟信号发生器、第二时钟信号发生器、复位信号发生器以及初始化单元;包括三个输入信号,分别为输入信号A、输入信号B以及输入信号C;包括六个输出信号,分别为时钟输出信号A、时钟输出信号B、时钟输出信号C、时钟输出信号D、复位输出信号A以及复位输出信号B。本发明可用于数字锁相环电路中作为采样电路的驱动装置。

Description

一种复位信号和采样时钟信号发生装置及其控制方法
技术领域
本发明涉及驱动电路设计领域,特别是一种复位信号和采样时钟信号发生装置及其控制方法。
背景技术
载波锁相环电路(PLL)是接收机的核心部件,现多用数字锁相环取代了传统的模拟环。数字锁相环的特点为采用数字器件控制数控振荡器(numeral control oscillator,NCO)实现预设频率输出;具有高鲁棒性、强移植性、低成本特性等优点,因此是当前通信技术的核心部件和研究热点。
然而,数字锁相环电路设计需要解决的一个关键问题是如何有效的采样、鉴别和处理参考时钟和NCO输出时钟之间的相位差。当前技术很少能够快速有效地根据利用参考时钟和NCO输出时钟抽取控制时钟,进而有效驱动数字锁相环完成对该相位差的采样。
发明内容
有鉴于此,本发明的目的是提出一种复位信号和采样时钟信号发生装置及其控制方法,能够根据两路时钟信号输出四路时钟信号与两路复位信号,用于驱动数字锁相环进行输入相位差的采样、鉴别和处理。
本发明采用以下方案实现:一种复位信号和采样时钟信号发生装置,具体包括鉴相器、第一时钟信号发生器、第二时钟信号发生器、复位信号发生器以及初始化单元;包括三个输入信号,分别为输入信号A、输入信号B以及输入信号C;包括六个输出信号,分别为时钟输出信号A、时钟输出信号B、时钟输出信号C、时钟输出信号D、复位输出信号A以及复位输出信号B;
输入信号A与输入信号B分别连接至鉴相器的第一输入端与第二输入端,输入信号C连接至初始化单元的第二输入端;所述鉴相器的第一输出端连接至第一时钟信号发生器的第一输入端,所述鉴相器的第二输出端连接至第一时钟信号发生器的第二输入端,所述鉴相器的第三输出端分别连接至初始化单元的第一输入端、复位信号发生器的第三输入端;所述初始化单元的第一输出端与第二输出端分别连接至所述复位信号发生器的第一输入端与第二输入端;所述复位信号发生器的第一输出端输出复位输出信号A,并分别连接至第一时钟信号发生器的第三输入端以及第二时钟发生器的第一输入端;所述复位发生器的第二输出端输出复位输出信号B,并连接至第二时钟信号发生器的第二输入端;所述第一时钟信号发生器的第一输出端与第二输出端分别输出时钟输出信号A与时钟输出信号B,所述第二时钟信号发生器的第一输出端与第二输出端分别输出时钟输出信号C与时钟输出信号D。
本发明还提供了一种基于上文所述的复位信号和采样时钟信号发生装置的控制方法,具体为:设高电平为有效电平,低电平为无效电平,则:
输入信号A和输入信号B作用于鉴相器,产生鉴相输出A信号、鉴相输出B信号和鉴相输出C信号这三路输出信号;输入信号A的上升沿将触发鉴相输出A信号变为高电平;输入信号B的上升沿将触发鉴相输出B信号变为高电平;当鉴相输出A信号和鉴相输出B信号都为高电平时,鉴相输出C信号将输出一低电平短脉冲,该低电平短脉冲将强制使鉴相输出A信号、鉴相输出B信号复位为低电平,而无视输入信号A和输入信号B的状态;鉴相输出C信号和输入信号C共同作用于初始化单元;当输入信号C为高电平时,初始化单元处于工作状态,否则其处于复位状态停止工作;当初始化单元处于复位状态时,其输出的使能A信号和使能B信号将处于低电平;当输入信号C由低电平变为高电平后,鉴相输出C信号上产生的第一个低电平脉冲将造成使能A信号变为高电平,其产生的第二个低电平脉冲将造成使能B信号变为高电平;
鉴相输出C信号、使能A信号和使能B信号共同作用于复位信号发生器,使其产生复位输出信号A和复位输出信号B;复位信号发生器交替地将鉴相输出C信号上的低电平脉冲传递到复位输出信号A和复位输出信号B上;同时,复位输出信号A受使能A信号控制,当使能A信号为低电平时,强制将复位输出信号A设置为低电平;同时,复位输出信号B受使能B信号控制,当使能B信号为低电平时,强制将复位输出信号B设置为低电平;
复位输出信号A和复位输出信号B作用于第二时钟发生器,使其产生时钟输出信号C和时钟输出信号D;当复位输出信号B为低电平时,时钟输出信号C将被强制为低电平;否则,复位输出信号A上出现的上升沿都将在延迟一段时间Td后触发第二时钟发生器的时钟输出信号C为高电平;当复位输出信号A为低电平时,时钟输出信号D将被强制为低电平;否则,复位输出信号B上出现的上升沿都将延迟一段时间Td后触发将第二时钟发生器的时钟输出信号D为高电平;
鉴相输出A信号、鉴相输出B信号和复位输出信号A作用于第一时钟发生器,使其产生时钟输出信号A和时钟输出信号B;当复位输出信号A为低电平时,强制将时钟输出信号A和时钟输出信号B设置为低电平;当复位输出信号A为高电平时,鉴相输出A信号上出现的上升沿将触发时钟输出信号A为高电平;当复位输出信号A为高电平时,鉴相输出B信号上出现的上升沿将触发时钟输出信号B为高电平。
较佳的,当设低电平为有效电平,高电平为无效电平时,上文所述的上升沿将对应为下降沿,低电平短脉冲应当对应为高电平短脉冲,具体如下:
输入信号A和输入信号B作用于鉴相器,产生鉴相输出A信号、鉴相输出B信号和鉴相输出C信号这三路输出信号;输入信号A的下降沿将触发鉴相输出A信号变为低电平;输入信号B的下降沿将触发鉴相输出B信号变为低电平;当鉴相输出A信号和鉴相输出B信号都为低电平时,鉴相输出C信号将输出一高电平短脉冲,该高电平短脉冲将强制使鉴相输出A信号、鉴相输出B信号复位为高电平,而无视输入信号A和输入信号B的状态;鉴相输出C信号和输入信号C共同作用于初始化单元;当输入信号C为低电平时,初始化单元处于工作状态,否则其处于复位状态停止工作;当初始化单元处于复位状态时,其输出的使能A信号和使能B信号将处于高电平;当输入信号C由高电平变为低电平后,鉴相输出C信号上产生的第一个高电平脉冲将造成使能A信号变为低电平,其产生的第二个高电平脉冲将造成使能B信号变为低电平;
鉴相输出C信号、使能A信号和使能B信号共同作用于复位信号发生器,使其产生复位输出信号A和复位输出信号B;复位信号发生器交替地将鉴相输出C信号上的高电平脉冲传递到复位输出信号A和复位输出信号B上;同时,复位输出信号A受使能A信号控制,当使能A信号为高电平时,强制将复位输出信号A设置为高电平;同时,复位输出信号B受使能B信号控制,当使能B信号为高电平时,强制将复位输出信号B设置为高电平;
复位输出信号A和复位输出信号B作用于第二时钟发生器,使其产生时钟输出信号C和时钟输出信号D;当复位输出信号B为高电平时,时钟输出信号C将被强制为高电平;否则,复位输出信号A上出现的下降沿都将在延迟一段时间Td后触发第二时钟发生器的时钟输出信号C为低电平;当复位输出信号A为高电平时,时钟输出信号D将被强制为高电平;否则,复位输出信号B上出现的下降沿都将延迟一段时间Td后触发将第二时钟发生器的时钟输出信号D为低电平;
鉴相输出A信号、鉴相输出B信号和复位输出信号A作用于第一时钟发生器,使其产生时钟输出信号A和时钟输出信号B;当复位输出信号A为高电平时,强制将时钟输出信号A和时钟输出信号B设置为高电平;当复位输出信号A为低电平时,鉴相输出A信号上出现的下降沿将触发时钟输出信号A为低电平;当复位输出信号A为低电平时,鉴相输出B信号上出现的下降沿将触发时钟输出信号B为低电平。
与现有技术相比,本发明有以下有益效果:本发明的电路与控制方法简单,可以从输入时钟中抽取输出四路时钟信号与两路复位信号以驱动数字锁相环工作,而无需其他辅助时钟。
附图说明
图1为本发明实施例的电路原理示意图。
图2为本发明实施例的具体电路连接示意图。
图3为本发明实施例的电路工作时的时序图。
具体实施方式
下面结合附图及实施例对本发明做进一步说明。
应该指出,以下详细说明都是示例性的,旨在对本申请提供进一步的说明。除非另有指明,本文使用的所有技术和科学术语具有与本申请所属技术领域的普通技术人员通常理解的相同含义。
需要注意的是,这里所使用的术语仅是为了描述具体实施方式,而非意图限制根据本申请的示例性实施方式。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式,此外,还应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在特征、步骤、操作、器件、组件和/或它们的组合。
如图1所示,本实施例提供了一种复位信号和采样时钟信号发生装置,具体包括鉴相器、第一时钟信号发生器、第二时钟信号发生器、复位信号发生器以及初始化单元;包括三个输入信号,分别为输入信号A、输入信号B以及输入信号C;包括六个输出信号,分别为时钟输出信号A、时钟输出信号B、时钟输出信号C、时钟输出信号D、复位输出信号A以及复位输出信号B;
输入信号A与输入信号B分别连接至鉴相器的第一输入端与第二输入端,输入信号C连接至初始化单元的第二输入端;所述鉴相器的第一输出端连接至第一时钟信号发生器的第一输入端,所述鉴相器的第二输出端连接至第一时钟信号发生器的第二输入端,所述鉴相器的第三输出端分别连接至初始化单元的第一输入端、复位信号发生器的第三输入端;所述初始化单元的第一输出端与第二输出端分别连接至所述复位信号发生器的第一输入端与第二输入端;所述复位信号发生器的第一输出端输出复位输出信号A,并分别连接至第一时钟信号发生器的第三输入端以及第二时钟发生器的第一输入端;所述复位发生器的第二输出端输出复位输出信号B,并连接至第二时钟信号发生器的第二输入端;所述第一时钟信号发生器的第一输出端与第二输出端分别输出时钟输出信号A与时钟输出信号B,所述第二时钟信号发生器的第一输出端与第二输出端分别输出时钟输出信号C与时钟输出信号D。
本实施例还提供了一种基于上文所述的复位信号和采样时钟信号发生装置的控制方法,具体为:设高电平为有效电平,低电平为无效电平,则:
输入信号A和输入信号B作用于鉴相器,产生鉴相输出A信号、鉴相输出B信号和鉴相输出C信号这三路输出信号;输入信号A的上升沿将触发鉴相输出A信号变为高电平;输入信号B的上升沿将触发鉴相输出B信号变为高电平;当鉴相输出A信号和鉴相输出B信号都为高电平时,鉴相输出C信号将输出一低电平短脉冲,该低电平短脉冲将强制使鉴相输出A信号、鉴相输出B信号复位为低电平,而无视输入信号A和输入信号B的状态;鉴相输出C信号和输入信号C共同作用于初始化单元;当输入信号C为高电平时,初始化单元处于工作状态,否则其处于复位状态停止工作;当初始化单元处于复位状态时,其输出的使能A信号和使能B信号将处于低电平;当输入信号C由低电平变为高电平后,鉴相输出C信号上产生的第一个低电平脉冲将造成使能A信号变为高电平,其产生的第二个低电平脉冲将造成使能B信号变为高电平;
鉴相输出C信号、使能A信号和使能B信号共同作用于复位信号发生器,使其产生复位输出信号A和复位输出信号B;复位信号发生器交替地将鉴相输出C信号上的低电平脉冲传递到复位输出信号A和复位输出信号B上;同时,复位输出信号A受使能A信号控制,当使能A信号为低电平时,强制将复位输出信号A设置为低电平;同时,复位输出信号B受使能B信号控制,当使能B信号为低电平时,强制将复位输出信号B设置为低电平;
复位输出信号A和复位输出信号B作用于第二时钟发生器,使其产生时钟输出信号C和时钟输出信号D;当复位输出信号B为低电平时,时钟输出信号C将被强制为低电平;否则,复位输出信号A上出现的上升沿都将在延迟一段时间Td后触发第二时钟发生器的时钟输出信号C为高电平;当复位输出信号A为低电平时,时钟输出信号D将被强制为低电平;否则,复位输出信号B上出现的上升沿都将延迟一段时间Td后触发将第二时钟发生器的时钟输出信号D为高电平;
鉴相输出A信号、鉴相输出B信号和复位输出信号A作用于第一时钟发生器,使其产生时钟输出信号A和时钟输出信号B;当复位输出信号A为低电平时,强制将时钟输出信号A和时钟输出信号B设置为低电平;当复位输出信号A为高电平时,鉴相输出A信号上出现的上升沿将触发时钟输出信号A为高电平;当复位输出信号A为高电平时,鉴相输出B信号上出现的上升沿将触发时钟输出信号B为高电平。
较佳的,当设低电平为有效电平,高电平为无效电平时,上文所述的上升沿将对应为下降沿,低电平短脉冲应当对应为高电平短脉冲,具体如下:
输入信号A和输入信号B作用于鉴相器,产生鉴相输出A信号、鉴相输出B信号和鉴相输出C信号这三路输出信号;输入信号A的下降沿将触发鉴相输出A信号变为低电平;输入信号B的下降沿将触发鉴相输出B信号变为低电平;当鉴相输出A信号和鉴相输出B信号都为低电平时,鉴相输出C信号将输出一高电平短脉冲,该高电平短脉冲将强制使鉴相输出A信号、鉴相输出B信号复位为高电平,而无视输入信号A和输入信号B的状态;鉴相输出C信号和输入信号C共同作用于初始化单元;当输入信号C为低电平时,初始化单元处于工作状态,否则其处于复位状态停止工作;当初始化单元处于复位状态时,其输出的使能A信号和使能B信号将处于高电平;当输入信号C由高电平变为低电平后,鉴相输出C信号上产生的第一个高电平脉冲将造成使能A信号变为低电平,其产生的第二个高电平脉冲将造成使能B信号变为低电平;
鉴相输出C信号、使能A信号和使能B信号共同作用于复位信号发生器,使其产生复位输出信号A和复位输出信号B;复位信号发生器交替地将鉴相输出C信号上的高电平脉冲传递到复位输出信号A和复位输出信号B上;同时,复位输出信号A受使能A信号控制,当使能A信号为高电平时,强制将复位输出信号A设置为高电平;同时,复位输出信号B受使能B信号控制,当使能B信号为高电平时,强制将复位输出信号B设置为高电平;
复位输出信号A和复位输出信号B作用于第二时钟发生器,使其产生时钟输出信号C和时钟输出信号D;当复位输出信号B为高电平时,时钟输出信号C将被强制为高电平;否则,复位输出信号A上出现的下降沿都将在延迟一段时间Td后触发第二时钟发生器的时钟输出信号C为低电平;当复位输出信号A为高电平时,时钟输出信号D将被强制为高电平;否则,复位输出信号B上出现的下降沿都将延迟一段时间Td后触发将第二时钟发生器的时钟输出信号D为低电平;
鉴相输出A信号、鉴相输出B信号和复位输出信号A作用于第一时钟发生器,使其产生时钟输出信号A和时钟输出信号B;当复位输出信号A为高电平时,强制将时钟输出信号A和时钟输出信号B设置为高电平;当复位输出信号A为低电平时,鉴相输出A信号上出现的下降沿将触发时钟输出信号A为低电平;当复位输出信号A为低电平时,鉴相输出B信号上出现的下降沿将触发时钟输出信号B为低电平。
特别的,如图2所示,在本实施例中,鉴相器由2个D触发器和2输入或门构成;初始化单元由2个D触发器构成;复位信号发生器由1个D触发器、2个2输入与门和2个2输入或门构成;第一时钟发生器由2个D触发器构成;第二时钟发生器由2个延迟单元、2个D触发器构成。
特别的,本实施例的电路工作时的时序图如图3所示,由图3可以看出,其工作时序与本实施例描述的内容完全一致。
本实施例的装置与方法可用于数字锁相环电路中作为采样电路的驱动装置。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述,仅是本发明的较佳实施例而已,并非是对本发明作其它形式的限制,任何熟悉本专业的技术人员可能利用上述揭示的技术内容加以变更或改型为等同变化的等效实施例。但是凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与改型,仍属于本发明技术方案的保护范围。

Claims (3)

1.一种复位信号和采样时钟信号发生装置,其特征在于,包括鉴相器、第一时钟信号发生器、第二时钟信号发生器、复位信号发生器以及初始化单元;包括三个输入信号,分别为输入信号A、输入信号B以及输入信号C;包括六个输出信号,分别为时钟输出信号A、时钟输出信号B、时钟输出信号C、时钟输出信号D、复位输出信号A以及复位输出信号B;
输入信号A与输入信号B分别连接至鉴相器的第一输入端与第二输入端,输入信号C连接至初始化单元的第二输入端;所述鉴相器的第一输出端连接至第一时钟信号发生器的第一输入端,所述鉴相器的第二输出端连接至第一时钟信号发生器的第二输入端,所述鉴相器的第三输出端分别连接至初始化单元的第一输入端、复位信号发生器的第三输入端;所述初始化单元的第一输出端与第二输出端分别连接至所述复位信号发生器的第一输入端与第二输入端;所述复位信号发生器的第一输出端输出复位输出信号A,并分别连接至第一时钟信号发生器的第三输入端以及第二时钟发生器的第一输入端;所述复位发生器的第二输出端输出复位输出信号B,并连接至第二时钟信号发生器的第二输入端;所述第一时钟信号发生器的第一输出端与第二输出端分别输出时钟输出信号A与时钟输出信号B,所述第二时钟信号发生器的第一输出端与第二输出端分别输出时钟输出信号C与时钟输出信号D。
2.一种基于权利要求1所述的复位信号和采样时钟信号发生装置的控制方法,其特征在于:设高电平为有效电平,低电平为无效电平,则:
输入信号A和输入信号B作用于鉴相器,产生鉴相输出A信号、鉴相输出B信号和鉴相输出C信号这三路输出信号;输入信号A的上升沿将触发鉴相输出A信号变为高电平;输入信号B的上升沿将触发鉴相输出B信号变为高电平;当鉴相输出A信号和鉴相输出B信号都为高电平时,鉴相输出C信号将输出一低电平短脉冲,该低电平短脉冲将强制使鉴相输出A信号、鉴相输出B信号复位为低电平,而无视输入信号A和输入信号B的状态;鉴相输出C信号和输入信号C共同作用于初始化单元;当输入信号C为高电平时,初始化单元处于工作状态,否则其处于复位状态停止工作;当初始化单元处于复位状态时,其输出的使能A信号和使能B信号将处于低电平;当输入信号C由低电平变为高电平后,鉴相输出C信号上产生的第一个低电平脉冲将造成使能A信号变为高电平,其产生的第二个低电平脉冲将造成使能B信号变为高电平;
鉴相输出C信号、使能A信号和使能B信号共同作用于复位信号发生器,使其产生复位输出信号A和复位输出信号B;复位信号发生器交替地将鉴相输出C信号上的低电平脉冲传递到复位输出信号A和复位输出信号B上;同时,复位输出信号A受使能A信号控制,当使能A信号为低电平时,强制将复位输出信号A设置为低电平;同时,复位输出信号B受使能B信号控制,当使能B信号为低电平时,强制将复位输出信号B设置为低电平;
复位输出信号A和复位输出信号B作用于第二时钟发生器,使其产生时钟输出信号C和时钟输出信号D;当复位输出信号B为低电平时,时钟输出信号C将被强制为低电平;否则,复位输出信号A上出现的上升沿都将在延迟一段时间Td后触发第二时钟发生器的时钟输出信号C为高电平;当复位输出信号A为低电平时,时钟输出信号D将被强制为低电平;否则,复位输出信号B上出现的上升沿都将延迟一段时间Td后触发将第二时钟发生器的时钟输出信号D为高电平;
鉴相输出A信号、鉴相输出B信号和复位输出信号A作用于第一时钟发生器,使其产生时钟输出信号A和时钟输出信号B;当复位输出信号A为低电平时,强制将时钟输出信号A和时钟输出信号B设置为低电平;当复位输出信号A为高电平时,鉴相输出A信号上出现的上升沿将触发时钟输出信号A为高电平;当复位输出信号A为高电平时,鉴相输出B信号上出现的上升沿将触发时钟输出信号B为高电平。
3.一种基于权利要求1所述的复位信号和采样时钟信号发生装置的控制方法,其特征在于:设低电平为有效电平,高电平为无效电平,则:
输入信号A和输入信号B作用于鉴相器,产生鉴相输出A信号、鉴相输出B信号和鉴相输出C信号这三路输出信号;输入信号A的下降沿将触发鉴相输出A信号变为低电平;输入信号B的下降沿将触发鉴相输出B信号变为低电平;当鉴相输出A信号和鉴相输出B信号都为低电平时,鉴相输出C信号将输出一高电平短脉冲,该高电平短脉冲将强制使鉴相输出A信号、鉴相输出B信号复位为高电平,而无视输入信号A和输入信号B的状态;鉴相输出C信号和输入信号C共同作用于初始化单元;当输入信号C为低电平时,初始化单元处于工作状态,否则其处于复位状态停止工作;当初始化单元处于复位状态时,其输出的使能A信号和使能B信号将处于高电平;当输入信号C由高电平变为低电平后,鉴相输出C信号上产生的第一个高电平脉冲将造成使能A信号变为低电平,其产生的第二个高电平脉冲将造成使能B信号变为低电平;
鉴相输出C信号、使能A信号和使能B信号共同作用于复位信号发生器,使其产生复位输出信号A和复位输出信号B;复位信号发生器交替地将鉴相输出C信号上的高电平脉冲传递到复位输出信号A和复位输出信号B上;同时,复位输出信号A受使能A信号控制,当使能A信号为高电平时,强制将复位输出信号A设置为高电平;同时,复位输出信号B受使能B信号控制,当使能B信号为高电平时,强制将复位输出信号B设置为高电平;
复位输出信号A和复位输出信号B作用于第二时钟发生器,使其产生时钟输出信号C和时钟输出信号D;当复位输出信号B为高电平时,时钟输出信号C将被强制为高电平;否则,复位输出信号A上出现的下降沿都将在延迟一段时间Td后触发第二时钟发生器的时钟输出信号C为低电平;当复位输出信号A为高电平时,时钟输出信号D将被强制为高电平;否则,复位输出信号B上出现的下降沿都将延迟一段时间Td后触发将第二时钟发生器的时钟输出信号D为低电平;
鉴相输出A信号、鉴相输出B信号和复位输出信号A作用于第一时钟发生器,使其产生时钟输出信号A和时钟输出信号B;当复位输出信号A为高电平时,强制将时钟输出信号A和时钟输出信号B设置为高电平;当复位输出信号A为低电平时,鉴相输出A信号上出现的下降沿将触发时钟输出信号A为低电平;当复位输出信号A为低电平时,鉴相输出B信号上出现的下降沿将触发时钟输出信号B为低电平。
CN201910622998.1A 2019-07-11 2019-07-11 一种复位信号和采样时钟信号发生装置及其控制方法 Active CN110336559B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910622998.1A CN110336559B (zh) 2019-07-11 2019-07-11 一种复位信号和采样时钟信号发生装置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910622998.1A CN110336559B (zh) 2019-07-11 2019-07-11 一种复位信号和采样时钟信号发生装置及其控制方法

Publications (2)

Publication Number Publication Date
CN110336559A true CN110336559A (zh) 2019-10-15
CN110336559B CN110336559B (zh) 2020-11-24

Family

ID=68146243

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910622998.1A Active CN110336559B (zh) 2019-07-11 2019-07-11 一种复位信号和采样时钟信号发生装置及其控制方法

Country Status (1)

Country Link
CN (1) CN110336559B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5610984A (en) * 1995-11-22 1997-03-11 Trimble Navigation Limited Optimal L2 tracking in a SPS receiver under encryption without knowledge of encryption timing characteristics
US5963059A (en) * 1997-12-19 1999-10-05 Advanced Micro Devices, Inc. Phase frequency detector having reduced blind spot
EP0805438A3 (en) * 1996-04-30 1999-12-15 Mitsumi Electric Co., Ltd. Servo circuit, digital PLL circuit and optical disk device
US6255870B1 (en) * 1998-12-30 2001-07-03 Hyundai Electronics Industries Co., Ltd. Apparatus for compensating locking error in high speed memory device with delay locked loop
CN101388666A (zh) * 2008-10-10 2009-03-18 哈尔滨工业大学 无鉴相盲区的非线性鉴频鉴相器
CN102710256A (zh) * 2012-07-03 2012-10-03 复旦大学 一种能降低环路非线性的鉴频鉴相器
CN103441759A (zh) * 2013-08-28 2013-12-11 电子科技大学 一种鉴频鉴相器
CN103593487A (zh) * 2013-09-06 2014-02-19 北京理工大学 一种信号采集处理板
CN106209070A (zh) * 2016-08-03 2016-12-07 深圳大学 一种基于灵敏放大器型触发器的鉴相器
CN106877860A (zh) * 2015-12-14 2017-06-20 姚秋丽 一种基于dp标准发射端扩颇时钟发生器电路
CN108988849A (zh) * 2018-06-22 2018-12-11 西安邮电大学 Sdh系统中e1支路信号输出平滑锁相环及分频方法
CN109547020A (zh) * 2018-11-12 2019-03-29 中电科仪器仪表有限公司 一种具有时钟同步跟踪功能的多路输出信号放大电路

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5610984A (en) * 1995-11-22 1997-03-11 Trimble Navigation Limited Optimal L2 tracking in a SPS receiver under encryption without knowledge of encryption timing characteristics
EP0805438A3 (en) * 1996-04-30 1999-12-15 Mitsumi Electric Co., Ltd. Servo circuit, digital PLL circuit and optical disk device
US5963059A (en) * 1997-12-19 1999-10-05 Advanced Micro Devices, Inc. Phase frequency detector having reduced blind spot
US6255870B1 (en) * 1998-12-30 2001-07-03 Hyundai Electronics Industries Co., Ltd. Apparatus for compensating locking error in high speed memory device with delay locked loop
CN101388666A (zh) * 2008-10-10 2009-03-18 哈尔滨工业大学 无鉴相盲区的非线性鉴频鉴相器
CN102710256A (zh) * 2012-07-03 2012-10-03 复旦大学 一种能降低环路非线性的鉴频鉴相器
CN103441759A (zh) * 2013-08-28 2013-12-11 电子科技大学 一种鉴频鉴相器
CN103593487A (zh) * 2013-09-06 2014-02-19 北京理工大学 一种信号采集处理板
CN106877860A (zh) * 2015-12-14 2017-06-20 姚秋丽 一种基于dp标准发射端扩颇时钟发生器电路
CN106209070A (zh) * 2016-08-03 2016-12-07 深圳大学 一种基于灵敏放大器型触发器的鉴相器
CN108988849A (zh) * 2018-06-22 2018-12-11 西安邮电大学 Sdh系统中e1支路信号输出平滑锁相环及分频方法
CN109547020A (zh) * 2018-11-12 2019-03-29 中电科仪器仪表有限公司 一种具有时钟同步跟踪功能的多路输出信号放大电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
张阿宁: "基于FPGA 的正交数控振荡器(NCO)的设计与实现", 《电子设计工程》 *

Also Published As

Publication number Publication date
CN110336559B (zh) 2020-11-24

Similar Documents

Publication Publication Date Title
KR102024423B1 (ko) N-상 신호 트랜지션 정렬
CN106533399B (zh) 修改时钟信号的电路和方法及执行时间敏感任务的装置
CN103957005A (zh) 时间数字转换器、全数字锁相环电路及方法
CN110708133B (zh) 一种基于fpga的系统内时钟同步和时间同步的方法及装置
CN103558753B (zh) 一种高分辨率时钟检测方法和装置
CN105824275A (zh) 一种控制从站伺服驱动器同步主站的方法
CN108563557A (zh) 一种多通道计算机的通道同步方法及装置
CN109039307A (zh) 双沿防抖电路结构
JPS62501044A (ja) クロック回復回路
CN103326716B (zh) 一种时钟同步系统
CN104579295A (zh) 时钟动态切换电路及方法
CN110336559A (zh) 一种复位信号和采样时钟信号发生装置及其控制方法
CN102724033A (zh) 实现主备时钟相位对齐的方法和主控单板
CN117295148B (zh) 一种时间同步方法、中控主机及无线设备
CN107239419A (zh) 一种在PowerPC DPAA模式下实现网络接口自适应的方法
CN104038216B (zh) 一种高速信号中提取比特同步时钟的电路
CN105425662B (zh) 基于fpga的集散控制系统中的主处理器及其控制方法
CN106330178B (zh) 数字延时锁相环及控制数字延时锁相环的方法
CN105406839B (zh) 一种电路和电子装置
CN103825607B (zh) 数字延时锁相环和调节数字延时锁相环的方法
CN102946293A (zh) 一种基于ds编码的并行接收方法及其装置
CN105591648B (zh) 相位侦测器及相关的相位侦测方法
KR20210055458A (ko) 실제 구현을 위한 윈도우 펄스-커플링 동기화 방법 및 장치
CN107257262B (zh) 一种显示控制单元、显示系统及显示同步方法
CN113421363B (zh) 锁具控制电路、控制方法及智能柜

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant