CN109870242A - 数字温度感测电路 - Google Patents
数字温度感测电路 Download PDFInfo
- Publication number
- CN109870242A CN109870242A CN201810863211.6A CN201810863211A CN109870242A CN 109870242 A CN109870242 A CN 109870242A CN 201810863211 A CN201810863211 A CN 201810863211A CN 109870242 A CN109870242 A CN 109870242A
- Authority
- CN
- China
- Prior art keywords
- voltage
- code
- partial pressure
- temperature
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K7/00—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K7/00—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
- G01K7/01—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using semiconducting elements having PN junctions
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K1/00—Details of thermometers not specially adapted for particular types of thermometer
- G01K1/02—Means for indicating or recording specially adapted for thermometers
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K15/00—Testing or calibrating of thermometers
- G01K15/005—Calibration
-
- G—PHYSICS
- G08—SIGNALLING
- G08C—TRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
- G08C17/00—Arrangements for transmitting signals characterised by the use of a wireless electrical link
- G08C17/02—Arrangements for transmitting signals characterised by the use of a wireless electrical link using a radio link
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1028—Calibration at two points of the transfer characteristic, i.e. by adjusting two reference values, e.g. offset and gain error
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1033—Calibration over the full range of the converter, e.g. for correcting differential non-linearity
- H03M1/1057—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values
- H03M1/1061—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values using digitally programmable trimming circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K2219/00—Thermometers with dedicated analog to digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/129—Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45116—Feedback coupled to the input of the differential amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
- H03M1/362—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
- H03M1/363—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider the voltage divider taps being held in a floating state, e.g. by feeding the divider by current sources
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Nonlinear Science (AREA)
- Amplifiers (AREA)
- Analogue/Digital Conversion (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一种数字温度感测电路,该数字温度感测电路包括:温度电压产生器,所述温度电压产生器被配置为响应于第一基准电压产生随温度变化的温度电压,响应于第二基准电压划分电源电压,并且产生高电压和低电压;代码电压产生器,所述代码电压产生器被配置为基于所述高电压和所述低电压划分所述第二基准电压并且输出具有不同电压电平的分压;以及模式选择器,所述模式选择器被提供有所述温度电压和所述分压,并且被配置为响应于模式选择信号而输出第一代码或第二代码,其中,所述第一代码和所述第二代码具有不同的比特数量。
Description
技术领域
本公开的各种实施方式总体上涉及数字温度感测电路,并且更具体地,涉及可以选择性地驱动具有不同分辨率的模式的多模式数字温度感测电路。
背景技术
由于存储有数据的存储系统的一些电特性可能对温度变化敏感,因此该存储系统可包含数字温度感测电路。数字温度感测电路可以以数字代码的形式输出检测到的温度。
由于数字温度感测电路将检测到的温度转换为数字代码然后输出温度代码,因此存储系统的可靠性可能根据温度代码的精度而提高或降低。因此,需要提高从数字温度感测电路输出的代码的可靠性。
发明内容
本公开的各种实施方式涉及数字温度感测电路。该数字温度感测电路可以根据所选择的操作模式以不同的分辨率输出温度代码。
根据本公开的实施方式,一种数字温度感测电路可以包括:温度电压产生器,所述温度电压产生器被配置为响应于第一基准电压而产生随温度变化的温度电压,响应于第二基准电压而划分电源电压,并且产生高电压和低电压;代码电压产生器,所述代码电压产生器被配置为基于所述高电压和所述低电压划分所述第二基准电压并且输出具有不同电压电平的分压;以及模式选择器,所述模式选择器被提供有所述温度电压和所述分压,并且被配置为响应于模式选择信号而输出第一代码或第二代码,其中,所述第一代码和所述第二代码具有不同的比特数量。
根据本公开的实施方式,一种数字温度感测电路可以包括:温度电压产生器,所述温度电压产生器被配置为产生高电压、低电压和随温度变化的温度电压;代码电压产生器,所述代码电压产生器被配置为基于所述高电压和所述低电压输出具有各种电压电平的分压;以及模式选择器,所述模式选择器被提供有所述温度电压和所述分压,并且被配置为响应于模式选择信号而输出第一代码或具有比所述第一代码的分辨率高的分辨率的第二代码。
通过结合附图的以下说明,本发明的这些和其它特征和优点对于本发明所属领域的普通技术人员来说将变得显而易见。
附图说明
图1是示意性地例示根据本公开的实施方式的数字温度感测电路的简化框图。
图2是例示图1的温度电压产生器的电路图。
图3是示意性地例示图2的修调电路的简化框图。
图4是例示图3的第一模数转换器的电路图。
图5是例示图1的代码电压产生器的电路图。
图6是例示图5的第五放大器的电路图。
图7是例示图5的第六放大器的电路图。
图8是示意性地例示图1的模式选择器的简化框图。
图9是例示图8的多数模转换器的电路图。
图10是例示图8的第二模数转换器的电路图。
图11是用于解释图8的加法器的操作的简化框图。
图12是例示根据本公开的实施方式的包括数字温度感测电路的存储系统的简化框图。
图13是例示包括图1的数字温度感测电路的存储系统的实施方式的简化框图。
图14是例示包括图1的数字温度感测电路的存储系统的实施方式的简化框图。
图15是例示包括图1的数字温度感测电路的存储系统的实施方式的简化框图。
图16是例示包括图1的数字温度感测电路的存储系统的实施方式的简化框图。
具体实施方式
现在将结合附图详细描述本发明的各种示例性实施方式。然而,应注意,本发明不限于所描述的实施方式,而是还可以以其它形式或其变型来实施。相反,提供这些实施方式是为了使本公开彻底和完整,并且向本领域技术人员充分传达本发明的技术精神。
还应注意,在本说明书中,“连接/联接”是指一个组件不仅与另一组件直接联接,而且也通过中间组件与另一组件间接联接。而且,在说明书中,除非上下文明确地另有说明,否则当元件被称为“包括”或“包含”组件时,并不排除另一组件,而是还可以包括其它组件。
在以下描述中,阐述了许多具体细节以便提供对本发明的透彻理解。可以在不具有这些具体细节中的一些或全部的情况下实施本发明。在其它情况下,没有详细描述公知的处理结构和/或过程,以免不必要地使本发明不清楚。
还应注意,在一些情况下,对于本领域技术人员显而易见的是,除非另有明确说明,否则关于一个实施方式描述的特征或元件可以单独使用,或与另一实施方式的其它特征或元件结合使用。
图1是示意性地例示根据本公开的实施方式的数字温度感测电路的简化框图。
参照图1,数字温度感测电路1000可通过将检测到的温度转换为数字代码来输出温度代码T_CODE。对于该操作,数字温度感测电路1000可以包括温度电压产生器100、代码电压产生器200、模式选择器300和第一多路复用器400。
温度电压产生器100可以响应于第一基准电压Vref1和第二基准电压Vref2以及修调代码Trim<a:0>而操作,并且可以输出随温度变化的温度电压Vtemp、高电压Vtop和低电压Vbot。可以从不同的内部电压源产生第一基准电压Vref1和第二基准电压Vref2。
代码电压产生器200可以响应于第二基准电压Vref2而操作,并且可以输出根据高电压Vtop和低电压Vbot具有各种电平的分压Vtap<b:0>。
模式选择器300被提供有温度电压Vtemp和分压Vtap<b:0>,并且可以响应于第一模式选择信号SMSEL或第二模式选择信号FMSEL而输出具有不同比特数量的第一代码COMP1<c:0>和第二代码COMP2<e:0>中的任一个。例如,模式选择器300可以响应于第一模式选择信号FMSEL而在第一模式下输出第一代码COMP1<c:0>,并且可以响应于第二模式选择信号SMSEL而在第二模式下输出第二代码COMP2<e:0>。例如,第一模式可以是快速模式,第二模式可以是慢速模式。
慢速模式会需要高分辨率代码。因此,在慢速模式下,数字温度感测电路1000可以输出具有比快速模式下的分辨率高的分辨率的代码。例如,第一代码COMP1<c:0>的比特数量可以小于第二代码COMP2<e:0>的比特数量,使得可以在快速模式下快速输出随着温度变化的温度代码T_CODE。例如,第一代码COMP1<c:0>可以具有4比特,第二代码COMP2<e:0>可以具有9比特。也就是说,由于第二代码COMP2<e:0>的分辨率高于第一代码COMP1<c:0>的分辨率,因此输出第二代码COMP2<e:0>所需的时间比输出第一代码COMP1<c:0>所需的时间长。
可以在快速模式下启用快速模式选择信号FMSEL,并且可以在慢速模式下启用慢速模式选择信号SMSEL。当模式的数量是2时(例如,快速模式和慢速模式),快速模式选择信号FMSEL和慢速模式选择信号SMSEL可以被输出为具有“0”或“1”的1比特信号。例如,当快速模式选择信号FMSEL为“1”时,慢速模式选择信号可以是“0”,而当快速模式选择信号FMSEL是“0”时,慢速模式选择信号可以是“1”。当在存储系统中使用数字温度感测电路1000时,快速模式选择信号FMSEL和慢速模式选择信号SMSEL可以从存储控制器被输出,并且可以被传送到数字温度感测电路1000。
此外,在慢速模式下,每当输出具有预设的比特数量的第二代码COMP2<e:0>时,模式选择器300可以输出结束信号END_S。
第一多路复用器400可以响应于快速模式选择信号FMSEL或慢速模式选择信号SMSEL而输出作为温度代码T_CODE的第一代码COMP1<c:0>或第二代码COMP2<e:0>。
图2是例示图1的温度电压产生器100的示例性配置的电路图。
参照图2,温度电压产生器100可以包括:第一放大器AMP1、温度补偿电路110、第二放大器AMP2、分压电路120、第三放大器AMP3和修调电路121。
第一放大器AMP1可以将第一基准电压Vref1与第一反馈电压Vfb1进行比较,然后输出比较结果电压。例如,第一基准电压Vref1可以被施加到第一放大器AMP1的正端子(+),并且第一反馈电压Vfb1可以被施加到第一放大器AMP1的负端子(-)。例如,当第一基准电压Vref1高于第一反馈电压Vfb1时,第一放大器AMP1可以输出高电平电压。当第一基准电压Vref1低于第一反馈电压Vfb1时,第一放大器AMP1可以输出低电平电压。
温度补偿电路110可以响应于从第一放大器AMP1输出的电压而输出与温度成反比的子电压Vsub_temp。另外,温度补偿电路110可以输出第一反馈电压Vfb1并将其反馈给第一放大器AMP1。下面将详细描述温度补偿电路110。
温度补偿电路110可以包括镜像电路111。镜像电路111可以将在第三节点N3处产生的电流镜像到第四节点N4。例如,镜像电路111可以包括串联联接在第一节点N1和第二节点N2之间的第一开关S1和第二开关S2、联接在第二节点N2和第三节点N3之间的第一电阻器R1和串联联接在第一节点N1和第四节点N4之间的第四开关S4和第五开关S5。第一开关S1、第二开关S2、第四开关S4和第五开关S5可以被实现为PMOS晶体管。第一开关S1和第四开关S4的栅极可以共同联接到第二节点N2,第二开关S2和第五开关S5的栅极可以共同联接到第三节点N3。因此,镜像电路111可以将流过第二节点N2和第三节点N3的电流镜像到第四节点N4。
此外,温度补偿电路110可以包括联接在第三节点N3和接地端子VSS之间的第三开关、联接在第四节点N4和第五节点N5之间的双极结型晶体管(BJT)和联接在第五节点N5和接地端子VSS之间第二电阻器R2。
第三开关S3可以被实现为NMOS晶体管,并且可以响应于从第一放大器AMP1输出的电压而在第三节点N3和接地端子VSS之间产生电流。例如,当从第一放大器AMP1输出的电压比所述第三开关S3的阈值电压高时,接通第三开关S3,因此可以在第三节点N3和接地端子VSS之间形成电流路径。例如,可以根据第三开关S3的接通电平来调节第三节点N3的电位。因此,当第三开关S3接通时,在第三节点N3处产生电流,因此可以操作联接到第三节点N3的镜像电路111。
BJT可以被实现为NPN型晶体管。例如,BJT的基极和集电极可以共同联接到第四节点N4,并且BJT的发射极可以联接到第五节点N5。当第四节点N4的电位转变到高逻辑电平时,跨BJT的两端(即,集电极和发射极)形成与温度成反比的电压,并且因此可以通过第四节点N4输出与温度成反比的子电压Vsub_temp。
第二放大器AMP2可以将子电压Vsub_temp与第六节点N6的电压进行比较,然后输出温度电压Vtemp。例如,子电压Vsub_temp可以被施加到第二放大器AMP2的正端子(+),并且第六节点N6可联接到第二放大器AMP2的负端子(-)。第六节点N6的电压可以响应于从第二放大器AMP2输出的温度电压Vtemp和从第三放大器AMP3输出的电压二者而变化。例如,第六节点N6的电压可以通过分压电路120来确定。分压电路120可以包括联接在第二放大器AMP2的输出节点和第六节点N6之间的第三电阻器R3和联接在第六节点N6和作为第三放大器AMP3的输出节点的第七节点N7之间的第四电阻器R4。
第三放大器AMP3可以响应于从修调电路121输出的第一下调电压Vt1和从第三放大器AMP3输出的第二下调电压Vt2来控制第七节点N7的电压。例如,第一下调电压Vt1可以被施加到第三放大器AMP3的正端子(+),并且第二下调电压Vt2可以被施加到第三放大器AMP3的负端子(-)。也就是说,第二下调电压Vt2从第三放大器AMP3的输出反馈回来。
修调电路121可以响应于第二基准电压Vref2进行操作,并且可以输出可根据预设修调代码Trim<a:0>、高电压Vtop、低电压Vbot而变化的第一下调电压Vt1。例如,第一下调电压Vt1可以是与高电压Vtop和低电压Vbot不同的电压,或者可以是高电压Vtop或低电压Vbot。下面将详细描述修调电路121。
图3是示意性地例示图2的修调电路121的示例性配置的简化框图。
参照图3,修调电路121可以包括第一模数转换器1ADC和第二多路复用器MUX2。第一模数转换器1ADC可以响应于第二基准电压Vref2而输出多个下调分压Vtrim、高电压Vtop和低电压Vbot。例如,高电压Vtop和低电压Vbot可以是包括在下调分压Vtrim中的电压。稍后将参照图4详细描述第一模数转换器1ADC。
第二复用器MUX2可以响应于修调代码Trim<a:0>而输出从下调分压Vtrim当中选择的作为第一下调电压Vt1的电压。
图4是例示图3的第一模数转换器1ADC的示例性配置的电路图。
参照图4,第一模数转换器1ADC可以响应于第二基准电压Vref2和修调代码Trim<a:0>进行操作,并且可以输出随温度变化的温度电压Vtemp、高电压Vtop和低电压Vbot。
对于该操作,第一模数转换器1ADC可以包括基准电压传输电路Ref_C和第一电阻器串1R_ST。
基准电压传输电路Ref_C可以响应于第二基准电压Vref2将电源电压VCCE恒定地传输到第九节点N9。例如,基准电压传输电路Ref_C可以包括第四放大器AMP4、第六开关S6和第一电容器CAP1。第四放大器AMP4可以将第二基准电压Vref2与第九节点N9的电压进行比较,并且可以通过第八节点N8输出比较结果电压。例如,第二基准电压Vref2可以被施加到第四放大器AMP4的负端子(-),并且第九节点N9可以联接到第四放大器AMP4的正端子(+)。第六开关S6可以被实现为PMOS晶体管,以响应于第八节点N8的电位而将电源电压VCCE的端子和第九节点N9连接或断开。
第一电容器CAP1可以联接在第八节点N8和第九节点N9之间。
由于上述基准电压传输电路Ref_C的配置,因此基准电压传输电路Ref_C可以如下操作。
当第二基准电压Vref2比第九节点N9的电压高时,第四放大器AMP4可以输出负电压,从而接通第六开关S6,并且因此可以将经放大的电压施加到第九节点N9。当第二基准电压Vref2低于第九节点N9的电压时,第四放大器AMP4可以输出正电压,因此第六开关S6可以截止。由于第六开关S6以这种方式根据第八节点N8的电压而接通或截止,因此第九节点N9的电压可以改变,并且电压增益可以通过第一电容器CAP1而减小,因此可以减小第九节点N9的电压的变化。
第一电阻器串1R_ST可以包括串联联接在第九节点N9和接地端子VSS之间的多个串电阻器Rs。包括在第一电阻器串1R_ST中的串电阻器Rs可以具有相同的电阻值。当电压被施加到第九节点N9时,可以形成通过其电流从第九节点N9流至接地端子VSS的电流路径,并因此可以根据联接在串电阻器Rs之间的节点的位置来输出具有不同电压电平的下调分压Vtrim。例如,随着每个节点的位置更靠近基准电压传输电路Ref_C,下调分压Vtrim的电平可以升高。例如,最靠近第九节点N9的节点的电压可以被设置为高电压Vtop,并且距第九节点N9最远的节点的电压可以被设置为低电压Vbot。被设置为从其输出高电压Vtop和低电压Vbot的节点的节点可根据数字温度感测电路1000而不同。
图5是示出图1的代码电压产生器200的示例性配置的电路图。
参照图5,代码电压产生器200可以响应于第二基准电压Vref2进行操作,并且可以输出根据高电压Vtop和低电压Vbot而具有各种电平的分压Vtap<b:0>。
为此,代码电压产生器200可以包括高电压传输电路210、第二电阻器串2R_ST和低电压传输电路220。
高电压传输电路210可以包括第五放大器AMP5、第七开关S7和第二电容器CAP2。第五放大器AMP5可以响应于高电压Vtop而改变第十节点N10的电压。第七开关S7可以被实现为可以响应于第五放大器AMP5的输出电压而将被施加有第二基准电压Vref2的端子和第十节点N10连接或断开的PMOS晶体管。第二电容器CAP2可以联接在第五放大器AMP5的附加输出端子和第十节点N10之间。例如,在第五放大器AMP5的输出电压中,施加到第二电容器CAP2的电压可以低于施加到第七开关S7的电压。在第五放大器AMP5的输出节点中,联接到第二电容器CAP2的输出节点可以通过第二电容器CAP2维持在稳定的电压电平,从而使联接到所述第七开关S7的输出节点的电压被稳定地维持。
第二电阻器串2R_ST可以包括串联联接在高电压传输电路210和低电压传输电路220之间的多个串电阻器Rs。例如,第二电阻器串2R_ST可包括16个串电阻器Rs。在这种情况下,第二电阻器串2R_ST可以划分高电压传输电路210和低电压传输电路220之间的电压,并且可以输出具有不同电平的第一至第十五分压Vtap<14:0>。
包括在第二串2R_ST中的串电阻器Rs具有相同的电阻值,并且可以具有与图4的第一电阻器串1R_ST中包括的串电阻器的电阻值相同或不同的电阻值。第二电阻器串2R_ST可以联接在高电压传输电路210的第十节点N10和低电压传输电路220的第十一节点N11之间。当电压被施加到第十节点N10时,可以形成其中电流从第十节点N10流至第十一节点N11的电流路径,因此可以根据联接在串电阻器Rs之间的节点的位置输出具有不同的电压电平的分压(抽头电压)Vtap<b:0>。例如,在第一至第十五分压Vtap<14:0>当中,第十五分压Vtap<14>可以具有最高电平并且第一分压Vtap<0>可以具有最低电平。例如,电压电平可以在从第一分压Vtap<0>到第十五分压Vtap<14>的方向上增加。
低电压传输电路220可以包括第六放大器AMP6、第八开关S8和第三电容器CAP3。第六放大器AMP6可以被提供有由第二电阻器串2R_ST划分的电压当中的最低电压,然后被操作为响应于低电压Vbot而改变第十一节点N11的电压。例如,由于低电压传输电路220可联接在第二电阻器串2R_ST和接地端子VSS之间,因此它可以响应于低电压Vbot而保持或减小第十一节点N11的电压。低电压Vbot可以被施加到第六放大器AMP6的负端子(-),并且第十一节点N11的电压可被施加到第六放大器AMP6的正端子(+)。第八开关S8可以被实现为可以响应于第二放大器AMP6的输出电压而将第十一节点N11和接地端子VSS连接或断开的PMOS晶体管。第三电容器CAP3可以联接在第六放大器AMP6的附加输出端子和第十一节点N11之间。例如,在第六放大器AMP6的输出电压中,施加到第三电容器CAP3的电压可以低于施加到第八开关S8的电压。在第六放大器AMP6的输出节点中,联接到第三电容器CAP3的输出节点可以通过第三电容器CAP3维持在稳定的电压电平,从而使联接到第八开关S8的输出节点的电压被稳定地维持。
上述第五放大器AMP5和第六放大器AMP6可以以不同的结构来配置,这将在下面参考图6和图7来详细描述。
图6是例示图5的第五放大器AMP5的示例性配置的电路图。
参照图6,第五放大器AMP5可以包括第九开关S9至第十八开关S18。第九开关S9至第十三开关S13以及第十四开关S14至第十八开关S18可以并联连接在电源电压端子VCCE和接地端子VSS之间。
具体地,第九开关S9和第十开关S10可以串联联接在电源电压端子VCCE和第十三节点N13之间,第十四开关S14和第十五开关S15可以串联联接在电源电压端子VCCE和第十六节点N16之间。第九开关S9、第十开关S10、第十四开关S14和第十五开关S15的全部可以被实现为PMOS晶体管。第九开关S9和第十四开关S14的栅极可以共同联接到第十二节点N12,并且第十二节点N12可以联接到第十三节点N13。因此,响应于施加到第十三节点N13的电压,第九开关S9和第十四开关S14可以接通或截止。第十开关S10和第十五开关S15的栅极可以共同彼此联接。由于第十开关S10和第十五开关S15都被实现为PMOS晶体管,因此它们可以始终保持接通。将第十四开关S14和第十五开关S15彼此连接的第十五节点可以联接到第二电容器CAP2。
第十一开关S11可以被实现为可响应于图5的第十节点N10的电压而将第十三节点N13和第十四节点N14连接或断开的NMOS晶体管。第十二开关S12和第十三开关S13可以被实现为在第十四节点N14和接地端子VSS之间串联联接的NMOS晶体管。
第十六开关S16可以被实现为NMOS晶体管,该NMOS晶体管可以响应于高电压Vtop而将第十六节点N16和第十四节点N14连接或断开。第十五开关S15和第十六开关S16之间的第十六节点N16可以联接到图5的第七开关S7的栅极。即,第五放大器AMP5的输出端子可以是第十五节点N15和第十六节点N16,并且第七开关S7可以因通过输出端子的第十六节点N16输出的电压而接通或断开。施加到第十六节点N16的电压可以具有比施加到第十五节点N15的电压小第十五开关S15的阈值电压的电平。
第十七开关S17和第十八开关S18可以被实现为串联联接在第十四节点N14和接地端子VSS之间的NMOS晶体管。
第十二开关S12和第十七开关S17的栅极可以彼此联接,并且第十三开关S13和第十八开关S18的栅极可以彼此联接。
图7是例示图5的第六放大器AMP6的示例性配置的电路图。
参照图7,第六放大器AMP6可以包括第十九开关S19至第二十八开关S28。第十九开关S19至第二十三开关S23以及第二十四开关S24至第二十八开关S28可以并联联接在电源电压端子VCCE和接地端子VSS之间。
详细地说,第十九开关S19和第二十开关S20可串联联接在电源电压端子VCCE和第十七节点N17之间,并且第二十四开关S24和第二十五开关S25可以串联联接在电源电压端子VCCE和第十九节点N19之间。第十九开关S19、第二十开关S20、第二十四开关S24和第二十五开关S25的全部可以被实现为PMOS晶体管。第十九开关S19和第二十四开关S24的栅极可以彼此联接。因此,第十九开关S19和第二十四开关S24可以始终保持接通。第二十开关S20和第二十五开关S25的栅极可以共同彼此联接。由于第二十开关S20和第二十五开关S25都被实现为PMOS晶体管,因此它们可以始终保持接通。
第二十一开关S21的栅极可以被实现响应于图5的第十一节点N11的电位而接通或截止的PMOS晶体管。第二十二开关S22和第二十三开关S23可以被实现为串联联接在第十八节点N18和接地端子VSS之间的NMOS晶体管。第二十三开关S23的栅极可以联接到第十八节点N18。
第二十六开关S26可以被实现为可响应于低电压Vbot而将第十九节点N19和第二十节点N20连接或断开的PMOS晶体管。
第二十七开关S27和第二十八开关S28可以被实现为串联联接在第二十节点N20与接地端子VSS之间的NMOS晶体管。第二十七开关S27的栅极可以联接到第二十二开关S22的栅极。第二十八开关S28的栅极可以联接到第十八节点N18。也就是说,第二十三开关S23和第二十八开关S28的栅极可以共同联接到第十八节点N18。
此外,第二十七开关S27和第二十八开关S28之间的第二十一节点N21可联接到图5的第三电容器CAP3。施加到第二十一节点N21的电压可以具有比施加到第二十节点N20的电压小第二十一开关S21的阈值电压的电平。
图8是示意性地例示图1的模式选择器300的示例性配置的简化框图。
参照图8,模式选择器300可以包括多数模转换器MDAC、第二模数转换器2ADC以及加法器ADDER。
多数模转换器MDAC可以响应于慢速模式选择信号SMSEL、作为分压Vtap<b:0>的一部分的第一子分压Vtap1#和温度电压Vtemp而输出正电压VMDAC_P和负电压VMDAC_N。例如,可以仅在慢速模式下启用多数模转换器MDAC。例如,多数模转换器MDAC可以仅在慢速模式下操作。
在分压Vtap<b:0>当中,除了第一子分压Vtap1#以外的其余第二子分压Vtap2#可被输入到2ADC。
2ADC可以响应于模式选择信号SMSEL或FMSEL、第二子分压Vtap2#、温度电压Vtemp以及正电压VMDAC_P或负电压VMDAC_N而输出第一代码COMP1<c:0>或附加代码CODE_add<d:0>。可以响应于快速模式选择信号FMSEL而输出第一代码COMP1<c:0>,并且可以响应于慢速模式选择信号SMSEL而输出附加代码CODE_add<d:0>。
第一代码COMP1<c:0>的比特数量可以大于附加代码CODE_add<d:0>的比特数量。例如,由于第一代码COMP1<c:0>在快速模式下被输出,所以它可以在短时间段内作为4比特代码被输出。然而,附加代码CODE_add<d:0>会需要长时间来将温度转换成数字信号以实现高分辨率,并且可作为多个2比特代码被输出。因此,在慢速模式下,附加代码CODE_add<d:0>可以以多个附加代码CODE_add<d:0>的形式被输出,而不是被用作温度代码。输出的多个附加代码CODE_add<d:0>可以在多个循环期间通过加法器相加,然后相加后的代码可以作为第二代码COMP2<e:0>被输出。
可以响应于模式选择信号SMSEL来操作加法器ADDER。例如,可以响应于慢速模式选择信号SMSEL而启用加法器ADDER。例如,加法器ADDER可以响应于慢速模式选择信号SMSEL来接收每个附加代码CODE_add<d:0>,可以添加当执行其中附加代码CODE_add<d:0>被接收的多个循环时接收的附加代码CODE_add<d:0>,并且可以输出作为第二代码COMP2<e:0>的结果附加代码CODE_add<d:0>。例如,加法器ADDER可以将在第一循环中接收的一比特的附加代码CODE_add<d:0>与在第二循环中接收的一比特的附加代码CODE_add<d:0>相加。以这种方式,通过将在各循环中接收的多个2比特的附加代码CODE_add<d:0>相加,加法器ADDER可以生成包含多个比特的第二代码COMP2<e:0>。此外,每当输出第二代码COMP2<e:0>时,加法器ADDER可以输出结束信号END_S。即,当执行了预设数量的循环并且产生了具有预设比特数量的第二代码COMP2<E:0>时,加法器ADDER可以输出第二代码COMP2<e:0>。
图9是例示图8的多数模转换器MDAC的示例性配置的电路图。
参照图9,多数模转换器MDAC可接收温度电压Vtemp和第一子分压Vtap1#,并且可以响应于慢速模式选择信号SMSEL而输出正电压VMDAC_P或负电压VMDAC_N。
对于该操作,MDAC可以包括第三多路复用器MUX3和第四多路复用器MUX4、响应于时钟CLK而接通或断开的多个第一时钟开关CS1和第二时钟开关CS2、多个电容器CAPm和第七放大器AMP7。第三多路复用器MUX3可以接收包括在第一子分压Vtap1#中的基准分压和第二十二节点的电压,并且可以将从接收到的电压中选择的电压输出到第二十三节点N23。例如,基准分压可以是从代码电压产生器200输出的分压Vtap<b:0>当中的与中值对应的电压。例如,假设代码电压产生器200输出不同的第一至第十五电压Vtap<14:0>,并且第一分压Vtap<0>具有最低电平,并且分压可以具有在从第一分压Vtap<0>到第十五分压Vtap<14>的方向上逐渐增大的电平。在第一分压至第十五分压Vtap<14:0>当中,第八分压Vtap<7>可以与中值对应。
第四多路复用器MUX4可接收温度电压Vtemp和第二十四节点N24的电压,并将从所接收的电压中选择的电压输出至第二十五节点N25。
两个第一时钟开关CS1可以并联联接到第二十三节点N23,并且两个第一时钟开关CS1也可以并联联接到第二十五节点N25。第二十五节点N25不联接到第二十三节点N23。
第一时钟开关CS1可以根据在数字温度感测电路100中产生的内部时钟CLK或在包括数字温度感测电路1000的存储系统中产生的内部时钟CLK而接通或断开。
参照图9的时序图900,第一时钟开关CS1可以在内部时钟CLK变高(H)时接通。联接到第二十三节点N23的一个第一时钟开关CS1可联接在第二十三节点N23和第二十六节点N26之间,而另一个第一时钟开关CS1可联接在第二十三节点N23和对应的电容器CAPm之间。联接至第二十五节点N25的一个第一时钟开关CS1可联接在第二十五节点N25和第二十七节点N27之间,并且另一个第一时钟开关CS1可以联接在第二十五节点N25和对应的电容器CAPm之间。
一个电容器CAPm可以联接在第二十六节点N26和第二十八节点N28之间,并且附加电容器CAPm也可以联接在第二十七节点N27和第二十九节点N29之间。联接到第二十三节点N23的电容器CAPm可以共同联接到第二十八节点N28,并且联接到第二十五节点N25的电容器CAPm可以共同联接到第二十九节点N29。两个第一时钟开关CS1可以联接在第二十八节点N28和第二十九节点N29之间。第八分压Vtap<7>可以被施加到联接在第二十八节点N28和第二十九节点N29之间的第一时钟开关CS1之间的节点。
多个第二时钟开关CS2可以并联联接到第二十六节点N26。第二时钟开关CS2可以根据与第一时钟开关CS1相同的内部时钟CLK来接通或断开。然而,第二时钟开关CS2可以以与第一时钟开关CS1相反的方式来操作。
参照图9的时序图900,第二时钟开关CS2可以在内部时钟CLK变低(L)时接通。另选地,第一时钟开关CS1可以被设计为在内部时钟CLK的低逻辑电平L处接通,并且第二时钟开关CS2可以被设计为在内部时钟CLK的高逻辑电平H处接通。在图9的实施方式,第一时钟开关CS1在内部时钟CLK的高逻辑电平H处接通,并且第二时钟开关CS2在内部时钟CLK的低逻辑电平L处接通。
响应于模数转换代码ADC<1:0>而接通或断开的转接开关可以联接至与第二十六节点N26联接的各个第二时钟开关CS2,并且不同的分压可以施加到相应的转接开关。例如,转接开关中的一个可以联接在被施加有第四分压Vtap<3>的端子与一个第二时钟开关CS2之间,另一转接开关可联接在被施加有第八分压Vtap<7>的端子与另一第二时钟开关CS2之间,而又一转接开关可以联接在被施加有第十分压Vtap<9>的端子和又一第二时钟开关CS2之间。被施加有第四分压Vtap<3>的转接开关可以在模数转换代码是“10”时接通,被施加有第八分压Vtap<7>的转接开关可以在模数转换代码是“01”时接通,并且被施加有第十分压Vtap<9>的转接开关可以在模数转换代码是“00”时接通。例如,模数转换代码ADC<1:0>可以是从模数转换器2ADC输出的附加代码CODE_add<d:0>。例如,每个附加代码CODE_add<d:0>可以是包括2比特的代码。
联接到第二十六节点N26的转接开关和第二时钟开关CS2也可以以相同的结构联接到第二十七节点N27。在联接到第二十七节点N27的转接开关当中,例如,被施加有第四分压Vtap<3>的转接开关可以在模数转换代码是“00”时接通,被施加有第八分压Vtap<7>的转接开关可以在模数转换代码是“01”时接通,并且被施加有第十分压Vtap<9>的转接开关可以在模数转换代码是“10”时接通。
可以响应于慢速模式选择信号SMSEL,启用第七放大器AMP7。第七放大器AMP7可以根据施加至正输入端子(+)和负输入端子(-)的电压而通过正输出端子(+)和负输出端子(-)来输出正电压VMDAC_P和负电压VMDAC_N。例如,第二十八节点N28或第三十节点N30的电压可以被施加到第七放大器AMP7的正输入端子(+)。当第二时钟开关CS2接通时,第二十八节点N28的电压可以被施加到第七放大器AMP7的正输入端子(+),而当第一时钟开关CS1接通时,第三十节点N30的电压可以被施加到第七放大器AMP7的正输入端子(+)。第二十九节点N29或第三十一节点N31的电压可以被施加到第七放大器AMP7的负输入端子(-)。当第二时钟开关CS2接通时,第二十九节点N29的电压可被施加到第七放大器AMP7的负输入端子(-),而当第一时钟开关CS1接通时,第三十一节点N31的电压可以被施加到第七放大器AMP7的负输入端子(-)。因此,一个第一时钟开关CS1可以联接在第七放大器AMP7的正输入端子(+)和第三十节点N30之间,而另一个第一时钟开关CS1可以联接在第七放大器AMP7的负输入端子(-)和第三十一节点N31之间。
电容器CAPm可以联接在第三十节点N30和第二十二节点N22之间,其中与第二十二节点N22联接的CAPm可以联接至在与第二十三节点N23联接的一个第一时钟开关CS1(即,不与第二十六节点联接的第一时钟开关CS1)与电容器CAPm之间的一个节点。
电容器CAPm可以联接在第三十一节点N31和第二十四节点N24之间,其中与第二十四节点N24联接的CAPm可以联接至在与第二十五节点N25联接的一个第一时钟开关CS1(即,不与第二十七节点联接的第一时钟开关CS1)与电容器CAPm之间的一个节点。
一个第二时钟开关CS2可以联接在第三十节点N30和第三十二节点N32之间,并且另一个时钟开关CS2可以联接在第三十一节点N31和第三十二节点N32之间。第八分压Vtap<7>可以被施加到第三十二节点N32。
可以响应于慢速模式选择信号SMSEL而启用上述多数模转换器MDAC。当第一时钟开关CS1和第二时钟开关CS2响应于内部时钟CLK而交替接通时,MDAC可以输出正电压VMDAC_P和负电压VMDAC_N。
图10是例示图8的第二模数转换器2ADC的示例性配置的电路图。
参照图10,第二模数转换器2ADC可以响应于模式选择信号SMSEL或FMSEL、第二子分压Vtap2#、正电压VMDAC_P和负电压VMDAC_N而输出第一代码COMP1<0>、<1>、……、<b>、<b+1>、……、<14>或附加代码CODE_add<a>、<a+1>……。例如,第二模数转换器2ADC可以包括附加代码输出电路SM、第一代码输出电路FM1和FM2和多路复用器1010。下面将详细描述各个电路。
附加代码输出电路SM及第一代码输出电路FM1和FM2可以包括多个选择放大器SAMP0至SAMP14。例如,选择放大器SAMP0至SAMP14的数量可以与第一至第十五分压Vtap<14:0>的数量相同。例如,第一至第十五分压Vtap<14:0>可以分别施加到选择放大器SAMP0至SAMP14。
包括在第一代码输出电路FM1和FM2中的选择放大器SAMP0、SAMP1、……、SAMPb、SAMPb+1、……、SAMP14可以响应于快速模式选择信号而启用。包括在第一代码输出电路FM1和FM2中的选择放大器SAMP0、SAMP1、……、SAMPb、SAMPb+1、……、SAMP14中的每一个可以包括一个正输入端子(+)和一个负输入端子(-),并且可以包括一个输出端子。例如,温度电压Vtemp可以被共同施加到包括在第一代码输出电路FM1和FM2中的选择放大器SAMP0、SAMP1、……、SAMPb、SAMPb+1、……、SAMP14的正输入端子(+),并且分别与选择放大器SAMP0、SAMP1、……、SAMPb、SAMPb+1、……、SAMP14对应的分压Vtap<0>、Vtap<1>、……、Vtap<b>、Vtap<b+1>、……、Vtap<14>可以被施加到选择放大器的负输入端子(-)。选择放大器SAMP0、SAMP1、……、SAMPb、SAMPb+1、……、SAMP14可以响应于温度电压Vtemp和分压Vtap<0>、Vtap<1>、……、Vtap<b>、Vtap<b+1>、……、Vtap<14>来输出第一代码COMP1<0>、<1>、……、<b>、<b+1>、……、<14>。
可以响应于慢速模式选择信号SMSEL来启用包括在附加代码输出电路SM中的选择放大器SAMPa、SAMPa+1……。包括在附加代码输出电路SM中的选择放大器SAMPa、SAMPa+1……中的每一个可以包括两个正输入端子(+)和两个负输入端子(-),并且可以包括一个输出端子。例如,从1010输出的电压可以被施加到包括在附加代码输出电路SM中的选择放大器SAMPa、SAMPa+1……的第一正输入端子(+)、第一负输入端子(-)和第二正输入端子(+)。分别与包括在附加代码输出电路SM中的选择放大器SAMPa、SAMPa+1……对应的分压Vtap<a>、Vtap<a+1>……可以被施加到选择放大器的第二负输入端子(-)。
以下通过示例的方式描述第a选择放大器SAMPa。
联接到第a选择放大器SAMPa的第一正输入端子(+)的MUX 1010可以将从正电压VMDAC_P和温度电压Vtemp选择的电压传输至第一正输入端子(+)。联接至第一负输入端子(-)的MUX 1010可以将从负电压VMDAC_N和温度电压Vtemp选择的电压传输至第一负输入端子(-)。联接到第二正输入端子(+)的MUX 1010可以将从第a+1分压Vtap<a>和第八分压Vtap<7>选择的电压传输至第二正输入端子(+)。例如,在从代码电压产生器200输出的分压Vtap<b:0>当中,第八分压Vtap<7>可以是与中值对应的电压。施加到与第二正输入端子(+)联接的MUX 1010的第a+1分压Vtap<a>也被施加到第二负输入端子(-)。
如在上述的第a选择放大器SAMPa的联接配置的情况下,包括在附加代码输出电路SM中的其余选择放大器SAMPa+1……可以以相同的方式进行配置,并且与各选择放大器对应的分压(而不是第a+1分压Vtap<a>)可以分别被施加到其余选择放大器SAMPa+1……。选择放大器SAMPa、SAMPA+1……可以响应于温度电压Vtemp、正电压VMDAC_P、负电压VMDAC_N和分压Vtap<a>、Vtap<a+1>……分别输出附加代码CODE_add<a>、<a+1>……。
尽管在图10中例示了依次布置分别包括在第一代码输出电路FM1和FM2中的选择放大器SAMP0、SAMP1、……、和SAMPb、SAMPb+1、……、SAMP14,并且包括在附加代码输出电路SM中的选择放大器SAMPa、SAMPA+1……依次布置在第一代码输出电路FM1和FM2之间,但是包括在附加代码输出电路SM中的选择放大器SAMPa、SAMPA+1……和包括在第一代码输出电路FM1和FM2中的选择放大器SAMP0、SAMP1、……、和SAMPb、SAMPb+1、……、SAMP14的阵列顺序可以改变。
图11是用于说明图8的加法器ADDER的操作的简化框图。
参照图11,可以响应于慢速模式选择信号SMSEL而启用加法器ADDER。例如,加法器ADDER可以通过将在多个循环期间接收的附加代码CODE_add<d:0>相加来输出第二代码COMP2<e:0>。例如,第一循环开始的时间C1和第九循环(即,最后一个循环)结束的时间C2可以预先设置,并且可以在各个循环中接收附加代码CODE_add<d:0>。当在最后的第九循环(在图11中,用“循环9”表示)中接收所有的附加代码CODE_add<d:0>时,加法器ADDER可以输出结束信号END_S,该结束信号END_S表示已经执行了所有设置的循环。也就是说,在每个循环中测量了温度值,并且基于各个测量的温度值生成了附加代码CODE_add<d:0>,因此可以在慢速模式下输出具有比第一代码COMP1<c:0>的分辨率高的分辨率的第二代码COMP2<e:0>。例如,加法器可以在每个循环中接收2比特的附加代码CODE_add<d:0>,并且可以将在各个循环中接收的一些附加代码CODE_add<d:0>相加以生成第二代码COMP2<e:0>。例如,假设在第一循环(在图11中用“循环1”表示)中接收的附加代码CODE_add<d:0>是“1”和“2”,并且在第二循环(在图11中用“循环2”表示)中接收的附加代码CODE_add<d:0>是“3”和“4”。例如,数据“1”可以是第二代码COMP2<0>的数据。那么,可以将数据“2”和数据“3”相加,并且加得的数据可以成为第二代码COMP2<1>的数据。因此,假设在最后的第九循环(在图11中用“循环9”表示)中接收的多条数据是“17”和“18”,则数据“18”可以成为第二代码COMP2<e>的数据。以这种方式,当终止对在各个循环中接收的附加代码CODE_add<d:0>的加法操作时,加得的数据可以作为第二代码COMP2<e:0>输出。
因此,图1的第一MUX 400可以根据模式选择信号SMSEL或FMSEL接收具有不同分辨率的第一代码COMP1<c:0>和第二代码COMP2<e:0>中的任一个,并且可以将接收到的代码作为温度代码T_CODE输出。
图12是例示根据本公开的实施方式的包括数字温度感测电路的存储系统的简化框图。
参照图12,上述数字温度感测电路1000可以被包括在存储系统2000中。例如,存储系统2000可以包括存储数据的存储装置1100、控制存储装置1100的存储控制器1200和测量存储系统的温度并且向存储控制器1200输出温度代码T_CODE的数字温度感测电路1000。
当通过补偿存储系统2000的内部温度来控制操作电压时,存储控制器1200可以将快速模式选择信号FMSEL输出到数字温度感测电路1000。
例如,当补偿内部温度时,仅当快速输出能够响应于温度变化而改变温度的代码时,可以进行实时补偿,并且因此存储控制器1200可以向数字温度感测电路1000发送快速模式选择信号FMSEL。由于数字温度感测电路1000可以响应于快速模式选择信号FMSEL而快速输出温度代码T_CODE,因此存储控制器1200可以快速对温度变化做出响应。例如,内部温度可以是存储系统200的温度、存储控制器1200的温度或存储装置1100的温度。
当向存储系统2000提供温度值时,必须提供精确的温度信息,因此存储控制器1200可以将慢速模式选择信号SMSEL发送到数字温度感测电路1000。数字温度感测电路1000可以响应于慢速模式选择信号而输出具有比快速模式的操作时间更长的操作时间、但是具有比快速模式的分辨率更高的分辨率的温度代码T_CODE,因此提高了温度值的可靠性。
尽管在上述实施方式中,已经描述了快速模式和慢速模式,但是除了快速模式和慢速模式以外,低分辨率模式和高分辨率模式也可被包括为各种模式,或另选地,三种或更多种模式可以被包括为各种模式。
图13是例示包括图1的数字温度感测电路的存储系统30000的实施方式的简化框图。
参照图13,存储系统30000可以被实现为蜂窝电话、智能电话、平板PC、个人数字助理(PDA)或无线通信设备。存储系统30000可包括存储装置1100、可将温度值输出为作为数字代码的温度代码的数字温度感测电路(DTS)1000和可以控制数字温度感测电路1000和存储装置1100的存储控制器1200。在处理器3100的控制下,存储控制器1200可以控制针对存储装置1100的数据访问操作,例如,编程操作、擦除操作或读取操作。另外,存储控制器1200可以通过以各种模式控制数字温度感测电路1000来接收具有不同分辨率的温度代码。在存储控制器1200和/或处理器3100的控制下,编程到存储装置1100的数据可以经由显示器3200来输出。
无线电收发器3300可以通过天线ANT交换无线电信号。例如,无线电收发器3300可以将经由天线ANT接收的无线电信号改变为可以在处理器3100中处理的信号。因此,处理器3100可以处理从无线电收发器3300输出的信号并向存储控制器1200或显示器3200发送处理后的信号。存储控制器1200可以向存储装置1100发送经处理器3100处理的信号。另外,无线电收发器3300可以将从处理器3100输出的信号改变为无线电信号,并且经由天线ANT向外部设备输出改变后的无线电信号。输入装置3400可以用来输入用于控制处理器3100的操作或要由处理器3100处理的数据的控制信号。输入装置3400可以被实现为诸如触控板或计算机鼠标的指示设备、小键盘、键盘或它们的任意组合。处理器3100可以控制显示器3200的操作使得从存储控制器1200输出的数据、从无线电收发器3300输出的数据或从输入装置3400输出的数据经由显示器3200输出。
在各种实施方式中,能够控制存储装置1100的操作的存储控制器1200可以被实现为处理器3100的一部分或与处理器3100分开设置的芯片。
图14是例示了包括图1的数字温度感测电路1000的存储系统40000的另一实施方式的简化框图。
参照图14,存储系统40000可以在个人计算机、平板PC、上网本、电子阅读器、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器或MP4播放器中实现。
存储系统40000可包括存储装置1100、可以将温度值输出为作为数字代码的温度代码的数字温度感测电路(DTS)1000和可以控制数字温度感测电路1000和存储装置1100的存储控制器1200。另外,存储控制器1200可通过以各种模式控制数字温度感测电路1000来接收具有不同分辨率的温度代码。
处理器4100可以根据从输入装置4200输入的数据经由显示器4300输出存储在存储装置1100中的数据。例如,输入装置4200可以被实现为诸如触控板或计算机鼠标的指示设备、小键盘、键盘或它们的组合。
处理器4100可以控制存储系统40000的总体操作并控制存储控制器1200的操作。在实施方式中,能够控制存储装置1100的操作的存储控制器1200可以被实现为处理器4100的一部分或与处理器4100分开设置的芯片。
图15是包括图1的数字温度感测电路1000的存储系统50000的又一实施方式的简化框图。
参照图15,存储系统50000可在例如数码相机、设置有数码相机的手机、设置有数码相机的智能电话或设置有数码相机的平板PC之类的图像处理设备中实现。
存储系统50000可以包括存储装置1100、可以将温度值输出为作为数字代码的温度代码的数字温度感测电路(DTS)1000和可以控制数字温度感测电路1000和存储装置1100的存储控制器1200。另外,存储控制器1200可以通过以各种模式控制数字温度感测电路1000来接收具有不同分辨率的温度代码。
存储系统50000的图像传感器5200可以将光学图像转换为数字信号。经转换的数字信号可以被发送到处理器5100或存储控制器1200。在处理器5100的控制下,转换后的数字信号可以经由显示器5300输出,或者通过存储控制器1200存储在存储装置1100中。在处理器5100或存储控制器1200的控制下,存储在存储装置1100中的数据可以经由显示器5300输出。
在各实施方式中,能够控制存储装置1100的操作的存储控制器1200可以被实现为处理器5100的一部分,或与处理器5100分开设置的芯片。
图16是例示包括图1的数字温度感测电路1000的存储系统70000的又一实施方式的简化框图。
参照图16,存储系统70000可以被实现为存储卡或智能卡。存储系统70000可以包括存储装置1100、数字温度感测电路(DTS)1000、存储控制器1200和卡接口7100。
存储控制器1200可以控制存储装置1100和卡接口7100之间的数据交换。在实施方式中,卡接口7100可以是,但不限于,安全数字(SD)卡接口或多媒体卡(MMC)接口。
卡接口7100可以根据主机60000的协议连接主机60000和存储控制器1200之间的数据交换。在实施方式中,卡接口7100可以支持通用串行总线(USB)协议和芯片间(IC)USB协议。例如,卡接口可以是指能够支持主机60000所使用的协议的硬件、安装在硬件中的软件或信号传输方法。
当存储系统70000联接至诸如PC、平板PC、数字相机、数字音频播放器、移动电话、控制台视频游戏硬件或数字机顶盒的主机60000的主机接口6200时,主机接口6200可以在微处理器(μP)6100的控制下通过卡接口7100和存储控制器1200与存储装置1100执行数据通信。
根据本公开的数字温度感测电路可以通过使用单个温度感测电路根据各种模式选择性地改变分辨率来输出温度代码,由此减小数字温度感测电路所占面积。
尽管出于例示性的目的公开了本公开的示例性实施方式,但是本领域技术人员将理解,可以进行各种修改、添加和替换。因此,本公开的范围应由所附权利要求和权利要求的等同物而不是前面的说明书来限定。
相关申请的交叉引用
本申请要求2017年12月1日提交的韩国专利申请No.10-2017-0164195的优先权,其公开内容通过引用整体并入本文。
Claims (20)
1.一种数字温度感测电路,该数字温度感测电路包括:
温度电压产生器,所述温度电压产生器被配置为响应于第一基准电压而产生随温度变化的温度电压,响应于第二基准电压而划分电源电压,并且产生高电压和低电压;
代码电压产生器,所述代码电压产生器被配置为基于所述高电压和所述低电压划分所述第二基准电压并且输出具有不同电压电平的分压;以及
模式选择器,所述模式选择器被提供有所述温度电压和所述分压,并且被配置为响应于模式选择信号而输出第一代码或第二代码,其中,所述第一代码和所述第二代码具有不同的比特数量。
2.根据权利要求1所述的数字温度感测电路,其中,所述温度电压产生器被配置为响应于所述第一基准电压和修调代码而输出所述温度电压、所述高电压和所述低电压。
3.根据权利要求2所述的数字温度感测电路,其中,所述温度电压产生器包括:
第一放大器,所述第一放大器被配置为将所述第一基准电压与第一反馈电压进行比较,然后输出比较结果电压;
温度补偿电路,所述温度补偿电路被配置为响应于所述比较结果电压而输出与所述温度成反比的子电压;
第二放大器,所述第二放大器被配置为将所述子电压与分压进行比较,然后输出所述温度电压;
修调电路,所述修调电路被提供有所述第二基准电压,并且被配置为响应于所述修调代码而输出第一下调电压;
第三放大器,所述第三放大器被配置为响应于所述第一下调电压而输出第二反馈电压;以及
分压电路,所述分压电路被配置为划分所述第二反馈电压,然后输出分压。
4.根据权利要求3所述的数字温度感测电路,其中,所述温度补偿电路包括:
第一开关,所述第一开关被配置为响应于所述比较结果电压而产生电流;
镜像电路,所述镜像电路被配置为将所述电流镜像到输出节点;以及
双极结型晶体管,所述双极结型晶体管被配置为经由所述输出节点输出与所述温度成反比的电压。
5.根据权利要求4所述的数字温度感测电路,其中,所述双极结型晶体管被配置为:当所述输出节点的电位转换到高逻辑电平时,跨所述双极结型晶体管的集电极和发射极形成与所述温度成反比的电压。
6.根据权利要求3所述的数字温度感测电路,其中,所述修调电路包括:
第一模数转换器,所述第一模数转换器被配置为通过根据所述第二基准电压划分所述电源电压来输出下调的分压;以及
多路复用器,所述多路复用器被配置为响应于所述修调代码而将从所述下调的分压当中选择的电压作为所述第一下调电压来输出。
7.根据权利要求6所述的数字温度感测电路,其中,所述第一模数转换器包括:
基准电压传输电路,所述基准电压传输电路被配置为响应于所述第二基准电压而将所述电源电压恒定地传输到输出端子;以及
第一电阻器串,所述第一电阻器串联接在接地端子和所述基准电压传输电路的输出端子之间,并且被配置为划分从所述基准电压传输电路输出的电源电压,并将分压作为所述下调的分压来输出。
8.根据权利要求7所述的数字温度感测电路,其中,所述基准电压传输电路包括:
第四放大器,所述第四放大器被配置为将所述第二基准电压与所述输出节点的电压进行比较,然后输出比较结果电压;
第二开关,所述第二开关被配置为响应于所述比较结果电压而将所述基准电压传输电路的所述输出端子和提供所述电源电压的电源电压端子连接或断开;以及
第一电容器,所述第一电容器联接在所述第四放大器的输出端子和所述基准电压传输电路的所述输出端子之间。
9.根据权利要求7所述的数字温度感测电路,其中,所述第一电阻器串包括串联联接在接地端子和所述基准电压传输电路的所述输出端子之间的多个串电阻器。
10.根据权利要求7所述的数字温度感测电路,其中,在所述下调的分压中包括所述高电压和所述低电压。
11.根据权利要求1所述的数字温度感测电路,其中,所述代码电压产生器包括:
高电压传输电路,所述高电压传输电路被配置为响应于所述高电压而将所述第二基准电压施加到输出端子;
低电压传输电路,所述低电压传输电路被配置为响应于所述低电压而在输出端子上形成电流路径;以及
第二电阻器串,所述第二电阻器串联接在所述高电压传输电路的所述输出端子和所述低电压传输电路的所述输出端子之间并且被配置为输出所述分压。
12.根据权利要求11所述的数字温度感测电路,其中,所述高电压传输电路包括:
第五放大器,所述第五放大器被配置为将所述高电压与所述高电压传输电路的所述输出端子的电压进行比较,然后输出比较结果电压;以及
第三开关,所述第三开关被配置为响应于从所述第五放大器输出的所述比较结果电压而将所述第二基准电压传输到所述高电压传输电路的所述输出端子。
13.根据权利要求11所述的数字温度感测电路,其中,所述低电压传输电路包括:
第六放大器,所述第六放大器被配置为将所述低电压与所述低电压传输电路的所述输出端子的电压进行比较,然后输出比较结果电压;以及
第四开关,所述第四开关被配置为响应于从所述第六放大器输出的所述比较结果电压而在所述低电压传输电路的所述输出端子上产生电流。
14.根据权利要求11所述的数字温度感测电路,其中,所述第二电阻器串包括联接在所述高电压传输电路的所述输出端子和所述低电压传输电路的所述输出端子之间的多个串电阻器。
15.根据权利要求14所述的数字温度感测电路,其中,所述分压通过联接在所述第二电阻器串中所包括的串电阻器之间的节点来输出。
16.根据权利要求1所述的数字温度感测电路,其中,所述模式选择器包括:
多数模转换器,所述多数模转换器被提供有所述温度电压和包括在所述分压中的第一子分压,并被配置为响应于所述模式选择信号而输出正电压和负电压;
第二模数转换器,所述第二模数转换器被提供有第二子分压、所述温度电压、所述正电压和所述负电压,并且被配置为响应于所述模式选择信号而输出用于第一模式的所述第一代码或用于第二模式的附加代码,其中,所述第二子分压包括所述分压当中的除了所述第一子分压以外的电压;以及
加法器,所述加法器被配置为响应于所述模式选择信号而在设置的循环中接收附加代码,将所接收的附加代码相加,并将结果代码作为用于所述第二模式的所述第二代码来输出。
17.根据权利要求16所述的数字温度感测电路,其中,所述第二代码的比特数量大于所述第一代码的比特数量。
18.一种数字温度感测电路,该数字温度感测电路包括:
温度电压产生器,所述温度电压产生器被配置为产生高电压、低电压和随温度变化的温度电压;
代码电压产生器,所述代码电压产生器被配置为基于所述高电压和所述低电压来输出具有各种电压电平的分压;以及
模式选择器,所述模式选择器被提供有所述温度电压和所述分压,并且被配置为响应于模式选择信号而输出第一代码或具有比所述第一代码的分辨率高的分辨率的第二代码。
19.根据权利要求18所述的数字温度感测电路,其中,所述模式选择器被配置为:
响应于低分辨率模式信号而输出所述第一代码,并且
响应于高分辨率模式信号而输出所述第二代码。
20.根据权利要求19所述的数字温度感测电路,其中,通过将在比所述第一代码的时间长的时间中根据温度产生的代码相加来输出所述第二代码。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2017-0164195 | 2017-12-01 | ||
KR1020170164195A KR20190064893A (ko) | 2017-12-01 | 2017-12-01 | 디지털 온도 센싱 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109870242A true CN109870242A (zh) | 2019-06-11 |
CN109870242B CN109870242B (zh) | 2022-01-07 |
Family
ID=66657974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810863211.6A Active CN109870242B (zh) | 2017-12-01 | 2018-08-01 | 数字温度感测电路 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11099080B2 (zh) |
KR (1) | KR20190064893A (zh) |
CN (1) | CN109870242B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210389189A1 (en) * | 2020-06-10 | 2021-12-16 | SK Hynix Inc. | Temperature sensor and method for controlling the temperature sensor |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190044977A (ko) * | 2017-10-23 | 2019-05-02 | 에스케이하이닉스 주식회사 | 온도 센싱 회로 및 이를 포함하는 반도체 장치 |
KR20190075202A (ko) | 2017-12-21 | 2019-07-01 | 에스케이하이닉스 주식회사 | 테스트 제어 회로, 이를 이용하는 반도체 메모리 장치 및 반도체 시스템 |
TWI707533B (zh) * | 2019-09-12 | 2020-10-11 | 朋程科技股份有限公司 | 交流發電機以及整流裝置 |
JP2021082094A (ja) * | 2019-11-21 | 2021-05-27 | ウィンボンド エレクトロニクス コーポレーション | 電圧生成回路およびこれを用いた半導体装置 |
US11392156B2 (en) * | 2019-12-24 | 2022-07-19 | Shenzhen GOODIX Technology Co., Ltd. | Voltage generator with multiple voltage vs. temperature slope domains |
KR102323135B1 (ko) * | 2020-03-10 | 2021-11-09 | 네메시스 주식회사 | 소형화가 가능한 디지털 온도 센서 |
US11243554B1 (en) * | 2020-08-03 | 2022-02-08 | Micron Technology, Inc. | Temperature interpolation techniques for multiple integrated circuit references |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101031784A (zh) * | 2005-03-31 | 2007-09-05 | 株式会社东芝 | 半导体集成电路 |
US20080238563A1 (en) * | 2007-04-02 | 2008-10-02 | Korea University Induxtrial & Academic Collaboration Foundation | Apparatus and method for measurement of temperature using oscillators |
CN104333386A (zh) * | 2013-07-22 | 2015-02-04 | 清华大学 | 一种连续时间Sigma Delta调制器及其多模式配置方法 |
CN105874539A (zh) * | 2014-02-07 | 2016-08-17 | 桑迪士克科技有限责任公司 | 用于具有在两个温度处的调整能力的温度传感器的参考电压生成器 |
CN106989847A (zh) * | 2017-03-22 | 2017-07-28 | 中国计量大学 | 铂电阻测温系统中的误差修正方法 |
Family Cites Families (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59231456A (ja) * | 1983-06-15 | 1984-12-26 | Nippon Telegr & Teleph Corp <Ntt> | レベル検出装置 |
JPH0810816B2 (ja) * | 1986-06-18 | 1996-01-31 | 日本電装株式会社 | 発振回路 |
US5119884A (en) * | 1989-11-30 | 1992-06-09 | Johnson Service Company | Multiple stage electronic temperature control for heating and cooling |
KR950004851B1 (ko) * | 1992-05-22 | 1995-05-15 | 삼성전자 주식회사 | 온도센서의 이상감지회로 |
KR0143344B1 (ko) * | 1994-11-02 | 1998-08-17 | 김주용 | 온도의 변화에 대하여 보상 기능이 있는 기준전압 발생기 |
US5873053A (en) * | 1997-04-08 | 1999-02-16 | International Business Machines Corporation | On-chip thermometry for control of chip operating temperature |
US6681135B1 (en) * | 2000-10-30 | 2004-01-20 | Medtronic, Inc. | System and method for employing temperature measurements to control the operation of an implantable medical device |
KR100413761B1 (ko) * | 2001-05-31 | 2003-12-31 | 삼성전자주식회사 | 온도와 공정에 따라 리프레시 사이클이 조절되는 반도체메모리 장치 및 방법 |
JP4603537B2 (ja) * | 2004-06-18 | 2010-12-22 | 富士通セミコンダクター株式会社 | 半導体装置の温度検出器および半導体記憶装置 |
US7197421B2 (en) * | 2004-11-30 | 2007-03-27 | Broadcom Corporation | Method and system for a temperature sensor for transmitter output power compensation |
KR101085908B1 (ko) | 2004-12-30 | 2011-11-23 | 매그나칩 반도체 유한회사 | 스위치드 캐패시터 회로와 스위치드 캐패시터 회로를이용한 아날로그 메모리 |
KR100608111B1 (ko) * | 2005-02-07 | 2006-08-02 | 삼성전자주식회사 | 센싱온도를 조절할 수 있는 온도센서 |
KR100738957B1 (ko) * | 2005-09-13 | 2007-07-12 | 주식회사 하이닉스반도체 | 반도체 집적회로의 내부전압 발생장치 |
KR100691374B1 (ko) * | 2006-01-20 | 2007-03-12 | 삼성전자주식회사 | 오프셋 데이터의 제어가 용이한 반도체 장치의 디지털 온도검출회로 |
US7556206B2 (en) * | 2006-01-30 | 2009-07-07 | L3 Communications Integrated Systems, L.P. | Temperature compensated clock delay closed loop circuit |
KR100846387B1 (ko) * | 2006-05-31 | 2008-07-15 | 주식회사 하이닉스반도체 | 반도체 메모리 소자의 온도 정보 출력 장치 |
JP2007327932A (ja) * | 2006-06-07 | 2007-12-20 | Hynix Semiconductor Inc | 半導体メモリ素子の温度情報出力装置及びその実行方法 |
KR100851989B1 (ko) * | 2006-10-12 | 2008-08-13 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 온도정보 출력회로 및 방법 |
US7410393B1 (en) * | 2007-05-08 | 2008-08-12 | Tyco Electronics Corporation | Electrical connector with programmable lead frame |
KR100892250B1 (ko) * | 2007-08-22 | 2009-04-09 | 한국과학기술원 | 디스플레이 구동 장치 |
US20100002747A1 (en) * | 2008-07-03 | 2010-01-07 | Bosch Enrique Company | System and method for n'th order digital piece-wise linear compensation of the variations with temperature of the non-linearities for high accuracy digital temperature sensors in an extended temperature range |
KR100949271B1 (ko) * | 2008-09-05 | 2010-03-25 | 주식회사 하이닉스반도체 | 오토 셀프 리프레시에 적합한 온도 정보 감지 장치, 그를 갖는 집적회로 및 온도 정보 감지 방법 |
KR101504340B1 (ko) * | 2008-11-04 | 2015-03-20 | 삼성전자주식회사 | 온도 보상 기능을 가지는 불휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템 |
KR101559906B1 (ko) * | 2008-11-05 | 2015-10-13 | 삼성전자주식회사 | 반도체 메모리 장치의 온도 데이터 출력 방법 및 온도 데이터 출력 회로 |
JP4918928B2 (ja) * | 2009-01-14 | 2012-04-18 | ミツミ電機株式会社 | デルタ・シグマad変換回路 |
US8475039B2 (en) * | 2009-04-22 | 2013-07-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Providing linear relationship between temperature and digital code |
KR101132795B1 (ko) * | 2010-02-25 | 2012-04-02 | 주식회사 하이닉스반도체 | 온도센서 |
US8547267B2 (en) * | 2011-11-30 | 2013-10-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Idle tone suppression circuit |
US20130144549A1 (en) * | 2011-12-01 | 2013-06-06 | Grigori Temkine | Method for calibrating temperature sensors using reference voltages |
US9470585B2 (en) * | 2013-05-29 | 2016-10-18 | Intel IP Corporation | Calibrated temperature measurement system |
KR101499435B1 (ko) | 2013-08-22 | 2015-03-18 | 주식회사 티엘아이 | 캐패시턴스 오프셋을 보정하는 용량성 관성 센서 |
KR102154191B1 (ko) * | 2013-09-02 | 2020-09-10 | 삼성전자 주식회사 | 프로세서 내에 집적되는 온도 센서, 이의 동작 방법 및 상기 온도 센서를 포함하는 장치 |
US9568928B2 (en) * | 2013-09-24 | 2017-02-14 | Semiconductor Components Indutries, Llc | Compensated voltage reference generation circuit and method |
KR102048230B1 (ko) * | 2014-01-28 | 2019-11-25 | 에스케이하이닉스 주식회사 | 온도센서 |
DE102014209874A1 (de) * | 2014-05-23 | 2015-11-26 | Conti Temic Microelectronic Gmbh | Steuergerät für ein Fahrzeug mit einem einen Drucksensor aufweisenden Gehäuse |
KR20160035401A (ko) * | 2014-09-23 | 2016-03-31 | 에스케이하이닉스 주식회사 | 전압 변환 회로 및 이를 구비한 반도체 메모리 장치 및 동작 방법 |
KR102315277B1 (ko) * | 2014-11-03 | 2021-10-20 | 삼성전자 주식회사 | 리프레쉬 특성이 개선된 반도체 메모리 장치 |
KR20160095468A (ko) | 2015-02-03 | 2016-08-11 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치, 그것을 포함하는 메모리 시스템 및 그것의 동작 방법 |
CN105674539B (zh) | 2016-03-01 | 2019-02-22 | 广东志高空调有限公司 | 一种组合式空调室内机底座及一种空调 |
US10024729B2 (en) * | 2016-03-04 | 2018-07-17 | Sandisk Technologies Llc | High accuracy temperature sensor |
US10401942B2 (en) * | 2017-02-22 | 2019-09-03 | Ambiq Micro Inc. | Reference voltage sub-system allowing fast power up from extended periods of ultra-low power standby mode |
CN111371433B (zh) * | 2018-12-26 | 2023-04-11 | 杭州广立微电子股份有限公司 | 一种可重构的全数字温度传感器及其应用 |
US11221638B2 (en) * | 2019-02-28 | 2022-01-11 | Qorvo Us, Inc. | Offset corrected bandgap reference and temperature sensor |
-
2017
- 2017-12-01 KR KR1020170164195A patent/KR20190064893A/ko unknown
-
2018
- 2018-07-09 US US16/030,071 patent/US11099080B2/en active Active
- 2018-08-01 CN CN201810863211.6A patent/CN109870242B/zh active Active
-
2021
- 2021-06-21 US US17/353,099 patent/US11656131B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101031784A (zh) * | 2005-03-31 | 2007-09-05 | 株式会社东芝 | 半导体集成电路 |
US20080238563A1 (en) * | 2007-04-02 | 2008-10-02 | Korea University Induxtrial & Academic Collaboration Foundation | Apparatus and method for measurement of temperature using oscillators |
CN104333386A (zh) * | 2013-07-22 | 2015-02-04 | 清华大学 | 一种连续时间Sigma Delta调制器及其多模式配置方法 |
CN105874539A (zh) * | 2014-02-07 | 2016-08-17 | 桑迪士克科技有限责任公司 | 用于具有在两个温度处的调整能力的温度传感器的参考电压生成器 |
CN106989847A (zh) * | 2017-03-22 | 2017-07-28 | 中国计量大学 | 铂电阻测温系统中的误差修正方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210389189A1 (en) * | 2020-06-10 | 2021-12-16 | SK Hynix Inc. | Temperature sensor and method for controlling the temperature sensor |
US11815409B2 (en) * | 2020-06-10 | 2023-11-14 | SK Hynix Inc. | Temperature sensor, memory device and method for controlling the temperature sensor |
Also Published As
Publication number | Publication date |
---|---|
US11099080B2 (en) | 2021-08-24 |
US20210310876A1 (en) | 2021-10-07 |
US11656131B2 (en) | 2023-05-23 |
CN109870242B (zh) | 2022-01-07 |
KR20190064893A (ko) | 2019-06-11 |
US20190170592A1 (en) | 2019-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109870242A (zh) | 数字温度感测电路 | |
US7265707B2 (en) | Successive approximation type A/D converter | |
CN107978331B (zh) | 阻抗校准电路和包括其的半导体存储器件 | |
TWI590061B (zh) | 內部整合電路資料通訊系統中的位址變換 | |
US8230151B2 (en) | Configurable data port for I2C or single-wire broadcast interface | |
CN108803760A (zh) | 带隙基准电路及使用该带隙基准电路的感测芯片 | |
US20110038396A1 (en) | Temperature detecting device and method | |
CN102013797A (zh) | 升压电路及包括该升压电路的电子装置和升压方法 | |
US9831702B2 (en) | Compensation circuit and energy storage device thereof | |
US20210294504A1 (en) | Memory system | |
KR20070096755A (ko) | 전자 기기, 시스템 전원 및 전압 공급 방법 | |
US6608582B2 (en) | A/D conversion using a variable offset comparator | |
CN1323363C (zh) | 数据输出电路和数据输出方法 | |
CN102045054B (zh) | 校准输出入电路的方法与相关装置 | |
US9128504B2 (en) | Signal generation circuit, method of operating a signal generation circuit, and device for generating an output voltage | |
US7372760B2 (en) | Semiconductor device and entry into test mode without use of unnecessary terminal | |
CN101335535A (zh) | 多功能接口电路、移动终端、多功能接口实现方法 | |
KR20080029540A (ko) | 반도체 메모리 소자 | |
US8207877B2 (en) | Serial interface, apparatus including the same, and method of using the same | |
US6301182B1 (en) | Semiconductor memory device | |
KR20060000867A (ko) | 테스트 모드시 전하 펌프에서의 토글링 주기를 변경할 수있는 내부 전압 발생 회로 및 방법 | |
CN115665581A (zh) | 串口隔离模块 | |
KR20060072260A (ko) | 이동통신 단말기의 키 제어 장치 및 방법 | |
JP5316038B2 (ja) | デジタルアナログ変換装置およびデジタルアナログ変換方法 | |
JPH11288330A (ja) | 設定機能付き集積回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |