CN109785805A - 扫描线驱动电路及具备其的显示装置 - Google Patents

扫描线驱动电路及具备其的显示装置 Download PDF

Info

Publication number
CN109785805A
CN109785805A CN201811217444.5A CN201811217444A CN109785805A CN 109785805 A CN109785805 A CN 109785805A CN 201811217444 A CN201811217444 A CN 201811217444A CN 109785805 A CN109785805 A CN 109785805A
Authority
CN
China
Prior art keywords
clock signal
terminal
node
scan line
line drive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811217444.5A
Other languages
English (en)
Other versions
CN109785805B (zh
Inventor
蔡乙诚
堀内智
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN109785805A publication Critical patent/CN109785805A/zh
Application granted granted Critical
Publication of CN109785805B publication Critical patent/CN109785805B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels

Abstract

提供一种扫描线驱动电路,其单元电路中设置被施加了第一时钟信号的晶体管、向第一节点施加截止电平电压的晶体管、向第二节点施加截止电平电压的施晶体管、基于正向扫描时早于第一时钟信号的时钟信号向第二节点施加导通电平电压的晶体管、基于反向扫描时比第一时钟信号更早的时钟信号向第二节点施加导通电平电压的晶体管、及基于前级和后级的单元电路的输出信号来控制第一节点的电压的电路。以如下方式构成单元电路:在第一节点的电压为截止电平期间,第二节点的电压变为导通电平和截止电平,在第一节点的电压为截止电平期间,第一时钟信号变为导通电平时,第二节点的电压为导通电平。

Description

扫描线驱动电路及具备其的显示装置
技术领域
本发明涉及具有切换扫描线的选择顺序(下面称为扫描方向)的功能的扫描线驱动电路及具备其的显示装置。
背景技术
液晶显示装置作为薄型、轻量、低功耗的显示装置被广泛利用。液晶显示装置具备包含多条扫描线、多条数据线及多个像素电路的液晶面板、扫描线驱动电路及数据线驱动电路。在液晶显示装置中,为了缩小装置,有时会使用将扫描线驱动电路与像素电路共同形成在液晶面板上的技术(栅极驱动器单片技术)。
扫描线驱动电路具有多级连接多个单元电路的构成。关于扫描线驱动电路的单元电路,一直以来,已知有多种电路。例如,国际公开第2010/67641号中记载有图24所示的单元电路91。单元电路91包括十个薄膜晶体管(Thin Film Transistor:下面称为TFT)Q1~Q10及电容器C9。根据多级连接单元电路91的扫描线驱动电路,即使在TFT的漏电流较大的情况下,也可以抑制因漏电流引起的不必要的功耗。需要说明的是,该扫描线驱动电路不具有切换扫描方向的功能。
为了防止扫描线驱动电路的误动作,有时在单元电路中设置稳压电路,使输出晶体管的栅极端子的电压稳定。另外,在扫描线驱动电路的中,有的电路具有切换扫描方向的功能。另外,若随意设计包含稳压电路且具有切换扫描方向的功能的单元电路,则需要增大稳压电路所含的特定TFT的尺寸,导致扫描线驱动电路的尺寸增大(参见后述图9及其说明)。
发明内容
因此,提供具有切换扫描方向的功能,并可以防止误动作且电路规模小的扫描线驱动电路被作为课题而提出。
上述课题可以通过例如下述扫描线驱动电路实现,所述扫描线驱动电路由多个单元电路多级连接而构成,具有切换扫描方向的功能,其特征在于,单元电路具备:输出晶体管,其具有被施加了第一时钟信号的第一导通端子、与输出端子连接的第二导通端子及与第一节点连接的控制端子;第一晶体管,其具有与第一节点连接的第一导通端子、被施加截止电平电压的第二导通端子及与第二节点连接的控制端子;第二晶体管,其具有与第二节点连接的第一导通端子、被施加截止电平电压的第二导通端子及与第一节点连接的控制端子;第三晶体管,基于正向扫描时比第一时钟信号更早的第二时钟信号,向第二节点施加导通电平电压;第四晶体管,基于反向扫描时比第一时钟信号更早的第三时钟信号,向第二节点施加导通电平电压;第一节点控制电路,基于前级的单元电路的输出信号和后级的单元电路的输出信号,控制第一节点的电压,在第一节点的电压为截止电平期间,第二节点的电压变为导通电平和截止电平,在第一节点的电压为截止电平期间,第一时钟信号变为导通电平时,第二节点的电压为导通电平。
在上述扫描线驱动电路中,正向扫描时,第二时钟信号在第一时钟信号之前形成导通电平,反向扫描时,第三时钟信号在第一时钟信号之前形成导通电平。因此,当第一时钟信号变为导通电平时,第二节点的电压已经为导通电平,第一晶体管已经为导通状态。因此,即使不增大第一晶体管的尺寸,第一节点的电压即使在第一时钟信号变为导通电平时升高,也会立刻变为截止电平。由此,可以提供一种具有切换扫描方向的功能,可以防止误动作,且,电路规模小的扫描线驱动电路。
附图说明
图1为表示具备第一实施方式的扫描线驱动电路的液晶显示装置的构成的框图。
图2为图1所示的液晶显示装置的像素电路的电路图。
图3为表示第一实施方式的扫描线驱动电路的构成的框图。
图4A为表示图3所示的扫描线驱动电路进行正向扫描时的时钟信号和控制信号的图。
图4B为表示图3所示的扫描线驱动电路进行反向扫描时的时钟信号和控制信号的图。
图5为图3所示的扫描线驱动电路的单元电路的电路图。
图6A为图3所示的扫描线驱动电路进行正向扫描时的时序图。
图6B为图3所示的扫描线驱动电路进行反向扫描时的时序图。
图7为表示图5所示的单元电路中产生的寄生电容的图。
图8为表示被图3所示的扫描线驱动电路所抑制的噪音的图。
图9为比较例中的扫描线驱动电路的单元电路的电路图。
图10为表示第二实施方式的扫描线驱动电路的构成的框图。
图11A为表示图10所示的扫描线驱动电路进行正向扫描时的时钟信号和控制信号的图。
图11B为表示图10所示的扫描线驱动电路进行反向扫描时的时钟信号和控制信号的图。
图12为图10所示的扫描线驱动电路的单元电路的电路图。
图13A为图10所示的扫描线驱动电路进行正向扫描时的时序图。
图13B为图10所示的扫描线驱动电路进行反向扫描时的时序图。
图14为表示被图10所示的扫描线驱动电路所抑制的噪音的图。
图15为表示第三实施方式的扫描线驱动电路的构成的框图。
图16A为表示图15所示的扫描线驱动电路进行正向扫描时的时钟信号的图。
图16B为表示图15所示的扫描线驱动电路进行反向扫描时的时钟信号的图。
图17为图15所示的扫描线驱动电路的单元电路的电路图。
图18A为图15所示的扫描线驱动电路进行正向扫描时的时序图。
图18B为图15所示的扫描线驱动电路进行反向扫描时的时序图。
图19为表示被图15所示的扫描线驱动电路所抑制的噪音的图。
图20为第四实施方式的扫描线驱动电路的单元电路的电路图。
图21为变形例的扫描线驱动电路的单元电路的电路图。
图22为表示具备实施方式及变形例的扫描线驱动电路的液晶显示装置的构成的框图。
图23为表示具备实施方式及变形例的扫描线驱动电路的液晶显示装置的构成的框图。
图24为现有的扫描线驱动电路的单元电路的电路图。
具体实施方式
下面,参考附图,对各实施方式的扫描线驱动电路及具备其的液晶显示装置进行说明。在下面的说明中,当TFT的导通端子作为漏极端子及源极端子起作用时,将该导通端子固定称为漏极端子或源极端子。另外,将经由某端子输入或输出的信号称为与端子相同的名称(例如,将经由时钟端子CKA输入的信号称为时钟信号CKA)。XmodY表示X除以Y时的余数,m及n为2以上的整数,i为1以上m以下的整数,j为1以上n以下的整数。
(第一实施方式)
图1为表示具备第一实施方式的扫描线驱动电路的液晶显示装置的构成的框图。图1所示的液晶显示装置1具备液晶面板2、扫描线驱动电路10及数据线驱动电路3。液晶面板2具有显示区域4。显示区域4包括m根扫描线G1~Gm、n根数据线S1~Sn及(m×n)个像素电路5。扫描线G1~Gm彼此平行配置。数据线S1~Sn以与扫描线G1~Gm正交的方式彼此平行配置。扫描线G1~Gm和数据线S1~Sn在(m×n)处交叉。(m×n)个像素电路5与扫描线G1~Gm和数据线S1~Sn的交点相对应地配置为二维形状。
图2为像素电路5的电路图。图2中记载了第i行j列的像素电路5。像素电路5包括TFT6、液晶电容7及辅助电容8。TFT6的栅极端子与扫描线Gi连接,TFT6的源极端子与数据线Sj连接,TFT6的漏极端子与液晶电容7和辅助电容8的一个电极(图2中的上侧电极)连接。液晶电容7的另一个电极与公共电极COM,辅助电容8的另一个电极与辅助电容线CS连接。
扫描线驱动电路10使用与TFT6相同的制造工艺作为一体形成在液晶面板2上(栅极驱动器单片构成)。扫描线驱动电路10沿显示区域4的边中与数据线S1~Sn平行的两边中的一边(图1中的左边)配置。扫描线G1~Gm的一端(图1中的左端)与扫描线驱动电路10连接。数据线驱动电路3内置于IC芯片,在液晶面板2上,内置有数据线驱动电路3的IC芯片安装在显示区域4的周边部。柔性印刷电路板9连接有液晶面板2。
扫描线驱动电路10根据由数据线驱动电路3提供的控制信号Cg来驱动扫描线G1~Gm。数据线驱动电路3基于从液晶显示装置1的外部经由柔性印刷电路板9所提供的视频信号(图中未示出)来驱动数据线S1~Sn。更具体而言,液晶显示装置1的一帧周期内包含m个线周期。在各线周期内,扫描线驱动电路10从扫描线G1~Gm中选择一根扫描线,向包含所选择的扫描线的多条扫描线施加高电平电压,向其余扫描线施加低电平电压。在与施加有高电平电压的扫描线相连接的像素电路5中,TFT6导通。在各线周期内,数据线驱动电路3向数据线S1~Sn施加与视频信号相对应的n个电压(下面称为数据电压)。在线周期结束之前(或结束时),扫描线驱动电路10将施加于所选择的扫描线的电压由高电平电压变为低电平电压。随之,在与所选择的扫描线连接的n个像素电路5中,TFT6截止,向n个像素电路5分别写入n个数据电压。像素电路5与一个子像素相对应。子像素的亮度根据写入像素电路5的数据电压而变化。因此,通过使用扫描线驱动电路10和数据线驱动电路3向(m×n)个像素电路5写入(m×n)个数据电压,可以在液晶面板2上显示所需的图像。需要说明的是,控制信号Cg也可以从液晶显示装置1的外部经由柔性印刷电路板9被提供给扫描线驱动电路10。
图3为表示扫描线驱动电路10的构成的框图。图3所示的扫描线驱动电路10具有m个单元电路11多级连接而成的构成。但是,图3所示的构成是m为8以上的4的倍数时的例子。单元电路11具有时钟端子CKA、CKB、CKC、CKD、控制端子UD、UDB、设置端子S、重置端子R及输出端子G。向扫描线驱动电路10提供四相时钟信号CK1~CK4、控制信号UD、UDB、栅极开始脉冲GSP1、GSP2及栅极结束脉冲GEP1、GEP2。
分别向各级单元电路11的控制端子UD、UDB提供控制信号UD、UDB。分别向第i级单元电路11的时钟端子CKA、CKB、CKC、CKD提供时钟信号CKa、CKb、CKc、CKd。其中,a=(i-1)mod4+1、b=(i+1)mod4+1、c=imod4+1、d=(i+2)mod4+1。分别向第一级及第二级的单元电路11的设置端子S提供栅极开始脉冲GSP1、GSP2。向其余的单元电路11的设置端子S提供两级前的单元电路11的输出信号G。分别向第(m-1)级及第m级的单元电路11的重置端子R提供栅极结束脉冲GEP2、GEP1。向其余的单元电路11的重置端子R提供两级后的单元电路11的输出信号G。向扫描线Gi施加第i级单元电路11的输出信号G。
扫描线驱动电路10根据控制信号UD、UDB切换扫描方向。当控制信号UD为高电平,控制信号UDB为低电平时,扫描线驱动电路10按升序(G1、G2、…、Gm-1、Gm的顺序)选择扫描线G1~Gm。当控制信号UD为低电平,控制信号UDB为高电平时,扫描线驱动电路10按降序(Gm、Gm-1、…、G2、G1的顺序)选择扫描线G1~Gm。下面,将前者作为正向扫描,后者作为反向扫描。控制信号UDB可以为控制信号UD的否定信号,也可以为与控制信号UD独立地变化的信号。作为后者,例如在垂直回扫周期内,控制信号UD、UDB均可以为低电平。
在一周期中的1/4周期以上且小于半周期内(具体而言,在稍短于半周期的时间内),时钟信号CK1~CK4变为高电平,在剩余时间内,变为低电平。图4A为表示扫描线驱动电路10进行正向扫描时的时钟信号和控制信号的图。此时,时钟信号CK2、CK3分别比时钟信号CK1晚1/4周期、半周期。时钟信号CK4比时钟信号CK1早1/4周期。图4B为扫描线驱动电路10进行反向扫描时的时钟信号和控制信号的图。此时,时钟信号CK2比时钟信号CK1早1/4周期。时钟信号CK3、CK4分别比时钟信号CK1晚半周期、1/4周期。
图5为单元电路11的电路图。单元电路11包括八个N沟道型TFT:T1~T8及电容器C1。在N沟道型晶体管中,高电平为导通电平,低电平为截止电平。TFT:T5的漏极端子与控制端子UD连接,TFT:T5的栅极端子与设置端子S连接。TFT:T6的漏极端子与控制端子UDB连接,TFT:T6的栅极端子与重置端子R连接。TFT:T5、T6的源极端子与TFT:T1、T7的栅极端子及TFT:T2的漏极端子连接。TFT:T3的漏极端子与控制端子UD连接,TFT:T3的栅极端子与时钟端子CKD连接。TFT:T4的漏极端子与控制端子UDB连接,TFT:T4的栅极端子与时钟端子CKC连接。TFT:T3、T4的源极端子与TFT:T2的栅极端子及TFT:T7的漏极端子连接。TFT:T1的漏极端子与时钟端子CKA连接,TFT:T1的源极端子与TFT:T8的漏极端子及输出端子G连接。TFT:T8的栅极端子与时钟端子CKB连接。向TFT:T2、T7、T8的源极端子施加低电平电压VSS。电容器C1设于TFT:T1的栅极端子和源极端子之间。TFT:T7的尺寸充分大于TFT:T3、T4的尺寸。TFT:T2~T4、T7用作稳定TFT:T1的栅极端子的电压的稳压电路。下面,将与TFT:T1的栅极端子连接的节点称为N1,将与TFT:T2的栅极端子连接的节点称为N2。
图6A为扫描线驱动电路10进行正向扫描时的时序图。下面,参考图6A,对进行正向扫描时的单元电路11的动作进行说明。在时刻t11不久之前,时钟信号CKC为高电平、其它时钟信号、设置信号S、重置信号R、节点N1、N2的电压,及,输出信号G为低电平,TFT:T4为导通状态,其它TFT为截止状态。在时刻t11,时钟信号CKB和设置信号S变为高电平。因此,TFT:T5、T8导通。随之,节点N1的电压变为高电平,TFT:T1、T7导通。
在时刻t12之前,时钟信号CKC变为低电平。因此,TFT:T4截止。在时刻t12,时钟信号CKD变为高电平。因此,TFT:T3导通。如上所述,TFT:T7的尺寸充分大于TFT:T3的尺寸。因此,当TFT:T7为导通状态时,即使TFT:T导通,节点N2的电压依然保持低电平。
在时刻t13之前,时钟信号CKB和设置信号S变为低电平。因此,TFT:T5、T8截止。在时刻t13,时钟信号CKA变为高电平。此时,由于TFT:T1为导通状态,因此,TFT:T1的漏极端子的电压升高之后,TFT:T1的源极端子的电压也升高。由于TFT:T1的栅极端子和源极端子之间设有电容器C1,因此,节点N1的电压也升高。节点N1的电压通过自举效果而高于普通的高电平。因此,输出信号G的电压变为与时钟信号CKA的高电平电压相同的电平,而不会降低TFT:T1的阈值电压量。
在时刻t14之前,时钟信号CKD变为低电平。因此,TFT:T3截止。在时刻t14,时钟信号CKC变为高电平。因此,TFT:T4导通。在时刻t15之前,时钟信号CKA变为低电平。因此,节点N1的电压回复为普通高电平,输出信号G变为低电平。在时刻t15,时钟信号CKB和重置信号R变为高电平。因此,TFT:T6、T8导通。随之,节点N1的电压变为低电平,TFT:T1、T7截止。输出信号G可靠地变为低电平。
在时刻t16之前,时钟信号CKC变为低电平。因此,TFT:T4截止。在时刻t16,时钟信号CKD变为高电平。因此,TFT:T3导通。随之,节点N2的电压变为高电平,TFT:T2导通。在时刻t17之前,时钟信号CKB变为低电平。因此,TFT:T8截止。在时刻t17,时钟信号CKA变为高电平。此时,由于TFT:T1为截止状态,因此,即使时钟信号CKA变为高电平,输出信号G仍然保持低电平。
在时刻t17以后,当时钟信号CKD变为高电平时,节点N2的电压变为高电平,当时钟信号CKC变为高电平时,节点N2的电压变为低电平。节点N1的电压保持低电平直至设置信号S下次变为高电平。输出信号G保持低电平直至下次设置信号S变为高电平之后时钟信号CKA变为高电平。在单元电路11中,在节点N1的电压为低电平期间,节点N2的电压变为高电平和低电平。
图6B为扫描线驱动电路10进行反向扫描时的时序图。反向扫描时的单元电路11的动作与正向扫描时的单元电路11的动作相同,即,切换时钟信号CKC和时钟信号CKD,切换设置信号S和重置信号R,切换TFT:T3、T5和TFT:T4、T6。如图6A及图6B所示,在正向扫描时和反向扫描时,节点N1的电压和输出信号G相同地进行变化。
下面,参考图7~图9,对本实施方式的扫描线驱动电路10的效果进行说明。如图7所示,在单元电路11中,在TFT:T1的漏极端子和栅极端子之间产生寄生电容Cx。因此,若在节点N1的电压为低电平期间,时钟信号CKA变为高电平,则节点N1的电压稍微升高。此时,输出信号G也因流经TFT:T1的漏电流而稍微变化。因此,若随意设计扫描线驱动电路,则图8所示的噪音叠加于节点N1的电压和输出信号G。根据扫描线驱动电路10,可以抑制图8所示的噪音。
当扫描线驱动电路10进行正向扫描时,在时钟信号CKD变为高电平时,节点N2的电压而变为高电平。此时,时钟信号CKD比时钟信号CKA早1/4周期(参见图6A)。因此,在时钟信号CKA变为高电平时,节点N2的电压已经为高电平,TFT:T2已经为导通状态。
当扫描线驱动电路10进行反向扫描时,在时钟信号CKC变为高电平时,节点N2的电压变为高电平。此时,时钟信号CKC比时钟信号CKA早1/4周期(参见图6B)。因此,在时钟信号CKA变为高电平时,节点N2的电压已经为高电平,TFT:T2已经为导通状态。
无论哪种情况,节点N1的电压即使在时钟信号CKA变为高电平时升高,也因TFT:T2的作用而立刻变为低电平。因此,可以抑制节点N1的电压中载有的噪音。另外,由于流经TFT:T1的漏电流减少,因此,可以抑制输出信号G中载有的噪音。由此,根据扫描线驱动电路10,可以防止误动作及液晶显示装置1中的异常显示。
作为比较例的扫描线驱动电路,可考虑图9所示的单元电路81多级连接而成的扫描线驱动电路。在单元电路81中,TFT:T3的漏极端子和栅极端子与时钟端子CKB连接。TFT:T4的漏极端子与节点N2连接,向TFT:T4的源极端子施加低电平电压VSS,TFT:T4的栅极端子与时钟端子CKA连接。
在单元电路81中,当时钟信号CKB变为高电平时,TFT:T3导通,节点N2的电压变为高电平。当时钟信号CKA变为高电平时,TFT:T4导通,节点N2的电压变为低电平。由于刻意将TFT:T4的尺寸设计地较小,因此,当时钟信号CKA变为高电平时,节点N2的电压波形产生失真。根据单元电路81,使用具有失真的信号控制TFT:T2,由此,可以在时钟信号CKA变为高电平时,抑制节点N1的电压中载有的噪音。但是,为了通过节点N2的电压波形失真控制噪音控制,需要增大TFT:T2的尺寸,因此,比较例的扫描线驱动电路的尺寸增大。
与此相对,在单元电路11中,正向扫描时,时钟信号CKD在时钟信号CKA之前变为高电平,反向扫描时,时钟信号CKC在时钟信号CKA之前变为高电平。因此,当时钟信号CKA变为高电平时,节点N2的电压已经为高电平,TFT:T2已经为导通状态。因此,即使不增大TFT:T2的尺寸,节点N1的电压即使在时钟信号CKA变为高电平时升高,也会立刻变为低电平。由此,根据本实施方式的扫描线驱动电路10,可以提供具有切换扫描方向的功能,可以防止误动作,且,电路规模小的扫描线驱动电路。另外,可以减小液晶面板2的边框尺寸(显示区域4的周边部的宽度)。
在液晶显示装置1中,有时在显示期间停止扫描线驱动电路10的动作。此时,在停止期间,需要保持节点N1的电压。即使在这种情况下,由于可以将TFT:T2设计地较小,因此,可以减少流经TFT:T2的漏电流,从而更容易地保持节点N1的电压。
在本实施方式中,控制信号UD相当于第一控制信号,正向扫描时,该第一控制信号变为导通电平(高电平),反向扫描时,该第一控制信号变为截止电平(低电平)。控制信号UDB相当于第二控制信号,正向扫描时,该第二控制信号变为截止电平,反向扫描时,该第二控制信号变为导通电平。时钟信号CKA相当于第一时钟信号。时钟信号CKD相当于第二时钟信号,正向扫描时,该第二时钟信号比第一时钟信号早第一时间(1/4周期),反向扫描时,该第二时钟信号比第一时钟信号晚第一时间。时钟信号CKC相当于第三时钟信号,正向扫描时,该第三时钟信号比第一时钟信号晚第一时间,反向扫描时,该第三时钟信号比第一时钟信号早第一时间。时钟信号CKB相当于第四时钟信号,该第四时钟信号比第一时钟信号晚半周期。
单元电路11具备:输出晶体管(TFT:T1),其具备被施加了第一时钟信号的第一导通端子(漏极端子)、与输出端子G连接的第二导通端子(源极端子)及与第一节点(节点N1)连接的控制端子(栅极端子);第一晶体管(TFT:T2),其具有与第一节点连接的第一导通端子、被施加截止电平电压(低电平电压)的第二导通端子及与第二节点(节点N2)连接的控制端子;第二晶体管(TFT:T7),其具有与第二节点连接的第一导通端子、被施加截止电平电压的第二导通端子及与第一节点连接的控制端子;第三晶体管(TFT:T3),其具备被施加了第一控制信号的第一导通端子、与第二节点连接的第二导通端子及被施加了第二时钟信号的控制端子,并基于第二时钟信号,向第二节点施加导通电平电压(高电平电压);第四晶体管(TFT:T4),其具有被施加了第二控制信号的第一导通端子、与第二节点连接的第二导通端子及比施加了第三时钟信号的控制端子,并基于第三时钟信号,向第二节点施加导通电平电压。单元电路11构成为:在第一节点的电压为截止电平期间,第二节点的电压变为导通电平和截止电平。单元电路11构成为:在第一节点的电压为截止电平期间,当第一时钟信号变为导通电平时,第二节点的电压为导通电平。第二晶体管的尺寸大于第三及第四晶体管的尺寸。
单元电路11进一步具备:第五晶体管(TFT:T5),其具有被施加了第一控制信号的第一导通端子、与第一节点连接的第二导通端子及被施加了前级的单元电路(两级前的单元电路)的输出信号的控制端子;第六晶体管(TFT:T6),其具备被施加了第二控制信号的第一导通端子、与第一节点连接的第二导通端子及被施加了后级的单元电路(两级后的单元电路)的输出信号的控制端子;输出重置晶体管(TFT:T8),其具备与输出端子G连接的第一导通端子、被施加截止电平电压的第二导通端子及被施加了第四时钟信号的控制端子。第五晶体管和第六晶体管构成第一节点控制电路,该第一节点控制电路基于前级的单元电路的输出信号和后级的单元电路的输出信号来控制第一节点的电压。
液晶显示装置1具备:多条扫描线G1~Gm,彼此平行配置;多条数据线S1~Sn,以与扫描线G1~Gm正交的方式彼此平行配置;多个像素电路5,与扫描线G1~Gm及数据线S1~Sn的交点相对应地配置;扫描线驱动电路10。扫描线驱动电路10整体形成在包含像素电路5的显示面板(液晶面板2)上。
在本实施方式的扫描线驱动电路10中,正向扫描时,第二时钟信号在第一时钟信号之前变为导通电平,反向扫描时,第三时钟信号在第一时钟信号之前变为导通电平。因此,当第一时钟信号变为导通电平时,第二节点的电压已经为导通电平,第一晶体管已经为导通状态。因此,即使不增大第一晶体管的尺寸,第一节点的电压即使在第一时钟信号变为导通电平时升高,也会立刻变为截止电平。由此,根据本实施方式的扫描线驱动电路10,可以提供具有切换扫描方向的功能,可以防止误动作,且电路规模小的扫描线驱动电路。另外,由于单元电路11具备输出重置晶体管,因此,可以可靠地使输出信号为截止电平。另外,根据具备扫描线驱动电路10的液晶显示装置1,可以提供具有切换扫描方向的功能,可以方式异常显示,且液晶面板2的边框尺寸较小的液晶显示装置。
(第二实施方式)
图10为表示第二实施方式的扫描线驱动电路的构成的框图。图10所示的扫描线驱动电路20具有m个单元电路21多级连接而成的构成,设于图1所示的液晶显示装置1的扫描线驱动电路10的位置。其中,图10所示的构成是m为10以上的5的倍数时的例子。单元电路21具有时钟端子CKA、CKB、CKE、控制端子UD、UDB、设置端子S、重置端子R及输出端子G。向扫描线驱动电路20提供五相时钟信号CK1~CK5、控制信号UD、UDB、栅极开始脉冲GSP1~GSP3及栅极结束脉冲GEP1~GEP3。扫描线驱动电路20根据控制信号UD、UDB切换扫描方向。
分别向各级单元电路21的控制端子UD、UDB提供控制信号UD、UDB。分别向第i级单元电路21的时钟端子CKA、CKB、CKE提供时钟信号CKa、CKb、CKe。其中,a=(i-1)mod5+1、b=imod5+1、e=(i+3)mod5+1。分别向第一~第三级单元电路21的设置端子S提供栅极开始脉冲GSP1~GSP3。向其余的单元电路21的设置端子S提供三级前的单元电路21的输出信号G。分别向第(m-2)~m级的单元电路21的重置端子R提供栅极结束脉冲GEP3~GEP1。向其余的单元电路21的重置端子R提供三级后的单元电路21的输出信号G。向扫描线Gi提供第i级单元电路21的输出信号G。
在一周期中的2/5周期内,时钟信号CK1~CK5变为高电平,在剩余时间内,时钟信号CK1~CK5变为低电平。图11A为表示扫描线驱动电路20进行正向扫描时的时钟信号和控制信号的图。此时,时钟信号CK2、CK3分别比时钟信号CK1晚1/5周期及2/5周期。时钟信号CK4、CK5分别比时钟信号CK1早2/5周期及1/5周期。图11B为表示扫描线驱动电路20进行反向扫描时的时钟信号和控制信号的图。此时,时钟信号CK2、CK3分别比时钟信号CK1早1/5周期及2/5周期。时钟信号CK4、CK5分别比时钟信号CK1晚2/5周期及1/5周期。
图12为单元电路21的电路图。单元电路21包括八个N沟道型TFT:T1~T7、T9及电容器C1。在单元电路21中,TFT:T3、T4、T9的栅极端子分别与时钟端子CKE、时钟端子CKB及节点N2连接,这一点与第一实施方式的单元电路11不同。TFT:T2~T4、T7用作稳定TFT:T1的栅极端子的电压的稳压电路。
图13A为扫描线驱动电路20进行正向扫描时的时序图。下面,参考图13A,对进行正向扫描时的单元电路21的动作进行说明。在时刻t21不久之前,时钟信号CKA、CKB为高电平,时钟信号CKE、设置信号S、重置信号R及节点N1、N2的电压为低电平,TFT:T4为导通状态,其它TFT为截止状态。在时刻t21,时钟信号CKA变为低电平,设置信号S变为高电平。因此,TFT:T5导通。随之,节点N1的电压变为高电平,TFT:T1、T7导通。
在时刻t22,时钟信号CKB变为低电平。因此,TFT:T4截止。在时刻t23,时钟信号CKE变为高电平,设置信号S变为低电平。因此,TFT:T3导通,TFT:T5截止。与第一实施方式相同地,即使当TFT:T7为导通状态时,TFT:T3导通,节点N2的电压仍然保持低电平。
在时刻t24,时钟信号CKA变为高电平。此时,与第一实施方式相同地,节点N1的电压比普通的高电平高。因此,输出信号G的电压为与时钟信号CKA的高电平电压相同的电平,而不会降低TFT:T1的阈值电压量。
在时刻t25,时钟信号CKB变为高电平,时钟信号CKE变为低电平。因此,TFT:T4导通,TFT:T3截止。在时刻t26,时钟信号CKA变为低电平。因此,节点N1的电压回复普通高电平,输出信号G变为低电平。在时刻t27,时钟信号CKB变为低电平,重置信号R变为高电平。因此,TFT:T4截止,TFT:T6导通。随之,节点N1的电压变为低电平,TFT:T1、T7截止。
在时刻t28,时钟信号CKE变为高电平。因此,TFT:T3导通。随之,节点N2的电压变为高电平,TFT:T2、T9导通。在时刻t29,时钟信号CKA变为高电平,重置信号R变为低电平。因此,TFT:T6截止。此时,由于TFT:T1为截止状态,因此,即使时钟信号CKA变为高电平,输出信号G仍保持低电平。
在时刻t29以后,当时钟信号CKE变为高电平时,节点N2的电压变为高电平,当时钟信号CKB变为高电平时,节点N2的电压变为低电平。节点N1的电压保持低电平直至下次设置信号S变为高电平位置。输出信号G保持低电平直至下次设置信号S变为高电平之后时钟信号CKA变为高电平。在单元电路21中,在节点N1的电压为低电平期间,节点N2的电压也变化为高电平和低电平。
图13B为扫描线驱动电路20进行反向扫描时的时序图。反向扫描时的单元电路21的动作与正向扫描时的单元电路21的动作相同,即,切换时钟信号CKB和时钟信号CKE,切换设置信号S和重置信号R,切换TFT:T3、T5和TFT:T4、T6。如图13A及图13B所示,在正向扫描时和反向扫描时,节点N1的电压和输出信号G相同地进行变化。
在单元电路21中,在TFT:T1的漏极端子和栅极端子之间,也会产生图7所示的寄生电容Cx。因此,如随机设计扫描线驱动电路,则图14所示的噪音叠加于节点N1的电压和输出信号G。根据扫描线驱动电路20,可以抑制图14所示的噪音。
当扫描线驱动电路20进行正向扫描时,在时钟信号CKE变为高电平时,节点N2的电压变为高电平。此时,时钟信号CKE比时钟信号CKA早1/5周期(参见图13A)。因此,在时钟信号CKA变为高电平的时刻,节点N2的电压已经为高电平,TFT:T2、T9已经为导通状态。
当扫描线驱动电路20进行反向扫描时,在时钟信号CKB变为高电平时,节点N2的电压变为高电平。此时,时钟信号CKB比时钟信号CKA早1/5周期(参见图13B)。因此,在时钟信号CKA变为高电平的时刻,节点N2的电压已经为高电平,TFT:T2、T9已经为导通状态。
无论哪种情况,节点N1的电压即使在时钟信号CKA变为高电平时升高,也会因TFT:T2的作用而立刻变为低电平。此时,输出信号G通过TFT:T9的作用而固定为低电平。因此,根据扫描线驱动电路20,可以比第一实施方式的扫描线驱动电路10更有效地防止误动作及液晶显示装置1中的异常显示。
在本实施方式中,时钟信号CKE相当于第二时钟信号,正向扫描时,该第二时钟信号比第一时钟信号(时钟信号CKA)早第一时间(1/5周期),反向扫描时,该第二时钟信号比第一时钟信号晚第一时间。时钟信号CKB相当于第三时钟信号,正向扫描时,第三时钟信号比第一时钟信号晚第一时间,反向扫描时,第三时钟信号比第一时钟信号早第一时间。
与第一实施方式的单元电路11相同,单元电路21具备输出晶体管及第一~第六晶体管。向第五晶体管的控制端子施加前级的单元电路(三级前的单元电路)的输出信号,向第六晶体管的控制端子施加后级的单元电路(三级后的单元电路)的输出信号。单元电路21进一步具备:第二输出重置晶体管(TFT:T9),其具有与输出端子G连接的第一导通端子、被施加截止电平电压(低电平电压)的第二导通端子及与第二节点(节点N2)连接的控制端子。单元电路21构成为:在第一节点的电压为截止电平期间,第二节点的电压变为导通电平和截止电平。单元电路21构成为:在第一节点的电压为截止电平期间,当第一时钟信号变为导通电平时,第二节点的电压为导通电平。第二晶体管的尺寸大于第三及第四晶体管的尺寸。
根据本实施方式的扫描线驱动电路20,与第一实施方式相同地,可以提供具有切换扫描方向的功能,可以防止误动作,且电路规模小的扫描线驱动电路。另外,由于单元电路21具备第二输出重置晶体管,因此可以更有效地防止误动作及液晶显示装置1中的异常显示。
(第三实施方式)
图15为表示第三实施方式的扫描线驱动电路的构成的框图。图15所示的扫描线驱动电路30具有m个单元电路31多级连接而成的构成,设于图1所示的液晶显示装置1的扫描线驱动电路10的位置。其中,图15所示的构成是m为16以上的8的倍数时的例子。单元电路31具有时钟端子CKA、CKB、CKC、CKE、CKG、CKH、正向扫描端子SF、反向扫描端子SR及输出端子G。向扫描线驱动电路30提供八相时钟信号CK1~CK8、栅极开始脉冲GSP1、GSP2及栅极结束脉冲GEP1、GEP2。扫描线驱动电路30不使用控制信号UD、UDB而切换扫描方向。
分别向第i级单元电路31的时钟端子CKA、CKB、CKC、CKE、CKG、CKH提供时钟信号CKa、CKb、CKc、CKe、CKg、CKh。其中,a=(i-1)mod8+1、b=imod8+1、c=(i+1)mod8+1、e=(i+3)mod8+1、g=(i+5)mod8+1、h=(i+6)mod8+1。分别向第一级及第二级单元电路31的正向扫描端子SF提供栅极开始脉冲GSP1、GSP2。向其余的单元电路31的正向扫描端子SF提供两级前的单元电路31的输出信号G。分别向第(m-1)级及第m级单元电路31的反向扫描端子SR提供栅极结束脉冲GEP2、GEP1。向其余的单元电路31的反向扫描端子SR提供两级后的单元电路31的输出信号G。向扫描线Gi提供第i级单元电路31的输出信号G。
在一周期中的1/4周期内,时钟信号CK1~CK8变为高电平,在其余时间内,时钟信号CK1~CK8变为低电平。图16A为表示扫描线驱动电路30进行正向扫描时的时钟信号的图。此时,时钟信号CK2~CK5分别比时钟信号CK1晚1/8周期、1/4周期、3/8周期及半周期。时钟信号CK6~CK8分别比时钟信号CK1早3/8周期、1/4周期及1/8周期。图16B为表示扫描线驱动电路30进行反向扫描时的时钟信号的图。此时,时钟信号CK2~CK4分别比时钟信号CK1早1/8周期、1/4周期及3/8周期。时钟信号CK5~CK8分别比时钟信号CK1晚半周期、3/8周期、1/4周期及1/8周期。
图17为单元电路31的电路图。单元电路31包括9个N沟道型TFT:T1~T4、T5F、T5R、T6~T8及电容器C1。单元电路31与第一实施方式的单元电路11在以下点不同。TFT:T5F的漏极端子和栅极端子与正向扫描端子SF连接。TFT:T5R的漏极端子和栅极端子与反向扫描端子SR连接。TFT:T6的栅极端子与时钟端子CKE连接,向TFT:T6的源极端子施加低电平电压VSS。TFT:T5F、T5R的源极端子及TFT:T6的漏极端子与节点N1连接。TFT:T3的漏极端子与时钟端子CKH连接,TFT:T3的栅极端子与时钟端子CKG连接。TFT:T4的漏极端子与时钟端子CKB连接,TFT:T4的栅极端子与时钟端子CKC连接。TFT:T8的栅极端子与时钟端子CKE连接。在单元电路31中,TFT:T7的尺寸充分大于TFT:T3、T4的尺寸。TFT:T2~T4、T7用作稳定TFT:T1的栅极端子的电压的稳压电路。
图18A为扫描线驱动电路30进行正向扫描时的时序图。下面,参考图18A,对进行正向扫描时的单元电路31的动作进行说明。在时刻t31不久之前,时钟信号CKE为高电平,其它时钟信号、正向扫描信号SF、反向扫描信号SR及节点N1、N2的电压为低电平,TFT:T6、T8为导通状态,其它TFT为截止状态。
在时刻t31,时钟信号CKE变为低电平,时钟信号CKG和正向扫描信号SF变为高电平。因此,TFT:T3、T5F导通,TFT:T6、T8截止。随之,节点N1的电压变为高电平,TFT:T1、T7导通。在时刻t32,时钟信号CKH变为高电平。如上所述,TFT:T7的尺寸充分大于TFT:T3的尺寸。因此,即使当TFT:T3、T7为导通状态时,时钟信号CKH变为高电平,节点N2的电压保持低电平。
在时刻t33,时钟信号CKA变为高电平,时钟信号CKG和正向扫描信号SF变为低电平。因此,TFT:T3、T5F截止。此时,与第一及第二实施方式相同地,节点N1的电压大于普通的高电平。因此,输出信号G的电压变为与时钟信号CKA的高电平电压相同的电平,而不会降低TFT:T1的阈值电压量。
在时刻t34,时钟信号CKB变为高电平,时钟信号CKH变为低电平。在时刻t35,时钟信号CKA变为低电平,时钟信号CKC和反向扫描信号SR变为高电平。因此,TFT:T4导通,节点N1的电压变为普通高电平,输出信号G变为低电平。如上所述,TFT:T7的尺寸充分大于TFT:T4的尺寸。因此,在TFT:T7为导通状态、时钟信号CKB为高电平时,即使TFT:T4导通,节点N2的电压仍保持低电平。在时刻t36,时钟信号CKB变为低电平。在时刻t37,时钟信号CKC和反向扫描信号SR变为低电平,时钟信号CKE变为高电平。因此,TFT:T4、T5R截止,TFT:T6、T8导通。
在时刻t37以后,当时钟信号CKH变为高电平时,节点N2的电压变为高电平,当时钟信号CKB变为低电平时,节点N2的电压变为低电平。节点N1的电压保持低电平直至下次正向扫描信号SF变为高电平。输出信号G保持低电平直至下次正向扫描信号SF变为高电平后时钟信号CKA变为高电平。在单元电路31中,在节点N1的电压为低电平期间,节点N2的电压仍变为高电平和低电平。
图18B为扫描线驱动电路30进行反向扫描时的时序图。反向扫描时的单元电路31的动作与正向扫描时的单元电路31的动作相同,即,切换时钟信号CKB、CKC和时钟信号CKH、CKG,切换正向扫描信号SF和反向扫描信号SR,将TFT:T3、T5F切换为TFT:T4、T5R。如图18A及图18B所示,在正向扫描时和反向扫描时,节点N1的电压和输出信号G相同地进行变化。
在单元电路31中,在TFT:T1的漏极端子和栅极端子之间,也会产生图7所示的寄生电容Cx。因此,若随意设计扫描线驱动电路,则图19所示的噪音叠加于节点N1的电压和输出信号G。根据扫描线驱动电路30,可以抑制图19所示的噪音。
当扫描线驱动电路30进行正向扫描时,当时钟信号CKH变为高电平时,节点N2的电压变为高电平。此时,时钟信号CKH比时钟信号CKA早1/8周期(参见图18A)。因此,在时钟信号CKA变为高电平的时刻,节点N2的电压已经为高电平,TFT:T2已经为导通状态。
当扫描线驱动电路30进行反向扫描时,在时钟信号CKB变为高电平时,节点N2的电压变为高电平。此时,时钟信号CKB比时钟信号CKA早1/8周期(参见图18B)。因此,在时钟信号CKA变为高电平时,节点N2的电压已经为高电平,TFT:T2已经为导通状态。
无论哪种情况,节点N1的电压即使在时钟信号CKA变为高电平时升高,也会因TFT:T2的作用立刻变为低电平。因此,可以抑制节点N1的电压及输出信号G中载有的噪音,防止扫描线驱动电路30的误动作及液晶显示装置1中的异常显示。另外,由于不使用控制信号UD、UDB,因此,可以减少布线区域从而减小液晶面板2的边框尺寸,从而减少在液晶面板2的外部生成控制信号UD、UDB的电路。
在本实施方式中,时钟信号CKH相当于第二时钟信号,正向扫描时,第二时钟信号比第一时钟信号(时钟信号CKA)早第一时间(1/8周期),反向扫描时,第二时钟信号比第一时钟信号晚第一时间。时钟信号CKB相当于第三时钟信号,正向扫描时,第三时钟信号比第一时钟信号晚第一时间,反向扫描时,第三时钟信号比第一时钟信号早第一时间量。时钟信号CKG相当于第四时钟信号,正向扫描时,第四时钟信号比第一时钟信号早第二时间(1/4周期),反向扫描时,第四时钟信号比第一时钟信号晚第二时间。时钟信号CKC相当于第五时钟信号,正向扫描时,第五时钟信号比第一时钟信号晚第二时间,反向扫描时,第五时钟信号比第一时钟信号早第二时间。时钟信号CKE相当于第六时钟信号,第六时钟信号比第一时钟信号晚半周期。
与第一实施方式的单元电路11相同地,单元电路31具备输出晶体管和第一~第四晶体管。单元电路31构成为:在第一节点的电压为截止电平期间,第二节点的电压变为导通电平和截止电平。单元电路31构成为:在第一节点的电压为截止电平期间,当第一时钟信号变为导通电平时,第二节点的电压为导通电平。第二晶体管的尺寸大于第三及第四晶体管的尺寸。
单元电路31进一步具备:第五晶体管(TFT:T5F),其具有被施加了前级的单元电路(两级前的单元电路)的输出信号的第一导通端子(漏极端子)、与第一节点(节点N1)连接的第二导通端子(源极端子)及被施加了前级的单元电路的输出信号的控制端子(栅极端子);第六晶体管(TFT:T5R),其具有被施加了后级的单元电路(两级后的单元电路)的输出信号的第一导通端子、与第一节点连接的第二导通端子及被施加了后级的单元电路的输出信号的控制端子;重置晶体管(TFT:T6),其具有与第一节点连接的第一导通端子、被施加截止电平电压的第二导通端子及被施加了第六时钟信号的控制端子;输出重置晶体管(TFT:T8),其具有与输出端子G连接的第一导通端子、被施加截止电平电压(低电平电压)的第二导通端子、被施加了第六时钟信号的控制端子。第五晶体管、第六晶体管及重置晶体管构成第一节点控制电路,该第一节点控制电路基于前级的单元电路的输出信号、后级的单元电路的输出信号及第六时钟信号来控制第一节点的电压。
根据本实施方式的扫描线驱动电路30,与第一及第二实施方式相同地,可以提供具有切换扫描方向的功能,可以防止误动作,且电路规模小的扫描线驱动电路。另外,由于不使用控制信号UD、UDB,因此,可以减少布线区域从而减少液晶面板2的边框尺寸,减少在液晶面板2的外部生成控制信号UD、UDB的电路。
(第四实施方式)
第四实施方式的扫描线驱动电路具有m个单元电路多级连接而成的构成,设于图1所示的液晶显示装置1的扫描线驱动电路10的位置。单元电路的连接形式与第三实施方式相同(参见图15)。图20为本实施方式的扫描线驱动电路的单元电路的电路图。图20所示的单元电路41是在第三实施方式的单元电路31中追加TFT:T9而成的。TFT:T9的漏极端子与输出端子G连接,向TFT:T9的源极端子施加低电平电压VSS,TFT:T9的栅极端子与节点N2连接。TFT:T2~T4、T7构成稳定TFT:T1的栅极端子的电压的稳压电路。
当本实施方式的扫描线驱动电路进行正向扫描时,时钟信号CK1~CK8如图16A所示那样进行变化。此时,单元电路41根据图18A所示的时序图进行动作。当本实施方式的扫描线驱动电路进行反向扫描时,时钟信号CK1~CK8如图16B所示那样进行变化。此时,单元电路41根据图18B所示的时序图进行动作。
无论哪种情况,在时钟信号CKA变为高电平时,节点N2的电压已经为高电平,TFT:T2、T9已经为导通状态。因此,节点N1的电压即使在时钟信号CKA变为高电平时升高,节点N1的电压也会因TFT:T2的作用而立刻变为低电平。此时,输出信号G通过TFT:T9的作用固定为低电平。由此,根据本实施方式的扫描线驱动电路,可以比第三实施方式的扫描线驱动电路30更有效地防止误动作及液晶显示装置1的异常显示。
单元电路41具备单元电路31的构成部件及第二输出重置晶体管(TFT:T9);该第二输出重置晶体管(TFT:T9)具有:与输出端子G连接的第一导通端子(漏极端子);被施加截止电平电压(低电平电压)的第二导通端子(源极端子);与第二节点(节点N2)连接的控制端子(栅极端子)。根据本实施方式的扫描线驱动电路,可以比第三实施方式的扫描线驱动电路30更有效地防止误动作及液晶显示装置1中的异常显示。
关于上述扫描线驱动电路及液晶显示装置,可以构成各种变形例。例如,变形例的扫描线驱动电路可以为具有两个输出端子的单元电路多级连接而成的电路。图21为变形例的扫描线驱动电路的单元电路的电路图。图21所示的单元电路12是向第一实施方式的单元电路11(图5)追加输出端子Q和TFT:T10、T11而成的电路。TFT:T10的漏极端子与时钟端子CKA连接,TFT:T10的栅极端子与TFT:T1的栅极端子连接。TFT:T10的源极端子和TFT:T11的漏极端子与输出端子Q连接。TFT:T11的栅极端子与时钟端子CKB连接,向TFT:T11的源极端子施加低电平电压VSS。TFT:T10、T11分别在与TFT:T1、T8相同的定时,向相同方向切换。输出信号Q在与输出信号G相同的定时,向相同方向变化。
在变形例的扫描线驱动电路中,向扫描线Gi施加第i级单元电路12的输出信号G。向除第一级及第二级以外的单元电路12的设置端子S施加两级前的单元电路12的输出信号Q,以代替,两级前的单元电路12的输出信号G。向除第(m-1)级及第m级以外的单元电路12的重置端子R施加两级后的单元电路12的输出信号Q,以代替两级后的单元电路12的输出信号G。根据变形例的扫描线驱动电路,可以起到与第一实施方式的扫描线驱动电路10相同的效果。同样地,也可以使用向第二~第四实施方式的单元电路21、31、41中国追加输出端子Q和TFT:T10、T11而成的单元电路,来构成变形例的扫描线驱动电路。
另外,具备扫描线驱动电路的液晶显示装置也可以具有图22及图23所示的构成。图22及图23所示的扫描线驱动电路使用与像素电路内的TFT(图中未示出)相同的制造工艺,一体形成在液晶面板上。
图22所示的液晶显示装置50具备液晶面板51、两个扫描线驱动电路52、53及数据线驱动电路54。扫描线驱动电路52、53分别沿显示区域4的边中与数据线S1~Sn平行的两边(图22中的左边及右边)配置。扫描线G1~Gm的一端(图22中的左端)与扫描线驱动电路52连接,扫描线G1~Gm的另一端与扫描线驱动电路53连接。扫描线驱动电路52根据由数据线驱动电路54提供的控制信号Cg,从左端驱动扫描线G1~Gm。扫描线驱动电路53根据由数据线驱动电路54提供的控制信号Cg,从右端驱动扫描线G1~Gm。在液晶显示装置50中,使用扫描线驱动电路52、53,从两端驱动扫描线G1~Gm。
图23所示的液晶显示装置60具备液晶面板61、两个扫描线驱动电路62、63及数据线驱动电路64。扫描线驱动电路62、63分别配置于与扫描线驱动电路52、53相同的位置。第奇数条扫描线G1、G3、…、Gm-1的一端(图23中的左端)与扫描线驱动电路62连接,第偶数条扫描线G2、G4、…、Gm的一端(图23的右端)与扫描线驱动电路63连接。扫描线驱动电路62根据由数据线驱动电路64提供的控制信号Cg1,从左端驱动第奇数条扫描线G1、G3、…、Gm-1。扫描线驱动电路63根据由数据线驱动电路64提供的控制信号Cg2,从右端驱动第偶数条扫描线G2、G4、…、Gm。在液晶显示装置60中,使用扫描线驱动电路62、63,交替驱动扫描线G1~Gm。
另外,也可以利用P沟道型TFT构成扫描线驱动电路的单元电路。单元电路所含的TFT的半导体层中可以使用例如,非晶硅、氧化物半导体、铟-镓-氧化锌(Indium GalliumZinc Oxide:IGZO),低温多晶硅(Low Temperature PolySilicon:LTPS)、低温多晶氧化物(Low Temperature Polycrystalline Oxide:LTPO)。另外,可以通过与上述方法相同的方法来构成除液晶显示装置以外的显示装置。

Claims (20)

1.一种扫描线驱动电路,其由多个单元电路多级连接而构成,并具有切换扫描方向的功能,其特征在于,
所述单元电路具备:
输出晶体管,其具有被施加了第一时钟信号的第一导通端子、与输出端子连接的第二导通端子及与第一节点连接的控制端子;
第一晶体管,其具有与所述第一节点连接的第一导通端子、被施加截止电平电压的第二导通端子及与第二节点连接的控制端子;
第二晶体管,其具有与所述第二节点连接的第一导通端子、被施加截止电平电压的第二导通端子及与所述第一节点连接的控制端子;
第三晶体管,基于正向扫描时比所述第一时钟信号更早的第二时钟信号,向所述第二节点施加导通电平电压;
第四晶体管,基于反向扫描时比所述第一时钟信号更早的第三时钟信号,向所述第二节点施加导通电平电压;
第一节点控制电路,基于前级单元电路的输出信号和后级单元电路的输出信号,控制所述第一节点的电压;
所述在第一节点的电压为截止电平期间,所述第二节点的电压变为导通电平和截止电平,
在所述在第一节点的电压为截止电平期间,所述第一时钟信号变为导通电平时,所述第二节点的电压为导通电平。
2.根据权利要求1所述的扫描线驱动电路,其特征在于,
所述第三晶体管具有:
第一导通端子,其被施加了第一控制信号,正向扫描时,第一控制信号为导通电平,反向扫描时,第一控制信号为截止电平;
与所述第二节点连接的第二导通端子;
被施加了所述第二时钟信号的控制端子,
所述第四晶体管具有:
第一导通端子,被施加了第二控制信号,正向扫描时,第二控制信号为截止电平,反向扫描时,第二控制信号为导通电平;
与所述第二节点连接的第二导通端子;
被施加了所述第三时钟信号的控制端子,
正向扫描时,所述第二时钟信号比所述第一时钟信号早第一时间,反向扫描时,所述第二时钟信号比所述第一时钟信号晚所述第一时间,
正向扫描时,所述第三时钟信号比所述第一时钟信号晚所述第一时间,反向扫描时,所述第三时钟信号比所述第一时钟信号早所述第一时间。
3.根据权利要求2所述的扫描线驱动电路,其特征在于,所述第二晶体管的尺寸比所述第三及第四晶体管的尺寸大。
4.根据权利要求2所述的扫描线驱动电路,其特征在于,在一周期中的1/4周期以上且小于半周期内,所述第一~第三时钟信号为导通电平,所述第一时间为1/4周期。
5.根据权利要求2所述的扫描线驱动电路,其特征在于,在一周期中的2/5周期内,所述第一~第三时钟信号为导通电平,所述第一时间为1/5周期。
6.根据权利要求2所述的扫描线驱动电路,其特征在于,所述单元电路进一步具备输出重置晶体管,所述输出重置晶体管具有:
与所述输出端子连接的第一导通端子;
被施加截止电平电压的第二导通端子;
被施加了第四时钟信号的控制端子,所述第四时钟信号比所述第一时钟信号晚半周期。
7.根据权利要求2所述的扫描线驱动电路,其特征在于,所述单元电路进一步具备第二输出重置晶体管,所述第二输出重置晶体管具有与所述输出端子连接的第一导通端子、被施加截止电平电压的第二导通端子、与所述第二节点连接的控制端子。
8.根据权利要求2所述的扫描线驱动电路,其特征在于,所述第一节点控制电路包含第五晶体管和第六晶体管,
所述第五晶体管具有被施加了所述第一控制信号的第一导通端子、与所述第一节点连接的第二导通端子及被施加了所述前级的单元电路的输出信号的控制端子,
所述第六晶体管具有被施加了所述第二控制信号的第一导通端子、与所述第一节点连接的第二导通端子及被施加了了所述后级的单元电路的输出信号的控制端子。
9.根据权利要求8所述的扫描线驱动电路,其特征在于,所述前级的单元电路为两级前的单元电路,所述后级的单元电路为两级后的单元电路。
10.根据权利要求8所述的扫描线驱动电路,其特征在于,所述前级的单元电路为三级前的单元电路,所述后级的单元电路为三级后的单元电路。
11.根据权利要求1所述的扫描线驱动电路,其特征在于,所述第三晶体管具有被施加了所述第二时钟信号的第一导通端子、与所述第二节点连接的第二导通端子及被施加了第四时钟信号的控制端子,
所述第四晶体管具有被施加了所述第三时钟信号的第一导通端子、与所述第二节点连接的第二导通端子及被施加了第五时钟信号的控制端子,
正向扫描时,所述第二时钟信号比所述第一时钟信号早第一时间,反向扫描时,所述第二时钟信号比所述第一时钟信号晚所述第一时间,
正向扫描时,所述第三时钟信号比所述第一时钟信号晚所述第一时间,反向扫描时,所述第三时钟信号比所述第一时钟信号早所述第一时间,
正向扫描时,所述第四时钟信号比所述第一时钟信号早第二时间,反向扫描时,所述第四时钟信号比所述第一时钟信号晚所述第二时间,
正向扫描时,所述第五时钟信号比所述第一时钟信号晚所述第二时间,反向扫描时,所述第五时钟信号比所述第一时钟信号早所述第二时间,
所述第二时间比所述第一时间长。
12.根据权利要求11所述的扫描线驱动电路,其特征在于,所述第二晶体管的尺寸大于所述第三及第四晶体管的尺寸。
13.根据权利要求11所述的扫描线驱动电路,其特征在于,在一周期中的1/4周期内,所述第一~第五时钟信号为导通电平,所述第一时间为1/8周期,所述第二时间为1/4周期。
14.根据权利要求11所述的扫描线驱动电路,其特征在于,所述第一节点控制电路包含第五晶体管、第六晶体管及重置晶体管,
所述第五晶体管具有被施加了所述前级的单元电路的输出信号的第一导通端子、与所述第一节点连接的第二导通端子及被施加了所述前级的单元电路的输出信号的控制端子,
所述第六晶体管具有被施加了所述后级的单元电路的输出信号的第一导通端子、与所述第一节点连接的第二导通端子及被施加了所述后级的单元电路的输出信号的控制端子,
所述重置晶体管具有与所述第一节点连接的第一导通端子、被施加截止电平电压的第二导通端子及比施加了第六时钟信号的控制端子,所述第六时钟信号比所述第一时钟信号晚半周期。
15.根据权利要求14所述的扫描线驱动电路,其特征在于,所述前级的单元电路为两级前的单元电路,所述后级的单元电路为两级后的单元电路。
16.根据权利要求11所述的扫描线驱动电路,其特征在于,所述单元电路进一步具备输出重置晶体管,所述输出重置晶体管具有:
与所述输出端子连接的第一导通端子;
被施加截止电平电压的第二导通端子;
被施加了第六时钟信号的控制端子,所述第六时钟信号比所述第一时钟信号晚半周期。
17.根据权利要求11所述的扫描线驱动电路,其特征在于,所述单元电路进一步具备第二输出重置晶体管,所述第二输出重置晶体管具有与所述输出端子连接的第一导通端子、被施加截止电平电压的第二导通端子以及与所述第二节点连接的控制端子。
18.一种显示装置,其具备:
多条扫描线,彼此平行配置;
多条数据线,以与所述扫描线正交的方式彼此平行配置;
多个像素电路,与所述扫描线及所述数据线的交点相对应地配置;
权利要求1~17中任一项所述的扫描线驱动电路。
19.根据权利要求18所述的显示装置,其特征在于,所述扫描线驱动电路一体形成在包含所述像素电路的显示面板上。
20.根据权利要求19所述的显示装置,其特征在于,所述显示面板为液晶面板。
CN201811217444.5A 2017-11-14 2018-10-18 扫描线驱动电路及具备其的显示装置 Active CN109785805B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017218854A JP2019090897A (ja) 2017-11-14 2017-11-14 走査線駆動回路およびこれを備えた表示装置
JP2017-218854 2017-11-14

Publications (2)

Publication Number Publication Date
CN109785805A true CN109785805A (zh) 2019-05-21
CN109785805B CN109785805B (zh) 2021-02-19

Family

ID=66432919

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811217444.5A Active CN109785805B (zh) 2017-11-14 2018-10-18 扫描线驱动电路及具备其的显示装置

Country Status (3)

Country Link
US (1) US10529296B2 (zh)
JP (1) JP2019090897A (zh)
CN (1) CN109785805B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113570999A (zh) * 2021-08-04 2021-10-29 上海天马有机发光显示技术有限公司 一种显示面板和显示装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019091516A (ja) * 2017-11-15 2019-06-13 シャープ株式会社 シフトレジスタおよびそれを備えた表示装置
KR20190079855A (ko) * 2017-12-28 2019-07-08 엘지디스플레이 주식회사 시프트 레지스터 및 이를 포함하는 표시 장치

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102651186A (zh) * 2011-04-07 2012-08-29 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
CN102915698A (zh) * 2012-10-18 2013-02-06 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN103680387A (zh) * 2013-12-24 2014-03-26 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
US20140320386A1 (en) * 2013-04-26 2014-10-30 Chunghwa Picture Tubes, Ltd. Display panel
WO2016136528A1 (ja) * 2015-02-23 2016-09-01 シャープ株式会社 シフトレジスタ回路およびそれを備えた表示装置
CN106233368A (zh) * 2014-04-28 2016-12-14 夏普株式会社 显示装置
CN106228927A (zh) * 2016-07-13 2016-12-14 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106531048A (zh) * 2016-11-29 2017-03-22 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板和驱动方法
CN107293269A (zh) * 2017-08-15 2017-10-24 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5318117B2 (ja) 2008-12-10 2013-10-16 シャープ株式会社 走査信号線駆動回路、シフトレジスタ、およびシフトレジスタの駆動方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102651186A (zh) * 2011-04-07 2012-08-29 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
CN102915698A (zh) * 2012-10-18 2013-02-06 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
US20140320386A1 (en) * 2013-04-26 2014-10-30 Chunghwa Picture Tubes, Ltd. Display panel
CN103680387A (zh) * 2013-12-24 2014-03-26 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN106233368A (zh) * 2014-04-28 2016-12-14 夏普株式会社 显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
WO2016136528A1 (ja) * 2015-02-23 2016-09-01 シャープ株式会社 シフトレジスタ回路およびそれを備えた表示装置
CN106228927A (zh) * 2016-07-13 2016-12-14 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106531048A (zh) * 2016-11-29 2017-03-22 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板和驱动方法
CN107293269A (zh) * 2017-08-15 2017-10-24 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113570999A (zh) * 2021-08-04 2021-10-29 上海天马有机发光显示技术有限公司 一种显示面板和显示装置
CN113570999B (zh) * 2021-08-04 2023-06-30 武汉天马微电子有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
US20190147820A1 (en) 2019-05-16
JP2019090897A (ja) 2019-06-13
CN109785805B (zh) 2021-02-19
US10529296B2 (en) 2020-01-07

Similar Documents

Publication Publication Date Title
KR102284401B1 (ko) 시프트 레지스터 유닛, 게이트 구동 회로 및 디스플레이 디바이스
KR101552408B1 (ko) 주사 신호선 구동 회로 및 주사 신호선 구동 방법
JP5372268B2 (ja) 走査信号線駆動回路、それを備えた表示装置、および走査信号線の駆動方法
US9666140B2 (en) Display device and method for driving same
CN103534747B (zh) 扫描信号线驱动电路、显示装置以及扫描信号线的驱动方法
CN109285504B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
US20060125518A1 (en) Shift register and display driving device comprising the same
WO2017045346A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
US11257409B1 (en) Gate on array circuit
CN102598145A (zh) 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
US10923064B2 (en) Scanning signal line drive circuit and display device equipped with same
CN109785805A (zh) 扫描线驱动电路及具备其的显示装置
US20180130415A1 (en) Gate driving circuit, unit thereof, and display device
JP4831657B2 (ja) 液晶表示駆動用半導体集積回路
JP2019070731A (ja) シフトレジスタおよびそれを備えた表示装置
WO2019017264A1 (ja) シフトレジスタおよびそれを備える表示装置
CN110120202A (zh) 显示装置
US8212801B2 (en) Booster circuit and display device
CN110400546B (zh) 显示装置及其驱动方法
CN110047414B (zh) 传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板
CN114038386A (zh) 栅极驱动器及显示装置
CN107909958B (zh) Goa电路单元、goa电路及显示面板
US11749225B2 (en) Scanning signal line drive circuit and display device provided with same
US11763724B2 (en) Shift register unit and method for driving shift register unit, gate drive circuit, and display device
CN114023231B (zh) 驱动装置及显示器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant