CN106233368A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN106233368A
CN106233368A CN201580022812.9A CN201580022812A CN106233368A CN 106233368 A CN106233368 A CN 106233368A CN 201580022812 A CN201580022812 A CN 201580022812A CN 106233368 A CN106233368 A CN 106233368A
Authority
CN
China
Prior art keywords
mentioned
distribution
parasitic capacitance
gate drivers
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201580022812.9A
Other languages
English (en)
Other versions
CN106233368B (zh
Inventor
西山隆之
田中耕平
野间健史
米林谅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN106233368A publication Critical patent/CN106233368A/zh
Application granted granted Critical
Publication of CN106233368B publication Critical patent/CN106233368B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

提供噪声不易叠加到信号的显示装置。显示装置(10)具备多个信号线(SL)、多个栅极线(GL)以及驱动部。多个栅极线与多个信号线交叉。驱动部连接到多个栅极线,控制多个栅极线的电位。驱动部包括多个栅极驱动器(11)和多个配线。多个栅极驱动器配置于显示区域内,多个栅极线各自连接有至少1个栅极驱动器。对多个配线提供用于使多个栅极驱动器中的任意一个动作的电位。多个配线与多个信号线中的任意一个交叉,包括第1配线(17A)和第2配线(17B)。驱动部在规定的定时切换第1配线的电位。驱动部在切换第1配线的电位的定时,向与切换第1配线的电位的方向相反的方向切换第2配线的电位。

Description

显示装置
技术领域
本发明涉及显示装置,具体来说,涉及有助于图像的显示的信号的噪声对策。
背景技术
近年来,例如从提高外观设计性的观点出发,提出了显示区域具有矩形以外的形状的显示装置。作为这种显示装置,例如有特许第5299730号所记载的面显示装置。
在上述面显示装置中,显示装置要素按照一笔书写的要领连续地配置在显示装置基板上。显示装置要素包括单位电路和像素电路。单位电路构成扫描电路。像素电路连接到单位电路的输出节点。
发明内容
在上述面显示装置中,传送用于驱动扫描电路的时钟信号的配线与传送表示像素的灰度级的数据信号的配线的交点存在多个。该交点形成寄生电容。由于该寄生电容,数据信号会受到影响。即,在上述面显示装置中,噪声易于叠加到数据信号。
本发明的目的在于提供噪声不易叠加到有助于图像的显示的信号的显示装置。
本发明的实施方式的显示装置具备多个信号线、多个栅极线以及驱动部。多个信号线被提供有助于图像的显示的电位。多个栅极线独立于多个信号线而设置。驱动部连接到多个栅极线,控制多个栅极线的电位。驱动部包括多个栅极驱动器和多个配线。多个栅极驱动器配置于显示区域内,多个栅极线各自连接有至少1个栅极驱动器。多个配线被提供用于使多个栅极驱动器中的任意一个动作的电位。多个配线与多个信号线中的任意一个交叉。多个配线包括第1配线和第2配线。第2配线相对于与第1配线交叉的信号线,以与第1配线不同的位置交叉。驱动部在规定的定时切换第1配线的电位。驱动部在切换第1配线的电位的定时,向与切换第1配线的电位的方向相反的方向切换第2配线的电位。
在本发明的实施方式的显示装置中,噪声不易叠加到有助于图像的显示的信号。
附图说明
图1是表示第1实施方式的液晶显示装置的概略构成的示意图。
图2是表示图1所示的有源矩阵基板的概略构成的示意图。
图3是表示图1所示的有源矩阵基板的概略构成的示意图。
图4是表示栅极驱动器的等价电路的一例的图。
图5是表示图4所示的栅极驱动器在显示区域内的配置的示意图。
图5A是将图5的一部分放大表示的示意图。
图5B是将图5的一部分并且与图5A不同的部分放大表示的示意图。
图5C是将图5的一部分并且与图5A及图5B不同的部分放大表示的示意图。
图6是图4所示的栅极驱动器控制栅极线的电位时的时序图。
图7是表示多个源极线与多个配线交叉的状态的示意图。
图8是表示图7所示的多个源极线中的第j个源极线与多个配线交叉的状态的示意图。
图9是表示仅从传送时钟信号CKA的配线延伸出的配线与源极线交叉的状态的示意图。
图10是表示图9所示的状态的时钟信号CKA、CKB与噪声的关系的时序图。
图11是表示从传送时钟信号CKA的配线延伸出的配线及从传送时钟信号CKB的配线延伸出的配线与源极线交叉的状态的示意图。
图12是表示图11所示的状态的时钟信号CKA、CKB与噪声的关系的时序图。
图13是图4所示的栅极驱动器控制栅极线的电位时的时序图,是进行与图6所示的情况不同的控制时的时序图。
图14是表示4相的时钟信号CKA、CKB、CKC、CKD与噪声的关系的时序图。
图15是表示通过输入时钟信号CKA、CKB而驱动,控制栅极线GL(k)的电位的栅极驱动器11(k)的等价电路的一例的图。
图16是表示通过输入时钟信号CKC、CKD而驱动,控制栅极线GL(k+1)的电位的栅极驱动器11(k+1)的等价电路的一例的图。
图17A是表示图15所示的栅极驱动器在显示区域内的配置的示意图。
图17B是表示图16所示的栅极驱动器在显示区域内的配置的示意图。
图18A是将图17A的一部分放大表示的示意图。
图18B是将图17A的一部分并且与图18A不同的部分放大表示的示意图。
图18C是将图17A的一部分并且与图18A及图18B不同的部分放大表示的示意图。
图19A是将图17B的一部分放大表示的示意图。
图19B是将图17B的一部分并且与图19A不同的部分放大表示的示意图。
图19C是将图17B的一部分并且与图19A及图19B不同的部分放大表示的示意图。
图20是表示图4所示的栅极驱动器在显示区域内的配置的示意图。
图20A是将图20的一部分放大表示的示意图。
图21是表示多个netA与源极线交叉的状态的示意图。
图22是表示图21所示的状态的netA(k-1)、netA(k)及netA(k+1)的电位与噪声的关系的时序图。
图23是表示图4所示的栅极驱动器在显示区域内的配置的示意图。
图23A是将图23的一部分放大表示的示意图。
图24是表示多个netB与源极线交叉的状态的示意图。
图25是表示图24所示的状态的netB(k-1)、netB(k)、netB(k+1)及netB(k+2)的电位与噪声的关系的时序图。
图26是表示图4所示的栅极驱动器在显示区域内的配置的示意图。
图26A是将图26的一部分放大表示的示意图。
图27是表示图4所示的栅极驱动器在显示区域内的配置的示意图。
图27A是将图27的一部分放大表示的示意图。
图28是表示netB(k)及netB(k+2)与源极线交叉且从传送时钟信号的配线延伸出的配线与源极线交叉的状态的示意图。
图29是表示图28所示的状态的netB(k+2)和netB(k)的电位、时钟信号以及噪声的关系的时序图。
图30A是表示多个netB与源极线交叉且从传送时钟信号CKA的配线延伸出的配线与源极线交叉的状态的示意图。
图30B是表示多个netB与源极线交叉且从传送时钟信号CKB的配线延伸出的配线与源极线交叉的状态的示意图。
图31是表示netB(1)~netB(8)的电位、时钟信号以及噪声的关系的时序图。
图32是表示像素内的配线的配置例的示意图。
图33是表示像素内的配线的配置例的示意图。
图34是表示液晶的动作模式为VA方式时的像素的等价电路的附图。
图35是表示液晶的动作模式为IPS方式或者FFS方式时的像素的等价电路的附图。
图36A是表示共用配线仅包括透明的导电层的情况的说明图。
图36B是表示共用配线的电位的变动止于局部而无法将相位相互相反的噪声抵消的情况的说明图。
图37A是表示共用配线包括透明的导电层和金属配线的情况的说明图。
图37B是表示在共用配线中能够将相位相互相反的噪声抵消的情况的说明图。
图38是表示本发明的第8实施方式的时钟信号的相位的切换的时序图。
图39是表示用于实现图38所示的时钟信号的相位的切换的电路的一例的附图。
具体实施方式
本发明的实施方式的显示装置具备多个信号线、多个栅极线以及驱动部。对多个信号线提供有助于图像的显示的电位。多个栅极线独立于多个信号线而设置。驱动部连接到多个栅极线,控制多个栅极线的电位。驱动部包括多个栅极驱动器和多个配线。多个栅极驱动器配置于显示区域内,多个栅极线各自连接有至少1个栅极驱动器。对多个配线提供用于使多个栅极驱动器中的任意一个动作的电位。多个配线与多个信号线中的任意一个交叉。多个配线包括第1配线和第2配线。第2配线相对于与第1配线交叉的信号线,以与第1配线不同的位置交叉。驱动部在规定的定时切换第1配线的电位。驱动部在切换第1配线的电位的定时,向与切换第1配线的电位的方向相反的方向切换第2配线的电位。
在上述显示装置中,在第1配线与信号线的交点以及第2配线与信号线的交点形成寄生电容。该寄生电容影响提供到信号线的电位。以下详细地说明这一点。
有助于图像的显示的电位例如既可以是表示像素的灰度级的电位,也可以是为了维持像素的灰度级而提供的电位。这种电位作为例如有助于图像的显示的信号而输出。即,有助于图像的显示的信号例如由提供到信号线的电位规定。提供到信号线的电位会由于上述寄生电容而变化。即,噪声会叠加到信号。因此,例如在有助于图像的显示的电位是表示像素的灰度级的电位的情况下,若该电位变化,则像素的灰度级不会成为期望的灰度级。其结果是,产生亮度不均。
在上述显示装置中,第2配线相对于与第1配线交叉的信号线,是与之交叉的。第1配线的电位和第2配线的电位按相同的定时切换。第1配线的电位和第2配线的电位向相反的方向切换。例如,若第1配线的电位变高,则第2配线的电位变低。若第1配线的电位变低,则第2配线的电位变高。因此,形成于第1配线与信号线的交点的寄生电容所引起的信号的噪声与形成于第2配线与信号线的交点的寄生电容所引起的信号的噪声以相互抵消的方式起作用。即,噪声不易叠加到信号。
与上述第1配线及第2配线交叉的信号线例如也可以是传送用于图像的显示的数据信号的数据线。
本发明的实施方式的显示装置也可以还具备多个像素、薄膜晶体管、像素电极和辅助电容配线。多个像素形成于显示区域内。薄膜晶体管配置于多个像素中的每一像素。像素电极连接到薄膜晶体管。辅助电容配线与像素电极之间形成辅助电容。在该情况下,与第1配线及第2配线交叉的信号线例如也可以是辅助电容配线。
本发明的实施方式的显示装置也可以还具备多个像素、薄膜晶体管、像素电极和共用配线。多个像素形成于显示区域内。薄膜晶体管配置于多个像素中的每一像素。像素电极连接到薄膜晶体管。共用配线配置于与形成有像素电极的基板相同的基板,与像素电极之间形成像素电容。在该情况下,与第1配线及第2配线交叉的信号线例如也可以是共用配线。
在上述方式中,优选共用配线包括透明导电层和多个金属配线。多个金属配线形成于透明导电层上。多个金属配线沿着共用配线延伸。多个金属配线在共用配线的宽度方向以规定的间隔排列。
在该情况下,与仅用透明导电层形成共用配线的情况相比,能够降低相位相互相反的噪声。其原因如下所示。
在仅用透明导电层形成共用配线的情况下,共用配线的表面电阻变大,电位变动止于局部。因此,有可能无法降低相位相互相反的噪声。
而在上述方式中,能够降低共用配线的表面电阻。因此,能够避免电位变动止于局部。其结果是,能够降低相位相互相反的噪声。
在本发明的实施方式的显示装置中,也可以形成有第1寄生电容和第2寄生电容。第1寄生电容形成于第1配线与数据线的交点。第2寄生电容形成于第1配线所交叉的数据线与第2配线的交点。优选第1寄生电容与第1配线的电位变化量的乘积、第2寄生电容与第2配线的电位变化量的乘积的总和的绝对值比第1寄生电容与第1配线的电位变化量的乘积的绝对值或者第2寄生电容与第2配线的电位变化量的乘积的绝对值小。
在该情况下,能够降低寄生电容所引起的噪声。此外,优选上述总和为零或者大致为零。
在本发明的实施方式的显示装置中,优选多个配线包括与第1配线为相同数量的第2配线。在该情况下,能够将形成于第1配线与信号线的交点的寄生电容的数量与形成于第2配线与信号线的交点的寄生电容的数量设为相同。因此,能够降低寄生电容所引起的噪声。
在本发明的实施方式的显示装置中,驱动部也可以还包括信号供应部、多个第1时钟信号线和多个第2时钟信号线。信号供应部对多个栅极驱动器各自供应第1时钟信号以及与第1时钟信号相位相反的第2时钟信号。多个第1时钟信号线传送第1时钟信号。多个第2时钟信号线传送第2时钟信号。连接到多个栅极驱动器中的任意一个栅极驱动器的第1时钟信号线包括与多个信号线中的任意一个信号线交叉的第1配线部。连接到多个栅极驱动器中的任意一个栅极驱动器的第2时钟信号线包括第2配线部,第2配线部相对于第1配线部所交叉的信号线,以与第1配线部不同的位置交叉。第1配线部是第1配线。第2配线部是第2配线。
在上述方式中,优选信号供应部具备生成部、第1信号供应线、第1开关、第2信号供应线、第2开关、连接线、电阻、第3开关和控制部。生成部生成第1时钟信号和第2时钟信号。第1信号供应线将多个第1时钟信号线中的任意一个与生成部连接,传送第1时钟信号。第1开关配置于第1信号供应线,切换第1时钟信号线与生成部电连接的状态和未连接的状态。第2信号供应线将多个第2时钟信号线中的任意一个与生成部连接,传送第2时钟信号。第2开关配置于第2信号供应线,切换第2时钟信号线与生成部电连接的状态和未连接的状态。连接线将第1信号供应线与第2信号供应线连接。电阻配置于连接线。第3开关配置于连接线,切换第1信号供应线与第2信号供应线电连接的状态和未连接的状态。控制部控制第1开关、第2开关和第3开关的动作。在切换第1时钟信号和第2时钟信号的相位的定时,设为第1时钟信号线及第2时钟信号线未与生成部电连接且第1信号供应线与第2信号供应线电连接的状态。在切换第1时钟信号和第2时钟信号的相位的定时以外,设为第1时钟信号线及第2时钟信号线与生成部电连接且第1信号供应线未与第2信号供应线电连接的状态。
在该情况下,通过使电荷在第1信号供应线和第2信号供应线之间移动,能够辅助第1时钟信号和第2时钟信号的相位的切换。因此,能够抑制电力的消耗。
在本发明的实施方式的显示装置中,多个配线也可以还包括第3配线。第3配线相对于第1配线及第2配线所交叉的信号线,以与第1配线及第2配线不同的位置交叉。在显示装置中,也可以形成有第1寄生电容、第2寄生电容和第3寄生电容。第1寄生电容形成于第1配线与信号线的交点。第2寄生电容形成于第1配线所交叉的信号线与第2配线的交点。第3寄生电容形成于第1配线所交叉的信号线与第3配线的交点。多个栅极驱动器包括第1栅极驱动器、第2栅极驱动器和第3栅极驱动器。第1栅极驱动器连接到多个栅极线中的任意一个,包括第1配线。第2栅极驱动器连接到与连接有第1栅极驱动器的栅极线不同的栅极线,包括第2配线。第3栅极驱动器连接到与连接有第1栅极驱动器的栅极线及连接有第2栅极驱动器的栅极线不同的栅极线,包括第3配线。驱动部降低第1配线的电位。驱动部在降低第1配线的电位的定时提高第2配线的电位。驱动部在降低第1配线的电位的定时提高第3配线的电位。优选第1寄生电容与第1配线的电位变化量的乘积、第2寄生电容与第2配线的电位变化量的乘积、第3寄生电容与第3配线的电位变化量的乘积的总和的绝对值比第1寄生电容与第1配线的电位变化量的乘积的绝对值、第2寄生电容与第2配线的电位变化量的乘积的绝对值以及第3寄生电容与第3配线的电位变化量的乘积的绝对值中的任意一个小。
在该情况下,能够降低寄生电容所引起的噪声。此外,优选上述总和为零或者大致为零。
在本发明的实施方式的显示装置中,多个配线也可以包括配线群。配线群包括N个第1配线和(N-1)个第2配线。优选驱动部对于N个第1配线中的任意一个,在其余的第1配线和第2配线中切换电位的定时,不切换电位。
在该情况下,能够降低寄生电容所引起的噪声。
驱动部也可以包括信号供应部和多个时钟信号线。信号供应部对多个栅极驱动器各自供应时钟信号。多个时钟信号线传送时钟信号。多个数据线在规定的方向排列配置。多个时钟信号线各自包括信号线部。信号线部配置于在规定的方向相邻的2个信号线之间。优选在规定的方向上,相邻的2个信号线中的一方信号线与信号线部的间隔距离和相邻的2个信号线中的另一方信号线与信号线部的间隔距离相同。
在该情况下,能够将形成于一方信号线和信号线部之间的寄生电容与形成于另一方信号线和信号线部之间的寄生电容设为相同。因此,噪声不易叠加到信号。
以下,参照附图详细地说明本发明的实施方式。对图中相同或相当的部分附上同一附图标记而不重复其说明。
[第1实施方式]
[液晶显示装置]
一边参照图1,一边说明作为本发明的第1实施方式的显示装置的液晶显示装置1。图1是表示液晶显示装置1的概略构成的附图。
液晶显示装置1具备显示面板2、源极驱动器3、显示控制电路4和电源5。显示面板2包括有源矩阵基板20a、相对基板20b以及封入到这些基板之间的液晶层(省略图示)。
有源矩阵基板20a与源极驱动器3电连接。源极驱动器3例如形成于柔性基板。显示控制电路4与显示面板2、源极驱动器3及电源5电连接。显示控制电路4对源极驱动器3和栅极驱动器11(参照图3)输出控制信号。栅极驱动器11形成于有源矩阵基板20a。控制信号包括例如复位信号(CLR)、时钟信号(CKA、CKB)、数据信号等。电源5与显示面板2、源极驱动器3及显示控制电路4电连接。电源5对显示面板2、源极驱动器3和显示控制电路4供应电源电压(VSS)。
[有源矩阵基板]
一边参照图2和图3,一边说明有源矩阵基板20a。图2是表示有源矩阵基板20a的概略构成的附图。图3是表示省略了源极线SL的图示的有源矩阵基板20a和连接到有源矩阵基板20a的各部的概略构成的附图。
如图2所示,在有源矩阵基板20a中,多个(在本实施方式中为n个)栅极线GL在Y方向按大致一定的间隔形成。在有源矩阵基板20a中,作为多个数据线的多个源极线SL在X方向按大致一定的间隔形成。多个源极线SL与多个栅极线GL交叉。由在Y方向相邻的2个栅极线GL和在X方向相邻的2个源极线SL包围的区域形成1个像素。在相对基板20b包括例如红(R)、绿(G)、蓝(B)的3色的彩色滤光片的情况下,各像素与彩色滤光片中的任意一色对应配置。即,由多个栅极线GL和多个源极线SL来规定显示区域。
如图3所示,栅极驱动器11形成于在Y方向相邻的2个栅极线GL之间。对各栅极线GL连接有4个栅极驱动器11。4个栅极驱动器11大致等间隔配置。
在有源矩阵基板20a的边框区域中形成有端子部12g。端子部12g与控制电路4及电源5连接。对端子部12g输入从控制电路4输出的控制信号、从电源5输出的电源电压。输入到端子部12g的控制信号和电源电压经由配线15L供应到各栅极驱动器11。
栅极驱动器11根据被供应的控制信号对所连接的栅极线GL输出状态信号。状态信号表示连接到栅极驱动器11的栅极线GL是否是被选择的状态。另外,栅极驱动器11对后一级的栅极线GL输出上述状态信号。连接到1个栅极线GL的4个栅极驱动器11的动作是同步的。
在有源矩阵基板20a的边框区域中形成有将源极驱动器3与源极线SL连接的端子部12s。源极驱动器3根据从显示控制电路4输入的控制信号对各源极线SL输出数据信号。
[栅极驱动器的构成]
一边参照图4,一边说明栅极驱动器11的构成。图4是表示配置于栅极线GL(k)和栅极线GL(k-1)之间而连接到栅极线GL(k)的栅极驱动器11(以下称为栅极驱动器11(k))的等价电路的一例的图。在此,k是1~n的任意的整数。
栅极驱动器11包括作为多个开关元件的用字母A~J表示的薄膜晶体管(以下称为TFT-A~TFT-J)。栅极驱动器11还包括电容器Cbst以及作为内部配线的netA和netB。在此,netA将TFT-A的漏极、TFT-B的漏极、TFT-C的漏极、电容器Cbst中的一方电极以及TFT-F的栅极连接。netB将TFT-C的栅极、TFT-G的漏极、TFT-H的漏极、TFT-I的漏极以及TFT-J的漏极连接。
在TFT-A中,对栅极输入复位信号CLR。漏极连接着netA。对源极输入电源电压VSS。
在TFT-B中,栅极和源极连接着前一级的栅极线GL(k-1)。即,对栅极和源极输入置位信号SS。此外,在驱动栅极线GL(1)的栅极驱动器11的TFT-B中,作为置位信号SS而输入从显示控制电路4输出的栅极起始脉冲信号。在TFT-B中,漏极连接着netA。
在TFT-C中,栅极连接着netB。漏极连接着netA。对源极输入电源电压VSS。
在TFT-D中,对栅极输入时钟信号CKB。漏极连接着栅极线GL(k)。对源极输入电源电压VSS。
在TFT-E中,对栅极输入复位信号CLR。漏极连接着栅极线GL(k)。对源极输入电源电压VSS。
在TFT-F中,栅极连接着netA。漏极连接着栅极线GL(k)。对源极输入时钟信号CKA。
在TFT-G中,对栅极和源极输入时钟信号CKB。漏极连接着netB。
在TFT-H中,对栅极输入时钟信号CKA。漏极连接着netB。对源极输入电源电压VSS。
在TFT-I中,对栅极输入复位信号CLR。漏极连接着netB。对源极输入电源电压VSS。
在TFT-J中,栅极连接着前一级的栅极线GL(k-1)。即,对栅极输入置位信号SS。漏极连接着netB。对源极输入电源电压VSS。
在此,将TFT-J的能力设定为比TFT-G的大。具体地说,例如是以下的(1)~(3)中的任意一种。
(1)TFT-J的沟道宽度比TFT-G的沟道宽度大。
(2)TFT-J的沟道长度比TFT-G的沟道长度短。
(3)TFT-J的沟道宽度比TFT-G的沟道宽度大,且TFT-J的沟道长度比TFT-G的沟道长度短。
在电容器Cbst中,一方电极与netA连接。另一方电极与栅极线GL(k)连接。
时钟信号CKA和时钟信号CKB是相位按每一水平扫描期间反转的2相的时钟信号(参照图6)。图4表示出栅极驱动器11(k),但在后一级的栅极驱动器11(k+1)和前一级的栅极驱动器11(k-1)中,输入到TFT-D的栅极的时钟信号是时钟信号CKA。输入到TFT-F的源极的时钟信号是时钟信号CKB。输入到TFT-G的栅极和源极的时钟信号是时钟信号CKA。输入到TFT-H的栅极的时钟信号是时钟信号CKB。
[栅极驱动器的配置]
一边参照图5,一边说明显示区域内的栅极驱动器11的配置。图5是表示显示区域内的栅极驱动器11的配置的示意图。此外,图5的字母A~J与图4所示的TFT-A~TFT-J对应。
在相邻的2个栅极线GL之间,分散配置有构成栅极驱动器11的各元件。在图5所示的例子中,构成栅极驱动器11(k-1)的各元件、构成栅极驱动器11(k)的各元件、构成栅极驱动器11(k+1)的各元件以及构成栅极驱动器11(k+2)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k-1)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k)的TFT-A~TFT-J、构成栅极驱动器11(k+1)的TFT-A~TFT-J以及构成栅极驱动器11(k+2)的TFT-A~TFT-J连接。配线L、netA及netB例如经由层间接触器形成于形成有源极线SL的层以及与形成有源极线SL的层不同的层。由此,可避免配线L、netA及netB与源极线SL的电短路。
[栅极驱动器的动作]
一边参照图4和图6,一边说明栅极驱动器11的动作。图6是栅极驱动器11(k)控制栅极线GL(k)的电位时的时序图。
从显示控制电路4对栅极驱动器11(k)供应相位按每一水平扫描期间(1H)反转的时钟信号CKA、CKB。此外,在图6中虽省略图示,但对栅极驱动器11(k)输入从显示控制电路4供应并按每一垂直扫描期间在一定期间内成为高(High)电平的复位信号CLR。通过输入复位信号CLR,netA、netB和栅极线GL(k)的电位成为低(Low)电平。
从图6的时刻t0到t1,低电平的时钟信号CKA输入到TFT-F的源极和TFT-H的栅极。另外,高电平的时钟信号CKB输入到TFT-D的栅极以及TFT-G的栅极和源极。由此,TFT-G成为导通,TFT-H成为截止。其结果是,netB的电位成为高电平。另外,由于TFT-C成为导通,netA的电位成为低电平。而且,由于TFT-D成为导通且TFT-F成为截止,栅极线GL(k)的电位成为低电平。即,栅极线GL(k)成为非选择的状态。
在图6的时刻t1,时钟信号CKA成为高电平,时钟信号CKB成为低电平。由此,TFT-G成为截止,TFT-H成为导通。其结果是,netB的电位成为低电平。另外,由于TFT-C成为截止,netA的电位维持为低电平。而且,由于TFT-D成为截止,栅极线GL(k)的电位维持为低电平。
在图6的时刻t2,时钟信号CKA成为低电平,时钟信号CKB成为高电平。在该定时经由栅极线GL(k-1)对TFT-B的栅极和源极以及TFT-J的栅极输入置位信号SS。其结果是,TFT-B成为导通,netA的电位成为从高电平减去TFT-B的阈值电压Vth后的电平。另外,TFT-J和TFT-G成为导通,TFT-H成为截止。在此,TFT-J与TFT-G相比能力较大。因此,netB的电位维持为低电平。另外,TFT-C和TFT-F成为截止。由此,维持netA的电位。此时,TFT-D成为导通。由此,栅极线GL(k)的电位维持为低电平。
在图6的时刻t3,时钟信号CKA成为高电平,时钟信号CKB成为低电平。由此,TFT-F成为导通,TFT-D成为截止。在netA和栅极线GL(k)之间配置有电容器Cbst。因此,随着TFT-F的漏极的电位上升,netA的电位也会高于时钟信号CKA的高电平。此时,TFT-G和TFT-J成为截止,TFT-H成为导通。由此,netB的电位维持为低电平。另外,TFT-C截止。由此,栅极线GL(k)的电位成为高电平。即,栅极线GL(k)成为被选择的状态。
在图6的时刻t4,时钟信号CKA成为低电平,时钟信号CKB成为高电平。由此,TFT-G成为导通,TFT-H成为截止。其结果是,netB的电位成为高电平。由于netB的电位成为高电平,TFT-C成为导通,netA的电位成为低电平。此时,TFT-D成为导通,TFT-F成为截止。由此,栅极线GL(k)的电位成为低电平。即,栅极线GL(k)成为未被选择的状态。
这样,从栅极驱动器11(k)对栅极线GL(k)输出置位信号SS,由此,栅极线GL(k)成为被选择的状态。液晶显示装置1通过多个栅极驱动器11依次扫描多个栅极线GL并通过源极驱动器3对各源极线SL供应数据信号,从而在显示面板2中显示图像。
[数据信号的噪声对策]
图5A是将图5的一部分放大表示的示意图。图5B是将图5的一部分并且与图5A不同的部分放大表示的示意图。图5C是将图5的一部分并且与图5A及图5B不同的部分放大表示的示意图。
在将栅极驱动器11配置于显示区域内的情况下,如在图5A、图5B和图5C中用虚线包围的部分所示,传送时钟信号CKA的配线17A及传送时钟信号CKB的配线17B与源极线SL交叉。配线17A从传送时钟信号CKA的配线15L向X方向延伸。配线17B从传送时钟信号CKB的配线15L向X方向延伸。在配线17A与源极线SL的交点形成有寄生电容Cs-cl(A)。在配线17B与源极线SL的交点形成有寄生电容Cs-cl(B)
在本实施方式中,关于各源极线SL,以满足以下的式(1)的方式设定时钟信号CKA的振幅即配线17A的电位的变化量ΔV(A)、时钟信号CKB的振幅即配线17B的电位的变化量ΔV(B)、寄生电容Cs-cl(A)以及寄生电容Cs-cl(B)
[数学式1]
Cs-cl(A)ΔV(A)+∑Cs-cl(B)ΔV(B)=0 (1)
在本实施方式中,ΔV(A)与ΔV(B)是相同的大小。Cs-cl(A)与Cs-cl(B)是相同的大小。因而,将寄生电容Cs-cl(A)的数量与寄生电容Cs-cl(B)的数量、即相对于1个源极线SL而配线17A所交叉的次数与配线17B所交叉的次数设为相同,由此,寄生电容Cs-cl(A)所引起的噪声与寄生电容Cs-cl(B)所引起的噪声相互抵消。其结果是,在多个源极线SL中的与配线17A及配线17B交叉的源极线SL所传送的数据信号中不易叠加噪声。下面说明其原因。
图7是表示多个源极线SL与多个配线17L交叉的状态的示意图。图8是表示图7所示的多个源极线SL中的第j个源极线SL(以下称为源极线SL(j))与多个配线17L交叉的状态的示意图。在此,配线17L是按规定的定时切换电位的配线。具体地说,例如是上述配线17A或者配线17B。
如图8所示,在源极线SL中,在其与各配线17L的交点形成寄生电容Cj i。在源极线SL(j)和配置于相对基板20b的共用电极之间形成寄生电容Cparaj。源极线SL(j)的寄生电容中的、除了与第i个配线17L(以下称为配线17L(i))的寄生电容以外的寄生电容用以下的式(2)表示。
[数学式2]
C p a r a j i = C p a r a , j + Σ k ≠ i C j k - - - ( 2 )
在源极线SL(j)中,配线17L(i)所引起的噪声用以下的式(3)表示。
[数学式3]
ΔV j i = C j i C p a r a j i ΔV i - - - ( 3 )
在源极线SL(j)中,多个配线17L所引起的噪声用以下的式(4)表示。
[数学式4]
ΔV j = Σ i ΔV j i = Σ i C j i ΔV i C p a r a j i = 0 - - - ( 4 )
在配线17L的数量多的情况下或与共用电极的寄生电容大的情况下,对任意的i,以下的式(5)成立。
[数学式5]
C p a r a j i > > C j i - - - ( 5 )
此时,能够将寄生电容近似为与i无关的值。其结果是,以下的式(6)成立。
[数学式6]
C p a r a j i = C ~ p a r a , j - - - ( 6 )
此时,在源极线SL(j)中,多个配线17L所引起的噪声用以下的式(7)表示。
[数学式7]
ΔV j = Σ i ΔV j i = 1 C ~ p a r a , j Σ i C j i ΔV i = 0 - - - ( 7 )
即,为了降低噪声,只要以下的式(8)成立即可。
[数学式8]
Σ i C j i ΔV i = 0 - - - ( 8 )
在此,关于所有i,在形成于源极线SL与各配线17L的交点的寄生电容的大小相等的情况下,以下的式(9)成立。
[数学式9]
C j i = C j - - - ( 9 )
此时,在源极线SL(j)中,多个配线17L所引起的噪声用以下的式(10)表示。
[数学式10]
ΔV j = Σ i ΔV j i = C j C ~ p a r a , j Σ i ΔV i = 0 - - - ( 10 )
即,为了降低噪声,只要以下的式(11)成立即可。
[数学式11]
Σ i ΔV i = 0 - - - ( 11 )
图9是表示仅配线17A与源极线SL交叉的状态的示意图。图10是表示图9所示的状态的时钟信号CKA、CKB与噪声的关系的时序图。图11是表示配线17A及配线17B与源极线SL交叉的状态的示意图。图12是表示图11所示的状态的时钟信号CKA、CKB与噪声的关系的时序图。
如图9所示,设想仅配线17A与源极线SL交叉的情况。在该情况下,如图10所示,在源极线SL所传送的数据信号中仅附有寄生电容Cs-cl(A)所引起的噪声。该噪声在切换时钟信号CKA时产生。
然后,如图11所示,设想配线17A及配线17B与源极线SL交叉的情况。在该情况下,如图12所示,在源极线SL传送的数据信号中附有寄生电容Cs-cl(A)所引起的噪声和寄生电容Cs-cl(B)所引起的噪声。
在此,在时钟信号CKA的电位变高时,时钟信号CKB的电位变低。在时钟信号CKA的电位变低时,时钟信号CKB的电位变高。寄生电容Cs-cl(A)所引起的噪声在时钟信号CKA切换时产生。寄生电容Cs-cl(B)所引起的噪声在时钟信号CKB切换时产生。因而,寄生电容Cs-cl(A)所引起的噪声和寄生电容Cs-cl(B)所引起的噪声按相同的定时产生,以一方将另一方抵消的方式起作用。
如上所述,在本实施方式中,时钟信号CKA的振幅ΔV(A)与时钟信号CKB的振幅ΔV(B)是相同的大小。寄生电容Cs-cl(A)与寄生电容Cs-cl(B)是相同的大小。寄生电容Cs-cl(A)的数量与寄生电容Cs-cl(B)的数量是相同的。因而,寄生电容Cs-cl(A)所引起的噪声与寄生电容Cs-cl(B)所引起的噪声的总和如图12所示成为零。
在本实施方式中,如在图5A、图5B和图5C中用单点划线包围的部分所示,使配线17A延长而与源极线SL交叉,且使配线17B延长而与源极线SL交叉。由此,如在图5A、图5B和图5C中用双点划线包围的部分所示,能够将在1个源极线SL中配线17A所交叉的次数和配线17B所交叉的次数设为相同。即,能够将1个源极线SL上的寄生电容Cs-cl(A)的数量和寄生电容Cs-cl(B)的数量设为相同。
[第1实施方式的应用例1]
在第1实施方式中,时钟信号CKA、CKB的电位仅有高电平和低电平,但例如图13所示,除高电平和低电平以外,也可以设定为高电平与低电平的中间的电位。
[第1实施方式的应用例2]
在第1实施方式中,说明了将2相的时钟信号CKA、CKB供应到栅极驱动器11的情况,但也可以例如将4相的时钟信号CKA、CKB、CKC、CKD供应到栅极驱动器11。
在该情况下,如图14所示,各时钟信号CKA、CKB、CKC、CKD按每2个水平期间(2H)重复高电平和低电平。时钟信号CKA和时钟信号CKB相互为相反相位。时钟信号CKC和时钟信号CKD相互为相反相位。时钟信号CKA与时钟信号CKC的相位错开1/4。时钟信号CKB与时钟信号CKD的相位错开1/4。
在图15中,示出通过输入时钟信号CKA、CKB而驱动,控制栅极线GL(k)的电位的栅极驱动器11(k)。图15所示的栅极驱动器11(k)与图4所示的栅极驱动器相比,从栅极线GL(k-2)输入置位信号SS。即,从2级前的栅极线GL对通过输入时钟信号CKA、CKB而驱动的栅极驱动器输入置位信号SS。
在图16中,示出通过输入时钟信号CKC、CKD而驱动,控制栅极线GL(k+1)的电位的栅极驱动器11(k+1)。图16所示的栅极驱动器11(k+1)与图4所示的栅极驱动器11相比,代替输入时钟信号CKA而输入时钟信号CKC。代替输入时钟信号CKB而输入时钟信号CKD。从栅极线GL(k-1)输入置位信号SS。即,从2级前的栅极线GL对通过输入时钟信号CKC、CKC而驱动的栅极驱动器输入置位信号SS。
在图17A中,示出通过输入时钟信号CKA、CKB而驱动的栅极驱动器11(k)、11(k+2)在显示区域内的配置。此外,图17A的字母A~J与图15所示的TFT-A~TFT-J对应。
栅极驱动器11(k)控制栅极线GL(k)的电位。栅极驱动器11(k+2)控制栅极线GL(k+2)的电位。在相邻的2个栅极线GL(k)和栅极线GL(k-1)之间,分散配置有构成栅极驱动器11(k)的各元件。在相邻的2个栅极线GL(k+2)和栅极线GL(k+1)之间,分散配置有构成栅极驱动器11(k+2)的各元件。构成栅极驱动器11(k)的各元件和构成栅极驱动器11(k+2)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k+2)的TFT-A~TFT-J连接。
在图17B中,示出通过输入时钟信号CKC、CKD而驱动的栅极驱动器11(k-1)、11(k+1)在显示区域内的配置。此外,图17B的字母A~J与图16所示的TFT-A~TFT-J对应。
栅极驱动器11(k-1)控制栅极线GL(k-1)的电位。栅极驱动器11(k+1)控制栅极线GL(k+1)的电位。在相邻的2个栅极线GL(k-1)和栅极线GL(k-2)之间,分散配置有构成栅极驱动器11(k-1)的各元件。在相邻的2个栅极线GL(k+1)和栅极线GL(k)之间,分散配置有构成栅极驱动器11(k+1)的各元件。构成栅极驱动器11(k-1)的各元件和构成栅极驱动器11(k+1)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k-1)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k+1)的TFT-A~TFT-J连接。
如图17A和图17B所示,构成通过输入时钟信号CKA、CKB而驱动的栅极驱动器11的各元件与构成通过输入时钟信号CKC、CKD而驱动的栅极驱动器11的各元件配置于不同列的像素PIX。
图18A是将图17A的一部分放大表示的示意图。图18B是将图17A的一部分并且与图18A不同的部分放大表示的示意图。图18C是将图17A的一部分并且与图18A及图18B不同的部分放大表示的示意图。图19A是将图17B的一部分放大表示的示意图。图19B是将图17B的一部分并且与图19A不同的部分放大表示的示意图。图19C是将图17B的一部分并且与图19A及图19B不同的部分放大表示的示意图。
在本应用例中,如在图18A、图18B和图18C中用单点划线包围的部分所示,使配线17A延长而与源极线SL交叉,且使配线17B延长而与源极线SL交叉。由此,如在图18A、图18B和图18C中用双点划线包围的部分所示,能够将在1个源极线SL中配线17A所交叉的次数与配线17B所交叉的次数设为相同。即,能够将1个源极线SL上的寄生电容Cs-cl(A)的数量与寄生电容Cs-cl(B)的数量设为相同。因而,通过以满足上述式(1)的方式设定时钟信号CKA的振幅即时钟信号CKA的电位的变化量ΔV(A)、时钟信号CKB的振幅即时钟信号CKB的电位的变化量ΔV(B)、寄生电容Cs-cl(A)以及寄生电容Cs-cl(B),寄生电容Cs-cl(A)所引起的噪声与寄生电容Cs-cl(B)所引起的噪声相互抵消。其结果是,在多个源极线SL中的与配线17A及配线17B交叉的源极线SL所传送的数据信号中不易叠加噪声。
在本应用例中,如在图19A、图19B和图19C中用单点划线包围的部分所示,使配线17C延长而与源极线SL交叉,且使配线17D延长而与源极线SL交叉。配线17C从传送时钟信号CKC的配线15L向X方向延伸。配线17D从传送时钟信号CKD的配线15L向X方向延伸。在配线17C与源极线SL的交点形成有寄生电容Cs-cl(C)。在配线17D与源极线SL的交点形成有寄生电容Cs-cl(D)。如上所述,通过使配线17C延长而与源极线SL交叉且使配线17D延长而与源极线SL交叉,如在图19A、图19B和图19C中用双点划线包围的部分所示,能够将在1个源极线SL中配线17C所交叉的次数与配线17D所交叉的次数设为相同。即,能够将1个源极线SL上的寄生电容Cs-cl(C)的数量与寄生电容Cs-cl(D)的数量设为相同。
在本应用例中,关于各源极线SL,以满足以下的式(12)的方式设定时钟信号CKC的振幅即配线17C的电位的变化量ΔV(C)、时钟信号CKD的振幅即配线17D的电位的变化量ΔV(D)、寄生电容Cs-cl(C)以及寄生电容Cs-cl(D)
[数学式12]
ΣCs-cl(C)ΔV(C)+∑Cs-cl(D)ΔV(D)=0 (12)
在本应用例中,ΔV(C)和ΔV(D)是相同的大小。Cs-cl(C)和Cs-cl(D)是相同的大小。寄生电容Cs-cl(C)的数量和寄生电容Cs-cl(D)的数量、即相对于1个源极线SL而配线17C所交叉的次数和配线17D所交叉的次数是相同的。因此,寄生电容Cs-cl(C)所引起的噪声与寄生电容Cs-cl(D)所引起的噪声相互抵消。其结果是,在多个源极线SL中的与配线17C及配线17D交叉的源极线SL所传送的数据信号中不易叠加噪声。
[第2实施方式]
在第1实施方式中,说明了从传送时钟信号CKA、CKB的配线15L延伸出的配线17A、17B与源极线SL交叉的情况。在第2实施方式中,说明netA与源极线SL交叉时的噪声对策。
[栅极驱动器的配置]
一边参照图20,一边说明显示区域内的栅极驱动器11的配置。图20是表示显示区域内的栅极驱动器11的配置的示意图。此外,图20的字母A~J与图4所示的TFT-A~TFT-J对应。
在相邻的2个栅极线GL之间,分散配置有构成栅极驱动器11的各元件。在图20所示的例子中,构成栅极驱动器11(k-1)的各元件、构成栅极驱动器11(k)的各元件、构成栅极驱动器11(k+1)的各元件以及构成栅极驱动器11(k+2)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k-1)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k)的TFT-A~TFT-J、构成栅极驱动器11(k+1)的TFT-A~TFT-J、以及构成栅极驱动器11(k+2)的TFT-A~TFT-J连接。
如图20A所示,栅极驱动器11(k-1)的netA(以下设为netA(k-1))与源极线SL交叉。栅极驱动器11(k)的netA(以下设为netA(k))与源极线SL交叉。栅极驱动器11(k+1)的netA(以下设为netA(k+1))与源极线SL交叉。栅极驱动器11(k+2)的netA(以下设为netA(k+2))与源极线SL交叉。即,在本实施方式中,如图21所示,在各栅极驱动器11的netA与源极线SL的交点形成有寄生电容Cs-netA
[数据信号的噪声对策]
如上所述,在本实施方式中,在各栅极驱动器11的netA与源极线SL的交点形成有寄生电容Cs-netA。因此,在这种状态下,寄生电容Cs-netA所引起的噪声会附于源极线SL所传送的数据信号。
因此,在本实施方式中,对于与1个源极线SL交叉的多个netA中的3个netA,在1个netA的电位变低的定时,提高其它2个netA的电位。具体地说,例如,如在图22中用虚线包围的部分所示,在netA(k-1)的电位变低的定时(图22中的时刻t2),提高netA(k)的电位,且提高netA(k+1)的电位。此时,使netA(k-1)的电位变化量、netA(k)的电位变化量以及netA(k+1)的电位变化量的总和成为零。即,使降低了电位的netA的电位变化量与提高了电位的netA的电位变化量的总和成为零。
另外,将在上述3个netA各自与源极线SL的交点形成的寄生电容Cs-netA的大小设为相同。具体地说,在上述例子中,将形成于netA(k-1)与源极线SL的交点的寄生电容Cs-netA(以下设为寄生电容Cs-netA(k-1))的大小、形成于netA(k)与源极线SL的交点的寄生电容Cs-netA(以下设为寄生电容Cs-netA(k))的大小以及形成于netA(k+1)与源极线SL的交点的寄生电容Cs-netA(以下设为寄生电容Cs-netA(k+1))的大小设为相同。
由此,在图22中的时刻t2的时点,寄生电容Cs-netA(k)所引起的噪声和寄生电容Cs-netA(k+1)所引起的噪声对寄生电容Cs-netA(k-1)所引起的噪声以相互抵消的方式起作用。同样,在其它时刻寄生电容Cs-netA所引起的噪声也相互抵消。因而,在本实施方式中,即使netA与源极线SL交叉,噪声也不易附于源极线SL所传送的数据信号。
[第3实施方式]
在第1实施方式中,说明了从传送时钟信号CKA、CKB的配线15L延伸出的配线17A、17B与源极线SL交叉的情况。在第3实施方式中,说明netB与源极线SL交叉时的噪声对策。
[栅极驱动器的配置]
一边参照图23,一边说明显示区域内的栅极驱动器11的配置。图23是表示显示区域内的栅极驱动器11的配置的示意图。此外,图23的字母A~J与图4所示的TFT-A~TFT-J对应。
在相邻的2个栅极线GL之间,分散配置有构成栅极驱动器11的各元件。在图23所示的例子中,构成栅极驱动器11(k-1)的各元件、构成栅极驱动器11(k)的各元件、构成栅极驱动器11(k+1)的各元件以及构成栅极驱动器11(k+2)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k-1)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k)的TFT-A~TFT-J、构成栅极驱动器11(k+1)的TFT-A~TFT-J以及构成栅极驱动器11(k+2)的TFT-A~TFT-J连接。
如图23A所示,栅极驱动器11(k-1)的netB(以下设为netB(k-1))与源极线SL交叉。栅极驱动器11(k)的netB(以下设为netB(k))与源极线SL交叉。栅极驱动器11(k+1)的netB(以下设为netB(k+1))与源极线SL交叉。栅极驱动器11(k+2)的netB(以下设为netB(k+2))与源极线SL交叉。即,在本实施方式中,如图24所示,在各栅极驱动器11的netB与源极线SL的交点形成有寄生电容Cs-netB
[数据信号的噪声对策]
如上所述,在本实施方式中,在各栅极驱动器11的netB与源极线SL的交点形成有寄生电容Cs-netB。因此,在这种状态下,寄生电容Cs-netB所引起的噪声会附于源极线SL所传送的数据信号。
因此,在本实施方式中,如图25所示,对于netB(k-1)、netB(k)、netB(k+1)和netB(k+2)中的任意2个,在一方的电位变高的定时,降低另一方的电位。例如,在图25的时刻t1,netB(k-1)和netB(k+1)的电位变低,netB(k)和netB(k+2)的电位变高。例如,在图25的时刻t6,netB(k-1)的电位变高,netB(k+2)的电位变低。
在本实施方式中,对于netB(k-1)、netB(k)、netB(k+1)和netB(k+2)中的任意2个,使一方的电位变化量与另一方电位变化量的总和成为零。另外,将形成于netB(k-1)与源极线SL的交点的寄生电容Cs-netB(以下设为寄生电容Cs-netB(k-1))的大小、形成于netB(k)与源极线SL的交点的寄生电容Cs-netB(以下设为寄生电容Cs-netB(k))的大小、形成于netB(k+1)与源极线SL的交点的寄生电容Cs-netB(以下设为寄生电容Cs-netB(k+1))的大小、以及形成于netB(k+2)与源极线SL的交点的寄生电容Cs-netB(以下设为寄生电容Cs-netB(k+2))的大小设为相同。
由此,对于寄生电容Cs-netB(k-1)、寄生电容Cs-netB(k)、寄生电容Cs-netB(k+1)和寄生电容Cs-netB(k+2)中的任意2个,一方寄生电容Cs-netB所引起的噪声和另一方寄生电容Cs-netB所引起的噪声以相互抵消的方式起作用。例如,在图25的时刻t1,寄生电容Cs-netB(k-1)引起的噪声与寄生电容Cs-netB(k)引起的噪声相互抵消,寄生电容Cs-netB(k+1)所引起的噪声与寄生电容Cs-netB(k+2)所引起的噪声相互抵消。因而,在本实施方式中,即使netB与数据线SL交叉,噪声也不易附于数据线SL所传送的数据信号。
[第3实施方式的应用例1]
在本应用例中,如图26所示,在相邻的2个栅极线GL(k)和栅极线GL(k-1)之间,分散配置有构成栅极驱动器11(k)的各元件。在相邻的2个栅极线GL(k+2)和栅极线GL(k+1)之间,分散配置有构成栅极驱动器11(k+2)的各元件。此外,图26的字母A~C、F~J与图4所示的TFT-A~TFT-C、TFT-F~TFT-J对应。在图26中,省略TFT-D和TFT-E的图示。
构成栅极驱动器11(k)的各元件和构成栅极驱动器11(k+2)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k+2)的TFT-A~TFT-J连接。
在本应用例中,在相邻的2个栅极线GL(k-1)和栅极线GL(k-2)之间,分散配置有构成栅极驱动器11(k-1)的各元件。在相邻的2个栅极线GL(k+1)和栅极线GL(k)之间,分散配置有构成栅极驱动器11(k+1)的各元件。
构成栅极驱动器11(k-1)的各元件和构成栅极驱动器11(k+1)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k-1)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k+1)的TFT-A~TFT-J连接。
构成栅极驱动器11(k)、11(k+2)的各元件和构成栅极驱动器11(k-1)、11(k+1)的各元件配置于不同列的像素PIX。
在本应用例中,netB(k-1)、netB(k)、netB(k+1)和netB(k+2)的电位如图25所示。因此,在这种状态下,对于与netB(k+2)及netB(k)交叉的源极线SL所传送的数据信号,形成于netB(k+2)与源极线SL的交点的寄生电容Cs-netB所引起的噪声和形成于netB(k)与源极线SL的交点的寄生电容Cs-netB所引起的噪声以相互增强的方式起作用。对于与netB(k+1)及netB(k-1)交叉的源极线SL所传送的数据信号,形成于netB(k+1)与源极线SL的交点的寄生电容Cs-netB所引起的噪声与形成于netB(k-1)与源极线SL的交点的寄生电容Cs-netB所引起的噪声以相互增强的方式起作用。
因此,在本应用例中,如图26A所示,使netB(k-1)和netB(k+1)延长而如用单点划线包围的部分所示与netB(k)及netB(k+2)所交叉的源极线SL交叉。使netB(k)和netB(k+2)延长而如用单点划线包围的部分所示与netB(k-1)及netB(k+1)所交叉的源极线SL交叉。即,如图24所示,,使netB(k-1)、netB(k)、netB(k+1)及netB(k+2)与1个源极线SL交叉。由此,与第3实施方式同样,即使netB与数据线SL交叉,噪声也不易附于数据线SL所传送的数据信号。
[第4实施方式]
在第1实施方式中,说明了从传送时钟信号CKA、CKB的配线15L延伸出的配线17A、17B与源极线SL交叉的情况。在第4实施方式中,说明netB与源极线SL交叉时的噪声对策。
[栅极驱动器的配置]
一边参照图27,一边说明显示区域内的栅极驱动器11的配置。图27是表示显示区域内的栅极驱动器11的配置的示意图。此外,图27的字母A~C、F~J与图4所示的TFT-A~TFT-C、TFT-F~TFT-J对应。在图27中,省略TFT-D和TFT-E的图示。
在相邻的2个栅极线GL(k)和栅极线GL(k-1)之间,分散配置有构成栅极驱动器11(k)的各元件。在相邻的2个栅极线GL(k+2)和栅极线GL(k+1)之间,分散配置有构成栅极驱动器11(k+2)的各元件。
构成栅极驱动器11(k)的各元件和构成栅极驱动器11(k+2)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k+2)的TFT-A~TFT-J连接。
虽未图示,但在相邻的2个栅极线GL(k-1)和栅极线GL(k-2)之间,分散配置有构成栅极驱动器11(k-1)的各元件。在相邻的2个栅极线GL(k+1)和栅极线GL(k)之间,分散配置有构成栅极驱动器11(k+1)的各元件。
虽未图示,但构成栅极驱动器11(k-1)的各元件和构成栅极驱动器11(k+1)的各元件配置于相同列的像素PIX。构成栅极驱动器11(k-1)的TFT-A~TFT-J经由配线15L与构成栅极驱动器11(k+1)的TFT-A~TFT-J连接。
构成栅极驱动器11(k)、11(k+2)的各元件和构成栅极驱动器11(k-1)、11(k+1)的各元件配置于不同列的像素PIX。
如图27A所示,栅极驱动器11(k)的netB(以下设为netB(k))与源极线SL交叉。栅极驱动器11(k+2)的netB(以下设为netB(k+2))与源极线SL交叉。即,在本实施方式中,如图28所示,在netB(k)与源极线SL的交点以及netB(k+2)与源极线SL的交点形成有寄生电容Cs-netB
虽未图示,但栅极驱动器11(k-1)的netB(以下设为netB(k-1))与源极线SL交叉。栅极驱动器11(k+1)的netB(以下设为netB(k+1))与源极线SL交叉。即,在本实施方式中,在netB(k-1)与源极线SL的交点以及netB(k+1)与源极线SL的交点形成有寄生电容Cs-netB
在本实施方式中,netB(k)和netB(k+2)的电位如图29所示。因此,在这种状态下,对于与netB(k+2)及netB(k)交叉的源极线SL所传送的数据信号,形成于netB(k+2)与源极线SL的交点的寄生电容Cs-netB所引起的噪声和形成于netB(k)与源极线SL的交点的寄生电容Cs-netB所引起的噪声以相互增强的方式起作用。同样,对于与netB(k+1)及netB(k-1)交叉的源极线SL所传送的数据信号,形成于netB(k+1)与源极线SL的交点的寄生电容Cs-netB所引起的噪声和形成于netB(k-1)与源极线SL的交点的寄生电容Cs-netB所引起的噪声以相互增强的方式起作用。
因此,在本实施方式中,如图27A所示,在相邻的2个栅极线GL(k)、GL(k+1)之间以及相邻的2个栅极线GL(k-1)、GL(k-2)之间形成配线19A。配线19A从传送时钟信号CKA的配线15L延伸出。配线19A与netB(k+2)及netB(k)所交叉的源极线SL交叉。由此,如在图29中用虚线包围的部分所示,仅1个配线19A所引起的噪声附于与netB(k+2)及netB(k)交叉的源极线SL所传送的数据信号。即,在本实施方式中,即使netB与数据线SL交叉,噪声也不易附于数据线SL所传送的数据信号。
[第4实施方式的应用例]
在本应用例中,如图30A所示,在netB(1)和netB(3)之间、netB(3)和netB(5)之间以及netB(5)和netB(7)之间形成有配线19A。配线19A从传送时钟信号CKA的配线15L延伸,与传送数据信号的源极线SL交叉。由netB(1)、netB(3)、netB(5)、netB(7)以及3个配线19A形成1个配线群21A。
在本应用例中,如图30B所示,在netB(2)和netB(4)之间、netB(4)和netB(6)之间以及netB(6)和netB(8)之间形成有配线19B。配线19B从传送时钟信号CKB的配线15L延伸,与传送数据信号的源极线SL交叉。由netB(1)、netB(3)、netB(5)、netB(7)以及3个配线19B形成1个配线群21B。
此外,在图30A和图30B中,表示出源极线SL是相同源极线的情况。即,在本应用例中,8个netB、3个配线19A及3个配线19B与1个源极线SL交叉。
图31是表示netB的电位与时钟信号CKA、CKB的关系的时序图。此外,图31的上段表示配线群21A的netB的电位与时钟信号CKA的关系。图31的下段表示配线群21B的netB的电位与时钟信号CKB的关系。
如图31所示,在配线群21A中,在显示期间内的时刻t1和时刻t2,netB(3)的电位未变化。因此,在时刻t1和时刻t2,噪声抵消。在时刻t3和时刻t4,netB(5)的电位未变化。因此,在时刻t3和时刻t4,噪声抵消。在时刻t5和时刻t6,netB(7)的电位未变化。因此,在时刻t5和时刻t6,噪声抵消。在时刻t7和t8,如用虚线包围的部分所示,仅netB(7)的电位变化所引起的噪声附于源极线SL所传送的数据信号。
如图31所示,在配线群21B中,在显示期间内的时刻t1,netB(2)的电位未变化。因此,在时刻t1,噪声抵消。在时刻t2和时刻t3,netB(4)的电位未变化。因此,在时刻t2和时刻t3,噪声抵消。在时刻t4和时刻t5,netB(6)的电位未变化。因此,在时刻t4和时刻t5,噪声抵消。在时刻t6和t7,netB(8)的电位未变化。因此,噪声抵消。在时刻t8,如用虚线包围的部分所示,仅netB(8)的电位变化所引起的噪声附于源极线SL所传送的数据信号。
因而,在本应用例中,与第4实施方式同样,即使netB与数据线SL交叉,噪声也不易附于数据线SL所传送的数据信号。
[第5实施方式]
在第1实施方式中,说明了从传送时钟信号CKA、CKB的配线15L延伸出的配线17A、17B与源极线SL交叉的情况。在第5实施方式中,说明在源极线SL和配线15L之间形成的寄生电容所引起的噪声的对策。
图32是表示配线15L的配置例的示意图。配线15L配置于与相邻的2个源极线SL的距离大致相同的位置。在该情况下,能够将形成于一方源极线SL和配线15L之间的寄生电容与形成于另一方源极线SL和配线15L之间的寄生电容设为相同。因此,能够降低这些寄生电容所引起的噪声。此外,源极线SL和配线15L也可以如图33所示而弯曲。
[第6实施方式]
在第1实施方式中,说明了从传送时钟信号CKA、CKB的配线15L延伸出的配线17A、17B与源极线SL交叉的情况。在第6实施方式中,说明传送时钟信号CKA、CKB的配线15L与辅助电容配线交叉的情况。
图34表示液晶的动作模式为VA方式时的像素的等价电路。在VA方式中,如图34所示,形成有辅助电容配线70。
辅助电容配线70与像素电极72之间形成辅助电容74。辅助电容74在显示图像时存储用于将像素电极72的电位维持为期望的电位的电荷。用于将电荷存储于辅助电容74的电位提供到辅助电容配线70。
辅助电容配线70与传送时钟信号CKA的配线15L及传送时钟信号CKB的配线15L交叉。在传送时钟信号CKA的配线15L与辅助电容配线70的交点形成寄生电容Csl-cl(A)。在传送时钟信号CKB的配线15L与辅助电容配线70的交点形成寄生电容Csl-cl(B)
在本实施方式中,关于辅助电容配线70,以满足以下的式(13)的方式设定时钟信号CKA的振幅即传送时钟信号CKA的配线15L的电位的变化量ΔV(A)、时钟信号CKB的振幅即传送时钟信号CKB的配线15B的电位的变化量ΔV(B)、寄生电容Csl-cl(A)以及寄生电容Csl-cl(B)
[数学式13]
∑Csl-cl(A)ΔV(A)+∑Csl-cl(B)ΔV(B)=0 (13)
在本实施方式中,ΔV(A)与ΔV(B)是相同的大小。Csl-cl(A)与Csl-cl(B)是相同的大小。因而,将寄生电容Csl-cl(A)的数量与寄生电容Csl-cl(B)的数量、即相对于1个辅助电容配线70而传送时钟信号CKA的配线15L所交叉的次数与传送时钟信号CKB的配线15L所交叉的次数设为相同,由此,寄生电容Csl-cl(A)所引起的噪声与寄生电容Csl-cl(B)所引起的噪声相互抵消。其结果是,噪声不易叠加到对与传送时钟信号CKA的配线15L及传送时钟信号CKB的配线15L交叉的辅助电容配线70施加的电位。
在此,辅助电容配线70的电位经由辅助电容74对像素电极72的电位产生影响。因此,若噪声不易叠加到辅助电容配线70的电位,则像素电极72的电位不易受到噪声的影响。即,施加到液晶层的电压不易受到噪声的影响。
[第7实施方式]
在第1实施方式中,说明了从传送时钟信号CKA、CKB的配线15L延伸出的配线17A、17B与源极线SL交叉的情况。在第7实施方式中,说明传送时钟信号CKA、CKB的配线15L与共用配线交叉的情况。
图35表示液晶的动作模式为IPS方式或者FFS方式时的像素的等价电路。在这些方式中,如图35所示,形成有共用配线80。
共用配线80形成于有源矩阵基板20a。共用配线80与共用电极电连接。共用电极与像素电极84之间形成横电场。共用配线80与像素电极84之间形成像素电容86。像素电容86在显示图像时存储用于将像素电极84的电位维持为期望的电位的电荷。用于将电荷存储于像素电容86的电位提供到共用配线80。
共用配线80与传送时钟信号CKA的配线15L及传送时钟信号CKB的配线15L交叉。在传送时钟信号CKA的配线15L与共用配线80的交点形成寄生电容Cc-cl(A)。在传送时钟信号CKB的配线15L与共用配线80的交点形成寄生电容Cc-cl(B)
在本实施方式中,关于共用配线80,以满足以下的式(14)的方式设定时钟信号CKA的振幅即传送时钟信号CKA的配线15L的电位的变化量ΔV(A)、时钟信号CKB的振幅即传送时钟信号CKB的配线15B的电位的变化量ΔV(B)、寄生电容Cc-cl(A)以及寄生电容Cc-cl(B)
[数学式14]
∑Cc-cl(A)ΔV(A)+∑Cc-cl(B)ΔV(B)=0 (14)
在本实施方式中,ΔV(A)与ΔV(B)是相同的大小。Cc-cl(A)与Cc-cl(B)是相同的大小。因而,将寄生电容Cc-cl(A)的数量与寄生电容Cc-cl(B)的数量、即相对于1个共用配线80而传送时钟信号CKA的配线15L所交叉的次数与传送时钟信号CKB的配线15L所交叉的次数设为相同,由此,寄生电容Cc-cl(A)所引起的噪声与寄生电容Cc-cl(B)所引起的噪声相互抵消。其结果是,噪声不易叠加到对与传送时钟信号CKA的配线15L及传送时钟信号CKB的配线15L交叉的共用配线80施加的电位。
在此,共用配线80的电位经由液晶层82和像素电容86对像素电极84的电位产生影响。因此,若噪声不易叠加到共用配线80的电位,则像素电极84的电位不易受到噪声的影响。即,施加到液晶层82的电压不易受到噪声的影响。
[第7实施方式的应用例]
如图35所示,共用配线80形成于有源矩阵基板20a,与像素电极84之间形成像素电容86。因此,共用配线80由透明的导电膜形成。
在此,如图36A所示,在共用配线80仅包括透明的导电层80A的情况下,共用配线80的表面电阻变大。因此,如图36B所示,有时电位的变动会止于局部而无法将相位相互相反的噪声抵消。
因此,在本应用例中,如图37A所示,共用配线80具备透明的导电层80A和多个金属配线80B。导电层80A例如是氧化铟锡膜。金属配线80B形成为与导电层80A相接。金属配线80B具有比导电层80A高的导电率,例如包括铝等金属。金属配线80B沿着共用配线80延伸。即,金属配线80B沿着导电层80A延伸。多个金属配线80B在导电层80A的宽度方向(共用配线80的宽度方向)以规定的间隔排列。
在本应用例中,能够降低共用配线80的表面电阻。其结果是,能够避免在共用配线80中电位的变动止于局部,能够将相位相互相反的噪声抵消。
[第8实施方式]
一边参照图38和图39,一边说明本发明的第8实施方式。切换时钟信号CKA和时钟信号CKB时的波形也可以是图38所示的波形。这种波形可通过例如图39所示的电路90来实现。
电路90配置于显示控制电路4(参照图3)内。电路90包括生成部92、信号供应线941、信号供应线942、开关94A、开关94B、端子94C、端子94D、连接线98、电阻98A、开关98B以及控制部100。
生成部92生成时钟信号CKA和时钟信号CKB。生成部92连接着信号供应线941和信号供应线942。
信号供应线941连接着端子94C。端子94C连接到传送时钟信号CKA的配线15L。信号供应线941配置有开关94A。开关94A切换传送时钟信号CKA的配线15L与生成部92电连接的状态和未连接的状态。
信号供应线942连接着端子94D。端子94D连接到传送时钟信号CKB的配线15L。信号供应线942配置有开关94B。开关94B切换传送时钟信号CKB的配线15L与生成部92电连接的状态和未连接的状态。
连接线98将信号供应线941与信号供应线942连接。连接线98配置有电阻98A和开关98B。开关98B切换信号供应线941与信号供应线942电连接的状态和未连接的状态。
控制部100控制开关94A、开关94B和开关98B的动作。具体地说,如下所示。
在切换时钟信号CKA和时钟信号CKB的相位的定时,设为传送时钟信号CKA的配线15L及传送时钟信号CKB的配线15L未与生成部92电连接的状态。另外,设为信号供应线941与信号供应线942电连接的状态。
在切换时钟信号CKA和时钟信号CKB的相位的定时以外,设为传送时钟信号CKA的配线15L及传送时钟信号CKB的配线15L与生成部92电连接的状态。另外,设为信号供应线941未与信号供应线942电连接的状态。
在本实施方式中,通过使电荷在信号供应线941和信号供应线942之间移动,能够辅助时钟信号CKA和时钟信号CKB的相位的切换。因此,能够抑制电力的消耗。
以上说明了本发明的实施方式,但上述实施方式不过是用于实施本发明的示例。因而,本发明不限于上述实施方式,能够在不脱离其宗旨的范围内将上述实施方式适当变形或者组合而实施。

Claims (12)

1.一种显示装置,在显示区域中显示图像,其特征在于,具备:
多个信号线,其被提供有助于上述图像的显示的电位;
多个栅极线,其独立于上述多个信号线而设置;以及
驱动部,其连接到上述多个栅极线,控制上述多个栅极线的电位,
上述驱动部包括:
多个栅极驱动器,其配置于上述显示区域内,上述多个栅极线各自连接有至少1个上述栅极驱动器;以及
多个配线,其被提供用于使上述多个栅极驱动器中的任意一个动作的电位,与上述多个信号线中的任意一个交叉,
上述多个配线包括:
第1配线;以及
第2配线,其相对于与上述第1配线交叉的信号线,以与上述第1配线不同的位置交叉,
上述驱动部
在规定的定时切换上述第1配线的电位,
在切换上述第1配线的电位的定时,向与切换上述第1配线的电位的方向相反的方向切换上述第2配线的电位。
2.根据权利要求1所述的显示装置,
与上述第1配线及上述第2配线交叉的信号线是传送用于图像的显示的数据信号的数据线。
3.根据权利要求1或2所述的显示装置,还具备:
多个像素,其形成于上述显示区域内;
薄膜晶体管,其配置于上述多个像素中的每一像素;
像素电极,其连接到上述薄膜晶体管;以及
辅助电容配线,其与上述像素电极之间形成辅助电容,
与上述第1配线及上述第2配线交叉的信号线是上述辅助电容配线。
4.根据权利要求1或2所述的显示装置,还具备:
多个像素,其形成于上述显示区域内;
薄膜晶体管,其配置于上述多个像素中的每一像素;
像素电极,其连接到上述薄膜晶体管;以及
共用配线,其设置于形成有上述像素电极的基板,与上述像素电极之间形成像素电容,
与上述第1配线及上述第2配线交叉的信号线是上述共用配线。
5.根据权利要求4所述的显示装置,
上述共用配线包括:
透明导电层;以及
多个金属配线,其形成于上述透明导电层上,沿着上述共用配线延伸,且在上述共用配线的宽度方向以规定的间隔排列。
6.根据权利要求1~5中的任一项所述的显示装置,
在上述第1配线与上述第1配线所交叉的信号线的交点形成有第1寄生电容,
在上述第1配线所交叉的信号线与上述第2配线的交点形成有第2寄生电容,
上述第1寄生电容与上述第1配线的电位变化量的乘积、上述第2寄生电容与上述第2配线的电位变化量的乘积的总和的绝对值比上述第1寄生电容与上述第1配线的电位变化量的乘积的绝对值或者上述第2寄生电容与上述第2配线的电位变化量的乘积的绝对值小。
7.根据权利要求1~5中的任一项所述的显示装置,
上述多个配线包括与上述第1配线为相同数量的上述第2配线。
8.根据权利要求1~5中的任一项所述的显示装置,
上述驱动部还包括:
信号供应部,其对上述多个栅极驱动器各自供应第1时钟信号以及与上述第1时钟信号相位相反的第2时钟信号;
多个第1时钟信号线,其传送上述第1时钟信号;以及
多个第2时钟信号线,其传送上述第2时钟信号,
连接到上述多个栅极驱动器中的任意一个栅极驱动器的第1时钟信号线包括与上述多个信号线中的任意一个信号线交叉的第1配线部,
连接到上述多个栅极驱动器中的任意一个栅极驱动器的第2时钟信号线包括第2配线部,上述第2配线部相对于上述第1配线部所交叉的信号线,以与上述第1配线部不同的位置交叉,
上述第1配线部是上述第1配线,
上述第2配线部是上述第2配线。
9.根据权利要求8所述的显示装置,
上述信号供应部具备:
生成部,其生成上述第1时钟信号和上述第2时钟信号;
第1信号供应线,其将上述多个第1时钟信号线中的任意一个与上述生成部连接,传送上述第1时钟信号;
第1开关,其配置于上述第1信号供应线,切换上述第1时钟信号线与上述生成部电连接的状态和未连接的状态;
第2信号供应线,其将上述多个第2时钟信号线中的任意一个与上述生成部连接,传送上述第2时钟信号;
第2开关,其配置于上述第2信号供应线,切换上述第2时钟信号线与上述生成部电连接的状态和未连接的状态;
连接线,其将上述第1信号供应线与上述第2信号供应线连接;
电阻,其配置于上述连接线;
第3开关,其配置于上述连接线,切换上述第1信号供应线与上述第2信号供应线电连接的状态和未连接的状态;以及
控制部,其控制上述第1开关、上述第2开关和上述第3开关的动作,在切换上述第1时钟信号和上述第2时钟信号的相位的定时,设为上述第1时钟信号线及上述第2时钟信号线未与上述生成部电连接且第1信号供应线与第2信号供应线电连接的状态,在切换上述第1时钟信号和上述第2时钟信号的相位的定时以外,设为上述第1时钟信号线及上述第2时钟信号线与上述生成部电连接且上述第1信号供应线未与上述第2信号供应线电连接的状态。
10.根据权利要求1~5中的任一项所述的显示装置,
上述多个配线还包括:
第3配线,其相对于上述第1配线及上述第2配线所交叉的信号线,以与上述第1配线及上述第2配线不同的位置交叉,
在上述第1配线所交叉的信号线与上述第1配线的交点形成有第1寄生电容,
在上述第1配线所交叉的信号线与上述第2配线的交点形成有第2寄生电容,
在上述第1配线所交叉的信号线与上述第3配线的交点形成有第3寄生电容,
上述多个栅极驱动器包括:
第1栅极驱动器,其连接到上述多个栅极线中的任意一个,包括上述第1配线;
第2栅极驱动器,其连接到与连接有上述第1栅极驱动器的栅极线不同的栅极线,包括上述第2配线;以及
第3栅极驱动器,其连接到与连接有上述第1栅极驱动器的栅极线及连接有上述第2栅极驱动器的栅极线不同的栅极线,包括上述第3配线,
上述驱动部
降低上述第1配线的电位,
在降低上述第1配线的电位的定时,提高上述第2配线的电位,在降低上述第1配线的电位的定时,提高上述第3配线的电位,上述第1寄生电容与上述第1配线的电位变化量的乘积、上述第2寄生电容与上述第2配线的电位变化量的乘积、以及上述第3寄生电容与上述第3配线的电位变化量的乘积的总和的绝对值比上述第1寄生电容与上述第1配线的电位变化量的乘积的绝对值、上述第2寄生电容与上述第2配线的电位变化量的乘积的绝对值以及上述第3寄生电容与上述第3配线的电位变化量的乘积的绝对值中的任意一个小。
11.根据权利要求1~5中的任一项所述的显示装置,
上述多个配线包括配线群,
上述配线群包括N个上述第1配线和(N-1)个上述第2配线,
上述驱动部
对于N个上述第1配线中的任意一个,在其余的上述第1配线和上述第2配线中切换电位的定时,不切换电位。
12.根据权利要求1~5中的任一项所述的显示装置,
上述驱动部还包括:
信号供应部,其对上述多个栅极驱动器各自供应时钟信号;以及
多个时钟信号线,其传送上述时钟信号,
上述多个信号线在规定的方向排列配置,
上述多个时钟信号线各自包括配置于在上述规定的方向相邻的2个信号线之间的信号线部,
在上述规定的方向上,上述相邻的2个信号线中的一方信号线与上述信号线部的间隔距离和上述相邻的2个信号线中的另一方信号线与上述信号线部的间隔距离相同。
CN201580022812.9A 2014-04-28 2015-04-27 显示装置 Active CN106233368B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014093174 2014-04-28
JP2014-093174 2014-04-28
PCT/JP2015/062715 WO2015166920A1 (ja) 2014-04-28 2015-04-27 表示装置

Publications (2)

Publication Number Publication Date
CN106233368A true CN106233368A (zh) 2016-12-14
CN106233368B CN106233368B (zh) 2019-03-12

Family

ID=54358647

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580022812.9A Active CN106233368B (zh) 2014-04-28 2015-04-27 显示装置

Country Status (5)

Country Link
US (1) US10121440B2 (zh)
JP (1) JP6515090B2 (zh)
CN (1) CN106233368B (zh)
TW (1) TWI599832B (zh)
WO (1) WO2015166920A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107831624A (zh) * 2017-07-04 2018-03-23 友达光电股份有限公司 液晶显示面板与液晶显示装置
CN109785805A (zh) * 2017-11-14 2019-05-21 夏普株式会社 扫描线驱动电路及具备其的显示装置
CN112164367A (zh) * 2020-03-26 2021-01-01 友达光电股份有限公司 显示面板
WO2022204887A1 (zh) * 2021-03-29 2022-10-06 京东方科技集团股份有限公司 显示面板及显示装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102481785B1 (ko) * 2015-12-30 2022-12-26 엘지디스플레이 주식회사 액정표시장치
WO2018181266A1 (ja) * 2017-03-30 2018-10-04 シャープ株式会社 アクティブマトリクス基板、及びそれを備えた表示装置
US11430377B2 (en) * 2018-06-29 2022-08-30 Kyocera Corporation Display device
EP4068262A4 (en) * 2019-11-27 2022-12-28 BOE Technology Group Co., Ltd. DISPLAY SUBSTRATE AND DISPLAY DEVICE
CN114207699B (zh) * 2020-06-18 2024-01-30 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1242842A (zh) * 1997-10-31 2000-01-26 精工爱普生株式会社 电气光学装置及电子设备
CN101965607A (zh) * 2007-12-28 2011-02-02 夏普株式会社 辅助电容配线驱动电路和显示装置
JP2012089592A (ja) * 2010-10-18 2012-05-10 Kyocera Corp 光電変換装置および光電変換モジュール
WO2012086493A1 (ja) * 2010-12-20 2012-06-28 シャープ株式会社 光センサ付き表示装置およびこれを用いた画像読み取り方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11184406A (ja) 1997-12-24 1999-07-09 Sony Corp 液晶ディスプレイ装置
GB0119653D0 (en) 2001-08-11 2001-10-03 Koninl Philips Electronics Nv Active matrix display device
JP5299730B2 (ja) * 2006-10-13 2013-09-25 Nltテクノロジー株式会社 表示装置
US8976103B2 (en) * 2007-06-29 2015-03-10 Japan Display West Inc. Display apparatus, driving method for display apparatus and electronic apparatus
JP2011164456A (ja) * 2010-02-12 2011-08-25 Casio Computer Co Ltd 回路基板及び発光装置並びに電子機器
WO2011145677A1 (ja) * 2010-05-20 2011-11-24 シャープ株式会社 タッチセンサ付き表示装置
JP2012083592A (ja) * 2010-10-13 2012-04-26 Hitachi Displays Ltd 光センサ内蔵表示装置
KR101794267B1 (ko) * 2011-01-13 2017-11-08 삼성디스플레이 주식회사 게이트 구동 회로 및 그것을 포함하는 표시 장치
KR102004397B1 (ko) * 2012-09-19 2019-07-29 삼성디스플레이 주식회사 표시 패널

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1242842A (zh) * 1997-10-31 2000-01-26 精工爱普生株式会社 电气光学装置及电子设备
CN101965607A (zh) * 2007-12-28 2011-02-02 夏普株式会社 辅助电容配线驱动电路和显示装置
JP2012089592A (ja) * 2010-10-18 2012-05-10 Kyocera Corp 光電変換装置および光電変換モジュール
WO2012086493A1 (ja) * 2010-12-20 2012-06-28 シャープ株式会社 光センサ付き表示装置およびこれを用いた画像読み取り方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107831624A (zh) * 2017-07-04 2018-03-23 友达光电股份有限公司 液晶显示面板与液晶显示装置
CN107831624B (zh) * 2017-07-04 2020-04-14 友达光电股份有限公司 液晶显示面板与液晶显示装置
CN109785805A (zh) * 2017-11-14 2019-05-21 夏普株式会社 扫描线驱动电路及具备其的显示装置
CN112164367A (zh) * 2020-03-26 2021-01-01 友达光电股份有限公司 显示面板
CN112164367B (zh) * 2020-03-26 2021-12-07 友达光电股份有限公司 显示面板
WO2022204887A1 (zh) * 2021-03-29 2022-10-06 京东方科技集团股份有限公司 显示面板及显示装置
GB2609152A (en) * 2021-03-29 2023-01-25 Boe Technology Group Co Ltd Display panel and display device

Also Published As

Publication number Publication date
TWI599832B (zh) 2017-09-21
CN106233368B (zh) 2019-03-12
US10121440B2 (en) 2018-11-06
WO2015166920A1 (ja) 2015-11-05
US20170047034A1 (en) 2017-02-16
JP6515090B2 (ja) 2019-05-15
TW201543124A (zh) 2015-11-16
JPWO2015166920A1 (ja) 2017-04-20

Similar Documents

Publication Publication Date Title
CN106233368B (zh) 显示装置
CN104795041B (zh) 一种阵列基板的驱动方法、阵列基板、显示面板和显示装置
CN104699347B (zh) 一种阵列基板、显示面板及电子设备
CN105810173B (zh) 多路复用型显示驱动电路
CN103439845B (zh) 画素数组、画素结构及画素结构的驱动方法
CN103777418B (zh) 一种阵列基板、液晶显示面板及显示装置
CN100458503C (zh) 液晶显示器件及其驱动方法
CN104699355A (zh) 一种自容式触摸显示面板及其阵列基板和触控装置
WO2015158097A1 (zh) 显示面板及其驱动方法、显示装置
CN108877683A (zh) 栅极驱动电路及驱动方法、显示装置、阵列基板制造方法
CN110308599A (zh) 一种阵列基板和显示面板
CN103426415B (zh) 一种液晶显示面板的驱动电路及波形驱动方法
CN106325609A (zh) 触控显示装置
CN103728751B (zh) 切换显示二维和三维影像的液晶显示器
CN102436103B (zh) 像素结构、主动阵列基板及液晶显示面板
CN109521609A (zh) 阵列基板、显示面板和显示装置
CN104391411A (zh) 一种液晶显示面板
CN103250202A (zh) 显示装置及其驱动方法
CN109062428A (zh) 驱动器集成电路及包括该驱动器集成电路的显示设备
CN106959781A (zh) 触控显示面板、驱动方法及触控显示装置
CN106066739A (zh) 阵列基板、包含其的显示面板和显示装置
CN103091920B (zh) 一种阵列基板及其驱动方法、显示装置
CN110599936B (zh) 一种显示面板、其显示检测方法及显示装置
CN107515689A (zh) 显示面板、显示设备和显示面板的驱动方法
CN107516487A (zh) 显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant