CN109585269A - 一种利用二维晶体过渡层制备半导体单晶衬底的方法 - Google Patents
一种利用二维晶体过渡层制备半导体单晶衬底的方法 Download PDFInfo
- Publication number
- CN109585269A CN109585269A CN201811330967.0A CN201811330967A CN109585269A CN 109585269 A CN109585269 A CN 109585269A CN 201811330967 A CN201811330967 A CN 201811330967A CN 109585269 A CN109585269 A CN 109585269A
- Authority
- CN
- China
- Prior art keywords
- dimensional crystal
- transition zone
- substrate
- crystal transition
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02041—Cleaning
- H01L21/02076—Cleaning after the substrates have been singulated
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02387—Group 13/15 materials
- H01L21/02389—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02469—Group 12/16 materials
- H01L21/02474—Sulfides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/7806—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices involving the separation of the active layers from a substrate
- H01L21/7813—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices involving the separation of the active layers from a substrate leaving a reusable substrate, e.g. epitaxial lift off
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Recrystallisation Techniques (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
本发明公开了一种利用二维晶体过渡层制备半导体单晶衬底的方法。本发明通过在半导体单晶厚膜结构与异质衬底之间引入二维晶体过渡层,利用原子层间分子力结合弱、易于破坏分离的特点,采用剥离方法实现半导体单晶厚膜结构与异质衬底的分离,得到大尺寸、高质量的自支撑半导体单晶衬底;能够根据二维晶体的厚度自主选择自剥离或机械剥离的方式,增加剥离工艺可控性,不会对半导体单晶厚膜结构造成损伤,成品率高,可重复性好;通过二维晶体层间弱分子力键合,部分释放异质衬底和半导体单晶厚膜结构间的失配应力,避免生长及降温时开裂;异质衬底可重复使用,工艺稳定,成本低廉;设备简单,易操作,适合产业化生产。
Description
技术领域
本发明涉及半导体单晶衬底的制备技术,具体涉及一种利用二维晶体过渡层制备半导体单晶衬底的方法。
背景技术
半导体薄膜光学和电学性质良好,使其在薄膜器件,特别是在高效率发光器件、光电转换器件、功率电子器件、集成电路和传感器件等领域具有极大的应用价值。近年来,半导体薄膜制备技术成为各国高技术产业战略性发展的核心,发展低成本、高质量的薄膜制备技术显得日益重要。
根据所用衬底不同,半导体薄膜制备技术可分为:同质外延和异质外延。异质外延即在异质衬底上外延半导体薄膜,该方法具有成本低、应用广泛、工艺兼容等优点。但是异质衬底和半导体薄膜间存在较大的晶格失配和热失配,使得沉积的半导体薄膜晶体质量较差,严重制约了半导体薄膜光电、电子器件性能。采用半导体单晶衬底同质外延半导体薄膜,具有原子级平整的表面形貌及较高的晶体质量,能够显著提高光电器件的发光效率、改善电子器件的漏电问题。以第三代半导体氮化镓GaN为例,在蓝宝石异质衬底上外延氮化镓GaN薄膜的位错密度高达109cm~2,而采用氮化镓GaN单晶衬底同质外延GaN基薄膜,位错密度可降至105cm-2。因此,低成本、高质量半导体单晶衬底的研发工作具有重要意义。
目前制备半导体薄膜单晶衬底的方法主要包括:熔体生长法和气相沉积法等。但是,前者或者需要高温高压设备,或者需要活性熔融体辅助,能耗和危险性较大。后者则存在半导体厚膜和异质衬底分离技术不成熟、成本较高等问题。
发明内容
针对以上现有技术中存在的问题,本发明提出了一种利用二维晶体过渡层制备半导体单晶衬底的方法,通过对二维晶体过渡层的材料选择和厚度调控,降低气相沉积法制备的半导体单晶厚膜结构的剥离难度并优化半导体单晶厚膜结构的晶体质量,从而获得低成本、高质量的自支撑半导体单晶衬底。
本发明的利用二维晶体过渡层制备半导体单晶衬底的方法,包括以下步骤:
1)根据半导体单晶厚膜结构的对称性选择二维晶体,二维晶体与半导体单晶厚膜结构具有相同的对称性;
2)在异质衬底上采用薄膜沉积法或者转移法沉积二维晶体,根据剥离方法确定二维晶体的沉积厚度,在异质衬底上形成二维晶体过渡层,构成二维晶体过渡层复合衬底;
3)对二维晶体过渡层复合衬底进行化学清洗预处理,使二维晶体过渡层的表面洁净;
4)在二维晶体过渡层复合衬底的上表面采用薄膜沉积法制备半导体单晶薄膜层,半导体单晶薄膜层具有与二维晶体相同的对称性;
5)利用厚膜沉积法在半导体单晶薄膜层上制备半导体单晶厚膜层,通过应力控制方法控制半导体单晶厚膜层的厚度,从而在二维晶体过渡层复合衬底上形成半导体单晶厚膜结构,半导体单晶厚膜结构具有与二维晶体相同的对称性;
6)根据步骤2)中二维晶体过渡层的厚度,采用相应的剥离方法,将半导体单晶厚膜结构与异质衬底分离;
7)化学清洗处理后获得自支撑半导体单晶衬底。
其中,在步骤1)中,二维晶体是指:晶体原子层内的原子间采用共价键结合,不易断裂;原子层间采用分子力(范德华力)结合,易于断裂,并且二维晶体在大尺度上原子的有序排列,更有利于提高半导体单晶厚膜结构的质量。二维晶体采用具有三方或六方晶格对称性的材料,采用六方氮化硼h-BN、石墨烯Graphene和过渡金属硫化物TMDs中的一种。
在步骤2)中,二维晶体过渡层的厚度为1~100nm;根据步骤6)中采用的剥离方法确定,如果采用自剥离,则厚度小于3nm,利用热应力破坏二维晶体过渡层,剥离半导体单晶厚薄;如果采用机械剥离,则厚度为3~100nm,通过外加机械力破坏二维晶体过渡层,剥离半导体单晶厚薄。薄膜沉积法采用分子束外延法MBE、化学气相沉积法CVD、磁控溅射、脉冲激光沉积PLD和金属有机物化学气相沉积MOCVD中的一种;转移法是指将制备的二维晶体过渡层从其他衬底转移到异质衬底上。异质衬底采用蓝宝石、硅和金属中的一种。
在步骤3)中,化学清洗预处理化学清洗和高温烘烤,除去二维晶体过渡层表面的杂质原子,使二维晶体过渡层的表面洁净。
在步骤4)中,半导体单晶薄膜层为半导体单晶薄膜、半导体低温缓冲层或者超晶格结构;当异质衬底和半导体单晶薄膜层之间的晶格失配大于10%,外延10~100nm的半导体低温缓冲层或者超晶格结构,能够部分释放半导体单晶薄膜层和异质衬底之间的失配应力,提高半导体单晶薄膜层的晶体质量。
在步骤5)中,厚膜沉积法采用氢化物气相外延HVPE、物理气相输运PVT和化学气相输运CVT中的一种。厚膜沉积法在半导体单晶薄膜层上制备的半导体单晶厚膜层的厚度为异质衬底的0.2~1.5倍。为了防止半导体单晶厚膜层制备过程中开裂,采用渐变调制或周期调制的方法降低半导体单晶厚膜层中的应力。
在步骤6)中,剥离方法采用自剥离或机械剥离;当二维晶体过渡层的厚度小于3nm时,采用基于二维晶体过渡层的自剥离:在气相外延法降温过程中利用局域热应力自发破坏二维晶体过渡层,实现异质衬底与半导体单晶厚膜结构的分离;当二维晶体过渡层的厚度在3~100nm之间时,采用基于二维晶体过渡层的机械剥离:将半导体单晶厚膜结构的上表面与异质衬底的下表面通过粘结剂固定在固体硬物上,然后施加方向相反的水平作用力,通过破坏二维晶体过渡层的方式实现异质衬底与半导体单晶厚膜结构的分离。固体硬物采用玻璃、金属、陶瓷和塑料中的一种或多种;粘接剂采用石蜡、金属或胶。
在步骤7)中,化学清洗处理包括有机清洗和超声,除去残留在半导体单晶厚膜结构表面的二维晶体过渡层,或者除去残留在半导体单晶厚膜结构表面的二维晶体过渡层和粘结剂。本发明的优点:
本发明通过在半导体单晶厚膜结构与异质衬底之间引入二维晶体过渡层,利用二维晶体过渡层原子层间分子力结合弱、易于破坏分离的特点,采用剥离方法实现半导体单晶厚膜结构与异质衬底的分离,得到大尺寸、高质量的自支撑半导体单晶衬底;通过对二维晶体过渡层厚度的合理设计,能够自主选择自剥离或机械剥离的方式,增加剥离工艺可控性;通过破坏二维晶体过渡层的方式实现异质衬底与半导体单晶厚膜结构分离,不会对半导体单晶厚膜结构造成损伤,成品率高,可重复性好;预沉积的二维晶过渡层能够通过层间弱分子力键合,部分释放异质衬底和半导体单晶厚膜结构间的失配应力,避免半导体单晶厚膜结构生长及降温时开裂;异质衬底可重复使用,无需复杂的激光剥离或者光刻,工艺稳定,成本低廉;设备简单,不需要在反应室中增加原位刻蚀等部件,易操作,适合产业化生产。
附图说明
图1至图6为本发明的利用二维晶体过渡层制备半导体单晶衬底的方法的实施例的流程图。
具体实施方式
下面结合附图,通过具体实施例,进一步阐述本发明。
实施例一
在本实施例中,二维晶体过渡层2为二硫化钼MoS2薄膜,制备方法为化学气相沉积CVD,异质衬底1为c面蓝宝石;半导体单晶薄膜层为氮化镓GaN单晶薄膜,制备方法为分子束外延MBE;半导体单晶厚膜层为氮化镓GaN厚膜,制备方法为氢化物气相外延HVPE,剥离方法为自剥离。
本实施例的利用二维晶体过渡层制备半导体氮化镓GaN单晶衬底的方法,包括以下步骤:
1)根据半导体单晶厚膜层的氮化镓GaN的对称性,选择二维晶体为二硫化钼MoS2;
2)采用化学气相沉积CVD在c面蓝宝石的异质衬底1的上表面预沉积二硫化钼MoS2的二维晶体过渡层2:首先用丙酮、酒精和去离子水清洗蓝宝石衬底,将清洗过的蓝宝石衬底放入化学气相沉积CVD反应室中,在蓝宝石的上表面生长二硫化钼MoS2薄膜,厚度在1-3nm之间,生长温度在700~1000℃之间,获得二维晶体过渡层复合衬底,如图1所示;
3)将二维晶体过渡层复合衬底放入分子束外延MBE反应室中生长氮化镓GaN薄膜,形成氮化镓GaN单晶薄膜的半导体单晶薄膜层3:首先在450~600℃低温区沉积2-30nm的低温缓冲层,然后在900~1100℃高温区间沉积200~1000nm的高温外延层,最终形成氮化镓GaN单晶薄膜,如图2所示;
4)对含有氮化镓GaN单晶薄膜的二维晶体过渡层复合衬底进行化学清洗预处理,包括有机清洗和氧化层的去除;
5)在氢化物气相外延HVPE反应室中进行氮化镓GaN厚膜生长,形成氮化镓GaN厚膜的半导体单晶厚膜层4:生长过程中需采用渐变调制加周期调制的方法的应力控制技术防止氮化镓GaN单晶厚膜中裂纹的产生,同时保证高的晶体质量和表面质量,氮化镓GaN单晶厚膜的厚度为100~600μm,氮化镓GaN单晶薄膜的半导体单晶薄膜层3和氮化镓GaN厚膜的半导体单晶厚膜层4构成半导体单晶厚膜结构,如图3所示;
6)通过氢化物气相外延HVPE快速降温技术,利用异质衬底、二维晶体过渡层和氮化镓GaN厚膜间热膨胀系数不同,将热应力局域在二维晶体过渡层二硫化钼MoS2薄膜中,利用局域热应力破坏二维晶体过渡层二硫化钼MoS2层间弱的分子力连接,实现异质衬底和氮化镓GaN厚膜的分离,获得自支撑的GaN厚膜。如图4所示;
7)将获得的氮化镓GaN厚膜,进行化学清洗和超声,除去残留在半导体单晶厚膜结构表面的二维晶体过渡层,获得2英寸的自支撑氮化镓GaN单晶衬底,如图5所示。
在本实施例中,二维晶体过渡层采用二硫化钼MoS2薄膜,由于二维晶体过渡层二硫化钼MoS2原子层间分子力结合弱,易于破坏并实现衬底和氮化镓GaN厚膜的分离,测试发现自剥离氮化镓GaN厚膜的尺寸控制能力和成品率显著提高。
实施例二
本实施例中,二维晶体过渡层2为六方氮化硼h-BN,制备方法为分子束外延MBE,异质衬底1采用硅衬底Si(111);半导体单晶薄膜层3为氮化铝AlN薄膜,制备方法为金属有机物化学气相沉积MOCVD;半导体单晶厚膜层4为氮化铝AlN,制备方法为物理气相输运PVT,剥离方法为机械剥离。
本实施例的利用二维晶体过渡层制备半导体氮化铝AlN单晶衬底的制备方法,包括以下步骤:
1)根据半导体单晶厚膜层的氮化铝AlN的对称性,选择二维晶体为六方氮化硼h-BN;
2)采用分子束外延MBE在Si(111)的异质衬底1的上表面预沉积六方氮化硼h-BN薄膜的二维晶体过渡层2:首先用丙酮、酒精和去离子水清洗硅衬底Si(111)的上表面,将清洗过的硅衬底Si(111)放入分子束外延MBE中,在硅衬底Si(111)的表面沉积六方氮化硼h-BN薄膜,厚度在10~30nm之间,生长温度在800~1000℃之间,获得二维晶体过渡层复合衬底,如图1所示;
3)将二维晶体过渡层复合衬底放入金属有机物气相外延MOCVD反应室中生长氮化铝AlN薄膜,形成氮化铝AlN薄膜的半导体单晶薄膜层3:升温到900~1100℃之间高温生长氮化铝AlN薄膜,厚度为1μm,如图2所示;
4)对含有氮化铝AlN薄膜的二维晶体过渡层复合衬底进行表面处理,包括有机清洗和氧化层的去除;
5)在物理气相输运PVT反应室中进行氮化铝AlN厚膜生长,形成氮化铝AlN厚膜的半导体单晶厚膜层4:生长过程中需采用渐变调制加周期调制的方法的应力控制技术,防止氮化铝AlN单晶厚膜中裂纹的产生,同时保证高的晶体质量和表面质量。氮化铝AlN单晶厚膜的厚度达到100~600μm,氮化铝AlN薄膜的半导体单晶薄膜层3和氮化铝AlN厚膜的半导体单晶厚膜层4构成半导体单晶厚膜结构,如图3所示;
6)通过机械剥离技术实现氮化铝AlN厚膜与硅衬底的分离:将氮化镓厚膜和硅下表面用粘结剂5固定到固体硬物6上,通过在固体硬物上施加方向相反水平作用力实现硅衬底和氮化铝AlN厚膜的分离,如图6所示;
7)将获得的氮化铝AlN单晶衬底,进行化学清洗和超声,除去残留在半导体单晶厚膜结构表面的二维晶体过渡层和粘结剂,获得2英寸的自支撑氮化铝AlN单晶衬底,如图5所示。
在本实施例中,二维晶体过渡层采用六方氮化硼h-BN薄膜。由于二维晶体过渡层层间分子力弱,极大降低了机械剥离难度。在二维晶体过渡层上制备氮化铝AlN单晶衬底,由于硅衬底和氮化铝AlN厚膜间晶格失配和热失配得到抑制,X射线衍射XRD测试发现氮化铝AlN厚膜的晶体质量得到显著提高。
最后需要注意的是,公布实施例的目的在于帮助进一步理解本发明,但是本领域的技术人员可以理解:在不脱离本发明及所附的权利要求的精神和范围内,各种替换和修改都是可能的。因此,本发明不应局限于实施例所公开的内容,本发明要求保护的范围以权利要求书界定的范围为准。
Claims (10)
1.一种利用二维晶体过渡层制备半导体单晶衬底的方法,其特征在于,所述方法包括以下步骤:
1)根据半导体单晶厚膜结构的对称性选择二维晶体,二维晶体与半导体单晶厚膜结构具有相同的对称性;
2)在异质衬底上采用薄膜沉积法或者转移法沉积二维晶体,根据剥离方法确定二维晶体的沉积厚度,在异质衬底上形成二维晶体过渡层,构成二维晶体过渡层复合衬底;
3)对二维晶体过渡层复合衬底进行化学清洗预处理,使二维晶体过渡层的表面洁净;
4)在二维晶体过渡层复合衬底的上表面采用薄膜沉积法制备半导体单晶薄膜层,半导体单晶薄膜层具有与二维晶体相同的对称性;
5)利用厚膜沉积法在半导体单晶薄膜层上制备半导体单晶厚膜层,通过应力控制方法控制半导体单晶厚膜层的厚度,从而在二维晶体过渡层复合衬底上形成半导体单晶厚膜结构,半导体单晶厚膜结构具有与二维晶体相同的对称性;
6)根据步骤2)中二维晶体过渡层的厚度,采用相应的剥离方法,将半导体单晶厚膜结构与异质衬底分离;
7)化学清洗处理后获得自支撑半导体单晶衬底。
2.如权利要求1所述的方法,其特征在于,在步骤1)中,二维晶体采用具有三方或六方晶格对称性的材料。
3.如权利要求2所述的方法,其特征在于,在步骤1)中,二维晶体采用六方氮化硼、石墨烯和过渡金属硫化物中的一种。
4.如权利要求1所述的方法,其特征在于,在步骤2)中,二维晶体过渡层的厚度为1~100nm;
根据步骤6)中采用的剥离方法确定,如果采用自剥离,则厚度小于3nm;如果采用机械剥离,则厚度为3~100nm。
5.如权利要求1所述的方法,其特征在于,在步骤2)中,薄膜沉积法采用分子束外延法MBE、化学气相沉积法CVD、磁控溅射、脉冲激光沉积PLD和金属有机物化学气相沉积MOCVD中的一种;转移法是指将制备的二维晶体过渡层从其他衬底转移到异质衬底上。
6.如权利要求1所述的方法,其特征在于,在步骤2)中,异质衬底采用蓝宝石、硅和金属中的一种。
7.如权利要求1所述的方法,其特征在于,在步骤5)中,厚膜沉积法采用氢化物气相外延HVPE、物理气相输运PVT和化学气相输运CVT中的一种。
8.如权利要求1所述的方法,其特征在于,在步骤5)中,厚膜沉积法在半导体单晶薄膜层上制备的半导体单晶厚膜层的厚度为异质衬底的0.2~1.5倍。
9.如权利要求1所述的方法,其特征在于,在步骤6)中,剥离方法采用自剥离或机械剥离;
当二维晶体过渡层的厚度小于3nm时,采用基于二维晶体过渡层的自剥离:在气相外延法降温过程中利用局域热应力自发破坏二维晶体过渡层,实现异质衬底与半导体单晶厚膜结构的分离;当二维晶体过渡层的厚度在3~100nm之间时,采用基于二维晶体过渡层的机械剥离:将半导体单晶厚膜结构的上表面与异质衬底的下表面通过粘结剂固定在固体硬物上,然后施加方向相反的水平作用力,通过破坏二维晶体过渡层的方式实现异质衬底与半导体单晶厚膜结构的分离。
10.如权利要求1所述的方法,其特征在于,在步骤7)中,化学清洗处理包括有机清洗和超声,除去残留在半导体单晶厚膜结构表面的二维晶体过渡层,或者除去残留在半导体单晶厚膜结构表面的二维晶体过渡层和粘结剂。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811330967.0A CN109585269B (zh) | 2018-11-09 | 2018-11-09 | 一种利用二维晶体过渡层制备半导体单晶衬底的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811330967.0A CN109585269B (zh) | 2018-11-09 | 2018-11-09 | 一种利用二维晶体过渡层制备半导体单晶衬底的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109585269A true CN109585269A (zh) | 2019-04-05 |
CN109585269B CN109585269B (zh) | 2020-06-26 |
Family
ID=65921830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811330967.0A Active CN109585269B (zh) | 2018-11-09 | 2018-11-09 | 一种利用二维晶体过渡层制备半导体单晶衬底的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109585269B (zh) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110211869A (zh) * | 2019-05-28 | 2019-09-06 | 北京大学 | 利用二维氮化硼插入层弛豫氮化物外延结构中应力的方法 |
CN110707002A (zh) * | 2019-10-08 | 2020-01-17 | 苏州纳维科技有限公司 | 一种高质量自支撑GaN衬底的制备方法及生长结构 |
CN110729182A (zh) * | 2019-10-08 | 2020-01-24 | 苏州纳维科技有限公司 | 一种高质量自支撑氮化物衬底的制备方法及生长结构 |
CN110938869A (zh) * | 2019-11-15 | 2020-03-31 | 深圳第三代半导体研究院 | 一种在蓝宝石上外延GaN层的方法 |
CN111883648A (zh) * | 2020-07-23 | 2020-11-03 | 中国科学院上海微系统与信息技术研究所 | 一种压电薄膜的制备方法、压电薄膜及带通滤波器 |
CN112670160A (zh) * | 2020-12-22 | 2021-04-16 | 中国科学院半导体研究所 | 分子束外延兼容的二维材料衬底的制备方法 |
CN113394306A (zh) * | 2021-05-18 | 2021-09-14 | 浙江大学 | 一种基于石墨烯的可重复使用ZnO单晶衬底及制备ZnO薄膜的方法 |
CN113817982A (zh) * | 2021-07-22 | 2021-12-21 | 西安电子科技大学 | 一种易剥离高结晶质量的氮化铝薄膜的制备方法 |
CN115004343A (zh) * | 2020-06-28 | 2022-09-02 | 深圳清华大学研究院 | 带有微结构的原子级平整器件及其制备方法 |
CN115579280A (zh) * | 2021-11-19 | 2023-01-06 | 北京大学 | 一种利用多层二维晶体掩膜制备氮化镓单晶衬底的方法 |
CN115663078A (zh) * | 2021-11-19 | 2023-01-31 | 北京大学 | 一种基于二维晶体过渡层的氮化铝复合结构的制备方法 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1965416A2 (en) * | 2005-12-22 | 2008-09-03 | Freiberger Compound Materials GmbH | Free-Standing III-N layers or devices obtained by selective masking of III-N layers during III-N layer growth |
CN101378008A (zh) * | 2008-09-19 | 2009-03-04 | 苏州纳维科技有限公司 | 分离外延层与衬底的方法 |
CN101962804A (zh) * | 2010-10-30 | 2011-02-02 | 北京大学 | 基于外延材料应力控制的GaN厚膜自分离方法 |
CN102201332A (zh) * | 2011-05-08 | 2011-09-28 | 北京燕园中镓半导体工程研发中心有限公司 | 一种GaN衬底的制备方法 |
CN102226985A (zh) * | 2011-05-08 | 2011-10-26 | 北京大学 | 一种GaN衬底的制备方法 |
CN103021946A (zh) * | 2012-12-05 | 2013-04-03 | 北京大学 | 一种通过机械去除法制备氮化镓单晶衬底的方法 |
CN103779185A (zh) * | 2014-01-29 | 2014-05-07 | 中国科学院半导体研究所 | 一种生长GaN厚膜的自剥离方法 |
CN104637852A (zh) * | 2013-11-08 | 2015-05-20 | 昆山工研院新型平板显示技术中心有限公司 | 一种柔性基板的剥离方法 |
CN107134406A (zh) * | 2017-05-08 | 2017-09-05 | 东莞市中镓半导体科技有限公司 | 一种制备氮化物自支撑衬底的方法 |
-
2018
- 2018-11-09 CN CN201811330967.0A patent/CN109585269B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1965416A2 (en) * | 2005-12-22 | 2008-09-03 | Freiberger Compound Materials GmbH | Free-Standing III-N layers or devices obtained by selective masking of III-N layers during III-N layer growth |
CN101378008A (zh) * | 2008-09-19 | 2009-03-04 | 苏州纳维科技有限公司 | 分离外延层与衬底的方法 |
CN101962804A (zh) * | 2010-10-30 | 2011-02-02 | 北京大学 | 基于外延材料应力控制的GaN厚膜自分离方法 |
CN102201332A (zh) * | 2011-05-08 | 2011-09-28 | 北京燕园中镓半导体工程研发中心有限公司 | 一种GaN衬底的制备方法 |
CN102226985A (zh) * | 2011-05-08 | 2011-10-26 | 北京大学 | 一种GaN衬底的制备方法 |
CN103021946A (zh) * | 2012-12-05 | 2013-04-03 | 北京大学 | 一种通过机械去除法制备氮化镓单晶衬底的方法 |
CN104637852A (zh) * | 2013-11-08 | 2015-05-20 | 昆山工研院新型平板显示技术中心有限公司 | 一种柔性基板的剥离方法 |
CN103779185A (zh) * | 2014-01-29 | 2014-05-07 | 中国科学院半导体研究所 | 一种生长GaN厚膜的自剥离方法 |
CN107134406A (zh) * | 2017-05-08 | 2017-09-05 | 东莞市中镓半导体科技有限公司 | 一种制备氮化物自支撑衬底的方法 |
Non-Patent Citations (1)
Title |
---|
PING WANG,ET. AL: "Lattice-Symmetry-Driven Epitaxy of Hierarchical GaN Nanotripods", 《ADVANCED FUNCTIONAL MATERIALS》 * |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110211869A (zh) * | 2019-05-28 | 2019-09-06 | 北京大学 | 利用二维氮化硼插入层弛豫氮化物外延结构中应力的方法 |
CN110707002B (zh) * | 2019-10-08 | 2022-07-05 | 苏州纳维科技有限公司 | 一种高质量自支撑GaN衬底的制备方法及生长结构 |
CN110707002A (zh) * | 2019-10-08 | 2020-01-17 | 苏州纳维科技有限公司 | 一种高质量自支撑GaN衬底的制备方法及生长结构 |
CN110729182A (zh) * | 2019-10-08 | 2020-01-24 | 苏州纳维科技有限公司 | 一种高质量自支撑氮化物衬底的制备方法及生长结构 |
CN110938869A (zh) * | 2019-11-15 | 2020-03-31 | 深圳第三代半导体研究院 | 一种在蓝宝石上外延GaN层的方法 |
CN115004343A (zh) * | 2020-06-28 | 2022-09-02 | 深圳清华大学研究院 | 带有微结构的原子级平整器件及其制备方法 |
CN111883648B (zh) * | 2020-07-23 | 2021-05-25 | 中国科学院上海微系统与信息技术研究所 | 一种压电薄膜的制备方法、压电薄膜及带通滤波器 |
CN111883648A (zh) * | 2020-07-23 | 2020-11-03 | 中国科学院上海微系统与信息技术研究所 | 一种压电薄膜的制备方法、压电薄膜及带通滤波器 |
CN112670160A (zh) * | 2020-12-22 | 2021-04-16 | 中国科学院半导体研究所 | 分子束外延兼容的二维材料衬底的制备方法 |
CN112670160B (zh) * | 2020-12-22 | 2022-12-09 | 中国科学院半导体研究所 | 分子束外延兼容的二维材料衬底的制备方法 |
CN113394306A (zh) * | 2021-05-18 | 2021-09-14 | 浙江大学 | 一种基于石墨烯的可重复使用ZnO单晶衬底及制备ZnO薄膜的方法 |
CN113817982A (zh) * | 2021-07-22 | 2021-12-21 | 西安电子科技大学 | 一种易剥离高结晶质量的氮化铝薄膜的制备方法 |
CN115579280A (zh) * | 2021-11-19 | 2023-01-06 | 北京大学 | 一种利用多层二维晶体掩膜制备氮化镓单晶衬底的方法 |
CN115663078A (zh) * | 2021-11-19 | 2023-01-31 | 北京大学 | 一种基于二维晶体过渡层的氮化铝复合结构的制备方法 |
CN115663078B (zh) * | 2021-11-19 | 2023-04-21 | 北京大学 | 一种基于二维晶体过渡层的氮化铝复合结构的制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN109585269B (zh) | 2020-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109585269A (zh) | 一种利用二维晶体过渡层制备半导体单晶衬底的方法 | |
Powell et al. | SiC materials-progress, status, and potential roadblocks | |
CN113206003B (zh) | 一种在任意自支撑衬底上生长单晶氮化镓薄膜的方法 | |
CN101515543B (zh) | 在硅衬底上生长的氮化镓薄膜结构及其生长方法 | |
CN105655238A (zh) | 基于石墨烯与磁控溅射氮化铝的硅基氮化镓生长方法 | |
CN101521155A (zh) | 制备具有单晶薄膜的基板的方法 | |
CN210120127U (zh) | 一种复合硅衬底 | |
CN110911270B (zh) | 一种高质量氧化镓薄膜及其同质外延生长方法 | |
CN106206258B (zh) | 在硅衬底上形成GaN层的方法以及GaN衬底 | |
CN104409319A (zh) | 一种石墨烯基底上生长高质量GaN缓冲层的制备方法 | |
WO2019137059A1 (zh) | 生长在铝箔衬底上的氮化铟纳米柱外延片及其制备方法 | |
JP2007230823A (ja) | 炭化珪素単結晶インゴットの製造方法及び炭化珪素単結晶インゴット | |
CN110211869A (zh) | 利用二维氮化硼插入层弛豫氮化物外延结构中应力的方法 | |
CN110172732A (zh) | 利用过渡金属氮化物牺牲层制备氮化物单晶衬底的方法 | |
CN111477534B (zh) | 氮化铝模板及其制备方法 | |
TWM625439U (zh) | 具有2D材料中間層的矽上氮化鎵GaN-on-Si外延基板 | |
US5653798A (en) | Method of making substrates for the growth of 3C-silicon carbide | |
Satoh et al. | Development of aluminum nitride single-crystal substrates | |
CN105755536A (zh) | 一种采用AlON缓冲层的氮化物的外延生长技术 | |
CN116575123A (zh) | 一种在陶瓷衬底上生长单晶iii族氮化物厚膜外延层的方法 | |
CN106206888A (zh) | 生长在铝酸镁钪衬底上的InGaN/GaN量子阱及其制备方法 | |
CN105762061A (zh) | 一种氮化物的外延生长方法 | |
CN114574970B (zh) | 一种大尺寸柔性氮化镓单晶薄膜的制备方法 | |
CN112831834A (zh) | 一种在Ru(0001)薄膜上异质外延生长金刚石(111)薄膜的制备方法 | |
CN110670138A (zh) | 用于氮化铝单晶生长的复合籽晶及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |