CN109327955A - 具有偏移差分信号通路的pcb - Google Patents

具有偏移差分信号通路的pcb Download PDF

Info

Publication number
CN109327955A
CN109327955A CN201811207671.XA CN201811207671A CN109327955A CN 109327955 A CN109327955 A CN 109327955A CN 201811207671 A CN201811207671 A CN 201811207671A CN 109327955 A CN109327955 A CN 109327955A
Authority
CN
China
Prior art keywords
linear array
along
conductive
ground connection
via hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811207671.XA
Other languages
English (en)
Other versions
CN109327955B (zh
Inventor
S·E·米尼克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Amphenol FCI Asia Pte Ltd
Original Assignee
Amphenol FCI Asia Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Amphenol FCI Asia Pte Ltd filed Critical Amphenol FCI Asia Pte Ltd
Publication of CN109327955A publication Critical patent/CN109327955A/zh
Application granted granted Critical
Publication of CN109327955B publication Critical patent/CN109327955B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09BEDUCATIONAL OR DEMONSTRATION APPLIANCES; APPLIANCES FOR TEACHING, OR COMMUNICATING WITH, THE BLIND, DEAF OR MUTE; MODELS; PLANETARIA; GLOBES; MAPS; DIAGRAMS
    • G09B23/00Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes
    • G09B23/06Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics
    • G09B23/18Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics for electricity or magnetism
    • G09B23/183Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics for electricity or magnetism for circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/646Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00 specially adapted for high-frequency, e.g. structures providing an impedance match or phase match
    • H01R13/6461Means for preventing cross-talk
    • H01R13/6471Means for preventing cross-talk by special arrangement of ground and signal conductors, e.g. GSGS [Ground-Signal-Ground-Signal]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0245Lay-out of balanced signal pairs, e.g. differential lines or twisted lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0219Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
    • H05K1/0222Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors for shielding around a single via or around a group of vias, e.g. coaxial vias or vias surrounded by a grounded via fence
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0228Compensation of cross-talk by a mutually correlated lay-out of printed circuit traces, e.g. for compensation of cross-talk in mounted connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • H05K1/116Lands, clearance holes or other lay-out details concerning the surrounding of a via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09618Via fence, i.e. one-dimensional array of vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Business, Economics & Management (AREA)
  • Theoretical Computer Science (AREA)
  • Educational Administration (AREA)
  • Educational Technology (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Algebra (AREA)
  • Electromagnetism (AREA)
  • Structure Of Printed Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Manufacturing & Machinery (AREA)
  • Entrepreneurship & Innovation (AREA)

Abstract

根据本文公开的各个实施例,描述了一种改进的电连接器占用区域,诸如多个印刷电路板(或一个印刷电路板),包括如下一个或多个:例如,第一线性阵列,其至少包含沿着第一方向延伸的第一隔离盘;第一电信号迹线,其沿着第一方向延伸且沿着垂直于第一方向的第二方向与第一线性阵列间隔开;一组接地隔离过孔,其包含沿着平行于第一方向延伸的线排布且沿着第二方向与第一电信号迹线间隔开的至少一个导电接地过孔;以及第二线性阵列,其至少包含沿着第一方向延伸且沿着第二方向与一组接地隔离过孔间隔开的第二隔离盘。

Description

具有偏移差分信号通路的PCB
本申请是申请日为2014年1月28日、申请号为201480006525.4、发明名称为“具有偏移差分信号通路的PCB”的发明专利申请的分案申请。
技术领域
本申请涉及具有偏移差分信号通路的印刷电路板(PCB)。
背景技术
常规的印刷电路板(PCB)包括电绝缘层和导电层,电绝缘层和导电层沿着印刷电路板的厚度交替地布置。导电层中的一些导电层通常配置为信号层,导电层中的另一些导电层通常配置为接地层。信号层均可以包括由电绝缘材料支撑和围绕的电信号迹线,并且接地层可以包括一个或多个由电绝缘材料支撑和围绕的导电区。因为接地层布置在相邻的信号层之间,所以接地层提供了一个信号层的电信号迹线与相邻信号层的电信号迹线之间的屏蔽。常规的印刷电路板可以包括至少第一线性阵列和第二线性阵列,其各自包含信号过孔和接地过孔。接地过孔延伸贯通至少一个信号层且被布置成与至少一个接地层的相应一个接地层的导电区电连通。信号过孔可以布置成第一和第二差分信号对,第一和第二差分信号对布置成与沿着印刷电路板发送电信号的相应的第一组电差分信号迹线和第二组电差分信号迹线电连通。第一线性阵列包括第一差分信号对的信号过孔,第二线性阵列包括第二差分信号对的信号过孔。第一线性阵列和第二线性阵列中的每一个均可以包括相应的至少一个接地过孔。电信号迹线位于第一线性阵列和第二线性阵列之间,且平行于线性阵列定向。电差分信号迹线定位成关于在第一线性阵列和第二线性阵列之间等距延伸的中心线对称。在一些实施方案中,常规的印刷电路板还包括布置在相应的第一和第二线性阵列与电信号迹线之间的第一接地过孔阵列和第二接地过孔阵列。
发明内容
依照一个实施例,一种印刷电路板可以包括沿着第一方向延展的至少一根电信号迹线。该印刷电路板可以进一步包括沿着垂直于第一方向的第二方向布置在第一电信号迹线之下的导电接地层,该导电接地层沿着与第二方向正交的平面延伸。印刷电路板可以进一步包括第一线性阵列,该第一线性阵列包括至少一个导电信号过孔和至少一个导电接地过孔,所述第一线性阵列沿着第一方向定向。印刷电路板还可以包括第二线性阵列,该第二线性阵列包括至少一个导电信号过孔和至少一个导电接地过孔,该第二线性阵列沿着第一方向定向。第二线性阵列可以沿着关于第一方向和第二方向中的每一个均垂直的第三方向与第一线性阵列间隔开且相继地布置。至少一根电信号迹线可以关于第三方向布置在第一线性阵列与第二线性阵列之间。印刷电路板还可以包括沿着第一方向定向的至少一组接地隔离过孔,该至少一组接地隔离过孔关于第二方向布置在第一电信号迹线与第二线性阵列之间。
附图说明
当结合附图阅读时,将更好地理解前面的概述以及本申请的示例性实施例的下面的详述。为了图示说明本公开,在附图中示出了示例性实施例。然而,应当理解的是,本申请不限于图示的精确的布置和手段。在附图中:
图1是依照一个实施例构造的印刷电路板的一部分的俯视图;
图2是沿着线2-2截取的图1所示的印刷电路板的该部分的剖面侧视图;以及
图3是类似于图1但是依照另一实施例构造的印刷电路板的一部分的俯视图。
具体实施方式
通过参考以下结合构成本公开的一部分的附图和示例进行的详细说明,可以更容易理解本公开。应当理解的是,本发明不限于本文所描述和/或显示的具体的设备、方法、应用、条件或参数,而且本文所使用的术语是为了仅通过示例来描述特定实施例而不意在限制要求保护的发明。而且,如在包含随附权利要求书的说明内容中所使用的,除非上下文做出明确规定,否则没有数量词修饰和用“所述”修饰的表达形式包括复数,并且对特定数值的提及至少包含该特定值。如本文所使用的术语“多个”意指多于一个。当表达值的范围时,另一实施例包括从一个特定值和/或到另一特定值。类似地,当通过使用先行词“大约”来将值表达为近似值时,将理解的是特定值构成了另一实施例。所有的范围都包含端值且能够组合。
应理解的是,为清晰起见在本文中在单独的实施例背景下描述的本发明的一些特征还可以在单个实施例中相结合地提供。相反,为简要起见在单个实施例的背景下描述的本发明的各特征还可以单独地设置或者以任何子组合来设置。此外,对范围内所述值的提及包含该范围内的每一个值。除非另外指出,否则图中共同的附图标记应当理解为指代相似的特征。
一般地参考图1-2,印刷电路板(PCB)100能够配置为子板或者以替代方式构造的电路板,该电路板配置成与安装到电连接器上的互补电连接器的电触头电连通。例如,印刷电路板100可以包括介电或电绝缘材料(诸如玻璃填充或玻璃浸透环氧树脂)、由电绝缘材料支撑的电信号安装位置以及由电绝缘材料支撑的电接地安装位置。信号安装位置配置为与互补电连接器的电信号触头的安装部电连通,接地安装位置配置为与互补电连接器的电接地触头的安装部电连通。例如,信号安装部可以配置为限定相应的电镀孔的信号过孔S,接地安装部可配置为限定相应的电镀孔的接地过孔G。信号过孔S被配置为接收互补电连接器的电信号触头的压配合尾部,接地过孔G被配置为接收互补电连接器的电接地触头的压配合尾部。应当理解的是,信号安装部和接地安装部能够可替代地配置为触垫,该触垫被配置为与表面安装到触垫上的互补电连接器的信号触头和接地触头的相应的安装部相接触。信号安装部与被配置成沿着印刷电路板100发送电信号的相应信号迹线108电连通。
现在参考图1和图2,印刷电路板100可以沿着纵向L和垂直于纵向L的侧向A为大致平面型的。印刷电路板100具有沿着纵向L延伸的长度以及沿着侧向A延伸的宽度。长度可以等于、大于或小于宽度。印刷电路板100还具有沿着与纵向L和侧向A中的每一个都垂直的横向T延伸的厚度。纵向L可称为第一方向。横向T可称为第二方向。侧向A可称为第三方向。
印刷电路板100可以包括至少一个导电层102,诸如多个导电层 102。导电层102可以包括第一导电层102a和第二导电层102b。相继布置的导电层102能够沿着横向T布置在彼此之上或之下,使得在相继布置的导电层102之间不布置额外的导电层。在一个实施例中,第一导电层102a和第二导电层102b可以是相继布置的导电层。因此,第二导电层102b可以沿着横向T布置在第一导电层102a之下。相应地,第一导电层102a可以称为上导电层,第二导电层102b可称为下导电层。第一导电层102a和第二导电层102b中的每一个可以沿着由纵向L和横向A限定的相应平面为大致平面型的。
印刷电路板100还可以包括至少一个介电或电绝缘层106,诸如沿着横向T与导电层102交替布置的多个介电或电绝缘层106。因此,电绝缘层106被配置为将相继布置的导电层102中的两个紧邻的导电层彼此电隔离。介电层106可由防止电流从其中穿过的任何适合的电绝缘材料构成,诸如玻璃填充或玻璃灌注环氧树脂。电绝缘层106可以包括第一电绝缘层106a和第二电绝缘层106b。第一电绝缘层106a 和第二电绝缘层106b可以沿着横向T相继地布置。相继布置的电绝缘层106可以沿着横向T布置在彼此之上或之下,使得在相继布置的绝缘层106之间不布置额外的电绝缘层。在一个实施例中,第一绝缘层 106a和第二绝缘层106b可以是相继布置的绝缘层。因此,第二电绝缘层106b可以沿着横向T布置在第一电绝缘层106a之下。因此,第一电绝缘层106a可称为上电绝缘层,第二电绝缘层106b可称为下电绝缘层。第一电绝缘层106a和第二电绝缘层106b中的每个均可沿着由纵向L和侧向A限定的相应平面为大致平面型的。
导电层102和电绝缘层106可以沿着横向T相对于彼此交替地布置。因此,第一电绝缘层106a可以布置在第一导电层102a 和第二导电层102b之间。第二导电层102b可以布置在第一电绝缘层 106a和第二电绝缘层106b之间。
图1图示出印刷电路板100的一部分的俯视图,为清晰起见第二导电层102b透过第一导电层102a可见。此外,为清晰起见,第一电绝缘层106a和第二电绝缘层106b被描绘为透明的。应当理解的是,额外的导电层102和/或电绝缘层可根据需要沿着横向T存在于导电层102之上或之下。
导电层102可以包括至少一个电信号层,诸如多个电信号层。例如,第一导电层102a和第二导电层102b中的一个可配置为电信号层,第一导电层102a和第二导电层102b中的另一个可配置为电接地层。依照所示的实施例,第一导电层102a配置为电信号层,第二导电层 102b配置为电接地层。因此,电信号层102a被配置为沿着印刷电路板 100传输电数据信号。接地层102b能够沿着与横向T正交的平面延伸。
应当理解的是,虽然图1-2描绘了印刷电路板100的一个示例构造,但是导电层102和介电层106可以沿着横向T以各种顺序布置。因此,本公开不应解释为局限于图1-2所示的构造。例如,可以单独地或者与一个或多个电绝缘层106相结合地配置为电信号层、接地层或两者的一个或多个导电层102可以位于图1-2所示的印刷电路板100 的部分之上或之下。因此,额外的电绝缘层106可以布置在第一导电层102a之上。此外,印刷电路板100可以缺少第二电绝缘层106b。一个或多个导电层102可以作为替代或附加方案构造成被配置为沿着印刷电路板100传输电功率的电功率层。例如,印刷电路板可以包括一个或多个电功率层,其被配置为将电功率从互补电连接器沿着印刷电路板100传输到与印刷电路板100电连通的另一电气设备。
第一电信号层102a可以包括介电或电绝缘材料105以及嵌入电绝缘材料105或者以其他方式由电绝缘材料105承载的至少一个导电迹线108。例如,第一电信号层102a可以包括由电绝缘材料105承载的多个导电迹线108。每个导电迹线108可配置为导电信号迹线,或电信号迹线。例如,第一电信号层102a可以包括彼此结合以限定导电迹线差分信号对的第一导电迹线108a和第二导电迹线108b。导电迹线 108可以根据需要包括任何适合的导电材料,诸如铜。第一电迹线108a 和第二电迹线108b中的每一个可以在纵向L上延展。第一电迹线108a 和第二电迹线108b可以布置在电信号层102a中的相应的布线通道中。
第一导电迹线108a和第二导电迹线108b可进一步关于对应的第一中心线C1对中定位。第一中心线C1可称为第一中心线。第一中心线C1可以沿着纵向L延伸。因此,第一导电迹线108a和第二导电迹线108b可以平行于第一中心线C1取向。此外,第一导电迹线108a 和第二导电迹线108b可以相对于侧向A关于中心线C1对中定位。也即,中心线C1可以相对于第一电信号层102a的第二方向居中地布置在第一导电迹线108a和第二导电迹线108b之间。因此,第一中心线 C1沿着侧向A与第一导电迹线108a和第二导电迹线108b等距间隔。
印刷电路板100可以进一步包括:多个接地过孔G,其能够理解为导电接地过孔;以及多个信号过孔S,其能够理解为导电信号过孔。接地过孔G和信号过孔S中的选定过孔能够布置在相应的至少一个线性阵列110中。至少一个线性阵列110可以包括第一线性阵列110a和沿着侧向A与第一线性阵列110a间隔开的第二线性阵列110b,使得第一中心线C1沿着侧向A布置在第一线性阵列110a与第二线性阵列 110b之间。例如,第一中心线C1可以在第一线性阵列110a与第二线性阵列110b之间等距间隔。第一线性阵列110a和第二线性阵列110b中的每一个可以包括至少一个接地过孔G和至少一个信号过孔S。例如,印刷电路板100可以包括第一线性阵列110a和第二线性阵列110b。
多个接地过孔G可以包括第一接地过孔112a和第二接地过孔 112b。第一线性阵列110a可以包括第一接地过孔112a。第一线性阵列可以进一步包括沿着纵向L与第一接地过孔112a对齐的第二接地过孔 112b。因此,可以说第一线性阵列110a可以包括一对接地过孔112a-b。第一接地过孔112a和第二接地过孔112b中的每一个分别可以限定沿着横向T至少部分地延伸贯通印刷电路板100的相应的孔117。例如,孔117能够延伸到两个或更多个导电层102和电绝缘层106中。每个孔117可以至少部分地被电镀(包括完全电镀)有导电表面120,使得第一接地过孔112a和第二接地过孔112b中的每一个可以称为电镀通孔。作为替代或附加方案,每个孔117可以部分地填充有导电材料,诸如金属。因此,第一接地过孔112a和第二接地过孔112b中的每一个可以称为导电过孔。此外,每个孔117可以具有配置为接收安装到印刷电路板100上的互补电连接器的电接地触头的多个安装部中的相应一个安装部的尺寸和形状。接地层102b可以包括由诸如铜的任何适合的导电材料119限定的导电区,该导电区与第一接地过孔112a和第二接地过孔112b中的每一个都电连通。
多个信号过孔S可以包括第一信号过孔114a和第二信号过孔 114b。第一线性阵列110a可以进一步包括第一信号过孔114a。第一线性阵列110a可以进一步包括沿着纵向L与第一信号过孔114a对齐的第二信号过孔114b。因此,可以说第一线性阵列110a可以包括一对信号过孔114a-b。第一信号过孔114a和第二信号过孔114b中的每一个均可沿纵向L分别布置在第一接地过孔112a和第二接地过孔112b之间。此外,第一信号过孔114a和第二信号过孔114b中的每一个能够沿着纵向L与第一接地过孔112a和第二接地过孔112b对齐。例如,第一线性阵列110a的一对信号过孔114a-b可以在第一接地过孔112a 与第二接地过孔112b之间等距间隔。第一线性阵列110a可以相对于侧向A关于沿着纵向L延伸的相应的第一阵列中心线C2对中定位。因此,第一阵列中心线C2能够分别平行于第一导电迹线108a和第二导电迹线108b延伸。
第一信号过孔114a和第二信号过孔114b能够相结合地限定信号过孔差分信号对,其配置为接收安装到印刷电路板100上的互补电连接器的差分信号对的电信号触头的对应的安装部。可替代地,第一信号过孔114a和第二信号过孔114b各自均可以为单端的。第一导电过孔114a和第二导电过孔114b中的每一个分别可限定沿着横向至少部分地延伸贯通印刷电路板100的相应的孔118。例如,孔118可以延伸到两个或更多个导电层102和电绝缘层106中。每个孔118可以至少部分地电镀(包括完全电镀)有导电表面120,使得第一信号过孔114a 和第二信号过孔114b中的每一个可称作电镀通孔。作为替代或附加方案,每个孔118可以部分地填充有导电金属。因此,第一信号过孔114a 和第二信号过孔114b中的每一个可称作导电过孔。此外,每个孔118 可以具有构造为接收安装到印刷电路板100上的互补电连接器的电信号触头的多个安装部中的相应一个安装部的尺寸和形状。第一信号过孔114a可以与第一导电迹线108a电连通。类似地,第二信号过孔114b 可以与第二导电迹线108电连通。例如,第一导电层102a可以包括电连接在第一信号过孔114a与第一导电迹线108a之间的第一辅助导电迹线。类似地,第一导电层102a可以包括电连接在第二信号过孔114b 和第二导电迹线108b之间的第二辅助导电迹线。例如,第一辅助导电迹线可以接触第一信号过孔114a的电镀通孔的导电表面。类似地,第二辅助导电迹线可以接触第二信号过孔114b的电镀通孔的导电表面。
根据一个实施例,第一线性阵列110a的第一和第二接地过孔 112a-b以及第一和第二信号过孔114a-b中的每一个可以与第一阵列中心线C2至少部分地对齐。例如,第一线性阵列110a的接地过孔G和信号过孔S中的每一个可以与第一阵列中心线C2完全对齐。当第一线性阵列110a的接地过孔G和信号过孔S部分地与第一阵列中心线C2 对齐时,第一阵列中心线C2穿过第一线性阵列110a的接地过孔G和信号过孔S中的每一个。当第一线性阵列110a的接地过孔G和信号过孔S与第一阵列中心线C2完全对齐时,第一阵列中心线C2居中地穿过第一线性阵列110a的接地过孔G和信号过孔S中的每一个。
此外,第一线性阵列110a可以根据需要沿着纵向L限定过孔的任何重复图案138,纵向L可称作列方向。例如,重复图案可以是G-S-S 图案、G-S-S-G图案、G-S-G图案、S-G-S图案、S-S-G、G-S图案或者根据需要任何适合的可选图案。如下面更详细描述的,每个信号过孔114还可以理解为被隔离盘(anti-pad)116围绕,隔离盘可被视为上述线性阵列图案138的部分。
多个接地过孔G可以包括第三接地过孔112c和第四接地过孔 112d。第二线性阵列110b可以包括第三接地过孔112c。第二线性阵列 110b还可以包括沿着纵向L与第三接地过孔112c对齐的第四接地过孔 112d。因此,可以说第二线性阵列110b可以包括一对接地过孔112c-d。第三接地过孔112c和第四接地过孔112d中的每一个可以分别限定相应的孔117,孔117沿着横向T至少部分地延伸贯通印刷电路板100。例如,孔117能够延伸到两个或更多个导电层102和电绝缘层106中。每个孔117可以至少部分电镀(包括完全电镀)有导电表面120,使得第三接地过孔112c和第四接地过孔112d中的每一个可称作电镀通孔。作为替代或附加方案,每个孔117可部分地填充有导电金属。因此,第三接地过孔112c和第四接地过孔112d中的每一个可称作导电过孔。此外,每个孔117可以具有构造为接收安装到印刷电路板100上的互补电连接器的电接地触头的多个安装部中的相应一个安装部的尺寸和形状。接地层102b的导电材料119可以与第三接地过孔112c和第四接地过孔112d中的每一个电连通。例如,导电材料119可以接触第三接地过孔112c和第四接地过孔112d的相应的电镀通孔中的每一个的导电表面。接地层102b的与第一接地过孔112a和第二接地过孔112b 电连通的导电材料119可以进一步与接地层102b的与第三接地过孔 112c和第四接地过孔112d电连通的导电材料119电连通,或者可以与接地层102b的与第三接地过孔112c和第四接地过孔112d电连通的导电材料119电隔离。
多个信号过孔S可以包括第三信号过孔114c和第四信号过孔 114d。第二线性阵列110b可以进一步包括第三信号过孔114c。第二线性阵列110b可以进一步包括沿着纵向L与第三信号过孔114c对齐的第四信号过孔114d。因此,可以说第二线性阵列110b可以包括一对信号过孔114c-d。第三信号过孔114c和第四信号过孔114d中的每一个可以分别沿着纵向L布置在第三接地过孔112c与第四接地过孔112d 之间。此外,第三信号过孔114c和第四信号过孔114d中的每一个可以沿着纵向L与第三接地过孔112c和第四接地过孔112d对齐。例如,第二线性阵列110b的成对的第三信号过孔114c和第四信号过孔114d 可以在第三接地过孔112c与第四接地过孔112d之间等距间隔。第二线性阵列110b可以相对于侧向A关于沿着纵向L延伸的相应的第二阵列中心线C3对中定位。因此,第二阵列中心线C3能够分别平行于第一导电迹线108a和第二导电迹线108b延伸。
第三信号过孔114c和第四信号过孔114d能够组合以限定信号过孔的差分信号对,其被配置为接收安装到印刷电路板100上的互补电连接器的差分信号对的电信号触头的对应安装部。可替代地,第三信号过孔114c和第四信号过孔114d可以分别各自为单端的。第三导电过孔114c和第四导电过孔114d中的每一个分别可以限定沿着横向至少部分地延伸贯通印刷电路板100的相应的孔118。例如,孔118能够延伸到两个或更多个导电层102和电绝缘层106中。每个孔118可以至少部分电镀(包括完全电镀)有导电表面120,使得第三信号过孔 114c和第四信号过孔114d中的每一个可称作电镀通孔。作为替代或附加方案,每个孔118可以部分地填充有导电金属。因此,第三信号过孔114c和第四信号过孔114d中的每一个可称作导电过孔。此外,每个孔118可以具有构造为接收安装到印刷电路板100上的互补电连接器的电信号触头的多个安装部中的相应一个安装部的尺寸和形状。第三信号过孔114c可以与电信号层102a的对应的第三电迹线电连通,并且第四信号过孔114d可以与电信号层102a的对应的第四电迹线电连通。第三电迹线和第四电迹线可以如上所述相对于第一电迹线和第二电迹线进行构造。
根据一个实施例,第二线性阵列110b的第三和第四接地过孔 112c-d以及第三和第四信号过孔114c-d中的每一个可以与第二阵列中心线C3至少部分地对齐。例如,第二线性阵列110b的每个接地过孔 G和信号过孔S可以与第二阵列中心线C3完全对齐。当第二线性阵列 110b的接地过孔G和信号过孔S部分地与第二阵列中心线C3对齐时,第二阵列中心线C3穿过第二线性阵列110b的每个接地过孔G和信号过孔S。当第二线性阵列110b的接地过孔G和信号过孔S与第二阵列中心线C3完全对齐时,第二阵列中心线C3居中地穿过第二线性阵列 110b的每个接地过孔G和信号过孔S。
此外,第二线性阵列110a能够根据需要沿着纵向限定过孔的任何重复图案138。例如,重复图案可以根据需要是G-S-S图案、G-S-S-G 图案、G-S-G图案、S-G-S图案、S-S-G、G-S图案或任何适合的替代图案。如下面更详细描述的,每个信号过孔114还可理解为被隔离盘116环绕,隔离盘116可视为上述线性阵列图案138的部分。
另外,第一和第二线性阵列110a-b可以是相继布置的线性阵列 110。相继布置的线性阵列110可以理解为沿着侧向A在既定线性阵列 110a旁边的下一线性阵列,侧向A还可以称为行方向。相继布置的线性阵列110可以间隔开第一距离D1。距离D1可称为线性阵列节距。可以选择用于印刷电路板100的线性阵列节距D1以匹配另一电子设备的对应的卡节距。在示例性实施例中,卡节距和第一距离D1可以是 2.8mm。
此外,如图1-3所示,一对迹线108可以位于相继布置的线性阵列110之间。该对迹线108可以根据需要限定差分对。每个信号过孔 114可以与一个迹线108电连接,且与其他电迹线的电连接是绝缘的。可替代地,单个迹线108可以位于相继布置的线性阵列110之间。
接地过孔G和信号过孔S可以如图所示为大致圆形,但是应当理解的是它们可以呈现各种形状。圆形的接地过孔112和信号过孔114 的每个孔118可以具有在与横向正交的平面中延伸的直径,该平面由侧向A和纵向L限定且可以分别限定每个信号过孔S和接地过孔G的面积。因此,每个信号过孔S和接地过孔G分别可以具有被定义为其相应的面积与其沿横向T的相应厚度的乘积的相应的体积。
继续参考图1和图2,印刷电路板100还可以包括将相应的接地层102b与相应的信号过孔S电隔离的多个隔离盘116。例如,接地层 102b能够限定将接地层102b的导电材料119与相应的信号过孔S电隔离的隔离盘116。在这方面,应当理解的是,每个隔离盘116能够由布置在接地层102b的导电材料119中的相应的空隙128来限定。空隙 128能够包含空气或任何适合的替代的介电或电绝缘材料。结果,隔离盘116能够防止接地层102b的导电材料被布置成与相应的信号过孔 S的导电表面物理接触或以其他方式被置于与相应的信号过孔S的导电表面电连通。每个隔离盘116可以被围绕空隙128的相应的导电接地层102b的导电材料119围绕。每个隔离盘116可以多种方式来形成。例如,隔离盘116可以通过如下过程来形成:首先形成相应的导电层,诸如接地层102b,然后去除接地层102b的部分以形成贯通的相应空隙128。去除步骤可以包括蚀刻到接地层102b中或者钻入接地层102b 中的步骤。
每个隔离盘116可以具有沿着与横向T正交的平面延伸的区域。例如,正交平面可以沿着侧向A和纵向L延伸。每个隔离盘116的最大面积可以由围绕隔离盘的相应接地层102b的导电材料中的空隙128 来限定。每个隔离盘116还可以具有由相应的面积与相应的接地层 102b沿横向T的厚度定义的体积。
多个隔离盘116中的第一隔离盘116a可以与第一阵列中心线C2 至少部分地对齐。此外,第一隔离盘能够与第一阵列中心线C2完全对齐。在这方面,应当理解的是第一线性阵列110a可以包括第一隔离盘。此外,第一信号过孔114a和第二信号过孔114b中的每一个能够与第一隔离盘116a对齐,使得第一隔离盘116a将第一信号过孔114a和第二信号过孔114b中的每一个与接地层102b电隔离。因此,第一隔离盘116a可以视为与第一信号过孔114a和第二信号过孔114b中的每一个可操作地耦合。虽然第一隔离盘116a无需相对于与横向T垂直的方向与第一过孔114a和第二过孔114b对齐,但是第一隔离盘116a能够限定外周,该外周仍然被视为围绕第一过孔114a和第二过孔114b(例如,相对于沿着横向T的视图)。类似地,多个隔离盘116中的第二隔离盘116b可以与第二阵列中心线C3至少部分地对齐。此外,第二隔离盘116b可以与第二阵列中心线C3完全对齐。在这方面,应当理解的是第二线性阵列110b可以包括第二隔离盘116b。此外,第三信号过孔114c和第四信号过孔114d中的每一个可以与第二隔离盘116b对齐,使得第二隔离盘116b将第三信号过孔114c和第四信号过孔114d中的每一个与接地层102b电隔离。因此,第二隔离盘116b可以视为与第三信号过孔114c和第四信号过孔114d中的每一个可操作地耦合。虽然第二隔离盘116b无需相对于垂直于横向T的方向与第三过孔114c 和第四过孔114d对齐,但是第二隔离盘116b能够限定外周,外周仍然被视为围绕第三过孔114c和第四过孔114d(例如,相对于沿着横向 T的视图)。
在这方面,应当理解的是,隔离盘116可以限定各种形状,诸如例如如图1所示的卵状。可替代地,如图3所示,隔离盘116可以可替代地限定圆形形状,但是应当理解的是,隔离盘可以根据需要可替代地为方形、矩形或任何适合的替代形状。此外,如图3所示,第一信号过孔114a和第二信号过孔114b中的每一个能够与例如沿着纵向L 彼此间隔开的相应的隔离盘116对齐。因此,可以说第一信号过孔114a 和第二信号过孔114b中的至少一个能够与隔离盘对齐。第一信号过孔 114a和第二信号过孔114b能够与共同一个隔离盘116对齐,如图1所示,或者第一信号过孔114a和第二信号过孔114b能够与彼此间隔开的相应的独立的隔离盘116对齐,如图3所示。因此,可以说第一信号过孔114a和第二信号过孔114b中的至少一个可以由隔离盘的外周围绕(例如,相对于沿着横向T的视图)。第一信号过孔114a和第二信号过孔114b中的每一个可以由如图1所示的共同单一隔离盘116的周边围绕,或者第一信号过孔114a和第二信号过孔114b能够由如图3 所示彼此间隔开的独立的隔离盘116的相应周边围绕。
类似地,如图3所示,第三信号过孔114c和第四信号过孔114d 中的每一个能够与例如沿着纵向L彼此间隔开的相应的隔离盘116对齐。因此,可以说第三信号过孔114c和第四信号过孔114d中的至少一个能够与隔离盘对齐(例如,相对于沿着横向T的视图)。第三信号过孔114c和第四信号过孔114d能够与共同一个隔离盘116对齐,如图1所示,或者第三信号过孔114c和第四信号过孔114d能够与彼此间隔开的相应的独立的隔离盘116对齐,如图3所示。因此,可以说第三信号过孔114c和第四信号过孔114d中的至少一个可以由隔离盘的外周围绕(例如,相对于沿着横向T的视图)。第三信号过孔114c 和第四信号过孔114d中的每一个可以由共同的单一隔离盘116的周边围绕,如图1所示,或者第三信号过孔114c和第四信号过孔114d可以由彼此间隔开的独立的隔离盘116的相应周边围绕,如图3所示。
印刷电路板100,以及特别是接地层102b,还可以包括至少一组 136的至少一个接地隔离过孔,标记为“g”。例如,印刷电路板100 可以包括第一组136a的至少一个接地隔离过孔,诸如多个接地隔离过孔g。印刷电路板100还可以包括第二组136b的至少一个接地隔离过孔,诸如多个接地隔离过孔g。每个接地隔离过孔可构造为导电接地隔离过孔g。例如,每个导电接地隔离过孔g能够限定沿着横向T至少延伸进入或贯通一个或多个导电层102a和102b以及至少延伸进入或者贯通一个或多个电绝缘层106a和106b的相应的孔134。
每个孔134可以至少部分地电镀(包括完全电镀)有导电表面120,使得每个孔134可被称作电镀通孔。作为替代或附加方案,每个孔134 能够部分地填充有导电金属。因此,每个接地隔离过孔g可被称为导电过孔。此外,每个接地隔离过孔g能够限定不能接收或旨在接收被安装到印刷电路板100上的互补电连接器的电接地触头的安装部的尺寸和/或形状。作为替代或附加方案,接地隔离过孔g能够定位成以如下方式不与安装到印刷电路板上的互补电连接器的电触头(包括接地触头和信号触头)的安装部对齐:使得电信号触头的安装部由相应的信号过孔S来接收,电接地触头的安装部由相应的接地过孔G来接收。因此,每个接地隔离过孔g的孔134可以具有沿着由纵向和侧向限定的平面的截面尺寸,诸如直径,其小于接地过孔112的孔117。此外,每个接地隔离过孔g的孔134可以具有沿着由纵向和侧向限定的平面的截面尺寸,诸如直径,其小于信号过孔114的孔118。然而,应当理解的是,孔134的截面尺寸可以根据需要例如等于接地过孔112或信号过孔114中一者或两者的截面尺寸。因为接地隔离过孔g不用来接收安装到印刷电路板100上的互补电连接器的电触头的安装部,接地隔离过孔g还可以称为未使用接地过孔,或者仅称为未使用接地件。
根据一个实施例,第一组136a接地隔离过孔g可以包括三个接地隔离过孔g。第一组136a的接地隔离过孔g可以布置成使得第一组136 基本上为线性的。例如,第一组136a的接地隔离过孔g可以在平行于信号过孔114a、114b的纵向L上延展。因此,第一组136a的接地隔离过孔g可以平行于电迹线108a-b。因此,第一组136a可以关于在纵向上延伸的第一组中心线C4对中定位。例如,第一组136a的每个接地隔离过孔g可以与穿过接地隔离过孔的中心线C4至少部分地对齐。例如,第一组136a的每个接地隔离过孔g可以与穿过接地隔离过孔g的中心的第一组中心线C4完全对齐。
根据一个实施例,第二组136b的接地隔离过孔g可以包括三个接地隔离过孔g。第二组136b的接地隔离过孔g可以布置成使得第二组 136b基本上是线性的。例如,第二组136b接地隔离过孔g可以在平行于信号过孔114c、114d的纵向L上延展。因此,第二组136b的接地隔离过孔g可以平行于电迹线108a-b。因此,第二组136b可以关于在纵向L上延伸的第二组中心线C5对中定位。例如,第二组136b的每个接地隔离过孔g可以与穿过接地隔离过孔g的第二组中心线C5 至少部分地对齐。例如,第二组136b的每个接地隔离过孔g能够与穿过接地隔离过孔g的中心的第二组中心线C5完全对齐。
因此,根据一个实施例,一组或多组136接地隔离过孔g可以沿着中心线C4和C5中的一者或两者来设置。作为替代或附加方案,印刷电路板100可以包括沿相应组的中心线设置的额外的一组或多组 136接地隔离过孔g。如上所述,接地隔离过孔g能够以如下方式定位成不与安装到印刷电路板上的互补电连接器的电触头(包括接地触头和信号触头)的安装部对齐:使得电信号触头的安装部由相应的信号过孔S接收,电接地触头的安装部由相应的接地过孔G来接收。例如,第一组136a接地隔离过孔g的第一组中心线C4可以定位成沿着侧向 A邻近第一线性阵列110a的第一阵列中心线C2,并且能够与第一阵列中心线C2间隔开小于或大于互补连接器的卡节距的一距离。因此,第一组中心线C4能够沿着侧向A与第一阵列中心线C2间隔开不是互补连接器的卡节距的整数倍的一距离。类似地,第二组136b接地隔离过孔g的第二组中心线C5可以定位成沿侧向A邻近第一线性阵列110a 的第二阵列中心线C3,并且能够与第二阵列中心线C3间隔开小于或大于互补连接器的卡节距的一距离。因此,第二组中心线C5可以沿侧向A与第二阵列中心线C3间隔开不是互补连接器的卡节距的整数倍的一距离。
根据实施例,沿着相应组的中心线对齐的至少一组136的接地隔离过孔g,与包括电迹线差分对108的至少一根电迹线108相结合,可以相对于侧向A定位在相继布置的第一线性阵列110a和第二线性阵列110b之间。换言之,相继布置的第一线性阵列110a和第二线性阵列110b可以被至少一组接地隔离过孔136和包括迹线差分对108在内的至少一根电信号迹线沿着侧向A分开。再换言之,例如按重复线性阵列图案138排布的各自包含一个或多个接地过孔112和一个或多个信号过孔114的相继布置的第一线性阵列110a和第二线性阵列110b (包括相应的隔离盘),可以被沿相应组中心线对齐的至少一组136接地隔离过孔g和诸如电迹线差分对108的至少一根电迹线108沿侧向 A分开。
因此,当沿着在侧向A上定向的直的参考线从第一线性阵列110a 朝第二线性阵列110b移动时,参考线可以依次地横过第一线性阵列110a、诸如电迹线差分对108的至少一根电迹线108,以及一组136 接地隔离过孔g,以及第二线性阵列110b。该图案可沿着侧向A重复,例如从第二线性阵列110b朝向另一个第一线性阵列110a。因此,当沿着在侧向A上定向的直的参考线从第二线性阵列110b朝第一线性阵列 110a移动时,参考线可以依次横过第二线性阵列110b、一组136接地隔离过孔g、诸如迹线差分对108的至少一根电迹线108,以及第一线性阵列110a。该图案可沿着侧向A重复。印刷电路板100可以限定位于一个线性阵列110与至少一根电迹线108之间的区域140。例如,区域140可以沿着侧向A定位在第一线性阵列110a和诸如信号迹线差分对108的至少一根电迹线108之间。区域140中可以没有接地隔离过孔g。可替代地,印刷电路板100可以包括位于区域140中的一个或多个接地隔离过孔g。区域140可以沿着沿侧向A的侧向维度在第一线性阵列110a与至少一根电迹线108之间延伸,并且可进一步沿着在纵向上的纵向维度延伸从而限定由侧向维度和纵向维度限定的矩形区域。换言之,区域140可以限定在第一线性阵列110a的隔离盘116a 与差分信号迹线108之间沿着侧向A延伸的区域,该区域可以没有接地隔离过孔g,或者可以包括至少一个接地隔离过孔g。类似地,可以进一步理解成印刷电路板100包含位于沿相应组中心线排布的一组或多组136接地隔离过孔g与一个线性阵列110之间的区域142。例如,区域142可以沿侧向A设置在第二组136b接地隔离过孔g与第二线性阵列100b之间。区域142能够限定在第二组136b接地隔离过孔g与第二线性阵列100b之间由沿纵向L的纵向维度和沿侧向的侧向维度限定的区域。换言之,区域142可以限定在第二线性阵列110b的隔离盘与第二组136b接地隔离过孔g之间沿侧向A延伸的区域。区域142 中可以没有电信号迹线。
在一个实施例中,第一中心线C1可以沿侧向与第一阵列中心线 C2隔开第二距离D2。第二组136b接地隔离过孔g的第二组中心线 C5可以沿侧向A与第一中心线C1隔开第三距离D3。第二线性阵列 110b的第二阵列中心线C3可以沿侧向与第二组136b接地隔离过孔g的第二组中心线C5隔开第四距离D4。第二距离D2可以大于第三距离D3。此外,第四距离D4可以大于第三距离D3。另外,第二距离 D2可以等于或不同于第四距离D4。
根据一个实施例,印刷电路板可以限定位于第一阵列中心线C2 与第二阵列中心线C3之间的中间的第六中心线C6。第六中心线C6 在纵向L上延伸。第六中心线C6可以相对于第一中心线C1沿侧向偏移。因此,第二距离D2可以大于或小于第一距离D1的一半,使得中心线C1不与中心线C6对齐。换言之,第六中心线C6可以位于距第一组中心线C2和第二组中心线C3的距离等于第一距离D1的一半处。当第一中心线C1不与中心线C6对齐时,可视为电迹线108关于第六中心线C6不对称地布线。再换言之,当第一中心线C1不与第六中心线C6对齐时,可视为电迹线关于第一线性阵列110a和第二线性阵列 110b中的一者或两者及其相应的第一阵列中心线C2和第二阵列中心线C3不对称地布线。
而且,每组136接地隔离过孔g可以沿侧向A与相应的线性阵列图案138至少部分地或者完全地对齐。当例如在侧向A上延伸贯通每个相应的接地隔离过孔g的中心的线延伸贯通相应的线性阵列图案 138时,一组136接地隔离过孔g可以与线性阵列图案138完全对齐。例如,如图1所示,第一组136a接地隔离过孔g完全地与第一线性阵列110a的G-S-S-G图案138对齐,因为沿侧向A居中地延伸贯通每个接地隔离过孔g的直线在线性阵列图案138处与相应的第一组中心线 C2交叉。第一组136a的至少一个选定的接地隔离过孔g可以关于纵向设置在第一线性阵列110a的第一信号过孔114a和第二信号过孔 114b之间。选定的一个接地隔离过孔g可以是第一组136a中的关于纵向L的中间的一个接地隔离过孔g。第一组136a的至少一对接地隔离过孔g可以定位成使得第一信号过孔114a和第二信号过孔114b中的每一个关于纵向L设置在第一组136a的一对接地隔离过孔g之间。第一组136a的一对接地隔离过孔g可以是第一组136a中的关于纵向L 最靠外的接地隔离过孔g。
类似地,第二组136b接地隔离过孔g与第二线性阵列110b的 G-S-S-G图案138完全对齐,因为沿侧向A居中地延伸贯通每个接地隔离过孔g的直线在线性阵列图案138处与相应的第二组中心线C3 交叉。第二组136b的至少一个选定的接地隔离过孔g可以关于纵向设置在第二线性阵列110b的第三信号过孔114c与第四信号过孔114d之间。选定的一个接地隔离过孔g可以是第二组136b的关于纵向L的中间的一个接地隔离过孔g。第二组136b的至少一对接地隔离过孔g可以定位成使得第三信号过孔114c和第四信号过孔114d中的每一个关于纵向L设置在第二组136b的一对接地隔离过孔g之间。第二组136b 的该对接地隔离过孔g可以是第二组136b的关于纵向L最靠外的接地隔离过孔g。
此外,第一组136a的最靠外的接地隔离过孔g中的一个可以与第二组136b的最靠外的接地隔离过孔g中的一个对齐,而第一组136a 和第二组136b中的每一个的相对的最靠外接地过孔g沿侧向A不与第一组136a和第二组136b中的另一个的全部过孔对齐。例如,第一组 136a和第二组136b中的每一个的相对的最靠外接地隔离过孔g关于纵向L偏离第一组136a和第二组136b中的另一个的全部接地隔离过孔。每组136的接地隔离过孔g能够沿纵向L彼此均匀间隔。可替代地,每组136的接地隔离过孔g能够沿纵向L彼此变距间隔,但是与相应一个线性阵列100或线性阵列图案138可操作地关联。
此外,来自第一线性阵列110a的各个线性阵列图案138可以完全地或者部分地与来自第二线性阵列110b的各个线性阵列图案138对齐。例如,在侧向A上延伸的相应的直线能够延伸贯通线性阵列110a 和110b中的每一个的线性阵列图案138中的各相应的接地过孔112和信号过孔114的中心。在图示的实施例中,第一线性阵列110a的线性阵列图案138与第二线性阵列110b的线性阵列图案138部分地对齐。当在侧向A上延伸贯通第一线性阵列110a的线性阵列图案138的各相应接地过孔112和信号过孔114的中心的线中并非全部的线延伸贯通第二线性阵列110b的线性阵列图案138的各相应接地过孔112和信号过孔114的中心时,会发生部分对齐。
不受理论约束,认为如上所述定位的一组136接地隔离过孔g限定了法拉第屏蔽件,其防止沿侧向A彼此间隔开的差分信号对之间的串扰。此外,一组或多组136接地隔离过孔g沿着单条线的定位,诸如第二组136b接地隔离过孔沿第二组中心线C5的定位,能够足以缓解串扰,同时相对于现有技术在线性阵列110之间提供更多的区域。增大的区域允许电迹线沿着实现零偏斜布线的相应路径延伸。接地隔离过孔g可以具有与接地过孔112相同的尺寸(而不是小于接地过孔 112的尺寸),和/或接地隔离过孔g可以与信号迹线108相隔更远以使由于将隔离过孔g放置得过于靠近信号迹线108而导致的阻抗不连续性最小化。接地隔离过孔g还可以与隔离盘相隔更远以改善PCB可制造性。
根据一个实施例,提供了一种能够减少印刷电路板中的串扰的方法。该方法可以包括如下步骤:1)第一电信号迹线沿着第一方向布线,2)沿垂直于第一方向的第二方向将导电层布置在第一电信号迹线下方,导电层沿着与第二方向正交的平面延伸,3)在第一线性阵列中沿着第一方向将至少一个导电信号过孔与至少一个导电接地过孔间隔开,4)在沿着垂直于第一方向和第二方向的第三方向与第一线性阵列间隔开的第二线性阵列中沿第一方向将至少一个导电信号过孔与至少一个导电接地过孔间隔开,使得第一线性阵列和第二线性阵列是沿着第三方向的相继布置的线性阵列,第一电信号迹线关于第二方向设置在第一线性阵列与第二线性阵列之间,以及5)放置沿第一方向排布的一组接地隔离过孔,该组接地隔离过孔设置在第一电信号迹线与第二线性阵列之间。
在另一实施例中,用于减少印刷电路板中的串扰的方法可以包括如下步骤:提供或教导印刷电路板的使用,诸如结合图1-3所描述的印刷电路板100。该方法可以进一步包括教导第三方将互补的电组件安装到印刷电路板上的步骤,使得(1)互补电连接器的电信号触头的安装部被插入一个导电信号过孔中,(2)互补电连接器的接地触头的安装部被插入一个导电接地过孔中,以及(3)互补电连接器的电触头的所有安装部都不与任何接地隔离过孔对齐。因此,接地隔离过孔仍不被互补电连接器使用。该方法可进一步包括向第三方出售印刷电路板的步骤。
如上所述,印刷电路板100可以如图1或图3所描述地那样构造。可替代地,图1能够图示出印刷电路板100的第一区段100a,图3能够图示出印刷电路板100的沿横向T位于第一区段100a下方的第二区段100b。第一区段100a和第二区段100b能够相对于彼此相继地排布,使得印刷电路板100在第一区段100a和第二区段100b之间沿横向T 没有附加的层。如此,第二区段100b的第一导电层102a可以设置成紧邻第一区段100a的第二绝缘层106b。第一区段100a的第二绝缘层 106b可以设置在第一区段100a的第二导电层102b与第二区段100b 的第一导电层102a之间。可替代地,印刷电路板100可以包括沿横向 T设置在第一层100a与第二层100b之间的一个或多个附加层。
因此,第一区段100a的第一导电层102a可称为上导电层,第一区段100a的第二导电层102b和第二区段100b的第一导电层102a可称为中导电层,第二区段100b的第二导电层102b可称为下导电层。部分100b的第一线性阵列110a和第二线性阵列110b可称为印刷电路板100的第三线性阵列和第四线性阵列。第一区段100a和第二区段 100b的第一中心线C1能够沿横向T彼此对齐,使得由横向T和纵向 L限定的平面能够穿过第一区段100a和第二区段100b的各第一中心线C1。可替代地,第一区段100a和第二区段100b的部分的乃至全部的各个第一中心线C1能够沿侧向A偏离第一区段100a和第二区段 100b的另一个第一中心线C1。
已经通过示例的方式提供了结合图示实施例描述的实施例,因此本发明不意在局限于所公开的实施例。此外,除非指出,否则上述的各个实施例的结构和特征能够应用于本文所描述的其他实施例。因此,本发明意在涵盖包含在如随附权利要求书中阐明的本发明的精神和范围内的全部改进例和替代布置。

Claims (3)

1.一种印刷电路板,包括:
沿着第一方向延展的至少一根电信号迹线;
导电接地层,其沿着垂直于所述第一方向的第二方向布置在所述第一电信号迹线之下,所述导电接地层沿着与所述第二方向正交的平面延伸;
第一线性阵列,其包括至少一个导电信号过孔和至少一个导电接地过孔,所述第一线性阵列沿着所述第一方向定向;
第二线性阵列,其包括至少一个导电信号过孔和至少一个导电接地过孔,所述第二线性阵列沿着所述第一方向定向,所述第二线性阵列沿着关于所述第一方向和第二方向中的每一个都垂直的第三方向与所述第一线性阵列间隔开且与所述第一线性阵列相继地布置,其中所述至少一根电信号迹线相对于所述第三方向布置在所述第一线性阵列与第二线性阵列之间,以及
沿着所述第一方向定向的至少一组接地隔离过孔,所述至少一组接地隔离过孔相对于所述第二方向布置在所述第一电信号迹线与所述第二线性阵列之间。
2.用于减少印刷电路板中的串扰的方法,所述方法包括以下步骤:
沿着第一方向布线第一电信号迹线;
沿着与所述第一方向垂直的第二方向将导电层布置在所述第一电信号迹线之下,所述导电层沿着与所述第二方向正交的平面延伸;
在第一线性阵列中,沿着所述第一方向将至少一个导电信号过孔与至少一个导电接地过孔间隔开;
在沿着与所述第一方向和第二方向垂直的第三方向与所述第一线性阵列间隔开的第二线性阵列中,沿着所述第一方向将至少一个导电信号过孔与至少一个导电接地过孔间隔开,使得所述第一线性阵列和所述第二线性阵列是沿着所述第三方向的相继布置的线性阵列,并且所述第一电信号迹线关于所述第二方向布置在所述第一线性阵列与第二线性阵列之间;以及
放置沿着所述第一方向排布的一组接地隔离过孔,所述一组接地隔离过孔布置在所述第一电信号迹线与所述第二线性阵列之间。
3.用于减少印刷电路板中的串扰的方法,所述方法包括以下步骤:
向第三方提供或教导印刷电路的使用,所述印刷电路板包括:
沿着第一方向延展的第一电信号迹线;
沿着与所述第一方向垂直的第二方向布置在所述第一电信号迹线之下的导电层,所述导电层沿着与所述第二方向正交的平面延伸;
沿着所述第一方向定向的第一线性阵列,所述第一线性阵列包括至少一个导电信号过孔和至少一个导电接地过孔;
沿着所述第一方向定向的第二线性阵列,所述第二线性阵列包括至少一个导电信号过孔和至少一个导电接地过孔,所述第二线性阵列沿着与所述第一方向和所述第二方向垂直的第三方向与所述第一线性阵列间隔开,所述第一线性阵列和所述第二线性阵列是沿着所述第三方向的相继布置的线性阵列,所述第一电信号迹线关于所述第二方向布置在所述第一线性阵列与第二线性阵列之间;以及
一组接地隔离过孔,所述一组接地隔离过孔的接地隔离过孔沿着所述第一方向排布,所述一组接地隔离过孔布置在所述第一电信号迹线与所述第二线性阵列之间,
向该第三方教导将互补电连接器安装到所述印刷电路板上的步骤,使得(1)所述互补电连接器的电信号触头的安装部被插入到其中一个所述导电信号过孔中,(2)所述互补电连接器的接地触头的安装部被插入到其中一个所述导电接地过孔中,以及(3)所述互补电连接器的电触头的安装部都不与任何一个接地隔离过孔对齐;以及
向该第三方出售所述印刷电路板。
CN201811207671.XA 2013-01-29 2014-01-28 具有偏移差分信号通路的pcb Active CN109327955B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201361758255P 2013-01-29 2013-01-29
US61/758,255 2013-01-29
US14/164,320 2014-01-27
US14/164,320 US9544992B2 (en) 2013-01-29 2014-01-27 PCB having offset differential signal routing
CN201480006525.4A CN104969669B (zh) 2013-01-29 2014-01-28 具有偏移差分信号通路的pcb

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201480006525.4A Division CN104969669B (zh) 2013-01-29 2014-01-28 具有偏移差分信号通路的pcb

Publications (2)

Publication Number Publication Date
CN109327955A true CN109327955A (zh) 2019-02-12
CN109327955B CN109327955B (zh) 2021-10-29

Family

ID=51221714

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201480006525.4A Active CN104969669B (zh) 2013-01-29 2014-01-28 具有偏移差分信号通路的pcb
CN201811207671.XA Active CN109327955B (zh) 2013-01-29 2014-01-28 具有偏移差分信号通路的pcb

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201480006525.4A Active CN104969669B (zh) 2013-01-29 2014-01-28 具有偏移差分信号通路的pcb

Country Status (5)

Country Link
US (1) US9544992B2 (zh)
EP (1) EP2952074B1 (zh)
JP (1) JP6556633B2 (zh)
CN (2) CN104969669B (zh)
WO (1) WO2014120640A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109586107A (zh) * 2017-09-29 2019-04-05 中航光电科技股份有限公司 一种连接器及其信号传输结构

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104202905A (zh) * 2014-09-28 2014-12-10 浪潮(北京)电子信息产业有限公司 一种pcb及其布线方法
CN112888152A (zh) * 2014-11-21 2021-06-01 安费诺公司 用于高速、高密度电连接器的配套背板
US9769926B2 (en) * 2015-04-23 2017-09-19 Dell Products L.P. Breakout via system
US10038281B2 (en) * 2015-08-13 2018-07-31 Intel Corporation Pinfield crosstalk mitigation
US9958931B2 (en) * 2016-02-22 2018-05-01 The Joan and Irwin Jacobs Technion-Cornell Institute Techniques for self-tuning of computing systems
WO2017155997A1 (en) 2016-03-08 2017-09-14 Amphenol Corporation Backplane footprint for high speed, high density electrical connectors
US10201074B2 (en) 2016-03-08 2019-02-05 Amphenol Corporation Backplane footprint for high speed, high density electrical connectors
CN105704913B (zh) * 2016-04-22 2018-09-04 浪潮电子信息产业股份有限公司 一种via部署方法和装置
CN106132114A (zh) * 2016-06-28 2016-11-16 广东欧珀移动通信有限公司 Pcb板及其制造方法和具有其的移动终端
CN106304664A (zh) * 2016-08-25 2017-01-04 悦虎电路(苏州)有限公司 一种hdi线路板的盲孔布线方法
CN108076580B (zh) * 2016-11-15 2021-01-22 中兴通讯股份有限公司 一种隔离信号过孔间串扰的方法及装置
US20180276176A1 (en) * 2017-03-23 2018-09-27 Intel Corporation Peripheral component interconnect express (pcie) compliant through-hole and press-fit connector
CN107155258B (zh) * 2017-04-25 2019-05-10 安徽宏鑫电子科技有限公司 一种不对称过孔印制电路板
CN109246926A (zh) * 2017-07-10 2019-01-18 中兴通讯股份有限公司 一种pcb布设方法及装置
US10394996B2 (en) 2017-08-02 2019-08-27 International Business Machines Corporation Via array placement on a printed circuit board outline
CN107734828B (zh) * 2017-09-14 2019-12-17 苏州浪潮智能科技有限公司 一种pcb板差分信号线布线结构及布线方法
CN109600906A (zh) * 2017-09-30 2019-04-09 中航光电科技股份有限公司 一种连接器及信号传输单元
KR102475701B1 (ko) 2017-12-15 2022-12-09 삼성전자주식회사 차동 비아 구조물, 이를 구비하는 회로기판 및 이의 제조방법
US10477672B2 (en) * 2018-01-29 2019-11-12 Hewlett Packard Enterprise Development Lp Single ended vias with shared voids
US11178751B2 (en) * 2018-03-16 2021-11-16 Dell Products L.P. Printed circuit board having vias arranged for high speed serial differential pair data links
US10299370B1 (en) 2018-03-21 2019-05-21 Dell Products L.P. Differential trace pair system
WO2019204686A1 (en) 2018-04-19 2019-10-24 The Research Foundation For The State University Of New York Solderless circuit connector
US11057995B2 (en) 2018-06-11 2021-07-06 Amphenol Corporation Backplane footprint for high speed, high density electrical connectors
US10522949B1 (en) * 2018-08-08 2019-12-31 Qualcomm Incorporated Optimized pin pattern for high speed input/output
KR20240033143A (ko) * 2018-09-25 2024-03-12 몰렉스 엘엘씨 커넥터, 및 표면 접지 평면을 갖는 인쇄 회로 보드
CN110829069B (zh) * 2018-11-01 2023-07-18 富士康(昆山)电脑接插件有限公司 连接器及其组合
CN109451659A (zh) * 2018-12-18 2019-03-08 广东浪潮大数据研究有限公司 一种pcb板
CN111367727B (zh) * 2018-12-25 2023-11-17 中兴通讯股份有限公司 连接器结构,时延差的计算方法及装置
US10971450B2 (en) * 2019-01-17 2021-04-06 Avago Technologies International Sales Pte. Limited Hexagonally arranged connection patterns for high-density device packaging
WO2020236794A1 (en) 2019-05-20 2020-11-26 Amphenol Corporation High density, high speed electrical connector
CN110324962B (zh) * 2019-07-18 2020-09-18 广州兴森快捷电路科技有限公司 降低pcb差分线插入损耗的方法
CN115298912A (zh) 2020-01-27 2022-11-04 安费诺有限公司 具有高速安装接口的电连接器
CN115315855A (zh) 2020-01-27 2022-11-08 安费诺有限公司 具有高速安装接口的电连接器
JP7391184B2 (ja) * 2020-03-25 2023-12-04 京セラ株式会社 配線基板
CN112420648B (zh) * 2020-10-29 2022-08-16 深圳市紫光同创电子有限公司 焊球排布单元及封装芯片
CN114430608A (zh) * 2020-10-29 2022-05-03 华为技术有限公司 一种印制电路板及背板架构系统、通信设备
US11406006B2 (en) * 2020-12-15 2022-08-02 Qualcomm Incorporated Electromagnetic (EM) field rotation for interconnection between chip and circuit board
CN114361827A (zh) * 2020-12-21 2022-04-15 中航光电科技股份有限公司 一种连接器印制板封装结构
CN113192928B (zh) * 2021-04-25 2023-02-03 复旦大学 硅通孔阵列
CN113630955A (zh) * 2021-06-30 2021-11-09 苏州浪潮智能科技有限公司 一种优化连接器串扰的pcb板、实现方法
CN113573472B (zh) * 2021-09-23 2022-02-01 中兴通讯股份有限公司 印制电路板及信号传输系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6384341B1 (en) * 2001-04-30 2002-05-07 Tyco Electronics Corporation Differential connector footprint for a multi-layer circuit board
US20070130555A1 (en) * 2005-11-22 2007-06-07 Hitachi, Ltd. Multilayer printed circuit board for high-speed differential signal, communication apparatus, and data storage apparatus
US7239526B1 (en) * 2004-03-02 2007-07-03 Xilinx, Inc. Printed circuit board and method of reducing crosstalk in a printed circuit board
CN101378633A (zh) * 2007-08-31 2009-03-04 日本电气株式会社 印刷布线基板
CN101849324A (zh) * 2007-11-07 2010-09-29 Fci公司 具有正交接点尾线的电连接器系统
US20110062593A1 (en) * 2009-09-11 2011-03-17 Hitachi, Ltd. Semiconductor packaging substrate and semiconductor device

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6394822B1 (en) 1998-11-24 2002-05-28 Teradyne, Inc. Electrical connector
US20050201065A1 (en) * 2004-02-13 2005-09-15 Regnier Kent E. Preferential ground and via exit structures for printed circuit boards
US7819697B2 (en) 2008-12-05 2010-10-26 Tyco Electronics Corporation Electrical connector system
CN103428990B (zh) 2009-03-25 2016-06-01 莫列斯公司 高数据率连接器系统
US8080738B2 (en) 2009-10-01 2011-12-20 Tyco Electronics Corporation Printed circuit having ground vias between signal vias
WO2011046479A1 (en) 2009-10-16 2011-04-21 Telefonaktiebolaget L M Ericsson (Publ) Printed circuit board
US8273994B2 (en) 2009-12-28 2012-09-25 Juniper Networks, Inc. BGA footprint pattern for increasing number of routing channels per PCB layer
CN102291931B (zh) 2011-03-23 2013-12-18 威盛电子股份有限公司 差动对信号传输结构、线路板及电子模块
WO2012138519A2 (en) 2011-04-04 2012-10-11 Fci Electrical connector
JP5919873B2 (ja) * 2012-02-21 2016-05-18 富士通株式会社 多層配線基板及び電子機器
US8715006B2 (en) * 2012-06-11 2014-05-06 Tyco Electronics Corporation Circuit board having plated thru-holes and ground columns

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6384341B1 (en) * 2001-04-30 2002-05-07 Tyco Electronics Corporation Differential connector footprint for a multi-layer circuit board
US7239526B1 (en) * 2004-03-02 2007-07-03 Xilinx, Inc. Printed circuit board and method of reducing crosstalk in a printed circuit board
US20070130555A1 (en) * 2005-11-22 2007-06-07 Hitachi, Ltd. Multilayer printed circuit board for high-speed differential signal, communication apparatus, and data storage apparatus
CN101378633A (zh) * 2007-08-31 2009-03-04 日本电气株式会社 印刷布线基板
JP2009059873A (ja) * 2007-08-31 2009-03-19 Nec Corp プリント配線基板
CN101849324A (zh) * 2007-11-07 2010-09-29 Fci公司 具有正交接点尾线的电连接器系统
US20110062593A1 (en) * 2009-09-11 2011-03-17 Hitachi, Ltd. Semiconductor packaging substrate and semiconductor device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109586107A (zh) * 2017-09-29 2019-04-05 中航光电科技股份有限公司 一种连接器及其信号传输结构
CN109586107B (zh) * 2017-09-29 2020-09-18 中航光电科技股份有限公司 一种连接器及其信号传输结构
CN112117605A (zh) * 2017-09-29 2020-12-22 中航光电科技股份有限公司 一种连接器及其信号传输结构
CN112117605B (zh) * 2017-09-29 2022-03-11 中航光电科技股份有限公司 一种连接器及其信号传输结构

Also Published As

Publication number Publication date
US20140209370A1 (en) 2014-07-31
JP6556633B2 (ja) 2019-08-07
CN109327955B (zh) 2021-10-29
CN104969669A (zh) 2015-10-07
EP2952074B1 (en) 2020-05-20
EP2952074A4 (en) 2016-11-23
EP2952074A1 (en) 2015-12-09
WO2014120640A1 (en) 2014-08-07
CN104969669B (zh) 2018-11-16
US9544992B2 (en) 2017-01-10
JP2016508675A (ja) 2016-03-22

Similar Documents

Publication Publication Date Title
CN104969669B (zh) 具有偏移差分信号通路的pcb
CN104956776B (zh) 具有正交信号通路的印刷电路板
US11765813B2 (en) Backplane footprint for high speed, high density electrical connectors
US20240023232A1 (en) Backplane footprint for high speed, high density electrical connectors
JP6267153B2 (ja) 多層回路部材とそのためのアセンブリ
CN102986307B (zh) 结构化电路板和方法
CN101950893B (zh) 差分电连接器组件
US9930772B2 (en) Printed circuit and circuit board assembly configured for quad signaling
CN107535044A (zh) 用于高速、高密度电连接器的配套背板
RU2427950C2 (ru) Соединительное устройство для локальной сети
WO2009102408A1 (en) Interconnection assembly for printed circuit boards
CN105122954B (zh) 具有带有共模串扰补偿的柔性印刷电路板的通信插座
GB2314466A (en) Capacitor array for reducing cross-talk in connectors
CN108575044A (zh) 印刷电路板及其组件
US20140017940A1 (en) Layered connector and method of manufacturing a layered connector
CN102740583A (zh) 电路板
CN111602472A (zh) 用于高速、高密度电连接器的背板封装部
WO2016059422A1 (en) Switching matrix
TW201526394A (zh) 電連接器
JPH04234783A (ja) 薄膜エレクトロルミネッセントパネル用電極構造

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant