CN113573472B - 印制电路板及信号传输系统 - Google Patents
印制电路板及信号传输系统 Download PDFInfo
- Publication number
- CN113573472B CN113573472B CN202111110049.9A CN202111110049A CN113573472B CN 113573472 B CN113573472 B CN 113573472B CN 202111110049 A CN202111110049 A CN 202111110049A CN 113573472 B CN113573472 B CN 113573472B
- Authority
- CN
- China
- Prior art keywords
- hole
- differential signal
- plate
- printed circuit
- circuit board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000008054 signal transmission Effects 0.000 title claims abstract description 22
- 238000005452 bending Methods 0.000 claims description 13
- 238000004519 manufacturing process Methods 0.000 abstract description 7
- 238000010586 diagram Methods 0.000 description 5
- 238000005553 drilling Methods 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002452 interceptive effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01R—ELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
- H01R12/00—Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
- H01R12/70—Coupling devices
- H01R12/71—Coupling devices for rigid printing circuits or like structures
- H01R12/712—Coupling devices for rigid printing circuits or like structures co-operating with the surface of the printed circuit or with a coupling device exclusively provided on the surface of the printed circuit
- H01R12/716—Coupling device provided on the PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0219—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
- H05K1/0222—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors for shielding around a single via or around a group of vias, e.g. coaxial vias or vias surrounded by a grounded via fence
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/0245—Lay-out of balanced signal pairs, e.g. differential lines or twisted lines
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/025—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
- H05K1/0251—Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance related to vias or transitions between vias and transmission lines
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/115—Via connections; Lands around holes or via connections
- H05K1/116—Lands, clearance holes or other lay-out details concerning the surrounding of a via
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Structure Of Printed Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本申请实施例涉及信号传输技术领域,特别涉及一种印制电路板,第一信号线自第一列结构单元的一个第一差分信号孔对、经由第二孔段与第四孔段之间延伸至第二列结构单元远离第一列结构单元的一侧;或,第一信号线自第一列结构单元的一个第一差分信号孔对、经由两个紧邻的第二地孔之间延伸至第二列结构单元远离第一列结构单元的一侧。本申请实施例还提供一种信号传输系统,包括上述的印制电路板。本申请实施例提供的印制电路板以及信号传输系统,在确保列结构单元中的多个差分信号孔对有信号线与其相连的情况下,可减少印制电路板板体的层数,从而降低印制电路板的制造成本。
Description
技术领域
本申请实施例涉及信号传输技术领域,特别涉及印制电路板及信号传输系统。
背景技术
随着科学技术的发展,超高速大容量传输系统也得到了长足的发展,其中,高速连接器作为超高速大容量传输系统最重要的信号传输器件之一,其广泛应用于电子设备中、并处于电子设备的关键连接位置。
通常,高速连接器通过管脚末端的鱼眼结构与印制电路板的封装结构进行互配连接。参见图1,印制电路板的封装结构由位于印制电路板板体上的多个列结构单元组成,每个列结构单元均包括沿第一方向依次设置的多个过孔,多个过孔由多个差分信号孔对以及多个地孔组成,多个列结构单元沿第二方向依次设置,第一方向与第二方向相交,其中,印制电路板的封装结构的走线方式为位于出线层的信号线与某一列结构单元中的差分信号孔对相连后,从该列结构单元与其相连的列结构单元之间的间隙中走出,走线方式较为单一,从而使得每一列结构单元在同一出线层仅可走一条信号线,进而需增加出线层的数量以使得列结构单元中的多个差分信号孔对有信号线与其相连;而增加出线层的数量势必会增加印制电路板板体的层数,从而使得印制电路板的制造成本较高。
因此,亟须提供一种印制电路板以及信号传输系统,在确保列结构单元中的多个差分信号孔对有信号线与其相连的情况下,减少印制电路板板体的层数,从而降低印制电路板的制造成本。
发明内容
本申请实施例的主要目的在于提出一种印制电路板以及信号传输系统,在确保列结构单元中的多个差分信号孔对有信号线与其相连的情况下,可减少印制电路板板体的层数,从而降低印制电路板的制造成本。
为实现上述目的,本申请实施例提供了一种印制电路板,包括:板体、第一列结构单元、第二列结构单元以及第一信号线;所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;所述第二列结构单元包括多个过孔,所述多个过孔沿所述第一方向依次设置,所述多个过孔包括第一过孔以及与所述第一过孔紧邻的第二过孔,其中,所述第一过孔以及所述第二过孔均贯穿所述第一板块以及所述第二板块,所述第一过孔包括第一孔段以及第二孔段,所述第二过孔包括第三孔段以及第四孔段,所述第一孔段以及所述第三孔段位于所述第一板块内,所述第一孔段与所述第三孔段之间的间距为第一间距,所述第二孔段以及所述第四孔段位于所述第二板块内,所述第二孔段与所述第四孔段之间的间距为第二间距,所述第一间距小于所述第二间距;所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述第二孔段与所述第四孔段之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧。
为实现上述目的,本申请实施例还提供了一种印制电路板,包括:板体、第一列结构单元、第二列结构单元以及第一信号线;所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;所述第二列结构单元包括多个第二差分信号孔对以及多个第二地孔,多个所述第二差分信号孔对沿所述第一方向依次设置,相邻的两个所述第二差分信号孔对之间设有两个紧邻的所述第二地孔,其中,每一所述第二差分信号孔对以及每一所述第二地孔均贯穿所述第一板块以及所述第二板块;所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述两个紧邻的所述第二地孔之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧。
为实现上述目的,本申请实施例还提供了一种信号传输系统,包括:上述的印制电路板。
本申请提出的印制电路板以及信号传输系统,通过所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;所述第二列结构单元包括多个过孔,所述多个过孔沿所述第一方向依次设置,所述多个过孔包括第一过孔以及与所述第一过孔紧邻的第二过孔,其中,所述第一过孔以及所述第二过孔均贯穿所述第一板块以及所述第二板块,所述第一过孔包括第一孔段以及第二孔段,所述第二过孔包括第三孔段以及第四孔段,所述第一孔段以及所述第三孔段位于所述第一板块内,所述第一孔段与所述第三孔段之间的间距为第一间距,所述第二孔段以及所述第四孔段位于所述第二板块内,所述第二孔段与所述第四孔段之间的间距为第二间距,所述第一间距小于所述第二间距;所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述第二孔段与所述第四孔段之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧;
或,所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;所述第二列结构单元包括多个第二差分信号孔对以及多个第二地孔,多个所述第二差分信号孔对沿所述第一方向依次设置,相邻的两个所述第二差分信号孔对之间设有两个紧邻的所述第二地孔,其中,每一所述第二差分信号孔对以及每一所述第二地孔均贯穿所述第一板块以及所述第二板块;所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述两个紧邻的所述第二地孔之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧;
使得信号线具有更多的走线方式,从而可增加每一出线层可走的信号线的数量,无需通过增加印制电路板板体的层数的方式增加信号线数量,在确保第一列结构单元中的多个差分信号孔对有信号线与其相连的情况下,可减少印制电路板板体的层数,以降低印制电路板的制造成本。
附图说明
图1是背景技术提供的印制电路板的封装结构位于出线层的结构示意图;
图2是本申请实施例一提供的印制电路板的封装结构位于第一出线层的结构示意图;
图3是本申请实施例一提供的印制电路板的板体的局部剖视图;
图4是本申请实施例一提供的印制电路板在一实施例中的板体的局部剖视图;
图5是本申请实施例一提供的印制电路板在另一实施例中的板体的局部剖视图;
图6是本申请实施例一提供的印制电路板在又一实施例中的封装结构位于第一出线层的结构示意图;
图7是本申请实施例一提供的印制电路板在又一实施例中的板体的局部剖视图;
图8是本申请实施例一提供的印制电路板在另一实施例中的封装结构位于第一出线层的结构示意图;
图9是本申请实施例三提供的印制电路板的封装结构位于第一出线层的结构示意图;
图10是本申请实施例三提供的印制电路板的板体的局部剖视图。
具体实施方式
本领域的普通技术人员可以理解,在本申请各实施例中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施例的种种变化和修改,也可以实现本申请所要求保护的技术方案。以下各个实施例的划分是为了描述方便,不应对本申请的具体实现方式构成任何限定,各个实施例在不矛盾的前提下可以相互结合相互引用。
本申请实施例一提供一种印制电路板,其核心在于,通过所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;所述第二列结构单元包括多个过孔,所述多个过孔沿所述第一方向依次设置,所述多个过孔包括第一过孔以及与所述第一过孔紧邻的第二过孔,其中,所述第一过孔以及所述第二过孔均贯穿所述第一板块以及所述第二板块,所述第一过孔包括第一孔段以及第二孔段,所述第二过孔包括第三孔段以及第四孔段,所述第一孔段以及所述第三孔段位于所述第一板块内,所述第一孔段与所述第三孔段之间的间距为第一间距,所述第二孔段以及所述第四孔段位于所述第二板块内,所述第二孔段与所述第四孔段之间的间距为第二间距,所述第一间距小于所述第二间距;所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述第二孔段与所述第四孔段之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧;使得信号线具有更多的走线方式,从而可增加每一出线层可走的信号线的数量,无需通过增加印制电路板板体的层数的方式增加信号线数量,在确保第一列结构单元中的多个差分信号孔对有信号线与其相连的情况下,可减少印制电路板板体的层数,以降低印制电路板的制造成本。
为使本申请实施例一的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施例一进行详细的阐述。
参见图2与图3,本申请实施例一提供的PCB(Printed Circuit Board:印制电路板),包括:板体110、第一列结构单元120、第二列结构单元130以及第一信号线140;板体110沿其厚度方向(图3所示X方向)依次设有第一板块111以及第二板块112,第二板块112具有第一出线层113;第一列结构单元120包括多个第一差分信号孔对121以及多个第一地孔122,多个第一差分信号孔对121沿第一方向(图2所示Y方向)依次设置,相邻的两个第一差分信号孔对121之间至少设有一个第一地孔122,其中,每一第一差分信号孔对121以及每一第一地孔122均贯穿第一板块111以及第二板块112,第一列结构单元120与第二列结构单元130沿第二方向(图2所示Z方向)依次设置,第一方向与第二方向相交;第二列结构单元130包括多个过孔131,多个过孔131沿第一方向依次设置,多个过孔131包括第一过孔132以及与第一过孔132紧邻的第二过孔133,其中,第一过孔132以及第二过孔133均贯穿第一板块111以及第二板块112,第一过孔132包括第一孔段134以及第二孔段135,第二过孔133包括第三孔段136以及第四孔段137,第一孔段134以及第三孔段136位于第一板块111内,第一孔段134与第三孔段136之间的间距为第一间距W1,第二孔段135以及第四孔段137位于第二板块112内,第二孔段135与第四孔段137之间的间距为第二间距W2,第一间距W1小于第二间距W2;第一信号线140位于第一出线层113,第一信号线140自第一列结构单元120的一个第一差分信号孔对121、经由第二孔段135与第四孔段137之间延伸至第二列结构单元130远离第一列结构单元120的一侧。
具体地说,在本实施例中,相邻的两个第一差分信号孔对121之间具有两个第一地孔122,如此,可增加相邻的两个第一差分信号孔对121之间的间距,从而减小相邻的两个第一差分信号孔对121之间的信号串扰。此外,还需说明的是,本实施例提供的PCB还可具有第三列结构单元、第四列结构单元等(图中未示出),第二列结构单元130与第三列结构单元可沿第二方向依次设置,也可沿第三方向(图中未示出)依次设置,第三方向与第二方向相交,且第三方向与第一方向相交。
进一步的,第一孔段134的轴线与第二孔段135的轴线不重合和/或第一孔段134的直径大于第二孔段135的直径。
参见图4,在一实施例中,第一孔段134的直径与第二孔段135的直径相同,通过第一孔段134的轴线与第二孔段135的轴线不重合,使得第一间距W1小于第二间距W2,具体的,第一孔段134的轴线与第二孔段135的轴线不重合、且第二孔段135的轴线位于第一孔段134的轴线远离第四孔段137的轴线的一侧,可使得第一间距W1小于第二间距W2;参见图5,在另一实施例中,第一孔段134的轴线与第二孔段135的轴线重合,通过第一孔段134的直径大于第二孔段135的直径,如此,可使得第一孔段134的侧壁与第三孔段136的侧壁之间的间距大于第二孔段135的侧壁与第四孔段137的侧壁之间的间距,从而使得第一间距W1小于第二间距W2。
继续参见图3,在本实施例中,第一孔段134的轴线与第二孔段135的轴线不重合、且第一孔段134的直径大于第二孔段135的直径,如此,可进一步增加第二间距W2。
更进一步的,第三孔段136的轴线与第四孔段137的轴线不重合和/或第三孔段136的直径大于第四孔段137的直径。
继续参见图4,在一实施例中,第三孔段136的直径与第四孔段137的直径相同,通过第三孔段136的轴线与第四孔段137的轴线不重合,使得第一间距W1小于第二间距W2,具体的,第三孔段136的轴线与第四孔段137的轴线不重合、且第四孔段137的轴线位于第三孔段136的轴线远离第一孔段134的轴线的一侧,如此,可使得第一间距W1小于第二间距W2;继续参见图5,在另一实施例中,第三孔段136的轴线与第四孔段137的轴线重合,通过第三孔段136的直径大于第四孔段137的直径,如此,可使得第三孔段136的侧壁与第一孔段134的侧壁之间的间距小于第四孔段137的侧壁与第二孔段135的侧壁之间的间距,从而使得第一间距W1小于第二间距W2。
继续参见图3,在本实施例中,第三孔段136的轴线与第四孔段137的轴线不重合、且第三孔段136的直径大于第四孔段137的直径,如此,由于本实施例第一孔段134的轴线与第二孔段135的轴线不重合、且第一孔段134的直径大于第二孔段135的直径,从而可使得第二间距W2最大化。
具体地说,由于本实施例提供的PCB的第一孔段134的轴线与第二孔段135的轴线不重合,且第三孔段136的轴线与第四孔段137的轴线不重合,如此,本实施例提供的PCB的第一过孔132以及第二过孔133在制造时,可先在第一板块111远离第二板块112的一侧钻孔并形成第一孔段134以及第三孔段136,再在第二板块112远离第一板块111的一侧钻孔以形成第二孔段135以及第四孔段137。此外,由于本实施例提供的PCB的第一孔段134的直径大于第二孔段135的直径,且第三孔段136的直径大于第四孔段137的直径,如此,在第一板块111上钻孔形成第一孔段134以及第三孔段136时,可采用大直径钻头;在第二板块112上钻孔形成第二孔段135以及第四孔段137时,可采用小直径钻头。其中,上述大直径钻头与小直径钻头为相对而言,即大直径钻头的直径大于小直径钻头的直径。
继续参见图2,在本实施例中,第二列结构单元130的多个过孔131为多个差分信号孔101以及多个第二地孔138,多个差分信号孔101沿第一方向依次设置,紧邻的两个差分信号孔101构成第二差分信号孔对139,相邻的两个第二差分信号孔对139之间至少设有一个第二地孔138。
另外,在本实施例中,相邻的两个第二差分信号孔对139之间设有两个紧邻的第二地孔138;如此,可增加第二列结构单元130中相邻的两个第二差分信号孔对139之间的距离,减少相邻的两个相邻的第二差分信号孔对139之间的信号串扰。与设置在相邻的两个第二差分信号孔对139之间的两个“第二地孔138”类似,第一过孔132以及第二过孔133也是设置在相邻的两个第二差分信号孔对139之间的“两个地孔”。
参见图6,在又一实施例中,第一过孔132以及第二过孔133为一个第二差分信号孔对139的两个差分信号孔。进一步的,同时参见图7,上述PCB还包括:第二信号线150;板体110还具有第二出线层114,第二出线层114位于第二板块112上;第二信号线150位于第二出线层114,第二信号线150包括第一连接线151以及第二连接线152,第一连接线151以及第二连接线152分别与第一过孔132以及第二过孔133相连。由于第一信号线140位于第一出线层113,第一信号线140穿过第一过孔132与第二过孔133之间,通过使与第一过孔132以及第二过孔133相连的第二信号线150位于第二出线层114,也即第二信号线150所处的出线层与第一信号线140所处的出线层不同,可避免与第一过孔132以及第二过孔133相连的第二信号线150与第一信号线140产生干涉。此外,需要说明的是,在该实施例中,第二出线层也可位于第一板块上。
参见图8,在另一实施例中,第一过孔132与第二过孔133相邻,第一过孔132以及第二过孔133分别为一个差分信号孔101以及一个第二地孔138。
进一步的,继续参见图2与图3,上述PCB还包括:第三信号线160;第三信号线160位于第一出线层113、且第三信号线160位于第一列结构单元120以及第二列结构单元130之间,第三信号线160包括折弯部161以及延伸部162,折弯部161自第一列结构单元120的一个第一差分信号孔对121沿远离第一列结构单元120并靠近延伸部162的方向弯折延伸至延伸部162,延伸部162位于折弯部161远离第一信号线140的一侧、并沿第一方向延伸,如此,可避免延伸部162与第一信号线140发生干涉;此外,与折弯部161相连的第一差分信号孔对121和与第一信号线140相连的第一差分信号孔对121不同。
此外,在本实施例中,第一方向与第二方向相交但不垂直,如此可使得第一列结构单元120中的第一差分信号孔对121与第二列结构单元130的第二差分信号孔对139错位,进而减小第一列结构单元120中的第一差分信号孔对121与第二列结构单元130的第二差分信号孔对139之间的信号串扰。
另外,在本实施例中,第一差分信号孔对121以及第二差分信号孔对139为通孔,本实施例提供的PCB在生产制造时,可在第二板块112上对第一差分信号孔对121以及第二差分信号孔对139进行钻孔,以去除第一差分信号孔对121以及第二差分信号孔对139的残桩,从而减小第一差分信号孔对121以及第二差分信号孔对139残桩的影响,进而提升第一差分信号孔对121以及第二差分信号孔对139的信号传输性能。
在一实施例中,第一差分信号孔对121以及第二差分信号孔对139为盲孔,如此,无需在第二板块112上对第一差分信号孔对121以及第二差分信号孔对139进行钻孔。在又一实施例中,第一差分信号孔对121以及第二差分信号孔对139为埋孔,且该埋孔包含与高数连接器的鱼眼接触相接触的区域。
继续参见图3,进一步的,在本实施例中,上述板体110还具有多个介质层115、多个导电平面层116以及多个第三出线层117,导电平面层116、第一出线层113以及多个第三出线层117均为导电层,介质层115用于粘合相邻的两个导电层、并用于将相邻的两个导电层绝缘。本实施例对板体的介质层115、导电平面层116和第三出线层117的数量不做限定,介质层115、导电平面层116和第三出线层117的数量可以根据PCB的实际应用需求而变化。
本申请实施例二提供一种信号传输系统,包括:PCB。本申请实施例二提供的PCB与上述实施例一提供的PCB相同,因此,本申请实施例二提供的信号传输系统包括的PCB也具有与上述实施例一提供的PCB相同的技术效果,在此不再赘述。
进一步的,上述信号传输系统还包括:连接器,连接器包括主体以及多个端子,多个端子均固定在主体上;多个第一差分信号孔对、多个第一地孔以及多个过孔位于第一板块内的部分分别与多个端子中的一者插接。
本申请实施例三提供一种印制电路板,其核心在于,所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;所述第二列结构单元包括多个第二差分信号孔对以及多个第二地孔,多个所述第二差分信号孔对沿所述第一方向依次设置,相邻的两个所述第二差分信号孔对之间设有两个紧邻的所述第二地孔,其中,每一所述第二差分信号孔对以及每一所述第二地孔均贯穿所述第一板块以及所述第二板块;所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述两个紧邻的所述第二地孔之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧。
为使本申请实施例三的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施例三进行详细的阐述。
参见图9与图10,本申请实施例三提供的PCB,包括:板体310、第一列结构单元320、第二列结构单元330以及第一信号线340;板体310沿其厚度方向(图10所示X方向)依次设有第一板块311以及第二板块312,第二板块312具有第一出线层313;第一列结构单元320包括多个第一差分信号孔对321以及多个第一地孔322,多个第一差分信号孔对321沿第一方向(图9所示Y方向)依次设置,相邻的两个第一差分信号孔对321之间至少设有一个第一地孔322,其中,每一第一差分信号孔对321以及每一第一地孔322均贯穿第一板块311以及第二板块312,第一列结构单元320与第二列结构单元330沿第二方向(图9所示Z方向)依次设置,第一方向与第二方向相交;第二列结构单元330包括多个第二差分信号孔对331以及多个第二地孔332,多个第二差分信号孔对331沿第一方向依次设置,相邻的两个第二差分信号孔对331之间设有两个紧邻的第二地孔332,其中,每一第二差分信号孔对331以及每一第二地孔332均贯穿第一板块311以及第二板块312;第一信号线340位于第一出线层313,第一信号线340自第一列结构单元320的一个第一差分信号孔对321、经由两个紧邻的第二地孔332之间延伸至第二列结构单元330远离第一列结构单元320的一侧。
具体地说,在本实施例中,相邻的两个第一差分信号孔对321之间具有两个第一地孔322,如此,可增加相邻的两个第一差分信号孔对321之间的间距,从而减小相邻的两个第一差分信号孔对321之间的信号串扰。此外,还需说明的是,本实施例提供的PCB还可具有第三列结构单元、第四列结构单元等(图中未示出),第二列结构单元330与第三列结构单元可沿第二方向依次设置,也可沿第三方向(图中未示出)依次设置,第三方向与第二方向相交,且第三方向与第一方向相交。另外,在本实施例中,多个第二地孔332沿第一方向依次设置。
进一步的,上述PCB还包括:第二信号线350;第二信号线350位于第一出线层313、且第二信号线350位于第一列结构单元320以及第二列结构单元330之间,第二信号线350包括折弯部351以及延伸部352,折弯部351自第一列结构单元320的一个第一差分信号孔对321沿远离第一列结构单元320并靠近延伸部352的方向弯折延伸至延伸部352,延伸部352位于折弯部351远离第一信号线340的一侧、并沿第一方向延伸,与折弯部351相连的第一差分信号孔对321和与第一信号线340相连的第一差分信号孔对321不同。
本申请实施例四提供一种信号传输系统,包括:PCB。本申请实施例四提供的PCB与上述实施例三提供的PCB相同,因此,本申请实施例四提供的信号传输系统包括的PCB也具有与上述实施例三提供的PCB相同的技术效果,在此不再赘述。
进一步的,上述信号传输系统还包括:连接器;连接器包括主体以及多个端子,多个端子均固定在主体上;多个第一差分信号孔对、多个第一地孔、多个第二差分信号孔对以及多个第二地孔位于第一板块内的部分分别与多个端子中的一者插接。
Claims (14)
1.一种印制电路板,其特征在于,包括:
板体、第一列结构单元、第二列结构单元以及第一信号线;
所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;
所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;
所述第二列结构单元包括多个过孔,所述多个过孔沿所述第一方向依次设置,所述多个过孔包括第一过孔以及与所述第一过孔紧邻的第二过孔,其中,所述第一过孔以及所述第二过孔均贯穿所述第一板块以及所述第二板块,所述第一过孔包括第一孔段以及第二孔段,所述第二过孔包括第三孔段以及第四孔段,所述第一孔段以及所述第三孔段位于所述第一板块内,所述第一孔段与所述第三孔段之间的间距为第一间距,所述第二孔段以及所述第四孔段位于所述第二板块内,所述第二孔段与所述第四孔段之间的间距为第二间距,所述第一间距小于所述第二间距;
所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述第二孔段与所述第四孔段之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧。
2.根据权利要求1所述的印制电路板,其特征在于,所述第一孔段的轴线与所述第二孔段的轴线不重合和/或所述第一孔段的直径大于所述第二孔段的直径。
3.根据权利要求2所述的印制电路板,其特征在于,所述第三孔段的轴线与所述第四孔段的轴线不重合和/或所述第三孔段的直径大于所述第四孔段的直径。
4.根据权利要求1-3任一项所述的印制电路板,其特征在于,所述第二列结构单元的多个所述过孔为多个差分信号孔以及多个第二地孔,多个所述差分信号孔沿所述第一方向依次设置,紧邻的两个所述差分信号孔构成第二差分信号孔对,相邻的两个所述第二差分信号孔对之间至少设有一个所述第二地孔。
5.根据权利要求4所述的印制电路板,其特征在于,所述第一过孔以及所述第二过孔为一个所述第二差分信号孔对的两个差分信号孔。
6.根据权利要求5所述的印制电路板,其特征在于,还包括:第二信号线;
所述板体还具有第二出线层,所述第二出线层位于所述第一板块或所述第二板块上;
所述第二信号线位于所述第二出线层,所述第二信号线包括第一连接线以及第二连接线,所述第一连接线以及所述第二连接线分别与所述第一过孔以及所述第二过孔相连。
7.根据权利要求4所述的印制电路板,其特征在于,所述第一过孔与所述第二过孔相邻,所述第一过孔以及所述第二过孔为一个所述差分信号孔以及一个所述第二地孔。
8.根据权利要求4所述的印制电路板,其特征在于,所述第一过孔与所述第二过孔为设置在相邻的两个所述第二差分信号孔对之间的两个地孔。
9.根据权利要求1所述的印制电路板,其特征在于,还包括:第三信号线;
所述第三信号线位于所述第一出线层、且所述第三信号线位于所述第一列结构单元以及所述第二列结构单元之间,所述第三信号线包括折弯部以及延伸部,所述折弯部自所述第一列结构单元的一个所述第一差分信号孔对沿远离所述第一列结构单元并靠近所述延伸部的方向弯折延伸至所述延伸部,所述延伸部位于所述折弯部远离所述第一信号线的一侧、并沿所述第一方向延伸,与所述折弯部相连的所述第一差分信号孔对和与所述第一信号线相连的所述第一差分信号孔对不同。
10.一种印制电路板,其特征在于,包括:
板体、第一列结构单元、第二列结构单元以及第一信号线;
所述板体沿其厚度方向依次设有第一板块以及第二板块,所述第二板块具有第一出线层;
所述第一列结构单元包括多个第一差分信号孔对以及多个第一地孔,多个所述第一差分信号孔对沿第一方向依次设置,相邻的两个所述第一差分信号孔对之间至少设有一个所述第一地孔,其中,每一所述第一差分信号孔对以及每一所述第一地孔均贯穿所述第一板块以及所述第二板块,所述第一列结构单元与所述第二列结构单元沿第二方向依次设置,所述第一方向与所述第二方向相交;
所述第二列结构单元包括多个第二差分信号孔对以及多个第二地孔,多个所述第二差分信号孔对沿所述第一方向依次设置,相邻的两个所述第二差分信号孔对之间设有两个紧邻的所述第二地孔,其中,每一所述第二差分信号孔对以及每一所述第二地孔均贯穿所述第一板块以及所述第二板块;
所述第一信号线位于所述第一出线层,所述第一信号线自所述第一列结构单元的一个所述第一差分信号孔对、经由所述两个紧邻的所述第二地孔之间延伸至所述第二列结构单元远离所述第一列结构单元的一侧。
11.根据权利要求10所述的印制电路板,其特征在于,还包括:第二信号线;
所述第二信号线位于所述第一出线层、且所述第二信号线位于所述第一列结构单元以及所述第二列结构单元之间,所述第二信号线包括折弯部以及延伸部,所述折弯部自所述第一列结构单元的一个所述第一差分信号孔对沿远离所述第一列结构单元并靠近所述延伸部的方向弯折延伸至所述延伸部,所述延伸部位于所述折弯部远离所述第一信号线的一侧、并沿所述第一方向延伸,与所述折弯部相连的所述第一差分信号孔对和与所述第一信号线相连的所述第一差分信号孔对不同。
12.一种信号传输系统,其特征在于,包括:如权利要求1-11任一项所述的印制电路板。
13.根据权利要求12所述的信号传输系统,其特征在于,还包括:连接器;所述印制电路板为如权利要求1-9任一项所述的印制电路板;
所述连接器包括主体以及多个端子,所述多个端子均固定在所述主体上;
多个所述第一差分信号孔对、多个所述第一地孔以及多个所述过孔位于所述第一板块内的部分分别与所述多个端子中的一者插接。
14.根据权利要求12所述的信号传输系统,其特征在于,还包括:连接器;所述印制电路板为如权利要求10或11所述的印制电路板;
所述连接器包括主体以及多个端子,所述多个端子均固定在所述主体上;
多个所述第一差分信号孔对、多个所述第一地孔、多个所述第二差分信号孔对以及多个所述第二地孔位于所述第一板块内的部分分别与所述多个端子中的一者插接。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111110049.9A CN113573472B (zh) | 2021-09-23 | 2021-09-23 | 印制电路板及信号传输系统 |
EP22871341.8A EP4401516A1 (en) | 2021-09-23 | 2022-03-14 | Printed circuit board and signal transmission system |
JP2024518457A JP2024533681A (ja) | 2021-09-23 | 2022-03-14 | プリント回路基板及び信号伝送システム |
PCT/CN2022/080794 WO2023045276A1 (zh) | 2021-09-23 | 2022-03-14 | 印制电路板及信号传输系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111110049.9A CN113573472B (zh) | 2021-09-23 | 2021-09-23 | 印制电路板及信号传输系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113573472A CN113573472A (zh) | 2021-10-29 |
CN113573472B true CN113573472B (zh) | 2022-02-01 |
Family
ID=78173966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111110049.9A Active CN113573472B (zh) | 2021-09-23 | 2021-09-23 | 印制电路板及信号传输系统 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP4401516A1 (zh) |
JP (1) | JP2024533681A (zh) |
CN (1) | CN113573472B (zh) |
WO (1) | WO2023045276A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113573472B (zh) * | 2021-09-23 | 2022-02-01 | 中兴通讯股份有限公司 | 印制电路板及信号传输系统 |
CN117377189A (zh) * | 2022-06-30 | 2024-01-09 | 中兴智能科技南京有限公司 | 电路板的过孔结构及电路板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1714531A2 (en) * | 2004-02-13 | 2006-10-25 | Molex Incorporated | Preferential asymmetrical ground and differential signal via layout and preferential via exit structures for printed circuit boards |
CN206879213U (zh) * | 2017-07-06 | 2018-01-12 | 新华三技术有限公司 | 电路板及电子设备 |
CN207166845U (zh) * | 2017-07-06 | 2018-03-30 | 新华三技术有限公司 | 一种电路板及电路板组件 |
CN208754588U (zh) * | 2018-07-04 | 2019-04-16 | 百度在线网络技术(北京)有限公司 | 一种电路板结构 |
CN113163624A (zh) * | 2021-04-28 | 2021-07-23 | 恒为科技(上海)股份有限公司 | 一种关于差分过孔的反焊盘设计方法、印制电路板 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004241680A (ja) * | 2003-02-07 | 2004-08-26 | Mitsubishi Electric Corp | 多層プリント基板 |
JP4921817B2 (ja) * | 2006-03-22 | 2012-04-25 | アイカ工業株式会社 | 多層プリント配線板 |
US7830223B2 (en) * | 2008-01-30 | 2010-11-09 | Cisco Technology, Inc. | Ground straddling in PTH pinfield for improved impedance |
JP5919873B2 (ja) * | 2012-02-21 | 2016-05-18 | 富士通株式会社 | 多層配線基板及び電子機器 |
CN203015284U (zh) * | 2012-12-21 | 2013-06-19 | 广州兴森快捷电路科技有限公司 | 高速pcb差分过孔结构 |
US9544992B2 (en) * | 2013-01-29 | 2017-01-10 | Fci Americas Technology Llc | PCB having offset differential signal routing |
CN103687292B (zh) * | 2013-12-25 | 2016-11-23 | 京东方科技集团股份有限公司 | 一种电路板及其制作方法 |
US10187972B2 (en) * | 2016-03-08 | 2019-01-22 | Amphenol Corporation | Backplane footprint for high speed, high density electrical connectors |
JP6789667B2 (ja) * | 2016-05-13 | 2020-11-25 | 日本ルメンタム株式会社 | プリント回路基板、及び光モジュール |
CN107548226B (zh) * | 2017-08-22 | 2020-05-12 | 新华三技术有限公司 | 一种印刷电路板制备工艺和印刷电路板 |
CN109842990B (zh) * | 2019-03-22 | 2021-09-07 | 重庆邮电大学 | 一种高速差分过孔的优化方法 |
CN113573472B (zh) * | 2021-09-23 | 2022-02-01 | 中兴通讯股份有限公司 | 印制电路板及信号传输系统 |
-
2021
- 2021-09-23 CN CN202111110049.9A patent/CN113573472B/zh active Active
-
2022
- 2022-03-14 EP EP22871341.8A patent/EP4401516A1/en active Pending
- 2022-03-14 WO PCT/CN2022/080794 patent/WO2023045276A1/zh active Application Filing
- 2022-03-14 JP JP2024518457A patent/JP2024533681A/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1714531A2 (en) * | 2004-02-13 | 2006-10-25 | Molex Incorporated | Preferential asymmetrical ground and differential signal via layout and preferential via exit structures for printed circuit boards |
CN206879213U (zh) * | 2017-07-06 | 2018-01-12 | 新华三技术有限公司 | 电路板及电子设备 |
CN207166845U (zh) * | 2017-07-06 | 2018-03-30 | 新华三技术有限公司 | 一种电路板及电路板组件 |
CN208754588U (zh) * | 2018-07-04 | 2019-04-16 | 百度在线网络技术(北京)有限公司 | 一种电路板结构 |
CN113163624A (zh) * | 2021-04-28 | 2021-07-23 | 恒为科技(上海)股份有限公司 | 一种关于差分过孔的反焊盘设计方法、印制电路板 |
Non-Patent Citations (1)
Title |
---|
高速印制电路板设计;林初善 等;《中国科技信息 工业技术》;20131231(第22期);第125-127页 * |
Also Published As
Publication number | Publication date |
---|---|
CN113573472A (zh) | 2021-10-29 |
WO2023045276A1 (zh) | 2023-03-30 |
JP2024533681A (ja) | 2024-09-12 |
EP4401516A1 (en) | 2024-07-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109616810B (zh) | 一种连接器 | |
CN101950893B (zh) | 差分电连接器组件 | |
CN113573472B (zh) | 印制电路板及信号传输系统 | |
CN101120491B (zh) | 特别适合正交体系结构电子系统的中平面 | |
US8047879B2 (en) | Printed wiring boards and communication connectors having series inductor-capacitor crosstalk compensation circuits that share a common inductor | |
US7658651B2 (en) | Electrical connectors and circuit boards having non-ohmic plates | |
JP5259613B2 (ja) | イーサネット用のラウンドプラグコネクタ製品 | |
CN201608967U (zh) | 串扰补偿组件、印刷电路板、模块插口和插座端子 | |
US5860814A (en) | Electric connector for printed circuit board | |
JP3343719B2 (ja) | ケーブル用ライトアングルコネクタ | |
JP6137360B2 (ja) | 高周波線路及び電子機器 | |
US10356893B1 (en) | Circuit board, connector assembly and cable harness | |
US6981898B2 (en) | Connector | |
WO2021259021A1 (zh) | 印刷电路板及具有该印刷电路板的电子设备 | |
JP3802070B2 (ja) | クロストーク減少のための非抵抗エネルギ結合 | |
CN111430863A (zh) | 传输线以及终端设备 | |
CN106455300B (zh) | 电路板及移动终端 | |
US7524193B2 (en) | Connector excellent in high-frequency characteristics | |
CN115411551A (zh) | 插卡及其制造方法、以及具有该插卡的电连接器 | |
JP2011018621A (ja) | コネクタ部品、及びコネクタ | |
CN2559181Y (zh) | 印刷电路板 | |
CN111463600B (zh) | 具有带柔性部分的插头连接器的电气装置 | |
CN215816503U (zh) | 插卡以及具有该插卡的电连接器 | |
KR101024914B1 (ko) | 이동통신 단말기의 lcd 커넥터 구조 | |
US10932359B2 (en) | Circuit board and electrical connector with the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |