CN106233427B - 基板处理装置和基板处理方法 - Google Patents

基板处理装置和基板处理方法 Download PDF

Info

Publication number
CN106233427B
CN106233427B CN201580020853.4A CN201580020853A CN106233427B CN 106233427 B CN106233427 B CN 106233427B CN 201580020853 A CN201580020853 A CN 201580020853A CN 106233427 B CN106233427 B CN 106233427B
Authority
CN
China
Prior art keywords
processing
procedure
processing procedure
substrate
treatment process
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201580020853.4A
Other languages
English (en)
Other versions
CN106233427A (zh
Inventor
佐佐木满
三浦达也
大野利弘
小野和宗
远藤翔子
北原竜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Electron Ltd
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Publication of CN106233427A publication Critical patent/CN106233427A/zh
Application granted granted Critical
Publication of CN106233427B publication Critical patent/CN106233427B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32917Plasma diagnostics
    • H01J37/32926Software, data control or modelling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32917Plasma diagnostics
    • H01J37/32935Monitoring and controlling tubes by information coming from the object and/or discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67207Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

提供一种基板处理装置,该基板处理装置具备按照加工制程中设定的处理过程来控制基板的处理的控制部,其中,所述加工制程与将所述处理过程按功能进行区分且单元化而得到的多个部分制程链接,所述控制部按照所链接的所述多个部分制程中设定的处理过程来控制基板的处理。

Description

基板处理装置和基板处理方法
技术领域
本发明涉及一种基板处理装置、基板处理方法以及基板处理程序。
背景技术
基板处理装置按照加工制程中设定的处理过程来处理基板。在加工制程中设定的处理过程中设定有处理基板时的压力等加工条件的设定、处理的顺序以及处理的定时(例如参照专利文献1)。对于由基板处理装置执行的各种基板的处理,针对一个处理创建一个加工制程。
专利文献1:日本特开2007-266410号公报
发明内容
发明要解决的问题
然而,当在一个加工制程中对用于处理基板的前工序、基板处理工序以及后工序的处理过程全部进行设定时,前工序和后工序的处理过程虽然能够在多个加工中共通地使用,但是必须按每个加工制程进行设定值的输入、变更。因此,在输入、变更制程时作业人员的负担大,容易发生错误。
例如,作为一个后工序的基板的除电处理的加工条件依赖于基板处理装置的硬件结构而发生变更。因此,在基板处理装置的硬件结构发生了变更的情况下,需要根据变更后的装置结构来变更多个加工制程的所有制程的除电处理的设定值,变更花费劳力和时间,作业人员的负担大。
与此相对,通过设定装置参数,能够在由应用该装置参数的基板处理装置执行的所有的基板的处理中反映所述装置参数的值。但是,装置参数一律应用于由相同的基板处理装置执行的所有的基板的处理,因此难以对由相同的基板处理装置执行的多个不同的加工设定不同的加工条件。
针对上述问题,一个方面的目的在于使加工制程的设定、变更以及管理变得容易。
用于解决问题的方案
为了解决上述问题,根据一个方式,提供一种基板处理装置,该基板处理装置具备按照加工制程中设定的处理过程来控制基板的处理的控制部,其中,所述加工制程与将所述处理过程按功能进行区分且单元化而得到的多个部分制程链接,所述控制部按照所链接的所述多个部分制程中设定的处理过程来控制基板的处理。
发明的效果
根据一个方式,能够使加工制程的设定、变更以及管理变得容易。
附图说明
图1是表示一个实施方式所涉及的基板处理装置的整体结构的一例的图。
图2是表示一个实施方式所涉及的加工制程的结构的一例的图。
图3是表示一个实施方式所涉及的T1制程和T2制程的一例的图。
图4是表示一个实施方式所涉及的除电处理的顺序的一例的图。
图5是表示一个实施方式所涉及的基板处理的一例的流程图。
图6是表示一个实施方式所涉及的加工制程的结构例1的图。
图7是表示一个实施方式所涉及的加工制程的结构例2的图。
图8是表示一个实施方式所涉及的加工制程的结构例3的图。
图9是表示一个实施方式所涉及的加工制程的结构例4的图。
图10是表示一个实施方式所涉及的自动检查项目的一例的图。
图11是表示一个实施方式所涉及的自动检查的顺序的一例的图。
图12是表示一个实施方式的变形例所涉及的制程结构的一例的图。
图13是表示一个实施方式的变形例所涉及的权限的一例的图。
图14A是表示一个实施方式的变形例所涉及的画面的一例的图。
图14B是表示一个实施方式的变形例所涉及的画面的一例的图。
图15是表示一个实施方式的变形例所涉及的画面的一例的图。
具体实施方式
下面,参照附图对用于实施本发明的方式进行说明。此外,在本说明书和附图中,关于实质上相同的结构标注相同的符号,由此省略重复的说明。
[基板处理装置的整体结构例]
首先,参照图1对本发明的一个实施方式所涉及的基板处理装置1的整体结构的一例进行说明。图1表示一个实施方式所涉及的基板处理装置1的整体结构的一例。
基板处理装置1具有筒状的腔室C。腔室C例如由表面被进行了阳极氧化处理的铝构成。在腔室C的内部设置有下部电极100,该下部电极100还作为用于载置基板W的载置台发挥功能。下部电极100由隔着绝缘件105设置的支承体110支承。
在腔室C的顶部设置有上部电极50。上部电极50通过配置于腔室C的顶部的绝缘件55而相对于腔室C电分离。高频电源65经由匹配电路60连接于上部电极50。此外,关于高频电源65,也可以代替连接于上部电极50而连接于下部电极100。另外,也可以是两个高频电源连分别连接于上部电极和下部电极。也可以是两个高频电源均连接于下部电极。匹配电路60设置在匹配箱70内。匹配箱70是匹配电路60的接地壳体。
处理气体供给部80经由气体供给路75连接于上部电极50。从处理气体供给部80输出的期望的气体经过气体供给路75和上部电极50内而从多个气体喷射孔95被供给到腔室C的内部。通过这样,上部电极50还作为气体喷头发挥功能。温度传感器85设置于上部电极50。温度传感器85用于检测腔室C的内部的温度。
在腔室C的底面部中央的开口处安装有伸缩管15。伸缩管15固定于升降板20。升降板20通过升降来调整载置基板W的位置的高度。在下部电极100与升降板20之间,经由导电路25连接有阻抗调整部30。
腔室C的内部通过排气装置35而被减压到期望的真空度。基板W从闸阀40被搬入到腔室C的内部。向腔室C的内部供给气体并且施加高频电力,由此通过由气体生成的等离子体的作用对基板W实施期望的蚀刻。
控制部200具有CPU(Central Processing Unit:中央处理器)205、HDD(Hard DiskDrive:硬盘驱动器)210、ROM(Read Only Memory:只读存储器)215以及RAM(Random AccessMemory:随机存取存储器)220。CPU 205、HDD 210、ROM 215以及RAM 220经由总线B相互连接。控制部200按照加工制程中设定的处理过程来对基板W实施规定的处理。
加工制程保存于HDD 210或者RAM 220。在加工制程中设定有加工条件、处理的顺序以及处理的定时来作为基板的处理过程。关于加工条件,设定有加工时间、腔室C的内部的温度(上部电极温度、处理室的侧壁温度)、压力(气体的排气)、高频电力、电压、各种气体流量等设定值。例如,控制部200将制程的设定温度与检测温度进行比较来调整腔室C的内部的温度。实际的控制由CPU 205来执行。CPU 205按照加工制程来对基板W进行蚀刻处理等处理。此外,控制部200的功能既可以由软件来实现,也可以由硬件来实现。以上,对本实施方式所涉及的基板处理装置1的整体结构进行了说明。
[加工制程的结构例]
接下来,参照图2对本实施方式所涉及的加工制程的结构的一例进行说明。在图2的右侧示出本实施方式所涉及的加工制程的结构的一例。在图2的左侧,针对一个基板的处理创建了一个加工制程。示出在文件F0内的加工制程中设定有用于处理基板的主加工的步骤条件和后工序的除电处理T1、T2的所有处理过程的例子。
在文件F0中,在加工制程中设定有步骤条件和除电处理T1、T2的所有处理过程。因此,关于对于如除电处理T1、T2那样的共通处理的设定值的变更也需要按每个加工制程进行,变更处变多而作业人员的负担大。另外,容易发生设定变更时的输入错误。
与此相对,本实施方式将一个加工制程中设定的处理过程按功能进行区分而单元化。在本实施方式中,将单元化而得到的各制程称为“部分制程”。在图2的右侧示出加工条件制程、T1制程以及T2制程这些部分制程来作为将处理过程按功能进行区分且单元化而得到的多个部分制程的一例。
本实施方式的文件F1内的加工制程与加工条件制程、T1制程以及T2制程这些各部分制程链接。加工制程以按照加工条件制程→T1制程和T2制程的顺序执行处理过程的方式来与加工条件制程、T1制程以及T2制程建立链接。由此,通过控制部200,对加工条件制程中设定的处理过程、T1制程和T2制程中设定的处理过程按顺序进行参照,来对基板W实施规定的处理。
此外,加工条件制程是设定了基板的处理所特有的处理过程的部分制程的一例。T1制程和T2制程是设定了基板的处理所共通的处理过程的部分制程的一例。
设定了特有的处理过程的部分制程是对蚀刻处理、成膜处理等基板的处理设定了特有的加工条件、处理的顺序以及处理的定时的制程。关于特有的加工条件,能够列举出蚀刻气体的种类和流量、腔室C的内部的压力以及腔室C的内部的温度等。
设定了共通的处理过程的部分制程是设定了蚀刻等基板的处理(主加工)的前工序、后工序中的加工条件、处理的顺序以及处理的定时的制程。作为前工序的一例,能够列举出在处理基板前调整腔室内的状况的干燥处理(日语:シーズニング)、将基板吸附于载置台的吸附处理。作为后工序的一例,能够列举用于将基板从载置台剥离的除电处理、清洗腔室C的内部的清洗处理。
例如,图3表示作为后工序的一例的除电处理T1、T2的制程(T1制程、T2制程)的一例。在图3中示出针对制程设定项目的T1设定值(T1制程)和T2设定值(T2制程)。在图3中,示出腔室压力以及上部RF、下部RF的高频电力这些各项目的T1、T2设定值,为了方便,省略了除此之外的T1、T2设定值。
在图4中示出除电处理的顺序的一例。图4的左侧表示T1(背面抽真空)除电处理的控制例,图4的右侧表示T2(卡盘关闭)除电处理的控制例。
例如,在图4的左侧所示的T1除电处理的控制例中,在步骤S7的压力控制开始的定时设定T1制程中设定的T1压力,在步骤S8、S9的定时设定T1制程中设定的T1下部电力、T1上部电力。另外,在图4的右侧所示的T2除电处理的控制例中,在步骤S23、S24的定时设定T2制程中设定的T2下部电力、T2上部电力。
这样,在本实施方式所涉及的加工制程的创建中,设定了共通的处理过程的除电处理的T1制程和T2制程是与设定了特有的处理过程的加工条件制程(部分制程)相分开的部分制程,对T1制程及T2制程与加工条件制程个别地进行管理。由此,在设定了共通的处理过程的T1制程或者T2制程的设定值发生变更的情况下,只要变更T1制程的设定值或者T2制程的设定值即可。由此,设定、变更制程时作业人员进行输入所花费劳力和时间减少,能够减少输入错误。由此,能够使加工制程的设定、变更以及管理变得容易。
这样,本实施方式的加工制程与设定了基板的处理所特有的处理过程的加工条件制程以及设定了基板的处理所共通的处理过程的T1制程及T2制程链接。由此,控制部200能够将多个部分制程组合起来执行加工制程的处理过程。例如,在本实施方式所涉及的加工制程中,通过置换部分制程的一部分或者全部、删除部分制程的一部分、变更部分制程的组合等,能够灵活地进行处理过程的组合、部分制程的再利用。由此,能够高效地进行加工制程的创建、加工制程的设定的变更。特别地,在本实施方式所涉及的加工制程中,制程间共通的处理被单元化,因此能够将共通处理的部分制程作为一个单位来管理。由此,仅通过变更将共通的处理单元化而得到的部分制程,就能够对参照该部分制程的多个加工制程应用该变更。由此,能够有效地进行制程的设定、设定的变更的作业。
[基板的处理例]
接下来,参照图5对本实施方式所涉及的基板的处理的一例进行说明。图5示出表示本实施方式所涉及的基板的处理的一例的流程图。当基板被搬入到腔室C的内部时,控制部200对未图示的静电卡盘的电极施加直流电压,来执行使基板静电吸附于载置台(下部电极100)的处理(步骤S12)。接着,控制部200对基板执行蚀刻等规定的处理(步骤S14)。接着,控制部200对静电卡盘的电极施加与在步骤S12中施加的直流电压正负相反的直流电压来进行除电,使基板从载置台脱离(步骤S16)。控制部200在将基板从腔室C搬出后,执行清洗腔室C的内部的处理(步骤S18),并结束本处理。
本实施方式所涉及的加工制程具有向将处理过程按功能进行区分且单元化而得到的多个部分制程链接的链接信息。控制部200基于加工制程所具有的链接信息,参照链接对象的部分制程,按照链接对象的部分制程中设定的处理过程来控制基板的处理。由此,对基板执行期望的处理。
多个部分制程包括设定了基板的处理所特有的处理过程的部分制程和设定了基板的处理所共通的处理过程的部分制程。在图5的右侧示出设定了基板W的处理所特有的处理过程的部分制程的一例。例如,在步骤S14中按照蚀刻处理→灰化处理的顺序来执行基板的处理的情况下,作为设定了与加工制程链接的特有的处理过程的部分制程的一例,能够列举出蚀刻制程1、2以及灰化制程。
设定了基板的处理所特有的处理过程的部分制程也可以包括多个如下的部分制程:设定了将基板的处理所特有的处理过程分为多个工序时的各工序的处理过程的部分制程。例如,能够将蚀刻制程1按功能进行区分来分割为多个部分制程。在蚀刻制程1是设定了对层叠膜进行蚀刻的处理过程的制程的情况下,对层叠膜的各层进行蚀刻时的加工条件不同。因此,能够将蚀刻制程1分为表层(日语:バーク層)蚀刻制程、氧化层蚀刻制程以及氮化层蚀刻制程。本实施方式所涉及的加工制程具有表层蚀刻制程、氧化层蚀刻制程以及氮化层蚀刻制程的各层的链接信息,由此能够参照各部分制程。
另外,在孔的蚀刻中,主蚀刻与过蚀刻中的加工条件不同。因此,如图5所示,蚀刻制程2能够分为主蚀刻制程和过蚀刻制程这些部分制程。并且,虽然未图示,但是在主蚀刻加工被分为氧化膜的蚀刻工序与多晶硅膜的蚀刻工序这些多个工序的情况下,能够将主蚀刻制程进一步分为氧化膜的蚀刻制程和多晶硅膜的蚀刻制程。
设定了基板的处理所共通的处理过程的部分制程包括设定了基板的处理所特有的处理的前工序和后工序中的至少任一个工序的处理过程的部分制程。在图5的左侧示出设定了基板W的处理所共通的处理过程的部分制程的一例。例如,设定了执行特有的处理的步骤S14的处理的前工序即步骤S12的基板吸附处理的过程的基板吸附制程是设定了基板的处理所共通的处理过程的部分制程的一例。
作为设定了基板的处理所共通的处理过程的部分制程的其它例子,能够列举出设定了步骤S16的基板除电处理的过程的基板的除电制程T1、T2以及载置台的除电制程。作为设定了基板的处理所共通的处理过程的部分制程的其它例子,能够列举出设定了步骤S18的清洗处理的过程的清洗制程。
[加工制程结构例1]
如图6所示,加工制程能够链接多个加工条件制程A、B、C来作为设定了基板的处理所特有的处理过程的部分制程。例如,在通过图5所示的流程图来执行形成在基板上的表层、氧化层以及氮化层这些层叠膜的蚀刻处理的情况下,加工条件制程A是表层蚀刻制程,加工条件制程B是氧化层蚀刻制程,加工条件制程C是氮化层蚀刻制程。
在图6中,加工制程链接作为后处理的T1制程和T2制程来作为设定了基板W的处理所共通的处理的部分制程。虽然在图6中未示出,但是加工制程也可以链接作为前处理的基板吸附制程、作为后处理的清洗制程来作为设定了基板的处理所共通的处理的部分制程。这样,加工制程能够链接设定了基板的处理所特有的处理的过程的一个或者多个部分制程和设定了基板的处理所共通的处理的过程的一个或者多个部分制程。
[加工制程结构例2]
如图7所示,关于单元化而得到的多个部分制程,能够被多个加工制程指定且共通地使用。在图7中,文件F2内的加工制程A和文件F3内的加工制程B均与T1制程及T2制程链接。由此,关于T1制程和T2制程,通过被加工制程A和加工制程B参照,能够在加工制程A和加工制程B中使用T1制程和T2制程中设定的处理过程。由此,能够节省按每个加工制程分别定义T1制程、T2制程中设定的处理过程所花费的劳力和时间。
例如,在加工制程A是氧化膜的蚀刻制程、加工制程B是多晶硅膜的蚀刻制程的情况下,在想要改变氧化膜的蚀刻的处理过程时,仅变更加工条件制程A即可。在想要改变多晶硅膜的蚀刻的处理过程时,仅变更加工条件制程B即可。在想要改变除电处理的过程时,仅变更T1、T2制程即可。这样,根据本实施方式,能够以按功能进行单元化而得到的部分制程为单位来进行设定、设定的变更以及管理,因此能够节省输入作业所花费的劳力和时间,从而能够有效地进行制程管理。
[加工制程结构例3]
部分制程中也可以包括设定了错误处理的过程的制程。如图8所示,文件F1内的加工制程不仅执行多个部分制程中设定的处理过程,还可以包括根据规定的条件分支的处理过程。在此,在加工条件制程中记述的处理过程中执行分支处理时,在不满足规定的条件的情况下,执行T1制程(错误处理)和T2制程(错误处理)中设定的除电处理中的错误时的处理过程。此时,不执行T1制程和T2制程中设定的除电处理中的通常时的处理过程。
另一方面,在满足规定的条件的情况下,执行T1制程和T2制程中设定的除电处理中的通常时的处理过程,不执行T1制程(错误处理)和T2制程(错误处理)中设定的除电处理中的错误时的处理过程。由此,能够参照与规定的条件相应的部分制程。
[加工制程结构例4]
另外,如图9所示,文件F1内的加工制程不仅链接加工条件制程、T1制程以及T2制程,还可以链接宏程序(以下也称为“宏”)。在该情况下,控制部200按照所链接的宏中规定的顺序来控制基板的处理。
据此,能够在执行基板的处理的前后使用宏容易地插入清洗处理、检查处理。例如,能够使用宏将微粒检查、阀的开闭的设定等比较小的处理单位的过程设定为加工制程。
例如,在NPPC(Non-Plasma Particle Cleaning:非等离子体微粒清洗)中,一边使吹扫气体流入腔室C的内部以及从腔室C的内部排出一边从直流电源(未图示)将电压间歇性地输入到腔室C的内部,由此利用由吹扫气体的冲击波产生的物理振动、基于在装置壁面、载置台瞬间形成的电位梯度的电磁应力将腔室内的微粒去除。在基板的处理之前进行NPPC的处理的情况下,也可以使用宏将NPPC的条件设定为加工制程。通过将加工制程与宏链接,能够从加工制程参照宏的功能。
另外,例如能够使用宏来执行确认基板处理装置是否正常工作的确认测试。据此,不必另外创建用于通过使用宏来实现宏的功能的程序,从而能够实现作业的减轻和开发期间的缩短。
另外,如图9所示,文件F1内的加工制程也可以通过经由宏调用自动检查程序来链接检查程序。但是,不限于此,加工制程也可以不经由宏而直接调用自动检查程序。在该情况下,控制部200按照所链接的检查程序中规定的检查项目来检查基板处理装置是否为正常的状态。
在图10中示出利用自动检查程序检查的项目的一例。在自动检查程序中,能够自动检查腔室C的内部的极限压力值、泄漏值、流入腔室C的内部的气体的流量值、微粒(沉积物)的附着状态等检查项目。
例如,在图11所示的自动检查顺序中,与加工制程链接的宏启动自动检查程序,由此实现图11的步骤S20~S48所示的气体的流量计的零点调整的顺序检查。省略步骤S20~S48的处理的具体说明。此外,在图11所示的自动检查顺序中,也可以由加工制程直接启动自动检查程序。
如以上说明那样,根据本实施方式所涉及的加工制程的结构,能够对设定了共通的处理过程的部分制程(例如T1、T2制程)和设定了特有的处理过程的部分制程(例如加工条件制程)分别个别地进行管理。由此,在需要变更各部分制程的设定的情况下,仅变更该部分制程的设定即可。特别地,设定了共通的处理的部分制程的变更反映在链接该部分制程来进行参照的所有加工制程中。因此,不必像目前为止那样对所有加工制程进行设定了全部处理过程的加工制程所包括的共通的处理部分的设定变更。因此,通过大幅度减少制程的设定、设定的变更的作业量,能够节省作业人员的劳力和时间。由此,能够使加工制程的设定、变更以及管理变得容易。
另外,根据本实施方式所涉及的加工制程的结构,能够链接宏、自动检查程序等制程以外的功能。由此,能够容易地执行使用制程的程序的执行以外的动作(使用宏、自动检查程序的动作)。
[变形例]
接下来,参照图12~图15对本实施方式的变形例进行说明。在本实施方式的变形例中,对可否编辑以及参照制程和部分制程的设定项目进行控制。图12中示出用于说明本变形例的制程和部分制程的一例。
在输送制程中设定有输送晶圆W时的输送路径、输送定时等。将输送制程与加载互锁模块制程、加工制程等制程进行了链接。在加载互锁模块制程中设定有加载互锁模块中的晶圆的搬入和搬出、供排气的定时等。在本变形例中,加工制程与基板吸附制程、基板处理制程、基板除电制程以及清洗制程中的各部分制程链接。在基板吸附制程中设定有将晶圆吸附于载置台时的条件。在基板处理制程中设定有处理晶圆时的加工条件。在基板除电制程中设定有使晶圆从载置台脱离时的条件。在清洗制程中设定有清洗腔室内时的条件。
在量产工序和设计工序中,若一律从画面上对上述各制程的各项目进行设定、变更设定,则存在以下可能性:在设计工序或者量产工序中的任一个工序中,关于无需变更的项目,在画面上错误地进行了变更,从而导致操作错误。
特别地,设计工序的作业人员和量产工序的作业人员对于基板处理装置1的操作、制程的内容的认知有很大差异。因此,想要将在量产工序和设计工序中显示相同画面且在画面上进行操作时发生操作错误防于未然。
因此,在本变形例中,在量产工序和设计工序中显示与参照权限及编辑权限相应的画面,以减少操作错误。参照权限和编辑权限既可以由管理者预先设定,也可以在操作过程中由管理者变更设定。在图13中示出参照权限和编辑权限的一例。
在图13所示的设定了参照权限信息和编辑权限信息的表中,针对主制程和部分制程相分别地设定可否参照以及可否编辑各制程。主制程是输送制程、加载互锁模块制程以及加工制程。在本例中,输送制程在量产工序和设计工序中具有参照权限和编辑权限。加载互锁模块制程和加工制程也同样地在量产工序和设计工序中具有参照权限和编辑权限。
基板吸附制程、基板处理制程、基板除电制程以及清洗制程是与加工制程链接的部分制程。这些部分制程在设计工序中具有参照权限和编辑权限。另外,这些部分制程在量产工序中不具有编辑权限。另外,这些部分制程在量产工序中能够选择参照权限的有无。
针对加工制程和多个部分制程中的各制程设定的编辑权限是表示针对加工制程和多个部分制程中的各制程进行编辑的权限的第一权限信息的一例。另外,针对加工制程和多个部分制程中的各制程设定的参照权限是表示针对加工制程和多个部分制程中的各制程进行参照的权限的第二权限信息的一例。
控制部200基于针对加工制程和多个部分制程中的各制程进行编辑的权限,来控制能否在画面上编辑加工制程和多个部分制程。
另外,控制部200基于针对加工制程和多个部分制程中的各制程进行参照的权限,来控制能否在画面上参照加工制程和多个部分制程。
例如,在图14中示出在管理者针对基板吸附制程、基板处理制程、基板除电制程以及清洗制程在量产工序的参照权限中选择“有”时的画面的一例。
图14A和图14B是具有图1的控制部200的PC 300的显示器305中显示的制程的设定画面的一例。图14A是量产工序中的设定画面的一例,图14B是设计工序中的设定画面的一例。在图14A所示的量产工序中,输送制程的显示区域301、加载互锁模块制程的显示区域311以及加工制程的显示区域312以能够编辑各制程内的项目的方式显示。
另一方面,基板吸附制程的显示区域321、基板处理制程的显示区域322、基板除电制程的显示区域323以及清洗制程的显示区域324以仅能够参照各制程内的项目(即、不能编辑)的方式显示。
据此,能够在主制程和部分制程之间分出能够由操作者进行编辑的层次。也就是说,在量产工序中,操作者能够编辑输送制程、加载互锁模块制程以及加工制程的各项目。另一方面,操作者只能够参照基板吸附制程、基板处理制程、基板除电制程以及清洗制程,不能够编辑这些部分制程的各项目。
图14B是设计工序中的设定画面的一例。在设计工序中,能够编辑画面上的所有的制程以及部分制程。
这样,能够将设计工序的作业人员和量产工序的作业人员的认知有很大差异纳入考虑,通过使量产工序中的编辑权限较设计工序中的编辑权限而言进一步被限定来减少在画面上错误地变更了设定的操作错误。
图15中示出显示器305中显示的制程的设定画面的其它例。与图14A及图14B所示的设定画面的不同之处在于,在量产工序中基板处理制程322不显示。在该情况下,图13所示的基板处理制程的参照权限被设定为“无”,其它部分制程的参照权限被设定为“有”。基于上述参照权限,基板吸附制程的显示区域321、基板除电制程的显示区域323、清洗制程的显示区域324以能够参照各制程内的项目但是不能编辑的方式显示。不显示基板处理制程的显示区域322。由此,能够控制显示器305的显示使得基板处理制程的加工条件不能被参照。此外,在该情况下,在设计工序中,显示与图14B相同的画面。
由此,操作者能够在量产工序中编辑输送制程、加载互锁模块制程以及加工制程。另外,操作者能够参照基板吸附制程、基板除电制程以及清洗制程,但是不能编辑。另外,操作者对于基板处理制程甚至不能参照。由此,通过限定量产工序和设计工序中的编辑权限以及参照权限,能够减少在画面上错误地变更设定的操作错误,能够限制加工条件等信息的公开。
以上,通过上述实施方式对基板处理装置、基板处理方法以及基板处理程序进行了说明,但是本发明不限定于上述实施方式,在本发明的范围内能够进行各种变形和改进。另外,能够对上述实施方式和变形例在不矛盾的范围内进行组合。
例如,本发明所涉及的基板处理装置不仅能够应用于电容耦合型等离子体(CCP:Capacitively Coupled Plasma)装置,还能够应用于其它基板处理装置。作为其它基板处理装置,可以是感应耦合型等离子体(IPC:Inductively Coupled Plasma)装置、使用径向线缝隙天线的CVD(Chemical Vapor Depositon:化学气相沉积)装置、螺旋波激发型等离子体(HWP:Helicon Wave Plasma)装置、电子回旋共振等离子体(ECR:Electron CyclotronResonance Plasma)装置等。
另外,由本发明所涉及的基板处理装置处理的基板可以是晶圆、平板显示器(FlatPanel Display)用的大型基板、EL元件或者太阳能电池用的基板。
本国际申请主张2014年5月20日申请的日本专利申请2014-104206号以及2015年4月21日申请的日本专利申请2015-087044号的优先权,将它们的全部内容引用到本国际申请中。
附图标记说明
1:基板处理装置;50:上部电极;100:下部电极(载置台);200:控制部;205:CPU;210:HDD;215:ROM;220:RAM;C:腔室。

Claims (7)

1.一种基板处理装置,具备按照加工制程中设定的处理过程来控制基板的处理的控制部,其中,
所述加工制程与将所述处理过程按功能进行区分且单元化而得到的多个部分制程链接,
所述控制部按照所链接的所述多个部分制程中设定的处理过程来控制基板的处理,
所述多个部分制程包括设定了基板的处理所特有的处理过程的部分制程和设定了基板的处理所共通的处理过程的部分制程,
设定了所述特有的处理过程的部分制程包括设定了将基板的处理所特有的处理过程划分为多个工序时的各工序的处理过程的多个部分制程。
2.根据权利要求1所述的基板处理装置,其特征在于,
设定了所述共通的处理过程的部分制程包括设定了通过所述特有的处理过程执行的处理的前工序和后工序中的至少任一工序的处理过程的部分制程。
3.根据权利要求1所述的基板处理装置,其特征在于,
所述加工制程与宏程序链接,
所述控制部按照所链接的所述宏程序中规定的顺序来控制基板的处理。
4.根据权利要求1所述的基板处理装置,其特征在于,
所述加工制程与检查程序链接,
所述控制部按照所链接的所述检查程序中规定的检查项目来检查所述基板处理装置的状态。
5.根据权利要求1所述的基板处理装置,其特征在于,
所述控制部基于第一权限信息来控制可否在画面上编辑所述加工制程和所述多个部分制程,所述第一权限信息表示对所述加工制程和所述多个部分制程中的各制程进行编辑的权限。
6.根据权利要求1所述的基板处理装置,其特征在于,
所述控制部基于第二权限信息来控制可否在画面上参照所述加工制程和所述多个部分制程,所述第二权限信息表示对所述加工制程和所述多个部分制程中的各制程进行参照的权限。
7.一种基板处理方法,用于利用设定了基板的处理过程的加工制程来对基板实施处理,该基板处理方法包括以下步骤:
生成与将所述处理过程按功能进行区分且单元化而得到的多个部分制程链接的加工制程;以及
按照与所述加工制程链接的多个部分制程中设定的处理过程来对基板实施处理,
其中,所述多个部分制程包括设定了基板的处理所特有的处理过程的部分制程和设定了基板的处理所共通的处理过程的部分制程,
设定了所述特有的处理过程的部分制程包括设定了将基板的处理所特有的处理过程划分为多个工序时的各工序的处理过程的多个部分制程。
CN201580020853.4A 2014-05-20 2015-05-18 基板处理装置和基板处理方法 Active CN106233427B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2014104206 2014-05-20
JP2014-104206 2014-05-20
JP2015-087044 2015-04-21
JP2015087044A JP6501601B2 (ja) 2014-05-20 2015-04-21 基板処理装置、基板処理方法及び基板処理プログラム
PCT/JP2015/064214 WO2015178348A1 (ja) 2014-05-20 2015-05-18 基板処理装置、基板処理方法及び基板処理プログラム

Publications (2)

Publication Number Publication Date
CN106233427A CN106233427A (zh) 2016-12-14
CN106233427B true CN106233427B (zh) 2019-07-09

Family

ID=54554018

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580020853.4A Active CN106233427B (zh) 2014-05-20 2015-05-18 基板处理装置和基板处理方法

Country Status (6)

Country Link
US (1) US10128121B2 (zh)
JP (1) JP6501601B2 (zh)
KR (1) KR102364319B1 (zh)
CN (1) CN106233427B (zh)
TW (1) TWI684664B (zh)
WO (1) WO2015178348A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6517845B2 (ja) * 2017-01-17 2019-05-22 株式会社荏原製作所 スケジューラ、基板処理装置、及び基板搬送方法
JP6586443B2 (ja) * 2017-10-10 2019-10-02 東京エレクトロン株式会社 被処理体を処理する方法
CN111712768B (zh) * 2018-02-16 2024-06-11 东京毅力科创株式会社 加工装置
JP7226949B2 (ja) 2018-09-20 2023-02-21 株式会社Screenホールディングス 基板処理装置および基板処理システム
WO2021240572A1 (ja) * 2020-05-25 2021-12-02 株式会社日立ハイテク 半導体装置製造システムおよび半導体装置製造方法
WO2024185561A1 (ja) * 2023-03-06 2024-09-12 東京エレクトロン株式会社 コンピュータプログラム、情報処理方法及び情報処理装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7292906B2 (en) * 2004-07-14 2007-11-06 Tokyo Electron Limited Formula-based run-to-run control
JP5296693B2 (ja) * 2006-09-28 2013-09-25 ラム リサーチ コーポレーション 汎用方法を利用したレシピ作成方法および装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0982589A (ja) * 1995-09-18 1997-03-28 Kokusai Electric Co Ltd 半導体製造装置の処理システム
JP3708031B2 (ja) * 2001-06-29 2005-10-19 株式会社日立製作所 プラズマ処理装置および処理方法
JP5128080B2 (ja) 2006-03-29 2013-01-23 東京エレクトロン株式会社 基板処理装置の制御装置およびその制御方法
JP2009054674A (ja) * 2007-08-24 2009-03-12 Tokyo Electron Ltd 製造装置、操作ログ蓄積方法、及びプログラム
JP5028193B2 (ja) * 2007-09-05 2012-09-19 株式会社日立ハイテクノロジーズ 半導体製造装置における被処理体の搬送方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7292906B2 (en) * 2004-07-14 2007-11-06 Tokyo Electron Limited Formula-based run-to-run control
JP5296693B2 (ja) * 2006-09-28 2013-09-25 ラム リサーチ コーポレーション 汎用方法を利用したレシピ作成方法および装置

Also Published As

Publication number Publication date
WO2015178348A1 (ja) 2015-11-26
US10128121B2 (en) 2018-11-13
TW201610210A (zh) 2016-03-16
US20170040177A1 (en) 2017-02-09
JP6501601B2 (ja) 2019-04-17
CN106233427A (zh) 2016-12-14
JP2016001726A (ja) 2016-01-07
KR102364319B1 (ko) 2022-02-16
TWI684664B (zh) 2020-02-11
KR20170004951A (ko) 2017-01-11

Similar Documents

Publication Publication Date Title
CN106233427B (zh) 基板处理装置和基板处理方法
US10854492B2 (en) Edge ring assembly for improving feature profile tilting at extreme edge of wafer
KR100826690B1 (ko) 기판 처리 장치, 기판 처리 조건 검토 방법 및 기억 매체
CN109427534B (zh) 脱离控制方法和等离子体处理装置
JP2018037559A (ja) 基板処理方法及び基板処理システム
TWI445123B (zh) 適於承載平面顯示器之承座、製作承座之方法以及具有承座之化學汽相沉積裝置
KR102538188B1 (ko) 플라즈마 처리 장치의 세정 방법
US10553409B2 (en) Method of cleaning plasma processing apparatus
KR20070098674A (ko) 기판 이송 장치, 기판 처리 장치 및 기판 처리 방법
TW202040684A (zh) 膜之蝕刻方法
JP5461759B2 (ja) プラズマ処理装置、プラズマ処理方法及び記憶媒体
TW201812844A (zh) 具有共享真空系統的多腔室處理系統
TWI831956B (zh) 清潔處理方法及電漿處理裝置
US9925571B2 (en) Method of cleaning substrate processing apparatus
JP2006245312A (ja) 半導体装置の製造方法
JPWO2013145050A1 (ja) 基板処理システム
KR102325772B1 (ko) 기판처리장치
CN104008957A (zh) 基片补偿刻蚀的方法
US20210265136A1 (en) Method and apparatus for processing wafers
WO2008108604A1 (en) Apparatus and method of processing substrates
TWI735479B (zh) 氣動式排氣系統
US20220187797A1 (en) Substrate treating apparatus and substrate treating method
KR102113266B1 (ko) 기판 처리 장치 및 기판 처리 방법
US20220277974A1 (en) Input/output (io) handling during update process for manufacturing system controller
KR20230097959A (ko) 기판 처리 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant