CN106209027A - 张弛振荡器及单片集成芯片 - Google Patents

张弛振荡器及单片集成芯片 Download PDF

Info

Publication number
CN106209027A
CN106209027A CN201610574332.XA CN201610574332A CN106209027A CN 106209027 A CN106209027 A CN 106209027A CN 201610574332 A CN201610574332 A CN 201610574332A CN 106209027 A CN106209027 A CN 106209027A
Authority
CN
China
Prior art keywords
current source
circuit
current
switch element
relaxor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610574332.XA
Other languages
English (en)
Other versions
CN106209027B (zh
Inventor
樊骕研
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Allwinner Technology Co Ltd
Original Assignee
Allwinner Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Allwinner Technology Co Ltd filed Critical Allwinner Technology Co Ltd
Priority to CN201610574332.XA priority Critical patent/CN106209027B/zh
Publication of CN106209027A publication Critical patent/CN106209027A/zh
Priority to PCT/CN2017/072886 priority patent/WO2018014538A1/zh
Application granted granted Critical
Publication of CN106209027B publication Critical patent/CN106209027B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption

Landscapes

  • Manipulation Of Pulses (AREA)
  • Dc-Dc Converters (AREA)
  • Electronic Switches (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

本发明提供一种张弛振荡器及单片集成芯片,该振荡器的包括张弛振荡器电路,张弛振荡器电路包括阈值电压产生电路、电容充放电电路以及比较器电路,阈值电压产生电路向比较器电路的反相输入端输入阈值电压信号,电容充放电电路向比较器电路的同相输入端反相输入端输入电容电压信号。阈值电压产生电路包括第一电流源、第二电流源以及阈值电阻,第一电流源通过第一反相开关元件向阈值电阻施加电流,第二电流源通过第一同相开关元件向阈值电阻抽取电流;电容充放电电路包括第三电流源、第四电流源以及电容,第三电流源通过第二反相开关元件向电容施加电流,第四电流源通过第二同相开关元件向电容抽取电流。该单片集成芯片应用该张弛振荡器。

Description

张弛振荡器及单片集成芯片
技术领域
本发明涉及振荡器领域,具体的,涉及一种基于自举技术的张弛振荡器,还涉及一种应用该张弛振荡器的单片集成芯片。
背景技术
所有需要时钟信号的单片集成电路设备都需要时钟源提供时钟信号,主流的时钟源有片外晶体振荡器、片上谐波振荡器、片上环形振荡器和片上张弛振荡器,晶体振荡器因为其良好的频率精确度和稳定性而被广泛应用。随着物联网设备、可穿戴设备和医疗植入式设备的发展,市场对电子设备的可集成性的需求越来越高、功耗控制的要求越来越苛刻、成本降低的渴望越来越强,因此片上可集成振荡器的性能需要被大幅提升以替代晶体振荡器同时满足不断提高的市场需求。张弛振荡器因为功耗较低、频率易控、结构简单而被广泛的应用和研究。
公开号CN104124921A的中国发明专利申请公开了名为“基于电流模比较器的低压低功耗CMOS张弛振荡器及方法”的发明创造,该张弛振荡器使用两个电容避免了电容放电的延迟时间对频率稳定性的影响,但是电容电路版图的面积增加了一倍,使得成本增加。同时,SR锁存器输入端的阈值电压存在失调且还会受到温度的影响,一旦失调电压或者温度变化导致阈值电压变化,使频率精度和稳定性都会变差。此外,在振荡时每半个周期都会对一个电容充电一个电容放电,然后交替进行。在器对某一电容放电时,充电电流源仍然提供电流。所以在任何时刻振荡主电路在电容上消耗的电流都是两倍参考电流,使得电流利用率低、功耗较大。
此外,公开号CN103338026A的中国发明专利申请公开了名为“张弛振荡器”的发明创造,该振荡器为了提升对温度的频率稳定性,采用了温度系数互补的P型多晶硅电阻和N型多晶硅电阻,其中N型多晶硅电阻的单位阻值较低,增大了电路版图中电阻所占用的面积,导致成本增加。为了消除比较器和电流模比较器的失调电压,该振荡器设计了较为复杂的比较器结构和开关切换单元,同时为了配合控制切换单元,又设计了较为复杂的时钟产生器,增加了电路的复杂度,延长了开发周期。同时,由于电压信号经过比较器和时钟产生器时,回路延迟较长,导致在周期内加入了较长的非理想延迟,非理想延迟时间易受到温度和电压的影响,从而导致频率稳定性受到限制。此外,比较器需要借助运算放大器为比较级提供电压,且为了得到良好的性能,比较级需要消耗静态电流,因而导致振荡电路的功耗较高。另外,振荡器在振荡时,每半个周期会对电容充电一次,紧接着立刻放电,再进行下半个周期的充电。所以在任何时刻振荡器主电路在电容上消耗的电流都是一倍参考电流,电流利用率较低。
发明内容
本发明的主要目的是提供一种降低生产成本、缩短开发周期、提升频率稳定性以及实现超低功耗的张弛振荡器。
本发明的另一目的是提供一种频率稳定性高且功耗低的单片集成芯片。
为了实现上述目的,本发明提供的张弛振荡器包括张弛振荡器电路,张弛振荡器电路包括阈值电压产生电路、电容充放电电路以及比较器电路,阈值电压产生电路向比较器电路的反相输入端输入阈值电压信号,电容充放电电路向比较器电路的同相输入端输入电容电压信号;阈值电压产生电路包括第一电流源、第二电流源以及阈值电阻,第一电流源通过第一反相开关元件向阈值电阻施加电流,第二电流源通过第一同相开关元件向阈值电阻抽取电流;电容充放电电路包括第三电流源、第四电流源以及电容,第三电流源通过第二反相开关元件向电容施加电流,第四电流源通过第二同相开关元件向电容抽取电流。
由上述方案可见,本发明的张弛振荡器使用一个阈值电压产生电路产生了两个阈值电压,使用一个充放电电路对同一电容节点进行充放电。由这种结构形成的振荡器结构简单、模块少、电流利用率高,从而实现了缩短开发周期、减小电路板版图面积、实现超低功耗的问题。
一个方案中,第一反相开关元件、第一同相开关元件、第二反相开关元件与第二同相开关元件分别与比较器电路的输出端电连接。
由上述方案可见,利用比较器电路的输出电压对开关元件进行控制,可实现电路自动控制电容充放电的进程。
一个方案中,比较器电路的输出端与阈值电阻和电容之间的支路电连接。
由此可见,本发明的张弛振荡器通过将比较器的输出电压反馈到阈值电阻和电容之间的支路,使得电容充放电的电压范围增加,并且电容经过充电后,还利用已有电荷进行放电,提高了电流利用率。
进一步的方案中,比较器电路包括电流模比较电路和反相器电路,电流模比较电路向反相器电路发送电压信号。
由上述方案可见,比较器电路通过电流模比较器比较阈值电阻与电容的电压后,再通过反相器电路进行电压值的数字量化。使得输出电平的转换更加迅速。
进一步的方案中,第一电流源和第三电流源分别与电源线电连接,第二电流源和第四电流源分别接地。
由此可见,本发明的第一电流源和第三电流源在电容充电时分别给阈值电阻和电容提供电流源,第二电流源和第四电流源在电容放电时分别给阈值电阻和电容提供电流源。
优选的方案中,第一电流源、第二电流源、第三电流源和第四电流源分别包括一个MOS管,第一电流源的MOS管与第三电流源的MOS管共栅极连接,第二电流源的MOS管与第四电流源的MOS管共栅极连接。
由上述方案可见,由于MOS管在现今工艺中容易实施,在振荡电路中使用MOS管可降低制造成本。
具体的方案中,张弛振荡器电路还包括偏置电路,偏置电路分别与第一电流源、第二电流源、第三电流源及第四电流源电连接。
由上述方案可见,利用一个偏置电路分别与第一电流源、第二电流源、第三电流源及第四电流源电连接,可为振荡电路提供参考电流源。
为了实现上述的另一目的,本发明提供的单片集成芯片包括本发明提供的张弛振荡器,张弛振荡器向单片集成芯片中的时钟使用电路提供时钟信号。
由上述方案可知,本发明的单片集成芯片通过使用张弛振荡器,该振荡器结构简单、模块少、功耗低、电流利用率高,可使单片集成芯片实现高频率稳定性及低功耗。
附图说明
图1是本发明张弛振荡器第一实施例的张弛振荡器电路电原理图。
图2是本发明张弛振荡器第二实施例的张弛振荡器电路电原理图。
图3是本发明张弛振荡器第二实施例的张弛振荡器电路中电容C2参考端电压VC2的电压输出波形示意图。
图4是本发明张弛振荡器第三实施例的张弛振荡器电路电原理图。
以下结合附图及实施例对本发明作进一步说明。
具体实施方式
本发明的张弛振荡器是基于自举技术的张弛振荡器,本发明可应用于振荡器的设计中,还可应用于单片集成芯片的设计中。
第一实施例:
如图1所示,图1为本发明张弛振荡器的一个实施例的张弛振荡器电路电原理图。从图中可以看出,该振荡器的张弛振荡器电路包括阈值电压产生电路1、电容充放电电路2以及比较器电路3,阈值电压产生电路1向比较器电路3的反相输入端输入阈值电压信号,电容充放电电路2向比较器电路3的同相输入端输入电容电压信号。阈值电压产生电路1包括第一电流源I1、第二电流源I2以及阈值电阻R1,第一电流源I1通过第一反相开关元件SW1向阈值电阻R1施加电流(即,电流从第一电流源I1经过第一反相开关元件SW1流向阈值电阻R1),第二电流源I2通过第一同相开关元件SW2向阈值电阻R1抽取电流(即,电流从阈值电阻R1经过第一同相开关元件SW2流向第二电流源I2)。电容充放电电路2包括第三电流源I3、第四电流源I4以及电容C1,第三电流源I3通过第二反相开关元件SW3向电容C1施加电流(即,电流从第三电流源I3经过第二反相开关元件SW3流向电容C1),第四电流源I4通过第二同相开关元件SW4向电容C1抽取电流(即,电流从电容C1经过第二同相开关元件SW4流向第四电流源I4)。其中,第一电流源I1和第三电流源I3分别与电源线VDD电连接,第二电流源I2和第四电流源I4分别与地线GND电连接。第一反相开关元件SW1、第一同相开关元件SW2、第二反相开关元件SW3和第二同相开关元件SW4分别与比较器电路3的输出端电连接,并接收输出端电压反馈信号。此外,比较器电路3的输出端与阈值电阻R1和电容C1之间的支路电连接。
阈值电压产生电路1设置有第一电流源I1和第二电流源I2、使能电平相反的第一反相开关元件SW1和第一同相开关元件SW2以及阈值电阻R1。第一反相开关元件SW1导通时第一同相开关元件SW2截止,第一电流源I1可以和阈值电阻R1建立一个为I1×R1的压差;反之,第二电流源I2可以和阈值电阻R1建立一个为I2×R1的压差。
电容充放电电路2设置有第三电流源I3和第四电流源I4、使能电平相反的第二反相开关元件SW3和第二同相开关元件SW4以及电容C1。第二反相开关元件SW3导通时第二同相开关元件SW4截止,第三电流源I3可以为电容C1充电;反之,第四电流源I4可以为电容C1放电。
比较器电路3对阈值电阻R1产生的阈值电压VR1和电容C1充放电节点的电压VC1进行比较,根据比较结果输出为电源线VDD端电压或为地线GND端电压的控制电压Vout1,控制电压Vout1用来控制阈值电阻R1和电容C1的参考端电压和开关的导通状态。
为了进一步的描述本发明张弛振荡器电路的工作情况,张弛振荡器电路的工作原理如下:
假设初始电容C1未充电,且Vout1为地线GND电压VGND。首先,使第一反相开关元件SW1、第二反相开关元件SW3导通,阈值电压VR1由第一电流源I1建立,电容C1由第三电流源I3充电,电容电压VC1上升。当电容电压VC1超过阈值电压VR1时,控制电压Vout1变为电源电压VDD,将电阻R1和电容C1的参考端变为电源电压VDD实现自举,此时,控制电压Vout1处于高电平状态,第一反相开关元件SW1、第二反相开关元件SW3在控制电压Vout1高电平时截止,第一同相开关元件SW2、第二同相开关元件SW4在控制电压Vout1高电平时导通。此时阈值电压VR1由第二电流源I2建立,电容电压VC1经自举后变为VR1+VDD并由第四电流源I4放电,电容电压VC1下降。当电容电压VC1低于阈值电压VR1时,比较器输出控制电压Vout1变为地线电压VGND,将电阻R1和电容C1的参考端变为地线电压VGND实现自举,此时,控制电压Vout1处于低电平状态,第一反相开关元件SW1、第二反相开关元件SW3在控制电压Vout1低电平时导通,第一同相开关元件SW2、第二同相开关元件SW4在控制电压Vout1低电平时截止。第一反相开关元件SW1、第二反相开关元件SW3导通后,阈值电压VR1由第一电流源I1建立,电容电压VC1经自举后变化至VR1-VDD并由第三电流源I3充电而上升。
由上述的描述可知,由于自举技术的应用,使得充放电的电压范围增加,从而相同振荡周期可以用更小的电容电阻实现。并且电容经过充电后,还利用已有电荷进行放电,提高了电流利用率。同时如果比较器失调电压使得充电时间延长,则会相应导致放电时间缩短,从而使比较器失调电压对频率稳定性的影响降低。
第二实施例:
如图2所示,图2为本发明另一实施例的电路原理图。该实施例中,张弛振荡器电路包括偏置电路,偏置电路包括参考电流源IR、第五NMOS管MN5、第六NMOS管MN6和第五PMOS管MP5,其中,参考电流源IR与电源线VDD电连接,同时参考电流源IR与第五NMOS管MN5的漏极和栅极电连接,第五NMOS管MN5的栅极与第六NMOS管MN6的栅极电连接,第五PMOS管MP5的漏极和栅极与第六NMOS管MN6的漏极电连接。偏置电路由考电流源IR、第五NMOS管MN5、第六NMOS管MN6和第五PMOS管MP5构成镜像电流源,为振荡电路提供偏置电流。
第五PMOS管MP5的栅极分别与第一PMOS管MP1和第二PMOS管MP2的栅极电连接,第一PMOS管MP1的源极、第二PMOS管MP2的源极分别与电源线VDD电连接,使偏置电路与第一PMOS管MP1组成充电过程中为电阻R2提供电流的电流源,并使偏置电路与第二PMOS管MP2组成充电过程中为电容C2提供电流的电流源。此外,第五NMOS管MN5的栅极分别与第一NMOS管MN1和第二NMOS管MN2的栅极电连接。第一NMOS管MN1的源极与地线GND电连接,使偏置电路与第一NMOS管MN1组成放电过程中为电阻R2提供电流的电流源,第二NMOS管MN2的源极与地线GND电连接,并使偏置电路与第二NMOS管MN2组成放电过程中为电容C2提供电流的电流源。
该实施例中振荡电路的比较器电路包括电流模比较器电路和反相器电路,电流模比较器电路向反相器电路发送电压信号,其中,电流模比较器电路包括第一电流模比较电路、第二电流模比较电路。第一电流模比较电路与第二电流模比较电路均与比较器电路的第一输入端及第二输入端电连接,本实施例中,比较器电路的第一输入端输入电阻R2参考端的电压VR2,第二输入端输入电容C2参考端的电压VC2,第一电流模比较电路用于充电过程中比较电阻R2参考端的电压VR2与电容C2参考端的电压VC2,第二电流模比较电路用于放电过程中比较电阻R2参考端的电压VR2与电容C2参考端的电压VC2。第一电流模比较电路包括由第三NMOS管MN3和第四NMOS管MN4组成的电流模比较器,第三NMOS管MN3的栅极和漏极与第四NMOS管MN4的栅极电连接,第三NMOS管MN3的漏极与第一PMOS管MP1的漏极电连接,第四NMOS管MN4的漏极与第二PMOS管MP2的漏极电连接,第三NMOS管MN3的源极通过开关元件SW5与电阻R2电连接,第四NMOS管MN4的源极通过开关元件SW7与电容C2电连接。第二电流模比较电路包括由第三PMOS管MP3和第四PMOS管MP4组成的电流模比较器,第三PMOS管MP3的栅极和漏极与第四PMOS管MP4的栅极电连接,第三PMOS管MP3的漏极与第一NMOS管MN1的漏极电连接,第四PMOS管MP4的漏极与第二NMOS管MN2的漏极电连接,第三PMOS管MP3的源极通过开关元件SW6与电阻R2电连接,第四PMOS管MP4的源极通过开关元件SW8与电容C2电连接。
反相器电路包括反相器Inv1和反相器Inv2,反相器Inv1和反相器Inv2串联连接,反相器Inv1的输入端通过开关元件SW9与第四NMOS管MN4的漏极电连接,反相器Inv1的输入端通过开关元件SW10与第四PMOS管MP4的漏极电连接,电阻R2的电压VR2和电容C2的电压VC2经过第一电流模比较器或第二电流模比较器后得到电压VP,电压VP输入到反相器Inv1中并被反相器Inv1量化,再经过反相器Inv2的波形整形,得到电压Vout2。在比较器电路中使用反相器电路,是因为采用了自举技术后,即使反相器翻转阈值电压不稳定,也只会对占空比有一定影响,而不会对振荡周期造成太大的影响,从而避免了使用功耗较大的比较器来消除失调电压。此外,使用最简单的数字逻辑反相器来实现比较器和数字控制逻辑产生,降低了设计复杂度的同时也降低了功耗,同时,反相器实现的比较器在工作过程中自动消除了失调电压和温度变化对其阈值电压的影响,降低频率稳定性受到的限制。
此外,开关元件SW5、开关元件SW6、开关元件SW7、开关元件SW8、开关元件SW9和开关元件SW10分别由反相器Inv2的输出端给入控制信号,开关元件SW5、开关元件SW6、开关元件SW7、开关元件SW8、开关元件SW9和开关元件SW10可根据反相器Inv2的输出端电压Vout2进行控制开关的导通状态。其中,开关元件SW5、开关元件SW7和开关元件SW9为反相开关元件,开关元件SW5、开关元件SW7、开关元件SW9在电压Vout2为高电平时截止,低电平时导通;开关元件SW6、开关元件SW8和开关元件SW10为同相开关元件,开关元件SW6、开关元件SW8、开关元件SW10在电压Vout2为高电平时导通,低平时截止。使得振荡器以固定周期在充电和放电状态间转换。同时,电阻R2与电容C2之间的支路与反相器Inv2的输出端电压Vout2电连接,将输出电压Vout2反馈到阈值电阻和电容之间的支路,提高了电流利用率。
为了体现本发明张弛振荡器的优点,参见图3,图3为电容C2参考端电压VC2的电压波形图。假设电流源提供的电流都等于I。在电容C2充电时,电阻R2参考端的电压为VR2=I×R2,电容C2充电使VC2达到VR2之后,由于自举的作用,电容C2参考端的电压立刻抬升VDD,使得VC2=VDD+I×R2,紧接着开始对电容C2放电。在电容C2放电时,电阻R2参考端的电压为VR2=VDD-I×R2,电容C2放电到VC2=VDD-I×R2之后,由于自举的作用,电容C2参考端的电压立刻降低VDD,使得VC2=-I×R2,紧接着又开始对电容C2充电,循环上述过程。由此可知,电容C2充电时VC2变化了2×I×R2,放电时VC2也变化了2×I×R2,因此,VC2的变化合计为ΔV=4×I×R2。根据公式ΔV×C2=I×T,可得出4×I×R2×C2=I×T,其中,T为振荡周期,所以振荡周期T等于4×R2×C2。当然,该计算方法也适用于第一实施例中。
由上述可知,本发明张弛振荡器的结构简单、模块少、功耗低、电流利用率高,从而实现了缩短开发周期、减小电路板版图面积、实现超低功耗的问题。此外,由于比较器电路的第一级比较电路由共栅极的MOS管组成具有电压放大的效果,同时,将输出电压Vout2反馈到阈值电阻R2和电容C2之间的支路,提高了电流利用率。
实施例三:
参见图4,图4是本发明张弛振荡器第三实施例的张弛振荡器电路电原理图。
该实施例中,张弛振荡器电路包括偏置电路,偏置电路包括参考电流源IR1、NMOS管MN51、NMOS管MN61和PMOS管MP51,其中,参考电流源IR1与电源线VDD电连接,同时参考电流源IR1与NMOS管MN51的漏极和栅极电连接,NMOS管MN51的栅极与NMOS管MN61的栅极电连接,PMOS管MP51的漏极和栅极与NMOS管MN61的漏极电连接。偏置电路由考电流源IR1、NMOS管MN51、NMOS管MN61和PMOS管MP51构成镜像电流源,为振荡电路提供偏置电流。
PMOS管MP51的栅极分别与PMOS管MP11和PMOS管MP21的栅极电连接,PMOS管MP11的源极、PMOS管MP21的源极分别与电源线VDD电连接,使偏置电路与PMOS管MP11组成充电过程中为电阻R3提供电流的电流源,并使偏置电路与PMOS管MP21组成充电过程中为电容C3提供电流的电流源。此外,NMOS管MN51的栅极分别与NMOS管MN11和NMOS管MN21的栅极电连接。NMOS管MN11的源极与地线GND电连接,使偏置电路与NMOS管MN11组成放电过程中为电阻R3提供电流的电流源, NMOS管MN21的源极与地线GND电连接,并使偏置电路与NMOS管MN21组成放电过程中为电容C3提供电流的电流源。
该实施例中振荡电路的比较器电路包括电流模比较器电路和电压比较电路,其中,电流模比较器电路包括第一电流模比较电路、第二电流模比较电路。第一电流模比较电路用于充电过程中比较电阻R3参考端的电压VR3与电容C3参考端的电压VC3,第二电流模比较电路用于放电过程中比较电阻R3参考端的电压VR3与电容C3参考端的电压VC3。第一电流模比较电路包括由NMOS管MN31和NMOS管MN41组成的电流模比较器, NMOS管MN31的栅极和漏极与NMOS管MN41的栅极电连接, NMOS管MN31的漏极与PMOS管MP11的漏极电连接,NMOS管MN41的漏极与PMOS管MP21的漏极电连接,NMOS管MN31的源极通过开关元件SW13与电阻R3电连接,NMOS管MN41的源极通过开关元件SW15与电容C3电连接。第二电流模比较电路包括由PMOS管MP31和PMOS管MP41组成的电流模比较器,PMOS管MP31的栅极和漏极与PMOS管MP41的栅极电连接,PMOS管MP31的漏极与NMOS管MN11的漏极电连接,PMOS管MP41的漏极与NMOS管MN21的漏极电连接,PMOS管MP31的源极通过开关元件SW14与电阻R3电连接,PMOS管MP41的源极通过开关元件SW16与电容C3电连接。
电压比较电路U2的反相输入端通过开关元件SW11与NMOS管MN31的漏极电连接,电压比较电路U2的反相输入端通过开关元件SW12与PMOS管MP31的漏极电连接。电压比较电路U2的同向输入端通过开关元件SW17与NMOS管MN41的漏极电连接,电压比较电路U2的同向输入端通过开关元件SW18与PMOS管MP41的漏极电连接。电压比较电路U2的输出端分别给开关元件SW11、开关元件SW12、开关元件SW13、开关元件SW14、开关元件SW15、开关元件SW16、开关元件SW17和开关元件SW18提供控制信号,其中,开关元件SW11、开关元件SW13、开关元件SW15和开关元件SW17为反相开关元件,开关元件SW12、开关元件SW14、开关元件SW16和开关元件SW18为同相开关元件。
第一电流模比较电路或第二电流模比较电路向电压比较电路U2的反相输入端输入第一电压信号,第一电流模比较电路或第二电流模比较电路向电压比较电路U2的同向输入端输入第二电压信号。电阻R3的电压VR3和电容C3的电压VC3经过第一电流模比较器或第二电流模比较器后,在NMOS管MN31的漏极或PMOS管MP31的漏极输出电压VN,在NMOS管MN41的漏极或PMOS管MP41的漏极输出电压VP1。电压VN输入电压比较电路U2的反相输入端,电压VP1输入电压比较电路U2的同向输入端,在电压比较电路U2的输出端得到输出电压Vout3。开关元件SW17、开关元件SW18、开关元件SW11和开关元件SW12可根据电压比较电路U2输出端的输出电压Vout3进行控制开关的导通状态。其中,开关元件SW17和开关元件SW11在电压Vout3为高电平时截止,低电平时导通;开关元件SW18和开关元件SW12在电压Vout3为低电平时截止,高电平时导通。
本发明的张弛振荡器应用于单片集成芯片时,可为单片集成芯片中的时钟使用电路提供稳定频率的时钟信号,时钟使用电路为需要时钟信号触发的电路,如时序控制的数字电路等,且该振荡器结构简单、模块少、功耗低、电流利用率高,可使单片集成芯片实现高频率稳定性及低功耗。
需要说明的是,以上仅为本发明的优选实施例,但发明的设计构思并不局限于此,凡利用此构思对本发明做出的非实质性修改,也均落入本发明的保护范围之内。

Claims (8)

1.一种张弛振荡器,包括张弛振荡器电路,其特征在于:
所述张弛振荡器电路包括阈值电压产生电路、电容充放电电路以及比较器电路,所述阈值电压产生电路向所述比较器电路的反相输入端输入阈值电压信号,所述电容充放电电路向所述比较器电路的同相输入端输入电容电压信号;
所述阈值电压产生电路包括第一电流源、第二电流源以及阈值电阻,所述第一电流源通过第一反相开关元件向所述阈值电阻施加电流,所述第二电流源通过第一同相开关元件向所述阈值电阻抽取电流;
所述电容充放电电路包括第三电流源、第四电流源以及电容,所述第三电流源通过第二反相开关元件向所述电容施加电流,所述第四电流源通过第二同相开关元件向所述电容抽取电流。
2.根据权利要求1所述的张弛振荡器,其特征在于:
所述第一同相开关元件、所述第一反相开关元件、所述第二同相开关元件与所述第二反相开关元件分别与所述比较器电路的输出端电连接。
3.根据权利要求2所述的张弛振荡器,其特征在于:
所述比较器电路的输出端与所述阈值电阻和所述电容之间的支路电连接。
4.根据权利要求1或3所述的张弛振荡器,其特征在于:
所述比较器电路包括电流模比较器电路和反相器电路,所述电流模比较器电路向所述反相器电路发送电压信号。
5.根据权利要求1或3所述的张弛振荡器,其特征在于:
所述第一电流源和所述第三电流源分别与电源线电连接,所述第二电流源和所述第四电流源分别接地。
6.根据权利要求1或3所述的张弛振荡器,其特征在于:
所述第一电流源、所述第二电流源、所述第三电流源和所述第四电流源分别设有一个MOS管,所述第一电流源的所述MOS管与所述第三电流源的所述MOS管共栅极连接,所述第二电流源的所述MOS管与所述第四电流源的所述MOS管共栅极连接。
7.根据权利要求1或3所述的张弛振荡器,其特征在于:
所述张弛振荡器电路还包括偏置电路,所述偏置电路分别与所述第一电流源、所述第二电流源、所述第三电流源及所述第四电流源电连接。
8.一种单片集成芯片,包括权利要求1至7中任一项张弛振荡器,所述张弛振荡器,向所述单片集成芯片中的时钟使用电路提供时钟信号。
CN201610574332.XA 2016-07-20 2016-07-20 张弛振荡器及单片集成芯片 Active CN106209027B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610574332.XA CN106209027B (zh) 2016-07-20 2016-07-20 张弛振荡器及单片集成芯片
PCT/CN2017/072886 WO2018014538A1 (zh) 2016-07-20 2017-02-04 张弛振荡器及单片集成芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610574332.XA CN106209027B (zh) 2016-07-20 2016-07-20 张弛振荡器及单片集成芯片

Publications (2)

Publication Number Publication Date
CN106209027A true CN106209027A (zh) 2016-12-07
CN106209027B CN106209027B (zh) 2019-04-09

Family

ID=57494681

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610574332.XA Active CN106209027B (zh) 2016-07-20 2016-07-20 张弛振荡器及单片集成芯片

Country Status (2)

Country Link
CN (1) CN106209027B (zh)
WO (1) WO2018014538A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106779018A (zh) * 2017-01-03 2017-05-31 爱康普科技(大连)有限公司 限时存储器和rfid电子标签
CN107317568A (zh) * 2017-05-27 2017-11-03 上海华虹宏力半导体制造有限公司 消除比较器失调电压的振荡器
WO2018014493A1 (zh) * 2016-07-20 2018-01-25 珠海全志科技股份有限公司 比较器及张弛振荡器
WO2018014538A1 (zh) * 2016-07-20 2018-01-25 珠海全志科技股份有限公司 张弛振荡器及单片集成芯片
CN108512532A (zh) * 2018-06-29 2018-09-07 长江存储科技有限责任公司 张弛振荡器
CN109586689A (zh) * 2018-11-19 2019-04-05 珠海格力电器股份有限公司 一种振荡器及其芯片
CN109672428A (zh) * 2018-12-19 2019-04-23 上海琪埔维半导体有限公司 一种张弛振荡器
CN111490755A (zh) * 2020-04-20 2020-08-04 成都华微电子科技有限公司 张弛振荡器电路
CN114124040A (zh) * 2021-11-15 2022-03-01 华中科技大学 一种自适应阈值的低功耗张弛振荡电路
CN116155238A (zh) * 2023-04-21 2023-05-23 芯翼成科技(成都)有限公司 一种弛豫振荡器系统
CN114124040B (zh) * 2021-11-15 2024-05-31 华中科技大学 一种自适应阈值的低功耗张弛振荡电路

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111092609B (zh) * 2019-12-30 2023-03-21 西北工业大学 一种无参考电压的rc张弛振荡器
CN110995160B (zh) * 2019-12-31 2023-04-07 广州裕芯电子科技有限公司 一种高性能的振荡器
CN111478669A (zh) * 2020-04-13 2020-07-31 上海芯跳科技有限公司 一种高精度rc振荡器用电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101552563A (zh) * 2009-03-20 2009-10-07 Bcd半导体制造有限公司 一种开关电源中控制恒流输出的装置及方法
CN101741254A (zh) * 2008-11-17 2010-06-16 立锜科技股份有限公司 驰返式电压转换器的负锁回路及控制方法
CN102664605A (zh) * 2012-03-16 2012-09-12 电子科技大学 一种低温漂特性的张弛振荡器及其调试方法
CN103248340A (zh) * 2012-02-08 2013-08-14 联发科技股份有限公司 比较器以及张弛振荡器
CN104124921A (zh) * 2014-07-02 2014-10-29 浙江大学 基于电流模比较器的低压低功耗cmos张弛振荡器及方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8054141B2 (en) * 2008-12-31 2011-11-08 Stmicroelectronics, Inc. Method and circuit for cancelling out comparator-delay in the relaxation oscillator
US9054690B2 (en) * 2012-08-29 2015-06-09 Analog Devices Global Chopped oscillator
CN103312298B (zh) * 2013-07-05 2015-07-29 东南大学 一种提高频率-控制电流线性度的张弛振荡器
CN106160703B (zh) * 2016-07-20 2019-05-24 珠海全志科技股份有限公司 比较器及张弛振荡器
CN106209027B (zh) * 2016-07-20 2019-04-09 珠海全志科技股份有限公司 张弛振荡器及单片集成芯片

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101741254A (zh) * 2008-11-17 2010-06-16 立锜科技股份有限公司 驰返式电压转换器的负锁回路及控制方法
CN101552563A (zh) * 2009-03-20 2009-10-07 Bcd半导体制造有限公司 一种开关电源中控制恒流输出的装置及方法
CN103248340A (zh) * 2012-02-08 2013-08-14 联发科技股份有限公司 比较器以及张弛振荡器
CN102664605A (zh) * 2012-03-16 2012-09-12 电子科技大学 一种低温漂特性的张弛振荡器及其调试方法
CN104124921A (zh) * 2014-07-02 2014-10-29 浙江大学 基于电流模比较器的低压低功耗cmos张弛振荡器及方法

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018014493A1 (zh) * 2016-07-20 2018-01-25 珠海全志科技股份有限公司 比较器及张弛振荡器
WO2018014538A1 (zh) * 2016-07-20 2018-01-25 珠海全志科技股份有限公司 张弛振荡器及单片集成芯片
US10727822B2 (en) 2016-07-20 2020-07-28 Allwinner Technology Co., Ltd. Comparator and relaxation oscillator
CN106779018B (zh) * 2017-01-03 2024-03-22 爱康普科技(大连)有限公司 限时存储器和rfid电子标签
CN106779018A (zh) * 2017-01-03 2017-05-31 爱康普科技(大连)有限公司 限时存储器和rfid电子标签
CN107317568A (zh) * 2017-05-27 2017-11-03 上海华虹宏力半导体制造有限公司 消除比较器失调电压的振荡器
CN108512532A (zh) * 2018-06-29 2018-09-07 长江存储科技有限责任公司 张弛振荡器
CN109586689A (zh) * 2018-11-19 2019-04-05 珠海格力电器股份有限公司 一种振荡器及其芯片
CN109672428A (zh) * 2018-12-19 2019-04-23 上海琪埔维半导体有限公司 一种张弛振荡器
CN109672428B (zh) * 2018-12-19 2023-07-07 上海琪埔维半导体有限公司 一种张弛振荡器
CN111490755B (zh) * 2020-04-20 2023-08-18 成都华微电子科技股份有限公司 张弛振荡器电路
CN111490755A (zh) * 2020-04-20 2020-08-04 成都华微电子科技有限公司 张弛振荡器电路
CN114124040A (zh) * 2021-11-15 2022-03-01 华中科技大学 一种自适应阈值的低功耗张弛振荡电路
CN114124040B (zh) * 2021-11-15 2024-05-31 华中科技大学 一种自适应阈值的低功耗张弛振荡电路
CN116155238A (zh) * 2023-04-21 2023-05-23 芯翼成科技(成都)有限公司 一种弛豫振荡器系统

Also Published As

Publication number Publication date
WO2018014538A1 (zh) 2018-01-25
CN106209027B (zh) 2019-04-09

Similar Documents

Publication Publication Date Title
CN106209027B (zh) 张弛振荡器及单片集成芯片
CN106160703B (zh) 比较器及张弛振荡器
Sawada et al. An on-chip high-voltage generator circuit for EEPROMs with a power supply voltage below 2 V
CN101286733B (zh) 一种低压低功耗振荡器
CN107317568B (zh) 消除比较器失调电压的振荡器
TW200825654A (en) Charge pump circuit
CN110557013B (zh) Pwm死区时间控制系统
CN104506165B (zh) Rc振荡器
CN108566163A (zh) 一种振荡器电路
CN108494384B (zh) 一种用于振荡器的修调电路
CN113054950B (zh) 一种张弛振荡器和存储芯片
CN111509973B (zh) 一种减小输出电压纹波的电荷泵
CN111146941B (zh) 一种高性能的正负倍压电荷泵电路
CN110445467B (zh) 一种振荡器电路
CN110336558B (zh) 振荡电路和集成电路
CN108599745B (zh) 单电容占空比可控振荡器
CN111682865B (zh) 张弛振荡器及片上芯片
CN108832896B (zh) 一种片外可调的弛张型压控振荡器电路
Kailuke et al. Design and implementation of low power dickson charge pump in 0.18 μm CMOS process
Allasasmeh et al. Fast-startup high-efficiency tripler charge pump in standard 0.18-μm CMOS technology
KR100816229B1 (ko) 반도체 소자용 오실레이터
JP6763661B2 (ja) 発振回路
CN203966563U (zh) 一种非交叠四相位时钟产生电路
CN208623640U (zh) 一种振荡器电路
CN113258878B (zh) 振荡器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant