CN105959003B - 数字分频锁相环 - Google Patents

数字分频锁相环 Download PDF

Info

Publication number
CN105959003B
CN105959003B CN201610260615.7A CN201610260615A CN105959003B CN 105959003 B CN105959003 B CN 105959003B CN 201610260615 A CN201610260615 A CN 201610260615A CN 105959003 B CN105959003 B CN 105959003B
Authority
CN
China
Prior art keywords
frequency
digital
signal
control word
frequency division
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610260615.7A
Other languages
English (en)
Other versions
CN105959003A (zh
Inventor
高鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201610260615.7A priority Critical patent/CN105959003B/zh
Publication of CN105959003A publication Critical patent/CN105959003A/zh
Priority to PCT/CN2017/079446 priority patent/WO2017185953A1/zh
Priority to US16/169,378 priority patent/US10419007B2/en
Application granted granted Critical
Publication of CN105959003B publication Critical patent/CN105959003B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/1974Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
    • H03L7/1976Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0802Details of the phase-locked loop the loop being adapted for reducing power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0991Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
    • H03L7/0992Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/50All digital phase-locked loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本申请提供了一种数字分频锁相环,包括:时间数字转换器、数字环路滤波器、数字控振荡器、反馈分频器、Sigma‑Delta调制器和校正装置。其中,校正装置基于频率控制字和Sigma‑Delta调制器生成的分频控制字补偿时间数字转换器输出的数字信号以得到校正信号。数字环路滤波器对校正信号进行数字滤波以得到振荡器频率控制信号,作为数字控振荡器的输出信号。因为使用校正装置基于频率控制字和分频控制字对时间数字转换器输出的数字信号进行补偿,而无需对时间数字转换器改进,所以,能以较小的实施代价实现数字分频锁相环的非线性校正。

Description

数字分频锁相环
技术领域
本申请涉及电子信息领域,尤其涉及一种数字分频锁相环。
背景技术
无线射频(Radio Frequency,RF)收发信机中,广泛采用基于锁相环(Phase-Locked Loop,PLL)结构的频率综合器,用以产生本地振荡(Local Oscillator,LO)信号,从而用于完成射频信号的频率搬移操作。由于锁定时间、积分相位噪声以及设计灵活性等几个方面的优势,可实现不仅整数分频也可实现小数分频的数字小数分频锁相环相对于整数分频锁相环,得到了更加广泛的应用。
在数字小数分频锁相环中,时间数字转换器(Time-to-Digital Converter,TDC)作为重要的模拟组件之一,其线性性能是影响整个锁相环系统线性性能的主因。因为越接近线性,噪声最小,因此,提升TDC的线性性能,是确保数字小数分频锁相环维持在低噪声水平的关键因素。
而对于目前常见的TDC结构,影响其线性度的原因主要包括器件失配、版图设计失配等几个方面,为了提升TDC的线性度,通常需要在功耗、面积及复杂度等方面付出比较大的代价,所以实施难度很大。
发明内容
本申请提供了一种数字分频锁相环及其非线性校正方法,目的在于以较小的实施代价实现数字分频锁相环的非线性校正。
为了实现上述目的,本申请提供了以下技术方案:
本申请的第一方面提供了一种数字分频锁相环,包括:时间数字转换器、数字环路滤波器、数字控振荡器、反馈分频器、Sigma-Delta调制器和校正装置。其中,所述时间数字转换器用于接收参考时钟信号和反馈时钟信号,鉴别所述参考时钟信号和所述反馈时钟信号之间的相位差以得到指示该相位差的数字信号。所述校正装置用于接收所述数字信号、频率控制字和所述Sigma-Delta调制器生成的分频控制字,并基于所述频率控制字和所述分频控制字补偿所述数字信号以得到校正信号。所述数字环路滤波器用于接收所述校正信号,并对所述校正信号进行数字滤波以得到振荡器频率控制信号。所述数字控振荡器用于接收所述振荡器频率控制信号,并在所述振荡器频率控制信号的控制下生成振荡信号作为所述数字分频锁相环的输出信号。所述反馈分频器用于对所述振荡信号进行分频以得到所述反馈时钟信号。所述Sigma-Delta调制器用于接收所述频率控制字,并基于所述频率控制字生成所述分频控制字。其中,所述频率控制字用于指示所述数字分频锁相环的标称分频值,所述标称分频值为所述振荡信号的频率与所述参考时钟信号的频率的比值,所述分频控制字用于指示所述反馈分频器的实际分频值,该实际分频值为所述振荡信号的频率与所述反馈时钟信号的频率的比值。因为使用校正装置基于频率控制字和分频控制字对时间数字转换器输出的数字信号进行补偿,而无需对时间数字转换器进行改进,所以,能够以较小的实施代价实现数字分频锁相环的非线性校正。
在一个实现方式中,所述校正装置用于基于所述频率控制字和所述分频控制字得到所述参考时钟信号和所述反馈时钟信号之间的时域偏差,并基于所述时域偏差补偿所述数字信号以得到所述校正信号。校正装置依据参考时钟信号和所述反馈时钟信号之间的时域偏差对数字信号进行补偿,简单易行,可实施性高。
在一个实现方式中,所述校正装置包括:测量器,用于基于所述频率控制字和所述分频控制字得到所述参考时钟信号和所述反馈时钟信号之间的时域偏差,以及补偿器,用于通过映射关系确定与所述时域偏差对应的非线性补偿值,并利用所述非线性补偿值补偿所述数字信号以得到所述校正信号。
在一个实现方式中,所述补偿器包括:映射单元,用于通过所述映射关系确定与所述时域偏差对应的非线性补偿值,以及校准器,用于利用所述非线性补偿值补偿所述数字信号以得到所述校正信号。
在一个实现方式中,所述校准器包括加法器,用于将所述非线性补偿值的负值与所述数字信号相加以得到所述校正信号。
在一个实现方式中,所述映射关系以查找表的方式体现。
在一个实现方式中,所述查找表被预置在所述映射单元中。
在一个实现方式中,所述校正装置还包括计算器,用于估计从所述时域偏差到所述数字信号的所述非线性误差,并根据所述非线性误差生成能够补偿所述非线性误差的所述查找表。
在一个实现方式中,所述映射单元还用于,确定所述时域偏差不存在所述查找表中。所述计算器还用于,使用线性插值的方式获得所述时域偏差对应的非线性补偿值,并将获得的非线性补偿值发给所述校准器。
在一个实现方式中,数字分频锁相环还包括:控制器,用于在所述计算器得到所述非线性误差后,关闭所述测量器和所述计算器。因为在得到所述非线性误差后,测量器和计算器的功能已经完成,在此情况下,关闭两者,能够节省功耗。
在一个实现方式中,所述测量器包括加法器、积分器和乘法器。其中,所述加法器用于将所述频率控制字的负值与所述分频控制字相加,以得到所述分频控制字所指示的所述反馈分频器的实际分频值和所述频率控制字所指示的所述数字分频锁相环的标称分频值的差值。所述积分器用于对所述差值做时域积分得到积分值。所述乘法器用于将所述积分值与所述振荡信号的周期相乘得到所述时域偏差。
在一个实现方式中,所述数字分频锁相环是数字小数分频锁相环。
在一个实现方式中,所述校正装置用于在预设频点接收所述数字信号,频率控制字和所述Sigma-Delta调制器生成的分频控制字,并基于所述频率控制字和所述分频控制字补偿所述数字信号以得到在所述预设频点的校正信号。其中,预设频点的选择依据为:所述预设频点使得所述频率控制字和所述分频控制字的时域偏差在预设范围内,所述预设范围使得所述时域偏差与所述数字信号满足所述TDC的传输函数的构成条件。在预设频点进行校正,能够提高非线性校正的精度,同时也为了降低方案实现的代价。
本申请的第二方面提供了一种芯片,包括多个逻辑门电路或晶体管电路,以及上述数字分频锁相环。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的数字小数分频锁相环的结构示意图;
图2为本申请实施例公开的数字小数分频锁相环的鉴相示意图;
图3为本申请实施例公开的数字小数分频锁相环的测量器的结构示意图;
图4为本申请实施例公开的数字小数分频锁相环的输入序列与输出序列的示意图;
图5为本申请实施例公开的数字小数分频锁相环的TDC的传输函数曲线的示意图;
图6为本申请实施例公开的数字小数分频锁相环的TDC的线性近似函数与传输函数的关系示意图;
图7为本申请实施例公开的数字小数分频锁相环的TDC的非线性误差函数的关系示意图;
图8为本申请实施例公开的数字小数分频锁相环的补偿器的结构示意图;
图9为本申请实施例公开的数字小数分频锁相环对于噪声的改善作用的示意图。
具体实施方式
图1为本申请实施例公开的数字小数分频锁相环的结构示意图,包括TDC、数字环路滤波器(Digital Loop Filter,DLF)、数字振荡器(Digital Controlled Oscillator,DCO)、反馈分频器(Feedback Divider,DIV)、Sigma-Delta调制器SDM和校正装置。
具体地,TDC用于接收参考时钟信号CLK_REF和反馈时钟信号CLK-_DIV并鉴别CLK_REF与CLK_DIV之间的相位差,以得到指示该相位差的数字信号TDC_OUT。
校正装置用于接收所述数字信号TDC_OUT、频率控制字FCW和所述SDM生成的分频控制字SDM_OUT,并基于所述频率控制字FCW和所述分频控制字SDM_OUT补偿所述数字信号TDC_OUT以得到校正信号TDC-_CAL。
其中,所述频率控制字FCW用于指示所述数字分频锁相环的标称分频值,所述标称分频值为所述振荡信号F_DCO的频率与所述参考时钟信号CLK-_REF的频率的比值,所述分频控制字FCW用于指示所述反馈分频器DIV的实际分频值,该实际分频值为所述振荡信号F_DCO的频率与所述反馈时钟信号CLK_DIV的频率的比值。
DLF用于接收所述校正信号TDC_CAL,并对所述校正信号进行数字滤波,以得到振荡器频率控制信号DLF_OUT。
DCO用于接收振荡器频率控制信号DLF_OUT,并在DLF_OUT的控制下生成振荡信号DCO_OUT作为所述数字分频锁相环的输出信号。
反馈分频器DIV用于对所述振荡信号DCO_OUT进行分频以得到所述反馈时钟信号CLK_DIV。
Sigma-Delta调制器用于接收所述频率控制字FCW,并基于所述频率控制字FCW生成反馈分频器DIV的分频控制字SDM_OUT。DCO_OUTDCO_OUT
具体地,校正装置基于所述频率控制字FCW和所述分频控制字SDM_OUT得到所述参考时钟信号CLK_REF和所述反馈时钟信号CLK_DIV之间的时域偏差TDC_INX,并基于所述时域偏差TDC_INX补偿所述数字信号TDC_OUT以得到所述校正信号TDC_CAL。在一个具体的实施例中,如图1所示,校正装置中包括测量器、计算器和补偿器。
其中,图1的校正装置中的测量器用于基于所述频率控制字FCW和所述分频控制字SDM_OUT得到所述参考时钟信号CLK_REF和所述反馈时钟信号CLK_DIV之间的时域偏差TDC_INX,所述时域偏差TDC_INX即为TDC的理论输入信号。
申请人在研究的过程中得出结论:当小数分频锁相环锁定在一个特定频率点时,对于第k个时刻点,TDC瞬时输入时间量TTDC[k](即TDC_INX所表示的值)为:
也就是说,TDC瞬时输入的时间量可由该频率点的输出信号DCO_OUT的周期TDCO_OUT及DIV的瞬态分频值和系统标称分频值的差值NQERR[k]的积分值计算出来。
上述结论的推导过程如下:
图2为数字小数分频锁相环的鉴相示意图,从图2中可以看出,反馈时钟信号CLK_DIV由于受到Sigma-Delta调制器的控制,在锁相环锁定工作状态下,其瞬时周期会有规律的变化。而参考时钟信号CLK_REF的瞬时周期是稳定不变的。
对于TDC来说,在第k个采样时刻的输入是由该时刻参考时钟CLK_REF和反馈时钟CLK_DIV有效沿(例如上升沿)的绝对时间决定的,即在第k个采样时刻点,TDC的输入时间量为:
TTDC[k]=tDIV[k]-tREF[k] (2)
其中,tDIV[k]为第k个采样时刻点CLK_DIV的绝对时间,tREF[k]为第k个采样时刻点CLK_REF信号的绝对时间。绝对时间即是通常意义上所说的时间,绝对时间与相对时间不同,相对时间指示的是时间差。tDIV[k]和tREF[k]分别可以表示为:
tDIV[k]=tDIV[k-1]+TDCO_OUT×NDIV[k] (3)
tREF[k]=TREF×k (4)
其中,NDIV[k]是第k个时刻点DIV的瞬时分频比率,也就是第k个时刻点DIV的当前分频比。此分频比率受Sigma-Delta调制器控制,会随着时间有规律的变化。理论上,可将此分频比率数值分解为两部分:
NDIV[k]=NNORM+NQERR[k] (5)
其中,NNORM为数字小数分频锁相环标称的分频比,即:
由数字小数分频锁相环的原理可知,NNORM为一个非整数。将式(5)、(6)带入式(3)中,可得:
将其中的递归操作分解成积分模式,容易得到:
将上式及式(7)带入式(5)中,可得到在第k个采样时刻点,TDC瞬时输入时间量为:
需要说明的是,从上述推导过程可以看出,TDC瞬时输入时间量(对应时域偏差TDC_INX在某个时刻的具体取值)与TDC的工作频率无关,但是,申请人研究发现,在不同频点得到的校正精度不同,所以,实际应用中,为了提高非线性校正的精度,同时也为了降低方案实现的代价,可以选择预设频点进行测量,频点选择的基本依据为:①选定的频率点应当使得TDC的序列(包括输入序列和输出序列)中的各个输入时间量分布在足够大的范围内,这个范围使得输入序列(即时域偏差TDC_INX对应的时域序列)中的各个数值与其对应的输出序列(即所述时间数字转换器输出的数字信号对应的时域序列)中的数值满足所述TDC的传输函数的构成条件,即在此频率点上能够充分观察TDC的非线性特征;②在选定频点上获得的测量数据,能够尽可能的简化后续的计算操作。
基于上式(1),测量器的结构如图3所示,
包括加法器、积分器和乘法器。图3中,在预设频点输入的FCW的值即为分频比NNORM,信号SDM_OUT为Sigma-Delta调制器在此预设频点的输出信号,其值即为反馈分频器DIV的瞬时分频比NDIV[k]。将负的FCW的值(FCW取负的具体操作方式参见现有技术)和SDM_OUT信号的值输入加法器中,即得到NQERR[k],将NQERR[k]输入积分器中得到再通过乘法器得到其中,TDCO_OUT可以由测量器测量DCO_OUT得到,也可以预先存储在测量器中的存储介质中(图3中未画出)。可见,输入测量单元最终输出信号TDC_INX为TDC在预设频点及第k个采样时刻点的输入时间量TTDC[k]。
基于上述测量过程,测量器在多个采样时刻点分别进行测量,可以得到如图4所示的包括K个采样时刻点的、输入序列(即K个采样点测量到的所述参考时钟信号CLK_REF和所述反馈时钟信号CLK_DIV之间的时域偏差),输入序列与输出序列的对应关系如图4所示:
输入序列:TDC_INX∈{TTDC[1],TTDC[2],...,TTDC[k-1],TTDC[k],...,TTDC[K]}
输出序列:TDC_OUT∈{DTDC[1],DTDC[2],...,DTDC[k-1],DTDC[k],...,DTDC[K]}
在测量器得到TDC在预设频点的输入序列后,图1的校正装置中的计算器可以用来估计从所述时域偏差TDC_INX到所述数字信号TDC_OUT的所述非线性误差,并根据所述非线性误差生成能够补偿所述非线性误差的查找表(LUT),具体的查找表生成过程包括:
1、输入数据排序:从图4所示的序列可以看出,由于小数锁相环中Sigma-Delta调制器的控制作用,输入序列中的各个数据并不具备单调性,也没有直接反映TDC模块的传输函数关系。所以,计算模块在获得输入序列后,按照数值从大到小的顺序,对输入序列进行排序:
TDC_INX=xTDC[1],xTDC[2],...,xTDC[m-1],xTDC[m],...,xTDC[M] (9)
TDC_OUT=yTDC[1],yTDC[2],...,yTDC[m-1],yTDC[m],...,yTDC[M] (10)
其中,(9)为从小到大的TDC的输入值,(10)为与(9)中的输入值一一对应的输出值。
2、平均化处理:测量模块中获得的依时间次序排列的数据中,可能出现重复的数据,因此本实施例中,将相同的TDC_INX值对应的TDC_OUT值做平均化处理。例如,如果原始数据中存在N个等值的输入数据:
xTDC[m]=TTDC[k1]=TTDC[k2]=,...,=TTDC[kN] (11)
则对应的TDC_OUT为:
3、传输函数构成:经过上述排序及平均化处理,可将从测量模块中获得的TDC的输入序列和输出序列排列成可以表征TDC传输函数的形式。这个传输函数可以用函数F表示:
yTDC=F(xTDC) (13)
TDC的传输函数曲线如图5所示,其中,黑色实线表示平均化数据,灰色填充表示排序数据。
4、线性回归计算:从图5可以看出,TDC输入与输出之间的非线性特征。为了补偿非线性特征,本实施例中,先对传输函数进行线性回归计算,即根据非线性函数拟合出传输函数的线性近似表达式,再计算出实际数据与线性近似数据的差值。当然,可以理解,对线性误差的评估不一定通过线性回归计算或非线性函数拟合来实现,例如现有技术中也可以提供其他如何评估一个数字信号电路的输入-输出之间的非线性的线性误差评估方法,本实施例对此不作限定。
假设TDC传输函数的线性近似可以用函数表示:
其中α即为TDC的线性增益,β为偏移量。得到的线性近似函数与传输函数的关系如图6所示。
计算TDC实际的传输函数与线性近似函数的差值,即可获得TDC的非线性误差函数,如图7所示:
从式(15)可知,非线性误差函数表征的是TDC传输函数与其线性近似函数之间的差值,即定义了TDC传输函数的非线性的特性。从图7所示的非线性误差函数可以看出,对于TDC特定的输入值,其对应的非线性误差值也是确定的。如果在系统中对此误差值进行补偿,即可在TDC输出端拟合出线性的TDC传输特性,从而改善TDC的线性特性。
5、生成查找表:芯片设计中,可以将上述误差函数以表格的形式设置在映射单元中,该映射单元通过一定的映射关系确定与所述时域偏差对应的非线性补偿值以补偿所述锁相环的非线性。因此误差函数以映射关系的形式存储在所述补偿器的映射单元中。可设置例如表1所述的表格:
表1
输入值 输出值
x<sub>TDC</sub>[1] ε<sub>TDC</sub>[1]
x<sub>TDC</sub>[2] ε<sub>TDC</sub>[2]
…… ……
x<sub>TDC</sub>[m-1] ε<sub>TDC</sub>[m-1]
x<sub>TDC</sub>[m] ε<sub>TDC</sub>[m]
…… ……
x<sub>TDC</sub>[M] ε<sub>TDC</sub>[M]
可替换地,之前所述的计算器并不是本发明实施例所必需的部件。计算器的功能仅仅是为了获取所述查找表并将所述查找表输入到后面的补偿器中的映射单元中。如果校正装置中不存在所述计算器,则所述映射单元也可以被预置所述查找表。该查找表的设置可以由本领域技术人员依照经验和结合实际测量和来设定。该查找表可以具体以电路形式被预置在所述映射单元中。
在生成查找表后,图1的校正装置中的补偿器依据测量测量器测量得到的TDC的理论输入值(即所述参考时钟信号CLK_REF和所述反馈时钟信号CLK_DIV之间的时域偏差)查询查找表,确定与理论输入值对应的补偿值,对TDC的输出信号进行补偿。
图8为补偿器的结构示意图的示例,包括映射单元和校准器,具体地,校准器包括图8中所示的加法器。其中映射单元通过所述映射关系确定与所述时域偏差对应的非线性补偿值。例如映射单元中存储有查找表,在从测量器获得TDC在采样时刻k的理论输入值后,映射单元通过查询查找表,确定与输入值对应的非线性补偿值TDC_ERR并输出。加法器将负的(取负值参见现有技术)补偿值与TDC的输出序列TDC_OUT相加,得到补偿后的输出序列,该补偿后的输出序列具体是校正信号TDC_CAL的取值。
需要说明的是,对于数字小数分频锁相环,TDC的输入值的取值,与锁相环输出的频率值有关。不同的输出频率值,TDC的输入值也不同。由于TDC的非线性特征是比较稳定的,因此可以不必针对不同的输出频率点,制作不同的查找表。在这种情况下,对于不在查找表中的输入值,可采用线性插值的方式进行查表操作。例如,对于任意TDC的输入值x′TDC,此数值不在已有查找表有限个离散的输入值集合内,即:
但查找表输入值集合中,必然存在两个连续值,使得x′TDC在这两个值之间:
xTDC[i]<x′TDC<xTDC[i+1] (17)
对于此输入值,其对应的输出值可通过线性插值方式获得:
根据上式可知,采用线性插值的方法,即可实现任意TDC输入值的查表。也就是说,本实施例所述的校正装置,仅仅需要在某一特定锁相环输出频率点上制作一套查找表,即可满足锁相环系统各个输出频率点工作的需要。因此,本实施例提供的查找表相关查找算法是可以灵活调整的。
另外,因为TDC的非线性特征是比较稳定的,所以,生成的查找表可以无需更新。当然查找表也可以被更新,该更新可以由所述计算器执行,但通常情况下无需做更新。如果查找表不可更新,则如前所述,映射单元内可以预设所述查找表,使得计算器可以被省略。
当然查找表方式只是映射单元获取非线性补偿值的一种实现方式。可替换地,映射单元也可以通过逻辑运算电路的方式实现计算非线性补偿值,而不一定通过图8所示的查找表功能来实现。具体地,逻辑运算电路可以是包括大量晶体管或逻辑门,通过将所述映射关系以算法电路的形式实现在映射单元中,映射单元中的所述算法电路获取理论输入值(所述时域偏差)执行运算来计算得到非线性补偿值,本实施例对此不作限制。
图1所示的数字小数分频锁相环中还可以包括控制器(图1中未画出),用于在所述计算器得到所述非线性误差后,关闭测量器和计算器,以实现降低功耗的目的。
图9为图1所示的数字小数分频锁相环对于噪声的改善作用的示意图,从图中可以看出,经过本实施例所述的校正装置校正后,TDC的系统相位噪声有了明显的降低,并且,更加接近TDC的理想系统相位噪声。
需要说明的是,本实施例中提到的数字小数分频锁相环中的各个器件或部分可以包括多个晶体管以执行相应信号处理。该数字小数分频锁相环可以包括在一个由多个逻辑门电路或晶体管电路构成芯片,如射频芯片(RFIC)内,该RFIC可以被用于例如无线基站或无线终端等各类通信设备。
需要说明的是,本实施例所述的数字小数分频锁相环,还可以实现整数分频的功能,因此本发明实施例是是可以推广应用至涵盖整数分频和小数分频在内的数字分频锁相环。

Claims (11)

1.一种数字分频锁相环,其特征在于,包括:时间数字转换器、数字环路滤波器、数字控振荡器、反馈分频器、Sigma-Delta调制器和校正装置;其中:
所述时间数字转换器用于接收参考时钟信号和反馈时钟信号,鉴别所述参考时钟信号和所述反馈时钟信号之间的相位差以得到指示该相位差的数字信号;
所述校正装置用于接收所述数字信号、频率控制字和所述Sigma-Delta调制器生成的分频控制字,并基于所述频率控制字和所述分频控制字补偿所述数字信号以得到校正信号,所述频率控制字用于指示所述数字分频锁相环的标称分频值,所述标称分频值为振荡信号的频率与所述参考时钟信号的频率的比值,所述分频控制字用于指示所述反馈分频器的实际分频值,该实际分频值为所述振荡信号的频率与所述反馈时钟信号的频率的比值;
所述校正装置用于基于所述频率控制字和所述分频控制字得到所述参考时钟信号和所述反馈时钟信号之间的时域偏差,并基于所述时域偏差补偿所述数字信号以得到所述校正信号;
所述数字环路滤波器用于接收所述校正信号,并对所述校正信号进行数字滤波以得到振荡器频率控制信号;
所述数字控振荡器用于接收所述振荡器频率控制信号,并在所述振荡器频率控制信号的控制下生成振荡信号作为所述数字分频锁相环的输出信号;
所述反馈分频器用于对所述振荡信号进行分频以得到所述反馈时钟信号;
所述Sigma-Delta调制器用于接收所述频率控制字,并基于所述频率控制字生成所述分频控制字。
2.根据权利要求1所述的数字分频锁相环,其特征在于,所述校正装置包括:
测量器,用于基于所述频率控制字和所述分频控制字得到所述参考时钟信号和所述反馈时钟信号之间的时域偏差;
补偿器,用于通过映射关系确定与所述时域偏差对应的非线性补偿值,并利用所述非线性补偿值补偿所述数字信号以得到所述校正信号。
3.根据权利要求2所述的数字分频锁相环,其特征在于,所述补偿器包括:
映射单元,用于通过所述映射关系确定与所述时域偏差对应的非线性补偿值;
校准器,用于利用所述非线性补偿值补偿所述数字信号以得到所述校正信号。
4.根据权利要求3所述的数字分频锁相环,其特征在于,所述校准器包括加法器,用于将所述非线性补偿值的负值与所述数字信号相加以得到所述校正信号。
5.根据权利要求3所述的数字分频锁相环,其特征在于,所述映射关系以查找表的方式体现。
6.根据权利要求5所述的数字分频锁相环,其特征在于,所述查找表被预置在所述映射单元中。
7.根据权利要求5所述的数字分频锁相环,其特征在于,所述校正装置还包括计算器,用于估计从所述时域偏差到所述数字信号的非线性误差,并根据所述非线性误差生成能够补偿所述非线性误差的所述查找表。
8.根据权利要求7所述的数字分频锁相环,其特征在于,还包括:
控制器,用于在所述计算器得到所述非线性误差后,关闭所述测量器和所述计算器。
9.根据权利要求2至8中任一项所述的数字分频锁相环,其特征在于,所述测量器包括加法器、积分器和乘法器;其中,
所述加法器用于将所述频率控制字的负值与所述分频控制字相加,以得到所述分频控制字所指示的所述反馈分频器的实际分频值和所述频率控制字所指示的所述数字分频锁相环的标称分频值的差值;
所述积分器用于对所述差值做时域积分得到积分值;
所述乘法器用于将所述积分值与所述振荡信号的周期相乘得到所述时域偏差。
10.根据权利要求9所述的数字分频锁相环,其特征在于,所述数字分频锁相环是数字小数分频锁相环。
11.一种芯片,包括多个逻辑门电路或晶体管电路,其特征在于,所述芯片包括根据权利要求1至10中任一项所述的数字分频锁相环。
CN201610260615.7A 2016-04-25 2016-04-25 数字分频锁相环 Active CN105959003B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201610260615.7A CN105959003B (zh) 2016-04-25 2016-04-25 数字分频锁相环
PCT/CN2017/079446 WO2017185953A1 (zh) 2016-04-25 2017-04-05 数字分频锁相环
US16/169,378 US10419007B2 (en) 2016-04-25 2018-10-24 Digital frequency-division phase-locked loop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610260615.7A CN105959003B (zh) 2016-04-25 2016-04-25 数字分频锁相环

Publications (2)

Publication Number Publication Date
CN105959003A CN105959003A (zh) 2016-09-21
CN105959003B true CN105959003B (zh) 2019-02-26

Family

ID=56915268

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610260615.7A Active CN105959003B (zh) 2016-04-25 2016-04-25 数字分频锁相环

Country Status (3)

Country Link
US (1) US10419007B2 (zh)
CN (1) CN105959003B (zh)
WO (1) WO2017185953A1 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105959003B (zh) * 2016-04-25 2019-02-26 华为技术有限公司 数字分频锁相环
WO2018065061A1 (en) * 2016-10-06 2018-04-12 Huawei Technologies Co., Ltd. Receiver and method for compensating a frequency error in a reference clock
WO2018072836A1 (en) 2016-10-20 2018-04-26 Huawei Technologies Co., Ltd. Digitally controllable oscillator with high accuracy
CN107634761B (zh) * 2017-09-29 2020-11-13 中国科学院半导体研究所 一种数字锁相环频率综合装置
CN108337203B (zh) * 2018-02-08 2021-01-05 建荣半导体(深圳)有限公司 时钟校正方法及蓝牙芯片
CN110719090A (zh) * 2018-07-12 2020-01-21 新港海岸(北京)科技有限公司 一种相位插值器的自动校准电路及方法
US10594329B1 (en) * 2018-12-07 2020-03-17 Si-Ware Systems S.A.E. Adaptive non-linearity identification and compensation using orthogonal functions in a mixed signal circuit
CN110488911B (zh) * 2019-07-17 2023-04-28 晶晨半导体(上海)股份有限公司 数字频率生成器及其状态切换方法
KR102317072B1 (ko) * 2019-12-17 2021-10-25 현대모비스 주식회사 라이다 시스템에서의 시간-디지털 변환 방법 및 장치
CN112486008B (zh) * 2020-12-11 2021-12-07 上海交通大学 基于tdc的分辨率可调时间测量统计系统及方法
WO2022133925A1 (zh) * 2020-12-24 2022-06-30 深圳市中承科技有限公司 压控振荡器频率校准装置、方法及存储介质
US20220278690A1 (en) * 2021-03-01 2022-09-01 Intel Corporation Methods and devices for tdc resolution improvement
US12063049B2 (en) * 2021-03-02 2024-08-13 Anokiwave, Inc. Time-to-digital converter and calibration
US11942956B2 (en) 2021-11-25 2024-03-26 Samsung Electronics Co., Ltd. Time-to-digital converter and digital phase-locked loop circuit comprising the same
CN114726367B (zh) * 2022-06-02 2022-08-23 上海泰矽微电子有限公司 一种基于门控的低抖动时钟分频电路及控制方法
CN114696821B (zh) * 2022-06-02 2022-08-30 绍兴圆方半导体有限公司 基于周期-周期增益校正的开环小数分频器和时钟系统
CN115632920B (zh) * 2022-12-15 2023-04-07 珠海正和微芯科技有限公司 两点调制增益和线性度校正装置、方法及集成芯片

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101414821A (zh) * 2007-10-16 2009-04-22 联发科技股份有限公司 全数字锁相环、时间数字转换器模块、错误防止方法及校准方法
CN103814524A (zh) * 2011-08-05 2014-05-21 高通股份有限公司 在反馈环路中具有相位校正的锁相环
CN104506190A (zh) * 2014-12-18 2015-04-08 华为技术有限公司 数字小数分频锁相环控制方法及锁相环

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE0301005D0 (sv) * 2003-04-03 2003-04-03 Ericsson Telefon Ab L M Method and system of jitter compensation
KR101737808B1 (ko) * 2010-12-23 2017-05-19 연세대학교 산학협력단 동작 환경에 둔감한 지터 특성을 가지는 디지털 위상고정루프
US20140218009A1 (en) * 2011-08-29 2014-08-07 Asahi Kasei Microdevices Corporation Device for measuring a duration of a level of an electrical signal
US8791733B2 (en) * 2012-10-05 2014-07-29 Intel Mobile Communications GmbH Non-linear-error correction in fractional-N digital PLL frequency synthesizer
EP3059866A1 (en) * 2015-02-17 2016-08-24 Nxp B.V. Two-point modulation of a semi-digital phase locked loop
CN105959003B (zh) * 2016-04-25 2019-02-26 华为技术有限公司 数字分频锁相环

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101414821A (zh) * 2007-10-16 2009-04-22 联发科技股份有限公司 全数字锁相环、时间数字转换器模块、错误防止方法及校准方法
CN103814524A (zh) * 2011-08-05 2014-05-21 高通股份有限公司 在反馈环路中具有相位校正的锁相环
CN104506190A (zh) * 2014-12-18 2015-04-08 华为技术有限公司 数字小数分频锁相环控制方法及锁相环

Also Published As

Publication number Publication date
US10419007B2 (en) 2019-09-17
CN105959003A (zh) 2016-09-21
US20190058481A1 (en) 2019-02-21
WO2017185953A1 (zh) 2017-11-02

Similar Documents

Publication Publication Date Title
CN105959003B (zh) 数字分频锁相环
US7365609B2 (en) Hybrid stochastic gradient based digitally controlled oscillator gain KDCO estimation
KR101515737B1 (ko) 2 포인트 변조 디지털 위상 고정 루프
JP5307291B2 (ja) アキュムレータおよび位相デジタル変換器を使用する2ポイント変調のデジタル位相同期ループ
US7532679B2 (en) Hybrid polar/cartesian digital modulator
US7714665B2 (en) Harmonic characterization and correction of device mismatch
CN104836580B (zh) 任意相位轨迹频率合成器
WO2018145326A1 (en) Gain calibration for direct modulation synthesizer using look-up table searched by reduced count from overflow counter
KR101304367B1 (ko) 2-지점 변조 및 적응 지연 정합을 이용하는 디지털 위상-동기 루프
CN103716048B (zh) 分数n型数字pll频率合成器中的非线性误差校正
US10862427B1 (en) Advanced multi-gain calibration for direct modulation synthesizer
US7746185B2 (en) Apparatus and method for acquisition and tracking bank cooperation in a digitally controlled oscillator
CN103814524A (zh) 在反馈环路中具有相位校正的锁相环
US9350296B1 (en) Systems and methods for calibrating a dual port phase locked loop
JP2009177685A (ja) 通信用半導体集積回路
CN107005244B (zh) 通过溢出计数器的减少计数使用查找表搜索的直接调制合成器的增益校准
CN116671015A (zh) 数字到时间转换器的参数误差校准
CN110754041A (zh) 用于校准数字到时间转换器的相位非线性的方法和系统
TW201914215A (zh) 控制數位控制振盪器的方法
US10715158B1 (en) Phase-locked loop (PLL) with calibration circuit
CN111865340A (zh) 信号发射方法、装置、电子设备及可读存储介质
US9225347B2 (en) Oscillator
JP6258722B2 (ja) タイムデジタルコンバータ及びこれに用いられるキャリブレーション方法
Hati et al. A fast and efficient constant loop bandwidth with proposed PFD and pulse swallow divider circuit in ΔΣ fractional-N PLL frequency synthesizer
US8098104B2 (en) Estimation and compensation of oscillator nonlinearities

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant