CN108337203B - 时钟校正方法及蓝牙芯片 - Google Patents

时钟校正方法及蓝牙芯片 Download PDF

Info

Publication number
CN108337203B
CN108337203B CN201810126052.1A CN201810126052A CN108337203B CN 108337203 B CN108337203 B CN 108337203B CN 201810126052 A CN201810126052 A CN 201810126052A CN 108337203 B CN108337203 B CN 108337203B
Authority
CN
China
Prior art keywords
signal
clock
frequency offset
access code
carrier frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810126052.1A
Other languages
English (en)
Other versions
CN108337203A (zh
Inventor
傅景权
余振邦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Buildwin International Zhuhai Ltd
Original Assignee
Buildwin International Zhuhai Ltd
Jianrong Semiconductor Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Buildwin International Zhuhai Ltd, Jianrong Semiconductor Shenzhen Co ltd filed Critical Buildwin International Zhuhai Ltd
Priority to CN201810126052.1A priority Critical patent/CN108337203B/zh
Publication of CN108337203A publication Critical patent/CN108337203A/zh
Application granted granted Critical
Publication of CN108337203B publication Critical patent/CN108337203B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/0035Synchronisation arrangements detecting errors in frequency or phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Transceivers (AREA)

Abstract

本发明实施例一种时钟校正方法及蓝牙芯片。所述蓝牙芯片包括:锁相环,用于根据参考时钟,生成所述蓝牙芯片的工作时钟;振荡器,用于向所述分数锁相环提供参考时钟;射频天线,用于接收无线射频信号;信号处理电路,用于解调所述无线射频信号,获得蓝牙数据包的接入码;偏差计算电路,用于根据所述接入码,计算时钟频率偏差;校正电路,用于根据所述时钟频率偏差调整所述锁相环的分频比。

Description

时钟校正方法及蓝牙芯片
技术领域
本发明涉及时钟电路技术领域,特别是涉及一种时钟校正生成方法及蓝牙芯片。
背景技术
在现有的芯片产品中,用于提供时钟信号的时钟电路是芯片内非常重要的组成部分,是实现各项芯片功能的基础电路之一。
大部分芯片产品的时钟信号都源自于在芯片上内置的RC或者LC振荡电路。但是,此类型振荡电路提供的时钟信号的频率精度较低,容易受到工作温度、工艺偏差等的影响,出现频率偏移的现象。以这些振荡电路为基础的时钟信号也会存在相应的影响,使得芯片很难满足对于时钟信号的频率精度的要求。
为了校正振荡电路的频率偏移,现有技术中提供了多种不同的时钟校准方案,例如设置外部晶振作为时钟信号基准,补偿LC振荡电路因各种原因造成的偏差。但是,这些时钟校准方案都需要较多的硬件资源,增加了芯片的成本。
发明内容
本发明实施例主要解决的技术问题是提供一种时钟校正生成方法及蓝牙芯片,能够解决现有时钟的频率精度与成本开销之间存在矛盾的问题。
为解决上述技术问题,本发明实施例提供了一种时钟校正方法。所述时钟校正方法包括:接收无线射频信号并解析获得对应的接入码;根据所述接入码,计算时钟频率偏差;通过所述时钟频率偏差,校正时钟信号。
可选地,所述根据所述接入码,计算时钟频率偏差,具体包括:计算所述接入码对应的理论载波频偏总值;获取所述无线射频信号的实际载波频偏总值;以及根据所述接入码、理论载波频偏总值以及所述实际载波频偏总值,计算所述时钟频率偏差。
可选地,所述接入码为二进制表示的数字信号;n为接入码中0的数量,m为接入码中1的数量;
当n小于m时,所述时钟频率偏差通过如下算式计算:
Figure BDA0001573519410000021
当n大于m时,所述时钟频率偏差通过如下算式计算:
Figure BDA0001573519410000022
其中,fd为发送符号时,载波信号的频偏;ω(N)为实际载波频偏的符号函数。
可选地,所述实际载波频偏函数通过如下方式计算:从所述无线射频信号中提取基带信号;将所述基带信号转换为数字信号;使用反tan函数查找表求解角度-时间函数;对所述角度-时间函数微分,获得实际载波频偏-时间函数;将采样率降低至符号速率,获得实际载波频偏-符号函数。
可选地,所述接入码的调制方式为GFSK。
为解决上述技术问题,本发明实施例还提供了一种蓝牙芯片。所述蓝牙芯片包括:
锁相环,用于根据参考时钟,生成所述蓝牙芯片的工作时钟;振荡器,用于向所述分数锁相环提供参考时钟;射频天线,用于接收无线射频信号;信号处理电路,用于解调所述无线射频信号,获得蓝牙数据包的接入码;偏差计算电路,用于根据所述接入码,计算时钟频率偏差;校正电路,用于根据所述时钟频率偏差调整所述锁相环的分频比。
可选地,所述偏差计算电路具体用于:计算所述接入码对应的理论载波频偏总值;获取所述无线射频信号的实际载波频偏总值;并且,根据所述接入码、理论频偏总值以及所述实际频偏总值,计算所述时钟频率偏差。
可选地,所述接入码为数字信号;n为接入码中0的数量,m为接入码中1的数量;
当n小于m时,所述偏差计算电路通过如下算式计算所述时钟频率偏差:
Figure BDA0001573519410000031
当n大于m时,所述偏差计算电路通过如下算式计算所述时钟频率偏差:
Figure BDA0001573519410000032
其中,fd为发送符号时,载波信号的频偏;ω(N)为实际载波频偏-符号函数。
可选地,所述信号处理电路包括:信号拾取模块,用于从所述无线射频信号中提取基带信号;模数转换器,用于将所述基带信号转换为数字信号;数字解调模块,用于解调所述数字信号,获得所述接入码以及实际载波频偏的符号函数。
可选地,所述信号处理电路还包括:低噪声放大器,用于放大从射频天线接收的无线射频信号;低通滤波器,用于滤除所述基带信号中的干扰噪声。
可选地,所述数字解调模块具体用于:通过反tan函数对照表,计算所述数字信号的频率时间函数;对所述频率时间函数微分获得实际载波频偏的时间函数;将采样率降低至符号速率,获得所述实际载波频偏的符号函数。
可选地,所述数字信号的频率时间函数通过如下算式表示:
Figure BDA0001573519410000033
所述实际载波频偏-时间函数通过如下算式表示:
ω(t)=2πfdev+2πfdm(t)。
其中,m(t)为所述接入码的数字信号,fd为发送符号时,载波信号的频偏。
可选地,所述振荡器为LC振荡器。
本发明实施例中提供的时钟校正方法,利用无线通信连接时获取的接入码来校正芯片自身的时钟信号。其实现方案不需要设置外部晶振,在通信过程中频率偏移得到自动的调整,蓝牙芯片需要消耗的成本资源较少,有利于降低芯片成本。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1为本发明实施例提供的应用环境的示意图;
图2为本发明实施例提供的蓝牙芯片的结构框图;
图3为接入码内容的示意图;
图4为本发明实施例提供的时钟频率偏差的方法流程图;
图5为本发明实施例提供的信号处理电路的功能框图;
图6为本发明实施例提供的时钟校正方法的方法流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
在芯片或者电子产品中,总是期望振荡器在不同工作环境下,能够保持稳定频率,提供或者输出具有较小的周期性误差的参考时钟信号。以参考时钟信号为基础,芯片内部的时钟源可以通过倍频或者分频等方式,生成多个具有不同频率的时钟,提供给相应的功能模块使用,实现同步、通信或者计时等功能。
但是由于芯片电路在生产过程中的工艺差异或者工作运行中的工作环境的变化,惯常使用的RC和LC振荡器都会发生频率漂移等现象,因此,这些振荡器无法保持输出稳定频率的参考时钟信号。
为了确保时钟的频率精度,通常会在芯片中加入外部高精度晶振作为参考基准,对时钟信号进行相应的补偿以克服振荡电路产生频率漂移的问题。而应用本发明实施例提供的时钟校正方法可以在不使用外部晶振的情况下,利用无线通信过程中的数据信息来校准时钟,保证时钟具有足够的频率精度。
图1为本发明实施例提供的应用环境的示意图。如图1所示,所述应用环境包括:信号发射端10、信号接收端20以及用户30。
信号发射端10可以是任何合适的终端设备,内部设置有至少一个用于发射无线射频信号的无线通信模组。该终端设备将需要发送的数据以预定的调制方式进行调制以后,以无线射频信号的形式向外发送。
在本应用环境中,该信号发射端10采用具备较多功能和较高成本容忍度的终端设备,例如手机、平板电脑、个人电脑或者可穿戴设备等设备。该无线通信模组具体可以是任何类型的无线通信模组,例如蓝牙通信模组。
信号接收端20是对应的无线通信模组。其用于接收来自信号发射端10的无线射频信号,并采用相应的解调方式,解析获取无线射频信号中的数据。该无线通信模组通常应用于较为小型和功能比较单一的设备,例如耳机、鼠标或者键盘等。
信号发射端10与信号接收端20之间建立无线通信连接,实现两者之间的数据传输。信号接收端20的无线通信模组可以采用本发明实施例提供的时钟校正方法,在通信过程中,基于信号发射端10发射的无线射频信号对自身的时钟进行校正,以满足无线通信对于时钟的频率精度要求。
用户30可以是任意数量的,用于发出控制指令的个体或者群组。例如是个人或者家庭组。用户30可以向信号发射端10或信号接收端20发出相应的操作指令,实现相应的功能。例如用户控制手机通过蓝牙通信的方式,向蓝牙耳机传输音频数据以播放相应的音频。
在一些实施例中,信号发送端10为蓝牙设备,信号接收端20为采用无晶振方案的蓝牙芯片。信号发射端10和信号接收端20之间通过蓝牙通信协议传输数据信息。
在无线通信过程中,信号发射端10(例如手机)会采用特定的调制方式,以无线射频信号的方式发送蓝牙数据包。信号接收端20(即蓝牙芯片)接收无线射频信号,并使用相应的解调方式,获取加载在载波信号内的数据信息(即信号发射端10发出的蓝牙数据包)。
图2为本发明实施例提供的作为信号接收端20的蓝牙芯片的结构框图。如图2所示,所述蓝牙芯片包括:射频天线21、锁相环22、振荡器23、信号处理电路24、偏差计算电路25以及校正电路26。
振荡器23是用于产生具有特定频率的参考时钟的振荡器。振荡器23可以采用现有任何类型的振荡电路结构,例如RC振荡电路或者LC振荡电路。
锁相环22是用于根据参考时钟,生成所述蓝牙芯片的时钟的电路单元。锁相环22也可以根据实际需要,采用现有各种类型,具有符合使用精度要求的锁相环结构。
射频天线21可以是具有任何结构形式的射频天线,能够采集接收来自信号发射端10输出的无线射频信号即可。
虽然锁相环22可以达到很高的精度,但是由于其参考时钟来自于振荡器23(振荡器23容易随着工作环境的变化,发生频率漂移等现象)。因此,锁相环22最终输出的时钟频率与会出现相应的偏差。
蓝牙芯片20通过信号处理电路24、偏差计算电路25以及校正电路26来及时的调整锁相环的参数,补偿偏差以确保时钟的频率精度能够符合蓝牙通信的要求(+/-20ppm)。
其中,信号处理电路24是蓝牙芯片中的运算电路,配置有对应的逻辑运算和信号处理功能,可以对所述无线射频信号进行一系列的处理,例如,对无线射频信号进行解调从而获得蓝牙数据包的接入码。偏差计算电路25是用于根据所述接入码,计算时钟频率偏差的功能模块。校正电路26作为最终的执行模块,用于根据所述时钟频率偏差调整所述锁相环的分频比。
应当说明的是,本发明实施例中对于信号处理电路24、偏差计算电路25以及校正电路26是为陈述简便,基于执行功能的不同而采用的划分方式,本领域技术人员可以根据实际情况的需要,将涉及的硬件电路以及软件功能模块进行任意组合或者拆分(例如整合到一个完整的控制器中),而不影响上述信号处理电路24、偏差计算电路25以及校正电路26的功能实现。
另外,图2所示的蓝牙芯片还可以根据实际需要添加或者减省一个或者多个功能模块,而不限于上述的功能模块。例如,还可以设置低噪声放大器,放大射频天线接收到的无线射频信号。
以下结合蓝牙通信协议的关于调制和解调方式的规定,详细的描述图2所示的蓝牙芯片20利用接入码计算自身的时钟信号偏差的过程。
根据蓝牙通信协议的规定,信号发送端10可以支持发送多种数据传输速率(如1Mbps、2Mpbs以及3Mpbs等类型)的蓝牙数据包。虽然不同类型的蓝牙数据包对于数据的调制方式不相同。但是,所有的蓝牙数据包的包头均使用高斯频移键控调制。
其中,高斯频移键控(GFSK调制)是频移键控(FSK调制)的衍生调制方式。其基本的调制过程为:首先,通过一个高斯低通滤波器来限制信号的频谱宽度。然后,根据发送的符号,相应的调整载波信号的频率偏移,以载波信号的载波频率变化来表示需要发送的数据信息。
例如,当需要发送的符号为1时,将载波频率向上偏移fd(以正数表示)。而当需要发送的符号为0时,将载波频率向下偏移fd(以负数表示)。为陈述简便,以“频偏”表示GFSK调制方式中,载波频率在发送符号时的偏移量。
为避免频率的突发切换会引起较大的带外频谱旁瓣,蓝牙通信协议使用时延带宽积BT=0.5的高斯低通滤波器以及0.28-0.35的调制指数(调制指数是一个对于GFSK调制的频率偏移引入的变量,用于表示归一化频偏的变量),对应的控制频偏范围在140kHz至175kHz之间。
接入码(access code)属于蓝牙数据包的包头的一部分,是信号接收端20用于识别所接收到的蓝牙数据包的标志。图3为典型的接入码的内容(长度68b it)。
在信号发射端10和信号接收端20进行蓝牙通信过程中,由于调制方式、接入码等相关信息是已知的,信号接收端20可以据此计算出对应的时钟频率偏差。图3为本发明实施例提供的根据接入码计算时钟频率偏差的方法流程图。该方法可以在偏差计算电路25中执行。如图4所示,该方法具体包括如下步骤:
410、计算所述接入码对应的理论载波频偏总值。
该理论载波频偏总值是指为发送该接入码,载波信号产生的频偏总和。如上所述,接入码采用的调制参数是已知的。因此,可以确定载波信号在发送符号时所对应的频偏。例如,当调制指数取0.32时,发送符号“1”对应的频偏为+160kHz。而发送符号“0”时,对应的频偏为-160kHz。因此,累加接入码内全部符号的频偏即可计算获得所述理论载波频偏总值。
在本实施例中,接入码是二进制数字信号。所述“符号”是指数字信号中的一位数字(0或者1)。
420、获取所述无线射频信号的实际载波频偏总值。
实际载波频偏总值是指信号接收端20实际接收到的载波信号的频偏的总和。该实际载波频偏总值可以通过累加接入码中所有符号在发送时,载波信号实际的频偏获得。
由于实际载波偏移总值是以信号接收端20自身的时钟为基础计算的。因此,实际载波偏移总值中包含了在接收接入码过程中,蓝牙芯片自身的时钟频率偏差。
430、根据所述接入码、理论载波频偏总值以及所述实际载波频偏总值,计算所述时钟频率偏差。
理论载波频偏总值与实际载波频偏总值之间的差值主要来自与信号发射端10和信号接收端20自身的时钟的频率偏差。因此,在假定信号发射端10发射的无线射频信号是理想值的前提下,可以认为理论载波频偏总值与实际载波频偏总值之间的差别均来自于信号接收端20自身的时钟。
理论载波频偏总值与实际载波频偏总值之间的差值是信号接收端20在接收接入码的时间段内,自身时钟的频率偏差总和。因此,将其与接入码中包含的符号数量相除以后,便可以计算出信号接收端20的时钟在单位时间(即单个符号)的时钟频率偏差。
假设获取到的接入码中符号0的数量为n,符号1的数量为m。上述步骤330具体可以通过如下方式计算时钟频率偏差:
1、当n小于m时,所述时钟频率偏差可以通过算式(1)计算获得:
Figure BDA0001573519410000091
其中,fd为发送符号“1”时,载波信号的频偏,ω(N)为实际载波频偏函数。
2、当n大于m时,所述时钟频率偏差可以通过算式(2)计算获得
Figure BDA0001573519410000092
其中,-d为发送符号“0”时,载波信号的频偏;ω(N)为实际载波频偏函数。
该实际载波频偏函数是指自变量为接入码符号N,因变量为信号接收端20实际接收到的载波信号的频偏的函数。在假设信号发射端10是理想的调制状态(即以信号发射端10作为时钟信号校正基准)时,信号接收端20实际接收到的载波信号的频偏应当是自身的时钟的频率偏差与理想的载波信号的频偏之和。
在本实施例中,实际载波频偏函数ω(N)如算式(3)所示:
ω(N)=2πfdev+2πfdm(N)(3)
其中,fdev为自身时钟的频率偏差,m(N)为接入码,N为接入码中的符号。
上述实际载波频偏函数可以在对信号发射端10发射的无线射频信号的解调过程中通过相应的步骤计算获得。在本实施例中,由信号处理电路执行相应的步骤并计算获得所述实际载波频偏函数。图5为本发明实施例提供的信号处理电路的功能框图。如图5所示,为执行相应的计算步骤,该信号处理电路可以包括:信号拾取模块510、模数转换器520以及数字解调模块530。
其中,信号拾取模块510用于从所述无线射频信号中提取基带信号。由射频天线接收到的无线射频信号经过或者不经过预处理过程后,会输出至信号拾取模块510中,进行射频信号到基带信号的转换。由于信号接收端20在接收无线射频信号时,是以自身的时钟来确定无线射频信号的频率的。因此,实际输入到信号拾取模块510的射频信号Xsignal(t)包含了自身时钟的频率偏差,其可以通过如下算式(4)表示:
Figure BDA0001573519410000101
其中,fdev为所述时钟频率偏差,fc为载波信号频率,m(t)为无线射频信号传输的数据。
所述信号拾取模块510具体可以采用任何结构类型的电路来实现基带信号的转换,例如,可以将射频信号依次经过LO(本振)混频器和低通滤波器后,转换为基带信号。
惯常的,基带信号可以通过欧拉公式,被分解为同相位分量和90度相移分量表示。在本实施例中,同相位分量I和90度相移分量Q分别通过如下算式(5)和算式(6)表示:
Figure BDA0001573519410000102
Figure BDA0001573519410000103
模数转换器520用于将所述基带信号转换为数字信号,以便于进行后续的数字解调工作。数字解调模块530用于解调所述数字信号,获得所述接入码以及实际载波频偏函数。
在计算获得实际载波频偏函数的具体过程中,数字解调模块530根据同相位分量I和90度相移分量Q,首先使用反tan函数查找表求解对应的角度时间函数。然后,对角度时间函数进行微分,并降低采样率至符号速率以获得所述实际载波频偏函数。
角度时间函数是指基带信号中的角度跟随时间变化的函数。该角度时间函数θ(t)可以通过算式(7)表示:
Figure BDA0001573519410000111
可以理解的是,对算式(7)微分并降低采样率至符号传输速率以后,即可获得算式(3),即所述实际载波频偏的符号函数。
由于蓝牙的带宽范围为±500kHz,在一些实施例中,为了滤除模数转换器520输出的数字信号的带外噪声,所述信号处理电路还可以在模数装换器520和数字解调模块530之间设置降采样电路和频道选择滤波器。
本发明实施例提供的蓝牙芯片(即信号接收端20)利用与智能手机等外部设备(即信号发射端10)在蓝牙通信过程中传输的蓝牙数据包对自身内部的时钟进行校正,实现了蓝牙通信过程中,对于蓝牙芯片的时钟频率的自适应调整,方案的实现成本较低。
上述实施例中,仅以蓝牙通信为例详细描述了蓝牙芯片的时钟校正过程。基于本发明实施例披露的校正思想和原则,在已知调制方式或者调制参数等情况下,该时钟校正过程经过相应的变换和调整以后也可以应用于其它类型的无线通信芯片中,实现无晶振校准方案。
基于上述蓝牙芯片中各个功能电路执行的方法步骤,本发明实施例还进一步提供了一种时钟校正方法,用于在无线通信过程中,对设备的时钟进行校正。如图6所示,所述方法包括:
610、接收无线射频信号并解析获得对应的接入码。接入码是蓝牙通信过程中预先知道的值,并且接入码均采用GFSK调制。
在另一些实施例中,也可以选用其它一些已知或者确定的值作为计算时钟频率偏差的基础。
620、根据所述接入码,计算时钟频率偏差。
时钟频率偏差是指信号接收端20自身的时钟存在的频率偏差。在本实施例中,该时钟频率偏差的衡量基准是信号发射端10的时钟。
630、通过所述时钟频率偏差,校正时钟信号。
在计算获得时钟频率偏差以后,信号接收端20将根据时钟频率偏差的结果来校正自身的时钟,以保证时钟的频率精度。
具体校正时钟信号的方法由信号接收端20采用的具体电路结构所决定。例如,在信号接收端20使用锁相环提供时钟时,可以通过调整锁相环的分频比来校正时钟。
由于GFSK调制是改变载波信号频率的调制方式。因此,在已知需要传输的数据信息的前提下,根据信号接收端20实际接收到的载波信号频偏和理想的载波信号频偏之间的差异可以计算信号接收端20的时钟的频率偏差。
具体的,可以通过如下步骤计算所述时钟频率偏差:
首先,计算所述接入码对应的理论载波频偏总值,并且获取所述无线射频信号的实际载波频偏总值。然后,计算所述理论载波频偏总值以及所述实际载波频偏总值之间的差值。最后,将所述差值除以接入码的符号数量,获得单位时间的时钟频率偏差。
该理论载波频偏总值可以通过接入码简单的计算获得。而实际载波频偏总值则需要在无线射频信号的解调过程中,进行相应的计算后获得。其具体的计算过程如下:
待解调的无线射频信号Xsignal(t)通过LO混频器和低通滤波器以后,转换为基带信号。基带信号可以通过欧拉公式,分解为同相位分量I和90度相移分量Q。
基带信号经过模数转换器从模拟信号转换为数字信号,以便于后续处理。对转换为数字信号以后的基带信号使用反tan函数查找表求解获得对应的角度-时间函数θ(t)
对角度时间-函数θ(t)微分,并将采样率降低至符号传输速率后,获得实际载波频偏函数ω(N)。
将接入码中每个符号对应的实际载波频偏累加以后(即
Figure BDA0001573519410000121
),计算获得实际载波频偏总值。
专业人员应该还可以进一步意识到,结合本文中所公开的实施例描述的示例性的时钟校正方法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。
专业人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。所述的计算机软件可存储于计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体或随机存储记忆体等。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (11)

1.一种时钟校正方法,其特征在于,包括:
接收无线射频信号并解析获得对应的接入码;
计算所述接入码对应的理论载波频偏总值;
获取所述无线射频信号的实际载波频偏总值;
将所述理论载波频偏总值和所述实际载波频偏总值的差值与所述接入码中包含的符号数量相除,计算时钟频率偏差;
通过所述时钟频率偏差,校正时钟信号。
2.根据权利要求1所述的方法,其特征在于,所述接入码为二进制数字信号;n为接入码中符号“0”的数量,m为接入码中符号“1”的数量;
当n小于m时,所述时钟频率偏差通过如下算式计算:
Figure 620876DEST_PATH_IMAGE001
当n大于m时,所述时钟频率偏差通过如下算式计算:
Figure 6858DEST_PATH_IMAGE002
其中,
Figure 255437DEST_PATH_IMAGE004
为载波信号发送符号时的频偏;
Figure 119488DEST_PATH_IMAGE006
为实际载波频偏函数。
3.根据权利要求2所述的方法,其特征在于,所述实际载波频偏函数通过如下方式计算:
将所述无线射频信号转换为基带信号;
将所述基带信号转换为数字信号;
使用反tan函数查找表求解角度-时间函数;
对所述角度-时间函数微分,获得实际载波频偏-时间函数;
将实际载波频偏-时间函数的采样率降低至符号速率,获得实际载波频偏函数。
4.根据权利要求1-3任一所述的方法,其特征在于,所述接入码的调制方式为GFSK。
5.一种蓝牙芯片,其特征在于,包括:
锁相环,用于根据参考时钟,生成所述蓝牙芯片的时钟;
振荡器,用于向分数锁相环提供参考时钟;
射频天线,用于接收无线射频信号;
信号处理电路,用于解调所述无线射频信号,获得蓝牙数据包的接入码;
偏差计算电路,用于根据所述接入码和对应的无线射频信号,计算时钟频率偏差,所述偏差计算电路具体用于:计算所述接入码对应的理论载波频偏总值;获取所述无线射频信号的实际载波频偏总值;将所述理论载波频偏总值和所述实际载波频偏总值的差值与所述接入码中包含的符号数量相除;
校正电路,用于根据所述时钟频率偏差调整所述锁相环的分频比。
6.根据权利要求5所述的蓝牙芯片,其特征在于,所述接入码为二进制数字信号;n为接入码中符号“0”的数量,m为接入码中符号“1”的数量;
当n小于m时,所述偏差计算电路通过如下算式计算所述时钟频率偏差:
Figure 137123DEST_PATH_IMAGE001
当n大于m时,所述偏差计算电路通过如下算式计算所述时钟频率偏差:
Figure 428427DEST_PATH_IMAGE002
其中,
Figure 164301DEST_PATH_IMAGE004
为载波信号发送符号时的频偏;
Figure 628781DEST_PATH_IMAGE006
为实际载波频偏函数。
7.根据权利要求5所述的蓝牙芯片,其特征在于,所述信号处理电路包括:
信号拾取模块,用于将所述无线射频信号转换为基带信号;
模数转换器,用于将所述基带信号转换为数字信号;
数字解调模块,用于解调所述数字信号,获得所述接入码以及实际载波频偏函数。
8.根据权利要求7所述的蓝牙芯片,其特征在于,所述信号处理电路还包括:低噪声放大器,用于放大从射频天线接收的无线射频信号。
9.根据权利要求7所述的蓝牙芯片,其特征在于,所述数字解调模块具体用于:
通过反tan函数对照表,计算所述数字信号的角度-时间函数;对所述角度-时间函数微分,获得实际载波频偏-时间函数;将所述实际载波频偏-时间函数采样率降低至符号速率,获得所述实际载波频偏函数。
10.根据权利要求9所述的蓝牙芯片,其特征在于,所述数字信号的角度-时间函数通过如下算式表示:
Figure 766501DEST_PATH_IMAGE008
所述实际载波频偏-时间函数通过如下算式表示:
Figure 727242DEST_PATH_IMAGE010
其中,
Figure 684833DEST_PATH_IMAGE012
为所述接入码的二进制数字信号,
Figure 890687DEST_PATH_IMAGE004
为载波信号发送符号时的频偏,
Figure 882914DEST_PATH_IMAGE014
为所述时钟频率偏差。
11.根据权利要求5-10任一所述的蓝牙芯片,其特征在于,所述振荡器为LC振荡器。
CN201810126052.1A 2018-02-08 2018-02-08 时钟校正方法及蓝牙芯片 Active CN108337203B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810126052.1A CN108337203B (zh) 2018-02-08 2018-02-08 时钟校正方法及蓝牙芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810126052.1A CN108337203B (zh) 2018-02-08 2018-02-08 时钟校正方法及蓝牙芯片

Publications (2)

Publication Number Publication Date
CN108337203A CN108337203A (zh) 2018-07-27
CN108337203B true CN108337203B (zh) 2021-01-05

Family

ID=62928641

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810126052.1A Active CN108337203B (zh) 2018-02-08 2018-02-08 时钟校正方法及蓝牙芯片

Country Status (1)

Country Link
CN (1) CN108337203B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113132027B (zh) * 2019-12-30 2023-02-10 江西联智集成电路有限公司 无线电发射器的工作频率校正方法及其装置
CN112203303B (zh) * 2020-09-30 2023-11-14 锐迪科创微电子(北京)有限公司 时延失配校准方法及装置、计算机可读存储介质
CN112203304B (zh) * 2020-09-30 2023-11-14 锐迪科创微电子(北京)有限公司 时延失配校准方法及装置、计算机可读存储介质
CN112242876B (zh) * 2020-10-28 2021-08-10 高拓讯达(北京)科技有限公司 获取外部时钟源提供的时钟信号的方法与无线通信装置
CN113766697B (zh) * 2021-09-24 2024-05-03 华源智信半导体(深圳)有限公司 Led背光系统及其驱动芯片、主控芯片的处理方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2472754A1 (en) * 2010-11-09 2012-07-04 Huawei Technologies Co., Ltd. A method for realizing time and clock synchronization and a transmission device thereof
CN105657739A (zh) * 2016-01-29 2016-06-08 深圳市极致汇仪科技有限公司 一种无线综测仪蓝牙信号帧同步检测方法
CN105827551A (zh) * 2015-01-04 2016-08-03 展讯通信(上海)有限公司 一种估计调制指数和频率偏移的方法及系统
CN105959003A (zh) * 2016-04-25 2016-09-21 华为技术有限公司 数字分频锁相环
CN107454555A (zh) * 2017-06-30 2017-12-08 建荣半导体(深圳)有限公司 锁相环参数调整方法、蓝牙模组、蓝牙从设备以及蓝牙系统
CN107544617A (zh) * 2017-07-27 2018-01-05 宏祐图像科技(上海)有限公司 一种用于serdes芯片的本地时钟产生方法及电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110050390A1 (en) * 1994-11-15 2011-03-03 Denison William D Electronic Access Control Device and Management System
US20170288810A1 (en) * 2016-03-29 2017-10-05 Qualcomm Incorporated Timing-error detection for continuous-phase modulated signals

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2472754A1 (en) * 2010-11-09 2012-07-04 Huawei Technologies Co., Ltd. A method for realizing time and clock synchronization and a transmission device thereof
CN105827551A (zh) * 2015-01-04 2016-08-03 展讯通信(上海)有限公司 一种估计调制指数和频率偏移的方法及系统
CN105657739A (zh) * 2016-01-29 2016-06-08 深圳市极致汇仪科技有限公司 一种无线综测仪蓝牙信号帧同步检测方法
CN105959003A (zh) * 2016-04-25 2016-09-21 华为技术有限公司 数字分频锁相环
CN107454555A (zh) * 2017-06-30 2017-12-08 建荣半导体(深圳)有限公司 锁相环参数调整方法、蓝牙模组、蓝牙从设备以及蓝牙系统
CN107544617A (zh) * 2017-07-27 2018-01-05 宏祐图像科技(上海)有限公司 一种用于serdes芯片的本地时钟产生方法及电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
"Bluetooth Clock Recovery and Hop Sequence Synchronization Using Software Defined Radios";Ahmad Ali Tabassam等;《2008 IEEE Region 5 Conference》;20080715;第1-5页 *
"无线传感器网络高精度硬件时钟同步方法";黄战华 廖可 蔡怀宇;《计算机工程 》;20131230(第12期);第97-101页 *

Also Published As

Publication number Publication date
CN108337203A (zh) 2018-07-27

Similar Documents

Publication Publication Date Title
CN108337203B (zh) 时钟校正方法及蓝牙芯片
US8170494B2 (en) Synthesizer and modulator for a wireless transceiver
US8036308B2 (en) Method and system for a wideband polar transmitter
EP3461092B1 (en) Modulation index adjustment
CN1808915B (zh) 移动通信系统的接收装置
US7599448B2 (en) Multi-mode selectable modulation architecture calibration and power control apparatus, system, and method for radio frequency power amplifier
US10516521B2 (en) Sampling rate synchronization between transmitters and receivers
US8130865B2 (en) Digital modulation jitter compensation for polar transmitter
CN107454555B (zh) 锁相环参数调整方法、蓝牙模组、蓝牙从设备以及蓝牙系统
US20050232385A1 (en) Two-point frequency modulation apparatus, wireless transmitting apparatus, and wireless receiving apparatus
US9641368B2 (en) System for direct conversion receivers
JP2019516260A (ja) 位相変動補償装置及び方法
CN101090279A (zh) 无线收发器及其调制路径滞后校准方法
JP6791735B2 (ja) 位相追跡受信機
JP4437097B2 (ja) 2点変調型周波数変調装置及び無線送信装置
CN103634251A (zh) 一种自动频率校正方法及系统
CN110445573B (zh) NB-IoT终端验证平台及其时钟同步方法
JP2018037798A (ja) 無線通信装置および集積回路
US9954567B2 (en) Baseband integrated circuit and radio communication device
KR100795716B1 (ko) 주파수 에러 경감용 멀티모드 수신기
US7243037B2 (en) Signal processing device, use of the signal processing device and method for signal processing
US11356106B2 (en) Phase locked loop and electronic device including the same
JP2017011621A (ja) 無線通信装置、集積回路および無線通信方法
EP1936898A1 (en) Phase modulation device and wireless communication device
JP6709454B2 (ja) 位相同期回路、rfフロントエンド回路、無線送受信回路、携帯型無線通信端末装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20220505

Address after: Rooms 1306-1309, 13 / F, 19 science Avenue West, Hong Kong Science Park, Shatin, New Territories, China

Patentee after: BUILDWIN INTERNATIONAL (ZHUHAI) LTD.

Address before: Room 1302, yuemeite building, 1 Gaoxin South 7th Road, Yuehai street, Nanshan District, Shenzhen, Guangdong 518000

Patentee before: Jianrong semiconductor (Shenzhen) Co.,Ltd.

Patentee before: BUILDWIN INTERNATIONAL (ZHUHAI) Ltd.

TR01 Transfer of patent right