CN105405421B - 液晶显示设备及goa电路 - Google Patents

液晶显示设备及goa电路 Download PDF

Info

Publication number
CN105405421B
CN105405421B CN201510757936.3A CN201510757936A CN105405421B CN 105405421 B CN105405421 B CN 105405421B CN 201510757936 A CN201510757936 A CN 201510757936A CN 105405421 B CN105405421 B CN 105405421B
Authority
CN
China
Prior art keywords
transistor
circuit
signal
control terminal
output terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201510757936.3A
Other languages
English (en)
Other versions
CN105405421A (zh
Inventor
杜鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201510757936.3A priority Critical patent/CN105405421B/zh
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to GB1802735.9A priority patent/GB2557495B/en
Priority to US14/906,561 priority patent/US20170193937A1/en
Priority to JP2018522952A priority patent/JP6795592B2/ja
Priority to KR1020187006887A priority patent/KR102054403B1/ko
Priority to PCT/CN2015/099675 priority patent/WO2017080082A1/zh
Priority to EA201890951A priority patent/EA036286B1/ru
Publication of CN105405421A publication Critical patent/CN105405421A/zh
Application granted granted Critical
Publication of CN105405421B publication Critical patent/CN105405421B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开一种用于液晶显示设备的数组基板行扫描驱动(Gate Driver On Array;GOA)电路,所述液晶显示设备包括多条扫描线,所述GOA电路包含级联的多个GOA单元。第n级GOA单元控制对n一扫描线充电。该第n级GOA单元包括下拉维持电路、上拉电路、自举电容电路、下拉电路及时钟电路。所述下拉维持电路包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管。用以提高所述栅极信号点的稳定性以及减少晶体管的使用。

Description

液晶显示设备及GOA电路
【技术领域】
本发明涉及液晶显示技术领域,特别是涉及一种用于液晶显示设备的GOA(GateDriver On Array,数组基板行扫描驱动)电路。
【背景技术】
随着窄边框设计的日益流行,面板设计的周边空间被逐渐压缩,在传统的GOA电路设计中,每一级GOA电路的布线空间高度h和对应的像素尺寸是一致的,现在4k或者更高PPI(pixel per inch)产品的逐渐普及,像素的尺寸越来越小,留给GOA电路进行布线的空间高度也随之减小,由于高度收到限制,在布线时只能用更大的宽度来进行弥补,对窄边框的设计非常不利。
栅极信号点Q(n)是GOA电路中非常重要的一个电位,当栅极信号点Q(n)为高电位时,GOA电路为打开和输出的状态,当栅极信号点Q(n)为低电位时,GOA电路处于关闭状态,此时的输出也为对应的栅极信号低电位。
参考图1,绘示现有技术的一种GOA电路10架构图。所述GOA电路10包含多个GOA单元15,相互级联为多级nGOA单元15,其中第n级GOA单元对对应的一扫描线充电。所述第n级GOA单元15包括时钟电路100、下拉电路200、自举电容电路300、上拉电路400以及下拉电路500。基本的架构是由所述时钟电路100、所述下拉电路200、所述自举电容电路300以及所述上拉电路400所组成的一基本架构,所述基本架构包括的4个TFT和1个电容,由于非晶硅的可靠性问题,除了基本的架构之外,还会需要用于辅助的所述下拉电路500。所述下拉电路500主要是起到辅助下拉的作用,在栅极线关闭期间确保所述GOA电路输出和栅极信号点Q(n)处于低电位状态,提高GOA电路工作时的可靠性。
现在的设计中,往往会设计两组辅助下拉电路,它们的作用是当GOA电路处于关闭状态时对栅极信号点Q(n)进行下拉,使它处于低电位的状态,保证面板的正常工作和提升信赖性。一般情况下,辅助下拉电路由较多的TFT组件构成,它们占用的空间也比较大,这是非常不利于窄边框设计的。关于两组辅助下拉电路的说明,请参考图2。
参考图2以及图3。图2,绘示现有技术的另一种GOA电路20架构图;图3,绘示图2的GOA电路的波形图。与图1的区别在于,所述下拉电路500包括第一辅助下拉电路510以及第二辅助下拉电路520,所述第一辅助下拉电路510以及所述第二辅助下拉电路520各别由两个低频信号LC1和LC2来控制,在不同的时间段内交替工作,确保栅极线G(n)关闭的时候GOA电路的输出端和栅极信号点Q(n)都能维持低电位。低频信号LC1和低频信号LC2两个信号反相,当低频信号LC1为高电位时,辅助下来工作由所述第一辅助下拉电路510进行,此时低频信号LC2为低电位,在若干个帧(Frame)的时间之后,低频信号LC1切换为低电位,低频信号LC2切换为高电位,辅助下拉的工作由所述第二辅助下拉电路520来进行。下拉电路500还可以采用其他的形式。图3是以6级CK信号搭配低频信号LC1以及低频信号LC2大约每100个帧切换一次,以产生相对应的栅极线G(n)信号。图2中的电路一个重要的特点是每一级GOA电路只对应一条栅极线G(n)的输出。当面板采用高PPI的设计之后,由于栅极线的数量大幅度增加,相应的每一级GOA电路所能占用的最大空间高度会减少,在设计时往往需要增加布线区域的宽度,这样会造成面板外围(Border)区变宽,通过牺牲Border区的宽度来换取布线空间,这样对现在流行的窄边框设计是非常不利的。
因此,需要提出一种液晶显示设备及GOA电路,以克服上述问题。
【发明内容】
本发明的目的在于提供一种用于液晶显示设备GOA电路。
为实现上述目的,本发明提供一种用于液晶显示设备的GOA电路,所述液晶显示设备包括多条扫描线,所述GOA电路包含多个GOA单元,相互级联为多级GOA单元,各级的GOA单元对对应的一扫描线充电。所述第n级GOA单元包括下拉维持电路、上拉电路、自举电容电路、下拉电路及时钟电路。
所述下拉维持电路,连接一栅极信号点。所述上拉电路,通过所述栅极信号点与所述下拉维持电路连接。所述自举电容电路,通过所述栅极信号点与所述上拉电路连接。所述下拉电路,通过所述栅极信号点与所述自举电容电路连接。所述时钟电路,通过所述栅极信号点以及所述扫描线与所述下拉电路连接,并接收时钟信号。
所述下拉维持电路、所述自举电容电路以及所述下拉电路共同连接至一直流低压源。
所述下拉维持电路包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管。
所述第一晶体管,其包括第一控制端连接至输入信号点以及第一输入端连接所述直流低压源。所述第二晶体管,其包括第二控制端连接至所述第一晶体管的第一输出端、第二输入端连接所述直流低压源以及第二输出端连接至输出信号点。所述第三晶体管,其包括第三控制端、第三输出端以及第三输入端,所述第三控制端以及所述第三输出端连接至直流高压源,所述第三输入端连接至所述第一输出端。所述第四晶体管,其包括第四控制端连接至所述栅极信号点、第四输出端连接至所述第三控制端以及第四输入端连接至所述输出信号点,所述输出信号点连接至所述栅极信号点。
在一优选实施例中,所述时钟电路包括第五晶体管以及第六晶体管。所述第五晶体管,其包括第五控制端连接所述栅极信号点,第五输入端接收n所述时钟信号以及第五输出端连接所述扫描线。所述第六晶体管,其包括第六控制端连接所述栅极信号点、第六输入端接收所述n时钟信号以及第六输出端输出第n级启动信号。
在一优选实施例中,所述自举电容电路包括第一电容以及第七晶体管。所述第一电容,其两端连接所述栅极信号点以及所述扫描线。所述第七晶体管,其包括第七控制端接收一重置信号、第七输入端连接所述直流低压源以及第七输出端连接所述扫描线。
在一优选实施例中,所述上拉电路包括第八晶体管。所述第八晶体管,其包括第八控制端接收第(n-3)级启动信号、第八输入端连接所述第八控制端以及第八输出端连接所述栅极信号点。
在一优选实施例中,所述下拉电路包括第九晶体管以及第十晶体管。所述第九晶体管,其包括第九控制端接收第(n+3)级启动信号、第九输入端连接所述直流低压源以及第九输出端连接所述栅极信号点。所述第十晶体管,其包括第十控制端连接所述第九控制端、第十输入端连接所述直流低压源以及第十输出端连接所述扫描线。
在一优选实施例中,所述下拉电路包括第九晶体管、第十晶体管、第十一晶体管以及第十二晶体管。所述第九晶体管,其包括第九输入端连接所述直流低压源以及第九输出端连接所述栅极信号点。所述第十晶体管,其包括第十控制端连接所述第九控制端、第十输入端连接所述直流低压源以及第十输出端连接所述扫描线。所述第十一晶体管,其包括第十一控制端接收正向扫描信号、第十一输入端接收第(n+3)级启动信号以及第十一输出端连接所述第十控制端。所述第十二晶体管,其包括第十二控制端接收反向扫描信号、第十二输入端接收第(n-3)级启动信号以及第十一输出端连接所述第十一输出端。
在一优选实施例中,所述上拉电路包括第十三晶体管以及第十四晶体管。所述第十三晶体管,其包括第十三控制端接收正向扫描信号、第十三输入端接收第(n-3)级启动信号以及第十三输出端连接所述栅极信号点。所述第十四晶体管,其包括第十四控制端接收反向扫描信号、第十四输入端接收第(n+3)级启动信号以及第十四输出端连接所述第十四输出端。
在一优选实施例中,所述输出信号点连接所述输入信号点。
在一优选实施例中,包括如所述GOA电路的一种液晶显示设备
本发明重新优化了GOA电路的设计,通过一组电位维持的电路和栅极信号点Q(n)连接,代替了传统设计中的下拉电路。当栅极信号点Q(n)为高电位或者低电位时,它可以通过这组电位维持电路保持在高/低电位,在不影响GOA电路工作可靠性的情况下减少了它所占用的空间,对现在流行的窄边框设计是非常有利的。
【附图说明】
图1,绘示现有技术的一种GOA电路架构图;
图2,绘示现有技术的另一种GOA电路架构图;
图3,绘示图2的GOA电路的波形图;
图4,绘示本发明的第一优选实施例的GOA电路架构图;
图5,绘示图4的GOA电路的波形图;
图6,绘示本发明的第二优选实施例的GOA电路架构图;
图7,绘示图6的GOA电路的正向扫描的波形图;
图8,绘示图6的GOA电路的反向扫描的波形图;
图9,绘示本发明的液晶显示设备。
【具体实施方式】
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
图4,绘示本发明的第一优选实施例的GOA电路30架构图。所述GOA电路30包含多个GOA单元35,相互级联为多级GOA单元35。第n级GOA单元35对对应的一扫描线G(n)充电。所述第n级GOA单元35包括下拉维持电路500、上拉电路400、自举电容电路300、下拉电路200及时钟电路100。
所述下拉维持电路500,连接一栅极信号点Q(n)。所述上拉电路400,通过所述栅极信号点Q(n)与所述下拉维持电路500连接。所述自举电容电路300,通过所述栅极信号点Q(n)与所述上拉电路400连接。所述下拉电路200,通过所述栅极信号点Q(n)与所述自举电容电路300连接。所述时钟电路100,通过所述栅极信号点Q(n)以及所述扫描线G(n)与所述下拉电路200连接,并接收时钟信号CK。
所述下拉维持电路500、所述上拉电路400、所述自举电容电路300、所述下拉电路200以及所述时钟电路100共同连接至所述栅极信号点Q(n)。
所述下拉维持电路500、所述自举电容电路300以及所述下拉电路200共同连接至一直流低压源VSS。
所述下拉维持电路500包括第一晶体管T1、第二晶体管T2、第三晶体管T3以及第四晶体管T4。
所述第一晶体管T1,其包括第一控制端连接至输入信号点Vin以及第一输入端连接所述直流低压源VSS。所述第二晶体管T2,其包括第二控制端连接至所述第一晶体管T1的第一输出端、第二输入端连接所述直流低压源VSS以及第二输出端连接至输出信号点Vout。所述第三晶体管T3,其包括第三控制端、第三输出端以及第三输入端,所述第三控制端以及所述第三输出端连接至直流高压源VDD,所述第三输入端连接至所述第一输出端。所述第四晶体管T4,其包括第四控制端连接至所述栅极信号点Q(n)、第四输出端连接至所述第三控制端以及第四输入端连接至所述输出信号点Vout,所述输出信号点Vout连接至所述栅极信号点Q(n)。
所述输入信号点Vin以及所述输出信号点Vout作为这个GOA单元的输入端和输出端,从图中可以看到,这个GOA电路35的所述输入信号点Vin以及所述输出信号点Vout都是所述栅极信号点Q(n),另外所述直流高压源VDD是一个直流的高电压信号,这部分电路的特点在于它的所述输出信号点Vout和所述输入信号点Vin是相同电位的信号,但所述输入信号点Vin为高电位时,所述输出信号点Vout也会是高电位,当所述输入信号点Vin为低电位,所述输出信号点Vout也会是低电位,以达到维持电位稳定的作用。在图4的设计中,将这个GOA电路35的所述输入信号点Vin和所述输出信号点Vout都和所述栅极信号点Q(n)连接,目的就在于维持所述栅极信号点Q(n)的电位的稳定。
所述时钟电路100包括第五晶体管T5以及第六晶体管T6。所述第五晶体管T5,其包括第五控制端连接所述栅极信号点Q(n),第五输入端接收所述n时钟信号CK以及第五输出端连接所述扫描线G(n)。所述第六晶体管T6,其包括第六控制端连接所述栅极信号点Q(n)、第六输入端接收所述n时钟信号CK以及第六输出端输出第n级启动信号ST(n)。所述自举电容电路300包括第一电容Cboost以及第七晶体管T7。所述第一电容Cboost,其两端连接所述栅极信号点Q(n)以及所述扫描线G(n)。所述第七晶体管T7,其包括第七控制端接收一重置信号Reset、第七输入端连接所述直流低压源VSS以及第七输出端连接所述扫描线G(n)。
所述上拉电路400包括第八晶体管T8。所述第八晶体管T8,其包括第八控制端接收第(n-3)级启动信号ST(n-3)、第八输入端连接所述第八控制端以及第八输出端连接所述栅极信号点Q(n)。所述第八晶体管接收第(n-3)级启动信号ST(n-3),这个信号的作用是将所述栅极信号点Q(n)的电位拉高,让第n级GOA单元35打开,以输出相应的所述扫描线G(n)。
所述下拉电路200包括第九晶体管T9以及第十晶体管T10。所述第九晶体管T9,其包括第九控制端接收第(n+3)级启动信号ST(n+3)、第九输入端连接所述直流低压源VSS以及第九输出端连接所述栅极信号点Q(n)。所述第十晶体管T10,其包括第十控制端连接所述第九控制端、第十输入端连接所述直流低压源VSS以及第十输出端连接所述扫描线G(n)。
所述第九晶体管T9以及所述第十晶体管T10的控制端(即栅极)接收第(n+3)级启动信号ST(n+3)。所述第九晶体管T9以及所述第十晶体管T10的输出端(即漏极)分别连接所述扫描线G(n)和所述栅极信号点Q(n),所述第九晶体管T9以及所述第十晶体管T10的输入端(即源极)连接所述直流低压源VSS,所述下拉电路200的作用是当第n级GOA单元35的栅极脉冲(Gate Pulse)输出完毕后将所述扫描线G(n)和所述栅极信号点Q(n)拉低至与所述直流低压源VSS同电位,以保证面板的正常工作。
在所述第n级GOA单元35工作时,所述栅极信号点Q(n)电位的变化只会受到两个晶体管的影响,首先就是接收第(n-3)级启动信号ST(n-3)的第八晶体管T8,其的作用是使所述栅极信号点Q(n)电位升高,进而使第n级GOA单元35输出栅极脉冲(Gate Pulse)信号;另一个是接收第(n+3)级启动信号ST(n+3)的第十晶体管T10,它的作用是在第n级GOA单元35输出完成之后将所述栅极信号点Q(n)电位拉低。其余时间所述栅极信号点Q(n)不会受到其他信号的影响,在下拉维持电路500的作用下,维持在一个低电位的状态,这样GOA电路30的可靠性不会受到任何影响。和图2的GOA电路相比,图2中一级GOA单元25共有17个晶体管,而图4中的GOA单元35每一级只有10个晶体管,其中还包括了一个用于重置(Reset)的第7晶体管T7。采用本发明的设计后,每一级GOA单元的电路可以减少7个晶体管,能够节省非常可观的布线空间,这样对窄边框的设计是非常有利的。
图5,绘示图4的GOA电路的波形图。与现有技术的GOA电路的波型图相比,可以发现本发明的波形图与现有技术的波形图是相同的,因此可以确认本发明的GOA电路的确具在具有与现有技术相同的功效下,有效的减少了晶体管的使用数量。
参考图6至图8。图6,绘示本发明的第二优选实施例的GOA电路40架构图;图7,绘示图6的GOA电路的正向扫描的波形图;图8,绘示图6的GOA电路的反向扫描的波形图。
本优选实施例与第一优选实施例的区别在于:所述下拉电路200以及所述上拉电路400是不同的。同时增加了两个信号源以及将每一级GOA单元的晶体管数量由10个增加为13个,其目的在于扩充了反向扫描的功能,详细差异如下:
所述下拉电路200包括第九晶体管T9、第十晶体管T10、第十一晶体管T11以及第十二晶体管T12。所述第九晶体管T9,其包括第九输入端连接所述直流低压源VSS以及第九输出端连接所述栅极信号点Q(n)。所述第十晶体管T10,其包括第十控制端连接所述第九控制端、第十输入端连接所述直流低压源VSS以及第十输出端连接所述扫描线G(n)。所述第十一晶体管T11,其包括第十一控制端接收正向扫描信号Vsf、第十一输入端接收第(n+3)级启动信号ST(n+3)以及第十一输出端连接所述第十控制端。所述第十二晶体管T12,其包括第十二控制端接收反向扫描信号Vsr、第十二输入端接收第(n-3)级启动信号ST(n-3)以及第十一输出端连接所述第十一输出端。
所述上拉电路400包括第十三晶体管T13以及第十四晶体管T14。所述第十三晶体管T13,其包括第十三控制端接收正向扫描信号Vsf、第十三输入端接收第(n-3)级启动信号ST(n-3)以及第十三输出端连接所述栅极信号点。所述第十四晶体管T14,其包括第十四控制端接收反向扫描信号Vsr、第十四输入端接收第(n+3)级启动信号ST(n+3)以及第十四输出端连接所述第十四输出端。
由于不同TV整机厂商,即使采用了同一款液晶显示面板,也可能会有不同的整机架构设计,很多时候会出现对不同扫描方向的需求。有些厂商需要正向扫描(normal Scan)的方式,即栅极线按照G1→G2→G3→……Gn→Gn+1的顺序来打开,也有部分厂商是需要采用反向扫描(Reverse Scan)的扫描方式,即栅极线按照Gn+1→Gn→……G3→G2→G1的顺序来打开。图6中的GOA电路就是为了同时满足这两种扫描方式的需求。图6中的GOA电路扫描方向由增加的正向扫描信号Vsf和反向扫描信号Vsr来控制,当所述正向扫描信号Vsf为高电压,所述反向扫描信号Vsr为低电压信号时,图6中的电路为正向扫描模式,由第(n-3)级启动信号ST(n-3)将本级的所述栅极信号点拉高,GOA电路45打开进行栅极脉冲(GatePulse)输出,输出完毕后由第(n+3)级启动信号ST(n+3)将本级的GOA电路45关闭,这种工作模式的相关波形图如图7所示。相反,当所述正向扫描信号Vsf为低电位,所述反向扫描信号Vsr为高电位时,图6中的电路为反向扫描模式,由第(n+3)级启动信号ST(n+3)将本级的所述栅极信号点拉高,GOA电路45打开进行栅极脉冲(Gate Pulse)输出,输出完毕后由第(n-3)级启动信号ST(n-3)将本级的GOA电路45关闭,这种工作模式的相关波形图如图8所示。
参考图9,绘示本发明的液晶显示设备1,所述液晶显示设备1包括上述第一优选实施例的GOA电路。在其他优选实施例中,也可以包括上述第二优选实施例的GOA电路。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (8)

1.一种用于液晶显示设备的GOA电路,所述液晶显示设备包括多条扫描线,其特征在于,所述GOA电路包含:
多个GOA单元,相互级联为多级GOA单元,其中第n级GOA单元对对应的一扫描线充电,所述第n级GOA单元包括:
下拉维持电路,连接一栅极信号点;
上拉电路,通过所述栅极信号点与所述下拉维持电路连接;
自举电容电路,通过所述栅极信号点与所述上拉电路连接;
下拉电路,通过所述栅极信号点与所述自举电容电路连接;以及
时钟电路,通过所述栅极信号点以及所述扫描线与所述下拉电路连接,并接收时钟信号;
其中所述下拉维持电路、所述自举电容电路以及所述下拉电路共同连接至一直流低压源;
所述下拉维持电路包括:
第一晶体管,其包括第一控制端连接至输入信号点以及第一输入端连接所述直流低压源;
第二晶体管,其包括第二控制端连接至所述第一晶体管的第一输出端、第二输入端连接所述直流低压源以及第二输出端连接至输出信号点;
第三晶体管,其包括第三控制端、第三输出端以及第三输入端,所述第三控制端以及所述第三输出端连接至直流高压源,所述第三输入端连接至所述第一输出端;
第四晶体管,其包括第四控制端连接至所述栅极信号点、第四输出端连接至所述第三控制端以及第四输入端连接至所述输出信号点,所述输出信号点连接至所述栅极信号点;
所述时钟电路包括:
第五晶体管,其包括第五控制端连接所述栅极信号点,第五输入端接收所述时钟信号以及第五输出端连接所述扫描线;
第六晶体管,其包括第六控制端连接所述栅极信号点、第六输入端接收所述第n级时钟信号以及第六输出端输出第n级启动信号。
2.如权利要求1所述的用于液晶显示设备的GOA电路,其特征在于,所述自举电容电路包括:
第一电容,其两端连接所述栅极信号点以及所述扫描线;以及
第七晶体管,其包括第七控制端接收一重置信号、第七输入端连接所述直流低压源以及第七输出端连接所述扫描线。
3.如权利要求1所述的用于液晶显示设备的GOA电路,其特征在于,所述上拉电路包括:
第八晶体管,其包括第八控制端接收第(n-3)级启动信号、第八输入端连接所述第八控制端以及第八输出端连接所述栅极信号点。
4.如权利要求1所述的用于液晶显示设备的GOA电路,其特征在于,所述下拉电路包括:
第九晶体管,其包括第九控制端接收第(n+3)级启动信号、第九输入端连接所述直流低压源以及第九输出端连接所述栅极信号点;
第十晶体管,其包括第十控制端连接所述第九控制端、第十输入端连接所述直流低压源以及第十输出端连接所述扫描线。
5.如权利要求1所述的用于液晶显示设备的GOA电路,其特征在于,所述下拉电路包括:
第九晶体管,其包括第九控制端、第九输入端连接所述直流低压源以及第九输出端连接所述栅极信号点;
第十晶体管,其包括第十控制端连接所述第九控制端、第十输入端连接所述直流低压源以及第十输出端连接所述扫描线;
第十一晶体管,其包括第十一控制端接收正向扫描信号、第十一输入端接收第(n+3)级启动信号以及第十一输出端连接所述第十控制端;
第十二晶体管,其包括第十二控制端接收反向扫描信号、第十二输入端接收第(n-3)级启动信号以及第十一输出端连接所述第十一输出端。
6.如权利要求1所述的用于液晶显示设备的GOA电路,其特征在于,所述上拉电路包括:
第十三晶体管,其包括第十三控制端接收正向扫描信号、第十三输入端接收第(n-3)级启动信号以及第十三输出端连接所述栅极信号点;
第十四晶体管,其包括第十四控制端接收反向扫描信号、第十四输入端接收第(n+3)级启动信号以及第十四输出端连接所述第十四输出端。
7.如权利要求1所述的用于液晶显示设备的GOA电路,其特征在于,所述输出信号点连接所述输入信号点。
8.一种液晶显示设备,其包括如权利要求1至7任一的所述GOA电路。
CN201510757936.3A 2015-11-09 2015-11-09 液晶显示设备及goa电路 Expired - Fee Related CN105405421B (zh)

Priority Applications (7)

Application Number Priority Date Filing Date Title
CN201510757936.3A CN105405421B (zh) 2015-11-09 2015-11-09 液晶显示设备及goa电路
US14/906,561 US20170193937A1 (en) 2015-11-09 2015-12-30 Liquid crystal display device and goa circuit
JP2018522952A JP6795592B2 (ja) 2015-11-09 2015-12-30 液晶表示装置及びgoa回路
KR1020187006887A KR102054403B1 (ko) 2015-11-09 2015-12-30 액정 표시장치 및 goa 회로
GB1802735.9A GB2557495B (en) 2015-11-09 2015-12-30 Liquid crystal display device and GOA circuit
PCT/CN2015/099675 WO2017080082A1 (zh) 2015-11-09 2015-12-30 液晶显示设备及goa电路
EA201890951A EA036286B1 (ru) 2015-11-09 2015-12-30 Жидкокристаллическое дисплейное устройство и схема goa

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510757936.3A CN105405421B (zh) 2015-11-09 2015-11-09 液晶显示设备及goa电路

Publications (2)

Publication Number Publication Date
CN105405421A CN105405421A (zh) 2016-03-16
CN105405421B true CN105405421B (zh) 2018-04-20

Family

ID=55470869

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510757936.3A Expired - Fee Related CN105405421B (zh) 2015-11-09 2015-11-09 液晶显示设备及goa电路

Country Status (7)

Country Link
US (1) US20170193937A1 (zh)
JP (1) JP6795592B2 (zh)
KR (1) KR102054403B1 (zh)
CN (1) CN105405421B (zh)
EA (1) EA036286B1 (zh)
GB (1) GB2557495B (zh)
WO (1) WO2017080082A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105976749A (zh) * 2016-07-12 2016-09-28 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示面板
CN106128409B (zh) * 2016-09-21 2018-11-27 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN106601206B (zh) * 2016-12-30 2019-01-11 深圳市华星光电技术有限公司 Goa栅极驱动电路以及液晶显示装置
CN108257575A (zh) * 2018-03-26 2018-07-06 信利半导体有限公司 一种栅极驱动电路及显示装置
CN208834749U (zh) * 2018-09-17 2019-05-07 北京京东方技术开发有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN109036325B (zh) * 2018-10-11 2021-04-23 信利半导体有限公司 扫描驱动电路和显示装置
CN111223459B (zh) 2018-11-27 2022-03-08 元太科技工业股份有限公司 移位寄存器以及栅极驱动电路
CN109584821B (zh) * 2018-12-19 2020-10-09 惠科股份有限公司 移位暂存器和显示装置
US11087713B1 (en) * 2020-08-17 2021-08-10 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate driving circuit and display panel
CN114822350A (zh) * 2022-04-07 2022-07-29 Tcl华星光电技术有限公司 栅极驱动电路以及显示面板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783124A (zh) * 2010-02-08 2010-07-21 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置
CN102109696A (zh) * 2010-12-30 2011-06-29 友达光电股份有限公司 液晶显示装置
CN102201214A (zh) * 2011-04-12 2011-09-28 友达光电股份有限公司 液晶显示器的扫描线驱动装置
CN102903323A (zh) * 2012-10-10 2013-01-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示器件
CN102968969A (zh) * 2012-10-31 2013-03-13 北京大学深圳研究生院 栅极驱动单元电路及其栅极驱动电路和显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN104167191A (zh) * 2014-07-04 2014-11-26 深圳市华星光电技术有限公司 用于平板显示的互补型goa电路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101039983B1 (ko) * 2005-03-31 2011-06-09 엘지디스플레이 주식회사 게이트 드라이버 및 이를 구비한 표시장치
US8248353B2 (en) * 2007-08-20 2012-08-21 Au Optronics Corporation Method and device for reducing voltage stress at bootstrap point in electronic circuits
JP2010206750A (ja) * 2009-03-06 2010-09-16 Epson Imaging Devices Corp スキャナー、電気光学パネル、電気光学表示装置及び電子機器
TWI401663B (zh) * 2009-03-13 2013-07-11 Au Optronics Corp 具雙向穩壓功能之液晶顯示裝置
US8803784B2 (en) * 2009-07-15 2014-08-12 Sharp Kabushiki Kaisha Scanning signal line drive circuit and display device having the same
CN101667461B (zh) * 2009-09-16 2012-07-04 友达光电股份有限公司 移位寄存器
US8068577B2 (en) * 2009-09-23 2011-11-29 Au Optronics Corporation Pull-down control circuit and shift register of using same
US9129575B2 (en) * 2011-04-28 2015-09-08 Sharp Kabushiki Kaisha Liquid crystal display device
TWI427591B (zh) * 2011-06-29 2014-02-21 Au Optronics Corp 閘極驅動電路
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN105096861B (zh) * 2015-08-04 2017-12-22 武汉华星光电技术有限公司 一种扫描驱动电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783124A (zh) * 2010-02-08 2010-07-21 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置
CN102109696A (zh) * 2010-12-30 2011-06-29 友达光电股份有限公司 液晶显示装置
CN102201214A (zh) * 2011-04-12 2011-09-28 友达光电股份有限公司 液晶显示器的扫描线驱动装置
CN102903323A (zh) * 2012-10-10 2013-01-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示器件
CN102968969A (zh) * 2012-10-31 2013-03-13 北京大学深圳研究生院 栅极驱动单元电路及其栅极驱动电路和显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN104167191A (zh) * 2014-07-04 2014-11-26 深圳市华星光电技术有限公司 用于平板显示的互补型goa电路

Also Published As

Publication number Publication date
WO2017080082A1 (zh) 2017-05-18
GB2557495B (en) 2021-06-02
GB201802735D0 (en) 2018-04-04
CN105405421A (zh) 2016-03-16
KR102054403B1 (ko) 2020-01-22
GB2557495A (en) 2018-06-20
JP2019501409A (ja) 2019-01-17
JP6795592B2 (ja) 2020-12-02
EA036286B1 (ru) 2020-10-22
EA201890951A1 (ru) 2018-09-28
KR20180040617A (ko) 2018-04-20
US20170193937A1 (en) 2017-07-06

Similar Documents

Publication Publication Date Title
CN105405421B (zh) 液晶显示设备及goa电路
US9916039B2 (en) Shift register unit, its driving method, gate driver circuit and display device
US10222904B2 (en) Shift register and driving method thereof, gate driving circuit and display device
DE112014007252B4 (de) Schieberegister, stufenweise übertragende Gateansteuerschaltung und Anzeigetafel
KR102054408B1 (ko) 액정 디스플레이 디바이스를 위한 goa 회로
CN105957480B (zh) 栅极驱动电路及液晶显示装置
US20170199617A1 (en) Shift register unit, its driving method, gate driver circuit and display device
CN106297719B (zh) Goa驱动电路及液晶显示装置
CN105304044B (zh) 液晶显示设备及goa电路
US10262609B2 (en) Scanning driving circuit with pull-down maintain module and liquid crystal display apparatus with the scanning driving circuit
EP2911145B1 (en) Display device and drive method thereof
CN106531052A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN105632446B (zh) Goa单元及其驱动方法、goa电路、显示装置
CN106951123B (zh) 触控驱动单元及其驱动方法、触控驱动电路、显示装置
CN106328084A (zh) Goa驱动电路及液晶显示装置
CN106448588B (zh) Goa驱动电路及液晶显示装置
CN107039016B (zh) Goa驱动电路及液晶显示器
US20150348484A1 (en) Row driving circuit for array substrate and liquid crystal display device
CN104700789A (zh) 移位寄存器、栅极驱动电路单元、栅极驱动电路及显示器
EP3511925A1 (en) Flat display device and scanning drive circuit thereof
CN109215557A (zh) Goa驱动电路及显示面板
CN109410811A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN109345998B (zh) Goa电路及显示面板
CN105741740B (zh) Goa单元及其驱动方法、goa电路、显示装置
CN114333720A (zh) 驱动电路、栅极驱动电路及显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180420