CN105957480B - 栅极驱动电路及液晶显示装置 - Google Patents
栅极驱动电路及液晶显示装置 Download PDFInfo
- Publication number
- CN105957480B CN105957480B CN201610415545.8A CN201610415545A CN105957480B CN 105957480 B CN105957480 B CN 105957480B CN 201610415545 A CN201610415545 A CN 201610415545A CN 105957480 B CN105957480 B CN 105957480B
- Authority
- CN
- China
- Prior art keywords
- grid
- pull
- grades
- drop
- film transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0219—Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种栅极驱动电路及液晶显示装置,所述栅极驱动电路包括多级连接的栅极驱动单元,其中第N级栅极驱动单元包括:上拉控制模块、上拉模块、第一下拉模块、下拉控制模块、第二下拉模块;第二下拉模块包括第一薄膜晶体管、第二薄膜晶体管,分别与所述第一低频时钟信号输入端、所述下拉控制模块连接,并与所述上拉控制模块、所述上拉模块共同连接于所述下拉点。本发明的栅极驱动电路及液晶显示装置,解决了现有技术中下拉点和第一输出端的电压波动问题,提高了栅极驱动电路的信赖性和使用寿命。
Description
技术领域
本发明涉及显示器领域,特别是涉及一种栅极驱动电路及液晶显示装置。
背景技术
栅极驱动电路简称GOA(Gate Driver On Array)电路,利用现有薄膜晶体管液晶显示器的阵列制程技术将栅极行扫描驱动信号电路制作在阵列基板上,实现对栅极逐行扫描的驱动方式。
现有的第N级GOA单元的结构图,如图1所示,主要包括:上拉控制模块101、上拉模块102、下拉模块103、下拉控制模块104。其中,第N-1级信号第一输入端输入的信号为G(n-1)、第N-1级信号第二输入端输入的信号为ST(n-1)、第N+1级信号输入端输入的信号为G(n+1),第一输出端的输出信号为G(n)、第二输出端的输出信号为ST(n+1)、下拉点的信号为Q(n)、高频时钟信号输入端输入的信号为CLKA、CLKB,在实际应用过程中,由于上拉模块102的薄膜晶体管的源极和栅极之间存在着耦合电容,使得下拉点的电位或者第一输出端的电压被拉低时,存在着波动,降低了栅极驱动电路的信耐性和使用寿命。
因此,有必要提供一种栅极驱动电路及液晶显示装置,以解决现有技术所存在的问题。
发明内容
本发明的目的在于提供一种栅极驱动电路及液晶显示装置,以解决现有技术中下拉点被拉低时容易出现波动的技术问题。
为解决上述技术问题,本发明构造了一种栅极驱动电路,其包括多级连接的栅极驱动单元,其中第N级栅极驱动单元包括:
第N-1级信号第一输入端、第N-1级信号第二输入端、第N+1级信号输入端、高频时钟信号输入端、第一输出端、第二输出端、下拉点、第一低频时钟信号输入端、以及低电平输入端,其中N为大于3的正整数;
其中,所述第N-1级信号第一输入端与第N-1级的栅极驱动单元的第一输出端相连;所述第N-1级信号第二输入端与第N-1级的栅极驱动单元的第二输出端相连、所述第一输出端与第N+1级的栅极驱动单元的第N-1级信号第一输入端相连;所述第二输出端与第N+1级的栅极驱动单元的第N-1级信号第二输入端连接;所述第一输出端,用于向显示区域的第N级的扫描线提供扫描信号;
所述第N级栅极驱动单元还包括:
上拉控制模块,分别与所述第N-1级信号第一输入端、所述第N-1级信号第二输入端以及所述下拉点连接,用于上拉所述下拉点的电位;
上拉模块,分别与所述高频时钟信号输入端、所述第一输出端、以及所述第二输出端连接,并与所述上拉控制模块共同连接于所述下拉点,用于对所述第一输出端和所述第二输出端的信号进行充电,以及使所述下拉点达到更高的电位;
第一下拉模块,分别与所述第N+1级信号输入端连接,并与所述上拉模块共同连接于所述第一输出端,与所述上拉控制模块共同连接于所述下拉点,用于在所述第一输出端的信号处于非充电状态时,下拉所述下拉点以及所述第一输出端的电位;
下拉控制模块,分别与所述上拉控制模块、所述上拉模块连接,用于在所述下拉点的电位处于低电位时,下拉所述下拉点以及所述第一输出端的电位;
第二下拉模块,包括第一薄膜晶体管、第二薄膜晶体管,所述第二下拉模块与所述第一低频时钟信号输入端、所述下拉控制模块连接,并与所述上拉控制模块、所述上拉模块共同连接于所述下拉点;用于使所述下拉点下拉后的电位和所述第一输出端下拉后的电位等于预设电压。
本发明另一个目的在于提供一种液晶显示装置,其包括上述栅极驱动电路,以及与所述栅极驱动电路连接的显示区域。
本发明的栅极驱动电路及液晶显示装置,通过增加一下拉模块,在下拉点和输出端的电位波动时,将电压进一步拉低,消除了耦合电容对栅极驱动电路的影响,进而提高了栅极驱动电路的信赖性和使用寿命。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
附图说明
图1为现有技术的第N级栅极驱动电路的结构示意图;
图2为本发明的第N级栅极驱动电路的结构示意图;
图3为本发明的栅极驱动电路的驱动波形图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
在图中,结构相似的单元是以相同标号表示。
请参照图2,图2为本发明的第N级栅极驱动电路的结构示意图。
本发明的栅极驱动电路,包括多级连接的栅极驱动单元,其中第N级栅极驱动单元,如图2所示,包括:第N-1级信号第一输入端、第N-1级信号第二输入端、第N+1级信号输入端、高频时钟信号输入端、第一输出端、第二输出端、下拉点、第一低频时钟信号输入端、以及低电平输入端,其中N为大于3的正整数;
第N-1级信号第一输入端的信号为G(N-1)、第N-1级信号第二输入端的信号为ST(N-1)、高频时钟信号输入端的信号为CLKA/CLKB、第一输出端的信号为G(N)、第二输出端的信号为ST(N+1)、下拉点的信号为Q(N)、低电平输入端VSS,第一低频时钟信号输入端的信号为LC3/LC4。
其中,所述第N-1级信号第一输入端与第N-1级的栅极驱动单元的第一输出端相连;所述第N-1级信号第二输入端与第N-1级的栅极驱动单元的第二输出端相连、所述第一输出端与第N+1级的栅极驱动单元的第N-1级信号第一输入端相连;所述第二输出端与第N+1级的栅极驱动单元的第N-1级信号第二输入端连接;所述第一输出端,用于向显示区域的第N级的扫描线提供扫描信号;
所述第N级栅极驱动单元还包括:上拉控制模块201、上拉模块202、第一下拉模块203、下拉控制模块204、第二下拉模块200;
上拉控制模块201,分别与所述第N-1级信号第一输入端、所述第N-1级信号第二输入端以及所述下拉点连接,用于上拉所述下拉点的电位,以控制所述上拉模块202是否开启。
上拉模块202,分别与所述高频时钟信号输入端、所述第一输出端、以及所述第二输出端连接,并与所述上拉控制模块201共同连接于所述下拉点,用于对所述第一输出端和所述第二输出端的信号进行充电,以及使所述下拉点的信号Q(n)达到更高的电位;
第一下拉模块203,分别与所述第N+1级信号输入端连接,并与所述上拉模块202共同连接与所述第一输出端,与所述上拉控制模块201共同连接于所述下拉点,用于在所述第一输出端的信号处于非充电状态时,下拉所述下拉点以及所述第一输出端的电位;
下拉控制模块204,分别与所述上拉控制模块201、所述上拉模块202连接,用于在所述下拉点的电位处于低电位时,下拉所述下拉点以及所述第一输出端的电位;
第二下拉模块200,包括第一薄膜晶体管T71、第二薄膜晶体管T72,与所述第一低频时钟信号输入端、所述下拉控制模块204连接,并与所述上拉控制模块201、所述上拉模块202共同连接于所述下拉点,用于使所述下拉点下拉后的电位和所述第一输出端下拉后的电位等于预设电压,以消除所述下拉点的电位和所述第一输出端的电位在下拉过程中的波动。
所述第一薄膜晶体管T71具有第一栅极、第一源极及第一漏极;所述第二薄膜晶体管T72具有第二栅极、第二源极及第二漏极;所述第一栅极和第二栅极都连接所述第一低频时钟信号输入端连接,所述第一源极连接所述下拉点;所述第一漏极连接所述低电平输入端;所述第二源极连接所述第一输出端;所述第二漏极连接所述低电平输入端。
所述上拉控制模块201包括第三薄膜晶体管T11,所述第三薄膜晶体管具有第三栅极、第三源极及第三漏极;
所述第三源极连接所述第N-1级信号第一输入端,所述第三栅极连接所述第N-1级信号第二输入端,所述第三漏极连接所述下拉点。
所述上拉模块202包括第四薄膜晶体管T22、第五薄膜晶体管T21、所述第四薄膜晶体管T22具有第四栅极、第四源极及第四漏极;所述第五薄膜晶体管T21具有第五栅极、第五源极及第五漏极;
所述第四栅极、所述第五栅极共同连接于所述下拉点,所述第四源极与所述第五源极共同连接于所述高频时钟信号输入端,所述第四漏极连接所述第二输出端,所述第五漏极连接所述第一输出端。
所述上拉模块202还包括电容cb,所述电容cb的一端与所述下拉点连接,所述电容cb的另一端与所述第一输出端连接。
所述第一下拉模块203包括第六薄膜晶体管T41和第七薄膜晶体管T31;所述第六薄膜晶体管T41包括第六栅极、第六源极及第六漏极;所述第七薄膜晶体管T31包括第七栅极、第七源极及第七漏极;
所述第六栅极和所述第七栅极都与所述第N+1级信号输入端连接,所述第六源极连接所述下拉点,所述第六漏极连接所述低电平输入端;所述第七源极连接所述第一输出端,所述第七漏极连接所述低电平输入端。
所述第N级栅极驱动单元还包括第二低频时钟信号输入端,和第三低频时钟信号输入端;第二低频时钟信号输入端输入的信号为LC1;第三低频时钟信号输入端输入的信号为LC2;
所述下拉控制模块204包括:第一下拉控制子模块2041;
所述第一下拉控制子模块2041包括:第八薄膜晶体管T52、第九薄膜晶体管T51、第十薄膜晶体管T53、第十一薄膜晶体管T54、第十二薄膜晶体管T42、第十三薄膜晶体管T32;
所述第八薄膜晶体管T52包括第八栅极、第八源极及第八漏极;所述第九薄膜晶体管T51包括第九栅极、第九源极及第九漏极;所述第十薄膜晶体管T53包括第十栅极、第十源极及第十漏极;所述第十一薄膜晶体管T54包括第十一栅极、第十一源极及第十一漏极;所述第十二薄膜晶体管T42包括第十二栅极、第十二源极及第十二漏极;所述第十三薄膜晶体管T32包括第十三栅极、第十三源极及第十三漏极;
所述第八栅极连接所述下拉点,所述第八源极连接所述第九漏极,所述第八漏极连接所述低电平输入端;
所述第九栅极连接所述第二低频时钟信号输入端,所述第九源极连接所述第九栅极,所述第九漏极连接所述第十栅极;
所述第十源极连接所述第九源极,所述第十漏极连接所述第十二栅极以及所述第十三栅极;
所述第十一栅极连接所述第八栅极,所述第十一源极与所述第十漏极连接,所述第十一漏极与所述低电平输入端连接;
所述第十二源极连接所述下拉点,所述第十三源极连接所述第一输出端,所述第十二漏极和所述第十三漏极都与所述低电平输入端连接。
所述下拉控制模块204包括:第二下拉控制子模块2042;
所述第二下拉控制子模块2042包括:所述第十四薄膜晶体管T62、第十五薄膜晶体管T61、第十六薄膜晶体管T63、第十七薄膜晶体管T64、第十八薄膜晶体管T43、第十九薄膜晶体管T33;
所述第十四薄膜晶体管T62包括第十四栅极、第十四源极及第十四漏极;所述第十五薄膜晶体管T61包括第十五栅极、第十五源极及第十五漏极;所述第十六薄膜晶体管T63包括第十六栅极、第十六源极及第十六漏极;所述第十七薄膜晶体管T64包括第十七栅极、第十七源极及第十七漏极;所述第十八薄膜晶体管T43包括第十八栅极、第十八源极及第十八漏极;所述第十九薄膜晶体管T33包括第十九栅极、第十九源极及第十九漏极;
所述第十四栅极连接所述下拉点,所述第十四源极连接所述第十五漏极,所述第十四漏极连接所述低电平输入端;
所述第十五栅极连接所述第三低频时钟信号输入端,所述第十五源极连接所述第十五栅极,所述第十五漏极连接所述第十六栅极;
所述第十六源极连接所述第十五源极,所述第十六漏极连接所述第十八栅极以及所述第十九栅极;
所述第十七栅极连接所述第十四栅极,所述第十七源极与所述第十六漏极连接,所述第十七漏极与所述低电平输入端连接;
所述第十八源极连接所述下拉点,所述第十九源极连接所述第一输出端,所述第十八漏极和所述第十九漏极都与所述低电平输入端连接。
本发明的栅极驱动单元的工作原理为:当所述上拉控制模块201的第N-1级信号第二输入端的信号ST(N-1)为高电平时,所述第三薄膜晶体管T11闭合,当所述第N-1级信号第一输入端的信号G(N-1)输入为高电平时,所述下拉点的信号Q(N)变为高电平。此时所述上拉模块202的第四薄膜晶体管T22以及所述第五薄膜晶体管T21闭合,同时输入所述高频时钟信号输入端的信号CLKA或者CLKB;使薄膜晶体管T21闭合,第一输出端的信号G(n)为高电平。此时第一下拉模块203和下拉控制模块204停止工作。在下一个1/2时钟周期内,Q(n)保持高电位,CLKA/CLKB信号通过T21输出到第一输出端,使得G(n)为高电位。当Q(n)点为高电位时,p点或者Q点为低电位,Q(n)与G(n)的电位不被拉低。
在下一个1/2时钟周期内,G(n+1)输出高电位,使得第一下拉模块203的薄膜晶体管T31和T41闭合,从而将Q(n)与G(n)的电位拉低。当Q(n)点为低电位时,p点或者Q点为高电平,从而使得T42\T32或者T43\T33闭合,将Q(n)与G(n)的电位进一步拉低。但是在拉低时,由于薄膜晶体管T21\T22存在耦合电容,使得Q(n)的电位出现波动,也即Q(n)和G(n)的电位超过VSS的电压,从而影响G(n)的稳定性。
因此,当Q(n)和G(n)的电位超过VSS的电压时,通过第二下拉模块200将Q(n)和G(n)的电位拉回到VSS的电压,也即使得Q(n)和G(n)的电位维持稳定。
具体地,所述第一低频时钟信号输入端输入的信号包括第一低频时钟信号LC3和第二低频时钟信号LC4,所述显示区域包括第一显示区域和第二显示区域;
在第一显示区域的扫描线驱动时,该第一低频时钟信号为高电平;在第二显示区域的扫描线驱动时,该第二低频时钟信号为高电平。第一显示区域和第二显示区域比如为上半屏幕和下半屏幕。
如图3所示,给出两帧的驱动波形图,以液晶显示面板有4行扫描线为例,其中STV表示启动信号,G1-G4表示1到4行扫描线输入的扫描信号,在一帧t1-t6时间内,当上半屏(1、2行)扫描完时,在上半屏驱动时间(t2-t4)LC3为高电平,从而使上半屏的扫描信号和下拉点的电位维持稳定低电位,由于t4-t5时段内,下半屏(3、4行)还在继续扫描,因此第一低频时钟信号LC3输入端的输入信号只能在上半屏驱动时间内输出高电平的信号,才能使得下半屏的扫描信号和下拉点的电位为高电位。而当下半屏的扫描线扫描完,由于下一帧的上半屏还在继续扫描,因此第二低频时钟信号输入端的输入的信号LC4只能在下半屏幕驱动时间内(t4-t5)输出高电位的信号,从而将下半屏的扫描信号和下拉点的电位维持稳定低电位。其中t5-t6表示一帧内的熄屏时段,为了更好地维持扫描信号和下拉点的电位,此时LC3和LC4都为高电平。可以理解的是,下一帧的驱动原理与此类似。
本发明的栅极驱动电路,通过增加一下拉模块,在下拉点和输出端的电位波动时,将电压进一步拉低,消除了耦合电容对栅极驱动电路的影响,进而提高了栅极电路的信赖性和使用寿命。
本发明还提供一种液晶显示装置,其包括栅极驱动单元,以及与所述栅极驱动电路连接的显示区域;
所述栅极驱动电路包括多级连接的栅极驱动单元,其中,第N级栅极驱动单元包括:
第N-1级信号第一输入端、第N-1级信号第二输入端、第N+1级信号输入端、高频时钟信号输入端、第一输出端、第二输出端、下拉点、第一低频时钟信号输入端、以及低电平输入端,其中N为大于3的正整数;
其中,所述第N-1级信号第一输入端与第N-1级的栅极驱动单元的第一输出端相连;所述第N-1级信号第二输入端与第N-1级的栅极驱动单元的第二输出端相连、所述第一输出端与第N+1级的栅极驱动单元的第N-1级信号第一输入端相连;所述第二输出端与第N+1级的栅极驱动单元的第N-1级信号第二输入端连接;所述第一输出端,用于向所述显示区域的第N级的扫描线提供扫描信号;
所述第N级栅极驱动单元还包括:
上拉控制模块,分别与所述第N-1级信号第一输入端、所述第N-1级信号第二输入端以及所述下拉点连接,用于上拉所述下拉点的电位;
上拉模块,分别与所述高频时钟信号输入端、所述第一输出端、以及所述第二输出端连接,并与所述上拉控制模块共同连接于所述下拉点,用于对所述第一输出端和所述第二输出端的信号进行充电,以及使所述下拉点达到更高的电位;
第一下拉模块,分别与所述第N+1级信号输入端连接,并与所述上拉模块共同连接于所述第一输出端,与所述上拉控制模块共同连接于所述下拉点,用于在所述第一输出端的信号处于非充电状态时,下拉所述下拉点以及所述第一输出端的电位;
下拉控制模块,分别与所述上拉控制模块、所述上拉模块连接,用于在所述下拉点的电位处于低电位时,下拉所述下拉点以及所述第一输出端的电位;
第二下拉模块,包括第一薄膜晶体管、第二薄膜晶体管,与所述第一低频时钟信号输入端、所述下拉控制模块连接,并与所述上拉控制模块、所述上拉模块共同连接于所述下拉点;用于使所述下拉点下拉后的电位和所述第一输出端下拉后的电位等于预设电压。
本发明的液晶显示装置可包括上述栅极驱动电路,鉴于所述栅极驱动电路在上文已有详细的描述,此处不再赘述。
本发明的液晶显示装置,通过增加一下拉模块,在下拉点和输出端的电位波动时,将电压进一步拉低,消除了耦合电容对栅极驱动电路的影响,进而提高了栅极驱动电路的信赖性和使用寿命。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种栅极驱动电路,其特征在于,包括多级连接的栅极驱动单元,其中第N级栅极驱动单元包括:
第N-1级信号第一输入端、第N-1级信号第二输入端、第N+1级信号输入端、高频时钟信号输入端、第一输出端、第二输出端、下拉点、第一低频时钟信号输入端、以及低电平输入端,其中N为大于3的正整数;
其中,所述第N-1级信号第一输入端与第N-1级的栅极驱动单元的第一输出端相连;所述第N-1级信号第二输入端与第N-1级的栅极驱动单元的第二输出端相连、所述第一输出端与第N+1级的栅极驱动单元的第N-1级信号第一输入端相连;所述第二输出端与第N+1级的栅极驱动单元的第N-1级信号第二输入端连接;所述第一输出端,用于向显示区域的第N级的扫描线提供扫描信号;
所述第N级栅极驱动单元还包括:
上拉控制模块,分别与所述第N-1级信号第一输入端、所述第N-1级信号第二输入端以及所述下拉点连接,用于上拉所述下拉点的电位;
上拉模块,分别与所述高频时钟信号输入端、所述第一输出端、以及所述第二输出端连接,并与所述上拉控制模块共同连接于所述下拉点,用于对所述第一输出端和所述第二输出端的信号进行充电,以及使所述下拉点达到更高的电位;
第一下拉模块,分别与所述第N+1级信号输入端连接,并与所述上拉模块共同连接于所述第一输出端,与所述上拉控制模块共同连接于所述下拉点,用于在所述第一输出端的信号处于非充电状态时,下拉所述下拉点以及所述第一输出端的电位;
下拉控制模块,分别与所述上拉控制模块、所述上拉模块连接,用于在所述下拉点的电位处于低电位时,下拉所述下拉点以及所述第一输出端的电位;
第二下拉模块,包括第一薄膜晶体管、第二薄膜晶体管,所述第二下拉模块与所述第一低频时钟信号输入端、所述下拉控制模块连接,并与所述上拉控制模块、所述上拉模块共同连接于所述下拉点;用于使所述下拉点下拉后的电位和所述第一输出端下拉后的电位等于预设电压。
2.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第一薄膜晶体管具有第一栅极、第一源极及第一漏极;所述第二薄膜晶体管具有第二栅极、第二源极及第二漏极;所述第一栅极和第二栅极都连接所述第一低频时钟信号输入端连接,所述第一源极连接所述下拉点;所述第一漏极连接所述低电平输入端;所述第二源极连接所述第一输出端;所述第二漏极连接所述低电平输入端。
3.根据权利要求1所述的栅极驱动电路,其特征在于,
所述上拉控制模块包括第三薄膜晶体管,所述第三薄膜晶体管具有第三栅极、第三源极及第三漏极;
所述第三源极连接所述第N-1级信号第一输入端,所述第三栅极连接所述第N-1级信号第二输入端,所述第三漏极连接所述下拉点。
4.根据权利要求1所述的栅极驱动电路,其特征在于,
所述上拉模块包括第四薄膜晶体管、第五薄膜晶体管、所述第四薄膜晶体管具有第四栅极、第四源极及第四漏极;所述第五薄膜晶体管具有第五栅极、第五源极及第五漏极;
所述第四栅极、所述第五栅极共同连接于所述下拉点,所述第四源极与所述第五源极共同连接于所述高频时钟信号输入端,所述第四漏极连接所述第二输出端,所述第五漏极连接所述第一输出端。
5.根据权利要求4所述的栅极驱动电路,其特征在于,
所述上拉模块还包括电容,所述电容的一端与所述下拉点连接,所述电容的另一端与所述第一输出端连接。
6.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第一下拉模块包括第六薄膜晶体管和第七薄膜晶体管;所述第六薄膜晶体管包括第六栅极、第六源极及第六漏极;所述第七薄膜晶体管包括第七栅极、第七源极及第七漏极;
所述第六栅极和所述第七栅极都与所述第N+1级信号输入端连接,所述第六源极连接所述下拉点,所述第六漏极连接所述低电平输入端;所述第七源极连接所述第一输出端,所述第七漏极连接所述低电平输入端。
7.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第N级栅极驱动单元还包括第二低频时钟信号输入端和第三低频时钟信号输入端;
所述下拉控制模块包括:第一下拉控制子模块;
所述第一下拉控制子模块包括:第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管、第十一薄膜晶体管、第十二薄膜晶体管、第十三薄膜晶体管、
所述第八薄膜晶体管包括第八栅极、第八源极及第八漏极;所述第九薄膜晶体管包括第九栅极、第九源极及第九漏极;所述第十薄膜晶体管包括第十栅极、第十源极及第十漏极;所述第十一薄膜晶体管包括第十一栅极、第十一源极及第十一漏极;所述第十二薄膜晶体管包括第十二栅极、第十二源极及第十二漏极;所述第十三薄膜晶体管包括第十三栅极、第十三源极及第十三漏极;
所述第八栅极连接所述下拉点,所述第八源极连接所述第九漏极,所述第八漏极连接所述低电平输入端;
所述第九栅极连接所述第二低频时钟信号输入端,所述第九源极连接所述第九栅极,所述第九漏极连接所述第十栅极;
所述第十源极连接所述第九源极,所述第十漏极连接所述第十二栅极以及所述第十三栅极;
所述第十一栅极连接所述第八栅极,所述第十一源极与所述第十漏极连接,所述第十一漏极与所述低电平输入端连接;
所述第十二源极连接所述下拉点,所述第十三源极连接所述第一输出端,所述第十二漏极和所述第十三漏极都与所述低电平输入端连接。
8.根据权利要求1所述的栅极驱动电路,其特征在于,
所述下拉控制模块还包括:第二下拉控制子模块;
所述第二下拉控制子模块包括:第十四薄膜晶体管、第十五薄膜晶体管、第十六薄膜晶体管、第十七薄膜晶体管、第十八薄膜晶体管、第十九薄膜晶体管;
所述第十四薄膜晶体管包括第十四栅极、第十四源极及第十四漏极;所述第十五薄膜晶体管包括第十五栅极、第十五源极及第十五漏极;所述第十六薄膜晶体管包括第十六栅极、第十六源极及第十六漏极;所述第十七薄膜晶体管包括第十七栅极、第十七源极及第十七漏极;所述第十八薄膜晶体管包括第十八栅极、第十八源极及第十八漏极;所述第十九薄膜晶体管包括第十九栅极、第十九源极及第十九漏极;
所述第十四栅极连接所述下拉点,所述第十四源极连接所述第十五漏极,所述第十四漏极连接所述低电平输入端;
所述第十五栅极连接第三低频时钟信号输入端,所述第十五源极连接所述第十五栅极,所述第十五漏极连接所述第十六栅极;
所述第十六源极连接所述第十五源极,所述第十六漏极连接所述第十八栅极以及所述第十九栅极;
所述第十七栅极连接所述第十四栅极,所述第十七源极与所述第十六漏极连接,所述第十七漏极与所述低电平输入端连接;
所述第十八源极连接所述下拉点,所述第十九源极连接所述第一输出端,所述第十八漏极和所述第十九漏极都与所述低电平输入端连接。
9.根据权利要求1所述的栅极驱动电路,其特征在于,
所述第一低频时钟信号输入端输入的信号包括第一低频时钟信号和第二低频时钟信号;所述显示区域包括第一显示区域和第二显示区域;
在所述第一显示区域的全部扫描线驱动时,该第一低频时钟信号为高电平;在所述第二显示区域的全部扫描线驱动时,该第二低频时钟信号为高电平。
10.一种液晶显示装置,其特征在于,包括栅极驱动电路,以及与所述栅极驱动电路连接的显示区域;
所述栅极驱动电路包括多级连接的栅极驱动单元,其中第N级栅极驱动单元包括:
第N-1级信号第一输入端、第N-1级信号第二输入端、第N+1级信号输入端、高频时钟信号输入端、第一输出端、第二输出端、下拉点、第一低频时钟信号输入端、以及低电平输入端,其中N为大于3的正整数;
其中,所述第N-1级信号第一输入端与第N-1级的栅极驱动单元的第一输出端相连;所述第N-1级信号第二输入端与第N-1级的栅极驱动单元的第二输出端相连、所述第一输出端与第N+1级的栅极驱动单元的第N-1级信号第一输入端相连;所述第二输出端与第N+1级的栅极驱动单元的第N-1级信号第二输入端连接;所述第一输出端,用于向所述显示区域的第N级的扫描线提供扫描信号;
所述第N级栅极驱动单元还包括:
上拉控制模块,分别与所述第N-1级信号第一输入端、所述第N-1级信号第二输入端以及所述下拉点连接,用于上拉所述下拉点的电位;
上拉模块,分别与所述高频时钟信号输入端、所述第一输出端、以及所述第二输出端连接,并与所述上拉控制模块共同连接于所述下拉点,用于对所述第一输出端和所述第二输出端的信号进行充电,以及使所述下拉点达到更高的电位;
第一下拉模块,分别与所述第N+1级信号输入端连接,并与所述上拉模块共同连接于所述第一输出端,与所述上拉控制模块共同连接于所述下拉点,用于在所述第一输出端的信号处于非充电状态时,下拉所述下拉点以及所述第一输出端的电位;
下拉控制模块,分别与所述上拉控制模块、所述上拉模块连接,用于在所述下拉点的电位处于低电位时,下拉所述下拉点以及所述第一输出端的电位;
第二下拉模块,包括第一薄膜晶体管、第二薄膜晶体管,所述第二下拉模块与所述第一低频时钟信号输入端、所述下拉控制模块连接,并与所述上拉控制模块、所述上拉模块共同连接于所述下拉点;用于使所述下拉点下拉后的电位和所述第一输出端下拉后的电位等于预设电压。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610415545.8A CN105957480B (zh) | 2016-06-13 | 2016-06-13 | 栅极驱动电路及液晶显示装置 |
US15/302,170 US10049636B2 (en) | 2016-06-13 | 2016-06-30 | Gate drive circuit and liquid crystal display device |
PCT/CN2016/087802 WO2017215040A1 (zh) | 2016-06-13 | 2016-06-30 | 栅极驱动电路及液晶显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610415545.8A CN105957480B (zh) | 2016-06-13 | 2016-06-13 | 栅极驱动电路及液晶显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105957480A CN105957480A (zh) | 2016-09-21 |
CN105957480B true CN105957480B (zh) | 2018-09-28 |
Family
ID=56905407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610415545.8A Active CN105957480B (zh) | 2016-06-13 | 2016-06-13 | 栅极驱动电路及液晶显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10049636B2 (zh) |
CN (1) | CN105957480B (zh) |
WO (1) | WO2017215040A1 (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106448606A (zh) * | 2016-11-23 | 2017-02-22 | 深圳市华星光电技术有限公司 | 一种goa驱动电路 |
CN106409262A (zh) * | 2016-11-28 | 2017-02-15 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
CN107146589A (zh) * | 2017-07-04 | 2017-09-08 | 深圳市华星光电技术有限公司 | Goa电路及液晶显示装置 |
CN107154245B (zh) * | 2017-07-17 | 2019-06-25 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路及其驱动方法 |
US10699659B2 (en) * | 2017-09-27 | 2020-06-30 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Gate driver on array circuit and liquid crystal display with the same |
CN107705761B (zh) * | 2017-09-27 | 2019-07-23 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
US10490151B2 (en) | 2017-10-31 | 2019-11-26 | Wuhan China Star Optotelectronics Technology Co., Ltd. | Gate driving circuit |
CN107749281B (zh) * | 2017-10-31 | 2020-05-05 | 武汉华星光电技术有限公司 | 一种栅极驱动电路 |
US20190285930A1 (en) * | 2018-03-13 | 2019-09-19 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Gate driver on array (goa) unit, goa circuit, and liquid crystal display (lcd) panel |
US10810923B2 (en) * | 2018-07-18 | 2020-10-20 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | GOA circuit and display panel and display device including the same |
CN111145680B (zh) * | 2020-02-24 | 2021-07-27 | 苏州华星光电技术有限公司 | 驱动电路及显示面板 |
CN111261092B (zh) * | 2020-03-24 | 2021-07-06 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其驱动方法 |
CN113628596B (zh) * | 2021-07-23 | 2023-02-24 | 昆山龙腾光电股份有限公司 | 栅极驱动单元、栅极驱动电路及显示装置 |
CN113948049B (zh) * | 2021-09-28 | 2023-04-25 | 惠科股份有限公司 | 驱动电路、阵列基板及显示面板 |
CN114038385B (zh) * | 2021-11-30 | 2022-07-26 | 长沙惠科光电有限公司 | 栅极驱动器及显示装置 |
CN115862511B (zh) * | 2022-11-30 | 2024-04-12 | Tcl华星光电技术有限公司 | 栅极驱动电路及显示面板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103928005A (zh) * | 2014-01-27 | 2014-07-16 | 深圳市华星光电技术有限公司 | 用于共同驱动栅极和公共电极的goa单元、驱动电路及阵列 |
CN104835475A (zh) * | 2015-06-08 | 2015-08-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 |
CN104952409A (zh) * | 2015-07-07 | 2015-09-30 | 京东方科技集团股份有限公司 | 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置 |
CN105489189A (zh) * | 2016-02-01 | 2016-04-13 | 京东方科技集团股份有限公司 | 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100666447B1 (ko) * | 2004-03-17 | 2007-01-11 | 비오이 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 |
KR101512336B1 (ko) * | 2008-12-29 | 2015-04-15 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 구비한 표시 장치 |
TWI511459B (zh) * | 2012-10-11 | 2015-12-01 | Au Optronics Corp | 可防止漏電之閘極驅動電路 |
TWI473059B (zh) * | 2013-05-28 | 2015-02-11 | Au Optronics Corp | 移位暫存器電路 |
US20150102990A1 (en) * | 2013-10-12 | 2015-04-16 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Gate driving circuit, and array substrate and display panel thereof |
CN103745700B (zh) * | 2013-12-27 | 2015-10-07 | 深圳市华星光电技术有限公司 | 自修复型栅极驱动电路 |
US9501989B2 (en) * | 2014-04-29 | 2016-11-22 | Shenzhen China Star Optoelectronics Technology Co. | Gate driver for narrow bezel LCD |
-
2016
- 2016-06-13 CN CN201610415545.8A patent/CN105957480B/zh active Active
- 2016-06-30 WO PCT/CN2016/087802 patent/WO2017215040A1/zh active Application Filing
- 2016-06-30 US US15/302,170 patent/US10049636B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103928005A (zh) * | 2014-01-27 | 2014-07-16 | 深圳市华星光电技术有限公司 | 用于共同驱动栅极和公共电极的goa单元、驱动电路及阵列 |
CN104835475A (zh) * | 2015-06-08 | 2015-08-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 |
CN104952409A (zh) * | 2015-07-07 | 2015-09-30 | 京东方科技集团股份有限公司 | 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置 |
CN105489189A (zh) * | 2016-02-01 | 2016-04-13 | 京东方科技集团股份有限公司 | 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180061349A1 (en) | 2018-03-01 |
WO2017215040A1 (zh) | 2017-12-21 |
CN105957480A (zh) | 2016-09-21 |
US10049636B2 (en) | 2018-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105957480B (zh) | 栅极驱动电路及液晶显示装置 | |
CN106205528B (zh) | 一种goa电路及液晶显示面板 | |
CN102270509B (zh) | 移位寄存器电路 | |
CN106448592B (zh) | Goa驱动电路及液晶显示装置 | |
CN104882107B (zh) | 栅极驱动电路 | |
CN106571123B (zh) | Goa驱动电路及液晶显示装置 | |
US10957270B1 (en) | GOA circuit and liquid crystal display device having the same | |
CN106448590B (zh) | 一种液晶显示面板的goa电路及显示装置 | |
CN109448624A (zh) | Goa电路及显示面板 | |
CN105489180A (zh) | Goa电路 | |
CN108962171B (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
CN103680451A (zh) | 用于液晶显示的goa电路及显示装置 | |
CN106297715B (zh) | 一种三阶驱动的goa电路及液晶显示器 | |
CN107221299B (zh) | 一种goa电路及液晶显示器 | |
CN108535924B (zh) | 液晶显示装置及其驱动方法 | |
CN107358931B (zh) | Goa电路 | |
CN106297719A (zh) | Goa驱动电路及液晶显示装置 | |
CN104517575A (zh) | 移位寄存器及级传栅极驱动电路 | |
CN101976581B (zh) | 移位寄存器电路 | |
CN107039016B (zh) | Goa驱动电路及液晶显示器 | |
CN106297698A (zh) | 一种栅极驱动电路及液晶显示面板 | |
CN110827776B (zh) | Goa器件及栅极驱动电路 | |
CN102956214A (zh) | 一种公共电极驱动单元、液晶显示面板和液晶显示装置 | |
CN108172181A (zh) | 一种goa电路及液晶显示面板 | |
CN104008738A (zh) | 显示面板与栅极驱动器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |