CN105161525A - 一种栅介质层的制备方法 - Google Patents

一种栅介质层的制备方法 Download PDF

Info

Publication number
CN105161525A
CN105161525A CN201510460277.7A CN201510460277A CN105161525A CN 105161525 A CN105161525 A CN 105161525A CN 201510460277 A CN201510460277 A CN 201510460277A CN 105161525 A CN105161525 A CN 105161525A
Authority
CN
China
Prior art keywords
dielectric layer
gate
gate dielectric
preparation
oxidation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510460277.7A
Other languages
English (en)
Other versions
CN105161525B (zh
Inventor
张红伟
温振平
李润领
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huali Microelectronics Corp
Original Assignee
Shanghai Huali Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huali Microelectronics Corp filed Critical Shanghai Huali Microelectronics Corp
Priority to CN201510460277.7A priority Critical patent/CN105161525B/zh
Publication of CN105161525A publication Critical patent/CN105161525A/zh
Application granted granted Critical
Publication of CN105161525B publication Critical patent/CN105161525B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02329Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen
    • H01L21/02332Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen into an oxide layer, e.g. changing SiO to SiON
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Formation Of Insulating Films (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

一种栅介质层的制备方法,该方法包括对已完成清洗的基底执行热氧化操作和实时高温氮化热处理操作,以形成具有稳定和均匀目标厚度的SiO2栅氧化膜;通过等离子体氮化工艺对SiO2栅氧化膜进行氮的注入,使SiO2中的部分氧原子由氮原子取代形成Si-N键;以及采用高温退火工艺稳定N掺杂及修复介质中的等离子体损伤,以形成具有改善后的栅氧化膜界面态的SiO2栅氧化膜。因此,本发明通过对基底同时执行热氧化操作和实时高温氮化热处理操作来及时有效的改善栅氧化膜的界面态,实验结果表明,采用本发明所提供的方法能有效地减少栅氧化膜的界面态总电荷一个数量级或以上,并能有效地消除栅氧损伤缺陷。

Description

一种栅介质层的制备方法
技术领域
本发明涉及半导体集成电路制造技术领域,尤其涉及一种用于半导体MOS器件的制造工艺;更具体地说,涉及一种用于半导体MOS器件的制造工艺。
背景技术
随着半导体器件的尺寸持续缩小,应用于高性能逻辑器件的栅氧化层厚度被要求小于2nm,这导致了诸如界面陷阱电荷、栅介质隧穿漏电流以及可靠性等一系列的问题。这些问题在某种程度上被认为与薄膜中存在的未完全氧化的Si原子或与Si-SiO2界面处存在的界面态陷阱有关。
关于界面态的产生目前主要有两种合理的机制来解释:
①、基于氢键模型的机制:这种机制认为Si-SiO2界面附近的含氢键结构体由于捕获入射载流子的动能而发生氢原子的脱离,使原有的Si-H和Si-O-H键断裂,造成悬挂键的产生,并由此导致了界面态;
②、基于断键模型的机制:这种机制认为Si-SiO2界面附近的Si-Si键和由于结构不规则而存在内应力的Si-O键受到外来载流子的冲击而断裂,从而导致界面态产生。
此外,SiO2与Si之间有一个SiOx的过渡层,该过渡层内有固定的正电荷,一般认为这里的正电荷与过渡层内过剩的硅原子有关。在过渡层内硅原子从晶格中脱离出来,但尚未完全与氧反应,通常在氧化出炉前采用高温氮气或氩气退火来降低此固定电荷。
近年来,一种称为原位水汽生长(ISSG)的新式氧化工艺逐步发展并在实际生产中得到了应用。这种工艺的原理是:在放置了硅(Si)片的反应腔体内通入初始反应气体(掺入少量H2的O2),通过辐射式快速升温技术使Si片升温至800℃-1100℃。它反应所需的氧化气体是由H2和O2直接在Si片表面发生反应而生成的。在高温氛围下,Si片表面会发生类似于爆轰的化学反应,部分主要反应式如下:
H2+O2→2OH
H2+OH→H2O+H
O2+H→OH+O*
H2+O*→OH+H
根据以上反应式,反应中产生大量具有氧化性的气相活性自由基,这些自由基包括活性氧原子(O*)原子氧、水分子(H2O)以及OH基团等;随后,这些自由基参与了Si片的氧化过程。由于O*具有极强的氧化作用,使最终得到的氧化薄膜体内缺陷减少,Si-SiO2界面充分氧化,从而有效提高了薄膜的电学特性。由于ISSG工艺具有以上电学优点,目前它已被广泛应用于先进半导体器件栅介质膜的制作中。
请参阅图1,图1所示为现有技术中被半导体业界广泛接受的栅氧化膜(SION)的制备工艺主要由三步组成:
步骤S1′:采用原位水蒸汽氧化方法(In-SituSteamGeneration,简称ISSG)在完成清洗步骤的晶圆上生长SiO2介质层;
步骤S2′:采用氮气等离子体(DecoupledPlasmaNitridation,简称DPN)向SiO2介质中掺杂氮;
步骤S3′:采用高温退火工艺(PostNitridationAnneal简称PNA)稳定N掺杂及修复介质中的等离子体损伤,以形成已改善栅氧化膜界面态的栅氧化膜。
在上述制备工艺中,主要通过PNA的高温退火工艺来修复ISSG热氧化方法生长SiO2介质层过程中产生的Si-H键和S-O-H键以及Si-SiO2界面附近发生的断裂键。
然而,当半导体技术进入45纳米时代以来,上述传统的改善栅氧化膜界面态的方法遇到了前所未有的挑战,即成膜后的热氧化处理工艺无法及时有效的改善栅氧化膜的界面态。因此,在45nm及其以下技术节点CMOS工艺的栅氧化层的制备过程中,有效的改善栅氧化膜的界面态是目前业界急需解决的问题。
发明内容
本发明的目的在于提供一种栅介质层的制备方法,该方法实时改善栅氧化膜界面态的方法,通过对基底同时执行热氧化操作和实时高温氮化热处理操作来及时有效的改善栅氧化膜的界面态。
为实现上述目的,本发明的技术方案如下:一种栅介质层的制备方法,所述方法包含下列步骤;
步骤S1:对已完成清洗的基底执行热氧化操作和实时高温氮化热处理操作,以形成具有稳定和均匀目标厚度的SiO2栅氧化膜;
步骤S2:通过等离子体氮化工艺对所述SiO2栅氧化膜进行氮的注入,使SiO2中的部分氧原子由氮原子取代形成Si-N键,从而将所述SiO2栅氧化层调整为具有一定氮浓度的SiON栅氧化膜;
步骤S3:采用高温退火工艺稳定N掺杂及修复介质中的等离子体损伤,以形成具有改善后的栅氧化膜界面态的SiO2栅氧化膜。
优选地,所述步骤S1中的热氧化操作和实时高温氮化热处理操作在RTP快速热处理工艺或Furnace垂直炉管工艺中依次进行;或者,所述热氧化操作在RTP快速热处理工艺完成,所述实时高温氮化热处理操作在Furnace垂直炉管工艺中进行;再或者,所述实时高温氮化热处理操作在RTP快速热处理工艺完成,所述热氧化操作在Furnace垂直炉管工艺中进行。
优选地,所述快速热处理工艺包括ISSG原位水蒸汽氧化步骤和/或RTO快速热氧化步骤。
优选地,所述步骤S1中的实时高温氮化热处理操作的温度范围为1000℃-1100℃,反应时间范围为5-120sec。
优选地,所述ISSG原位水蒸汽氧化步骤包括N2OISSG原位水蒸汽氧化步骤,其反应气体为N2O和H2,和/或O2ISSG原位水蒸汽氧化步骤,其反应气体为O2和H2
优选地,所述步骤S1中的高温氮化处理中的惰性气体为N2或Ar中的一种,其流量为5-50slm。
优选地,所述步骤S1中的高温氮化处理中的氧化性气体为O2或N2O或NO,其流量为0.1-20slm。
优选地,所述步骤S2中SiON栅氧化层的等离子体氮化工艺包括DPN去耦等离子体氮化,RPN远程等离子体氮化和/或垂直扩散设备的NO、N2O或NH3的氮化处理工艺。
优选地,所述步骤S3中的高温退火工艺的温度范围为1000℃-1100℃,反应时间范围为5-120sec。
优选地,所述在所述步骤S3中的高温退火工艺的气体包含N2或者O2或者N2与O2的混合气体。
从上述技术方案可以看出,本发明提出一种栅介质层的制备方法,其在热氧化形成SiO2栅氧化膜后引入实时高温氮化热处理工艺,以减少Si-SiO2界面产生Si-H键和S-O-H键的数量,促进氧化膜内部结构的应力释放以减少界面附近发生断裂键的可能,同时,引入适量的氧化性气体以消除纯氮化处理对栅介质层造成的损伤缺陷。实验结果表明,采用本发明所提供的方法能有效地减少栅氧化膜的界面态总电荷一个数量级或以上,并能有效地消除栅氧损伤缺陷。
附图说明
图1所示为现有技术中半导体业界广泛接受的SiON栅氧化膜的制备工艺流程示意图
图2为本发明栅介质层的制备方法的流程示意图
图3为本发明一种栅介质层的制备方法的对应过程示意图
具体实施方式
下面结合附图,对本发明的具体实施方式作进一步的详细说明。
需要说明的是,本发明提出的技术方案关键点在于提供一种新的栅介质层的制备方法,该方法在45nm及其以下技术节点CMOS工艺的栅氧化层的制备过程中,实时有效的改善栅氧化膜的界面态,即通过对基底同时执行热氧化操作和实时高温氮化热处理操作来及时有效的改善栅氧化膜的界面态。为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
请参阅图2和图3,图2为本发明栅介质层的制备方法的流程示意图;图3为本发明一种栅介质层的制备方法的对应过程示意图。
如图3所示,本实施例中的栅介质层的制备方法,具体可以包括如下步骤:
步骤S1:对已完成清洗的基底执行热氧化操作和实时高温氮化热处理操作,以形成具有稳定和均匀目标厚度的SiO2栅氧化膜。
具体地,在本发明的实施例中,在基底执行热氧化操作(即热氧化)形成SiO2栅氧化膜后,又引入了实时高温氮化热处理工艺,以减少Si-SiO2界面产生Si-H键和S-O-H键的数量,促进氧化膜内部结构的应力释放以减少界面附近发生断裂键的可能,同时引入适量的氧化性气体以消除纯氮化处理对栅介质层造成的损伤缺陷。
并且,步骤S1中的热氧化操作和实时高温氮化热处理操作可以在以下四种处理工艺中完成:
①、热氧化操作和实时高温氮化热处理操作在一个RTP快速热处理工艺中依次完成;
②、热氧化操作和实时高温氮化热处理操作在一个Furnace垂直炉管工艺中依次进行;
③、或者,热氧化操作在RTP快速热处理工艺(RapidThermalProcess)完成,实时高温氮化热处理操作在Furnace垂直炉管工艺中进行;
④、再或者,实时高温氮化热处理操作在RTP快速热处理工艺完成,所述热氧化操作在Furnace垂直炉管工艺中进行。
在本发明的一些实施例中,RTP快速热处理工艺包括ISSG(In-SituSteamGeneration)原位水蒸汽氧化步骤和/或RTO(RapidThermalOxidation)快速热氧化步骤。也就是说,上述四种实现方式中,只要采用RTP快速热处理工艺的,均可以用ISSG(In-SituSteamGeneration)原位水蒸汽氧化步骤依次完成热氧化操作和实时高温氮化热处理操作;也可以用RTO(RapidThermalOxidation)快速热氧化步骤依次完成热氧化操作和实时高温氮化热处理操作;也可以用ISSG(In-SituSteamGeneration)原位水蒸汽氧化步骤完成热氧化操作,用RTO(RapidThermalOxidation)快速热氧化步骤完成实时高温氮化热处理操作;反之,也可以用RTO(RapidThermalOxidation)快速热氧化步骤完成热氧化操作,用ISSG(In-SituSteamGeneration)原位水蒸汽氧化步骤完成实时高温氮化热处理操作。
进一步地,ISSG原位水蒸汽氧化步骤包括N2OISSG原位水蒸汽氧化步骤,其反应气体为N2O和H2,和/或O2ISSG原位水蒸汽氧化步骤,其反应气体为O2和H2
较佳地,步骤S1中的实时高温氮化热处理操作的温度范围可以为1000℃-1100℃,反应时间范围为5-120sec。步骤S1中的高温氮化处理中的惰性气体为N2或Ar中的一种,其流量为5-50slm。步骤S1中的高温氮化处理中的氧化性气体为O2或N2O或NO,其流量为0.1-20slm。
上述步骤S1完成后,就可以对所生成的SiO2栅氧化膜进行进一步的处理,即执行不走S2和步骤S3。
步骤S2:通过等离子体氮化工艺对SiO2栅氧化膜进行氮的注入,使SiO2中的部分氧原子由氮原子取代形成Si-N键,从而将该SiO2栅氧化层调整为具有一定氮浓度的SiON栅氧化膜。需要说明的是,该步骤可以采用与现有技术相同的工艺,在此不再赘述。
并且,在本发明的实施例中,步骤S2中SiON栅氧化层的等离子体氮化工艺也可以包括DPN(DecoupledPlasmaNitridation)去耦等离子体氮化,RPN(RemotePlasmaNitridation)远程等离子体氮化和/或垂直扩散设备的NO、N2O或NH3等的氮化处理工艺。
步骤S3:采用高温退火工艺稳定N掺杂及修复介质中的等离子体损伤,以形成具有改善后的栅氧化膜界面态的SiO2栅氧化膜。较佳地,步骤S3中的高温退火工艺的温度范围可以为1000℃-1100℃,反应时间范围为5-120sec。所述在所述步骤S3中的高温退火工艺的气体包含N2或者O2或者N2与O2的混合气体。
综上所述,本发明通过在热氧化形成SiO2栅氧化膜后引入实时高温氮化热处理工艺,以减少Si-SiO2界面产生Si-H键和S-O-H键的数量,促进氧化膜内部结构的应力释放以减少界面附近发生断裂键的可能,同时引入适量的氧化性气体以消除纯氮化处理对栅介质层造成的损伤缺陷;以及,也通过PNA的高温退火工艺来修复ISSG热氧化方法生长SiO2介质层过程中产生的Si-H键和S-O-H键以及Si-SiO2界面附近发生的断裂键。
实验结果表明,采用本发明所提供的方法能有效地减少栅氧化膜的界面态总电荷一个数量级以上,并能有效地消除栅氧损伤的缺陷。
以上所述的仅为本发明的优选实施例,所述实施例并非用以限制本发明的专利保护范围,因此凡是运用本发明的说明书及附图内容所作的等同结构变化,同理均应包含在本发明的保护范围内。

Claims (10)

1.一种栅介质层的制备方法,其特征在于,所述方法包含下列步骤;
步骤S1:对已完成清洗的基底执行热氧化操作和实时高温氮化热处理操作,以形成具有稳定和均匀目标厚度的SiO2栅氧化膜;
步骤S2:通过等离子体氮化工艺对所述SiO2栅氧化膜进行氮的注入,使SiO2中的部分氧原子由氮原子取代形成Si-N键,从而将所述SiO2栅氧化层调整为具有一定氮浓度的SiON栅氧化膜;
步骤S3:采用高温退火工艺稳定N掺杂及修复介质中的等离子体损伤,以形成具有改善后的栅氧化膜界面态的SiO2栅氧化膜。
2.根据权利要求1中所述栅介质层的制备方法,其特征在于,所述步骤S1中的热氧化操作和实时高温氮化热处理操作在RTP快速热处理工艺或Furnace垂直炉管工艺中依次进行;或者,所述热氧化操作在RTP快速热处理工艺完成,所述实时高温氮化热处理操作在Furnace垂直炉管工艺中进行;再或者,所述实时高温氮化热处理操作在RTP快速热处理工艺完成,所述热氧化操作在Furnace垂直炉管工艺中进行。
3.根据权利要求2中所述栅介质层的制备方法,其特征在于,所述快速热处理工艺包括ISSG原位水蒸汽氧化步骤和/或RTO快速热氧化步骤。
4.根据权利要求1中所述栅介质层的制备方法,其特征在于,所述步骤S1中的实时高温氮化热处理操作的温度范围为1000℃-1100℃,反应时间范围为5-120sec。
5.根据权利要求1中所述栅介质层的制备方法,其特征在于,所述ISSG原位水蒸汽氧化步骤包括N2OISSG原位水蒸汽氧化步骤,其反应气体为N2O和H2,和/或O2ISSG原位水蒸汽氧化步骤,其反应气体为O2和H2
6.根据权利要求1中所述栅介质层的制备方法,其特征在于,所述步骤S1中的高温氮化处理中的惰性气体为N2或Ar中的一种,其流量为5-50slm。
7.根据权利要求1中所述栅介质层的制备方法,其特征在于,所述步骤S1中的高温氮化处理中的氧化性气体为O2或N2O或NO,其流量为0.1-20slm。
8.根据权利要求5中所述栅介质层的制备方法,其特征在于,所述步骤S2中SiON栅氧化层的等离子体氮化工艺包括DPN去耦等离子体氮化,RPN远程等离子体氮化和/或垂直扩散设备的NO、N2O或NH3的氮化处理工艺。
9.根据权利要求1中所述栅介质层的制备方法,其特征在于,所述步骤S3中的高温退火工艺的温度范围为1000℃-1100℃,反应时间范围为5-120sec。
10.根据权利要求2中所述栅介质层的制备方法,其特征在于,所述在所述步骤S3中的高温退火工艺的气体包含N2或者O2或者N2与O2的混合气体。
CN201510460277.7A 2015-07-30 2015-07-30 一种栅介质层的制备方法 Active CN105161525B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510460277.7A CN105161525B (zh) 2015-07-30 2015-07-30 一种栅介质层的制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510460277.7A CN105161525B (zh) 2015-07-30 2015-07-30 一种栅介质层的制备方法

Publications (2)

Publication Number Publication Date
CN105161525A true CN105161525A (zh) 2015-12-16
CN105161525B CN105161525B (zh) 2018-12-18

Family

ID=54802339

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510460277.7A Active CN105161525B (zh) 2015-07-30 2015-07-30 一种栅介质层的制备方法

Country Status (1)

Country Link
CN (1) CN105161525B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108074803A (zh) * 2016-11-18 2018-05-25 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN108598168A (zh) * 2018-05-03 2018-09-28 深圳吉华微特电子有限公司 抗总剂量辐射的功率场效应晶体管及其制造方法
CN109545848A (zh) * 2018-12-05 2019-03-29 上海华力集成电路制造有限公司 Cmos晶体管及其制造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030190780A1 (en) * 1999-01-06 2003-10-09 International Business Machines Corporation Oxynitride gate dielectric and method of forming
CN101393861A (zh) * 2007-09-20 2009-03-25 中芯国际集成电路制造(上海)有限公司 栅介质层的形成方法
CN103972071A (zh) * 2014-04-22 2014-08-06 上海华力微电子有限公司 含氮栅极氧化层的制作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030190780A1 (en) * 1999-01-06 2003-10-09 International Business Machines Corporation Oxynitride gate dielectric and method of forming
CN101393861A (zh) * 2007-09-20 2009-03-25 中芯国际集成电路制造(上海)有限公司 栅介质层的形成方法
CN103972071A (zh) * 2014-04-22 2014-08-06 上海华力微电子有限公司 含氮栅极氧化层的制作方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108074803A (zh) * 2016-11-18 2018-05-25 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN108598168A (zh) * 2018-05-03 2018-09-28 深圳吉华微特电子有限公司 抗总剂量辐射的功率场效应晶体管及其制造方法
CN109545848A (zh) * 2018-12-05 2019-03-29 上海华力集成电路制造有限公司 Cmos晶体管及其制造方法

Also Published As

Publication number Publication date
CN105161525B (zh) 2018-12-18

Similar Documents

Publication Publication Date Title
CA2243170A1 (en) Semiconductor devices, and methods for same
CN102486999A (zh) 栅极氧化层的形成方法
CN105161525A (zh) 一种栅介质层的制备方法
KR100482372B1 (ko) 반도체 소자의 게이트 산화막 형성방법
CN105244326B (zh) 一种功率器件的钝化层结构及其制造方法
CN103972070A (zh) 栅氧化层的制造方法
CN103903986A (zh) 栅介质层的制作方法
CN103855035A (zh) 一种制备栅介质层的设备
CN100369220C (zh) 半导体装置的制造方法
CN103972071A (zh) 含氮栅极氧化层的制作方法
CN103943479A (zh) 栅氧化层的制备方法
CN107527803B (zh) SiC器件栅介质层及SiC器件结构的制备方法
CN103378003A (zh) 一种应力记忆技术的cmos器件制作方法
CN104347370B (zh) 提高pmos器件栅极的负偏压温度稳定性方法
KR100715860B1 (ko) Mosfet 반도체 소자용 고압수소열처리 방법
CN103943480A (zh) 栅氧化层的制备方法
CN102569090A (zh) Nmos晶体管的形成方法
CN103887162A (zh) 一种高介电SiON栅介质的制备方法
CN103871955A (zh) 一种栅介质等效氧化层厚度控制方法
TWI434348B (zh) 閘介電層的製作方法
CN110634803B (zh) Cmos器件中栅介质层界面态缺陷修复的方法及栅介质层
CN104810263B (zh) 栅氧化层的制造方法
CN104201109B (zh) 一种用于制备等离子氮化栅极介质层的方法
CN102881590B (zh) 修补层形成方法及金属氧化物半导体晶体管结构
CN103456616A (zh) 制备栅氧层的工艺

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant