CN104766575A - 一种goa电路及液晶显示器 - Google Patents

一种goa电路及液晶显示器 Download PDF

Info

Publication number
CN104766575A
CN104766575A CN201510160697.3A CN201510160697A CN104766575A CN 104766575 A CN104766575 A CN 104766575A CN 201510160697 A CN201510160697 A CN 201510160697A CN 104766575 A CN104766575 A CN 104766575A
Authority
CN
China
Prior art keywords
level
transistor
circuit
source electrode
drain electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510160697.3A
Other languages
English (en)
Other versions
CN104766575B (zh
Inventor
肖军城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201510160697.3A priority Critical patent/CN104766575B/zh
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to PCT/CN2015/077999 priority patent/WO2016161679A1/zh
Priority to US14/761,102 priority patent/US9558704B2/en
Priority to JP2017551664A priority patent/JP6518785B2/ja
Priority to RU2017134463A priority patent/RU2669520C1/ru
Priority to KR1020177023828A priority patent/KR102019577B1/ko
Priority to GB1708785.9A priority patent/GB2548274B/en
Priority to DE112015005415.4T priority patent/DE112015005415T5/de
Publication of CN104766575A publication Critical patent/CN104766575A/zh
Application granted granted Critical
Publication of CN104766575B publication Critical patent/CN104766575B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Abstract

本发明公开了一种GOA电路及液晶显示器,该GOA电路包括多个GOA单元,每个GOA单元依次对显示区域的第N级水平扫描线G(N)及第N+1级水平扫描线G(N+1)充电;GOA单元包括N级上拉控制电路、N+1级上拉控制电路、N级上拉电路、N+1级上拉电路、N级下拉电路、N+1级下拉电路及下拉维持电路;下拉维持电路在第N级水平扫描线G(N)充电后维持第N级栅极信号点Q(N)及第N级水平扫描线G(N)的电位至低电位,在第N+1级水平扫描线G(N+1)充电后维持第N+1级栅极信号点Q(N+1)及第N级水平扫描线G(N+1)的电位至低电位。通过上述方式,本发明能够使两级GOA单元共用同一个下拉维持电路,降低功耗。

Description

一种GOA电路及液晶显示器
技术领域
本发明涉及液晶显示领域,特别是涉及一种GOA电路及液晶显示器。
背景技术
Gate Driver On Array,简称GOA,也就是利用现有薄膜晶体管液晶显示器Array制程,将Gate行扫描驱动信号电路制作在Array基板上,实现对Gate逐行扫描的驱动方式的一项技术。
现有的GOA电路主要由上拉电路(Pull-up part),上拉控制电路(Pull-up control part),下传电路(Transfer Part,下拉电路(Key Pull-downPart),下拉维持电路(Pull-down Holding Part),以及负责电位抬升的电容(Boost Part)组成。上拉电路主要负责将输入的时钟讯号(Clock)输出至Gate端,作为显示装置的驱动讯号;上拉控制电路负责控制上拉电路的打开,一般是由上级GOA电路传递来的讯号作用;下拉电路负责在Gate输出完后的第一时间将Gate拉低为低电位,即关闭Gate讯号;下拉保持电路则负责将Gate输出讯号和上拉电路的Gate讯号(通常称为Q点)保持在关闭状态(即设定的负电位),通常有两个下拉维持电路交替作用;电容(Boost Part)则负责Q点电位的二次抬升,这样确保上拉电路的G(N)正常输出。
但是这样的设计由于每级都包括一下拉维持电路,并由两部分交替作用,功耗较大,不利于环保。
发明内容
本发明主要解决的技术问题是提供一种GOA电路及液晶显示器,能够降低液晶显示器中GOA电路的功耗。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种GOA电路,GOA电路包括多个GOA单元,每个GOA单元依次对显示区域的第N级水平扫描线G(N)及第N+1级水平扫描线G(N+1)充电,GOA单元包括N级上拉控制电路、N+1级上拉控制电路、N级上拉电路、N+1级上拉电路、N级下拉电路、N+1级下拉电路及下拉维持电路;其中,N级上拉电路及下拉维持电路分别与第N级栅极信号点Q(N)和第N级水平扫描线G(N)连接,N级上拉控制电路、N级下拉电路与第N级栅极信号点Q(N)连接;N+1级上拉电路及下拉维持电路分别与第N+1级栅极信号点Q(N+1)和第N+1级水平扫描线G(N+1)连接,N+1级上拉控制电路、N+1级下拉电路与第N+1级栅极信号点Q(N+1)连接;下拉维持电路在第N级水平扫描线G(N)充电后维持第N级栅极信号点Q(N)及第N级水平扫描线G(N)的电位至低电位,在第N+1级水平扫描线G(N+1)充电后维持第N+1级栅极信号点Q(N+1)及第N级水平扫描线G(N+1)的电位至低电位。
其中,下拉维持电路包括:第一晶体管T1,其栅极和漏极连接第一时钟信号LC1;第二晶体管T2,其栅极连接第一晶体管T1的源极,漏极连接第一时钟信号LC1,源极连接第一公共点K(N);第三晶体管T3,其栅极连接第二时钟信号LC2,漏极连接第一时钟信号LC1,源极连接第一公共点K(N);第四晶体管T4,其栅极和漏极连接第一公共点K(N);第五晶体管T5,其栅极连接第N级栅极信号点Q(N),漏极连接第一晶体管T1的源极和第四晶体管T4的源极,源极连接第一直流低电压VSS1;第六晶体管T6,其栅极连接第N+1级栅极信号点Q(N+1),漏极连接第一晶体管T1的源极,源极连接第一直流低电压VSS1;第七晶体管T7,其栅极连接第一公共点K(N),漏极连接第N+1级栅极信号点Q(N+1),源极连接第一直流低电压VSS1;第八晶体管T8,其栅极连接第一公共点K(N),漏极连接第N+1级水平扫描线G(N+1),源极连接第一直流低电压VSS1;第九晶体管T9,其栅极连接第二公共点P(N),漏极连接第N+1级栅极信号点Q(N+1),源极连接第一直流低电压VSS1;第十晶体管T10,其栅极连接第二公共点P(N),漏极连接第N+1级水平扫描线G(N+1),源极连接第一直流低电压VSS1;第十一晶体管T11,其栅极和漏极连接第二时钟信号LC2;第十二晶体管T12,其栅极连接第十一晶体管T11的源极,漏极连接第二时钟信号LC2,源极连接第二公共点P(N);第十三晶体管T13,其栅极连接第一时钟信号LC1,漏极连接第二时钟信号LC2,源极连接第二公共点P(N);第十四晶体管T14,其栅极和漏极连接第二公共点P(N);第十五晶体管T15,其栅极连接第N级栅极信号点Q(N),漏极连接第十一晶体管(T11)的源极和第十四晶体管T14的源极,源极连接第一直流低电压VSS1;第十六晶体管T16,其栅极连接第N+1级栅极信号点Q(N+1),漏极连接第十一晶体管T11的源极,源极连接第一直流低电压VSS1;第十七晶体管T17,其栅极连接第二公共点P(N),漏极连接第N级栅极信号点Q(N),源极连接第一直流低电压VSS1;第十八晶体管T18,其栅极连接第二公共点P(N),漏极连接第N级水平扫描线G(N),源极连接第一直流低电压VSS1;第十九晶体管T19,其栅极连接第一公共点(K(N)),漏极连接第N级栅极信号点Q(N),源极连接第一直流低电压VSS1;第二十晶体管T20,其栅极连接第一公共点K(N),漏极连接第N级水平扫描线G(N),源极连接第一直流低电压VSS1。
其中,下拉维持电路还包括:第二十二晶体管T22,其栅极连接第N+1级栅极信号点Q(N+1),漏极和源极分别连接第一公共点K(N)和第二公共点P(N)。
其中,GOA单元还包括第N级下传电路及第N+1级下传电路;第N级下传电路连接第N级栅极信号点Q(N),用于给第N+1级下传控制电路提供N级下传信号ST(N);第N+1级下传电路连接第N+1级栅极信号点Q(N+1),用于给下级GOA单元的第N+2级下传控制电路提供N+1级下传信号ST(N+1)。
其中,下拉维持电路还包括:第二十三晶体管T23,其栅极连接第N+1级水平扫描线G(N+1),漏极连接第一公共点K(N),源极连接第一直流低电压VSS1;第二十四晶体管T24,其栅极连接第N级水平扫描线G(N),漏极连接第二公共点P(N),源极连接第一直流低电压VSS1。
其中,第二十三晶体管T23的栅极连接N+1级下传信号ST(N+1);第二十四晶体管T24的栅极连接N级下传信号ST(N)。
其中,第七晶体管T7的源极、第九晶体管T9的源极、第十七晶体管T17的源极及第十九晶体管T19的源极连接第二直流低电压VSS2。
其中,下拉维持电路还包括:第二十五晶体管T25,其栅极连接第一公共点K(N),漏极连接N+1级下传信号ST(N+1),源极连接第二直流低电压VSS2;第二十六晶体管T26,其栅极连接第二公共点P(N),漏极连接N+1级下传信号ST(N+1),源极连接第二直流低电压VSS2;第二十七晶体管T27,其栅极连接第二公共点P(N),漏极连接N级下传信号ST(N),源极连接第二直流低电压VSS2;第二十八晶体管T28,其栅极连接第一公共点K(N),漏极连接N级下传信号ST(N),源极连接第二直流低电压VSS2。
其中,GOA单元还包括重置电路;重置电路连接第N级栅极信号点Q(N)、第N+1级栅极信号点Q(N+1)及第一直流低电压VSS1,用于在接收到重置信号后下拉第N级栅极信号点Q(N)及第N+1级栅极信号点Q(N+1)的电位至低电位。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示器,该液晶显示器包括如上的GOA电路。
本发明的有益效果是:区别于现有技术的情况,本发明通过将相邻的两级GOA单元进行耦合,使两级GOA单元共用同一个下拉维持电路,该下拉维持电路在第一级GOA电路充电完后维持第一级GOA电路至低电位,在第二级GOA电路充电完后维持第二级GOA电路至低电位。采用这样的方式,能够减少整个显示器中一半的下拉维持电路的耗电量,从而降低能耗。
附图说明
图1是本发明一种GOA电路第一实施方式中各个GOA单元连接的结构示意图;
图2是本发明一种GOA电路第一实施方式中GOA单元的电路连接示意图;
图3是本发明一种GOA电路第二实施方式中GOA单元的具体电路连接示意图;
图4是本发明一种GOA电路第二实施方式中GOA单元的具体电路中各信号的波形示意图;
图5是本发明一种GOA电路第三实施方式中GOA单元的具体电路连接示意图;
图6是本发明一种GOA电路第四实施方式中GOA单元的具体电路连接示意图;
图7是本发明一种GOA电路第五实施方式中GOA单元的具体电路连接示意图;
图8是本发明一种GOA电路第六实施方式中GOA单元的具体电路连接示意图;
图9是本发明一种GOA电路第七实施方式中GOA单元的具体电路连接示意图;
图10是本发明一种GOA电路第七实施方式中GOA单元的具体电路中各信号的波形示意图。
具体实施方式
参阅图1,本发明一种GOA电路第一实施方式中各个GOA单元连接的结构示意图,该GOA电路包括多个GOA单元,每个GOA单元依次对显示区域的相邻两级水平扫描线充电。
下面以给第N级水平扫描线G(N)及第N+1级水平扫描线G(N+1)充电的GOA单元为例:
参阅图2,本发明一种GOA电路第一实施方式中一个GOA单元中的电路连接示意图,GOA单元包括N级上拉控制电路101、N+1级上拉控制电路102、N级上拉电路201、N+1级上拉电路202、N级下拉电路301、N+1级下拉电路302及下拉维持电路400。
其中,N级上拉电路201及下拉维持电路400分别与第N级栅极信号点Q(N)和第N级水平扫描线G(N)连接,N级上拉控制电路101、N级下拉电路301与第N级栅极信号点Q(N连接。
N+1级上拉电路202及下拉维持400电路分别与第N+1级栅极信号点Q(N+1)和第N+1级水平扫描线G(N+1)连接,N+1级上拉控制电路102、N+1级下拉电路302与第N+1级栅极信号点Q(N+1)连接。
下拉维持电路400在第N级水平扫描线G(N)充电后维持第N级栅极信号点Q(N)及第N级水平扫描线G(N)的电位至低电位,在第N+1级水平扫描线G(N+1)充电后维持第N+1级栅极信号点Q(N+1)及第N级水平扫描线G(N+1)的电位至低电位。
具体地,N级上拉控制电路101在接收上一级GOA单元的G(N-1)信号后抬高第N级栅极信号点Q(N)的电位值高电位并控制N级上拉电路201打开,接收N级时钟信号CK(N)从而对第N级水平扫描线G(N)充电,充电完成后,N级下拉电路301下拉第N级栅极信号点Q(N)的电位至低电位,同时关闭N级上拉电路201,下拉维持电路400下拉并维持第N级栅极信号点Q(N)和第N级水平扫描线G(N)的电位至低电位并维持低电位;
第N级水平扫描线G(N)输出的扫描信号G(N)又作为N+1级电路中N+1级上拉控制电路的输入信号,N+1级电路与N级电路的工作原理相同,仅仅是上拉控制电路和下拉电路的控制信号不同,在两级电路的工作期间,下拉维持模块400在第一时钟信号LC1和第二时钟信号LC2的控制下同时下拉两级电路的电位至低电位并维持低电位。
区别于现有技术,本实施方式通过将相邻的两级GOA单元进行耦合,使两级GOA单元共用同一个下拉维持电路,该下拉维持电路在第一级GOA电路充电完后维持第一级GOA电路至低电位,在第二级GOA电路充电完后维持第二级GOA电路至低电位。采用这样的方式,能够减少整个显示器中一半的下拉维持电路的耗电量,从而降低能耗。
参阅图3,本发明一种GOA电路第二实施方式中GOA单元的具体电路连接示意图,该GOA单元包括N级上拉控制电路101、N+1级上拉控制电路102、N级上拉电路201、N+1级上拉电路202、N级下拉电路301、N+1级下拉电路302及下拉维持电路400,其中下拉维持电路400包括:
第一晶体管T1,其栅极和漏极连接第一时钟信号LC1;
第二晶体管T2,其栅极连接第一晶体管T1的源极,漏极连接第一时钟信号LC1,源极连接第一公共点K(N);
第三晶体管T3,其栅极连接第二时钟信号LC2,漏极连接第一时钟信号LC1,源极连接第一公共点K(N);
第四晶体管T4,其栅极和漏极连接第一公共点K(N);
第五晶体管T5,其栅极连接第N级栅极信号点Q(N),漏极连接第一晶体管T1的源极和第四晶体管T4的源极,源极连接第一直流低电压VSS1;
第六晶体管T6,其栅极连接第N+1级栅极信号点Q(N+1),漏极连接第一晶体管T1的源极,源极连接第一直流低电压VSS1;
第七晶体管T7,其栅极连接第一公共点K(N),漏极连接第N+1级栅极信号点Q(N+1),源极连接第一直流低电压VSS1;
第八晶体管T8,其栅极连接第一公共点K(N),漏极连接第N+1级水平扫描线G(N+1),源极连接第一直流低电压VSS1;
第九晶体管T9,其栅极连接第二公共点P(N),漏极连接第N+1级栅极信号点Q(N+1),源极连接第一直流低电压VSS1;
第十晶体管T10,其栅极连接第二公共点P(N),漏极连接第N+1级水平扫描线G(N+1),源极连接第一直流低电压VSS1;
第十一晶体管T11,其栅极和漏极连接第二时钟信号LC2;
第十二晶体管T12,其栅极连接第十一晶体管T11的源极,漏极连接第二时钟信号LC2,源极连接第二公共点P(N);
第十三晶体管T13,其栅极连接第一时钟信号LC1,漏极连接第二时钟信号LC2,源极连接第二公共点P(N);
第十四晶体管T14,其栅极和漏极连接第二公共点P(N);
第十五晶体管T15,其栅极连接第N级栅极信号点Q(N),漏极连接第十一晶体管T11的源极和第十四晶体管T14的源极,源极连接第一直流低电压VSS1;
第十六晶体管T16,其栅极连接第N+1级栅极信号点Q(N+1),漏极连接第十一晶体管T11的源极,源极连接第一直流低电压VSS1;
第十七晶体管T17,其栅极连接第二公共点P(N),漏极连接第N级栅极信号点Q(N),源极连接第一直流低电压VSS1;
第十八晶体管T18,其栅极连接第二公共点(P(N)),漏极连接第N级水平扫描线G(N),源极连接第一直流低电压VSS1;
第十九晶体管T19,其栅极连接第一公共点K(N),漏极连接第N级栅极信号点Q(N),源极连接第一直流低电压VSS1;
第二十晶体管T20,其栅极连接第一公共点K(N),漏极连接第N级水平扫描线G(N),源极连接第一直流低电压VSS1。
同时参阅图4,本发明一种GOA电路第二实施方式中GOA单元的具体电路中各信号的波形示意图。
图4中用虚线将波形图划分为1-8个工作区间:
第1作用区间:G(N-1)为低电平,N级上拉控制电路101关闭,Q(N)点为低电平,N级上拉电路201关闭,由于LC1和LC2的作用,P(N)点为高电平,T12导通,维持G(N)为低电平,则N+1级上拉控制电路102关闭,Q(N+1)点为低电平,N+1级上拉电路202关闭,由于LC1和LC2的作用,P(N)点为高电平,T10导通,G(N+1)输出低电平;
第2作用区间:G(N-1)为高电平,N级上拉控制电路101开启,Q(N)点为高电平,N级上拉电路102开启,但由于CK(N)仍为低电平,因此G(N)仍然输出低电平,另外,由于Q(N)为高电平,导致T21、T5及T15导通,即P(N)和K(N)同时为低电平,G(N+1)继续保持低电平;
第3作用区间:G(N-1)为低电平,N级上拉控制电路101关闭,Q(N)点略微降低,其他关键点大致不变;
第4作用区间:由于N级上拉电路201中第一电容Cb1的自举作用,将Q(N)点的电位抬升到更高,N级上拉电路201依然开启,此时,N级时钟信号CK(N)变为高电位,G(N)充电;
由于G(N)变高,N+1级上拉控制电路102开启,Q(N+1)变为高电位,N+1级上拉电路202打开,但此时N+1级时钟信号为低,G(N+1)仍然为低;
第5作用区间:N级时钟信号CK(N)变为低电位,G(N)充电完毕,导致N+1级上拉控制电路102关闭,其他关键点大致不变;
第6作用区间:由于N+1级上拉电路202中第二电容Cb2的自举作用,将Q(N+1)点的电位抬升到更高,N+1级上拉电路202依然开启,此时,N+1级时钟信号CK(N+1)变为高电位,G(N+1)充电;
G(N+1)变为高电位,第一下拉电路301开启,下拉Q(N)的电压,T21、T5及T15关闭,但由于Q(N+1)作用,及LC1和LC2的变化,导致P(N)及K(N)仍然为低。
第7作用区间:N+1级时钟信号CK(N+1)变为低电位,G(N+1)充电完毕,其他关键点大致不变。
参阅图5,本发明一种GOA电路第三实施方式中GOA单元的具体电路连接示意图;
该GOA单元与上述第二实施方式的区别在于:
下拉维持电路400还包括:第二十二晶体管T22,其栅极连接第N+1级栅极信号点Q(N+1),漏极和源极分别连接第一公共点K(N)和第二公共点P(N)。
由于下拉维持电路400要同时下拉并维持两级电路,采用T22与T21共同作用保证两级电路的正常输出,使电路更加保险,更加稳定。
参阅图6,本发明一种GOA电路第四实施方式中GOA单元的具体电路连接示意图;
该GOA单元与上述第三实施方式的区别在于:
GOA单元还包括第N级下传电路501及第N+1级下传电路502;第N级下传电路501连接第N级栅极信号点Q(N),用于给第N+1级下传控制电路提供N级下传信号ST(N);第N+1级下传电路502连接第N+1级栅极信号点Q(N+1),用于给下级GOA单元的第N+2级下传控制电路提供N+1级下传信号ST(N+1)。
在该实施方式中,将N级上拉控制电路101和N+1级上拉控制电路102的控制信号分别更换为ST(N-1)及ST(N),即N级上拉控制电路101和N+1级上拉控制电路102中的TFT晶体管的栅极分别连接ST(N-1)及ST(N)。
本实施方式中,将下传信号独立开来,不与上拉电路共存,有利于优化电路性能,降低电路的损坏可能性。
参阅图7,本发明一种GOA电路第五实施方式中GOA单元的具体电路连接示意图;
该GOA单元与上述第四实施方式的区别在于:
下拉维持电路还包括:第二十三晶体管T23,其栅极连接第N+1级水平扫描线G(N+1),漏极连接第一公共点K(N),源极连接第一直流低电压VSS1;第二十四晶体管T24,其栅极连接第N级水平扫描线G(N),漏极连接第二公共点P(N),源极连接第一直流低电压VSS1。
本实施方式中新增加两个TFT晶体管,主要是为了增强在作用期间的对P(N)和K(N)的强化下拉,因为输出期间的下拉很重要,如果下拉不好,将会直接导致显示异常。
另外,可以将N级下拉电路的栅极信号改为ST(N+1),N+1级下拉电路的栅极信号改为ST(N+2),T23的栅极信号改为ST(N+1),T24的栅极信号改为ST(N),这样防止晶体管的漏电。
参阅图8,本发明一种GOA电路第六实施方式中GOA单元的具体电路连接示意图;
该GOA单元与上述第五实施方式的区别在于:
第七晶体管T7的源极、第九晶体管T9的源极、第十七晶体管T17的源极及第十九晶体管T19的源极连接第二直流低电压VSS2。
本实施方式另外引入了一条低电平信号VSS2,将Q(N)点拉至VSS2,这样可以将N级上拉电路201和N+1级上拉电路202在非作用期间关闭得更好,防止输出异常导致显示异常。
参阅图9,本发明一种GOA电路第七实施方式中GOA单元的具体电路连接示意图;
该GOA单元与上述第六实施方式的区别在于:
下拉维持电路还包括:
第二十五晶体管T25,其栅极连接第一公共点K(N),漏极连接N+1级下传信号ST(N+1),源极连接第二直流低电压VSS2;
第二十六晶体管T26,其栅极连接第二公共点P(N),漏极连接N+1级下传信号ST(N+1),源极连接第二直流低电压VSS2;
第二十七晶体管T27,其栅极连接第二公共点P(N),漏极连接N级下传信号ST(N),源极连接第二直流低电压VSS2;
第二十八晶体管T28,其栅极连接第一公共点K(N),漏极连接N级下传信号ST(N),源极连接第二直流低电压VSS2。
本实施方式中新增的4个TFT是对ST(N)及ST(N+1)的电位下拉,以改善栅极连接该两个信号时的漏电情况。
另外,可以将N级下拉电路的栅极信号改为ST(N+2),N+1级下拉电路的栅极信号改为ST(N+3),有利于Q(N)点形成较好的凸字波形。
同时参阅图10,本发明一种GOA电路第七实施方式中GOA单元的具体电路中各信号的波形示意图。
该波形图与图4类似,区别在于Q(N)和Q(N+1)的凸字波形更加的完整。
以上各个实施方式中的TFT均以NTFT为例,在实际操作中也可以替换为PTFT,其栅极的控制电位高低互换,电位的时序不发生改变。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种GOA电路,用于液晶显示,其特征在于,所述GOA电路包括多个GOA单元,每个所述GOA单元依次对显示区域的第N级水平扫描线(G(N))及第N+1级水平扫描线(G(N+1))充电,所述GOA单元包括N级上拉控制电路、N+1级上拉控制电路、N级上拉电路、N+1级上拉电路、N级下拉电路、N+1级下拉电路及下拉维持电路;
其中,所述N级上拉电路及下拉维持电路分别与第N级栅极信号点(Q(N))和所述第N级水平扫描线(G(N))连接,所述N级上拉控制电路、N级下拉电路与所述第N级栅极信号点(Q(N))连接;
所述N+1级上拉电路及下拉维持电路分别与第N+1级栅极信号点(Q(N+1))和所述第N+1级水平扫描线(G(N+1))连接,所述N+1级上拉控制电路、N+1级下拉电路与所述第N+1级栅极信号点(Q(N+1))连接;
所述下拉维持电路在所述第N级水平扫描线(G(N))充电后维持所述第N级栅极信号点(Q(N))及所述第N级水平扫描线(G(N))的电位至低电位,在所述第N+1级水平扫描线(G(N+1))充电后维持所述第N+1级栅极信号点(Q(N+1))及所述第N级水平扫描线(G(N+1))的电位至低电位。
2.根据权利要求1所述的GOA电路,其特征在于,所述下拉维持电路包括:
第一晶体管(T1),其栅极和漏极连接第一时钟信号(LC1);
第二晶体管(T2),其栅极连接所述第一晶体管(T1)的源极,漏极连接所述第一时钟信号(LC1),源极连接第一公共点(K(N));
第三晶体管(T3),其栅极连接第二时钟信号(LC2),漏极连接所述第一时钟信号(LC1),源极连接所述第一公共点(K(N));
第四晶体管(T4),其栅极和漏极连接所述第一公共点(K(N));
第五晶体管(T5),其栅极连接所述第N级栅极信号点(Q(N)),漏极连接所述第一晶体管(T1)的源极和所述第四晶体管(T4)的源极,源极连接第一直流低电压(VSS1);
第六晶体管(T6),其栅极连接所述第N+1级栅极信号点(Q(N+1)),漏极连接所述第一晶体管(T1)的源极,源极连接所述第一直流低电压(VSS1);
第七晶体管(T7),其栅极连接所述第一公共点(K(N)),漏极连接所述第N+1级栅极信号点(Q(N+1)),源极连接所述第一直流低电压(VSS1);
第八晶体管(T8),其栅极连接所述第一公共点(K(N)),漏极连接所述第N+1级水平扫描线(G(N+1)),源极连接所述第一直流低电压(VSS1);
第九晶体管(T9),其栅极连接第二公共点(P(N)),漏极连接所述第N+1级栅极信号点(Q(N+1)),源极连接所述第一直流低电压(VSS1);
第十晶体管(T10),其栅极连接所述第二公共点(P(N)),漏极连接所述第N+1级水平扫描线(G(N+1)),源极连接所述第一直流低电压(VSS1);
第十一晶体管(T11),其栅极和漏极连接所述第二时钟信号(LC2);
第十二晶体管(T12),其栅极连接所述第十一晶体管(T11)的源极,漏极连接所述第二时钟信号(LC2),源极连接第二公共点(P(N));
第十三晶体管(T13),其栅极连接第一时钟信号(LC1),漏极连接所述第二时钟信号(LC2),源极连接所述第二公共点(P(N));
第十四晶体管(T14),其栅极和漏极连接所述第二公共点(P(N));
第十五晶体管(T15),其栅极连接所述第N级栅极信号点(Q(N)),漏极连接所述第十一晶体管(T11)的源极和所述第十四晶体管(T14)的源极,源极连接第一直流低电压(VSS1);
第十六晶体管(T16),其栅极连接所述第N+1级栅极信号点(Q(N+1)),漏极连接所述第十一晶体管(T11)的源极,源极连接所述第一直流低电压(VSS1);
第十七晶体管(T17),其栅极连接所述第二公共点(P(N)),漏极连接所述第N级栅极信号点(Q(N)),源极连接所述第一直流低电压(VSS1);
第十八晶体管(T18),其栅极连接所述第二公共点(P(N)),漏极连接所述第N级水平扫描线(G(N)),源极连接所述第一直流低电压(VSS1);
第十九晶体管(T19),其栅极连接第一公共点(K(N)),漏极连接所述第N级栅极信号点(Q(N)),源极连接所述第一直流低电压(VSS1);
第二十晶体管(T20),其栅极连接所述第一公共点(K(N)),漏极连接所述第N级水平扫描线(G(N)),源极连接所述第一直流低电压(VSS1)。
3.根据权利要求2所述的GOA电路,其特征在于,所述下拉维持电路还包括:
第二十二晶体管(T22),其栅极连接所述第N+1级栅极信号点(Q(N+1)),漏极和源极分别连接所述第一公共点(K(N))和所述第二公共点(P(N))。
4.根据权利要求3所述的GOA电路,其特征在于,所述GOA单元还包括第N级下传电路及第N+1级下传电路;
所述第N级下传电路连接所述第N级栅极信号点(Q(N)),用于给所述第N+1级下传控制电路提供N级下传信号(ST(N));
所述第N+1级下传电路连接所述第N+1级栅极信号点(Q(N+1)),用于给下级GOA单元的第N+2级下传控制电路提供N+1级下传信号(ST(N+1))。
5.根据权利要求4所述的GOA电路,其特征在于,所述下拉维持电路还包括:
第二十三晶体管(T23),其栅极连接所述第N+1级水平扫描线(G(N+1)),漏极连接所述第一公共点(K(N)),源极连接所述第一直流低电压(VSS1);
第二十四晶体管(T24),其栅极连接所述第N级水平扫描线(G(N)),漏极连接所述第二公共点(P(N)),源极连接所述第一直流低电压(VSS1)。
6.根据权利要求5所述的GOA电路,其特征在于,
所述第二十三晶体管(T23)的栅极连接所述N+1级下传信号(ST(N+1));
所述第二十四晶体管(T24)的栅极连接所述N级下传信号(ST(N))。
7.根据权利要求6所述的GOA电路,其特征在于,
所述第七晶体管(T7)的源极、第九晶体管(T9)的源极、第十七晶体管(T17)的源极及第十九晶体管(T19)的源极连接第二直流低电压(VSS2)。
8.根据权利要求7所述的移位寄存器,其特征在于,所述下拉维持电路还包括:
第二十五晶体管(T25),其栅极连接所述第一公共点(K(N)),漏极连接所述N+1级下传信号(ST(N+1)),源极连接所述第二直流低电压(VSS2);
第二十六晶体管(T26),其栅极连接所述第二公共点(P(N)),漏极连接所述N+1级下传信号(ST(N+1)),源极连接所述第二直流低电压(VSS2);
第二十七晶体管(T27),其栅极连接所述第二公共点(P(N)),漏极连接所述N级下传信号(ST(N)),源极连接所述第二直流低电压(VSS2);
第二十八晶体管(T28),其栅极连接所述第一公共点(K(N)),漏极连接所述N级下传信号(ST(N)),源极连接所述第二直流低电压(VSS2)。
9.根据权利要求1所述的GOA电路,其特征在于,所述GOA单元还包括重置电路;
所述重置电路连接所述第N级栅极信号点(Q(N))、第N+1级栅极信号点(Q(N+1))及第一直流低电压(VSS1),用于在接收到重置信号后下拉所述第N级栅极信号点(Q(N))及第N+1级栅极信号点(Q(N+1))的电位至低电位。
10.一种液晶显示器,其特征在于,所述液晶显示器包括如权利要求1-9任一项所述的GOA电路。
CN201510160697.3A 2015-04-07 2015-04-07 一种goa电路及液晶显示器 Active CN104766575B (zh)

Priority Applications (8)

Application Number Priority Date Filing Date Title
CN201510160697.3A CN104766575B (zh) 2015-04-07 2015-04-07 一种goa电路及液晶显示器
US14/761,102 US9558704B2 (en) 2015-04-07 2015-04-30 GOA circuit and liquid crystal display
JP2017551664A JP6518785B2 (ja) 2015-04-07 2015-04-30 Goa回路及び液晶表示装置
RU2017134463A RU2669520C1 (ru) 2015-04-07 2015-04-30 Схема goa и жидкокристаллический дисплей
PCT/CN2015/077999 WO2016161679A1 (zh) 2015-04-07 2015-04-30 一种goa电路及液晶显示器
KR1020177023828A KR102019577B1 (ko) 2015-04-07 2015-04-30 Goa 회로 및 액정 디스플레이
GB1708785.9A GB2548274B (en) 2015-04-07 2015-04-30 GOA circuit and liquid crystal display
DE112015005415.4T DE112015005415T5 (de) 2015-04-07 2015-04-30 GOA-Schaltung und Flüssigkristallanzeige

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510160697.3A CN104766575B (zh) 2015-04-07 2015-04-07 一种goa电路及液晶显示器

Publications (2)

Publication Number Publication Date
CN104766575A true CN104766575A (zh) 2015-07-08
CN104766575B CN104766575B (zh) 2017-10-17

Family

ID=53648361

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510160697.3A Active CN104766575B (zh) 2015-04-07 2015-04-07 一种goa电路及液晶显示器

Country Status (8)

Country Link
US (1) US9558704B2 (zh)
JP (1) JP6518785B2 (zh)
KR (1) KR102019577B1 (zh)
CN (1) CN104766575B (zh)
DE (1) DE112015005415T5 (zh)
GB (1) GB2548274B (zh)
RU (1) RU2669520C1 (zh)
WO (1) WO2016161679A1 (zh)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105096865A (zh) * 2015-08-06 2015-11-25 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
CN105161060A (zh) * 2015-08-18 2015-12-16 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105702194A (zh) * 2016-04-26 2016-06-22 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及其驱动方法
CN106128380A (zh) * 2016-08-16 2016-11-16 深圳市华星光电技术有限公司 Goa电路
CN106205458A (zh) * 2016-08-30 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元
WO2017049687A1 (zh) * 2015-09-23 2017-03-30 深圳市华星光电技术有限公司 一种goa电路、显示装置和goa电路的驱动方法
CN106652936A (zh) * 2016-12-09 2017-05-10 深圳市华星光电技术有限公司 Goa电路及显示装置
CN106683624A (zh) * 2016-12-15 2017-05-17 深圳市华星光电技术有限公司 Goa电路及液晶显示装置
WO2018014381A1 (zh) * 2016-07-21 2018-01-25 深圳市华星光电技术有限公司 Goa电路及液晶显示器
US10453410B2 (en) * 2016-08-31 2019-10-22 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driving circuit
US10460689B2 (en) * 2016-08-31 2019-10-29 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driving circuit
EP3361479A4 (en) * 2015-10-09 2019-10-30 BOE Technology Group Co., Ltd. SHIFT REGISTER UNIT, OPERATING METHOD AND SHIFT REGISTER
WO2020077897A1 (zh) * 2018-10-18 2020-04-23 深圳市华星光电技术有限公司 Goa 驱动电路及显示面板
CN111128087A (zh) * 2019-11-27 2020-05-08 南京中电熊猫平板显示科技有限公司 一种栅极扫描驱动电路和液晶显示装置
WO2020228188A1 (zh) * 2019-05-16 2020-11-19 深圳市华星光电技术有限公司 Goa电路及液晶显示器
CN111986609A (zh) * 2020-08-31 2020-11-24 武汉华星光电技术有限公司 栅极驱动电路及显示装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107068077B (zh) * 2017-01-03 2019-02-22 京东方科技集团股份有限公司 阵列基板行驱动单元、装置、驱动方法及显示装置
CN106548759B (zh) * 2017-01-14 2018-09-18 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN107180618B (zh) * 2017-06-30 2019-06-11 深圳市华星光电技术有限公司 基于goa电路的hva接线方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040070537A (ko) * 2003-02-04 2004-08-11 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
CN101587752A (zh) * 2008-12-15 2009-11-25 友达光电股份有限公司 移位寄存器
CN101661798A (zh) * 2009-09-24 2010-03-03 友达光电股份有限公司 移位寄存器电路与其栅极信号产生方法
CN102184719A (zh) * 2010-12-16 2011-09-14 友达光电股份有限公司 运用于电荷分享像素的整合面板型栅极驱动电路
US20130077736A1 (en) * 2011-09-23 2013-03-28 Hydis Technologies Co., Ltd. Shift Register and Driving Circuit Using the Same
CN103761952A (zh) * 2013-12-31 2014-04-30 深圳市华星光电技术有限公司 一种液晶面板的扫描驱动电路、液晶面板和一种驱动方法
CN104299583A (zh) * 2014-09-26 2015-01-21 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7319452B2 (en) * 2003-03-25 2008-01-15 Samsung Electronics Co., Ltd. Shift register and display device having the same
TWI397038B (zh) * 2008-11-05 2013-05-21 Au Optronics Corp 使用半源極驅動架構之顯示面板及其顯示資料供應方法
KR101341909B1 (ko) * 2009-02-25 2013-12-13 엘지디스플레이 주식회사 쉬프트 레지스터
JP5346381B2 (ja) * 2009-09-07 2013-11-20 シャープ株式会社 画素回路及び表示装置
TWI407400B (zh) * 2009-09-14 2013-09-01 Au Optronics Corp 液晶顯示器、平面顯示器及其閘極驅動方法
TWI407227B (zh) * 2009-10-01 2013-09-01 Au Optronics Corp 具控制電路保護功能之平面顯示裝置
US8537094B2 (en) * 2010-03-24 2013-09-17 Au Optronics Corporation Shift register with low power consumption and liquid crystal display having the same
TWI483230B (zh) * 2013-01-14 2015-05-01 Novatek Microelectronics Corp 閘極驅動器及顯示面板的閘極線驅動方法
CN104424876B (zh) * 2013-08-22 2018-07-20 北京京东方光电科技有限公司 一种goa单元、goa电路及显示装置
CN103730094B (zh) * 2013-12-30 2016-02-24 深圳市华星光电技术有限公司 Goa电路结构
CN104376824A (zh) * 2014-11-13 2015-02-25 深圳市华星光电技术有限公司 用于液晶显示的goa电路及液晶显示装置
CN104464665B (zh) * 2014-12-08 2017-02-22 深圳市华星光电技术有限公司 一种扫描驱动电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040070537A (ko) * 2003-02-04 2004-08-11 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
CN101587752A (zh) * 2008-12-15 2009-11-25 友达光电股份有限公司 移位寄存器
CN101661798A (zh) * 2009-09-24 2010-03-03 友达光电股份有限公司 移位寄存器电路与其栅极信号产生方法
CN102184719A (zh) * 2010-12-16 2011-09-14 友达光电股份有限公司 运用于电荷分享像素的整合面板型栅极驱动电路
US20130077736A1 (en) * 2011-09-23 2013-03-28 Hydis Technologies Co., Ltd. Shift Register and Driving Circuit Using the Same
CN103761952A (zh) * 2013-12-31 2014-04-30 深圳市华星光电技术有限公司 一种液晶面板的扫描驱动电路、液晶面板和一种驱动方法
CN104299583A (zh) * 2014-09-26 2015-01-21 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105096865B (zh) * 2015-08-06 2018-09-07 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
US10217428B2 (en) 2015-08-06 2019-02-26 Boe Technology Group Co., Ltd. Output control unit for shift register, shift register and driving method thereof, and gate driving device
CN105096865A (zh) * 2015-08-06 2015-11-25 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
CN105161060A (zh) * 2015-08-18 2015-12-16 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105161060B (zh) * 2015-08-18 2017-12-15 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
WO2017049687A1 (zh) * 2015-09-23 2017-03-30 深圳市华星光电技术有限公司 一种goa电路、显示装置和goa电路的驱动方法
EP3361479A4 (en) * 2015-10-09 2019-10-30 BOE Technology Group Co., Ltd. SHIFT REGISTER UNIT, OPERATING METHOD AND SHIFT REGISTER
CN105702194A (zh) * 2016-04-26 2016-06-22 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及其驱动方法
US10217391B2 (en) 2016-04-26 2019-02-26 Boe Technology Group Co., Ltd. Shift register unit, gate driving circuit and driving method thereof, and display apparatus
WO2018014381A1 (zh) * 2016-07-21 2018-01-25 深圳市华星光电技术有限公司 Goa电路及液晶显示器
CN106128380B (zh) * 2016-08-16 2019-01-01 深圳市华星光电技术有限公司 Goa电路
CN106128380A (zh) * 2016-08-16 2016-11-16 深圳市华星光电技术有限公司 Goa电路
WO2018040465A1 (zh) * 2016-08-30 2018-03-08 深圳市华星光电技术有限公司 一种goa驱动单元
US10446087B2 (en) 2016-08-30 2019-10-15 Shenzhen China Star Optoelectronics Technology Co., Ltd. GOA driving unit
CN106205458A (zh) * 2016-08-30 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元
US10460689B2 (en) * 2016-08-31 2019-10-29 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driving circuit
US10453410B2 (en) * 2016-08-31 2019-10-22 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driving circuit
CN106652936B (zh) * 2016-12-09 2019-10-22 深圳市华星光电技术有限公司 Goa电路及显示装置
CN106652936A (zh) * 2016-12-09 2017-05-10 深圳市华星光电技术有限公司 Goa电路及显示装置
CN106683624A (zh) * 2016-12-15 2017-05-17 深圳市华星光电技术有限公司 Goa电路及液晶显示装置
CN106683624B (zh) * 2016-12-15 2019-12-31 深圳市华星光电技术有限公司 Goa电路及液晶显示装置
WO2020077897A1 (zh) * 2018-10-18 2020-04-23 深圳市华星光电技术有限公司 Goa 驱动电路及显示面板
WO2020228188A1 (zh) * 2019-05-16 2020-11-19 深圳市华星光电技术有限公司 Goa电路及液晶显示器
CN111128087A (zh) * 2019-11-27 2020-05-08 南京中电熊猫平板显示科技有限公司 一种栅极扫描驱动电路和液晶显示装置
CN111986609A (zh) * 2020-08-31 2020-11-24 武汉华星光电技术有限公司 栅极驱动电路及显示装置
US11615726B2 (en) 2020-08-31 2023-03-28 Wuhan China Star Optoelectronics Technology Co., Ltd. Gate driving circuit and display device

Also Published As

Publication number Publication date
KR20170107549A (ko) 2017-09-25
JP6518785B2 (ja) 2019-05-22
JP2018516384A (ja) 2018-06-21
GB2548274A8 (en) 2017-11-22
CN104766575B (zh) 2017-10-17
US9558704B2 (en) 2017-01-31
GB2548274B (en) 2021-04-28
WO2016161679A1 (zh) 2016-10-13
RU2669520C1 (ru) 2018-10-11
US20160307531A1 (en) 2016-10-20
KR102019577B1 (ko) 2019-09-06
GB2548274A (en) 2017-09-13
GB201708785D0 (en) 2017-07-19
DE112015005415T5 (de) 2017-09-07

Similar Documents

Publication Publication Date Title
CN104766575A (zh) 一种goa电路及液晶显示器
CN104485079B (zh) 用于液晶显示装置的goa电路
US10460671B2 (en) Scanning driving circuit and display apparatus
CN104517575A (zh) 移位寄存器及级传栅极驱动电路
CN104795034B (zh) 一种goa电路及液晶显示器
US9626928B2 (en) Liquid crystal display device comprising gate driver on array circuit
US9437152B2 (en) Scan driving circuit
US9396813B2 (en) Shift register cell, shift register, gate driver and display panel
CN102708926B (zh) 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
CN102915714B (zh) 一种移位寄存器、液晶显示栅极驱动装置和液晶显示装置
CN104332144A (zh) 液晶显示面板及其栅极驱动电路
CN105118459B (zh) 一种goa电路及液晶显示器
CN104537991A (zh) 正反向扫描的栅极驱动电路
CN105139816A (zh) 栅极驱动电路
CN103996367A (zh) 移位寄存器、栅极驱动电路和显示装置
CN104217763A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN106098002B (zh) 扫描驱动电路及具有该电路的平面显示装置
CN104778928A (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN104575420A (zh) 一种扫描驱动电路
CN104505050A (zh) 用于氧化物半导体薄膜晶体管的扫描驱动电路
CN205122157U (zh) 一种goa电路及液晶显示器
CN104809973A (zh) 一种可适应负阈值电压的移位寄存器及其单元
CN105096900A (zh) 扫描驱动电路及具有该电路的液晶显示装置
CN104464665A (zh) 一种扫描驱动电路
CN105355180A (zh) 显示面板与控制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: Area B, 1st floor, Huiye Science Park, sightseeing Road, Tangjia community, Gongming office, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL Huaxing Photoelectric Technology Co.,Ltd.

Address before: Area B, 1st floor, Huiye Science Park, sightseeing Road, Tangjia community, Gongming office, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.