CN105096900A - 扫描驱动电路及具有该电路的液晶显示装置 - Google Patents

扫描驱动电路及具有该电路的液晶显示装置 Download PDF

Info

Publication number
CN105096900A
CN105096900A CN201510613411.2A CN201510613411A CN105096900A CN 105096900 A CN105096900 A CN 105096900A CN 201510613411 A CN201510613411 A CN 201510613411A CN 105096900 A CN105096900 A CN 105096900A
Authority
CN
China
Prior art keywords
gate
controlled switch
connects
output terminal
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510613411.2A
Other languages
English (en)
Other versions
CN105096900B (zh
Inventor
赵莽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd, Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201510613411.2A priority Critical patent/CN105096900B/zh
Priority to US14/888,687 priority patent/US9799295B2/en
Priority to PCT/CN2015/091069 priority patent/WO2017049660A1/zh
Publication of CN105096900A publication Critical patent/CN105096900A/zh
Application granted granted Critical
Publication of CN105096900B publication Critical patent/CN105096900B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0871Several active elements per pixel in active matrix panels with level shifting
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

本发明公开了一种扫描驱动电路及液晶显示装置,所述扫描驱动电路包括输入模块,对上级控制信号、第一及第二时钟信号进行运算以获得第一控制信号;复位模块,根据复位信号对控制信号点进行清零;锁存模块,对第一控制信号、第一及第二时钟信号进行运算以获得第二控制信号;逻辑处理模块,对第二控制信号及第三时钟信号进行逻辑运算以获得逻辑控制信号;输出模块,对逻辑控制信号进行运算以获得扫描驱动信号;扫描线,接收扫描驱动信号并传输至像素单元,以此实现控制信号点及扫描驱动信号的复位清零,进而避免造成扫描驱动电路的失效。

Description

扫描驱动电路及具有该电路的液晶显示装置
技术领域
本发明涉及显示技术领域,特别是涉及一种扫描驱动电路及具有该电路的液晶显示装置。
背景技术
目前的液晶显示装置中采用扫描驱动电路,也就是利用现有薄膜晶体管液晶显示器阵列制程将扫描驱动电路制作在阵列基板上,实现对逐行扫描的驱动方式。现有的扫描驱动电路在工作之前需要利用复位信号对控制信号点及扫描驱动信号进行复位清零,如果控制信号点在上一帧工作时有正电荷的残留,那么会造成控制信号点维持高电平,使得控制信号点控制的薄膜晶体管与复位信号控制的薄膜晶体管形成竞争,造成复位信号不能正常工作,控制信号点及扫描驱动信号不能进行正常的复位清零,进而可能造成扫描驱动电路失效。
发明内容
本发明主要解决的技术问题是提供一种扫描驱动电路及具有该电路的液晶显示装置,能够实现控制信号点及扫描驱动信号的复位清零,避免造成扫描驱动电路的失效。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种扫描驱动电路,包括:
输入模块,用于接收上级控制信号、第一及第二时钟信号并对所述上级控制信号、所述第一及第二时钟信号进行运算以获得第一控制信号并对所述第一控制信号进行输出;
复位模块,连接所述输入模块,用于接收复位信号并根据所述复位信号对所述扫描驱动电路的控制信号点进行清零;
锁存模块,用于接收所述输入模块输出的第一控制信号及接收所述第一及第二时钟信号并对所述第一控制信号、所述第一及第二时钟信号进行运算以获得第二控制信号并对所述第二控制信号进行锁存及输出;
逻辑处理模块,连接所述锁存模块,用于接收所述锁存模块输出的第二控制信号及接收第三时钟信号并对所述第二控制信号及所述第三时钟信号进行逻辑运算以获得逻辑控制信号并将所述逻辑控制信号输出;
输出模块,连接所述逻辑处理模块,用于接收所述逻辑处理模块输出的逻辑控制信号并对所述逻辑控制信号进行运算以获得扫描驱动信号,并将所述扫描驱动信号输出;及
扫描线,连接所述输出模块,用于将所述输出模块输出的扫描驱动信号传输至像素单元。
其中,所述输入模块包括第一至第四可控开关及第一反相器,所述第一可控开关的控制端连接所述第一时钟信号,所述第一可控开关的输入端连接所述开启电压端,所述第一可控开关的输出端连接所述第二可控开关的输入端,所述第二可控开关的控制端连接所述上级控制信号及所述第三可控开关的控制端,所述第二可控开关的输出端连接所述复位模块、所述锁存模块及所述第三可控开关的输出端,所述第三可控开关的输入端连接所述第四可控开关的输出端,所述第四可控开关的输入端连接关闭电压端,所述第四可控开关的控制端连接所述第二时钟信号,所述第一反相器的输入端连接所述第二时钟信号,所述第一反相器的输出端连接所述第一时钟信号。
其中,所述复位模块包括第五可控开关,所述第五可控开关的控制端连接所述复位信号,所述第五可控开关的输入端连接所述开启电压端,所述第五可控开关的输出端连接所述第二及第三可控开关的输出端及所述锁存模块。
其中,所述锁存模块包括第六至第十可控开关及反相器,所述第六可控开关的控制端连接所述第二时钟信号,所述第六可控开关的输入端连接所述开启电压端,所述第六可控开关的输出端连接所述第七可控开关的输入端,所述第七可控开关的控制端连接所述第八可控开关的控制端、所述控制信号点及所述逻辑处理模块,所述第七可控开关的输出端连接所述第八可控开关的输出端、所述第五可控开关的输出端及所述第二可控开关的输出端,所述第八可控开关的输入端连接所述第九可控开关的输出端,所述第九可控开关的输入端连接所述关闭电压端,所述第九可控开关的控制端连接所述第十可控开关的输出端,所述第十可控开关的控制端连接所述复位信号,所述第十可控开关的输入端连接所述第一可控开关,所述第二反相器的输入端连接所述第五可控开关的输出端,所述第二反相器的输出端连接所述控制信号点、所述第七及第八可控开关的控制端及所述逻辑处理模块。
其中,所述锁存模块包括第六至第十可控开关及第二反相器,所述第六可控开关的控制端连接所述第二时钟信号,所述第六可控开关的输入端连接所述开启电压端,所述第六可控开关的输出端连接所述第七可控开关的输入端,所述第七可控开关的控制端连接所述第八可控开关的控制端、所述控制信号点及所述逻辑处理模块,所述第七可控开关的输出端连接所述第八可控开关的输出端、所述第五可控开关的输出端及所述第二可控开关的输出端,所述第八可控开关的输入端连接所述第九可控开关的输出端,所述第九可控开关的输入端连接所述第十可控开关的输入端,所述第九可控开关的控制端连接所述第一时钟端,所述第十可控开关的控制端连接所述复位信号,所述第十可控开关的输入端连接所述关闭电压端,所述第二反相器的输入端连接所述第五可控开关的输出端,所述第二反相器的输出端连接所述控制信号点、所述第七及第八可控开关的控制端及所述逻辑处理模块。
其中,所述锁存模块包括第六至第九可控开关及与门,所述第六可控开关的控制端连接所述第二时钟信号,所述第六可控开关的输入端连接所述开启电压端,所述第六可控开关的输出端连接所述第七可控开关的输入端,所述第七可控开关的控制端连接所述第八可控开关的控制端、所述控制信号点及所述逻辑处理模块,所述第七可控开关的输出端连接所述第八可控开关的输出端、所述第五可控开关的输出端及所述第二可控开关的输出端,所述第八可控开关的输入端连接所述第九可控开关的输出端,所述第九可控开关的输入端连接所述关闭电压端,所述第九可控开关的控制端连接所述与门的输出端,所述与门的第一输入端连接所述复位信号,所述与门的第二输入端连接所述第一时钟信号,所述第二反相器的输入端连接所述第五可控开关的输出端,所述第二反相器的输出端连接所述控制信号点、所述第七及第八可控开关的控制端及所述逻辑处理模块。
其中,所述逻辑处理模块包括第十一至第十四可控开关,所述第十一可控开关的输入端连接所述第十二可控开关的输入端,所述第十一可控开关的控制端连接所述控制点及所述第十三可控开关的控制端,所述第十一可控开关的输出端连接所述第十二可控开关的输出端、所述输出模块及所述第十三可控开关的输入端,所述第十二可控开关的控制端连接所述第三时钟信号及所述第十四可控开关的控制端,所述第十三可控开关的输出端连接所述第十四可控开关的输入端,所述第十四可控开关的输入端连接所述关闭电压端。
其中,所述输出模块包括第三至第五反相器,所述第三反相器的输入端连接所述第十一及第十三可控开关的输出端,所述第三反相器的输出端连接所述第四反相器的输入端,所述第四反相器的输出端连接所述第五反相器的输入端,所述第五反相器的输出端连接所述扫描线。
其中,所述第一可控开关、所述第二可控开关、所述第五至第七可控开关、所述第十一可控开关及所述第十二可控开关为PMOS型薄膜晶体管,所述第三可控开关、所述第四可控开关、所述第八至第十可控开关、所述第十三可控开关及所述第十四可控开关为NMOS型薄膜晶体管。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示装置,包括如上所述任一所述的扫描驱动电路。
本发明的有益效果是:区别于现有技术的情况,本发明的扫描驱动电路在所述复位模块工作时,所述复位信号为低电平,从而控制所述第五可控开关导通,所述此时无论所述控制信号点及所述第一时钟信号的电位如何,均能使得所述关闭电压端不被提供给所述控制信号点,以此实现所述控制信号点及所述扫描驱动信号的复位清零,进而避免造成所述扫描驱动电路的失效。
附图说明
图1是本发明的第一实施例的扫描驱动电路的结构示意图;
图2是本发明的第二实施例的扫描驱动电路的结构示意图;
图3是本发明的第三实施例的扫描驱动电路的结构示意图;
图4是本发明的扫描驱动电路避免竞争风险点的工作时序图;
图5是本发明的扫描驱动电路的工作时序图;
图6是本发明的液晶显示装置的示意图。
具体实施方式
请参阅图1,是本发明第一实施例的扫描驱动电路的结构示意图。如图1所示,本发明的扫描驱动电路1包括输入模块100,用于接收上级控制信号、第一及第二时钟信号并对所述上级控制信号、所述第一及第二时钟信号进行运算以获得第一控制信号并对所述第一控制信号进行输出;复位模块200,连接所述输入模块100,用于接收复位信号并根据所述复位信号对所述扫描驱动电路的控制信号点进行清零;锁存模块300,用于接收所述输入模块100输出的第一控制信号及接收所述第一及第二时钟信号并对所述第一控制信号、所述第一及第二时钟信号进行运算以获得第二控制信号并对所述第二控制信号进行锁存及输出;逻辑处理模块400,连接所述锁存模块300,用于接收所述锁存模块300输出的第二控制信号及接收第三时钟信号并对所述第二控制信号及所述第三时钟信号进行逻辑运算以获得逻辑控制信号并将所述逻辑控制信号输出;输出模块500,连接所述逻辑处理模块400,用于接收所述逻辑处理模块400输出的逻辑控制信号并对所述逻辑控制信号进行运算以获得扫描驱动信号,并将所述扫描驱动信号输出;及扫描线,连接所述输出模块500,用于将所述输出模块500输出的扫描驱动信号传输至像素单元。
所述输入模块100包括第一至第四可控开关T1-T4及第一反相器U1,所述第一可控开关T1的控制端连接所述第一时钟信号,所述第一可控开关T1的输入端连接所述开启电压端VGH,所述第一可控开关T1的输出端连接所述第二可控开关T2的输入端,所述第二可控开关T2的控制端连接所述上级控制信号及所述第三可控开关T3的控制端,所述第二可控开关T2的输出端连接所述复位模块200、所述锁存模块300及所述第三可控开关T3的输出端,所述第三可控开关T3的输入端连接所述第四可控开关T4的输出端,所述第四可控开关T4的输入端连接关闭电压端VGL,所述第四可控开关T4的控制端连接所述第二时钟信号,所述第一反相器U1的输入端连接所述第二时钟信号,所述第一反相器U1的输出端连接所述第一时钟信号。
所述复位模块200包括第五可控开关T5,所述第五可控开关T5的控制端连接所述复位信号,所述第五可控开关T5的输入端连接所述开启电压端VGH,所述第五可控开关T5的输出端连接所述第二及第三可控开关T2、T3的输出端及所述锁存模块300。
所述锁存模块300包括第六至第十可控开关T6-T10及反相器U2,所述第六可控开关T6的控制端连接所述第二时钟信号,所述第六可控开关T6的输入端连接所述开启电压端VGH,所述第六可控开关T6的输出端连接所述第七可控开关T7的输入端,所述第七可控开关T7的控制端连接所述第八可控开关T8的控制端、所述控制信号点及所述逻辑处理模块400,所述第七可控开关T7的输出端连接所述第八可控开关T8的输出端、所述第五可控开关T5的输出端及所述第二可控开关T2的输出端,所述第八可控开关T8的输入端连接所述第九可控开关T9的输出端,所述第九可控开关T9的输入端连接所述关闭电压端VGL,所述第九可控开关T9的控制端连接所述第十可控开关T10的输出端,所述第十可控开关T10的控制端连接所述复位信号,所述第十可控开关T10的输入端连接所述第一可控开关XCK1,所述第二反相器U2的输入端连接所述第五可控开关T5的输出端,所述第二反相器U2的输出端连接所述控制信号点、所述第七及第八可控开关T7、T8的控制端及所述逻辑处理模块400。
所述逻辑处理模块400包括第十一至第十四可控开关T11-T14,所述第十一可控开关T11的输入端连接所述第十二可控开关T12的输入端,所述第十一可控开关T11的控制端连接所述控制点及所述第十三可控开关T13的控制端,所述第十一可控开关T11的输出端连接所述第十二可控开关T12的输出端、所述输出模块500及所述第十三可控开关T13的输入端,所述第十二可控开关T12的控制端连接所述第三时钟信号及所述第十四可控开关T14的控制端,所述第十三可控开关T13的输出端连接所述第十四可控开关T14的输入端,所述第十四可控开关T14的输入端连接所述关闭电压端VGL。
所述输出模块500包括第三至第五反相器U3-U5,所述第三反相器U3的输入端连接所述第十一及第十三可控开关T11、T13的输出端,所述第三反相器U3的输出端连接所述第四反相器U4的输入端,所述第四反相器U4的输出端连接所述第五反相器U5的输入端,所述第五反相器U5的输出端连接所述扫描线。
所述实施例中仅以一个扫描驱动电路为例进行说明,其中,所述上级控制信号为上级控制信号Q(N-1),所述第一时钟信号为第一时钟信号XCK1,所述第二时钟信号为第二时钟信号CK1,所述复位信号为复位信号Reset,所述第三时钟信号为第三时钟信号CK2,所述控制信号点为控制信号点Q(N),所述扫描线为扫描线Gate。
所述第一实施例的扫描驱动电路1的工作原理如下:
当所述复位模块200工作时,所述复位信号Reset为低电平,所述第五可控开关T5的控制端接收所述低电平信号而导通,所述第十可控开关T10的控制端接收所述低电平信号而截止,所述第一时钟信号XCK1的高电平不能作用于所述第九可控开关T9的控制端,所述第九可控开关T9截止,此时即使所述控制点Q(N)的高电平控制所述第八可控开关T8导通,所述关闭电压端VGL也不能被提供到所述控制信号点Q(N),因此所述控制信号点Q(N)的高电平不会影响所述复位信号Reset的正常工作,所述控制信号点Q(N)会在所述复位信号Reset的低平来临时变成低电位,从而对所述控制信号点Q(N)点及所述扫描驱动信号完成复位清零。
请参阅图2,是本发明第二实施例的扫描驱动电路的结构示意图。如图2所示,所述第二实施例的扫描驱动电路与所述第一实施例的扫描驱动电路的区别之处在于:所述锁存模块300包括第六至第十可控开关T6-T10及第二反相器U2,所述第六可控开关T6的控制端连接所述第二时钟信号,所述第六可控开关T6的输入端连接所述开启电压端VGH,所述第六可控开关T6的输出端连接所述第七可控开关T7的输入端,所述第七可控开关T7的控制端连接所述第八可控开关T8的控制端、所述控制信号点及所述逻辑处理模块400,所述第七可控开关T7的输出端连接所述第八可控开关T8的输出端、所述第五可控开关T5的输出端及所述第二可控开关T2的输出端,所述第八可控开关T8的输入端连接所述第九可控开关T9的输出端,所述第九可控开关T9的输入端连接所述第十可控开关T10的输入端,所述第九可控开关T9的控制端连接所述第一时钟端,所述第十可控开关T10的控制端连接所述复位信号,所述第十可控开关T10的输入端连接所述关闭电压端VGL,所述第二反相器U2的输入端连接所述第五可控开关T5的输出端,所述第二反相器U2的输出端连接所述控制信号点、所述第七及第八可控开关T7、T8的控制端及所述逻辑处理模块400。
所述第二实施例的扫描驱动电路1的工作原理如下:
当所述复位模块200工作时,所述复位信号Reset为低电平,所述第五可控开关T5的控制端接收所述低电平信号而导通,所述第十可控开关T10的控制端接收所述低电平信号而截止,此时即使所述控制信号点Q(N)及所述第一时钟信号XCK1的高电平控制所述第八可控开关T8及所述第九可控开关T9导通,所述关闭电压端VGL也不能被提供到所述控制信号点Q(N),因此所述控制信号点Q(N)的高电平不会影响所述复位信号Reset的正常工作,所述控制信号点Q(N)会在所述复位信号Reset的低平来临时变成低电位,从而对所述控制信号点Q(N)点及所述扫描驱动信号完成复位清零。
请参阅图3,是本发明第三实施例的扫描驱动电路的结构示意图。如图3所示,所述第三实施例的扫描驱动电路与所述第一实施例的扫描驱动电路的区别之处在于:所述锁存模块300包括第六至第九可控开关T6-T9及与门Y1,所述第六可控开关T6的控制端连接所述第二时钟信号,所述第六可控开关T6的输入端连接所述开启电压端VGH,所述第六可控开关T6的输出端连接所述第七可控开关T7的输入端,所述第七可控开关T7的控制端连接所述第八可控开关T8的控制端、所述控制信号点及所述逻辑处理模块400,所述第七可控开关T7的输出端连接所述第八可控开关T8的输出端、所述第五可控开关T5的输出端及所述第二可控开关T2的输出端,所述第八可控开关T8的输入端连接所述第九可控开关T9的输出端,所述第九可控开关T9的输入端连接所述关闭电压端VGL,所述第九可控开关T9的控制端连接所述与门Y1的输出端,所述与门Y1的第一输入端连接所述复位信号,所述与门Y1的第二输入端连接所述第一时钟信号,所述第二反相器的输入端连接所述第五可控开关T5的输出端,所述第二反相器U2的输出端连接所述控制信号点、所述第七及第八可控开关T7、T8的控制端及所述逻辑处理模块400。
所述第三实施例的扫描驱动电路1的工作原理如下:
当所述复位模块200工作时,所述复位信号Reset为低电平,所述第五可控开关T5的控制端接收所述低电平信号而导通,所述与门Y1的第一输入端接收所述低电平信号,此时无论所述与门Y1的第二输入端接收到的所述第一时钟信号XCK1为高电平或低电平,所述与门Y1的输出端都输出低电平信号给所述第九可控开关T9的控制端,以控制所述第九可控开关T9截止,此时即使所述控制信号点Q(N)的高电平控制所述第八可控开关T8导通,所述关闭电压端VGL也不能被提供到所述控制信号点Q(N),因此所述控制信号点Q(N)的高电平不会影响所述复位信号Reset的正常工作,所述控制信号点Q(N)会在所述复位信号Reset的低平来临时变成低电位,从而对所述控制信号点Q(N)点及所述扫描驱动信号完成复位清零。
所述第一可控开关T1、所述第二可控开关T2、所述第五至第七可控开关T5-T7、所述第十一可控开关T11及所述第十二可控开关T12为PMOS型薄膜晶体管,所述第三可控开关T3、所述第四可控开关T4、所述第八至第十可控开关T8-T10、所述第十三可控开关T13及所述第十四可控开关T14为NMOS型薄膜晶体管。
请参阅图4及图5,图4是本发明扫描驱动电路1避免竞争风险点的时序图。图5是本发明扫描驱动电路1的工作时序图。根据图4及图5分析可知,在所述复位模块200工作时,所述复位信号Reset为低电平,因此所述关闭电压端VGL不会被提供给所述控制信号点Q(N)(即不存在竞争关系),控制信号点Q(N)和扫描驱动信号能够进行正常的下拉,在所述扫描驱动电路1正常工作前,所有工作点的状态都能保持在正常的电位,因此所述扫描驱动电路1不会出现失效的风险。
请参阅图6,为本发明一种液晶显示装置的示意图。所述液晶显示装置包括前述的扫描驱动电路1,所述扫描驱动电路1设置在所述液晶显示装置的两端。
本发明的扫描驱动电路在所述复位模块工作时,所述复位信号为低电平,从而控制所述第五可控开关导通,所述此时无论所述控制信号点及所述第一时钟信号的电位如何,均能使得所述关闭电压端不被提供给所述控制信号点,以此实现所述控制信号点及所述扫描驱动信号的复位清零,进而避免造成所述扫描驱动电路的失效。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括:
输入模块(100),用于接收上级控制信号、第一及第二时钟信号并对所述上级控制信号、所述第一及第二时钟信号进行运算以获得第一控制信号并对所述第一控制信号进行输出;
复位模块(200),连接所述输入模块(100),用于接收复位信号并根据所述复位信号对所述扫描驱动电路的控制信号点进行清零;
锁存模块(300),用于接收所述输入模块(100)输出的第一控制信号及接收所述第一及第二时钟信号并对所述第一控制信号、所述第一及第二时钟信号进行运算以获得第二控制信号并对所述第二控制信号进行锁存及输出;
逻辑处理模块(400),连接所述锁存模块(300),用于接收所述锁存模块(300)输出的第二控制信号及接收第三时钟信号并对所述第二控制信号及所述第三时钟信号进行逻辑运算以获得逻辑控制信号并将所述逻辑控制信号输出;
输出模块(500),连接所述逻辑处理模块(400),用于接收所述逻辑处理模块(400)输出的逻辑控制信号并对所述逻辑控制信号进行运算以获得扫描驱动信号,并将所述扫描驱动信号输出;及
扫描线,连接所述输出模块(500),用于将所述输出模块(500)输出的扫描驱动信号传输至像素单元。
2.根据权利要求1所述的扫描驱动电路,其特征在于,所述输入模块(100)包括第一至第四可控开关(T1-T4)及第一反相器(U1),所述第一可控开关(T1)的控制端连接所述第一时钟信号,所述第一可控开关(T1)的输入端连接所述开启电压端(VGH),所述第一可控开关(T1)的输出端连接所述第二可控开关(T2)的输入端,所述第二可控开关(T2)的控制端连接所述上级控制信号及所述第三可控开关(T3)的控制端,所述第二可控开关(T2)的输出端连接所述复位模块(200)、所述锁存模块(300)及所述第三可控开关(T3)的输出端,所述第三可控开关(T3)的输入端连接所述第四可控开关(T4)的输出端,所述第四可控开关(T4)的输入端连接关闭电压端(VGL),所述第四可控开关(T4)的控制端连接所述第二时钟信号,所述第一反相器(U1)的输入端连接所述第二时钟信号,所述第一反相器(U1)的输出端连接所述第一时钟信号。
3.根据权利要求2所述的扫描驱动电路,其特征在于,所述复位模块(200)包括第五可控开关(T5),所述第五可控开关(T5)的控制端连接所述复位信号,所述第五可控开关(T5)的输入端连接所述开启电压端(VGH),所述第五可控开关(T5)的输出端连接所述第二及第三可控开关(T2、T3)的输出端及所述锁存模块(300)。
4.根据权利要求3所述的扫描驱动电路,其特征在于,所述锁存模块(300)包括第六至第十可控开关(T6-T10)及反相器(U2),所述第六可控开关(T6)的控制端连接所述第二时钟信号,所述第六可控开关(T6)的输入端连接所述开启电压端(VGH),所述第六可控开关(T6)的输出端连接所述第七可控开关(T7)的输入端,所述第七可控开关(T7)的控制端连接所述第八可控开关(T8)的控制端、所述控制信号点及所述逻辑处理模块(400),所述第七可控开关(T7)的输出端连接所述第八可控开关(T8)的输出端、所述第五可控开关(T5)的输出端及所述第二可控开关(T2)的输出端,所述第八可控开关(T8)的输入端连接所述第九可控开关(T9)的输出端,所述第九可控开关(T9)的输入端连接所述关闭电压端(VGL),所述第九可控开关(T9)的控制端连接所述第十可控开关(T10)的输出端,所述第十可控开关(T10)的控制端连接所述复位信号,所述第十可控开关(T10)的输入端连接所述第一可控开关(XCK1),所述第二反相器(U2)的输入端连接所述第五可控开关(T5)的输出端,所述第二反相器(U2)的输出端连接所述控制信号点、所述第七及第八可控开关(T7、T8)的控制端及所述逻辑处理模块(400)。
5.根据权利要求3所述的扫描驱动电路,其特征在于,所述锁存模块(300)包括第六至第十可控开关(T6-T10)及第二反相器(U2),所述第六可控开关(T6)的控制端连接所述第二时钟信号,所述第六可控开关(T6)的输入端连接所述开启电压端(VGH),所述第六可控开关(T6)的输出端连接所述第七可控开关(T7)的输入端,所述第七可控开关(T7)的控制端连接所述第八可控开关(T8)的控制端、所述控制信号点及所述逻辑处理模块(400),所述第七可控开关(T7)的输出端连接所述第八可控开关(T8)的输出端、所述第五可控开关(T5)的输出端及所述第二可控开关(T2)的输出端,所述第八可控开关(T8)的输入端连接所述第九可控开关(T9)的输出端,所述第九可控开关(T9)的输入端连接所述第十可控开关(T10)的输入端,所述第九可控开关(T9)的控制端连接所述第一时钟端,所述第十可控开关(T10)的控制端连接所述复位信号,所述第十可控开关(T10)的输入端连接所述关闭电压端(VGL),所述第二反相器(U2)的输入端连接所述第五可控开关(T5)的输出端,所述第二反相器(U2)的输出端连接所述控制信号点、所述第七及第八可控开关(T7、T8)的控制端及所述逻辑处理模块(400)。
6.根据权利要求3所述的扫描驱动电路,其特征在于,所述锁存模块(300)包括第六至第九可控开关(T6-T9)及与门(Y1),所述第六可控开关(T6)的控制端连接所述第二时钟信号,所述第六可控开关(T6)的输入端连接所述开启电压端(VGH),所述第六可控开关(T6)的输出端连接所述第七可控开关(T7)的输入端,所述第七可控开关(T7)的控制端连接所述第八可控开关(T8)的控制端、所述控制信号点及所述逻辑处理模块(400),所述第七可控开关(T7)的输出端连接所述第八可控开关(T8)的输出端、所述第五可控开关(T5)的输出端及所述第二可控开关(T2)的输出端,所述第八可控开关(T8)的输入端连接所述第九可控开关(T9)的输出端,所述第九可控开关(T9)的输入端连接所述关闭电压端(VGL),所述第九可控开关(T9)的控制端连接所述与门(Y1)的输出端,所述与门(Y1)的第一输入端连接所述复位信号,所述与门(Y1)的第二输入端连接所述第一时钟信号,所述第二反相器的输入端连接所述第五可控开关(T5)的输出端,所述第二反相器(U2)的输出端连接所述控制信号点、所述第七及第八可控开关(T7、T8)的控制端及所述逻辑处理模块(400)。
7.根据权利要求4或5或6所述的扫描驱动电路,其特征在于,所述逻辑处理模块(400)包括第十一至第十四可控开关(T11-T14),所述第十一可控开关(T11)的输入端连接所述第十二可控开关(T12)的输入端,所述第十一可控开关(T11)的控制端连接所述控制点及所述第十三可控开关(T13)的控制端,所述第十一可控开关(T11)的输出端连接所述第十二可控开关(T12)的输出端、所述输出模块(500)及所述第十三可控开关(T13)的输入端,所述第十二可控开关(T12)的控制端连接所述第三时钟信号及所述第十四可控开关(T14)的控制端,所述第十三可控开关(T13)的输出端连接所述第十四可控开关(T14)的输入端,所述第十四可控开关(T14)的输入端连接所述关闭电压端(VGL)。
8.根据权利要求7所述的扫描驱动电路,其特征在于,所述输出模块(500)包括第三至第五反相器(U3-U5),所述第三反相器(U3)的输入端连接所述第十一及第十三可控开关(T11、T13)的输出端,所述第三反相器(U3)的输出端连接所述第四反相器(U4)的输入端,所述第四反相器(U4)的输出端连接所述第五反相器(U5)的输入端,所述第五反相器(U5)的输出端连接所述扫描线。
9.根据权利要求7所述的扫描驱动电路,其特征在于,所述第一可控开关(T1)、所述第二可控开关(T2)、所述第五至第七可控开关(T5-T7)、所述第十一可控开关(T11)及所述第十二可控开关(T12)为PMOS型薄膜晶体管,所述第三可控开关(T3)、所述第四可控开关(T4)、所述第八至第十可控开关(T8-T10)、所述第十三可控开关(T13)及所述第十四可控开关(T14)为NMOS型薄膜晶体管。
10.一种液晶显示装置,其特征在于,所述液晶显示装置包括如权利要求1-9任一所述的扫描驱动电路。
CN201510613411.2A 2015-09-23 2015-09-23 扫描驱动电路及具有该电路的液晶显示装置 Active CN105096900B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510613411.2A CN105096900B (zh) 2015-09-23 2015-09-23 扫描驱动电路及具有该电路的液晶显示装置
US14/888,687 US9799295B2 (en) 2015-09-23 2015-09-29 Scan driving circuit and liquid crystal display device having the circuit
PCT/CN2015/091069 WO2017049660A1 (zh) 2015-09-23 2015-09-29 扫描驱动电路及具有该电路的液晶显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510613411.2A CN105096900B (zh) 2015-09-23 2015-09-23 扫描驱动电路及具有该电路的液晶显示装置

Publications (2)

Publication Number Publication Date
CN105096900A true CN105096900A (zh) 2015-11-25
CN105096900B CN105096900B (zh) 2019-01-25

Family

ID=54577192

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510613411.2A Active CN105096900B (zh) 2015-09-23 2015-09-23 扫描驱动电路及具有该电路的液晶显示装置

Country Status (3)

Country Link
US (1) US9799295B2 (zh)
CN (1) CN105096900B (zh)
WO (1) WO2017049660A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105609076A (zh) * 2016-01-28 2016-05-25 武汉华星光电技术有限公司 一种基于栅极驱动电路及其液晶显示器
CN105652534A (zh) * 2016-01-21 2016-06-08 武汉华星光电技术有限公司 一种栅极驱动电路及其液晶显示器
CN106057131A (zh) * 2016-05-27 2016-10-26 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
WO2017117844A1 (zh) * 2016-01-07 2017-07-13 武汉华星光电技术有限公司 阵列基板上栅极驱动电路及使用所述电路的液晶显示器
WO2017197686A1 (zh) * 2016-05-20 2017-11-23 武汉华星光电技术有限公司 Goa 驱动电路
CN110047414A (zh) * 2018-01-16 2019-07-23 株式会社日本有机雷特显示器 传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板
EP3427135A4 (en) * 2016-03-08 2019-11-06 BOE Technology Group Co., Ltd. RESET CIRCUIT, SLIDING GATE UNIT AND GATE ABATEMENT

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107633817B (zh) 2017-10-26 2023-12-05 京东方科技集团股份有限公司 源极驱动单元及其驱动方法、源极驱动电路、显示装置
CN107633834B (zh) * 2017-10-27 2020-03-31 京东方科技集团股份有限公司 移位寄存单元、其驱动方法、栅极驱动电路及显示装置
CN108520725A (zh) * 2018-04-20 2018-09-11 京东方科技集团股份有限公司 一种源极驱动电路、显示设备及驱动方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1710812A (zh) * 2004-06-17 2005-12-21 松下电器产业株式会社 触发器电路
US20130321052A1 (en) * 2012-06-01 2013-12-05 Micron Technology, Inc. Methods and apparatuses for shifting data signals to match command signal delay
CN104360781A (zh) * 2014-11-12 2015-02-18 京东方科技集团股份有限公司 触控电极的驱动单元、驱动电路、触控面板及驱动方法
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板
CN104796113A (zh) * 2014-01-17 2015-07-22 苏州芯动科技有限公司 降低亚稳态发生式d触发器设备
CN104793801A (zh) * 2015-05-08 2015-07-22 厦门天马微电子有限公司 一种内嵌式触摸显示装置和触摸显示屏

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR101903567B1 (ko) * 2011-11-10 2018-11-23 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
CN103915067B (zh) * 2013-07-11 2016-05-04 上海中航光电子有限公司 一种移位寄存单元、显示面板及显示装置
CN104424876B (zh) * 2013-08-22 2018-07-20 北京京东方光电科技有限公司 一种goa单元、goa电路及显示装置
CN104299590B (zh) * 2014-10-30 2016-08-24 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN104485080B (zh) 2014-12-31 2017-02-22 深圳市华星光电技术有限公司 用于液晶显示装置的goa电路
CN104700806B (zh) 2015-03-26 2017-01-25 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN105118466B (zh) * 2015-09-23 2018-02-09 深圳市华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105185338B (zh) * 2015-09-28 2018-01-30 武汉华星光电技术有限公司 Cmos goa电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1710812A (zh) * 2004-06-17 2005-12-21 松下电器产业株式会社 触发器电路
US20130321052A1 (en) * 2012-06-01 2013-12-05 Micron Technology, Inc. Methods and apparatuses for shifting data signals to match command signal delay
CN104796113A (zh) * 2014-01-17 2015-07-22 苏州芯动科技有限公司 降低亚稳态发生式d触发器设备
CN104360781A (zh) * 2014-11-12 2015-02-18 京东方科技集团股份有限公司 触控电极的驱动单元、驱动电路、触控面板及驱动方法
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板
CN104793801A (zh) * 2015-05-08 2015-07-22 厦门天马微电子有限公司 一种内嵌式触摸显示装置和触摸显示屏

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017117844A1 (zh) * 2016-01-07 2017-07-13 武汉华星光电技术有限公司 阵列基板上栅极驱动电路及使用所述电路的液晶显示器
CN105652534A (zh) * 2016-01-21 2016-06-08 武汉华星光电技术有限公司 一种栅极驱动电路及其液晶显示器
CN105609076A (zh) * 2016-01-28 2016-05-25 武汉华星光电技术有限公司 一种基于栅极驱动电路及其液晶显示器
WO2017128470A1 (zh) * 2016-01-28 2017-08-03 武汉华星光电技术有限公司 一种基于栅极驱动电路及其液晶显示器
CN105609076B (zh) * 2016-01-28 2017-09-15 武汉华星光电技术有限公司 一种基于栅极驱动电路及其液晶显示器
EP3427135A4 (en) * 2016-03-08 2019-11-06 BOE Technology Group Co., Ltd. RESET CIRCUIT, SLIDING GATE UNIT AND GATE ABATEMENT
WO2017197686A1 (zh) * 2016-05-20 2017-11-23 武汉华星光电技术有限公司 Goa 驱动电路
CN106057131A (zh) * 2016-05-27 2016-10-26 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
CN110047414A (zh) * 2018-01-16 2019-07-23 株式会社日本有机雷特显示器 传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板
CN110047414B (zh) * 2018-01-16 2022-04-08 株式会社日本有机雷特显示器 传输电路、移位寄存器、栅极驱动器、显示面板、以及柔性基板

Also Published As

Publication number Publication date
WO2017049660A1 (zh) 2017-03-30
CN105096900B (zh) 2019-01-25
US20170169780A1 (en) 2017-06-15
US9799295B2 (en) 2017-10-24

Similar Documents

Publication Publication Date Title
CN105096900A (zh) 扫描驱动电路及具有该电路的液晶显示装置
CN106571123B (zh) Goa驱动电路及液晶显示装置
CN105118466A (zh) 扫描驱动电路及具有该电路的液晶显示装置
CN103971628B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN103258495B (zh) 移位寄存单元、移位寄存器和显示装置
CN105304011B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN104795034A (zh) 一种goa电路及液晶显示器
US9437152B2 (en) Scan driving circuit
CN104766575A (zh) 一种goa电路及液晶显示器
CN102290040B (zh) 一种液晶面板、液晶显示装置及液晶面板栅极驱动方法
CN105206246A (zh) 扫描驱动电路及具有该电路的液晶显示装置
CN102915714B (zh) 一种移位寄存器、液晶显示栅极驱动装置和液晶显示装置
CN103996367A (zh) 移位寄存器、栅极驱动电路和显示装置
CN104517575A (zh) 移位寄存器及级传栅极驱动电路
CN105206243A (zh) 一种移位寄存器、栅极集成驱动电路及显示装置
CN105118414A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104332146A (zh) 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN104008739A (zh) 一种扫描驱动电路和一种液晶显示装置
CN104217763A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105469763A (zh) 栅极驱动单元、栅极驱动电路及显示装置
CN104157260A (zh) 基于igzo制程的栅极驱动电路
CN104732951A (zh) 移位寄存器及其驱动方法、栅极驱动装置、显示面板
CN105139816A (zh) 栅极驱动电路
CN104091572A (zh) 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
CN205069085U (zh) 一种移位寄存器、栅极集成驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: No.9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL Huaxing Photoelectric Technology Co.,Ltd.

Patentee after: Wuhan China Star Optoelectronics Technology Co.,Ltd.

Address before: No.9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

Patentee before: Wuhan China Star Optoelectronics Technology Co.,Ltd.