TWI483230B - 閘極驅動器及顯示面板的閘極線驅動方法 - Google Patents

閘極驅動器及顯示面板的閘極線驅動方法 Download PDF

Info

Publication number
TWI483230B
TWI483230B TW102101356A TW102101356A TWI483230B TW I483230 B TWI483230 B TW I483230B TW 102101356 A TW102101356 A TW 102101356A TW 102101356 A TW102101356 A TW 102101356A TW I483230 B TWI483230 B TW I483230B
Authority
TW
Taiwan
Prior art keywords
mode
driving
gate
scan
scanning
Prior art date
Application number
TW102101356A
Other languages
English (en)
Other versions
TW201428713A (zh
Inventor
Kuo Hua Hsu
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to TW102101356A priority Critical patent/TWI483230B/zh
Priority to US13/929,806 priority patent/US20140198023A1/en
Publication of TW201428713A publication Critical patent/TW201428713A/zh
Application granted granted Critical
Publication of TWI483230B publication Critical patent/TWI483230B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

閘極驅動器及顯示面板的閘極線驅動方法
本發明是有關於一種閘極驅動器及其顯示面板的閘極線驅動方法。
液晶顯示器的顯示方式是藉由一閘極驅動器以及一源極驅動器所控制。根據不同的設計方式,閘極驅動器主要可區分為兩種不同形式,包括整合在顯示面板上的陣列基板行驅動(Gate Driver on Array,GOA)之形式,以及設置在顯示面板外由外接矽晶片製作的閘極驅動晶片(Gate Driver IC)之形式。利用陣列基板行驅動技術,顯示面板無需外接閘極驅動晶片。時序控制電路只要傳遞所需的時脈訊號以及電壓準位給顯示面板上的閘極驅動器,就能夠產生掃描訊號來驅動顯示面板。圖1繪示傳統閘極驅動器用以驅動閘極線的訊號示意圖。
請參閱圖1,閘極驅動器使用移位暫存器(shift register)來控制閘極輸出的開啟順序,其經由一個起始訊號(start pulse,STV)啟動移位暫存器之後,閘極輸出通道會隨著時脈訊號(CLK)依序對閘極線進行開與關的動作,以掃描訊號GO[1]、GO[2]、GO[3]、GO[4]...來表示。當掃描訊號打開連接的畫素時,影像資料會由畫素的源極輸入。
為了降低液晶顯示器成本,以習知的技術,液晶顯示器的畫素結構改以雙閘極(dual gate)結構。雙閘極結構在操 作上是利用同一個源極輸出,在一條水平線時間內分別對奇數與偶數相鄰兩個像素進行驅動,如此可以節省一半的源極數目但必須增加一倍的閘極數目,對於傳統源極數目大於閘極數目的液晶顯示器可以達到降低成本的效果。
然而,習知技術傳遞至整合在顯示面板上的閘極驅動器的時脈訊號在每個圖框(frame)期間都是固定的,因此只能產生如圖1所示之順階的掃描訊號,缺乏彈性,沒有辦法利用相同的電路佈局來產生不同掃描順序的掃描訊號,從而也無法解決在某些特殊的畫素佈局上所產生的mura缺陷。
本發明提供一種整合在顯示面板上的閘極驅動電路,可提供兩種以上非順階排列的掃描訊號。
本發明提供一種顯示面板的閘極線驅動方法,此方法可提供兩種以上非順階排列的掃描訊號來驅動顯示面板。
本發明提供一種閘極驅動電路,包括多個閘極驅動級。所述閘極驅動級係整合於顯示面板上,用以接收多個時脈訊號與起始訊號。閘極驅動級被起始訊號啟動後根據時脈訊號產生多個掃描訊號。根據時脈訊號,所述掃描訊號在不同圖框期間分別以多個掃描順序來驅動顯示面板上的多個閘極線。所述掃描順序中至少兩個掃描順序不同。
在本發明一實施例中,上述之掃描訊號在不同圖框期間至少以第一掃描順序及第二掃描順序來驅動顯示面板上 的閘極線。第一掃描順序與第二掃描順序不相同。
在本發明一實施例中,基於第一掃描順序,上述之掃描訊號的驅動模式係選自Z型態驅動模式、反Z型態驅動模式、第一C/反C混合型態驅動模式以及第二C/反C混合型態驅動模式四者其中之一。
在本發明一實施例中,基於第二掃描順序,上述之掃描訊號的驅動模式係選自Z型態驅動模式、反Z型態驅動模式、第一C/反C混合型態驅動模式以及第二C/反C混合型態驅動模式四者之中相異於第一掃描順序所對應的驅動模式。
在本發明一實施例中,上述之掃描訊號在不同圖框期間至少以第一掃描順序、第二掃描順序及第三掃描順序來驅動顯示面板上的閘極線。第一掃描順序、第二掃描順序與第三掃描順序至少兩者不相同。
在本發明一實施例中,基於第一掃描順序,上述之掃描訊號的驅動模式係選自Z型態驅動模式、y型態驅動模式以及反y型態驅動模式三者其中之一。
在本發明一實施例中,基於第二掃描順序,上述之掃描訊號的驅動模式係選自Z型態驅動模式、y型態驅動模式以及反y型態驅動模式三者之中相異於第一掃描順序所對應的驅動模式。
在本發明一實施例中,基於第三掃描順序,上述之掃描訊號的驅動模式係選自Z型態驅動模式、y型態驅動模式以及反y型態驅動模式三者之中相異於第一掃描順序及 第二掃描順序所對應的驅動模式。
在本發明一實施例中,上述之閘極驅動級區分為多個閘極驅動群。每一閘極驅動群包括第一閘極驅動級及多個第二閘極驅動級。第一閘極驅動級被起始訊號啟動後根據時脈訊號當中的其中之一時脈訊號來產生掃描訊號當中對應的其中之一掃描訊號。第二閘極驅動級根據時脈訊號以及其前一級閘極驅動級的輸出來產生掃描訊號當中對應的多個掃描訊號。
在本發明一實施例中,閘極驅動級區分為X個閘極驅動群,時脈訊號包括Y個時脈訊號,且Y=2X,X大於等於2,X、Y為自然數。
本發明提供一種顯示面板的閘極線驅動方法,包括如下步驟。利用多個閘極驅動級來接收多個時脈訊號與起始訊號。閘極驅動級係整合於該顯示面板上。利用閘極驅動級根據時脈訊號與起始訊號來產生多個掃描訊號。在不同圖框期間,掃描訊號具有多個掃描順序。利用閘極驅動級在不同圖框期間分別以掃描訊號來驅動顯示面板上的多個閘極線。掃描順序中至少兩個掃描順序不同。
在本發明一實施例中,上述之在不同圖框期間分別以掃描訊號來驅動顯示面板上的閘極線的步驟中,係至少以第一掃描順序及第二掃描順序來驅動閘極線。第一掃描順序與第二掃描順序不相同。
在本發明一實施例中,上述之在不同圖框期間分別以掃描訊號來驅動顯示面板上的閘極線的步驟中,係至少以 第一掃描順序、第二掃描順序及第三掃描順序來驅動顯示面板上的閘極線。第一掃描順序、第二掃描順序與第三掃描順序至少兩者不相同。
基於上述,在本發明之範例實施例中,閘極驅動電路的佈局相同,利用接收不同時序的時脈訊號,可產生兩種以上非順階排列的掃描訊號。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
以下提出多個實施例來說明本發明,然而本發明不僅限於所例示的多個實施例。又實施例之間也允許有適當的結合。
圖2繪示本發明一實施例之影像顯示器的概要示意圖。圖3A至圖3D繪示圖2之雙閘極顯示面板上畫素結構不同的充電順序之概要示意圖。請參考圖2及至圖3D,本範例實施例之影像顯示器200包括閘極驅動電路210、源極驅動電路220及雙閘極顯示面板230。閘極驅動電路210係整合在雙閘極顯示面板230上。雙閘極顯示面板230上奇數與偶數相鄰的兩個畫素231、232是連接至同一個源極輸出SO,以形成雙閘極畫素結構。因此,影像顯示器200在操作上是利用同一個源極輸出SO,在一條水平線時間內分別對奇數與偶數相鄰的兩個畫素231、232進行驅動,以獲得不同的充電順序。圖3A至圖3D即繪示雙閘極顯示 面板230上畫素結構不同的充電順序,由左而右依序為Z型態充電順序、反Z型態充電順序、C/反C充電順序及反C/C充電順序。在本範例實施例中,閘極驅動電路210利用具有不同驅動模式的掃描訊號來驅動顯示面板230,其畫素結構即可以對應的充電順序進行充電。以下特舉多個不同範例實施例來說明此一技術特徵。
圖4繪示本發明一實施例之閘極驅動電路內部電路佈局的概要示意圖。請參考圖4,本範例實施例之閘極驅動電路410包括多個閘極驅動級410_1至410_N。閘極驅動級410_1至410_N係整合於一顯示面板上,用以接收多個時脈訊號CLK1至CLK4與起始訊號STV。閘極驅動級410_1至410_N被起始訊號STV啟動後,根據所接收的時脈訊號CLK1至CLK4來產生多個掃描訊號GO[1]至GO[N]。在此例中,各閘極驅動級例如包括一移位暫存器來執行產生掃描訊號GO[1]至GO[N]的操作。
具體而言,本範例實施例之閘極驅動級410_1至410_N大致可區分為兩個閘極驅動群,每一閘極驅動群包括一第一閘極驅動級及多個第二閘極驅動級。在此例中,第一閘極驅動群包括第一閘極驅動級410_1及第二閘極驅動級410_3、...、410_N-1,第二閘極驅動群包括第一閘極驅動級410_2及第二閘極驅動級410_4、...、410_N,此際N為偶數。在第一閘極驅動群中,第一閘極驅動級410_1用以接收起始訊號STV,並且時脈訊號CLK1來延遲起始訊號STV,以產生對應的掃描訊號GO[1]。此外,在第一 閘極驅動群中,第二閘極驅動級410_3、...、410_N-1根據時脈訊號CLK1至CLK4以及其前一級閘極驅動級的輸出來產生掃描訊號GO[2]至GO[N]。舉例而言,閘極驅動級410_3根據時脈訊號CLK3來延遲閘極驅動級410_1所產生的掃描訊號GO[1],以產生掃描訊號GO[3]。第一閘極驅動群的其他閘極驅動級的訊號產生方式當可以此類推,在此不再贅述。
類似的,在第二閘極驅動群中,閘極驅動級410_2用以接收起始訊號STV,並且根據時脈訊號CLK2來延遲起始訊號STV,以產生對應的掃描訊號GO[2]。此外,在第二閘極驅動群中,閘極驅動級410_4根據時脈訊號CLK4來延遲閘極驅動級410_2所產生的掃描訊號GO[2],以產生掃描訊號GO[4]。第二閘極驅動群的其他閘極驅動級的訊號產生方式當可以此類推,在此不再贅述。
總結來說,在本範例實施例中,每一閘極驅動群包括一第一閘極驅動級及多個第二閘極驅動級。第一閘極驅動級被起始訊號STV啟動後根據時脈訊號當中的其中之一時脈訊號(例如時脈訊號CLK1)來產生掃描訊號當中對應的其中之一掃描訊號(例如掃描訊號GO[1])。第二閘極驅動級根據時脈訊號CLK1至CLK4以及其前一級閘極驅動級的輸出來產生掃描訊號當中對應的多個掃描訊號GO[2]至GO[N]。另外,在本範例實施例中,掃描訊號GO[1]至GO[N]在不同圖框期間分別以多個不同的掃描順序來驅動顯示面板上的多個閘極線。
具體而言,圖5A及圖6A分別繪示圖4之閘極驅動電路在連續兩個圖框期間各訊號的訊號波形圖。圖5B及圖6B分別繪示顯示面板上部份畫素在連續兩個圖框期間的充電順序。為了簡要說明起見,圖5A及圖6A僅例示四個閘極驅動級410_1至410_4的訊號波形,惟其數量並不用以限制本發明。
請參閱圖5A,圖5A定義掃描訊號GO[1]至GO[4]的Z型態驅動模式,其開啟閘極線的第一掃描順序為:GO[1]→GO[2]→GO[3]→GO[4]。在第n個圖框期間內,閘極驅動級410_1至410_4根據起始訊號STV與時脈訊號CLK1至CLK4來達成如圖5B所示的Z型態畫素充電順序,如此達到空間平均的效果。顯示影像經過時間平均或是空間平均後,可以提升影像顯示品質。
請參閱圖6A及圖6B,基於相同機制與相同的效果,閘極線在第n+1個圖框期間的開啟順序也可以為更改反Z型態驅動模式,此時掃描訊號GO[1]至GO[4]開啟閘極線的第二掃描順序為:GO[2]→GO[1]→GO[4]→GO[3]。基於此第二掃描順序,閘極驅動級410_1至410_4可驅動面板畫素達成如圖6B所示的反Z型態畫素充電順序。
從另一觀點來看,比較圖5A及圖6A的時脈訊號CLK1至CLK4,其可區分兩組時脈訊號,例如時脈訊號CLK1與CLK2可區分為一組,時脈訊號CLK3與CLK4可區分為另一組。在第n個圖框期間內,時脈訊號CLK1至CLK4依序傳遞至閘極驅動級410_1至410_4。在第n+1 個圖框期間內,相較於第n個圖框期間,時脈訊號CLK1與CLK2傳遞至閘極驅動級的時序彼此對調,時脈訊號CLK3與CLK4傳遞至閘極驅動級的時序也是彼此對調。因此,在不同圖框期間所產生的掃描訊號GO[1]至GO[4]也對應時脈訊號CLK1至CLK4具有相同的時序特性。
在本範例實施例中,在第n+2個及其後的圖框期間,閘極驅動級410_1至410_N可以第一掃描順序或第二掃描順序來驅動顯示面板上的閘極線,本發明並不加以限制。也就是說,本範例實施例之掃描訊號410_1至410_N在不同圖框期間分別以多個掃描順序來驅動顯示面板上的多個閘極線,其中所述掃描順序中至少兩個掃描順序不同。因此,在本範例實施例中,閘極驅動電路410利用具有不同驅動模式的掃描訊號GO[1]至GO[N]來驅動顯示面板,其畫素結構即可以對應的充電順序進行充電。
此外,在本範例實施例中,閘極驅動級係區分為兩個閘極驅動群,此兩個閘極驅動群根據四個時脈訊號CLK1至CLK4,即可產生多個不同的掃描順序的掃描訊號410_1至410_N。
圖7繪示本發明另一實施例之閘極驅動電路內部電路佈局的概要示意圖。請參考圖4及圖7,本範例實施例之閘極驅動電路510類似於圖4之閘極驅動電路410,惟兩者之間主要的差異例如在於,本範例實施例之閘極驅動級510_1至510_N是區分為四個閘極驅動群。第一閘極驅動群包括閘極驅動級510_1、510_5、...、510_N-3(未繪示), 第二閘極驅動群包括閘極驅動級510_2、510_6、...、510_N-2(未繪示),第三閘極驅動群包括閘極驅動級510_3、510_7、...、510_N-1,第四閘極驅動群包括閘極驅動級510_4、510_8、...、510_N,此際N為大於8的4的倍數。
圖8及圖9分別繪示圖7之閘極驅動電路在連續兩個閘極輸出期間(gate output sequence)各訊號的訊號波形圖。為了簡要說明起見,圖8及圖9僅例示八個閘極驅動級510_1至510_8的訊號波形,惟其數量並不用以限制本發明。
請參閱圖8,閘極驅動級510_1至510_8在第一個閘極輸出期間接收順階的時脈訊號CLK1至CLK8,因此,根據此些時脈訊號,閘極驅動級510_1至510_8也會產生順階的掃描訊號GO[1]至GO[8]來驅動顯示面板,其畫素的充電順序如圖3A所示,為Z型態的畫素充電順序。因此,在第一個閘極輸出期間,掃描訊號GO[1]至GO[8]開啟閘極線的第一掃描順序為:GO[1]→GO[2]→GO[3]→GO[4]→GO[5]→GO[6]→GO[7]→GO[8]。
接著,在第二個閘極輸出期間,請參閱圖9,圖9定義掃描訊號GO[1]至GO[8]的第一C/反C混合型態驅動模式,即反C形與C形混合模式,其開啟閘極線的第二掃描順序為:GO[1]→GO[2]→GO[4]→GO[3]→GO[5]→GO[6]→GO[8]→GO[7]。在第二個閘極輸出期間,閘極驅動級510_1至510_8根據起始訊號STV與時脈訊號CLK1至 CLK8來達成如圖3C所示的第一C/反C混合型態的畫素充電順序。從另一觀點來看,比較圖8及圖9的時脈訊號CLK1至CLK8,在第一個閘極輸出期間,時脈訊號CLK1至CLK8依序傳遞至閘極驅動級510_1至510_8。在第二個閘極輸出期間,相較於第一個閘極輸出期間,時脈訊號CLK3與CLK4傳遞至閘極驅動級的時序彼此對調,時脈訊號CLK7與CLK8傳遞至閘極驅動級的時序也是彼此對調。因此,在不同閘極輸出期間所產生的掃描訊號GO[1]至GO[8]也對應時脈訊號CLK1至CLK8具有相同的時序特性。
之後,在第三個及其後的閘極輸出期間,閘極驅動級510_1至510_N可以第一掃描順序或第二掃描順序來驅動顯示面板上的閘極線,本發明並不加以限制。
在另一範例實施例中,開啟閘極線的第二掃描順序也可以為:GO[2]→GO[1]→GO[3]→GO[4]→GO[6]→GO[5]→GO[7]→GO[8],如圖10所示。請參閱圖10,圖10定義掃描訊號GO[1]至GO[8]的第二C/反C混合型態驅動模式,即C形與反C形混合模式。在此例中,顯示面板上的畫素充電順序如圖3D所示。
因此,在本範例實施例中,基於第二掃描順序,掃描訊號GO[1]至GO[N]的驅動模式可以是第一C/反C混合型態驅動模式或第二C/反C混合型態驅動模式。或者,在另一範例實施例中,第二C/反C混合型態驅動模式也可作為掃描訊號GO[1]至GO[N]的第三掃描順序,以在第三個或 其後的閘極輸出期間來驅動閘極線。
在本範例實施例中,閘極驅動級510_1至510_N是區分為四個閘極驅動群,因此,藉由調整八個時脈訊號CLK1至CLK8的傳遞至閘極驅動級的時序,可產生24種不同型態的驅動模式。因此,閘極驅動級510_1至510_N可在不同的閘極輸出期間,藉由選用這24種型態的驅動模式當中的二至多個來驅動閘極線,以提高面板的顯示品質。
圖11繪示本發明另一實施例之閘極驅動電路內部電路佈局的概要示意圖。請參考圖7及圖11,本範例實施例之閘極驅動電路510’類似於圖7之閘極驅動電路510,惟兩者之間主要的差異例如在於,本範例實施例之第一與第三閘極驅動群設置於顯示面板230之一側,第二與第四閘極驅動群設置於顯示面板230上相對第一與第三閘極驅動群之另一側。
另外,本範例實施例的閘極線驅動方法類似於圖7所揭露者,因此可以由圖8至圖10實施例之敘述中獲致足夠的教示、建議與實施說明,因此不再贅述。
總結來說,在上述範例實施例中,所述掃描訊號在不同圖框期間至少以第一掃描順序及第二掃描順序來驅動顯示面板上的閘極線。基於所述第一掃描順序,掃描訊號的驅動模式係選自Z型態驅動模式、反Z型態驅動模式、第一C/反C混合型態驅動模式以及第二C/反C混合型態驅動模式四者其中之一。基於所述第二掃描順序,掃描訊號的驅動模式係選自Z型態驅動模式、反Z型態驅動模式、 第一C/反C混合型態驅動模式以及第二C/反C混合型態驅動模式四者之中相異於第一掃描順序所對應的驅動模式。
在其他的範例實施例中,所述掃描訊號在不同圖框期間也可至少以第一掃描順序、第二掃描順序及第三掃描順序來驅動顯示面板上的閘極線。其中,第一掃描順序、第二掃描順序與第三掃描順序至少兩者不相同,具體說明如下。
圖12繪示本發明另一實施例之閘極驅動電路內部電路佈局的概要示意圖。請參考圖4及圖12,本範例實施例之閘極驅動電路610類似於圖4之閘極驅動電路410,惟兩者之間主要的差異例如在於,本範例實施例之閘極驅動級610_1至610_N是區分為三個閘極驅動群。第一閘極驅動群包括閘極驅動級610_1、610_4、...、610_N-2(未繪示),第二閘極驅動群包括閘極驅動級610_2、610_5、...、610_N-1,第三閘極驅動群包括閘極驅動級610_3、610_6、...、610_N,此際N為大於6的3的倍數。
圖13、圖14A及圖15A分別繪示圖12之閘極驅動電路在連續三個閘極輸出期間(gate output sequence)各訊號的訊號波形圖。圖14B及圖15B分別繪示顯示面板上部份畫素在第二個及第三個閘極輸出期間的充電順序。為了簡要說明起見,圖13、圖14A及圖15A僅例示六個閘極驅動級610_1至610_6的訊號波形,惟其數量並不用以限制本發明。
請參閱圖13,閘極驅動級610_1至610_6在第一個閘極輸出期間接收順階的時脈訊號CLK1至CLK6,因此,根據此些時脈訊號,閘極驅動級610_1至610_6也會產生順階的掃描訊號GO[1]至GO[6]來驅動顯示面板,其畫素的充電順序如圖3A所示,為Z型態的畫素充電順序。因此,在第一個閘極輸出期間,掃描訊號GO[1]至GO[6]開啟閘極線的第一掃描順序為:GO[1]→GO[2]→GO[3]→GO[4]→GO[5]→GO[6]。
接著,在第二個閘極輸出期間,請參閱圖14A,圖14A定義掃描訊號GO[1]至GO[6]的y型態驅動模式,其開啟閘極線的第二掃描順序為:GO[1]→GO[3]→GO[2]→GO[4]→GO[6]→GO[5]。在第二個閘極輸出期間,閘極驅動級610_1至610_6根據起始訊號STV與時脈訊號CLK1至CLK6來達成如圖14B所示的y型態的畫素充電順序。從另一觀點來看,比較圖13及圖14A的時脈訊號CLK1至CLK6,在第一個閘極輸出期間,時脈訊號CLK1至CLK6依序傳遞至閘極驅動級610_1至610_6。在第二個閘極輸出期間,相較於第一個閘極輸出期間,時脈訊號CLK2與CLK3傳遞至閘極驅動級的時序彼此對調,時脈訊號CLK5與CLK6傳遞至閘極驅動級的時序也是彼此對調。因此,在不同閘極輸出期間所產生的掃描訊號GO[1]至GO[6]也對應時脈訊號CLK1至CLK6具有相同的時序特性。
之後,在第三個閘極輸出期間,請參閱圖15A,圖15A定義掃描訊號GO[1]至GO[6]的反y型態驅動模式,其開 啟閘極線的第三掃描順序為:GO[2]→GO[1]→GO[3]→GO[5]→GO[4]→GO[6]。在第三個閘極輸出期間,閘極驅動級610_1至610_6根據起始訊號STV與時脈訊號CLK1至CLK6來達成如圖15B所示的反y型態的畫素充電順序。從另一觀點來看,比較圖13及圖15A的時脈訊號CLK1至CLK6,在第一個閘極輸出期間,時脈訊號CLK1至CLK6依序傳遞至閘極驅動級610_1至610_6。在第三個閘極輸出期間,相較於第一個閘極輸出期間,時脈訊號CLK1與CLK2傳遞至閘極驅動級的時序彼此對調,時脈訊號CLK4與CLK5傳遞至閘極驅動級的時序也是彼此對調。因此,在不同閘極輸出期間所產生的掃描訊號GO[1]至GO[6]也對應時脈訊號CLK1至CLK6具有相同的時序特性。
繼之,在第四個及其後的閘極輸出期間,閘極驅動級610_1至610_N可以第一掃描順序、第二掃描順序或第三掃描順序來驅動顯示面板上的閘極線,本發明並不加以限制。
在本範例實施例中,閘極驅動級610_1至610_N是區分為三個閘極驅動群,因此,藉由調整六個時脈訊號CLK1至CLK6的傳遞至閘極驅動級的時序,可產生6種不同型態的驅動模式。因此,閘極驅動級610_1至610_N可在不同的閘極輸出期間,藉由選用這6種型態的驅動模式當中的二至多個來驅動閘極線,以提高面板的顯示品質。
總結來說,在上述範例實施例中,所述掃描訊號在不同圖框期間至少以第一掃描順序、第二掃描順序及第三掃 描順序來驅動顯示面板上的閘極線。第一掃描順序、第二掃描順序與第三掃描順序至少兩者不相同。基於所述第一掃描順序,掃描訊號的驅動模式係選自Z型態驅動模式、y型態驅動模式以及反y型態驅動模式三者其中之一。基於所述第二掃描順序,掃描訊號的驅動模式係選自Z型態驅動模式、y型態驅動模式以及反y型態驅動模式三者之中相異於第一掃描順序所對應的驅動模式。基於所述第三掃描順序,掃描訊號的驅動模式係選自Z型態驅動模式、y型態驅動模式以及反y型態驅動模式三者之中相異於第一掃描順序及第二掃描順序所對應的驅動模式。
另外,在本範例實施例中,雖然閘極驅動電路在連續三個閘極輸出期間都以不同掃描順序的掃描訊號來驅動顯示面板上的閘極線,但本發明並不限於此。只要在連續兩個閘極輸出期間以不同掃描順序的掃描訊號來驅動顯示面板上的閘極線即符合本發明之精神,在其後的第三個閘極輸出期間,掃描訊號的掃描順序可與前兩個連續的閘極輸出期間相同或不相同。
圖16繪示本發明一實施例之閘極線驅動方法的步驟流程圖。請同時參照圖4及圖16,本範例實施例之閘極線驅動方法包括如下步驟。首先,在步驟S800中,利用多個閘極驅動級410_1至410_N來接收多個時脈訊號CLK1至CLK4與起始訊號STV。閘極驅動級410_1至410_N係整合於顯示面板230上,形成GOA組態。接著,在步驟S810中,利用閘極驅動級410_1至410_N根據時脈訊號 CLK1至CLK4與起始訊號STV來產生多個掃描訊號GO[1]至GO[N]。在此例中,在不同圖框期間,掃描訊號GO[1]至GO[N]具有不同的掃描順序,如圖5A及6A所示。之後,在步驟S820中,利用閘極驅動級410_1至410_N在不同圖框期間分別以掃描訊號GO[1]至GO[N]來驅動顯示面板230上的多個閘極線。所述掃描順序中至少兩個掃描順序不同。
另外,本發明之實施例的閘極線驅動方法可以由圖1至圖15B實施例之敘述中獲致足夠的教示、建議與實施說明,因此不再贅述。
綜上所述,在本發明的範例實施例中,設置於顯示面板上的閘極驅動電路利用接收不同時序的時脈訊號,可產生兩種以上非順階排列的掃描訊號,如此可達到空間平均的效果。顯示影像經過時間平均或是空間平均後,可以提升影像顯示品質。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
200‧‧‧影像顯示器
210、410、510、510’、610‧‧‧閘極驅動電路
220‧‧‧源極驅動電路
230‧‧‧顯示面板
231、232‧‧‧畫素
410_1至410_N、510_1至510_N、610_1至610_N:閘極驅動級
GO[1]至GO[N]‧‧‧掃描訊號
SO‧‧‧源極輸出
S800、S810、S820‧‧‧閘極線驅動方法的步驟
CLK、CLK1至CLK8‧‧‧時脈訊號
STV‧‧‧起始訊號
圖1繪示傳統閘極驅動器用以驅動閘極線的訊號示意圖。
圖2繪示本發明一實施例之影像顯示器的概要示意 圖。
圖3A至圖3D繪示圖2之雙閘極顯示面板上畫素結構不同的充電順序之概要示意圖。
圖4繪示本發明一實施例之閘極驅動電路內部電路佈局的概要示意圖。
圖5A及圖6A分別繪示圖4之閘極驅動電路在連續兩個圖框期間各訊號的訊號波形圖。
圖5B及圖6B分別繪示顯示面板上部份畫素在連續兩個圖框期間的充電順序。
圖7繪示本發明另一實施例之閘極驅動電路內部電路佈局的概要示意圖。
圖8及圖9分別繪示圖7之閘極驅動電路在連續兩個閘極輸出期間各訊號的訊號波形圖。
圖10繪示掃描訊號的第二C/反C混合型態驅動模式。
圖11繪示本發明另一實施例之閘極驅動電路內部電路佈局的概要示意圖。
圖12繪示本發明另一實施例之閘極驅動電路內部電路佈局的概要示意圖。
圖13、圖14A及圖15A分別繪示圖12之閘極驅動電路在連續三個閘極輸出期間(gate output sequence)各訊號的訊號波形圖。
圖14B及圖15B分別繪示顯示面板上部份畫素在第二個及第三個閘極輸出期間的充電順序。
圖16繪示本發明一實施例之閘極線驅動方法的步驟 流程圖。
S800、S810、S820‧‧‧閘極線驅動方法的步驟

Claims (18)

  1. 一種閘極驅動電路,包括:多個閘極驅動級,整合於一顯示面板上,用以接收多個時脈訊號與一起始訊號,該些閘極驅動級被該起始訊號啟動後根據該些時脈訊號產生多個掃描訊號,其中根據該些時脈訊號,該些掃描訊號在不同圖框期間分別以多個掃描順序來驅動該顯示面板上的多個閘極線,其中該些掃描順序中至少兩個掃描順序不同。
  2. 如申請專利範圍第1項所述之閘極驅動電路,其中該些掃描訊號在該些不同圖框期間至少以一第一掃描順序及一第二掃描順序來驅動該顯示面板上的該些閘極線,其中該第一掃描順序與該第二掃描順序不相同。
  3. 如申請專利範圍第2項所述之閘極驅動電路,其中基於該第一掃描順序,該些掃描訊號的驅動模式係選自一Z型態驅動模式、一反Z型態驅動模式、一第一C/反C混合型態驅動模式以及一第二C/反C混合型態驅動模式四者其中之一。
  4. 如申請專利範圍第3項所述之閘極驅動電路,其中基於該第二掃描順序,該些掃描訊號的驅動模式係選自該Z型態驅動模式、該反Z型態驅動模式、該第一C/反C混合型態驅動模式以及該第二C/反C混合型態驅動模式四者之中相異於該第一掃描順序所對應的驅動模式。
  5. 如申請專利範圍第1項所述之閘極驅動電路,其中該些掃描訊號在該些不同圖框期間至少以一第一掃描順 序、一第二掃描順序及一第三掃描順序來驅動該顯示面板上的該些閘極線,其中該第一掃描順序、該第二掃描順序與該第三掃描順序至少兩者不相同。
  6. 如申請專利範圍第5項所述之閘極驅動電路,其中基於該第一掃描順序,該些掃描訊號的驅動模式係選自一Z型態驅動模式、一y型態驅動模式以及一反y型態驅動模式三者其中之一。
  7. 如申請專利範圍第6項所述之閘極驅動電路,其中基於該第二掃描順序,該些掃描訊號的驅動模式係選自該Z型態驅動模式、該y型態驅動模式以及該反y型態驅動模式三者之中相異於該第一掃描順序所對應的驅動模式。
  8. 如申請專利範圍第7項所述之閘極驅動電路,其中基於該第三掃描順序,該些掃描訊號的驅動模式係選自該Z型態驅動模式、該y型態驅動模式以及該反y型態驅動模式三者之中相異於該第一掃描順序及該第二掃描順序所對應的驅動模式。
  9. 如申請專利範圍第1項所述之閘極驅動電路,其中該些閘極驅動級區分為多個閘極驅動群,每一閘極驅動群包括一第一閘極驅動級及多個第二閘極驅動級,該第一閘極驅動級被該起始訊號啟動後根據該些時脈訊號當中的其中之一時脈訊號來產生該些掃描訊號當中對應的其中之一掃描訊號,該些第二閘極驅動級根據該些時脈訊號以及其前一級閘極驅動級的輸出來產生該些掃描訊號當中對應的多個掃描訊號。
  10. 如申請專利範圍第9項所述之閘極驅動電路,其中該些閘極驅動級區分為X個閘極驅動群,該些時脈訊號包括Y個時脈訊號,且Y=2X,X大於等於2,X、Y為自然數。
  11. 一種顯示面板的閘極線驅動方法,包括:利用多個閘極驅動級來接收多個時脈訊號與一起始訊號,其中該些閘極驅動級係整合於該顯示面板上;利用該些閘極驅動級根據該些時脈訊號與該起始訊號來產生多個掃描訊號,其中在不同圖框期間,該些掃描訊號具有多個掃描順序;以及利用該些閘極驅動級在該些不同圖框期間分別以該些掃描訊號來驅動該顯示面板上的多個閘極線,其中該些掃描順序中至少兩個掃描順序不同。
  12. 如申請專利範圍第11項所述之閘極線驅動方法,其中在該些不同圖框期間分別以該些掃描訊號來驅動該顯示面板上的該些閘極線的步驟中,係至少以一第一掃描順序及一第二掃描順序來驅動該些閘極線,其中該第一掃描順序與該第二掃描順序不相同。
  13. 如申請專利範圍第12項所述之閘極線驅動方法,其中基於該第一掃描順序,該些掃描訊號的驅動模式係選自一Z型態驅動模式、一反Z型態驅動模式、一第一C/反C混合型態驅動模式以及一第二C/反C混合型態驅動模式四者其中之一。
  14. 如申請專利範圍第13項所述之閘極線驅動方 法,其中基於該第二掃描順序,該些掃描訊號的驅動模式係選自該Z型態驅動模式、該反Z型態驅動模式、該第一C/反C混合型態驅動模式以及該第二C/反C混合型態驅動模式四者之中相異於該第一掃描順序所對應的驅動模式。
  15. 如申請專利範圍第11項所述之閘極線驅動方法,其中在該些不同圖框期間分別以該些掃描訊號來驅動該顯示面板上的該些閘極線的步驟中,係至少以一第一掃描順序、一第二掃描順序及一第三掃描順序來驅動該顯示面板上的該些閘極線,其中該第一掃描順序、該第二掃描順序與該第三掃描順序至少兩者不相同。
  16. 如申請專利範圍第15項所述之閘極線驅動方法,其中基於該第一掃描順序,該些掃描訊號的驅動模式係選自一Z型態驅動模式、一y型態驅動模式以及一反y型態驅動模式三者其中之一。
  17. 如申請專利範圍第16項所述之閘極線驅動方法,其中基於該第二掃描順序,該些掃描訊號的驅動模式係選自該Z型態驅動模式、該y型態驅動模式以及該反y型態驅動模式三者之中相異於該第一掃描順序所對應的驅動模式。
  18. 如申請專利範圍第17項所述之閘極線驅動方法,其中基於該第三掃描順序,該些掃描訊號的驅動模式係選自該Z型態驅動模式、該y型態驅動模式以及該反y型態驅動模式三者之中相異於該第一掃描順序及該第二掃描順序所對應的驅動模式。
TW102101356A 2013-01-14 2013-01-14 閘極驅動器及顯示面板的閘極線驅動方法 TWI483230B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW102101356A TWI483230B (zh) 2013-01-14 2013-01-14 閘極驅動器及顯示面板的閘極線驅動方法
US13/929,806 US20140198023A1 (en) 2013-01-14 2013-06-28 Gate driver on array and method for driving gate lines of display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102101356A TWI483230B (zh) 2013-01-14 2013-01-14 閘極驅動器及顯示面板的閘極線驅動方法

Publications (2)

Publication Number Publication Date
TW201428713A TW201428713A (zh) 2014-07-16
TWI483230B true TWI483230B (zh) 2015-05-01

Family

ID=51164754

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102101356A TWI483230B (zh) 2013-01-14 2013-01-14 閘極驅動器及顯示面板的閘極線驅動方法

Country Status (2)

Country Link
US (1) US20140198023A1 (zh)
TW (1) TWI483230B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103730094B (zh) * 2013-12-30 2016-02-24 深圳市华星光电技术有限公司 Goa电路结构
CN104766575B (zh) * 2015-04-07 2017-10-17 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN104966480B (zh) * 2015-07-21 2017-08-25 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
CN105099435B (zh) * 2015-08-27 2018-04-10 深圳市华星光电技术有限公司 电平转换电路及其电平转换方法
CN106782395B (zh) * 2016-12-30 2019-02-26 深圳市华星光电技术有限公司 Goa电路的驱动方法和驱动装置
CN106875886B (zh) * 2017-03-02 2019-11-12 京东方科技集团股份有限公司 起始信号生成电路、驱动方法和显示装置
CN107134271B (zh) * 2017-07-07 2019-08-02 深圳市华星光电技术有限公司 一种goa驱动电路
CN107230447A (zh) * 2017-08-04 2017-10-03 京东方科技集团股份有限公司 一种驱动方法、驱动电路及显示面板
US11211687B2 (en) * 2017-12-07 2021-12-28 Sj Semiconductor (Jiangyin) Corporation Method of fabricating a semiconductor structure with an antenna module
CN108320693B (zh) * 2018-02-27 2022-04-19 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、阵列基板及显示装置
CN110060639B (zh) * 2019-04-24 2021-07-06 深圳市华星光电半导体显示技术有限公司 阵列基板
CN110992868B (zh) * 2019-12-20 2022-08-16 京东方科技集团股份有限公司 显示基板的驱动方法、装置和显示装置
CN111883075A (zh) * 2020-07-28 2020-11-03 北海惠科光电技术有限公司 面板驱动电路、方法及显示装置
CN111916034A (zh) * 2020-08-19 2020-11-10 惠科股份有限公司 显示装置及其驱动方法
CN115064122A (zh) * 2022-07-01 2022-09-16 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201101288A (en) * 2009-06-23 2011-01-01 Lg Display Co Ltd Liquid crystal display
TW201120843A (en) * 2009-12-02 2011-06-16 Himax Tech Ltd Source driver and operation method thereof and flat panel display
US20110254818A1 (en) * 2010-04-19 2011-10-20 Chunghwa Picture Tubes, Ltd. Display
TW201239842A (en) * 2011-03-30 2012-10-01 Novatek Microelectronics Corp Gate diver for dual-gate display and frame control method thereof

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4204630B1 (ja) * 2007-05-30 2009-01-07 シャープ株式会社 走査信号線駆動回路、表示装置、およびその駆動方法
TWI435302B (zh) * 2011-11-18 2014-04-21 Au Optronics Corp 應用於顯示面板的驅動方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201101288A (en) * 2009-06-23 2011-01-01 Lg Display Co Ltd Liquid crystal display
TW201120843A (en) * 2009-12-02 2011-06-16 Himax Tech Ltd Source driver and operation method thereof and flat panel display
US20110254818A1 (en) * 2010-04-19 2011-10-20 Chunghwa Picture Tubes, Ltd. Display
TW201239842A (en) * 2011-03-30 2012-10-01 Novatek Microelectronics Corp Gate diver for dual-gate display and frame control method thereof

Also Published As

Publication number Publication date
TW201428713A (zh) 2014-07-16
US20140198023A1 (en) 2014-07-17

Similar Documents

Publication Publication Date Title
TWI483230B (zh) 閘極驅動器及顯示面板的閘極線驅動方法
US10930360B2 (en) Shift register, driving method thereof, gate driving circuit, and display device
US9443462B2 (en) Gate driving circuit, gate line driving method and display device
US10566071B2 (en) Shift register unit, method for driving shift register unit, gate driving circuit and display device
JP5230853B2 (ja) 走査信号線駆動回路およびそれを備えた表示装置
US7274351B2 (en) Driver circuit and shift register of display device and display device
WO2018188285A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法
WO2009104322A1 (ja) 表示装置および表示装置の駆動方法ならびに走査信号線駆動回路
US10593278B2 (en) Display device subpixel activation patterns
TWI385633B (zh) 用於一液晶顯示器之驅動裝置及其相關輸出致能訊號轉換裝置
US20050052439A1 (en) Gate drive device for a display
WO2014015580A1 (zh) 栅极驱动电路、方法及液晶显示器
WO2013168603A1 (ja) 走査信号線駆動回路およびそれを備える表示装置
WO2015007052A1 (zh) Goa电路、阵列基板、显示装置及驱动方法
TWI453718B (zh) 影像顯示系統與雙向移位暫存器電路
JP2005018066A (ja) 液晶表示装置及びその駆動方法
JP7048037B2 (ja) 走査駆動回路、アレイ基板及びディスプレイパネル
TWI529731B (zh) 顯示器面板與雙向移位暫存器電路
WO2015043087A1 (zh) 栅极驱动电路及栅线驱动方法、显示装置
WO2018036088A1 (zh) Amoled扫描驱动电路及方法、液晶显示面板及装置
KR101243812B1 (ko) 액정 표시장치의 구동장치와 그의 구동방법
CN103943075A (zh) 栅极驱动电路及显示面板的栅极线驱动方法
WO2012169590A1 (ja) シフトレジスタおよびそれを備えた表示装置
TWI552137B (zh) 閘極驅動電路及其移位暫存器
CN203456069U (zh) 一种栅极驱动电路及显示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees