CN104966480B - 阵列基板行驱动电路单元、驱动电路和显示面板 - Google Patents

阵列基板行驱动电路单元、驱动电路和显示面板 Download PDF

Info

Publication number
CN104966480B
CN104966480B CN201510429251.6A CN201510429251A CN104966480B CN 104966480 B CN104966480 B CN 104966480B CN 201510429251 A CN201510429251 A CN 201510429251A CN 104966480 B CN104966480 B CN 104966480B
Authority
CN
China
Prior art keywords
driving pulse
gate
array base
base palte
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510429251.6A
Other languages
English (en)
Other versions
CN104966480A (zh
Inventor
张锴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Ordos Yuansheng Optoelectronics Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510429251.6A priority Critical patent/CN104966480B/zh
Publication of CN104966480A publication Critical patent/CN104966480A/zh
Priority to US15/106,491 priority patent/US9881542B2/en
Priority to PCT/CN2015/097114 priority patent/WO2017012254A1/zh
Application granted granted Critical
Publication of CN104966480B publication Critical patent/CN104966480B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种阵列基板行驱动电路单元,包括:具有移位寄存器单元的阵列基板行驱动寄存模块以及具有数字逻辑电路的阵列基板行驱动输出模块。本级激励脉冲、第二附加时钟信号、第一时钟信号和第二时钟信号被提供给所述数字逻辑电路,使得仅在本级激励脉冲的前半个脉宽期间在第一本级输出端输出与第一时钟信号的前半个周期对应的第一栅线驱动脉冲,并且在第二本级输出端输出与第二时钟信号的后半个周期对应的第二栅线驱动脉冲。还公开了一种通过级联所述阵列基板行驱动电路单元而构成的阵列基板行驱动电路和包括该驱动电路的显示面板。根据本发明的实施例,单个GOA单元能够输出用于两行像素的栅极驱动脉冲,减少了所需要的GOA电路单元的数目。

Description

阵列基板行驱动电路单元、驱动电路和显示面板
技术领域
本发明涉及显示技术领域,具体来说涉及一种阵列基板行驱动电路单元。进一步地,本发明涉及一种包括该阵列基板行驱动电路单元的驱动电路。再进一步地,本发明涉及一种包括该驱动电路的显示面板。
背景技术
现有显示器的制造通常采用阵列基板行驱动(Gate Driver on Array, GOA)的设计,其中将薄膜晶体管(Thin Film Transistor, TFT)的栅极开关电路集成在显示面板的阵列基板上。这样,可以省掉栅极驱动电路的绑定(bonding)区域以及外围布线空间,从而实现显示面板的窄边框的美观设计。
图1图示了一种常规的GOA电路原理图,其中仅示出了两个级联的GOA电路单元,并且这两个GOA单元中除了本级输出端(OUT_x,x=1, 2, 3, …)之外对应的端子用相同的参考文字表示。在图1中,CK与CKB为相对于彼此反相的时钟信号,CN与CNB为用于控制正反扫方向的互补的直流电平,STV_N-1和STV_N+1分别为正、反扫的输入信号,STV_N为生成的中间扫描信号,并且OUT_1和 OUT_2为提供给不同像素行的栅极驱动脉冲。当CN为高电平,CNB为低电平时,进行正向扫描,其中在施加到第一级GOA单元的STV_N-1的激励下顺序地在OUT_1, OUT_2, …OUT_n(n为像素行的数目)上输出栅极驱动脉冲;反之,当CN为低电平,CNB为高电平时,进行反向扫描,其中在施加到最后一级GOA单元的STV_N+1的激励下顺序地在OUT_n, OUT_n-1, …OUT_1上输出栅极驱动脉冲。在该常规的GOA电路中,每一行像素需要一个相应的GOA电路单元来生成一个栅极驱动脉冲。因此,所需要的GOA电路单元数目庞大,使得GOA电路占用较大的边框空间,这不利于显示屏边框的进一步变窄。
因此,需要一种改进的阵列基板行驱动电路配置。
发明内容
本发明的目的是提供一种能够输出用于两行像素的栅极驱动脉冲的阵列基板行驱动电路单元,从而减少所需要的GOA单元的数目,并且因此减少要占用的边框面积。进一步地,本发明的另一目的是提供一种包括该阵列基板行驱动电路单元的驱动电路。此外,本发明的再一目的是提供一种包括该驱动电路的显示面板。
根据本发明的第一方面,提供了一种阵列基板行驱动电路单元,包括:用于接收本级激励脉冲的第一输入端;用于接收第一附加时钟信号的第二输入端;用于接收第二附加时钟信号的第三输入端,所述第二附加时钟信号是所述第一附加时钟信号的反相版本;用于接收第一时钟信号的第四输入端;用于接收第二时钟信号的第五输入端,所述第二时钟信号是所述第一时钟信号的反相版本;用于输出次级激励脉冲的第一输出端;用于输出第一栅线驱动脉冲的第一本级输出端;用于输出第二栅线驱动脉冲的第二本级输出端;阵列基板行驱动寄存模块,其具有移位寄存器单元;以及阵列基板行驱动输出模块,其具有数字逻辑电路;其中,所述本级激励脉冲、所述第一附加时钟信号和所述第一时钟信号是同步的,所述本级激励脉冲的宽度等于所述第一附加时钟信号的一个周期,所述第一附加时钟信号的周期是所述第一时钟信号的周期的两倍,并且,所述第一栅线驱动脉冲和所述第二栅线驱动脉冲的宽度均等于所述第一时钟信号的周期的一半;其中,所述本级激励脉冲和所述第一附加时钟信号被提供给所述移位寄存器单元,使得在所述第一输出端输出所述次级激励脉冲,所述次级激励脉冲是所述本级激励脉冲的被移位所述第一附加时钟信号的半个周期的延迟版本;并且其中,所述本级激励脉冲、所述第二附加时钟信号、所述第一时钟信号和所述第二时钟信号被提供给所述数字逻辑电路,使得仅在所述本级激励脉冲的前半个脉宽期间在所述第一本级输出端输出与所述第一时钟信号的前半个周期时序上对应的所述第一栅线驱动脉冲,并且在所述第二本级输出端输出与所述第二时钟信号的后半个周期时序上对应的所述第二栅线驱动脉冲。
所述数字逻辑电路可以包括:与门,其两个输入端之一被提供所述本级激励脉冲,并且另一个输入端被提供所述第二附加时钟信号;第一与非门,其一个输入端连接到所述与门的输出端,并且另一个输入端被提供所述第一时钟信号;第一非门,其输入端连接到所述第一与非门的输出端;第二与非门,其一个输入端连接到所述与门的输出端,并且另一个输入端被提供所述第二时钟信号;以及第二非门,其输入端连接到所述第二与非门的输出端;其中,所述第一非门的输出信号被路由到所述第一本级输出端作为所述第一栅线驱动脉冲,并且所述第二非门的输出信号被路由到所述第二本级输出端作为所述第二栅线驱动脉冲。
所述数字逻辑电路可以还包括:第一缓冲电路,用于在将所述第一栅线驱动脉冲路由到所述第一本级输出端以供输出之前对其进行缓冲;以及第二缓冲电路,用于在将所述第二栅线驱动脉冲路由到所述第二本级输出端以供输出之前对其进行缓冲。
所述第一缓冲电路可以包括相互串联的偶数个非门,并且所述第二缓冲电路可以包括相互串联的偶数个非门。
所述移位寄存器单元可以包括:第三非门,其输入端被提供所述第一附加时钟信号;第一三态非门,其输入端被提供所述本级激励脉冲,其第一控制端连接到所述第三非门的输入端,并且其第二控制端连接到所述第三非门的输出端;第二三态非门,其输出端连接到所述第一三态非门的输出端,其第一控制端连接到所述第三非门的输出端,并且其第二控制端连接到所述第三非门的输入端;以及第四非门,其输入端连接到所述第二三态非门的输出端,其输出端连接到所述第二三态非门的输入端,并且其输出信号被路由到所述第一输出端作为所述次级激励脉冲。
所述阵列基板行驱动电路单元可以还包括扫描方向控制模块,其中,所述扫描方向控制模块可以包括:用于接收正扫激励脉冲的第六输入端;用于接收反扫激励脉冲的第七输入端;被施加第一直流电平的第一扫描方向控制端;被施加第二直流电平的第二扫描方向控制端,所述第二直流电平与所述第一直流电平是互补的;被连接到所述第一输入端的第二输出端;以及模拟开关,其在所述第一直流电平和所述第二直流电平的控制下,将所述正扫激励脉冲和所述反扫激励脉冲中的一个选择性地路由到所述第二输出端作为所述本级激励脉冲。
所述模拟开关可以包括第一传输门和第二传输门,所述正扫激励脉冲被提供给所述第一传输门的输入端,所述第一直流电平被施加到所述第一传输门的第一控制端,所述第二直流电平被施加到所述第一传输门的第二控制端,所述第一传输门的输出信号被路由到所述第二输出端作为所述本级激励脉冲,所述反扫激励脉冲被提供给所述第二传输门的输入端,所述第二直流电平被施加到所述第二传输门的第一控制端,所述第一直流电平被施加到所述第二传输门的第二控制端,所述第二传输门的输出信号被路由到所述第二输出端作为所述本级激励脉冲。
所述阵列基板行驱动电路单元可以是基于CMOS或NMOS工艺制造的。
根据本发明的第二方面,提供了一种阵列基板行驱动电路,包括至少两个级联的如本发明的第一方面中所述的阵列基板行驱动电路单元,其中,在所述阵列基板行驱动电路单元不包括所述扫描方向控制模块的情况下,除最后一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第一输出端连接到下一级阵列基板行驱动电路单元的第一输入端;并且其中,在所述阵列基板行驱动电路单元包括所述扫描方向控制模块的情况下,除第一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第六输入端连接到上一级阵列基板行驱动电路单元的第一输出端,并且除最后一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第七输入端连接到下一级阵列基板行驱动电路单元的第一输出端。
根据本发明的第三方面,提供了一种显示面板,包括如本发明的第二方面所述的阵列基板行驱动电路。
本发明基于提供与现有技术相比占用较小面积的GOA电路的构思。引入了具有不同频率的两套时钟信号和对应的逻辑电路,其中,低频率时钟用于驱动GOA移位寄存器单元,并且高频率时钟用于驱动GOA输出电路,使得单个GOA单元能够输出用于两行像素的栅极驱动脉冲,减少了所需要的GOA电路单元的数目。
附图说明
图1图示了一种常规的GOA电路原理图;
图2示意性地图示了根据本发明的一个实施例的GOA电路单元的框图;
图3示出了用于根据本发明的实施例的GOA电路单元的时序图;
图4示意性地图示了通过级联如图2所示的GOA电路单元而构成的GOA电路;
图5图示了根据发明的实施例的一种GOA电路的实现方式的原理图;
图6示意性地图示了根据本发明的另一个实施例的GOA电路单元的框图;
图7示意性地图示了通过级联如图5所示的GOA电路单元200而构成的GOA电路;以及
图8图示了根据发明的另一个实施例的一种GOA电路的实现方式的原理图。
具体实施方式
以下结合附图对本发明的各实施例进行详细描述。
图2示意性地图示了根据本发明的一个实施例的GOA电路单元100的框图。该GOA电路单元100在本级激励脉冲inxtpls、第一附加时钟信号CKK、第二附加时钟信号CKKB、第一时钟信号CK、第二时钟信号CKB的驱动下工作,这与图1所示的常规GOA电路单元类似,除了GOA电路单元100不具有反向扫描功能,并且因此未提供扫描方向控制电路和对应的直流控制电平CN、CNB。相应地,该GOA电路单元100包括用于接收本级激励脉冲inxtpls的第一输入端、用于接收第一附加时钟信号CKK的第二输入端、用于接收第二附加时钟信号CKKB的第三输入端、用于接收第一时钟信号CK的第四输入端、用于接收第二时钟信号CKB的第五输入端、用于输出次级激励脉冲STV_N的第一输出端、用于输出第一栅线驱动脉冲OUT_1的第一本级输出端、用于输出第二栅线驱动脉冲OUT_2的第二本级输出端、阵列基板行驱动寄存模块110以及阵列基板行驱动输出模块120。第二附加时钟信号CKKB是第一附加时钟信号CKK的反相版本,并且第二时钟信号CKB是第一时钟信号CK的反相版本。
下面结合图3所示的信号时序来详细介绍图2中的GOA电路单元100的操作,该图3示出了用于根据本发明的实施例的GOA电路单元100的时序图。如前所述,根据本发明的实施例,引入了两套具有不同频率的时钟信号CKK/CKKB与CK/CKB,其中,CKK/CKKB的频率是CK/CKB的频率的一半;换言之,CKK/CKKB的周期是CK/CKB的周期的两倍。另外,本级激励脉冲inxtpls、附加时钟信号CKK/CKKB和时钟信号CK/CKB是同步的,本级激励脉冲inxtpls的宽度等于第一附加时钟信号CKK的一个周期,并且,第一栅线驱动脉冲OUT_1和第二栅线驱动脉冲OUT_2的宽度均等于第一时钟信号CK的周期的一半。基于这样的输入-输出时序关系,可以利用硬件描述语言(HDL)来描述GOA电路单元100的行为、结构和数据流。然后,可以利用电子设计自动化(EDA)工具转换为以门级电路网表表示的实际电路的模块组合。接着,可以用专用集成电路 ASIC 或现场可编程门阵列 FPGA 自动布局布线工具,把网表转换为具体的电路结构。
具体地,GOA电路单元100可以包括阵列基板行驱动寄存模块110和阵列基板行驱动输出模块120。阵列基板行驱动寄存模块110可以具有移位寄存器单元,其中,本级激励脉冲inxtpls和第一附加时钟信号CKK被提供给所述移位寄存器单元,使得在第一输出端输出次级激励脉冲STV_N。所述次级激励脉冲STV_N是本级激励脉冲inxtpls的被移位第一附加时钟信号CKK的半个周期的延迟版本。阵列基板行驱动输出模块120可以具有数字逻辑电路,其中,本级激励脉冲inxtpls、第二附加时钟信号CKKB、第一时钟信号CK和第二时钟信号CKB被提供给所述数字逻辑电路,使得仅在本级激励脉冲inxtpls的前半个脉宽期间在第一本级输出端输出第一栅线驱动脉冲OUT_1并且在第二本级输出端输出第二栅线驱动脉冲OUT_2。所述第一栅线驱动脉冲OUT_1在时序上与第一时钟信号CK的前半个周期对应,并且所述第二栅线驱动脉冲OUT_2在时序上与第二时钟信号CKB的后半个周期对应。
这样,利用一个GOA电路单元100可以提供用于相邻两个像素行的栅极驱动脉冲OUT_1和OUT_2。
图4示意性地图示了通过级联如图2所示的GOA电路单元100而构成的GOA电路,其中仅示出了两个GOA电路单元100,并且这两个GOA单元100中除了本级输出端(OUT_x,x=1,2, 3, …n)之外对应的端子用相同的参考文字表示。如所示的,第一级GOA电路单元100的第一输出端(其输出次级激励脉冲STV_N)连接到第二级GOA电路单元100的第一输入端(其接收来自第一级的STV_N作为本级激励脉冲inxtpls),依此类推。换言之,除最后一级GOA电路单元100之外,每一个GOA电路单元100的第一输出端连接到下一级阵列基板行驱动电路单元的第一输入端。由此,在施加到第一级GOA电路单元100的本级激励脉冲inxtpls的激励下,可以向各个像素行顺序地提供相应的栅极驱动脉冲OUT_1, OUT_2, OUT_3, OUT_4,…, OUT_n。
图5图示了根据发明的实施例的一种GOA电路的实现方式的原理图,其中仅示出了两个级联的GOA电路单元。如图5所示的,一个GOA电路单元包括阵列基板行驱动寄存模块110和阵列基板行驱动输出模块120。
阵列基板行驱动输出模块120包括用于按照前面参考图3所描述的时序关系生成两个栅极驱动脉冲的数字逻辑电路。在该实现方式中,数字逻辑电路包括与门A1、第一与非门AN1、第一非门N1、第二与非门AN2以及第二非门N2。与门A1的两个输入端之一被提供本级激励脉冲inxtpls,并且另一个被提供第二附加时钟信号CKKB。第一与非门AN1的一个输入端连接到与门A1的输出端,并且另一个输入端被提供第一时钟信号CK。第一非门N1的输入端连接到第一与非门AN1的输出端。第二与非门AN2的一个输入端连接到与门A1的输出端,并且另一个输入端被提供第二时钟信号CKB。第二非门N2的输入端连接到第二与非门AN2的输出端。第一非门N1的输出信号可以被路由到第一本级输出端作为第一栅线驱动脉冲OUT_1,并且第二非门N2的输出信号可以被路由到第二本级输出端作为第二栅线驱动脉冲OUT_2。为了提高栅线驱动脉冲的驱动能力,数字逻辑电路可以还包括用于在将第一栅线驱动脉冲路由到第一本级输出端以供输出之前对其进行缓冲的第一缓冲电路以及用于在将第二栅线驱动脉冲路由到第二本级输出端以供输出之前对其进行缓冲的第二缓冲电路。在该实现方式中,第一缓冲电路包括相互串联的偶数个非门,并且第二缓冲电路包括相互串联的偶数个非门。
阵列基板行驱动寄存模块110包括用于按照前面参考图3所描述的时序关系生成次级激励脉冲的移位寄存器单元。在该实现方式中,移位寄存器单元包括第三非门N3、第一三态非门TN1、第二三态非门TN2以及第四非门N4。第三非门N3的输入端被提供第一附加时钟信号CKK。第一三态非门TN1的输入端被提供本级激励脉冲inxtpls,其第一控制端连接到第三非门N3的输入端,并且其第二控制端连接到第三非门N3的输出端。第二三态非门TN2的输出端连接到第一三态非门TN1的输出端,其第一控制端连接到第三非门N3的输出端,并且其第二控制端连接到第三非门N3的输入端。第四非门N4的输入端连接到第二三态非门TN2的输出端,其输出端连接到第二三态非门TN2的输入端,并且其输出信号被路由到阵列基板行驱动寄存模块110的第一输出端作为次级激励脉冲STV_N。
下面结合图3中所示的信号时序来详细介绍图5中的GOA电路的操作。
在时间段T1期间,CKK为低电平,CKKB为高电平,inxtpls为高电平。移位寄存器单元的第一三态非门TN1被关闭, 使得inxtpls不能进入由第二三态非门TN2和第四非门N4组成的双稳态电路,而是直接和CKKB一起输入至与门A1。此时,与门A1的输出为高电平,此高电平分别输入两个与非门AN1、AN2中的每一个的一个输入端,该两个与非门AN1、AN2的另一输入端分别被提供CK和CKB。在CK的前半个周期期间,CK为高电平,CKB为低电平,使得OUT_1为高,OUT_2为低。与此相反,在CK的后半个周期期间,CK为低电平,CKB为高电平,使得OUT_1为低,OUT_1为高。
在时间段T2期间,inxtpls仍然保持在高电平,CKK为高电平,CKKB为低电平。移位寄存器单元的第一三态非门TN1被打开,并且第二三态非门TN2被关闭,使得双稳态电路不工作。inxtpls脉冲的后半个周期经过第一三态非门TN1和第四非门N4被路由到第一输出端,输出将被输入至下一级GOA单元的高电平信号(即,STV_N脉冲的前半个周期,其将使得下一级GOA单元能够生成两个栅极驱动脉冲OUT_3/OUT_4)。此时,由于CKKB为低,所以与门A1的输出为低电平,使得无论CK/CKB是否为高电平,OUT_1/OUT_2保持为低电平。
在时间段T3期间,inxtpls变为低电平,CKK为低电平,CKKB为高电平。移位寄存器单元的第一三态非门TN1被关闭,双稳态电路工作,将上一时刻的高电平锁存在其中,作为STV_N脉冲的后半个周期。此时,与时间段T2一样,无论CK/CKB信号如何,OUT_1/OUT_2都为低。
在时间段T4期间,inxtpls仍为低电平,CKK为高电平,CKKB为低电平。移位寄存器单元的第一三态非门TN1被打开,并且第二三态非门TN2被关闭,使得双稳态电路不工作。inxtpls的低电平信号经由第一三态非门TN1和第四非门N4将STV_N拉低为低电平。此时,无论CK/CKB信号如何,OUT_1/OUT_2输出保持为低电平。
此后,STV_N和OUT_1/OUT_2保持在低电平。每一级GOA都按照上述过程工作来完成扫描激励脉冲的移位和本级驱动脉冲的输出。
图6示意性地图示了根据本发明的另一个实施例的GOA电路单元200的框图。与图2所示的GOA电路单元100相比,GOA电路单元200除了阵列基板行驱动寄存模块110和阵列基板行驱动输出模块120之外,还可以包括扫描方向控制模块130。所述扫描方向控制模块130包括用于接收正扫激励脉冲STV_N-1的第六输入端、用于接收反扫激励脉冲STV_N+1的第七输入端、被施加第一直流电平CN的第一扫描方向控制端、被施加第二直流电平CNB的第二扫描方向控制端、被连接到所述第一输入端的第二输出端,以及模拟开关。第二直流电平CNB与第一直流电平CN是互补的。模拟开关在第一直流电平CN和第二直流电平CNB的控制下,将正扫激励脉冲STV_N-1和反扫激励脉冲STV_N+1中的一个选择性地路由到第二输出端作为本级激励脉冲inxtpls。例如,当CN为高电平,CNB为低电平时,模拟开关将正扫激励脉冲STV_N-1路由到第二输出端作为本级激励脉冲inxtpls,执行正向扫描;反之,当CN为低电平,CNB为高电平时,模拟开关将反扫激励脉冲STV_N+1路由到第二输出端作为本级激励脉冲inxtpls,执行反向扫描。
图7示意性地图示了通过级联如图6所示的GOA电路单元200而构成的GOA电路,其中仅示出了两个GOA电路单元200,并且这两个GOA单元200中除了本级输出端(OUT_x,x=1,2, 3, …n)之外对应的端子用相同的参考文字表示。如所示的,第一级GOA电路单元200的第一输出端(其在正向扫描的情况下输出次级激励脉冲STV_N)连接到第二级GOA电路单元200的第六输入端(其在正向扫描的情况下接收来自第一级的STV_N作为本级激励脉冲inxtpls),并且第二级GOA电路单元200的第一输出端(其在反向扫描的情况下输出次级激励脉冲STV_N)连接到第一级GOA电路单元200的第七输入端(其在反向扫描的情况下接收来自第二级的STV_N作为本级激励脉冲inxtpls),依此类推。换言之,除第一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第六输入端连接到上一级阵列基板行驱动电路单元的第一输出端,并且除最后一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第七输入端连接到下一级阵列基板行驱动电路单元的第一输出端。由此,在正向扫描的情况下,在施加到第一级GOA电路单元200的正扫激励脉冲STV_N-1的激励下,可以从上到下向各个像素行顺序地提供相应的栅极驱动脉冲OUT_1, OUT_2, OUT_3,OUT_4, …, OUT_n;反之,在反向扫描的情况下,在施加到最后一级GOA电路单元200的反扫激励脉冲STV_N+1的激励下,可以从下到上向各个像素行顺序地提供相应的栅极驱动脉冲OUT_n, OUT_n-1, OUT_n-2, OUT_n-3, …, OUT_1。
图8图示了根据发明的另一实施例的一种GOA电路的实现方式的原理图,其中仅示出了两个级联的GOA电路单元。如所示的,一个GOA电路单元包括阵列基板行驱动寄存模块110、阵列基板行驱动输出模块120和可选的扫描方向控制模块130。
图8中图示的阵列基板行驱动寄存模块110和阵列基板行驱动输出模块120与前面描述的那些相同,并且在此不进行详细描述。
特别地,可选的扫描方向控制模块130包括用于在第一直流电平CN和第二直流电平CNB的控制下,将正扫激励脉冲STV_N-1和反扫激励脉冲STV_N+1中的一个选择性地路由到第二输出端的模拟开关。在该实现方式中,该模拟开关包括第一传输门TG1和第二传输门TG2。正扫激励脉冲STV_N-1被提供给第一传输门TG1的输入端,第一直流电平CN被施加到第一传输门TG1的第一控制端,第二直流电平CNB被施加到第一传输门TG1的第二控制端,并且第一传输门TG1的输出信号被路由到扫描方向控制模块130第二输出端作为本级激励脉冲inxtpls。反扫激励脉冲STV_N+1被提供给第二传输门TG2的输入端,第二直流电平CNB被施加到第二传输门TG2的第一控制端,第一直流电平CN被施加到第二传输门TG2的第二控制端,第二传输门TG2的输出信号被路由到扫描方向控制模块130的第二输出端作为本级激励脉冲inxtpls。
下面结合图3中所示的信号时序来详细介绍图8中的GOA电路的操作。假定第一直流电平CN为高电平,第二直流电平CNB为低电平,也即,GOA电路工作在正向扫描模式下。
在时间段T1期间,CKK为低电平,CKKB为高电平,STV_N-1为高电平。移位寄存器单元的第一三态非门TN1被关闭, 使得STV_N-1不能进入由第二三态非门TN2和第四非门N4组成的双稳态电路,而是直接和CKKB一起输入至与门A1。此时,与门A1的输出为高电平,此高电平分别输入两个与非门AN1、AN2中的每一个的一个输入端,该两个与非门AN1、AN2的另一输入端分别被提供CK和CKB。在CK的前半个周期期间,CK为高电平,CKB为低电平,使得OUT_1为高,OUT_2为低。与此相反,在CK的后半个周期期间,CK为低电平,CKB为高电平,使得OUT_1为低,OUT_1为高。
在时间段T2期间,STV_N-1仍然保持在高电平,CKK为高电平,CKKB为低电平。移位寄存器单元的第一三态非门TN1被打开,并且第二三态非门TN2被关闭,使得双稳态电路不工作。STV_N-1脉冲的后半个周期经过第一三态非门TN1和第四非门N4被路由到第一输出端,输出将被输入至下一级GOA单元的高电平信号(即,STV_N脉冲的前半个周期,其将使得下一级GOA单元能够生成两个栅极驱动脉冲OUT_3/OUT_4)。此时,由于CKKB为低,所以与门A1的输出为低电平,使得无论CK/CKB是否为高电平,OUT_1/OUT_2保持为低电平。
在时间段T3期间,STV_N-1变为低电平,CKK为低电平,CKKB为高电平。移位寄存器单元的第一三态非门TN1被关闭,双稳态电路工作,将上一时刻的高电平锁存在其中,作为STV_N脉冲的后半个周期。此时,与时间段T2一样,无论CK/CKB信号如何,OUT_1/OUT_2都为低。
在时间段T4期间,STV_N-1仍为低电平,CKK为高电平,CKKB为低电平。移位寄存器单元的第一三态非门TN1被打开,并且第二三态非门TN2被关闭,使得双稳态电路不工作。STV_N-1的低电平信号经由第一三态非门TN1和第四非门N4将STV_N拉低为低电平。此时,无论CK/CKB信号如何,OUT_1/OUT_2输出保持为低电平。
此后,STV_N和OUT_1/OUT_2保持在低电平。每一级GOA都按照上述过程工作来完成扫描激励脉冲的移位和本级驱动脉冲的输出。
还应当理解,图5和8中所示的电路配置仅是示例性的。对于同样的电路行为或功能,可以基于布尔代数公式得到不同的门电路结构。例如,在忽略缓冲电路的情况下,图5和8中所图示的阵列基板行驱动输出模块120的数字逻辑电路的功能可以表示为:
其中,每一个布尔代数表达式都可以表示一个具体的门电路结构。因此,代替如图5和8中所图示的门电路结构,还可以利用例如由一个与非门、一个非门以及一个或非门组成的数字逻辑电路来生成第一栅线驱动脉冲OUT_1,即,。这样的变型是本领域技术人员已知的,并且在此将不进行详细描述。
根据一个实施例,前面描述的GOA电路单元100、200可以是基于CMOS工艺制造的。在一个供替换的实施例中,前面描述的GOA电路单元100、200可以是基于NMOS工艺制造的。在后者的情况下,晶体管的数目可以进一步减少,从而导致进一步减小的GOA占用面积。
此外,根据本发明的另一方面,还提供了一种显示面板,其包括前面描述的GOA电路,该GOA电路可以包括多个级联的GOA电路单元100或200。该显示面板可以应用于液晶显示器、液晶电视、数码相框、手机、平板电脑等任何具有显示功能的产品或者部件。
虽然前面的讨论包含若干特定的实现细节,但是这些不应解释为对任何发明或者可能要求保护的范围的限制,而应解释为对可能仅限于特定发明的特定实施例的特征的描述。在本说明书中不同的实施例中描述的特定特征也可以在单个实施例中以组合形式实现。与此相反,在单个实施例中描述的不同特征也可以在多个实施例中分别地或者以任何适当的子组合形式实现。此外,尽管前面可能将特征描述为以特定组合起作用,甚至最初也被如此要求保护,但是来自所要求保护的组合中的一个或多个特征在某些情况下也可以从该组合中排除,并且该要求保护的组合可以被导向子组合或子组合的变型。
鉴于前面的描述并结合阅读附图,对前述本发明的示例性实施例的各种修改和改动对于相关领域的技术人员可以变得显而易见。任何和所有修改仍将落入本发明的非限制性和示例性实施例的范围内。此外,属于本发明的这些实施例所属领域的技术人员,在得益于前面的描述和相关附图所给出的教导后,将会想到在此描述的本发明的其他实施例。
因此,应当理解,本发明的实施例并不限于所公开的特定实施例,并且修改和其他的实施例也意图被包含在所附权利要求书的范围内。尽管此处使用了特定术语,但是它们仅在通用和描述性意义上使用,而非为了限制的目的。

Claims (9)

1.一种阵列基板行驱动电路单元,包括:
用于接收本级激励脉冲的第一输入端;
用于接收第一附加时钟信号的第二输入端;
用于接收第二附加时钟信号的第三输入端,所述第二附加时钟信号是所述第一附加时钟信号的反相版本;
用于接收第一时钟信号的第四输入端;
用于接收第二时钟信号的第五输入端,所述第二时钟信号是所述第一时钟信号的反相版本;
用于输出次级激励脉冲的第一输出端;
用于输出第一栅线驱动脉冲的第一本级输出端;
用于输出第二栅线驱动脉冲的第二本级输出端;
阵列基板行驱动寄存模块,其具有移位寄存器单元;以及
阵列基板行驱动输出模块,其具有数字逻辑电路;
其中,所述本级激励脉冲、所述第一附加时钟信号和所述第一时钟信号是同步的,所述本级激励脉冲的宽度等于所述第一附加时钟信号的一个周期,所述第一附加时钟信号的周期是所述第一时钟信号的周期的两倍,并且,所述第一栅线驱动脉冲和所述第二栅线驱动脉冲的宽度均等于所述第一时钟信号的周期的一半;
其中,所述本级激励脉冲和所述第一附加时钟信号被提供给所述移位寄存器单元,使得在所述第一输出端输出所述次级激励脉冲,所述次级激励脉冲是所述本级激励脉冲的被移位所述第一附加时钟信号的半个周期的延迟版本;
并且其中,所述本级激励脉冲、所述第二附加时钟信号、所述第一时钟信号和所述第二时钟信号被提供给所述数字逻辑电路,使得仅在所述本级激励脉冲的前半个脉宽期间在所述第一本级输出端输出与所述第一时钟信号的前半个周期时序上对应的所述第一栅线驱动脉冲,并且在所述第二本级输出端输出与所述第二时钟信号的后半个周期时序上对应的所述第二栅线驱动脉冲;
其中,所述数字逻辑电路包括:
与门,其两个输入端之一被提供所述本级激励脉冲,并且另一个输入端被提供所述第二附加时钟信号;
第一与非门,其一个输入端连接到所述与门的输出端,并且另一个输入端被提供所述第一时钟信号;
第一非门,其输入端连接到所述第一与非门的输出端;
第二与非门,其一个输入端连接到所述与门的输出端,并且另一个输入端被提供所述第二时钟信号;以及
第二非门,其输入端连接到所述第二与非门的输出端;
其中,所述第一非门的输出信号被路由到所述第一本级输出端作为所述第一栅线驱动脉冲,并且所述第二非门的输出信号被路由到所述第二本级输出端作为所述第二栅线驱动脉冲。
2.根据权利要求1所述的阵列基板行驱动电路单元,其中,所述数字逻辑电路还包括:
第一缓冲电路,用于在将所述第一栅线驱动脉冲路由到所述第一本级输出端以供输出之前对其进行缓冲;以及
第二缓冲电路,用于在将所述第二栅线驱动脉冲路由到所述第二本级输出端以供输出之前对其进行缓冲。
3.根据权利要求2所述的阵列基板行驱动电路单元,其中,所述第一缓冲电路包括相互串联的偶数个非门,并且所述第二缓冲电路包括相互串联的偶数个非门。
4.根据权利要求1所述的阵列基板行驱动电路单元,其中,所述移位寄存器单元包括:
第三非门,其输入端被提供所述第一附加时钟信号;
第一三态非门,其输入端被提供所述本级激励脉冲,其第一控制端连接到所述第三非门的输入端,并且其第二控制端连接到所述第三非门的输出端;
第二三态非门,其输出端连接到所述第一三态非门的输出端,其第一控制端连接到所述第三非门的输出端,并且其第二控制端连接到所述第三非门的输入端;以及
第四非门,其输入端连接到所述第二三态非门的输出端,其输出端连接到所述第二三态非门的输入端,并且其输出信号被路由到所述第一输出端作为所述次级激励脉冲。
5.根据权利要求1所述的阵列基板行驱动电路单元,还包括扫描方向控制模块,其中,所述扫描方向控制模块包括:
用于接收正扫激励脉冲的第六输入端;
用于接收反扫激励脉冲的第七输入端;
被施加第一直流电平的第一扫描方向控制端;
被施加第二直流电平的第二扫描方向控制端,所述第二直流电平与所述第一直流电平是互补的;
被连接到所述第一输入端的第二输出端;以及
模拟开关,其在所述第一直流电平和所述第二直流电平的控制下,将所述正扫激励脉冲和所述反扫激励脉冲中的一个选择性地路由到所述第二输出端作为所述本级激励脉冲。
6.根据权利要求5所述的阵列基板行驱动电路单元,其中,所述模拟开关包括第一传输门和第二传输门,所述正扫激励脉冲被提供给所述第一传输门的输入端,所述第一直流电平被施加到所述第一传输门的第一控制端,所述第二直流电平被施加到所述第一传输门的第二控制端,所述第一传输门的输出信号被路由到所述第二输出端作为所述本级激励脉冲,所述反扫激励脉冲被提供给所述第二传输门的输入端,所述第二直流电平被施加到所述第二传输门的第一控制端,所述第一直流电平被施加到所述第二传输门的第二控制端,所述第二传输门的输出信号被路由到所述第二输出端作为所述本级激励脉冲。
7.根据权利要求1所述的阵列基板行驱动电路单元,其中,所述阵列基板行驱动电路单元是基于CMOS或NMOS工艺制造的。
8.一种阵列基板行驱动电路,包括至少两个级联的根据权利要求1-7中任一项所述的阵列基板行驱动电路单元,
其中,在所述阵列基板行驱动电路单元不包括所述扫描方向控制模块的情况下,除最后一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第一输出端连接到下一级阵列基板行驱动电路单元的第一输入端;
并且其中,在所述阵列基板行驱动电路单元包括所述扫描方向控制模块的情况下,除第一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第六输入端连接到上一级阵列基板行驱动电路单元的第一输出端,并且除最后一级阵列基板行驱动电路单元之外,每一个阵列基板行驱动电路单元的第七输入端连接到下一级阵列基板行驱动电路单元的第一输出端。
9.一种显示面板,包括根据权利要求8所述的阵列基板行驱动电路。
CN201510429251.6A 2015-07-21 2015-07-21 阵列基板行驱动电路单元、驱动电路和显示面板 Active CN104966480B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510429251.6A CN104966480B (zh) 2015-07-21 2015-07-21 阵列基板行驱动电路单元、驱动电路和显示面板
US15/106,491 US9881542B2 (en) 2015-07-21 2015-12-11 Gate driver on array (GOA) circuit cell, driver circuit and display panel
PCT/CN2015/097114 WO2017012254A1 (zh) 2015-07-21 2015-12-11 阵列基板行驱动电路单元、驱动电路和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510429251.6A CN104966480B (zh) 2015-07-21 2015-07-21 阵列基板行驱动电路单元、驱动电路和显示面板

Publications (2)

Publication Number Publication Date
CN104966480A CN104966480A (zh) 2015-10-07
CN104966480B true CN104966480B (zh) 2017-08-25

Family

ID=54220509

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510429251.6A Active CN104966480B (zh) 2015-07-21 2015-07-21 阵列基板行驱动电路单元、驱动电路和显示面板

Country Status (3)

Country Link
US (1) US9881542B2 (zh)
CN (1) CN104966480B (zh)
WO (1) WO2017012254A1 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104966480B (zh) * 2015-07-21 2017-08-25 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板
CN105427821B (zh) * 2015-12-25 2018-05-01 武汉华星光电技术有限公司 适用于In Cell型触控显示面板的GOA电路
CN105609077B (zh) * 2016-01-28 2018-03-30 深圳市华星光电技术有限公司 像素驱动电路
CN106847223B (zh) * 2017-03-29 2019-03-22 武汉华星光电技术有限公司 扫描驱动电路及液晶显示面板
CN109427307B (zh) * 2017-08-21 2020-06-30 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN107424582B (zh) * 2017-09-27 2019-08-30 武汉华星光电技术有限公司 扫描驱动电路及显示装置
CN107767809B (zh) * 2017-11-15 2019-11-26 鄂尔多斯市源盛光电有限责任公司 栅极驱动单元、驱动方法和栅极驱动电路
CN109872673B (zh) * 2019-04-09 2022-05-20 京东方科技集团股份有限公司 栅极驱动单元、栅极驱动方法、栅极驱动电路和显示装置
CN113160733B (zh) * 2020-01-22 2023-05-30 群创光电股份有限公司 电子装置
CN113763818B (zh) * 2021-09-07 2023-06-02 武汉华星光电技术有限公司 显示装置
CN117116212A (zh) * 2023-02-09 2023-11-24 荣耀终端有限公司 阵列栅驱动单元、电路,显示屏和电子设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202996250U (zh) * 2012-10-23 2013-06-12 京东方科技集团股份有限公司 一种液晶显示器的驱动电路
CN104361875A (zh) * 2014-12-02 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
WO2017012254A1 (zh) * 2015-07-21 2017-01-26 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3662342A (en) * 1971-02-16 1972-05-09 Phinizy R B Key-controlled electronic security system
CH552824A (de) * 1972-09-16 1974-08-15 Agfa Gevaert Ag Fotografisches farbkopiergeraet.
FR2474794A1 (fr) * 1980-01-25 1981-07-31 Labo Electronique Physique Circuit de correction des ecarts de phase entre les signaux de commande de balayage et les signaux de synchronisation lignes dans un recepteur de television
FR2506048B1 (fr) * 1981-05-12 1986-02-07 Mole Alain Systeme d'identification electronique
US6249458B1 (en) * 2000-06-22 2001-06-19 Xilinx, Inc. Switching circuit for transference of multiple negative voltages
US20080303769A1 (en) * 2007-06-07 2008-12-11 Mitsubishi Electric Corporation Image display device and drive circuit
US9129576B2 (en) * 2008-05-06 2015-09-08 Himax Technologies Limited Gate driving waveform control
TWI483230B (zh) * 2013-01-14 2015-05-01 Novatek Microelectronics Corp 閘極驅動器及顯示面板的閘極線驅動方法
CN103345911B (zh) * 2013-06-26 2016-02-17 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202996250U (zh) * 2012-10-23 2013-06-12 京东方科技集团股份有限公司 一种液晶显示器的驱动电路
CN104361875A (zh) * 2014-12-02 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
WO2017012254A1 (zh) * 2015-07-21 2017-01-26 京东方科技集团股份有限公司 阵列基板行驱动电路单元、驱动电路和显示面板

Also Published As

Publication number Publication date
CN104966480A (zh) 2015-10-07
WO2017012254A1 (zh) 2017-01-26
US20170200408A1 (en) 2017-07-13
US9881542B2 (en) 2018-01-30

Similar Documents

Publication Publication Date Title
CN104966480B (zh) 阵列基板行驱动电路单元、驱动电路和显示面板
CN102881248B (zh) 栅极驱动电路及其驱动方法和显示装置
JP3516323B2 (ja) シフトレジスタ回路および画像表示装置
CN104700806B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN102654968B (zh) 移位寄存器、栅极驱动器及显示装置
CN101377956B (zh) 移位寄存器及液晶显示器
WO2017020549A1 (zh) 移位寄存器、栅极驱动电路、显示面板的驱动方法、显示装置
EP3229226A1 (en) Shift register unit, driving method therefor, gate drive circuit, and display device
US9997136B2 (en) Display circuit and driving method and display apparatus thereof
US7696972B2 (en) Single clock driven shift register and driving method for same
KR101375168B1 (ko) 구동장치
KR101169052B1 (ko) 액정표시장치의 아날로그 샘플링 장치
CN104978944A (zh) 一种显示面板的驱动方法、显示面板及显示装置
CN104978943A (zh) 一种移位寄存器、显示面板的驱动方法及相关装置
CN105741744A (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN101241247B (zh) 移位寄存器及液晶显示装置
US20070216631A1 (en) Image display device
CN105976749A (zh) 一种移位寄存器、栅极驱动电路及显示面板
US8508453B2 (en) Display panel driving apparatus
CN106847159B (zh) 一种移位寄存器、栅极驱动电路及显示面板
CN100538813C (zh) 双分辨率电路架构,及应用其的显示面板及电子装置
US20150015472A1 (en) Display panel driving apparatus
CN108091290B (zh) 驱动电路和触控显示装置
JP3856316B2 (ja) シフトレジスタ回路および画像表示装置
US10235957B2 (en) Gate driver on array circuit and liquid crystal display panel

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 100015 Jiuxianqiao Road, Beijing, No. 10, No.

Applicant after: BOE Technology Group Co., Ltd.

Applicant after: Ordos Yuansheng Photoelectric Co., Ltd.

Address before: Beijing economic and Technological Development Zone 100176 Beijing Zelu 9

Applicant before: BOE Technology Group Co., Ltd.

Applicant before: Ordos Yuansheng Photoelectric Co., Ltd.

COR Change of bibliographic data
GR01 Patent grant
GR01 Patent grant