CN104284517A - 印刷电路板 - Google Patents

印刷电路板 Download PDF

Info

Publication number
CN104284517A
CN104284517A CN201410614822.9A CN201410614822A CN104284517A CN 104284517 A CN104284517 A CN 104284517A CN 201410614822 A CN201410614822 A CN 201410614822A CN 104284517 A CN104284517 A CN 104284517A
Authority
CN
China
Prior art keywords
resistance
pad
shared
circuit board
printed circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410614822.9A
Other languages
English (en)
Inventor
宋丽佳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201410614822.9A priority Critical patent/CN104284517A/zh
Priority to US14/420,373 priority patent/US9565765B2/en
Priority to PCT/CN2014/090754 priority patent/WO2016070441A1/zh
Publication of CN104284517A publication Critical patent/CN104284517A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components

Abstract

本发明公开了一种印刷电路板,印刷电路板上的多个电阻通过引脚连接到同一输入线路端,所述多个电阻中至少有两个所述电阻与所述输入线路端连接的接入引脚重叠,并在重叠处使用共用焊盘连接,电路元件贴装在所述共用焊盘上。本发明通过将印刷电路板上连接到同一输入线路端的至少两个电阻的接入引脚重叠,提高了印刷电路板的空间利用率,印刷电路板的尺寸更小,降低了制造成本。

Description

印刷电路板
技术领域
本发明涉及电路板制造领域,尤其涉及一种印刷电路板。
背景技术
通常,印刷电路板上焊接有许多元器件,元器件的数量越多,所需要的印刷电路板的体积越大,制造印刷电路板需要花费的成本更高。
如图1所示,现有技术中,印刷电路板上的第一电阻R1和第二电阻R2上分别设有第一焊盘S01、第二焊盘S02,并使第一电阻R1的一个引脚与第一焊盘S01连接,第二电阻R2的一个引脚与第二焊盘S02连接,再将第一焊盘S01和第二焊盘S02电连接。结合图2,印刷电路板上有许多输出线路O1、O2、…、On(这里n为不小于2的自然数),当需要将元件连接在某一输出线路如O1时,通常是先将输入线路I0连接第一电阻R1的另一个引脚,然后通过贴装工艺将电子元件固定到第一焊盘S01上。这种印刷电路板最后只有一个焊盘与输入线路I0连接,导致其余的焊盘空置,大大占用了印刷电路板的空间,增加了印刷电路板的制造成本。
发明内容
鉴于现有技术存在的不足,本发明提供了一种空间利用率高、尺寸小、节约成本的印刷电路板。
为了实现上述的目的,本发明采用了如下的技术方案:
一种印刷电路板,印刷电路板上的多个电阻通过引脚连接到同一输入线路端,所述多个电阻中至少两个电阻与所述输入线路端连接的接入引脚重叠,并在引脚重叠处使用共用焊盘连接,电路元件贴装在所述共用焊盘上。
其中,所述多个电阻中的两个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述两个电阻共线布置。
或者,所述多个电阻中的两个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述两个电阻相互垂直布置。
或者,所述多个电阻中的三个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述三个电阻之中的两个共线布置,并与另一个电阻垂直。
或者,所述多个电阻中的四个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述四个电阻两两垂直布置。
其中,连接到同一输入线路端的电阻数量大于4个,所述共用焊盘有多个,多个所述共用焊盘相邻并电连接,且至少一个所述共用焊盘连接所述输入线路端。
其中,印刷电路板包括两个共用焊盘,5个电阻连接到同一输入线路端,其中3个电阻与所述输入线路端连接的接入引脚重叠并在引脚重叠处设有一个共用焊盘,且所述3个电阻之中的两个对称布置于所述两个共用焊盘连线两侧,并与另一个电阻垂直;所述5个电阻的另外2个电阻与所述输入线路端连接的接入引脚重叠,并在引脚重叠处设有另一个共用焊盘,所述另外2个电阻对称布置于所述两个共用焊盘连线两侧。
或者,印刷电路板包括两个共用焊盘,5个电阻连接到同一输入线路端,其中3个电阻与所述输入线路端连接的接入引脚重叠并在引脚重叠处设有一个共用焊盘,且所述3个电阻之中的两个对称布置于所述两个共用焊盘连线的两侧,并与另一个电阻垂直;所述5个电阻的另外2个电阻与所述输入线路端连接的接入引脚重叠,并在引脚重叠处设有另一个共用焊盘,所述另外2个电阻相互垂直布置。
其中,印刷电路板包括4个共用焊盘,10个电阻连接到同一输入线路端,所述4个共用焊盘共线布置,所述10个电阻具有四个接入引脚重叠处,所述4个共用焊盘分别设于所述四个引脚重叠处;位于所述4个共用焊盘连线两端的每个共用焊盘均连接3个电阻,且所述3个电阻之中的两个对称布置于所述4个共用焊盘连线两侧,并与另一个电阻垂直;位于所述4个共用焊盘连线中间的每个共用焊盘均连接有两个垂直于所述4个共用焊盘连线的电阻。
或者,印刷电路板包括5个共用焊盘,10个电阻连接到同一输入线路端,所述10个电阻的每两个共用一个共用焊盘并对称布置于所述5个共用焊盘连线的两侧。
本发明通过将印刷电路板上连接到同一输入线路端的至少两个电阻的接入引脚重叠,提高了印刷电路板的空间利用率,印刷电路板的尺寸更小,降低了制造成本。
附图说明
图1为现有技术印刷电路板的焊盘布局示意图。
图2为将同一输入线路的信号传递至多个输出线路的电路结构示意图。
图3为本发明实施例1的印刷电路板上的电阻与焊盘设置方式示意图。
图4为本发明实施例2的印刷电路板上的电阻与焊盘设置方式示意图。
图5为本发明实施例3的印刷电路板上的电阻与焊盘设置方式示意图。
图6为本发明实施例4的印刷电路板上的电阻与焊盘设置方式示意图。
图7为本发明实施例5的印刷电路板上的电阻与焊盘设置方式示意图。
图8为本发明实施例6的印刷电路板上的电阻与焊盘设置方式示意图。
图9为本发明实施例7的印刷电路板上的电阻与焊盘设置方式示意图。
图10为本发明实施例8的印刷电路板上的电阻与焊盘设置方式示意图。
具体实施方式
下面将对结合附图用实施例对本发明做进一步说明。
参阅图2,在印刷电路板制造中,通常有多种电路布线方式,有时需要将印刷电路板表面的多个电阻R1、R2、…、Rn的接入引脚连接到同一输入线路端I0,再通过它们的另一引脚连接至不同的输出线路O1、O2、…、On(这里n为不小于2的自然数),以通过在印刷电路板上不同的电阻上打上元件使其中一个网络连通。本发明实施例将这些电阻中的至少两个的接入引脚重叠,从而共用焊盘,省去焊盘空置的成本,提高了空间利用率。
本发明实施例提供了一种印刷电路板,印刷电路板上的多个电阻通过接入引脚连接到同一输入线路端I0,多个电阻中至少有两个电阻与输入线路端I0连接的接入引脚重叠,并在重叠处使用共用焊盘连接,电路元件贴装在共用焊盘上。
实施例1
如图3所示,为印刷电路板上两个电阻的焊盘设置方式。两个电阻Ra、Rb和一个第一共用焊盘S1组成一个二元模块M2a,其中两个电阻Ra、Rb的接入引脚重叠并通过第一共用焊盘S1与输入线路端I0连接,电阻Ra、电阻Rb的另一引脚分别连接至不同的输出线路O1、O2,并在引脚重叠处设有一个第一共用焊盘S1,在二元模块M2a中,电阻Ra与电阻Rb共线布置。
实施例2
如图4所示,两个电阻的焊盘还有另一种设置方式。两个电阻Ra、Rb和一个第二共用焊盘S2组成一个角二元模块M2b,电阻Ra和电阻Rb的接入引脚重叠并通过第二共用焊盘S2与输入线路端I0连接,电阻Ra、电阻Rb的另一引脚分别连接至不同的输出线路O1、O2,并在引脚重叠处设有一个第二共用焊盘S2,在角二元模块M2b中,电阻Ra与电阻Rb相互垂直布置。
实施例3
如图5所示,为印刷电路板上三个电阻的焊盘设置方式,三个电阻Rc、Rd、Re与一个第三共用焊盘S3组成一个三元模块M3,三个电阻Rc、Rd、Re与输入线路端I0连接的接入引脚重叠,引脚重叠处设有一个第三共用焊盘S3,三个电阻Rc、Rd、Re的另一引脚分别连接至不同的输出线路O1、O2、O3。具体地,在三元模块M3中,三个电阻之中的电阻Rc与电阻Re共线布置,另一个电阻Rd与电阻Rc、Re垂直设置。
实施例4
如图6所示,为印刷电路板上四个电阻的焊盘的设置方式,四个电阻Rf、Rg、Rh、Ri与一个第四共用焊盘S4组成一个四元模块M4,四个电阻Rf、Rg、Rh、Ri与输入线路端I0连接且接入引脚重叠,引脚重叠处设有一个第四共用焊盘S4。电阻Rf、电阻Rg、电阻Rh、电阻Ri的另一引脚分别连接至不同的输出线路O1、O2、O3、O4。在四元模块M4中,四个电阻Rf、Rg、Rh、Ri两两垂直布置。
实施例5
当印刷电路板上连接到同一输入线路端I0的电阻数量大于4个时,一个焊盘无法实现所有电阻的连接,此时共用焊盘需要设置多个,同时将多个共用焊盘相邻布置并电连接,将至少一个共用焊盘连接至输入线路端I0,然后将共用焊盘和电阻划分成多个模块,按照实施例1-4中所描述的二元模块M2a、角二元模块M2b、三元模块M3和四元模块M4组合的方式自由布置焊盘,以求利用较少的焊盘实现所有电阻的连接,避免空置焊盘的存在。
本实施例以5个电阻的情形为例对共用焊盘的设置方式进行详细描述,参阅图7,当有5个电阻R10、R20、R30、R40和R50连接到同一输入线路端I0时,可以选取两个共用焊盘:第五共用焊盘S10和第六共用焊盘S20,将5个电阻和2个共用焊盘划分为一个三元模块和一个二元模块进行布置。具体地,其中3个电阻R10、R20、R30与第五共用焊盘S10作为一个三元模块,另外2个电阻R40和R50与第六共用焊盘S20作为一个二元模块,将第五共用焊盘S10和第六共用焊盘S20电连接。即电阻R10、R20、R30与输入线路端I0连接的接入引脚重叠,并在该引脚重叠处设置第五共用焊盘S10,其中电阻R20、电阻R30对称布置于两个共用焊盘S10、S20连线两侧,并与另一个电阻R10垂直;另外2个电阻R40、R50与输入线路端I0连接的接入引脚重叠,并在该引脚重叠处设置第六共用焊盘S20,电阻R40、R50对称布置于两个共用焊盘S10、S20连线的两侧。5个电阻R10、R20、R30、R40和R50的另一引脚分别连接至不同的输出线路O10、O20、O30、O40、O50,输入线路端I0连接位于其中一个端部的第五共用焊盘S10。
实施例6
本实施例为5个电阻的共用焊盘的另一种设置方式,本实施例也是将多个共用焊盘相邻布置并电连接,将至少一个共用焊盘连接至输入线路端I0,然后将共用焊盘和电阻划分成多个模块,按照实施例1-4中所描述的二元模块M2a、角二元模块M2b、三元模块M3和四元模块M4组合的方式自由布置焊盘,以求利用较少的焊盘实现所有电阻的连接,避免空置焊盘的存在。
如图8所示,当有5个电阻R10、R20、R30、R40和R50连接到同一输入线路端I0时,印刷电路板上设置有两个共用焊盘:第五共用焊盘S10和第六共用焊盘S20,将5个电阻和2个共用焊盘划分为一个三元模块和一个角二元模块进行布置。具体地,其中3个电阻R10、R20、R30与第五共用焊盘S10作为一个三元模块,另外2个电阻R40和R50与第六共用焊盘S20作为一个角二元模块,将第五共用焊盘S10和第六共用焊盘S20电连接。即电阻R20、电阻R30对称布置于两个共用焊盘S10、S20连线两侧,并与另一个电阻R10垂直,同时将电阻R40、R50布置在相邻于电阻R20的一侧,使电阻R40与电阻R20平行,且电阻R50与电阻R40垂直。5个电阻R10、R20、R30、R40和R50的另一引脚分别连接至不同的输出线路O10、O20、O30、O40、O50,输入线路端I0连接位于其中一个端部的第五共用焊盘S10。
实施例7
本实施例以10个电阻的情形为例对共用焊盘的设置方式进行详细描述,本实施例也是将多个共用焊盘相邻布置并电连接,将至少一个共用焊盘连接至输入线路端I0,然后将共用焊盘和电阻划分成多个模块,按照实施例1-4中所描述的二元模块M2a、角二元模块M2b、三元模块M3和四元模块M4组合的方式自由布置焊盘,以求利用较少的焊盘实现所有电阻的连接,避免空置焊盘的存在。
参阅图9,当有10个电阻R1-R10连接到同一输入线路端I0时,印刷电路板上设置4个共用焊盘:第七共用焊盘S7、第八共用焊盘S8、第九共用焊盘S9、第十共用焊盘S10,将10个电阻和4个共用焊盘划分为两个三元模块和两个二元模块进行布置。具体地,其中3个电阻R1、R2、R3与第七焊盘S7作为一个三元模块,3个电阻R8、R9、R10与第十共用焊盘S10作为另一个三元模块,另外4个电阻R4与R5、R6与R7分别与第八共用焊盘S8、第九共用焊盘S9连接,作为两个二元模块,将第七共用焊盘S7、第八共用焊盘S8、第九共用焊盘S9和第十共用焊盘S10依次电连接,输入线路端I0连接位于其中一个端部的第七共用焊盘S7。即10个电阻连接到同一输入线路端I0,并分别连接至不同的输出线路O1-O10。4个共用焊盘S7、S8、S9、S10共线布置,10个电阻具有四个接入引脚重叠处,4个共用焊盘分别设于四个引脚重叠处。具体地,位于4个共用焊盘连线两端的每个共用焊盘均连接3个电阻,即第七焊盘S7连接电阻R1、R2、R3,第十共用焊盘S10连接电阻R8、R9、R10。且电阻R2与电阻R3、电阻R8与电阻R9分别对称布置于该4个共用焊盘连线两侧,电阻R1与电阻R10分别共用两端的第七共用焊盘S7、第十共用焊盘S10并与该4个共用焊盘连线平行布置;位于这4个共用焊盘连线中间的第八共用焊盘S8、第九共用焊盘S9分别连接有电阻R4、R5与电阻R6、R7,电阻R4、R5与电阻R6、R7均垂直于4个共用焊盘的连线。
实施例8
本实施例为10个电阻的共用焊盘的另一种设置方式,本实施例也是将多个共用焊盘相邻布置并电连接,将至少一个共用焊盘连接至输入线路端I0,然后将共用焊盘和电阻划分成多个模块,按照实施例1-4中所描述的二元模块M2a、角二元模块M2b、三元模块M3和四元模块M4组合的方式自由布置焊盘,以求利用较少的焊盘实现所有电阻的连接,避免空置焊盘的存在。
如图10所示,当有10个电阻R1-R10连接到同一输入线路端I0时,印刷电路板上设置5个共用焊盘:第七共用焊盘S7、第八共用焊盘S8、第九共用焊盘S9、第十共用焊盘S10和第十一共用焊盘S11,将10个电阻和5个共用焊盘划分为5个二元模块进行布置,将第七共用焊盘S7、第八共用焊盘S8、第九共用焊盘S9、第十共用焊盘S10和第十一共用焊盘S11依次电连接,输入线路端I0连接位于其中一个端部的第七共用焊盘S7。即10个电阻连接到同一输入线路端I0,并分别连接至不同的输出线路O1-O10。10个电阻的每两个共用一个共用焊盘并对称布置于5个共用焊盘连线的两侧,更具体地,电阻R1、R2共用第七共用焊盘S7,电阻R3、R4共用第八共用焊盘S8,电阻R5、R6共用第九共用焊盘S9,电阻R7、R8共用第十共用焊盘S10,电阻R9、R10共用第十一共用焊盘S11。
可以理解的是,本发明的印刷电路板并不限于以上实施例中列出的电阻数量,当印刷电路板上连接到同一输入线路端I0的电阻数量大于4个时,一个焊盘无法实现所有电阻的连接,只需将共用焊盘和电阻划分成多个模块,按照实施例1-4中所描述的二元模块M2a、角二元模块M2b、三元模块M3和四元模块M4组合的方式自由布置焊盘,使多个共用焊盘相邻并电连接,将共用焊盘中的至少一个连接至输入线路端I0,即可利用最少的焊盘实现所有电阻的连接,避免空置焊盘的存在。
本发明的实施例的印刷电路板上连接到同一输入线路端I0的电阻被通过合理布置与若干个共用焊盘进行组合,将电阻与共用焊盘按照二元模块、角二元模块、三元模块、四元模块的方式进行组合布置,然后将所有的共用焊盘通过导线电连接,避免了焊盘空置的现象发生,节约了电子元件贴片时锡膏的使用量,提高了印刷电路板的空间利用率,使印刷电路板的尺寸更小,最终降低了制造成本。
以上所述仅是本发明的几种具体实施方式,应当指出的是,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

Claims (10)

1.一种印刷电路板,其特征在于,印刷电路板上的多个电阻通过引脚连接到同一输入线路端,所述多个电阻中至少有两个所述电阻与所述输入线路端连接的接入引脚重叠,并在引脚重叠处使用共用焊盘连接,电路元件贴装在所述共用焊盘上。
2.根据权利要求1所述的印刷电路板,其特征在于,所述多个电阻中的两个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述两个电阻共线布置。
3.根据权利要求1所述的印刷电路板,其特征在于,所述多个电阻中的两个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述两个电阻相互垂直布置。
4.根据权利要求1所述的印刷电路板,其特征在于,所述多个电阻中的三个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述三个电阻之中的两个共线布置,并与另一个电阻垂直。
5.根据权利要求1所述的印刷电路板,其特征在于,所述多个电阻中的四个电阻与所述输入线路端连接的接入引脚重叠,所述引脚重叠处设有一个共用焊盘,且所述四个电阻两两垂直布置。
6.根据权利要求1所述的印刷电路板,其特征在于,连接到同一输入线路端的电阻数量大于4个,所述共用焊盘有多个,多个所述共用焊盘相邻并电连接,且至少一个所述共用焊盘连接所述输入线路端。
7.根据权利要求6所述的印刷电路板,其特征在于,包括两个共用焊盘,5个电阻连接到同一输入线路端,其中3个电阻与所述输入线路端连接的接入引脚重叠并在引脚重叠处设有一个共用焊盘,且所述3个电阻之中的两个对称布置于所述两个共用焊盘连线两侧,并与另一个电阻垂直;所述5个电阻的另外2个电阻与所述输入线路端连接的接入引脚重叠,并在引脚重叠处设有另一个共用焊盘,所述另外2个电阻对称布置于所述两个共用焊盘连线两侧。
8.根据权利要求6所述的印刷电路板,其特征在于,包括两个共用焊盘,5个电阻连接到同一输入线路端,其中3个电阻与所述输入线路端连接的接入引脚重叠并在引脚重叠处设有一个共用焊盘,且所述3个电阻之中的两个对称布置于所述两个共用焊盘连线的两侧,并与另一个电阻垂直;所述5个电阻的另外2个电阻与所述输入线路端连接的接入引脚重叠,并在引脚重叠处设有另一个共用焊盘,所述另外2个电阻相互垂直布置。
9.根据权利要求6所述的印刷电路板,其特征在于,包括4个共用焊盘,10个电阻连接到同一输入线路端,所述4个共用焊盘共线布置,所述10个电阻具有四个接入引脚重叠处,所述4个共用焊盘分别设于所述四个引脚重叠处;位于所述4个共用焊盘连线两端的每个共用焊盘均连接3个电阻,且所述3个电阻之中的两个对称布置于所述4个共用焊盘连线两侧,并与另一个电阻垂直;位于所述4个共用焊盘连线中间的每个共用焊盘均连接有两个垂直于所述4个共用焊盘连线的电阻。
10.根据权利要求6所述的印刷电路板,其特征在于,包括5个共用焊盘,10个电阻连接到同一输入线路端,所述10个电阻的每两个共用一个共用焊盘并对称布置于所述5个共用焊盘连线的两侧。
CN201410614822.9A 2014-11-04 2014-11-04 印刷电路板 Pending CN104284517A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410614822.9A CN104284517A (zh) 2014-11-04 2014-11-04 印刷电路板
US14/420,373 US9565765B2 (en) 2014-11-04 2014-11-10 Printed circuit board
PCT/CN2014/090754 WO2016070441A1 (zh) 2014-11-04 2014-11-10 印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410614822.9A CN104284517A (zh) 2014-11-04 2014-11-04 印刷电路板

Publications (1)

Publication Number Publication Date
CN104284517A true CN104284517A (zh) 2015-01-14

Family

ID=52258851

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410614822.9A Pending CN104284517A (zh) 2014-11-04 2014-11-04 印刷电路板

Country Status (2)

Country Link
CN (1) CN104284517A (zh)
WO (1) WO2016070441A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106455306A (zh) * 2016-11-30 2017-02-22 努比亚技术有限公司 焊盘共用结构、pcb板以及移动终端
CN107222971A (zh) * 2017-08-01 2017-09-29 郑州云海信息技术有限公司 一种pcb电路板、pcb电路板的制备方法和装置
CN109587943A (zh) * 2018-11-09 2019-04-05 加弘科技咨询(上海)有限公司 差分线零桩线共铺走线电路板及电子器件
CN113395828A (zh) * 2021-05-27 2021-09-14 合肥鑫晟光电科技有限公司 一种印制电路板、显示面板以及电子设备
CN114126230A (zh) * 2021-11-26 2022-03-01 浪潮电子信息产业股份有限公司 一种pcb板的兼容布线方法及相关装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030035395A (ko) * 2001-10-31 2003-05-09 삼성전자주식회사 인쇄회로기판
CN1601739A (zh) * 2003-09-22 2005-03-30 夏普株式会社 焊盘模式结构
US20070145575A1 (en) * 2004-01-27 2007-06-28 Masato Mori Circuit board and method for mounting chip component
US20110011636A1 (en) * 2009-07-17 2011-01-20 Samsung Electro-Mechanics Co., Ltd. Multilayer wiring board and method of manufacturing the same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008140936A (ja) * 2006-11-30 2008-06-19 Toshiba Corp プリント基板
CN202931666U (zh) * 2012-10-26 2013-05-08 比亚迪股份有限公司 一种印刷电路板及应用其的移动终端

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030035395A (ko) * 2001-10-31 2003-05-09 삼성전자주식회사 인쇄회로기판
CN1601739A (zh) * 2003-09-22 2005-03-30 夏普株式会社 焊盘模式结构
US20070145575A1 (en) * 2004-01-27 2007-06-28 Masato Mori Circuit board and method for mounting chip component
US20110011636A1 (en) * 2009-07-17 2011-01-20 Samsung Electro-Mechanics Co., Ltd. Multilayer wiring board and method of manufacturing the same

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106455306A (zh) * 2016-11-30 2017-02-22 努比亚技术有限公司 焊盘共用结构、pcb板以及移动终端
CN107222971A (zh) * 2017-08-01 2017-09-29 郑州云海信息技术有限公司 一种pcb电路板、pcb电路板的制备方法和装置
CN109587943A (zh) * 2018-11-09 2019-04-05 加弘科技咨询(上海)有限公司 差分线零桩线共铺走线电路板及电子器件
CN113395828A (zh) * 2021-05-27 2021-09-14 合肥鑫晟光电科技有限公司 一种印制电路板、显示面板以及电子设备
CN114126230A (zh) * 2021-11-26 2022-03-01 浪潮电子信息产业股份有限公司 一种pcb板的兼容布线方法及相关装置
CN114126230B (zh) * 2021-11-26 2024-02-09 浪潮电子信息产业股份有限公司 一种pcb板的兼容布线方法及相关装置

Also Published As

Publication number Publication date
WO2016070441A1 (zh) 2016-05-12

Similar Documents

Publication Publication Date Title
CN104284517A (zh) 印刷电路板
CN109634003A (zh) 一种显示面板及显示装置
JP2014521223A5 (zh)
EP2838116A1 (en) Stacked packaging structure
US20100051339A1 (en) Circuit board
CN101587266B (zh) 显示装置
TW201310817A (zh) 連接器組合
CN104966708B (zh) 半导体封装结构
CN109698185B (zh) 集成电路的配电网络
US9565765B2 (en) Printed circuit board
CN206379968U (zh) Pcb板组件及具有其的移动终端
CN105704918A (zh) 一种高密度印制电路板
CN110175137A (zh) 存储模块、具有其的存储系统及板的布置方法
CN210403720U (zh) 集成电路芯片和集成电路
CN206923141U (zh) 电路板及移动终端
US10566306B2 (en) Wiring structure of glass substrate, glass substrate and display device
CN107801291B (zh) 静电放电保护装置及静电放电的保护方法
KR20160067571A (ko) 인쇄회로기판
CN205452593U (zh) 一种连接器
JP2008159815A5 (zh)
CN105446922A (zh) 一种兼容不同位宽ddr的pcb板及装置
CN204046932U (zh) 封装结构
CN104916616B (zh) 半导体装置
CN213183602U (zh) Ddr3存储器
CN208317119U (zh) 电路板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150114