TW201310817A - 連接器組合 - Google Patents

連接器組合 Download PDF

Info

Publication number
TW201310817A
TW201310817A TW100129872A TW100129872A TW201310817A TW 201310817 A TW201310817 A TW 201310817A TW 100129872 A TW100129872 A TW 100129872A TW 100129872 A TW100129872 A TW 100129872A TW 201310817 A TW201310817 A TW 201310817A
Authority
TW
Taiwan
Prior art keywords
holes
connector
pcie
pins
group
Prior art date
Application number
TW100129872A
Other languages
English (en)
Inventor
Cheng-Fei Weng
Zheng-Heng Sun
Original Assignee
Hon Hai Prec Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hon Hai Prec Ind Co Ltd filed Critical Hon Hai Prec Ind Co Ltd
Publication of TW201310817A publication Critical patent/TW201310817A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Information Transfer Systems (AREA)

Abstract

一種連接器組合,包括設置於主機板上的第一及第二PCIE連接器、複數導線及開關單元,該主機板上還設置有第一至第四組孔位,該第一至第四組孔位分別用於插接第一PCIE連接器的第一組、第二組引腳、第二PCIE連接器的第一組及第二組引腳,該第一至第三組孔位與晶片組相連,以使得第一PCIE連接器的第一組及第二組引腳、第二PCIE連接器的第一組引腳接收來自晶片組的訊號;該第二組孔位中的每一孔位透過一導線與第四組孔位中的一孔位相連,該等開關單元串聯於每一導線上用於連接或斷開第二組孔位與第四組孔位之間的導線。

Description

連接器組合
本發明涉及一種連接器,特別涉及一種PCIE(Peripheral Component Interconnect Express)連接器組合。
習知個人電腦的主機板上一般都具有PCIE×16連接器,然,其內部只有PCIE×8的訊號,這是由於晶片組或CPU所提供的通道數不夠而導致的。比如說,一主機板上設置有一晶片組、一PCIE×4連接器、一PCIE×8連接器以及一PCIE×16連接器。該晶片組可提供二十對通道數,其中該PCIE×4連接器佔用四對通道,該PCIE×8連接器佔用八對通道,該PCIE×16連接器佔用八對通道。如此設計的目的一是晶片組或CPU提供的通道數不夠,二是PCIE×16連接器可以用於插接PCIE×16的外接卡(如顯示卡)。然而,根據PCIE規範,當PCIE×16的顯示卡插設於該PCIE×16連接器內時,該PCIE×16連接器實際上的頻寬與PCIE×8連接器相同,此實為折中的做法。另,當PCIE×4連接器或/和PCIE×8連接器閒置時,其上所分配的通道數將形同浪費。
鑒於以上內容,有必要提供一種可提高PCIE連接器的頻寬及可彈性調配各PCIE連接器所佔用的通道數的連接器組合。
一種連接器組合,包括設置於一主機板上的一第一PCIE連接器、一第二PCIE連接器、複數導線及複數開關單元,該主機板上還設置有第一至第四組孔位,該第一組孔位用於插接第一PCIE連接器的第一組引腳,第二組孔位用於插接第一PCIE連接器的第二組引腳,第三組孔位用於插接第二PCIE連接器的第一組引腳,第四組孔位用於插接第二PCIE連接器的第二組引腳,該第一組、第二組以及第三組孔位與一晶片組相連,以使得第一PCIE連接器的第一組及第二組引腳、第二PCIE連接器的第一組引腳接收來自晶片組的訊號;該第二組孔位透過導線與第四組孔位對應相連,每一開關單元串聯於一導線上,用於連接或斷開對應的導線,當第二組孔位與第四組孔位之間的導線透過開關單元連接時,該第二組孔位處所接收的來自晶片組的訊號被傳輸至第四組孔位處,進而傳輸至第二PCIE連接器的第二組引腳處。
上述連接器組合透過開關單元斷開或連接用於插接第一及第二PCIE連接器的孔位,以將空閒的PCIE連接器的訊號傳輸至另一PCIE連接器,從而提高PCEI連接器的頻寬。
請參考圖1,本發明連接器組合的較佳實施方式設置於一主機板10上,並假設該主機板10上的晶片組18可提供的用於PCIE協定的通道數為十六對。該連接器組合的第一較佳實施方式包括一PCIE×8連接器30、一PCIE×16連接器40、複數導線及複數開關單元50,其中PCIE×8連接器30及PCIE×16連接器40分別佔用八對通道。
為了便於描述本發明的工作原理,下面將簡述PCIE規範中關於各引腳的定義。習知的PCIE×16連接器包括有A面及B面共計164個引腳,其中A面包括82個引腳A1-A82,B面亦包括82個引腳B1-B82。根據PCIE的規範,其中引腳A1-A13及B1-B13為公共訊號引腳,用於傳輸電源訊號、時鐘訊號等,引腳A14-A18及B14-B18用於傳輸一對通道內的訊號,也就是說,習知的PCIE×1連接器包括引腳A1-A18及B1-B18即可。引腳A19-A32及B19-B32用於傳輸三對通道內的訊號,也就是說,習知的PCIE×4連接器包括引腳A1-A32及B1-B32即可。引腳A33-A49及B33-B49用於傳輸四對通道內的訊號,也就是說,習知的PCIE×8連接器包括引腳A1-A49及B1-B49即可。引腳A50-A82及B50-B82用於傳輸八對通道內的訊號,也就是說,習知的PCIE×16連接器包括引腳A1-A82及B1-B82。也就是說,本實施方式中,由於晶片組18只能為PCIE×8連接器30及PCIE×16連接器40各自提供八對通道數,即該PCIE×8連接器30及PCIE×16連接器40的引腳A1-A49以及B1-B49分別接收來自晶片組18的訊號,PCIE×16連接器40的引腳A50-A82及B50-B82則不接收來自晶片組18的訊號。如此,當PCIE×16連接器中接入一PCIE×8的外接卡時,該PCIE×16連接器中只有引腳A1-A49以及B1-B49工作,其他引腳A50-A82及B50-B82則不工作。
該PCIE×8連接器30包括A列及B列共計98個引腳,其中A列包括49個引腳A1-A49,B列包括49個引腳B1-B49。該PCIE×16連接器40包括A列及B列共計164個引腳,其中A列包括82個引腳A1-A82,B列包括82個引腳B1-B82。
該PCIE×8連接器30及PCIE×16連接器40的引腳A1-A49及B1-B49均對應與主機板10上的晶片組18相連,其同習知主機板上PCIE×8連接器的引腳與晶片組的連接方式相同。
該主機板10上包括複數用於插接PCIE×8連接器30的引腳的孔位,該等孔位分為第一組孔位與第二組孔位,其中第一組孔位包括位於第一側及第二側上的孔位C1-C13及D1-D13,分別用於插接PCIE×8連接器30的引腳A1-A13以及B1-B13;第二組孔位包括位於第一側及第二側上的孔位C14-C49及D14-D49(為方便後續描述,第二組孔位中的第一側及第二側上的第一孔位分別記為C14及D14),分別用於插接PCIE×8連接器30的引腳A14-A49以及B14-B49。該第一組及第二組孔位還與晶片組18相連,以將晶片組18的訊號傳輸至PCIE×8連接器30對應的引腳。同理,該主機板10上還包括複數用於插接PCIE×16連接器40的引腳的孔位,該等孔位分為第三組孔位與第四組孔位,其中第三組孔位包括位於第一側及第二側上的孔位C1-C49及D1-D49,分別用於插接PCIE×16連接器40的引腳A1-A49以及B1-B49;第四組孔位包括位於第一側及第二側上的孔位C50-C82及D50-D82(為方便後續描述,第二組孔位中的第一側及第二側上的第一孔位分別記為C50及D50),分別用於插接PCIE×16連接器40的引腳A50-A82以及B50-B82。該第三組孔位還與晶片組18相連,以將晶片組18的訊號傳輸至PCIE×16連接器40的引腳A1-A49及B1-B49處。
第二組孔位中的孔位還透過導線與第四組孔位中的孔位對應相連。每一導線上串聯有一開關單元50,該開關單元50起到斷開或連接該導線的作用。請參表1,第二組孔位與第四組孔位之間的連接關係如表1所示,其中第一、第三縱排的引腳分別對應與第二、第四縱排的引腳相連:
表1
從表1可以看出,本實施方式中,第一組孔位不需要與第三組或第四組孔位相連,其原因是由於PCIE×8連接器30的引腳A1-A13以及B1-B13處的訊號為電源訊號及時鐘訊號,也即第一組孔位用於傳輸電源訊號及時鐘訊號,而PCIE×16連接器40本身已具有該等訊號,故其不需要被傳輸至PCIE×16連接器40處。另,從表1亦可看出,第二組孔位與第四組孔位的數量並不相等,即第二組孔位中的某些孔位需要空置,此是因為插接至該孔位處的PCIE×8連接器30的引腳(包括A19、A32、A33、B17、B30、B31)處的訊號不需要被傳輸至PCIE×16連接器40處,此設計均是根據PCIE規範而做。顯然,根據PCIE的規範可知,只要能將PCIE×8連接器30內引腳A14-A49及B50-B82的訊號對應傳輸至PCIE×16連接器40內引腳A50-A82及B50-B82處即可,第二組孔位與第四組孔位之間的連接關係並不限於表1中的方式。
使用時,若PCIE×8連接器30空閒且PCIE×16連接器40內插接一PCIE×16的外接卡(add-card),則將導線上的開關單元50關閉,此時即將第二組孔位處所接收的來自晶片組18的訊號傳輸至第四組孔位處,進而傳輸至與第四組孔位相連的PCIE×16連接器40的引腳A50-A82及B50-B82處。如此,插接至PCIE×16連接器40內的PCIE×16的外接卡即可透過十六對通道與晶片組18進行通訊,即將其頻寬提高了一倍。
若PCIE×8連接器30及PCIE×16連接器40內均插接有外接卡時,即將導線上的開關單元50斷開,此時,兩外接卡將各自透過PCIE×8連接器30及PCIE×16連接器40內的引腳A1-A49及B1-B49與晶片組18通訊,即此時PCIE×16的外接卡與晶片組18通訊的頻寬與PCIE×8連接器所能提供的頻寬相同。
請參考圖2,其示出了第二組孔位中孔位C14、D14與第四組孔位中孔位C50、D50的連接關係。本實施方式中,該開關單元50可為零歐姆電阻R,若PCIE×8連接器30空閒且PCIE×16連接器40內插接PCIE×16的外接卡,則將零歐姆電阻R焊接在每一導線之間,以將每一導線連通。若PCIE×8連接器30及PCIE×16連接器40內均插接有外接卡,則無需將零歐姆電阻R焊接在導線之間,從而使得每一導線均不連通。
綜上所述,本發明符合發明專利要件,爰依法提出專利申請。惟,以上所述者僅為本發明之較佳實施例,舉凡熟悉本案技藝之人士,在爰依本發明精神所作之等效修飾或變化,皆應涵蓋於以下之申請專利範圍內。
10...主機板
18...晶片組
R...零歐姆電阻
30...PCIE×8連接器
40...PCIE×16連接器
50...開關單元
圖1是本發明連接器組合的較佳實施方式的示意圖。
圖2是圖1中第二組孔位與第四組孔位相連的示意圖。
10...主機板
18...晶片組
30...PCIE×8連接器
40...PCIE×16連接器
50...開關單元

Claims (3)

  1. 一種連接器組合,包括設置於一主機板上的一第一PCIE連接器、一第二PCIE連接器、複數導線及複數開關單元,該主機板上還設置有第一至第四組孔位,該第一組孔位用於插接第一PCIE連接器的第一組引腳,第二組孔位用於插接第一PCIE連接器的第二組引腳,第三組孔位用於插接第二PCIE連接器的第一組引腳,第四組孔位用於插接第二PCIE連接器的第二組引腳,該第一組、第二組以及第三組孔位與一晶片組相連,以使得第一PCIE連接器的第一組及第二組引腳、第二PCIE連接器的第一組引腳接收來自晶片組的訊號;該第二組孔位透過導線與第四組孔位對應相連,每一開關單元串聯於一導線上,用於連接或斷開對應的導線,當第二組孔位與第四組孔位之間的導線透過開關單元連接時,該第二組孔位處所接收的來自晶片組的訊號被傳輸至第四組孔位處,進而傳輸至第二PCIE連接器的第二組引腳處。
  2. 如申請專利範圍第1項所述之連接器組合,其中該開關單元為一零歐姆電阻,當該零歐姆電阻焊接於導線上時,該導線被連通;當該零歐姆電阻被取下時,該導線被斷開。
  3. 如申請專利範圍第1項所述之連接器組合,其中該第一PCIE連接器為一PCIE×8連接器,該第一PCIE連接器的第一組引腳包括分別位於第一面及第二面上的第一至第十三引腳、第二組引腳包括分別位於第一面及第二面上的第十四至第四十九引腳;該第一組孔位包括分別位於第一側及第二側上的第一至第十三孔位,用於對應插接第一PCIE連接器的第一面及第二面上的第一至第十三引腳,該第二組孔位包括分別位於第一側及第二側上的第一至第三十六孔位,用於對應插接第一PCIE連接器的第一面及第二面上第十四至第四十九引腳;
    該第二PCIE連接器為PCIE×16連接器,該第二PCIE連接器的第一組引腳包括位於第一面及第二面上的第一至第四十九引腳、第二組引腳包括位於第一面及第二面上的第五十至第八十二引腳;該第三組孔位包括分別位於第一側及第二側上的第一至第四十九孔位,用於對應插接第二PCIE連接器的第一面及第二面上的第一至第四十九引腳,該第四組孔位包括分別位於第一側及第二側上的第一至三十三孔位,用於對應插接第二PCIE連接器的第一面及第二面上的第五十至第八十二引腳;該第二組孔位的第一側上的第一至第五、第七至第十八以及第二十至三十六孔位透過導線對應與第四組孔位的第一側上的第一至三十三孔位相連,該第二組孔位的第二側上的第一至第三、第五至第十六、第十九至第三十六孔位透過導線對應與第四組孔位的第二側上的第一至第三十三孔位相連。
TW100129872A 2011-08-17 2011-08-19 連接器組合 TW201310817A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110235980XA CN102957009A (zh) 2011-08-17 2011-08-17 连接器组合

Publications (1)

Publication Number Publication Date
TW201310817A true TW201310817A (zh) 2013-03-01

Family

ID=47713478

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100129872A TW201310817A (zh) 2011-08-17 2011-08-19 連接器組合

Country Status (3)

Country Link
US (1) US20130046914A1 (zh)
CN (1) CN102957009A (zh)
TW (1) TW201310817A (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150285855A1 (en) * 2014-04-03 2015-10-08 Charles Tzu-tai KAO System with dual function load board
CN105652982A (zh) * 2015-12-25 2016-06-08 曙光信息产业股份有限公司 服务器
TWI587154B (zh) * 2016-07-06 2017-06-11 技嘉科技股份有限公司 可切換pci-e通道的主機板模組
WO2018140045A1 (en) * 2017-01-28 2018-08-02 Hewlett-Packard Development Company, L.P. Adaptable connector with external i/o port
CN112115086B (zh) * 2020-09-29 2022-11-08 深圳市瑞科慧联科技有限公司 转接板

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5041023A (en) * 1988-01-22 1991-08-20 Burndy Corporation Card edge connector
US5407365A (en) * 1993-10-13 1995-04-18 Lin; Yu-Chuan Structure for a printed circuit board slot connector
US6655976B1 (en) * 2002-11-26 2003-12-02 Hon Hai Precision Ind. Co., Ltd. Electrical connector
US7099969B2 (en) * 2003-11-06 2006-08-29 Dell Products L.P. Dynamic reconfiguration of PCI Express links
US7246190B2 (en) * 2004-04-21 2007-07-17 Hewlett-Packard Development Company, L.P. Method and apparatus for bringing bus lanes in a computer system using a jumper board
TWI274255B (en) * 2004-11-08 2007-02-21 Asustek Comp Inc Motherboard
US7174411B1 (en) * 2004-12-02 2007-02-06 Pericom Semiconductor Corp. Dynamic allocation of PCI express lanes using a differential mux to an additional lane to a host
US7083423B1 (en) * 2005-03-31 2006-08-01 Dell Products L.P. Method and apparatus for mounting a card connector
US7539801B2 (en) * 2005-05-27 2009-05-26 Ati Technologies Ulc Computing device with flexibly configurable expansion slots, and method of operation
US20060294279A1 (en) * 2005-06-28 2006-12-28 Mckee Kenneth G Mechanism for peripheral component interconnect express (PCIe) connector multiplexing
US8484399B2 (en) * 2005-07-08 2013-07-09 Dell Products L.P. System and method for configuring expansion bus links to generate a double-bandwidth link slot
CN1892634B (zh) * 2005-07-09 2010-12-08 鸿富锦精密工业(深圳)有限公司 PCI Express扩展槽电路及其设计方法
CN2867422Y (zh) * 2005-07-22 2007-02-07 捷波资讯股份有限公司 主机板的绘图卡界面结构
TWI269975B (en) * 2005-08-25 2007-01-01 Inventec Corp Method and device for automatically adjusting bus width
US7340557B2 (en) * 2005-12-15 2008-03-04 Via Technologies, Inc. Switching method and system for multiple GPU support
US7325086B2 (en) * 2005-12-15 2008-01-29 Via Technologies, Inc. Method and system for multiple GPU support
US7447825B2 (en) * 2006-03-10 2008-11-04 Inventec Corporation PCI-E automatic allocation system
US20070255878A1 (en) * 2006-04-26 2007-11-01 Universal Scientific Industrial Co., Ltd. Motherboard assembly
US7562174B2 (en) * 2006-06-15 2009-07-14 Nvidia Corporation Motherboard having hard-wired private bus between graphics cards
TWM307793U (en) * 2006-09-04 2007-03-11 Iei Technology Corp Half-sized PCI central processing unit interface and computer device with PCIe extensible capability
US7711886B2 (en) * 2007-12-13 2010-05-04 International Business Machines Corporation Dynamically allocating communication lanes for a plurality of input/output (‘I/O’) adapter sockets in a point-to-point, serial I/O expansion subsystem of a computing system
US20120260015A1 (en) * 2011-04-07 2012-10-11 Raphael Gay Pci express port bifurcation systems and methods
CN102890665A (zh) * 2011-07-22 2013-01-23 鸿富锦精密工业(深圳)有限公司 连接器组合及其附属卡
CN102929333A (zh) * 2011-08-10 2013-02-13 鸿富锦精密工业(深圳)有限公司 连接器组合
CN102931546A (zh) * 2011-08-10 2013-02-13 鸿富锦精密工业(深圳)有限公司 连接器组合

Also Published As

Publication number Publication date
CN102957009A (zh) 2013-03-06
US20130046914A1 (en) 2013-02-21

Similar Documents

Publication Publication Date Title
TW201308759A (zh) 連接器組合
JP5525297B2 (ja) 集積回路
JP6267171B2 (ja) 複数のPCIeコネクタを有するペリフェラルコンポーネントインターコネクトエクスプレス(PCIe)カード
TWI544339B (zh) USB Type-C連接器模組(一)
TW201306389A (zh) 連接器組合及其附屬卡
TW201308761A (zh) 連接器組合
TW201310817A (zh) 連接器組合
US10468830B2 (en) Paddle card and plug-cable assembly
TW201443652A (zh) 訊號切換電路及包括該電路的pcie連接器組合
CN104882749B (zh) SATA Express连接器
JP2007172580A (ja) 電子装置用コネクタ、システムおよび取り付け方法(pciエクスプレス・コネクタ)
TWM519845U (zh) 複合式連接器(二)
TWI714243B (zh) Usb積體電路
TWI691846B (zh) 電子裝置與電子系統
TW201316630A (zh) 線纜連接器組件
TWI762685B (zh) 印刷電路板
CN205335569U (zh) 复合式连接器
TW201329724A (zh) 連接介面及傳輸線
TWM523993U (zh) 改良式連接器(二)
TWI485985B (zh) 電子裝置的控制電路以及顯示裝置
TWM524040U (zh) 電路板的共用腳位架構
CN205983293U (zh) 转接器及应用所述转接器的主板
TWM520753U (zh) 轉接器
US20180159281A1 (en) Compound electronic device
TWM518838U (zh) 轉接器之傳輸線