CN103812497B - 驱动器及低抖动串行信号的输出方法 - Google Patents
驱动器及低抖动串行信号的输出方法 Download PDFInfo
- Publication number
- CN103812497B CN103812497B CN201210439012.5A CN201210439012A CN103812497B CN 103812497 B CN103812497 B CN 103812497B CN 201210439012 A CN201210439012 A CN 201210439012A CN 103812497 B CN103812497 B CN 103812497B
- Authority
- CN
- China
- Prior art keywords
- data
- driver
- output
- clock signal
- connects
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Logic Circuits (AREA)
Abstract
本发明公开了一种驱动器及低抖动串行信号的输出方法,其中驱动器包括:数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。本发明提供的驱动器及低抖动串行信号的输出方法通过对电路合理的结构设计,最终输出具有低抖动量的串行信号。
Description
技术领域
本发明涉及通信技术领域,特别是涉及一种驱动器及低抖动串行信号的输出方法。
背景技术
伴随着电子信息产业的迅猛发展,尤其是便携式电子设备的发展,数据处理和传输的速度与日俱增。高速串行接口类型层出不穷,串行信号的传输速度已达到数Gbps甚至数十Gbps,随着通信系统中数据传输速率的不断提高,高速串行系统中的抖动问题日趋严重,抖动对系统造成的影响随数据传输速率的提高而成倍增长。当数据传输速率达到Gbps以上时,抖动成为决定系统性能的关键因素。抖动比较大时可能出现将会引起并行总线的建立保持时间余量不够、时钟稳定度差、串行信号接收端误码率高等现象。
可靠的数据传输要求我们必须把抖动控制在一定范围内,因此,低功耗、低抖动的串行信号输出成为高速串行接口电路设计的头等目标。
由于电流模逻辑的电流消耗恒定,而电压模逻辑仅在信号电平发生变化时有电流消耗,所以一般来说在同样的数据传输速度条件下电压模逻辑的功耗小于电流模逻辑。
如何设计能够使用电压模逻辑的驱动器并获得低抖动的信号输出就成为高速串行接口电路设计的一个重要挑战。
驱动器一般由输出驱动器和预驱动器两部分组成,如图1所示,一种使用电压模逻辑的常见驱动器,图1中串行数据系统10的输出驱动器30和预驱动器20由电压模逻辑电路构成。由于高速数据传输对信号的完整性要求很高,驱动器的输出阻抗应当等于或者接近传输线的特征阻抗(一般传输线的特征阻抗大约为50欧姆),这样驱动器内部电阻R与PMOS晶体管或者NMOS晶体管导通电阻串联后的阻值应当等于50欧姆。由于MOS晶体管在开关过程中导通电阻具有一定的非线性,所以其导通电阻在驱动器输出电阻中所占比例应当较小,这样会要求MOS晶体管的尺寸较大,进而导致预驱动器的电容性负载很大。为了保证发送串行数据的速度,预驱动器的电容性负载越大,要求预驱动器的驱动能力越大,驱动能力越强,必然会造成预驱动器串联的级数增多。串行信号到输出信号之间的预驱动器级数越多,输出信号的抖动越大。
因此对于现有技术,如何设计一种能够使用电压模逻辑的驱动器并获得低抖动的串行信号输出的方法是个亟待解决的问题。
发明内容
基于上述问题,本发明提供了驱动器及低抖动串行信号的输出方法,克服了现有技术中串行数据经现有的驱动器输出串行信号的抖动量较大的技术缺陷。
本发明提供了一种驱动器,所述驱动器集成在一个系统电路中,所述驱动器包括数据时序调整模块,预驱动器和输出驱动器,其中:
所述数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;
所述预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;
所述输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行逻辑门运算处理,输出低抖动量的串行信号dos。
较佳地,作为一种可实施方式。所述数据时序调整模块包括第一支路和第二支路;所述第一支路包括第一边沿D触发器,所述第二支路包括第二边沿D触发器和第三边沿D触发器,其中:
在第一支路中:
所述第一边沿D触发器的第一输入端连接至系统电路并接收系统电路发送的偶数位数据de,第二输入端连接至系统电路并接收系统电路产生的时钟信号ckp,并使用时钟信号ckp对偶数位数据de执行采样操作,将采样结果de_smp数据输出,所述第一边沿触发器输出端连接至预驱动器;
在第二支路中:所述第二边沿D触发器和所述第三边沿D触发器依次串联;
所述第二边沿D触发器,第一输入端连接至系统电路并接收系统电路输出的奇数位数据do,第二输入端连接至系统电路并接收系统电路产生的时钟信号ckp,并使用时钟信号ckp对奇数位数据do执行采样操作,将采样操作结果输出,所述第二边沿D触发器输出端连接至第三边沿D触发器的第一输入端;
所述第三边沿D触发器的第一输入端连接至所述第二边沿D触发器的输出端,所述第三边沿D触发器的第二输入端连接至系统电路并接收系统电路产生的时钟信号ckn,并使用时钟信号ckn对第二边沿D触发器的输出信号执行采样操作,将采样操作结果do_smp数据输出,所述第三边沿D触发器输出端连接至预驱动器。
较佳地,作为一种可实施方式。所述预驱动器包括第三支路、第四支路、第五支路和第六支路,其中:
所述第三支路包括第一与非门,所述第一与非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckn,第二输入端连接至所述数据时序调整模块的所述第一边沿D触发器的输出端,并对两个输入端接收的信号执行与非运算操作,将操作结果dep信号输出,所述第一与非门的输出端连接至输出驱动器;
所述第四支路包括第二与非门,所述第二与非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckp,第二输入端连接至所述数据时序调整模块的所述第三边沿D触发器的输出端,并对两个输入端接收的信号执行与非运算操作,将操作结果dop信号输出,所述第二与非门的输出端连接至输出驱动器;
所述第五支路包括第一或非门,所述第一或非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckp,第二输入端连接至所述数据时序调整模块的所述第一边沿D触发器的输出端,并对两个输入端接收的信号执行或非运算操作,将操作结果den信号输出,所述第一或非门的输出端连接至输出驱动器;
所述第六支路包括第二或非门,所述第二或非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckn,第二输入端连接至所述数据时序调整模块的所述第三边沿D触发器的输出端,并对两个输入端接收的信号执行或非运算操作,将操作结果don信号输出,所述第二或非门的输出端连接至输出驱动器。
较佳地,作为一种可实施方式。所述输出驱动器包括PMOSe晶体管、PMOSo晶体管、NMOSe晶体管和NMOSo晶体管以及一个电阻R0,其中:
所述PMOSe晶体管的源极连接电源VTT,栅极连接至所述预驱动器的所述第一与非门的输出端,漏极连接至电阻R0的输入端;
所述PMOSo晶体管的源极连接电源VTT,栅极连接至所述预驱动器的所述第二与非门的输出端,漏极连接至电阻R0的输入端;
所述NMOSe晶体管的源极接地,栅极连接至所述预驱动器的所述第一或非门的输出端,漏极连接至电阻R0的输入端;
所述NMOSo晶体管的源极接地,栅极连接至所述预驱动器的所述第二或非门的输出端,漏极连接至电阻R0的输入端;
所述电阻R0的输出端输出串行信号dos。
较佳地,作为一种可实施方式。所述系统电路产生的所述时钟信号ckp和ckn为一对差分时钟信号。
较佳地,作为一种可实施方式。所述差分时钟信号ckp和ckn的占空比为50%。
较佳地,作为一种可实施方式。所述第一边沿D触发器,所述第二边沿D触发器和第三边沿D触发器均为上升沿D触发器。
相应地,作为一种可实施方式。本发明还提供了一种低抖动串行信号的输出方法,所述方法包括如下步骤:
步骤S100、数据时序调整模块接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;
步骤S200、预驱动器接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;
步骤S300、输出驱动器接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行逻辑门运算处理,输出低抖动量的串行信号dos。
较佳地,作为一种可实施方式。在所述步骤S100中,还包括如下步骤:
步骤S101、所述数据时序调整模块的第一支路上的第一边沿D触发器接收系统电路产生的时钟信号ckp及偶数位数据de,并使用时钟信号ckp对偶数位数据de执行采样操作,将采样结果de_smp数据输出至预驱动器;
所述数据时序调整模块的第二支路上的第二边沿D触发器接收系统电路产生的时钟信号ckp及奇数位数据do,使用时钟信号ckp对奇数位数据do执行采样操作,将采样操作结果输出至第三边沿D触发器;所述第三边沿D触发器接收系统电路产生的时钟信号ckn,并使用时钟信号ckn对第二边沿D触发器的输出信号执行采样操作,将采样操作结果do_smp数据输出至预驱动器;
所述时钟信号ckp和ckn为一对差分时钟信号。
较佳地,作为一种可实施方式。在所述步骤S200中,还包括如下步骤:
步骤S201、所述预驱动器的第三支路上的第一与非门接收系统电路产生的时钟信号ckn及数据de_smp,并对两个输入端接收的信号执行与非运算操作,将操作结果数据dep输出至输出驱动器;
所述预驱动器的第四支路上的第二与非门接收系统电路产生的时钟信号ckp及数据do_smp,并对两个输入端接收的信号执行与非运算操作,将操作结果数据dop输出至输出驱动器;
所述预驱动器的第五支路上的第一或非门接收系统电路产生的时钟信号ckp及数据de_smp,并对两个输入端接收的信号执行或非运算操作,将操作结果数据den输出至输出驱动器;
所述预驱动器的第六支路上的第二或非门接收系统电路产生的时钟信号ckn数据do_smp,并对两个输入端接收的信号执行或非运算操作,将操作结果数据don至输出驱动器;
所述时钟信号ckp和ckn为一对差分时钟信号。
较佳地,作为一种可实施方式。在所述步骤S300中,还包括如下步骤:
步骤S301、当差分时钟信号ckp等于逻辑0,ckn等于逻辑1时,第一与非门和第一或非门均等同于反相器,dep和den等于数据de_smp的反相逻辑,ckp等于逻辑0,第二与非门输出数据dop为逻辑1,关闭所述PMOSo晶体管;ckn等于逻辑1,第二或非门输出数据don为逻辑0,关闭所述NMOSo晶体管;晶体管PMOSe和晶体管NMOSe构成了反相器电路,信号de_smp通过两级反相器输出低抖动量的串行信号;
步骤S302、当差分时钟信号ckp等于逻辑1,ckn等于逻辑0时,第二与非门和第二或非门均等同于反相器,dop和don等于数据do_smp的反相逻辑,ckn等于逻辑0,第一与非门输出数据dep为逻辑1,关闭所述PMOSe晶体管;ckp等于逻辑1,第一或非门输出数据den为逻辑0,关闭所述NMOSe晶体管;晶体管PMOSo和晶体管NMOSo构成了反相器电路,信号do_smp通过两级反相器输出低抖动量的串行信号。
本发明的有益效果包括:
本发明提供的一种驱动器及低抖动串行信号的输出方法,其中驱动器包括:数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。本发明提供的驱动器及低抖动串行信号的输出方法通过对电路合理的结构设计,最终输出具有低抖动量的串行信号。
附图说明
图1为现有技术中的驱动器的结构示意图;
图2为本发明驱动器一具体实施例的结构及所在系统电路的结构示意图;
图2a为图2中驱动器一具体实施例的电路结构示意图;
图3为图2a中数据时序调整模块具体电路结构的示意图;
图4为图2a中预驱动器具体电路结构的示意图;
图5为图2a中输出驱动器具体电路结构的示意图;
图6为本发明的驱动器与其所在的系统电路产生的差分时钟信号和串行信号的工作波形图;
图7为本发明低抖动串行信号的输出方法一具体实施例的流程示意图。
具体实施方式
下面结合说明书附图,对本发明一种驱动器及低抖动串行信号的输出方法的具体实施方式进行说明。
本发明实施例提供了一种驱动器,本发明实施例提供的驱动器以电压模驱动器为例加以详细说明,但不限于此,所述驱动器2集成在一个系统电路1中,参见图2及图2a,所述驱动器2包括数据时序调整模块3,预驱动器4和输出驱动器5,其中:
所述数据时序调整模块3,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;
所述预驱动器4,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;
所述输出驱动器5,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行逻辑门运算处理,输出低抖动量的串行信号dos。
较佳地,作为一种可实施方式。所述数据时序调整模块3包括第一支路L1和第二支路L2;所述第一支路L1包括第一边沿D触发器31,所述第二支路L2包括第二边沿D触发器32和第三边沿D触发器33,如图3所示,其中:
在第一支路L1中:
所述第一边沿D触发器31的第一输入端311连接至系统电路并接收系统电路发送的偶数位数据de,第二输入端312连接至系统电路并接收系统电路产生的时钟信号ckp,并使用时钟信号ckp对偶数位数据de行采样操作,将采样结果de_smp数据输出,所述第一边沿触发器输出端313连接至预驱动器3;
在第二支路L2中:所述第二边沿D触发器32和所述第三边沿D触发器33依次串联;
所述第二边沿D触发器32的第一输入端321连接至系统电路并接收系统电路输出奇数位数据do,第二输入端322连接至系统电路并接收系统电路产生的时钟信号ckp,使用时钟信号ckp对奇数位数据do执行采样操作,将采样操作结果输出,所述第二边沿D触发器输出端323连接至第三边沿D触发器的第一输入端331;
所述第三边沿D触发器33的第一输入端331连接至所述第二边沿D触发器的输出端323,所述第三边沿D触发器的第二输入端332连接至系统电路并接收系统电路产生的时钟信号ckn,并使用时钟信号ckn对第二边沿D触发器的输出信号执行采样操作,将采样操作结果do_smp数据输出,所述第三边沿D触发器输出端333连接至预驱动器3;
较佳地,作为一种可实施方式。所述预驱动器4包括第三支路L3、第四支路L4、第五支路L5和第六支路L6,如图4所示,其中:
所述第三支路L3包括第一与非门41,所述第一与非门41的第一输入端411连接至系统电路并接收系统电路产生的时钟信号ckn,第二输入端412连接至所述数据时序调整模块的所述第一边沿D触发器的输出端,并两个输入端接收的信号执行与非运算操作,将操作结果dep信号输出,所述第一与非门的输出端413连接至输出驱动器5;
所述第四支路L4包括第二与非门42,所述第二与非门42的第一输入端421连接至系统电路并接收系统电路产生的时钟信号ckp,第二输入端422连接至所述数据时序调整模块的所述第三边沿D触发器的输出端,并两个输入端接收的信号执行与非运算操作,将操作结果dop信号输出,所述第二与非门的输出端423连接至输出驱动器5;
所述第五支路L5包括第一或非门43,所述第一或非门43的第一输入端431连接至系统电路并接收系统电路产生的时钟信号ckp,第二输入端432连接至所述数据时序调整模块的所述第一边沿D触发器的输出端,并两个输入端接收的信号执行或非运算操作,将操作结果den信号输出,所述第一或非门的输出端433连接至输出驱动器5;
所述第六支路L6包括第二或非门44,所述第二或非门44的第一输入端441连接至系统电路并接收系统电路产生的时钟信号ckn,第二输入端442连接至所述数据时序调整模块的所述第三边沿D触发器的输出端,并两个输入端接收的信号执行或非运算操作,将操作结果don信号输出,所述第二或非门的输出端443连接至输出驱动器5;
较佳地,作为一种可实施方式。所述系统电路产生的所述时钟信号ckp和ckn为一对差分时钟信号。
较佳地,作为一种可实施方式。所述差分时钟信号ckp和ckn的占空比为50%。
较佳地,作为一种可实施方式。所述第一边沿D触发器,所述第二边沿D触发器和第三边沿D触发器均为上升沿D触发器。
本发明实施例中的所述第一边沿D触发器,所述第二边沿D触发器和第三边沿D触发器可以但不限于为为上升沿D触发器,本发明实施例对此限定只是在本发明实施方式中一种较佳的技术方案。
较佳地,作为一种可实施方式。所述输出驱动器5包括PMOSe晶体管51、PMOSo晶体管52、NMOSe晶体管53和NMOSo晶体管54以及一个R0(电阻)55,如图5所示,其中:
所述PMOSe晶体管51的源极511连接电源VTT,栅极512连接至所述预驱动器的所述第一与非门的输出端413,漏极513连接至电阻R0的输入端551;
所述PMOSo晶体管52的源极521连接电源VTT,栅极522连接至所述预驱动器的所述第二与非门的输出端423,漏极523连接至电阻R0的输入端551;
所述NMOSe晶体管53的源极531接地,栅极532连接至所述预驱动器的所述第一或非门的输出端433,漏极533连接至电阻R0的输入端551;
所述NMOSo晶体管54的源极541接地,栅极542连接至所述预驱动器的所述第二或非门的输出端443,漏极543连接至电阻R0的输入端551;
所述电阻R0的输出端552输出低抖动量的串行信号dos。
本发明实施例提供的驱动器可以获得低抖动的串行信号,通过对现有驱动器重新结构设计,其中主要体现在预处理器和驱动器的结构设计。本发明实施例提供的驱动器2具体包括数据时序调整模块3、预驱动器4和输出驱动器5三个装置部分。
其中,系统电路将产生数据de和数据do(分别为串行信号的偶数位和奇数位),数据de和数据do的位宽与系统电路产生时钟信号ckp的周期相同,并且数据de和数据do与时钟信号ckp同步。其中,时钟信号ckp和ckn为一对差分时钟信号。
如图6所示,在本发明实施例中,假设d0、d1、d2、d3、d4、d5、d6、d7为8位串行信号,/d0、/d1、/d2、/d3、/d4、/d5、/d6、/d7为对应数据的反相逻辑,以上述情况为例对本发明实施例加以解释说明。
在本发明实施例中,数据时序调整模块使用差分时钟ckp和ckn的上升沿对偶数位数据de和奇数位数据do采样获得数据de_smp和do_smp。其中,假设差分时钟ckp和ckn的时钟周期为Tck,时钟ckp的上升沿相位为T0,D触发器的传输延迟为tck-d。由于差分时钟信号ckp和ckn的占空比均为50%,则时钟ckn的上升沿相位为(T0+Tck/2),数据de_smp的相位为(T0+tck-d),数据do_smp的相位为(T0+Tck/2+tck-d),这样数据do_smp的相位要落后de_smp的相位Tck/2,即1/2个差分时钟ckp的周期。
预驱动器模块主要进行四项最基本的逻辑运算:时钟信号ckn和数据de_smp进行与非逻辑输出数据dep,时钟信号ckp和数据do_smp进行与非逻辑输出数据dop,时钟信号ckp和数据de_smp进行或非逻辑输出数据den,时钟信号ckn和数据do_smp进行或非逻辑输出数据don。
参见图6,由系统电路产生的各项数据及差分时钟信号的时序图可知,数据dop和don的有效数据相位要落后dep和den的有效数据相位1/2个差分时钟ckp的周期。当dep和den输出数据de的反相逻辑时,数据dop为逻辑1,晶体管PMOSo关闭;数据don为逻辑0,晶体管NMOSo关闭。当dop和don输出数据do的反相逻辑时,数据dep为逻辑1,晶体管PMOSe关闭;数据den为逻辑0,晶体管NMOSe关闭。
在本发明实施例中,通过使用低抖动的差分时钟信号对串行数据的偶数位和奇数位进行合理简单的逻辑处理,输出低抖动量的串行信号,这样就避免了预驱动器串联的级数较多的情况。这样串行信号在传输过程中将会尽可能的避免受到各种各样的干扰,并引起数据的抖动,串行数据系统工作的目的就是要尽可能的减少这些干扰的影响使得接收端能准确无误的恢复出发送端发送过来的数据。由于系统通常可提供边沿抖动很低的时钟信号,而本发明实施例中输出信号由时钟信号与两位数据通过一级最简单的逻辑操作(与非和或非)产生,这样就保证了输出信号的数据边沿抖动很小。其实质是通过满足时钟与数据之间的时序关系,以保障输出的串行信号抖动量低,从而保障高速串行信号的传输的稳定性。
一般地,由于输出驱动器中的输出电阻大部分由线性电阻构成,而输出驱动器的负载电容在信号传输过程中几乎不变,所以输出驱动器增加的信号边沿抖动很小,这样输出驱动器输出信号的边沿抖动大部分来自于预驱动器输出信号的边沿抖动。
由于电源噪声的影响,数据通过电压模逻辑的预驱动器电路后其边沿抖动会增大,而且通过的电压模逻辑电路串联级数越多,边沿抖动越大,这样现有常见技术的输出信号边沿抖动就会很大。
然而,系统电路可提供边沿抖动很低的时钟信号,本发明实施例利用边沿抖动很低的时钟信号与两位数据通过一级最简单的电压模逻辑操作(与非和或非运算)产生电压模预驱动器的输出信号,这样就保证了输出驱动器的输出信号的数据边沿抖动很小;并且由于预驱动器使用电压模逻辑,功耗相对于电流模逻辑大大降低。
基于同一发明构思,本发明实施例还提供了低抖动串行信号的输出方法,由于此方法解决问题的原理与前述一种驱动器的各项功能相似,因此,此方法的实施可以通过前述驱动器具体功能实现,重复之处不再赘述。
相应地,作为一种可实施方式。本发明实施例提供的低抖动串行信号的输出方法,如图7所示,所述方法包括如下步骤:
步骤S100、数据时序调整模块接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;
步骤S200、预驱动器接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;
步骤S300、输出驱动器接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行逻辑门运算处理,输出低抖动量的串行信号dos。
较佳地,作为一种可实施方式。在所述步骤S100中,还包括如下步骤:
步骤S101、所述数据时序调整模块的第一支路上的第一边沿D触发器接收系统电路产生的差分时钟信号ckp及偶数位数据de,并使用时钟信号ckp对偶数位数据de执行采样操作,将采样结果de_smp数据输出至预驱动器;
所述数据时序调整模块的第二支路上的所述第二边沿D触发器接收系统电路产生的差分时钟信号ckp及奇数位数据do,使用时钟信号ckp对奇数位数据do执行采样操作,将采样操作结果输出至第三边沿D触发器;所述第三边沿D触发器接收系统电路产生的差分时钟信号ckn,并使用时钟信号ckn对第二边沿D触发器的输出信号执行采样操作,将采样操作结果do_smp数据输出至预驱动器;
所述时钟信号ckp和ckn为一对差分时钟信号。
较佳地,作为一种可实施方式。在所述步骤S200中,还包括如下步骤:
步骤S201、所述预驱动器的第三支路上的第一与非门接收系统电路产生的差分时钟信号ckn及数据de_smp,并对两个输入端接收的信号执行与非运算操作,将操作结果数据dep输出至输出驱动器;
所述预驱动器的第四支路上的第二与非门接收系统电路产生的差分时钟信号ckp及数据do_smp,并对两个输入端接收的信号执行与非运算操作,将操作结果数据dop输出至输出驱动器;
所述第预驱动器的五支路上的第一或非门接收系统电路产生的差分时钟信号ckp及数据de_smp,并对两个输入端接收的信号执行或非运算操作,将操作结果数据den输出至输出驱动器;
所述预驱动器的第六支路上的第二或非门接收系统电路产生的差分时钟信号ckn数据do_smp,并对两个输入端接收的信号执行或非运算操作,将操作结果数据don至输出驱动器。
较佳地,作为一种可实施方式。在所述步骤S300中,还包括如下步骤:
步骤S301、当差分时钟信号ckp等于逻辑0,ckn等于逻辑1时,第一与非门和第一或非门均等同于反相器,dep和den等于数据de_smp的反相逻辑,ckp等于逻辑0,第二与非门输出数据dop为逻辑1,关闭所述PMOSo晶体管;ckn等于逻辑1,第二或非门输出数据don为逻辑0,关闭所述NMOSo晶体管;晶体管PMOSe和晶体管NMOSe构成了反相器电路,信号de_smp通过两级反相器输出低抖动量的串行信号;
步骤S302、当差分时钟信号ckp等于逻辑1,ckn等于逻辑0时,第二与非门和第二或非门均等同于反相器,dop和don等于数据do_smp的反相逻辑,ckn等于逻辑0,第一与非门输出数据dep为逻辑1,关闭所述PMOSe晶体管;ckp等于逻辑1,第一或非门输出数据den为逻辑0,关闭所述NMOSe晶体管;晶体管PMOSo和晶体管NMOSo构成了反相器电路,信号do_smp通过两级反相器输出低抖动量的串行信号。
在步骤S301中,当差分时钟信号ckp等于逻辑0,ckn等于逻辑1时,第一与非门和第一或非门均等同于反相器,dep和den等于数据de_smp的反相逻辑,然而第二与非门因为ckp等于逻辑0导致数据dop为逻辑1,关闭所述PMOSo晶体管,第二或非门因为ckn等于逻辑1导致数据don为逻辑0,关闭所述NMOSo晶体管。
由于dep和den等于相同的逻辑,可认为晶体管PMOSe和晶体管NMOSe构成了反相器电路,这样信号de_smp通过两级反相器输出低抖动量的串行信号;
在步骤S302中,当差分时钟信号ckp等于逻辑1,ckn等于逻辑0时,第二与非门和第二或非门均等同于反相器,dop和don等于数据do_smp的反相逻辑,而第一与非门因为ckn等于逻辑0导致数据dep为逻辑1,关闭所述PMOSe晶体管;第一或非门因为ckp等于逻辑1导致数据den为逻辑0,关闭所述NMOSe晶体管。
由于dop和don等于相同的逻辑,可认为晶体管PMOSo和晶体管NMOSo构成了反相器电路,这样信号do_smp通过两级反相器输出低抖动量的串行信号。
本发明实施例提供的一种驱动器及低抖动串行信号的输出方法,其中驱动器包括:数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。本发明实施例提供的驱动器及低抖动串行信号的输出方法通过对电路合理的结构设计,最终输出的具有低抖动量的串行信号,保障了串行数据系统的稳定性,且具有上述电路结构的驱动器功耗低,节省了系统能源的消耗。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (11)
1.一种驱动器,所述驱动器集成在一个系统电路中,其特征在于,所述驱动器包括数据时序调整模块,预驱动器和输出驱动器,其中:
所述数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;
所述预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;
所述输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。
2.根据权利要求1所述的驱动器,其特征在于,所述数据时序调整模块包括第一支路和第二支路;所述第一支路包括第一边沿D触发器,所述第二支路包括第二边沿D触发器和第三边沿D触发器,其中:
在第一支路中:
所述第一边沿D触发器的第一输入端连接至系统电路并接收系统电路发送的偶数位数据de,第二输入端连接至系统电路并接收系统电路产生的时钟信号ckp,并使用时钟信号ckp对偶数位数据de执行采样操作,将采样结果de_smp数据输出,所述第一边沿触发器输出端连接至预驱动器;
在第二支路中:所述第二边沿D触发器和所述第三边沿D触发器依次串联;
所述第二边沿D触发器,第一输入端连接至系统电路并接收系统电路输出的奇数位数据do,第二输入端连接至系统电路并接收系统电路产生的时钟信号ckp,并使用时钟信号ckp对奇数位数据do执行采样操作,将采样操作结果输出,所述第二边沿D触发器输出端连接至第三边沿D触发器的第一输入端;
所述第三边沿D触发器的第二输入端连接至系统电路并接收系统电路产生的时钟信号ckn,并使用时钟信号ckn对第二边沿D触发器的输出信号执行采样操作,将采样操作结果do_smp数据输出,所述第三边沿D触发器输出端连接至预驱动器。
3.根据权利要求2所述的驱动器,其特征在于,所述预驱动器包括第三支路、第四支路、第五支路和第六支路,其中:
所述第三支路包括第一与非门,所述第一与非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckn,第二输入端连接至所述数据时序调整模块的所述第一边沿D触发器的输出端,并对两个输入端接收的信号执行与非运算操作,将操作结果dep信号输出,所述第一与非门的输出端连接至输出驱动器;
所述第四支路包括第二与非门,所述第二与非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckp,第二输入端连接至所述数据时序调整模块的所述第三边沿D触发器的输出端,并对两个输入端接收的信号执行与非运算操作,将操作结果dop信号输出,所述第二与非门的输出端连接至输出驱动器;
所述第五支路包括第一或非门,所述第一或非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckp,第二输入端连接至所述数据时序调整模块的所述第一边沿D触发器的输出端,并对两个输入端接收的信号执行或非运算操作,将操作结果den信号输出,所述第一或非门的输出端连接至输出驱动器;
所述第六支路包括第二或非门,所述第二或非门的第一输入端连接至系统电路并接收系统电路产生的时钟信号ckn,第二输入端连接至所述数据时序调整模块的所述第三边沿D触发器的输出端,并对两个输入端接收的信号执行或非运算操作,将操作结果don信号输出,所述第二或非门的输出端连接至输出驱动器。
4.根据权利要求3所述的驱动器,其特征在于,所述输出驱动器包括PMOSe晶体管、PMOSo晶体管、NMOSe晶体管和NMOSo晶体管以及一个电阻R0,其中:
所述PMOSe晶体管的源极连接电源VTT,栅极连接至所述预驱动器的所述第一与非门的输出端,漏极连接至电阻R0的输入端;
所述PMOSo晶体管的源极连接电源VTT,栅极连接至所述预驱动器的所述第二与非门的输出端,漏极连接至电阻R0的输入端;
所述NMOSe晶体管的源极接地,栅极连接至所述预驱动器的所述第一或非门的输出端,漏极连接至电阻R0的输入端;
所述NMOSo晶体管的源极接地,栅极连接至所述预驱动器的所述第二或非门的输出端,漏极连接至电阻R0的输入端;
所述电阻R0的输出端输出串行信号dos。
5.根据权利要求1-3任一项所述的驱动器,其特征在于,所述系统电路产生的所述时钟信号ckp和ckn为一对差分时钟信号。
6.根据权利要求5所述的驱动器,其特征在于,所述差分时钟信号ckp和ckn的占空比为50%。
7.根据权利要求2所述的驱动器,其特征在于,所述第一边沿D触发器,所述第二边沿D触发器和第三边沿D触发器均为上升沿D触发器。
8.一种低抖动串行信号的输出方法,其特征在于,包括如下步骤:
步骤S100、数据时序调整模块接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;
步骤S200、预驱动器接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;
步骤S300、输出驱动器接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行逻辑门运算处理,输出低抖动量的串行信号dos。
9.根据权利要求8所述的低抖动串行信号的输出方法,其特征在于,在所述步骤S100中,还包括如下步骤:
步骤S101、所述数据时序调整模块的第一支路上的第一边沿D触发器接收系统电路产生的时钟信号ckp及偶数位数据de,并使用时钟信号ckp对偶数位数据de执行采样操作,将采样结果de_smp数据输出至预驱动器;
所述数据时序调整模块的第二支路上的第二边沿D触发器接收系统电路产生的时钟信号ckp及奇数位数据do,使用时钟信号ckp对奇数位数据do执行采样操作,将采样操作结果输出至第三边沿D触发器;所述第三边沿D触发器接收系统电路产生的时钟信号ckn,并使用时钟信号ckn对第二边沿D触发器的输出信号执行采样操作,将采样操作结果do_smp数据输出至预驱动器;
所述时钟信号ckp和ckn为一对差分时钟信号。
10.根据权利要求8所述的低抖动串行信号的输出方法,其特征在于,在所述步骤S200中,还包括如下步骤:
步骤S201、所述预驱动器的第三支路上的第一与非门接收系统电路产生的时钟信号ckn及数据de_smp,并对两个输入端接收的信号执行与非运算操作,将操作结果数据dep输出至输出驱动器;
所述预驱动器的第四支路上的第二与非门接收系统电路产生的时钟信号ckp及数据do_smp,并对两个输入端接收的信号执行与非运算操作,将操作结果数据dop输出至输出驱动器;
所述预驱动器的第五支路上的第一或非门接收系统电路产生的时钟信号ckp及数据de_smp,并对两个输入端接收的信号执行或非运算操作,将操作结果数据den输出至输出驱动器;
所述预驱动器的第六支路上的第二或非门接收系统电路产生的时钟信号ckn数据do_smp,并对两个输入端接收的信号执行或非运算操作,将操作结果数据don至输出驱动器;
所述时钟信号ckp和ckn为一对差分时钟信号。
11.根据权利要求8或10所述的低抖动串行信号的输出方法,其特征在于,在所述步骤S300中,还包括如下步骤:
步骤S301、当差分时钟信号ckp等于逻辑0,ckn等于逻辑1时,第一与非门和第一或非门均等同于反相器,dep和den等于数据de_smp的反相逻辑,ckp等于逻辑0,第二与非门输出数据dop为逻辑1,关闭所述输出驱动器中的PMOSo晶体管;ckn等于逻辑1,第二或非门输出数据don为逻辑0,关闭所述输出驱动器中的NMOSo晶体管;晶体管PMOSe和晶体管NMOSe构成了反相器电路,信号de_smp通过两级反相器输出低抖动量的串行信号;
步骤S302、当差分时钟信号ckp等于逻辑1,ckn等于逻辑0时,第二与非门和第二或非门均等同于反相器,dop和don等于数据do_smp的反相逻辑,ckn等于逻辑0,第一与非门输出数据dep为逻辑1,关闭所述PMOSe晶体管;ckp等于逻辑1,第一或非门输出数据den为逻辑0,关闭所述NMOSe晶体管;晶体管PMOSo和晶体管NMOSo构成了反相器电路,信号do_smp通过两级反相器输出低抖动量的串行信号;
其中,所述输出驱动器包括PMOSe晶体管、PMOSo晶体管、NMOSe晶体管和NMOSo晶体管以及一个电阻R0,其中:
所述PMOSe晶体管的源极连接电源VTT,栅极连接至所述预驱动器的所述第一与非门的输出端,漏极连接至电阻R0的输入端;
所述PMOSo晶体管的源极连接电源VTT,栅极连接至所述预驱动器的所述第二与非门的输出端,漏极连接至电阻R0的输入端;
所述NMOSe晶体管的源极接地,栅极连接至所述预驱动器的所述第一或非门的输出端,漏极连接至电阻R0的输入端;
所述NMOSo晶体管的源极接地,栅极连接至所述预驱动器的所述第二或非门的输出端,漏极连接至电阻R0的输入端;
所述电阻R0的输出端输出串行信号dos。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210439012.5A CN103812497B (zh) | 2012-11-06 | 2012-11-06 | 驱动器及低抖动串行信号的输出方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210439012.5A CN103812497B (zh) | 2012-11-06 | 2012-11-06 | 驱动器及低抖动串行信号的输出方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103812497A CN103812497A (zh) | 2014-05-21 |
CN103812497B true CN103812497B (zh) | 2017-02-15 |
Family
ID=50708781
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210439012.5A Active CN103812497B (zh) | 2012-11-06 | 2012-11-06 | 驱动器及低抖动串行信号的输出方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103812497B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9980366B2 (en) * | 2015-01-12 | 2018-05-22 | Qualcomm Incorporated | High speed signal routing topology for better signal quality |
CN109246037B (zh) * | 2018-08-13 | 2019-07-12 | 上海奥令科电子科技有限公司 | 用于高速串行数据传输的驱动器以及高速串行接口发射机 |
CN111125939B (zh) * | 2019-11-15 | 2021-08-20 | 西安电子科技大学 | 用于lpddr4 io接口输出端的信号抖动估计方法 |
CN111030703B (zh) * | 2019-12-27 | 2022-11-04 | 龙迅半导体(合肥)股份有限公司 | 一种高速串行发送电路及其电源抖动补偿电路 |
CN114793115B (zh) * | 2022-04-15 | 2024-09-17 | 中国人民解放军国防科技大学 | 一种与合路器融合的电压模pam-4驱动器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101150321A (zh) * | 2006-09-20 | 2008-03-26 | 联发科技股份有限公司 | 输出驱动电路、信号转换方法以及并行转串行发送器 |
CN101473587A (zh) * | 2006-06-16 | 2009-07-01 | 松下电器产业株式会社 | 数据发送装置和数据发送方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7154301B2 (en) * | 2004-03-26 | 2006-12-26 | Intel Corporation | Apparatus and method for a low jitter predriver for differential output drivers |
-
2012
- 2012-11-06 CN CN201210439012.5A patent/CN103812497B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101473587A (zh) * | 2006-06-16 | 2009-07-01 | 松下电器产业株式会社 | 数据发送装置和数据发送方法 |
CN101150321A (zh) * | 2006-09-20 | 2008-03-26 | 联发科技股份有限公司 | 输出驱动电路、信号转换方法以及并行转串行发送器 |
Also Published As
Publication number | Publication date |
---|---|
CN103812497A (zh) | 2014-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103812497B (zh) | 驱动器及低抖动串行信号的输出方法 | |
CN110289859A (zh) | 基于多片adc的并行时间交替高速采样系统 | |
CN104881390A (zh) | 通过串行并行总线相互转换以减少线缆数量的方法 | |
US7482841B1 (en) | Differential bang-bang phase detector (BBPD) with latency reduction | |
CN205318373U (zh) | 一种基于vpx结构的无线实时信号处理板卡 | |
CN112671414B (zh) | 一种新型并串转换电路 | |
CN106535412B (zh) | 一种端口共用的数字模拟调光电路 | |
CN102195619A (zh) | 检测和消除信号毛刺的方法和电路 | |
CN105591645B (zh) | 一种多级串并转换电路 | |
CN104184456A (zh) | 用于io接口的低频多相位差分时钟树型高速低功耗串行器 | |
CN105306022B (zh) | 一种用于异步电路四相位握手协议的非对称延时装置 | |
CN109710549B (zh) | 可编程芯片内部基于通用i/o的mipi接口电路 | |
JP3708897B2 (ja) | 出力バッファ回路 | |
CN106209067A (zh) | 一种接口复用的接收电路 | |
CN103631314A (zh) | 去除电平信号中毛刺的方法 | |
CN103066995A (zh) | 一种高集成度可编程分频器单元电路 | |
CN204790677U (zh) | 一种抗干扰的时钟和数据恢复集成电路设计 | |
CN203119852U (zh) | 一种脉冲产生电路 | |
CN101039116A (zh) | 高速双模16/17预分频器 | |
CN205304755U (zh) | 一种用于异步电路四相位握手协议的非对称延时装置 | |
CN206283692U (zh) | 一种端口共用的数字模拟调光电路 | |
CN106209068B (zh) | 一种基于NoC互连的差分电荷重分布容性发送器 | |
CN202798661U (zh) | 一种工控总线结构 | |
CN112886948B (zh) | 脉冲锁存器驱动电路及芯片 | |
CN109450411A (zh) | 锁存器及其驱动方法和芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20180528 Address after: 519000 No. 9 Tangjie Bay science and technology two road, Zhuhai high tech Zone, Guangdong Patentee after: Zhuhai Miao deposit Technology Co., Ltd. Address before: 519080 1 production and processing center, No. 1 Software Park Road, Zhuhai, Guangdong, four floor, 1 units. Patentee before: Zhuhai Allwinner Technology Co., Ltd. |
|
TR01 | Transfer of patent right |