CN203119852U - 一种脉冲产生电路 - Google Patents

一种脉冲产生电路 Download PDF

Info

Publication number
CN203119852U
CN203119852U CN 201220636172 CN201220636172U CN203119852U CN 203119852 U CN203119852 U CN 203119852U CN 201220636172 CN201220636172 CN 201220636172 CN 201220636172 U CN201220636172 U CN 201220636172U CN 203119852 U CN203119852 U CN 203119852U
Authority
CN
China
Prior art keywords
pulse
gate
output
buffer
generating circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201220636172
Other languages
English (en)
Inventor
徐海峰
郑华明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Xunjie Guangtong Science & Technology Co Ltd
Original Assignee
Shenzhen Xunjie Guangtong Science & Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Xunjie Guangtong Science & Technology Co Ltd filed Critical Shenzhen Xunjie Guangtong Science & Technology Co Ltd
Priority to CN 201220636172 priority Critical patent/CN203119852U/zh
Application granted granted Critical
Publication of CN203119852U publication Critical patent/CN203119852U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

本实用新型公开了一种脉冲产生电路,属于电子领域;其要解决的问题是传统脉冲电路成本高、功耗大,信噪比差、干扰大;解决该问题的要点是包括缓冲器、非门、与门;输入信号分为两路;一路直接接到所述与门的第一输入端;另一路接到所述缓冲器的输入端,所述缓冲器的输出端接到所述非门的输入端,所述非门的输出端接到所述与门的第二输入端;所述与门的输出端输出脉冲信号;本实用新型用途是可用于产生高速脉冲。

Description

一种脉冲产生电路
技术领域
本实用新型涉及电子电路领域,尤其涉及一种脉冲电路。
背景技术
在电子电路领域,经常需要用到宽度可调的脉冲信号,特别是脉冲宽度为纳秒级的高速脉冲的产生,在现有的技术中,一般采用通过高速时钟及高速可编程逻辑器件结合来产生高速脉冲。首先高速可编程逻辑器件成本高,功耗大;其次是高速时钟往往给系统引入较大的时钟噪声,使得电子设备信噪比差,工作干扰大。
实用新型内容
有鉴于此,有必要针对上述问题,提供一种脉冲产生电路,本实用新型采用以下技术方案:
一种脉冲产生电路,包括缓冲器、非门、与门;输入信号分为两路;一路直接接到所述与门的第一输入端;另一路接到所述缓冲器的输入端,所述缓冲器的输出端接到所述非门的输入端,所述非门的输出端接到所述与门的第二输入端;所述与门的输出端输出脉冲信号。
在本实用新型的方案中,所述输入信号为上升沿触发时,所述与门输出端的输出脉冲为正脉冲。
在本实用新型的方案中,所述输入信号为下降沿触发时,所述与门输出端的输出脉冲为负脉冲。
在本实用新型的方案中,所述与门输出端的输出脉冲的脉冲宽度由所述缓冲器和所述非门的时延调节。
本实用新型的有益效果是:所用元器件少,功耗低,无需高频时钟,不会引入高频时钟干扰。
附图说明
图1是本实用新型的示意图。
图2是输出为正脉冲时的示意图。
具体实施方式
下面将结合附图和具体的实施例对本实用新型进行进一步的说明。
在图1中,采用了两个缓冲器buf1和buf2,缓冲器数量的多少由所需输出脉冲宽度和缓冲器的时延来决定;输入信号分成两路,一路信号直接接到与门And的第一输入端;另一路信号经过两级缓冲器后再经非门Not进入与门And的第二输入端;如果缓冲器和非门的时延为3—5ns,则输出脉冲就能得到10ns宽的脉冲。
图2显示了输出为正脉冲的情况,输入信号用上升沿触发时,输出就得到了正脉冲,其中脉冲宽度由缓冲器和非门的总时延决定。
同理,当输入信号用下降沿触发时,输出就得到了负脉冲,其中脉冲宽度也由缓冲器和非门的总时延决定。
改变缓冲器的数量或采用不同延时的缓冲器就可以得到所需宽度的脉冲。
这样,采用上述方案,特别是高速脉冲产生时,所用元器件少,功耗低,无需高频时钟,不会引入高频时钟干扰。
以上所述实施例仅表达了本实用新型的实施方式,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。

Claims (4)

1.一种脉冲产生电路,其特征在于:包括缓冲器、非门、与门;输入信号分为两路;一路直接接到所述与门的第一输入端;另一路接到所述缓冲器的输入端,所述缓冲器的输出端接到所述非门的输入端,所述非门的输出端接到所述与门的第二输入端;所述与门的输出端输出脉冲信号。 
2.根据权利要求1所述的脉冲产生电路,其特征在于:所述输入信号为上升沿触发时,所述与门输出端的输出脉冲为正脉冲。 
3.根据权利要求1所述的脉冲产生电路,其特征在于:所述输入信号为下降沿触发时,所述与门输出端的输出脉冲为负脉冲。 
4.根据权利要求1或2或3所述的脉冲产生电路,其特征在于:所述与门输出端的输出脉冲的脉冲宽度由所述缓冲器和所述非门的时延调节。 
CN 201220636172 2012-11-27 2012-11-27 一种脉冲产生电路 Expired - Fee Related CN203119852U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220636172 CN203119852U (zh) 2012-11-27 2012-11-27 一种脉冲产生电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220636172 CN203119852U (zh) 2012-11-27 2012-11-27 一种脉冲产生电路

Publications (1)

Publication Number Publication Date
CN203119852U true CN203119852U (zh) 2013-08-07

Family

ID=48900164

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220636172 Expired - Fee Related CN203119852U (zh) 2012-11-27 2012-11-27 一种脉冲产生电路

Country Status (1)

Country Link
CN (1) CN203119852U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105306012A (zh) * 2015-11-17 2016-02-03 浪潮(北京)电子信息产业有限公司 一种产生负脉冲信号的电路及方法
CN107276384A (zh) * 2017-06-15 2017-10-20 电子科技大学 一种基于脉冲充电的软启动电路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105306012A (zh) * 2015-11-17 2016-02-03 浪潮(北京)电子信息产业有限公司 一种产生负脉冲信号的电路及方法
CN105306012B (zh) * 2015-11-17 2018-05-25 浪潮(北京)电子信息产业有限公司 一种产生负脉冲信号的电路及方法
CN107276384A (zh) * 2017-06-15 2017-10-20 电子科技大学 一种基于脉冲充电的软启动电路

Similar Documents

Publication Publication Date Title
CN204613809U (zh) 一种无毛刺的时钟切换电路
CN101694991B (zh) 用于实现任意脉宽的异步脉冲信号同步的电路
CN103546151A (zh) 一种高速延迟锁相环
CN207147640U (zh) 一种用于单光子探测的窄脉冲生成电路
WO2013081572A3 (en) Methods and circuits for reducing clock jitter
CN203119852U (zh) 一种脉冲产生电路
CN103490749B (zh) 一种高速极窄脉冲数字合成装置
CN102195619A (zh) 检测和消除信号毛刺的方法和电路
CN203858282U (zh) 一种中频宽带数字峰值检测电路
CN103281068A (zh) 一种脉冲开关输入的接口电路
CN103812497B (zh) 驱动器及低抖动串行信号的输出方法
CN105141286A (zh) 滤除单时钟周期脉冲及毛刺的数字滤波器
CN202903965U (zh) 一种用于d类功放芯片的破音检测电路
CN103684423A (zh) 可变的同步时钟分频电路
CN204836104U (zh) 一种基于逻辑延时锁定的抗干扰电路
CN105281711A (zh) 一种基于cnfet的单边沿脉冲信号发生器
CN102118147B (zh) 脉冲产生电路
CN203563053U (zh) 一种高速延迟锁相环
CN203225734U (zh) 一种脉冲开关输入的接口电路
CN204790677U (zh) 一种抗干扰的时钟和数据恢复集成电路设计
CN103684373B (zh) 一种电流施控过程中开关瞬间抑制干扰的装置和方法
CN104917517A (zh) 用于实现低功耗、宽测量范围时间数字转换器的节能电路
CN202798647U (zh) 高速输入输出接口的接收电路
CN204031167U (zh) 一种数字中频处理系统
CN203734654U (zh) 一种动态无死区饱和输出鉴频鉴相器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130807

Termination date: 20171127