CN103489879B - 阵列基板及其制作方法、显示装置 - Google Patents

阵列基板及其制作方法、显示装置 Download PDF

Info

Publication number
CN103489879B
CN103489879B CN201310472914.3A CN201310472914A CN103489879B CN 103489879 B CN103489879 B CN 103489879B CN 201310472914 A CN201310472914 A CN 201310472914A CN 103489879 B CN103489879 B CN 103489879B
Authority
CN
China
Prior art keywords
signal line
line electrode
electrode
base palte
array base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310472914.3A
Other languages
English (en)
Other versions
CN103489879A (zh
Inventor
于海峰
黄海琴
封宾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201310472914.3A priority Critical patent/CN103489879B/zh
Publication of CN103489879A publication Critical patent/CN103489879A/zh
Priority to PCT/CN2014/078395 priority patent/WO2015051642A1/zh
Application granted granted Critical
Publication of CN103489879B publication Critical patent/CN103489879B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate

Abstract

本发明涉及显示技术领域,公开了一种阵列基板制作方法,包括步骤:在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形;在所述第一信号线电极图形之上形成包括第二信号线电极的图形,使所述第二信号线电极直接接触所述第一信号线电极以形成信号线。还公开了一种阵列基板及显示装置。本发明中,信号线由两层信号线电极组成相当于增加了信号线的截面面积,从而减小了信号线的电阻,进而避免了现有技术中由于信号线电阻过大造成信号传输延迟,失真等不良的问题,提高了产品良率。

Description

阵列基板及其制作方法、显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种阵列基板及其制作方法、显示装置。
背景技术
对于栅极驱动电路集成在阵列基板上(Gate-driverOnArray,GOA)的产品,GOA区域包括诸多密集的信号线及薄膜晶体管(TFT)。如图1和2所示,基板6上的GOA区域除了包括若干GOA驱动单元外,还包括若干信号线:第一时钟信号线(CLK信号线)1,第二时钟信号线(CLKB信号线)2、接地电压信号线(VSS信号线)3和栅启动信号线(STV信号线)4等。每个GOA驱动单元5都连接CLK信号线1,CLKB信号线2和VSS信号线3,其中,STV信号线4连接第一个GOA驱动单元5。由于阵列基板GOA区域布线较密集,因此,各信号线关键尺寸(CriticalDimension,CD)值较小,导致该区域(尤其是大尺寸产品,信号线很长)信号线电阻过大,造成信号延迟,失真等不良,严重影响产品良率。
发明内容
(一)要解决的技术问题
本发明要解决的技术问题是:如何减小GOA区域信号线的电阻。
(二)技术方案
为解决上述技术问题,本发明提供了一种阵列基板制作方法,包括以下步骤:
在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形;
在所述第一信号线电极图形之上形成包括第二信号线电极的图形,使所述第二信号线电极直接接触所述第一信号线电极以形成信号线。
其中,所述在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形具体包括:
在所述基板上形成导电薄膜,通过构图工艺在GOA区对应信号线的区域形成所述第一信号线电极的图形。
其中,所述在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形具体包括:
在所述基板上形成透明导电薄膜,通过构图工艺在所述基板对应的阵列基板的显示区域形成公共电极或像素电极的图形,同时在GOA区对应信号线的区域形成所述第一信号线电极的图形。
其中,所述在所述第一信号线电极图形之上形成包括第二信号线电极的图形具体包括:
在形成包括第一信号线电极的图形的基板上形成金属薄膜,通过构图工艺在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
其中,所述在所述第一信号线电极图形之上形成包括第二信号线电极的图形具体包括:
在形成包括第一信号线电极的图形的基板上形成栅金属薄膜,通过构图工艺形成包括栅线和栅极的图形,同时在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
其中,所述在所述第一信号线电极图形之上形成包括第二信号线电极的图形具体包括:
在形成包括第一信号线电极的图形的基板上形成源漏金属薄膜,通过构图工艺形成包括源极、漏极和数据线的图形,同时在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
本发明还提供了一种阵列基板,包括位于GOA区的信号线,所述信号线包括:位于基板上的第一信号线电极及位于所述第一信号线电极之上的第二信号线电极,第一信号线电极和第二信号线电极直接接触,共同形成信号线。
其中,所述第一信号线电极与所述阵列基板上的公共电极或像素电极为同种电极材料,且同时形成。
其中,所述第二信号线电极为金属电极。
其中,所述第二信号线电极与所述阵列基板上的栅线为同种金属材料,且同时形成。
其中,所述第二信号线电极与所述阵列基板上的数据线为同种金属材料,且同时形成。
本发明还提供了一种显示装置,包括上述任一项所述的阵列基板。
(三)有益效果
本发明的阵列基板制作方法中,在基板上GOA区对应信号线的区域先形成一层第一信号线电极,再在第一信号线电极之上形成原来的第二信号线电极,以共同形成信号线。由于该信号线由两层信号线电极组成相当于增加了信号线的截面面积,从而减小了信号线的电阻,进而避免了现有技术中由于信号线电阻过大造成信号传输延迟,失真等不良的问题,提高了产品良率。
附图说明
图1是现有技术中的一种阵列基板GOA区的平面示意图;
图2是图1的现有技术中的阵列基板GOA区沿A-A的截面图;
图3是本发明实施例的一种阵列基板制作方法流程图;
图4是本发明实施例的制作方法制作的阵列基板的GOA区的截面示意图。
具体实施方式
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
本实施例的阵列基板制作方法流程如图3所示,包括:
步骤S310,在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形。
对于扭曲向列型(TwistedNematic,TN)面板对应的阵列基板或有机发光二极管(OrganicLight-EmittingDiode,OLED)的阵列基板,可以单独在基板上形成导电薄膜,通过构图工艺(通常包括光刻胶涂敷、曝光、显影、刻蚀、光刻胶剥离等工艺)在GOA区对应信号线的区域形成第一信号线电极的图形。其中导电薄膜可以是金属薄膜也可以是铟锡氧化物(IndiumTinOxides,ITO)薄膜,由于金属导电性较好,优选采用金属(如:铜)形成第一信号线电极。
对于高级超维场转换(AdvancedSuperDimensionSwitch,ADS)模式的阵列基板,通常会先在基板上形成一层透明电极(如:ITO、IZO)作为公共电极或像素电极。因此,为了节省工艺步骤,本实施例中,第一信号线电极的图形与公共电极或像素电极采用同种材料,且在同一次构图工艺中形成。具体包括:在基板上形成透明导电薄膜,通过构图工艺在基板对应的阵列基板的显示区域形成公共电极或像素电极的图形,同时在GOA区对应信号线的区域形成第一信号线电极的图形。因此,对于ADS模式的阵列基板,在形成第一信号线电极时也无需增加额外的工艺步骤。
其中,第一信号线电极的图形的厚度为,对于ADS模式的阵列基板,其厚度与公共电极或像素电极的厚度相同。
步骤S320,在第一信号线电极图形之上形成包括第二信号线电极的图形,使第二信号线电极直接接触所述第一信号线电极,即第二信号线电极直接覆盖在第一信号线电极的表面,不需要通过过孔连接。第一信号线电极和第二信号线电极共同形成信号线。
该步骤中,第二信号线电极的图形可以采用单独的工艺形成,具体包括:在形成包括第一信号线电极的图形的基板上形成金属薄膜,通过构图工艺在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
为了节省工艺步骤,本实施例中,对于底栅结构TFT的阵列基板,使第二信号线电极的图形与阵列基板的栅线及TFT的栅极采用同种材料,且在同一次构图工艺中形成。具体包括:在形成包括第一信号线电极的图形的基板上形成栅金属薄膜,通过构图工艺形成包括栅线和栅极(还可以包括公共电极线)的图形,同时在第一信号线电极图形之上形成包括第二信号线电极的图形。栅金属薄膜可以是单质金属,包括Ta、Cr、Mo、Al、Cu等;也可以是合金材料,包括Mo-Ta、Al-Ta、Al-Ni等。栅金属薄膜也可以是多层结构,如Al/Ta双层结构,Mo/Al/Mo三层结构。为避免信号延迟,优选电阻率较低的Al、Cu等金属。
为了节省工艺步骤,本实施例中,对于顶栅结构TFT的阵列基板,使第二信号线电极的图形与阵列基板的数据线及TFT的源漏极采用同种材料,且在同一次构图工艺中形成。具体包括:在形成包括第一信号线电极的图形的基板上形成源漏金属薄膜,通过构图工艺形成包括源极、漏极和数据线的图形,同时在所述第一信号线电极图形之上形成包括第二信号线电极的图形。源漏极金属薄膜可以采用与栅极金属层相同的材料,也可以采用多层金属结构,如Ta/Al、Mo/Al、Mo/Al/Mo等。
当然,阵列基板的制作方法中还包括在形成栅线和栅极(对于底栅型TFT结构),或形成数据线和源漏极(对于顶栅型TFT结构)之后继续形成TFT的其它层次结构等的步骤,这些步骤和现有的阵列基板制作步骤基本相同,此处不再赘述。
本实施例的阵列基板制作方法中,在基板上GOA区对应信号线的区域先形成一层第一信号线电极,再在第一信号线电极之上形成原来的第二信号线电极,以共同形成信号线。由于该信号线由两层信号线电极组成相当于增加了信号线的截面面积,从而减小了信号线的电阻,进而避免了现有技术中由于信号线电阻过大造成信号传输延迟,失真等不良的问题,提高了产品良率。
由上述方法形成的阵列基板如图4所示,示出了阵列基板在GOA区域的截面结构(平面结构可以参考图1)。该阵列基板包括:位于基板6上的第一信号线电极(如图4中示出了CLK信号线、CLKB信号线和VSS信号线分别对应的第一CLK信号线电极11,第一CLKB信号线电极21、第一VSS信号线电极31)及位于第一信号线电极之上的第二信号线电极(如图4中示出了CLK信号线、CLKB信号线和VSS信号线分别对应的第二CLK信号线电极12,第二CLKB信号线电极22、第二VSS信号线电极32),第一信号线电极和第二信号线电极相接触,共同形成信号线(如图4中的CLK信号线、CLKB信号线和VSS信号线)。
本实施例中,对于TN面板对应的阵列基板或OLED面板的阵列基板,可以单独在基板上形成导电薄膜。其中导电薄膜可以是金属薄膜也可以是铟锡氧化物(IndiumTinOxides,ITO)薄膜。
对于ADS模式的阵列基板,通常会先在基板上形成一层透明电极(ITO)作为公共电极或像素电极。因此,为了节省工艺步骤,本实施例中,第一信号线电极与公共电极或像素电极采用同种材料,且在同一次构图工艺中形成。因此,不增加额外工艺的同时,也降低了信号线电阻。
本实施例中,第二信号线电极为金属电极,可以采用单独的工艺形成。
为了节省工艺步骤,本实施例中,对于底栅结构TFT的阵列基板,使第二信号线电极与阵列基板的栅线及TFT的栅极采用同种材料,且在同一次构图工艺中形成。
为了节省工艺步骤,本实施例中,对于顶栅结构TFT的阵列基板,第二信号线电极与阵列基板的数据线及TFT的源漏极采用同种材料,且在同一次构图工艺中形成。
当然,本实施例的阵列基板的显示区域还包括在基板上形成的若干栅线、数据线及两者交叉定义的若干像素单元,每个像素单元包括TFT及与TFT连接的像素电极等结构。这些结构与现有的阵列基板的相应结构基本相同,此处不再赘述。
从图4中可看出,本实施例的阵列基板上GOA区的信号线相对于现有的阵列基板上GOA区的信号线(如图2)增加了一定的高度,相当于增加了信号线的截面面积,从而减小了信号线的电阻,进而避免了现有技术中由于信号线电阻过大造成信号传输延迟,失真等不良的问题,提高了产品良率。
本发明还提供了一种显示装置,包括上述的阵列基板。该显示装置可以为:液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上实施方式仅用于说明本发明,而并非对本发明的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应由权利要求限定。

Claims (9)

1.一种阵列基板制作方法,其特征在于,包括以下步骤:
在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形;
在所述第一信号线电极图形之上形成包括第二信号线电极的图形,使所述第二信号线电极直接接触所述第一信号线电极以形成信号线;
所述在基板上形成包括位于GOA区对应信号线的区域的第一信号线电极的图形具体包括:
在所述基板上形成导电薄膜,通过构图工艺在GOA区对应信号线的区域形成所述第一信号线电极的图形;
或者,
在所述基板上形成透明导电薄膜,通过构图工艺在所述基板对应的阵列基板的显示区域形成公共电极或像素电极的图形,同时在GOA区对应信号线的区域形成所述第一信号线电极的图形。
2.如权利要求1所述的阵列基板制作方法,其特征在于,所述在所述第一信号线电极图形之上形成包括第二信号线电极的图形具体包括:
在形成包括第一信号线电极的图形的基板上形成金属薄膜,通过构图工艺在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
3.如权利要求1所述的阵列基板制作方法,其特征在于,所述在所述第一信号线电极图形之上形成包括第二信号线电极的图形具体包括:
在形成包括第一信号线电极的图形的基板上形成栅金属薄膜,通过构图工艺形成包括栅线和栅极的图形,同时在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
4.如权利要求1所述的阵列基板制作方法,其特征在于,所述在所述第一信号线电极图形之上形成包括第二信号线电极的图形具体包括:
在形成包括第一信号线电极的图形的基板上形成源漏金属薄膜,通过构图工艺形成包括源极、漏极和数据线的图形,同时在所述第一信号线电极图形之上形成包括第二信号线电极的图形。
5.一种阵列基板,包括位于GOA区的信号线,其特征在于,所述信号线包括:位于基板上的第一信号线电极及位于所述第一信号线电极之上的第二信号线电极,第一信号线电极和第二信号线电极直接接触,共同形成信号线;
所述第一信号线电极与所述阵列基板上的公共电极或像素电极为同种电极材料,且同时形成。
6.如权利要求5所述的阵列基板,其特征在于,所述第二信号线电极为金属电极。
7.如权利要求5所述的阵列基板,其特征在于,所述第二信号线电极与所述阵列基板上的栅线为同种金属材料,且同时形成。
8.如权利要求5所述的阵列基板,其特征在于,所述第二信号线电极与所述阵列基板上的数据线为同种金属材料,且同时形成。
9.一种显示装置,包括如权利要求5-8中任一项所述的阵列基板。
CN201310472914.3A 2013-10-11 2013-10-11 阵列基板及其制作方法、显示装置 Active CN103489879B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201310472914.3A CN103489879B (zh) 2013-10-11 2013-10-11 阵列基板及其制作方法、显示装置
PCT/CN2014/078395 WO2015051642A1 (zh) 2013-10-11 2014-05-26 阵列基板及其制作方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310472914.3A CN103489879B (zh) 2013-10-11 2013-10-11 阵列基板及其制作方法、显示装置

Publications (2)

Publication Number Publication Date
CN103489879A CN103489879A (zh) 2014-01-01
CN103489879B true CN103489879B (zh) 2016-04-20

Family

ID=49829989

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310472914.3A Active CN103489879B (zh) 2013-10-11 2013-10-11 阵列基板及其制作方法、显示装置

Country Status (2)

Country Link
CN (1) CN103489879B (zh)
WO (1) WO2015051642A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103489879B (zh) * 2013-10-11 2016-04-20 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
US10152159B2 (en) 2015-04-01 2018-12-11 Shanghai Tianma Micro-Electronics Display panel and method for forming an array substrate of a display panel
CN104699349B (zh) 2015-04-01 2017-12-05 上海天马微电子有限公司 一种阵列基板及其制作方法、显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1309320A (zh) * 2000-02-18 2001-08-22 精工爱普生株式会社 显示装置用基板及其制造方法、以及液晶装置及电子设备

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101054819B1 (ko) * 2003-06-24 2011-08-05 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이기판과 그 제조방법
JP4429779B2 (ja) * 2004-03-31 2010-03-10 株式会社 日立ディスプレイズ 表示装置
KR101232160B1 (ko) * 2006-06-16 2013-02-12 엘지디스플레이 주식회사 표시장치와 그 제조방법
KR20080001975A (ko) * 2006-06-30 2008-01-04 삼성전자주식회사 표시 기판 및 이를 구비한 표시 장치
TWI374510B (en) * 2008-04-18 2012-10-11 Au Optronics Corp Gate driver on array of a display and method of making device of a display
JP2013080160A (ja) * 2011-10-05 2013-05-02 Japan Display East Co Ltd 表示装置
CN103296033B (zh) * 2013-05-28 2016-05-11 京东方科技集团股份有限公司 一种阵列基板及其制作方法
CN103489879B (zh) * 2013-10-11 2016-04-20 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1309320A (zh) * 2000-02-18 2001-08-22 精工爱普生株式会社 显示装置用基板及其制造方法、以及液晶装置及电子设备

Also Published As

Publication number Publication date
WO2015051642A1 (zh) 2015-04-16
CN103489879A (zh) 2014-01-01

Similar Documents

Publication Publication Date Title
US9515097B2 (en) Flexible display device and manufacturing method thereof
CN103219319B (zh) 阵列基板及其制作方法、显示装置
CN103077944B (zh) 显示装置、阵列基板及其制作方法
US20130075766A1 (en) Thin film transistor device and pixel structure and driving circuit of a display panel
CN110531559B (zh) 一种阵列基板、显示面板及显示装置
CN112259588B (zh) 一种显示基板的制备方法、显示基板及显示装置
CN102929060B (zh) 阵列基板及其制作方法、显示装置
CN108268164B (zh) 触控显示装置
US11282912B2 (en) Display module, method for manufacturing the same, and display device
CN111952343B (zh) 阵列基板及显示面板
JP2006276582A (ja) 液晶表示装置
CN104091891A (zh) 柔性基板及其制造方法、显示装置
CN109118956B (zh) 一种透明显示面板、显示装置和透明显示面板的制作方法
US9472579B2 (en) Array substrate with improved pad region
CN103489879B (zh) 阵列基板及其制作方法、显示装置
CN103680317B (zh) 一种阵列基板及其制造方法和显示装置
KR20130057816A (ko) 표시장치 및 그 제조방법
CN104409462A (zh) 阵列基板及其制造方法、显示装置
CN101494226B (zh) 薄膜晶体管基板及其制造方法、布线结构及其制造方法
CN103676379B (zh) 阵列基板及显示装置
KR20130044097A (ko) 액정표시장치용 어레이기판 및 이의 제조방법
US20220310769A1 (en) Display Substrate and Preparation Method Thereof, and Display Apparatus
CN103280429A (zh) 一种tft阵列基板的制造方法及tft阵列基板
CN102929052A (zh) 薄膜场效应晶体管阵列基板及其制造方法、显示装置
US20190027500A1 (en) Array substrate, manufacturing method thereof, and display device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant