KR20080001975A - 표시 기판 및 이를 구비한 표시 장치 - Google Patents

표시 기판 및 이를 구비한 표시 장치 Download PDF

Info

Publication number
KR20080001975A
KR20080001975A KR1020060060481A KR20060060481A KR20080001975A KR 20080001975 A KR20080001975 A KR 20080001975A KR 1020060060481 A KR1020060060481 A KR 1020060060481A KR 20060060481 A KR20060060481 A KR 20060060481A KR 20080001975 A KR20080001975 A KR 20080001975A
Authority
KR
South Korea
Prior art keywords
wiring
signal
pad
conductive layer
gate
Prior art date
Application number
KR1020060060481A
Other languages
English (en)
Inventor
김동규
장종웅
곽윤희
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060060481A priority Critical patent/KR20080001975A/ko
Priority to US11/804,649 priority patent/US8049856B2/en
Priority to CNA2007101091243A priority patent/CN101097324A/zh
Priority to EP07011550A priority patent/EP1873581A3/en
Priority to JP2007155861A priority patent/JP2008015507A/ja
Publication of KR20080001975A publication Critical patent/KR20080001975A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

배선저항을 줄이기 위한 표시 기판 및 이를 구비한 표시 장치가 개시된다. 표시 기판은 복수의 화소부들, 신호배선부 및 신호패드부를 포함한다. 복수의 화소부들은 표시 영역에 형성된다. 신호배선부는 표시 영역을 둘러싸는 주변 영역에 형성되고, 제1 도전층으로 형성된 제1 배선과, 제2 도전층으로 제1 배선 위에 중첩되어 형성된 제2 배선을 포함한다. 신호패드부는 제1 배선과 일체로 형성된 제1 패드와 제2 배선과 일체로 형성된 제2 패드를 포함한다. 이에 따라, 신호배선부의 배선저항을 줄일 수 있다.
배선 저항, 병렬 저항, 표시 기판

Description

표시 기판 및 이를 구비한 표시 장치{DISPLAY SUBSTRATE AND DISPLAY DEVICE HAVING THE SAME}
도 1은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다.
도 2a는 도 1에 도시된 제1 주변영역의 부분 확대도이다.
도 2b는 도 1에 도시된 제2 주변영역의 부분 확대도이다.
도 3은 도 2b에 도시된 제2 신호배선부 및 제2 신호패드부를 확대도이다.
도 4는 도 3에 도시된 I-I'선 및 II-II'선을 따라 절단한 단면도이다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.
도 6은 도 5에 도시된 제1 주변영역의 부분 확대도이다.
도 7은 본 발명의 다른 실시예에 따른 제1 신호배선부의 확대도이다.
도 8은 본 발명의 다른 실시예에 따른 표시 장치의 부분 확대도이다.
도 9는 도 8에 도시된 제1 신호배선부 및 제1 신호패드부의 확대도이다.
도 10은 도 9에 도시된 III-III'선을 따라 절단한 단면도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 인쇄회로기판 110 : 메인구동회로
400 : 표시 패널 510 : 소스 구동부
610 : 게이트 구동부 210 : 제1 신호배선부
140 : 제2 신호배선부 SP1 : 제1 신호패드부
SP2 : 제2 신호패드부 530 : 연성인쇄회로기판
본 발명은 표시 기판 및 이를 구비한 표시 장치에 관한 것으로, 보다 상세하게는 배선저항을 줄이기 위한 표시 기판 및 이를 구비한 표시 장치에 관한 것이다.
일반적으로 액정표시장치는 액정의 광투과율에 의해 영상을 표시하는 표시 패널과, 표시 패널과 전기적으로 연결되어 게이트신호와 데이터신호를 각각 출력하는 게이트 구동회로 및 소스 구동회로를 포함한다. 상기 표시 패널은 복수의 화소부들을 포함하고, 각 화소부에는 스위칭 소자와 상기 스위칭 소자에 연결된 액정 캐패시터가 형성된다. 상기 게이트 구동회로는 상기 스위칭 소자를 턴-온 시키는 상기 게이트신호를 출력하며, 상기 소스 구동회로는 상기 액정 캐패시터를 구동시키는 상기 데이터신호를 출력한다.
최근 액정표시장치의 경박단소화를 위해 칩 형태의 게이트 구동회로 및 소스 구동회로가 상기 표시 패널 상에 직접 실장되는 구조가 개발되고 있다. 상기와 같이 상기 칩이 표시 패널 상에 직접 실장되는 구조에서는 상기 칩에 구동신호를 전달하는 신호 배선들이 상기 표시 패널 상에 직접 형성된다. 이와 같이, 상기 표시 패널 상에 신호 배선들이 직접 형성되는 경우, 상기 신호 배선의 배선저항에 의한 신호 지연이 발생하며, 이러한 신호 지연은 표시 품질을 저하시키는 요인으로 작용 한다.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 배선저항을 줄이기 위한 표시 기판을 제공한다.
본 발명의 다른 목적은 상기 표시 기판을 구비한 표시 장치를 제공한다.
상기한 본 발명의 목적을 실현하기 위한 실시예에 따른 표시 기판은 복수의 화소부들, 신호배선부 및 신호패드부를 포함한다. 상기 복수의 화소부들은 표시 영역에 형성된다. 상기 신호배선부는 상기 표시 영역을 둘러싸는 주변 영역에 형성되고, 제1 도전층으로 형성된 제1 배선과, 제2 도전층으로 상기 제1 배선 위에 중첩되어 형성된 제2 배선을 포함한다. 상기 신호패드부는 상기 제1 배선과 일체로 형성된 제1 패드와 상기 제2 배선과 일체로 형성된 제2 패드를 포함한다.
상기한 본 발명의 다른 목적을 실현하기 위한 실시예에 따른 표시 장치는 복수의화소부들, 신호배선부 및 신호패드부를 포함한다. 상기 복수의 화소부들은 표시 영역에 형성된다. 상기 신호배선부는 상기 표시 영역을 둘러싸는 주변 영역에 형성되고, 제1 도전층으로 형성된 제1 배선과, 제2 도전층으로 상기 제1 배선 위에 중첩되어 형성된 제2 배선을 포함한다. 상기 신호패드부는 상기 제1 배선과 일체로 형성된 제1 패드와 상기 제2 배선과 일체로 형성된 제2 패드를 포함한다.
이러한 표시 기판 및 이를 구비한 표시 장치에 의하면, 서로 절연되어 적층된 제1 배선 및 제2 배선을 포함하는 신호배선부를 형성함으로써 상기 신호배선부 의 배선저항을 줄일 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 상기 표시 장치는 인쇄회로기판(100), 표시 패널(400), 소스 구동부(510) 및 게이트 구동부(610)를 포함한다.
상기 인쇄회로기판(100)에는 메인구동회로(110)가 실장되고, 소스 구동부(510)에 의해 상기 표시 패널(400)과 전기적으로 연결된다. 상기 소스 구동부(510)는 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 테이프 캐리어 패키지들(511, 512, 513, 514, 515, 516, 517, 518)을 포함하고, 상기 게이트 구동부(610)는 제1, 제2 및 제3 게이트 테이프 캐리어 패키지들(611, 612, 613)을 포함한다. 상기 테이프 캐리어 패키지는 구동 칩이 탑재된 연성인쇄회로기판으로서, 이하 'TCP'라 기재한다.
상기 인쇄회로기판(100)에는 상기 메인구동회로(110)로부터 출력되는 신호들을 상기 표시 패널(400)에 전달하는 복수의 배선부들(120, 131, 132, 140)이 형성된다.
구체적으로, 제1 배선부(120)는 상기 소스 구동부(510)에 소스 구동신호를 전달한다. 제2 배선부(131)는 좌측에 배치되는 제1, 제2, 제3 및 제4 소스 TCP들(511, 512, 513, 514)에 데이터신호를 전달하고, 제3 배선부(132)는 우측에 배치되는 제5, 제6, 제7 및 제8 소스 TCP들(515, 516, 517, 518)에 데이터신호를 전달한다. 제4 배선부(140)는 상기 제1, 제2 및 제3 게이트 TCP들(611, 612, 613)에 게 이트 구동신호를 전달한다.
상기 표시 패널(400)은 표시 기판(200)과, 상기 표시 기판(200)과 결합하여 액정층(미도시)을 수용하는 대향 기판(300)을 포함한다. 상기 표시 패널(400)은 영상을 표시하는 표시영역(DA)과 상기 표시영역(DA)을 둘러싸는 제1 및 제2 주변영역(PA1, PA2)을 포함한다.
상기 표시영역(DA)에는 서로 교차하는 소스 배선들(DL) 및 게이트 배선들(GL)이 형성되고, 상기 소스 배선들(DL) 및 게이트 배선들(GL)에 의해 복수의 화소부들(P)이 정의된다. 각 화소부(P)에는 스위칭 소자(TFT), 액정 캐패시터(CLC) 및 스토리지 캐패시터(CST)가 형성된다.
상기 제1 주변영역(PA1)에는 상기 소스 구동부(510)가 실장된다. 구체적으로 상기 제1 주변영역(PA1)의 좌측에는 상기 제1, 제2, 제3 및 제4 소스 TCP들(511, 512, 513, 514)이 실장되고, 우측에는 상기 제5, 제6, 제7 및 제8 소스 TCP들(515, 516, 517, 518)이 실장된다.
상기 제1 주변영역(PA1)에는 상기 소스 구동부(510)에 소스 구동신호를 인가하는 제1 신호배선부(210)가 형성된다. 상기 제1 신호배선부(210)는 서로 인접한 소스 TCP들 사이에 형성되며, 캐스캐이드 방식으로 상기 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 TCP들(511, 512, 513, 514, 515, 516, 517, 518)에 상기 소스 구동신호를 전달한다. 바람직하게 상기 소스 구동신호는 상기 소스 TCP에 탑재된 소스 구동칩을 구동하는 구동전압(VDD, VSS)이며, 상기 제1 신호배선부(210)는 전원배선 및 접지배선을 포함한다. 상기 제1 신호배선부(210)는 서로 다른 금속층 들이 절연되어 적층된 구조로 형성된다.
상기 제2 주변영역(PA2)에는 상기 게이트 구동부(610)가 실장된다. 구체적으로 상기 제2 주변영역(PA2)에는 상기 제1, 제2 및 제3 게이트 TCP들(611, 612, 613)이 실장된다. 상기 제2 주변영역(PA2)에는 상기 제1, 제2 및 제3 게이트 TCP들(611, 612, 613)에 게이트 구동신호를 인가하는 제2 신호배선부(220)가 형성된다. 상기 제2 신호배선부(220)는 서로 인접한 게이트 TCP들 사이에 형성되며, 캐스캐이드 방식으로 상기 제1, 제2 및 제3 게이트 TCP들(611, 612, 613)에 상기 게이트 구동신호를 전달한다. 바람직하게 상기 게이트 구동신호는 게이트 전압(VON, VOFF)이며, 상기 제2 신호배선부(220)는 전원배선 및 접지배선을 포함한다. 상기 제2 신호배선부(220)는 서로 다른 금속층들이 절연되어 적층된 구조로 형성된다.
도 2a는 도 1에 도시된 제1 주변영역의 부분 확대도이고, 도 2b는 도 1에 도시된 제2 주변영역의 부분 확대도이다.
도 1 및 도 2a를 참조하면, 상기 제1 주변영역(PA1)은 상기 소스 TCP(512)가 실장되는 제1 실장영역(CA1)과, 서로 인접한 제1 실장영역(CA1) 사이에 정의된 제1 이격영역(IA1)으로 구분된다. 상기 제1 실장영역(CA1)에는 소스 TCP의 입출력단자와 전기적으로 접촉되는 제1 입출력패드부(IOP1)가 형성되고, 상기 제1 이격영역(IA1)에는 상기 소스 구동신호를 캐스캐이드 방식으로 전달하기 위한 제1 신호배선부(210)가 직접 형성된다.
상기 제1 입출력패드부(IOP1)는 상기 제1 팬 아웃부(OF1)와 전기적으로 연결되어 상기 소스 배선들(DL)에 데이터신호를 인가하는 소스 패드부(DP)와, 상기 제1 신호배선부(210)와 전기적으로 연결된 제1 신호패드부(SP1)를 포함한다.
상기 제1 신호배선부(210)는 전원전압(VDD)을 전달하는 전원배선(211) 및 접지전압(VSS)을 전달하는 접지배선(213)을 포함하며, 상기 제2 신호배선부(210)는 서로 절연된 제1 배선과 제2 배선이 적층된 수직 다중 구조로 형성된다. 상기 제1 신호패드부(SP1)는 상기 제1 배선과 일체로 형성된 제1 패드와 상기 제2 배선과 일체로 형성된 제2 패드를 포함하는 수평 다중 구조이다.
도 1 및 도 2b를 참조하면, 상기 제2 주변영역(PA2)은 게이트 TCP가 실장되는 제2 실장영역(CA2)과, 제2 이격영역(IA2)으로 구분된다. 상기 제2 실장영역(CA2)에는 상기 게이트 TCP(612)의 입출력단자와 전기적으로 접촉되는 제2 입출력패드부(IOP2)가 형성되고, 상기 제2 이격영역(IA2)에는 상기 게이트 구동신호를 캐스캐이드 방식으로 전달하기 위한 제2 신호배선부(220)가 형성된다.
상기 제2 입출력패드부(IOP2)는 상기 제2 팬 아웃부(OF2)와 전기적으로 연결되어 상기 게이트 배선들(GL)에 게이트신호를 인가하는 게이트 패드부(GP)와, 상기 제2 신호배선부(220)와 전기적으로 연결된 제2 신호패드부(SP2)를 포함한다.
상기 제2 신호배선부(220)는 게이트 온 전압(VON)을 전달하는 전원배선(221) 및 게이트 오프 전압(VOFF)을 전달하는 접지배선(223)을 포함하며, 상기 제2 신호배선부(220)는 서로 절연된 제1 배선과 제2 배선이 적층된 수직 다중 구조로 형성된다. 상기 제2 신호패드부(SP2)는 상기 제1 배선과 일체로 형성된 제1 패드와 상기 제2 배선과 일체로 형성된 제2 패드를 포함하는 수평 다중 구조이다.
도 2a 및 도 2b를 참조하면, 상기 제1 및 제2 신호배선부(210, 220)는 서로 절연된 제1 배선과 제2 배선이 적층된 구조로 각각 형성되고, 상기 제1 및 제2 신호배선부(210, 220)에 연결된 제1 및 제2 신호패드부(SP1, SP2)는 상기 제1 배선에 연결된 제1 패드와 상기 제2 배선에 연결된 제2 패드를 각각 포함한다.
이하에서는 상기 제2 신호배선부(220) 및 제2 신호패드부(SP2)를 참조하여 본 발명의 실시예를 보다 상세하게 설명한다.
도 3은 도 2b에 도시된 제2 신호배선부 및 제2 신호패드부의 확대도이고, 도 4는 도 3에 도시된 I-I'선 및 II-II'선을 따라 절단한 단면도이다.
도 3 및 도 4를 참조하면, 상기 제2 신호배선부는 전원배선(221)과 접지배선(223)을 포함한다. 상기 제2 신호패드부(SP2)는 상기 전원배선(221)의 단부에 형성된 전원패드부(222)와 상기 접지배선(223)의 단부에 형성된 접지패드부(224)를 포함한다.
구체적으로, 베이스 기판(201) 위에는 제1 도전층으로 상기 전원배선(221)의 제1 배선(221a)과, 상기 제1 배선(221a)의 단부에 형성된 전원패드부(222)의 제1 패드(222a)가 형성된다. 바람직하게 상기 제1 도전층은 게이트 배선(GL) 및 게이트 배선과 연결된 스위칭 소자(TFT)의 게이트 전극을 형성하는 게이트 금속층이다.
상기 제1 배선(221a) 및 제1 패드(222a) 위에는 게이트 절연층(202)이 형성된다. 상기 게이트 절연층(202) 위에는 제2 도전층으로 상기 제1 배선(221a)과 중첩되도록 상기 전원배선(221)의 제2 배선(221b)이 형성된다. 상기 제2 배선(221b)의 단부에는 상기 전원패드부(222)의 제2 패드(222b)가 형성된다. 바람직하게 상기 제2 도전층은 소스 배선(DL) 및 상기 스위칭 소자(TFT)의 소스 및 드레인 전극을 형성하는 소스 금속층이다.
상기 제2 배선(221b) 및 제2 패드(222b) 위에는 패시베이션층(203)이 형성된다. 상기 패시베이션층(203)에는 상기 제1 및 제2 패드(222a, 222b)를 노출시키는 콘택홀이 형성되고, 상기 콘택홀을 통해 상기 제1 및 제2 패드(222a, 222b)와 전기적으로 접촉되는 도전패턴(222c)이 제3 도전층으로 형성된다. 바람직하게 상기 제3 도전층은 상기 스위칭 소자(TFT)와 전기적으로 연결된 액정 캐패시터(CLC)의 화소 전극을 형성하는 투명 도전층이다.
상기 제1 배선(221a)은 상기 제1 패드(222a)를 통해 게이트 온 전압(VON)이 인가되고, 상기 제2 배선(221b)은 상기 제2 패드(222b)를 통해 상기 게이트 온 전압(VON)이 인가된다. 상기 전원배선(222)은 상기 제1 배선(221a) 및 제2 배선(221b)에 의해 병렬 연결된 배선저항을 갖는다. 따라서, 상기 전원배선(221)의 배선저항을 줄일 수 있다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.
도 5를 참조하면, 상기 표시 장치는 인쇄회로기판(100), 표시 패널(400) 및 연성인쇄회로기판(530)을 포함한다.
상기 표시 패널(400)은 표시 기판(200)과, 상기 표시 기판(200)과 결합하여 액정층(미도시)을 수용하는 대향 기판(300)을 포함한다. 상기 표시 패널(400)은 영상을 표시하는 표시영역(DA)과 상기 표시영역(DA)을 둘러싸는 제1, 제2 및 제3 주변영역(PA1, PA2, PA3)으로 이루어진다.
상기 제1 주변영역(PA1)에는 상기 소스 배선(DL)에 데이터신호를 출력하는 소스 구동부(520)가 실장된다. 상기 소스 구동부(520)는 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(LD1, LD2, LD3, LD4, RD1, RD2, RD3, RD4)을 포함한다.
구체적으로, 상기 제1 주변영역(PA1) 중 좌측에는 제1, 제2, 제3 및 제4 소스 구동칩들(LD1, LD2, LD3, LD4)이 실장되고, 상기 제1 주변영역(PA1) 중 우측에는 제5, 제6, 제7 및 제8 소스 구동칩들(RD1, RD2, RD3, RD4)이 실장된다.
상기 제1 주변영역(PA1)에는 상기 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(LD1, LD2, LD3, LD4, RD1, RD2, RD3, RD4)과 캐스캐이드 방식으로 연결되어 소스 구동신호를 전달하는 제1 신호배선부(230)와, 제1 및 제2 게이트 구동부들(620, 630)과 각각 전기적으로 연결되어 게이트 구동신호를 전달하는 제2 신호배선부(240) 및 서로 인접한 상기 제1 및 제2 소스 구동칩들(LD1, LD2)을 전기적으로 연결하여 데이터신호를 전달하는 연결배선부(250)가 형성된다. 상기 소스 구동신호는 상기 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(LD1, LD2, LD3, LD4, RD1, RD2, RD3, RD4)을 구동하는 전원전압(VDD) 및 접지전압(VSS)을 포함하며, 상기 게이트 구동신호는 상기 제1 및 제2 게이트 구동부들(620, 630)을 구동하는 게이트 온 전압 및 게이트 오프 전압(VON, VOFF)을 포함한다.
상기 제1 신호배선부(230)는 서로 절연된 제1 배선과 제2 배선이 적층된 수직 다중 구조로 형성된다. 도시되지는 않았으나, 상기 제1 주변영역(PA1)에는 상기 제1 신호배선부(230)와 각각의 제1 소스 구동칩(LD1)을 전기적으로 연결하는 제1 신호패드부(미도시)가 형성된다. 상기 제1 신호패드부는 상기 제1 신호배선부(230) 의 제1 배선과 일체로 형성된 제1 패드와 상기 제1 신호배선부(230)의 제2 배선과 일체로 형성된 제2 패드를 포함하는 수평 다중 구조로 형성된다.
상기 제2 신호배선부(240)는 상기 수직 다중 구조로 형성될 수 있다. 도시되지는 않았으나, 상기 제2 신호배선부(240)와 상기 연성인쇄회로기판(530)(또는, 제1 및 제2 게이트 구동부들)을 전기적으로 연결하는 제2 신호패드부가 상기 수평 다중 구조로 형성될 수 있다.
상기 제2 및 제3 주변영역(PA2, PR3)에는 상기 게이트 배선(GL)에 게이트신호를 출력하는 제1 및 제2 게이트 구동부들(620, 630)이 집적된다. 상기 제1 및 제2 게이트 구동부(620, 630)는 상기 게이트 배선(GL)과 전기적으로 연결되어 상기 게이트 배선(GL)에 게이트 신호를 출력한다. 상기 제1 및 제2 게이트 구동부들(620, 630)이 제2 및 제3 주변영역(PA2, PA3), 즉, 상기 표시영역(DA) 양측에 형성된 것을 예로 하였으나, 제2 주변영역(PA2)에만 형성될 수 있다.
상기 연성인쇄회로기판(530)에는 상기 인쇄회로기판(100)과 표시 패널(400)을 전기적으로 연결하는 제1, 제2, 제3, 제4 및 제5 배선부들(531, 532, 533, 534, 535)이 형성된다.
구체적으로, 상기 제1 배선부(511)는 상기 신호배선부(230)에 소스 구동신호를 전달한다. 상기 소스 구동신호는 전원전압 및 접지전압을 포함한다. 상기 제2 배선부(532)는 상기 제1 주변영역(PA1)의 좌측에 실장된 상기 제1, 제2, 제3 및 제4 소스 구동칩들(LD1, LD2, LD3, LD4)에 제공되는 데이터신호를 전달하고, 상기 제3 배선부(533)는 상기 제1 주변영역(PA1)의 우측에 실장된 상기 제5, 제6, 제7 및 제8 소스 구동칩들(RD1, RD2, RD3, RD4)에 제공되는 데이터신호를 전달한다. 상기 제4 배선부(534)는 상기 제2 주변영역(PA2)에 형성된 상기 제1 게이트 구동부(620)에 제공되는 게이트 구동신호를 전달하고, 상기 제5 배선부(535)는 상기 제3 주변영역(PA3)에 형성된 상기 제2 게이트 구동부(630)에 제공되는 게이트 구동신호를 전달한다.
도 6은 도 5에 도시된 제1 주변영역의 부분 확대도이다.
도 5 및 도 6을 참조하면, 상기 제1 주변영역(PA1)은 소스 구동칩이 실장되는 실장영역(CA)과 서로 인접한 상기 실장영역(CA)들 사이에 정의된 이격영역(IA)으로 구분된다.
상기 이격영역(IA)에는 제1 신호배선부(230)가 형성되고, 상기 실장영역(CA)에는 상기 제1 신호배선부(230)와 상기 소스 구동칩를 전기적으로 연결하는 제1 신호패드부(SP1)가 형성된다. 상기 제1 신호배선부(230)는 상기 실장영역(CA) 및 이격영역(IA)에 공통으로 형성될 수 있다.
상기 신호배선부(230)는 전원전압(VDD)을 전달하는 전원배선(231)과 접지전압(VSS)을 전달하는 접지배선(233)을 포함하고, 상기 제1 신호패드부(SP1)는 상기 전원배선(231)과 전기적으로 연결된 전원패드부(232)와 상기 접지배선(233)과 전기적으로 연결된 접지패드부(234)를 포함한다. 상기 제1 신호배선부(230)는 서로 절연된 제1 배선과 제2 배선이 적층된 수직 다중 구조로 형성된다. 상기 제1 신호패드부(SP1)는 상기 제1 배선과 전기적으로 연결된 제1 패드와 상기 제2 배선과 전기적으로 연결된 제2 패드를 포함하는 수평 다중 구조로 형성된다.
구체적으로, 상기 전원배선(231)은 제1 도전층으로 형성된 제1 배선(231a)과 상기 제1 배선(231a) 위에 제2 도전층으로 중첩되어 형성된 제2 배선(231b)을 포함한다. 상기 전원패드부(232)의 제1 패드(232a)는 상기 제1 배선(231a)과 일체로 형성되고, 상기 전원패드부(232)의 제2 패드(232b)는 상기 제2 배선(231b)과 일체로 형성된다. 상기 전원패드부(232)의 제1 및 제2 패드(232a, 232b)는 제3 도전층으로 형성된 도전 패턴(232c)과 전기적으로 접촉된다.
상기 전원배선(231)은 제1 배선(231a) 및 제2 배선(231b)에 의해 병렬로 연결된 배선저항이 형성되어 상기 전원배선(231)의 배선저항을 줄일 수 있다.
상기 접지배선(233)은 상기 제1 도전층으로 형성된 제1 배선(233a)과 상기 제1 배선(233a) 위에 상기 제2 도전층으로 중첩되어 형성된 제2 배선(233b)을 포함한다. 상기 접지패드부(234)의 제1 패드(234a)는 상기 제1 배선(233a)과 일체로 형성되고, 상기 접지패드부(234)의 제2 패드(234b)는 상기 제2 배선(233b)과 일체로 형성된다. 상기 접지패드부(234)의 제1 및 제2 패드(234a, 234b)는 상기 제3 도전층으로 형성된 도전 패턴(234c)과 전기적으로 접촉된다.
상기 접지배선(233)은 제1 배선(233a) 및 제2 배선(233b)에 의해 병렬로 연결된 배선저항이 형성되어 상기 접지배선(233)의 배선저항을 줄일 수 있다.
도 7은 본 발명의 다른 실시예에 따른 제1 신호배선부의 확대도이다.
도 6 및 도 7을 참조하면, 상기 제1 신호배선부(230)는 상기 제1 도전층으로 형성된 제1 배선들(231a, 233a)과, 제2 도전층으로 형성된 제2 배선들(231b, 233b)을 포함하며, 제3 도전층으로 형성된 보호 패턴(235)을 포함한다.
상기 보호 패턴(235)은 상기 제2 도전층으로 형성된 제2 배선들(231b, 233b)을 커버하도록 형성되며, 전기적으로 플로팅 상태로 형성한다.
상기 제2 배선들(231b, 233b) 위에는 대략 2000Å 정도의 얇은 두께의 패시베이션층이 형성된다. 얇게 형성된 상기 패시베이션층은 공기 중에서 핀홀(pinhole)이 발생될 수 있고, 상기 핀홀은 상기 제2 배선들(231b, 233b)을 부식시킬 수 있다. 따라서, 상기 제2 배선들(231b, 233b) 위에 상기 제2 배선(231b, 233b)을 커버하도록 상기 보호 패턴(235)을 형성함으로써 상기 제1 신호배선부(230)의 신뢰성을 향상시킨다.
상기 보호 패턴(235)을 상기 제1 신호배선부(230) 즉, 전원배선(231) 및 접지배선(233) 위에 일체로 형성된 것을 개시하였으나, 상기 전원배선(231) 및 접지배선(233)을 각각 커버하도록 보호 패턴을 분리하여 형성할 수도 있다.
도 8은 본 발명의 다른 실시예에 따른 표시 장치의 부분 확대도이다.
도 5 및 도 8을 참조하면, 표시 패널(400)의 제1 주변영역(PA1)은 소스 구동칩이 실장되는 실장영역(CA)과, 서로 인접한 상기 실장영역(CA)들 사이에 정의된 이격영역(IA)으로 구분된다.
상기 이격영역(IA)에는 데이터신호를 전달하는 연결배선부(250)가 형성되고, 상기 실장영역(CA) 및 이격영역(IA)에는 제1 신호배선부(260) 및 제2 신호배선부(270)가 공통으로 형성된다.
상기 제1 신호배선부(260)는 제1 소스 구동신호(VDD1, VSS1)를 전달하는 전원배선(261) 및 접지배선(262)을 포함하고, 상기 제2 신호배선부(270)는 제2 소스 구동신호(VDD2, VSS2)를 전달하는 전원배선(271) 및 접지배선(272)을 포함한다.
상기 실장영역(CA)에는 소스 구동칩의 입력단자와 접촉되는 입력패드부(IP)와 상기 소스 구동칩의 출력단자와 접촉되는 출력패드부(OP)가 형성되고, 상기 제1 및 제2 신호배선부들(260, 270)과 상기 소스 구동칩을 전기적으로 연결하는 제1 및 제2 신호패드부들(SP1, SP2)이 형성된다. 상기 실장영역(CA) 및 이격영역(IA)에는 상기 출력패드부(OP)와 소스 배선(DL)을 전기적으로 연결하는 팬 아웃부(FO)가 형성된다.
상기 제1 신호배선부(260)는 상기 팬 아웃부(FO)와 교차하도록 상기 실장영역(CA)의 아래 부분에서 상기 이격영역(IA) 측으로 연장되어 형성된다. 상기 제1 신호배선부(260)와 상기 제1 신호배선부(260)와 절연된 도전층으로 상기 팬 아웃부(FO)를 일부 중첩되도록 형성한다. 이에 의해 상기 제1 신호배선부(260)로 전달되는 구동신호의 전압 강하를 막을 수 있으며, 상기 제1 신호배선부(260) 위에 다른층의 배선들이 형성됨에 따라서 상기 제1 신호배선부(260)의 배선저항을 줄일 수 있다.
상기 제1 신호배선부(260)는 제1 도전층으로 형성된 제1 배선과 상기 제1 도전층과 절연된 제2 도전층으로 형성된 제2 배선이 적층된 수직 다중 구조로 형성된다. 상기 팬 아웃부(FO)는 상기 제2 도전층과 절연된 제3 도전층으로 형성된다. 상기 제1 신호패드부(SP1)는 상기 제1 배선과 전기적으로 연결된 제1 패드와 상기 제2 배선과 전기적으로 연결된 제2 패드를 포함하는 수평 다중 구조로 형성된다.
상기 제2 신호배선부(270)는 상기 실장영역(CA)의 위 부분에서 상기 이격영 역(IA) 측으로 연장되어 형성된다. 상기 제2 신호배선부(270)와 상기 제2 신호배선부(270)와 절연된 도전층으로 상기 연결배선부(250)를 일부 중첩되도록 형성한다. 이에 의해 상기 제2 신호배선부(270)로 전달되는 구동신호의 전압 강하를 막을 수 있으며, 상기 제2 신호배선부(270) 위에 다른 층의 배선들이 형성됨에 따라서 상기 제2 신호배선부(270)의 배선저항을 줄일 수 있다.
상기 제2 신호배선부(270)는 제1 도전층으로 형성된 제1 배선과 상기 제2 도전층으로 형성된 제2 배선이 적층된 수직 다중 구조로 형성되고, 상기 연결배선부(250)는 상기 제3 도전층으로 형성된다. 상기 제2 신호패드부(SP2)는 상기 제1 및 제2 배선과 각각 연결된 제1 및 제2 패드를 포함하는 수평 다중 구조로 형성된다.
다른 실시예로서, 상기 제1 신호배선부(260)를 상기 팬 아웃부(FO)와 중첩되는 제1 부분과 비중첩되는 제2 부분으로 나누고, 상기 제1 부분은 단층 구조로 형성하며 상기 제2 부분은 제1 및 제2 배선이 적층된 다층 구조로 형성한다.
상기 제2 신호배선부(270) 역시, 상기 연결배선부(250)와 중첩되는 제3 부분과 비중첩되는 제4 부분으로 나누고, 상기 제3 부분은 단층 구조로 형성하며 제4 부분은 제1 및 제2 배선이 적층된 다층 구조로 형성한다.
상기 제1 및 제3 부분은 상기 제1 도전층으로 형성하고, 상기 제2 및 제4 부분은 상기 제1 및 제2 도전층으로 형성하며, 상기 팬 아웃부(FO) 및 연결배선부(250)는 상기 제2 도전층으로 형성한다. 바람직하게 상기 제1 도전층은 게이트 금속층이고, 상기 제2 도전층은 소스 금속층이며, 상기 제3 도전층을 화소 전극층 이다.
도 9는 도 8에 도시된 제1 신호배선부 및 제1 신호패드부의 확대도이고, 도 10은 도 9에 도시된 III-III'선을 따라 절단한 단면도이다.
도 8 내지 도 10을 참조하면, 상기 제1 신호배선부(260)는 전원배선(261)과 접지배선(262)을 포함한다. 상기 제1 신호패드부(SP1)는 상기 전원배선(261)과 전기적으로 연결된 전원패드부(미도시)와 상기 접지배선(262)과 전기적으로 연결된 접지패드부(263)를 포함한다. 상기 접지배선(262) 위에는 상기 팬 아웃부(FO)의 출력배선(OL)이 교차하여 형성된다. 상기 출력배선(OL)은 소스 배선(DL)과 전기적으로 연결된다.
구체적으로, 베이스 기판(201) 위에는 제1 도전층으로 상기 접지배선(262)의 제1 배선(262a)과, 상기 제1 배선(262a)과 일체로 형성된 접지패드부(263)의 제1 패드(263a)가 형성된다. 바람직하게 상기 제1 도전층은 게이트 배선(GL) 및 스위칭 소자(TFT)의 게이트 전극을 형성하는 게이트 금속층이다.
상기 제1 배선(262a) 및 제1 패드(263a) 위에는 게이트 절연층(202)이 형성된다. 상기 게이트 절연층(202) 위에는 제2 도전층으로 상기 제1 배선(262a)과 중첩되도록 상기 접지배선(262)의 제2 배선(262b)이 형성된다. 상기 제2 배선(262b)과 일체로 형성된 상기 접지패드부(263)의 제2 패드(263b)가 형성된다. 바람직하게 상기 제2 도전층은 소스 배선(DL) 및 상기 스위칭 소자(TFT)의 소스 및 드레인 전극을 형성하는 소스 금속층이다.
상기 제2 배선(262b) 및 제2 패드(263b) 위에는 패시베이션층(203)이 형성된 다. 상기 패시베이션층(203)에는 상기 제1 및 제2 패드(263a, 263b)를 노출시키는 콘택홀이 형성되고, 상기 콘택홀을 통해 상기 제1 및 제2 패드(263a, 263b)와 전기적으로 접촉되는 도전패턴(263c)이 형성된다. 상기 도전패턴(263c)은 제3 도전층으로 형성된다.
한편, 상기 접지배선(262) 위에는 상기 제3 도전층으로 상기 출력배선(OL)이 형성되고, 상기 출력배선(OL)의 단부는 상기 제2 도전층으로 형성된 소스 배선(DL)과 콘택홀을 통해 전기적으로 연결된다. 바람직하게 상기 제3 도전층은 상기 스위칭 소자(TFT)와 전기적으로 연결된 액정 캐패시터(CLC)의 화소 전극을 형성하는 투명 도전층이다.
상기 제1 배선(262a)은 상기 제1 패드(263a)를 통해 접지전압(VSS1)이 인가되고, 상기 제2 배선(262b)은 상기 제2 패드(263b)를 통해 상기 접지전압(VSS1)이 인가된다. 결과적으로, 상기 접지배선(262)은 상기 제1 배선(262a) 및 제2 배선(262b)에 의해 배선저항이 병렬로 연결된 구조가 되어 상기 접지배선(262)의 배선저항을 줄일 수 있다.
또한, 상기 접지배선(262)과 상기 팬 아웃부(FO)를 중첩되게 형성함으로써 상기 표시 패널 상의 여유공간을 보다 효율적으로 활용할 수 있다.
이상에서 설명한 바와 같이, 본 발명에 따르면 실시예에 따르면, 표시 패널 상에 직접 형성되는 신호배선부를 서로 절연된 제1 배선 및 제2 배선이 적층된 다층 구조로 형성하여 배선저항을 줄일 수 있다. 상기 신호배선부에 구동신호를 인가 하는 신호패드부가 전기적으로 연결되고, 상기 신호배선부는 상기 제1 배선에 구동신호를 인가하는 제1 패드와 상기 제2 배선에 상기 구동신호를 인가하는 제2 패드를 포함한다. 이에 의해 상기 신호배선부는 상기 제1 배선에 의한 제1 저항과 상기 제2 배선에 의한 제2 저항이 병렬로 연결된 배선저항을 가짐에 따라서 상기 신호배선부의 배선저항을 줄일 수 있다.
본 발명의 다른 실시예에 따르면, 상기 신호배선부 위에 다른 층의 배선들을 중첩하여 형성함으로써, 상기 신호배선부의 배선저항을 최소화하고 상기 표시 패널에 배선이 형성되는 공간을 보다 효율적으로 활용할 수 있다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (17)

  1. 표시 영역에 형성된 복수의 화소부들;
    상기 표시 영역을 둘러싸는 주변 영역에 형성되고, 제1 도전층으로 형성된 제1 배선과, 상기 제1 배선 위에 중첩되어 제2 도전층으로 형성된 제2 배선을 포함하는 신호배선부; 및
    동일한 구동신호가 인가되며, 상기 제1 배선과 일체로 형성된 제1 패드와 상기 제2 배선과 일체로 형성된 제2 패드를 포함하는 신호패드부를 포함하는 표시 기판.
  2. 제1항에 있어서, 제3 도전층으로 상기 제2 배선을 커버하도록 형성된 보호 패턴을 더 포함하는 표시 기판.
  3. 표시 영역에 형성된 복수의 화소부들;
    상기 표시 영역을 둘러싸는 주변 영역에 형성되고, 제1 도전층으로 형성된 제1 배선과, 상기 제1 배선 위에 중첩되어 제2 도전층으로 형성된 제2 배선을 포함하는 신호배선부; 및
    동일한 구동신호가 인가되며, 상기 제1 배선과 일체로 형성된 제1 패드와 상기 제2 배선과 일체로 형성된 제2 패드를 포함하는 신호패드부를 포함하는 표시 장치.
  4. 제3항에 있어서, 상기 신호패드부는 제3 도전층으로 형성되고, 상기 제1 및 제2 패드와 전기적으로 연결된 도전 패턴을 더 포함하는 표시 장치.
  5. 제4항에 있어서, 상기 제3 도전층으로 상기 제2 배선을 커버하도록 형성된 보호 패턴을 더 포함하는 표시 장치.
  6. 제4항에 있어서, 상기 표시 영역에 상기 제1 도전층으로 형성되고, 상기 화소부들과 전기적으로 연결된 게이트 배선; 및
    상기 주변 영역에 형성되어 상기 게이트 배선에 게이트 신호를 출력하는 게이트 구동부를 더 포함하는 표시 장치.
  7. 제6항에 있어서, 상기 신호배선부는 상기 게이트 구동부를 구동시키는 게이트 구동신호가 전달되는 것을 특징으로 하는 표시 장치.
  8. 제6항에 있어서, 상기 게이트 구동부는 상기 게이트 신호를 생성하는 게이트 구동 칩이 탑재된 게이트 테이프 캐리어 패키지인 것을 특징으로 하는 표시 장치.
  9. 제4항에 있어서, 상기 표시 영역에 상기 제2 도전층으로 형성되고, 상기 화소부들과 전기적으로 연결된 소스 배선; 및
    상기 주변 영역에 실장되어 상기 소스 배선에 데이터신호를 출력하는 소스 구동부를 더 포함하는 표시 장치.
  10. 제9항에 있어서, 상기 신호배선부는 상기 소스 구동부를 구동시키는 소스 구동신호가 전달되는 것을 특징으로 하는 표시 장치.
  11. 제9항에 있어서, 상기 소스 구동부는 상기 데이터신호를 생성하는 소스 구동 칩이 탑재된 소스 테이프 캐리어 패키지인 것을 특징으로 하는 표시 장치.
  12. 제9항에 있어서, 상기 소스 구동부의 출력단자와 전기적으로 접촉되는 출력패드부;
    상기 출력패드부와 상기 소스 배선을 전기적으로 연결하는 팬 아웃부;
    상기 소스 구동부의 입력단자와 전기적으로 접촉되는 입력패드부; 및
    상기 주변 영역에 형성되고 상기 입력패드부와 전기적으로 연결된 연결배선부를 포함하는 표시 장치.
  13. 제12항에 있어서, 상기 신호배선부는 상기 팬 아웃부와 일부 중첩된 제1 신호배선부와, 상기 연결배선부와 일부 중첩된 제2 신호배선부를 포함하는 표시 장치.
  14. 제13항에 있어서, 상기 팬아웃부 및 상기 연결배선부는 상기 제3 도전층으로 형성된 것을 특징으로 하는 표시 장치.
  15. 제13항에 있어서, 상기 제1 신호배선부는 상기 팬 아웃부와 중첩되는 제1 부분과 상기 팬 아웃부와 비중첩되는 제2 부분으로 구분되고,
    상기 제1 부분은 상기 제1 배선으로 형성되고, 상기 제2 부분은 상기 제1 및 제2 배선이 적층된 것을 특징으로 하는 표시 장치.
  16. 제15항에 있어서, 상기 제2 신호배선부는 상기 연결배선부와 중첩되는 제3 부분과 상기 연결배선부와 비중첩되는 제4 부분으로 구분되고,
    상기 제3 부분은 상기 제1 배선으로 형성되고, 상기 제4 부분은 상기 제1 및 제2 배선이 적층된 것을 특징으로 하는 표시 장치.
  17. 제16항에 있어서, 상기 팬 아웃부 및 상기 연결배선부는 상기 제2 도전층으로 형성된 것을 특징으로 하는 표시 장치.
KR1020060060481A 2006-06-30 2006-06-30 표시 기판 및 이를 구비한 표시 장치 KR20080001975A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020060060481A KR20080001975A (ko) 2006-06-30 2006-06-30 표시 기판 및 이를 구비한 표시 장치
US11/804,649 US8049856B2 (en) 2006-06-30 2007-05-18 Display substrate and display device having the same
CNA2007101091243A CN101097324A (zh) 2006-06-30 2007-06-12 显示基底及具有该显示基底的显示装置
EP07011550A EP1873581A3 (en) 2006-06-30 2007-06-13 Display substrate and display device having the same
JP2007155861A JP2008015507A (ja) 2006-06-30 2007-06-13 表示基板及びそれを具備した表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060060481A KR20080001975A (ko) 2006-06-30 2006-06-30 표시 기판 및 이를 구비한 표시 장치

Publications (1)

Publication Number Publication Date
KR20080001975A true KR20080001975A (ko) 2008-01-04

Family

ID=38663083

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060060481A KR20080001975A (ko) 2006-06-30 2006-06-30 표시 기판 및 이를 구비한 표시 장치

Country Status (5)

Country Link
US (1) US8049856B2 (ko)
EP (1) EP1873581A3 (ko)
JP (1) JP2008015507A (ko)
KR (1) KR20080001975A (ko)
CN (1) CN101097324A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578358A (zh) * 2012-07-25 2014-02-12 乐金显示有限公司 塑料面板和使用该塑料面板的平板显示设备
US9401122B2 (en) 2010-06-15 2016-07-26 Samsung Display Co., Ltd. Display panel
KR20210093197A (ko) * 2014-07-25 2021-07-27 삼성디스플레이 주식회사 표시 장치
KR20220014908A (ko) * 2021-07-13 2022-02-07 삼성디스플레이 주식회사 표시 장치

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101082893B1 (ko) * 2005-08-24 2011-11-11 삼성전자주식회사 어레이 기판 및 이를 갖는 표시장치
KR20110062170A (ko) * 2009-12-02 2011-06-10 엘지디스플레이 주식회사 액정표시장치
WO2011087168A1 (ko) * 2010-01-15 2011-07-21 삼성엘이디 주식회사 인쇄회로기판
KR101258260B1 (ko) * 2010-04-16 2013-04-25 엘지디스플레이 주식회사 유기전계발광표시장치
KR101324383B1 (ko) * 2010-10-25 2013-11-01 엘지디스플레이 주식회사 액정표시장치
CN102253507B (zh) * 2011-04-08 2014-03-26 深圳市华星光电技术有限公司 形成芯片扇出的方法
KR101876234B1 (ko) 2012-07-25 2018-07-09 엘지디스플레이 주식회사 플라스틱패널 및 이를 이용한 평판표시장치
CN103489879B (zh) * 2013-10-11 2016-04-20 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN104142588B (zh) * 2014-07-30 2017-01-25 深圳市华星光电技术有限公司 液晶显示面板以及液晶显示器
KR102194484B1 (ko) * 2014-09-05 2020-12-24 엘지디스플레이 주식회사 표시장치용 구동 인쇄 회로 기판 및 그를 포함하는 표시장치
TWI504969B (zh) * 2014-10-27 2015-10-21 Au Optronics Corp 顯示面板以及顯示裝置
JP6403796B2 (ja) * 2014-11-21 2018-10-10 シャープ株式会社 表示装置
CN105390114B (zh) * 2015-12-15 2017-12-22 武汉华星光电技术有限公司 液晶显示装置
JP2017181594A (ja) * 2016-03-28 2017-10-05 パナソニック液晶ディスプレイ株式会社 表示装置
KR102539031B1 (ko) * 2016-04-28 2023-06-02 삼성디스플레이 주식회사 표시 장치
CN105976748A (zh) 2016-07-01 2016-09-28 武汉华星光电技术有限公司 显示面板驱动装置及显示装置
CN106125418A (zh) * 2016-08-11 2016-11-16 深圳市华星光电技术有限公司 显示装置及其显示面板
CN106531119A (zh) * 2017-01-10 2017-03-22 深圳市华星光电技术有限公司 一种驱动电路及显示装置
CN108845465B (zh) * 2018-07-02 2020-07-28 深圳市华星光电半导体显示技术有限公司 显示面板扇出走线结构及其制作方法
CN208422916U (zh) * 2018-08-07 2019-01-22 京东方科技集团股份有限公司 阵列基板及显示装置
JP7112930B2 (ja) 2018-10-05 2022-08-04 株式会社ジャパンディスプレイ 表示装置
KR20210022785A (ko) * 2019-08-20 2021-03-04 삼성디스플레이 주식회사 표시 장치
KR20210085356A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 터치 디스플레이 장치
TWI740397B (zh) * 2020-03-02 2021-09-21 元太科技工業股份有限公司 顯示面板的走線結構
CN113345322A (zh) * 2020-03-02 2021-09-03 元太科技工业股份有限公司 显示面板的走线结构
KR20210111399A (ko) * 2020-03-02 2021-09-13 삼성디스플레이 주식회사 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990007017A (ko) * 1997-06-17 1999-01-25 야스카와 히데아키 전기 광학 장치용 기판, 전기 광학 장치, 전자 기기 및 투사형 표시 장치
KR100235593B1 (ko) * 1997-02-12 1999-12-15 구본준 액정 표시 장치 및 그 액정 표시 장치의 제조 방법
KR20030051921A (ko) * 2001-12-20 2003-06-26 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시패널 및 그 제조방법
KR20030057287A (ko) * 2001-12-28 2003-07-04 가부시키가이샤 아드반스트 디스프레이 화상 표시장치 및 그 제조방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5835177A (en) * 1995-10-05 1998-11-10 Kabushiki Kaisha Toshiba Array substrate with bus lines takeout/terminal sections having multiple conductive layers
JP2000019549A (ja) * 1998-06-29 2000-01-21 Hitachi Ltd 液晶表示装置
US6384889B1 (en) * 1998-07-24 2002-05-07 Sharp Kabushiki Kaisha Liquid crystal display with sub pixel regions defined by sub electrode regions
JP2002040486A (ja) 2000-05-19 2002-02-06 Seiko Epson Corp 電気光学装置、その製造方法および電子機器
KR100774896B1 (ko) * 2001-05-31 2007-11-08 샤프 가부시키가이샤 액정 패널과 직접 접속된 유연성 기판 상에 탑재된 구동ic를 구비한 액정 표시 장치
JP4006284B2 (ja) * 2002-07-17 2007-11-14 株式会社 日立ディスプレイズ 液晶表示装置
JP3770240B2 (ja) 2003-02-20 2006-04-26 セイコーエプソン株式会社 電気光学装置および電子機器
JP2006071861A (ja) * 2004-09-01 2006-03-16 Seiko Epson Corp 電気光学装置及び電子機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100235593B1 (ko) * 1997-02-12 1999-12-15 구본준 액정 표시 장치 및 그 액정 표시 장치의 제조 방법
KR19990007017A (ko) * 1997-06-17 1999-01-25 야스카와 히데아키 전기 광학 장치용 기판, 전기 광학 장치, 전자 기기 및 투사형 표시 장치
KR20030051921A (ko) * 2001-12-20 2003-06-26 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시패널 및 그 제조방법
KR20030057287A (ko) * 2001-12-28 2003-07-04 가부시키가이샤 아드반스트 디스프레이 화상 표시장치 및 그 제조방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9401122B2 (en) 2010-06-15 2016-07-26 Samsung Display Co., Ltd. Display panel
CN103578358A (zh) * 2012-07-25 2014-02-12 乐金显示有限公司 塑料面板和使用该塑料面板的平板显示设备
CN103578358B (zh) * 2012-07-25 2016-10-05 乐金显示有限公司 塑料显示面板和使用该塑料显示面板的平板显示设备
KR20210093197A (ko) * 2014-07-25 2021-07-27 삼성디스플레이 주식회사 표시 장치
KR20220014908A (ko) * 2021-07-13 2022-02-07 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
CN101097324A (zh) 2008-01-02
JP2008015507A (ja) 2008-01-24
US8049856B2 (en) 2011-11-01
US20080001892A1 (en) 2008-01-03
EP1873581A2 (en) 2008-01-02
EP1873581A3 (en) 2009-10-07

Similar Documents

Publication Publication Date Title
KR20080001975A (ko) 표시 기판 및 이를 구비한 표시 장치
KR101249246B1 (ko) 표시 기판 및 이를 구비한 표시 장치
KR102631839B1 (ko) 표시 장치
CN111142295B (zh) 显示装置
US20110169792A1 (en) Display panel
US20080094321A1 (en) Organic light emitting diode display and method of manufacture
US9305990B2 (en) Chip-on-film package and device assembly including the same
CN112102725A (zh) 阵列基板、显示面板及显示模组
CN100464236C (zh) 半导体芯片的结构和利用其的显示设备
KR102661646B1 (ko) 표시 장치
EP3226321B1 (en) Organic electroluminescence device and manufacturing method thereof, and display device
US10503002B2 (en) Display device
KR20080070420A (ko) 인쇄회로기판 및 이를 갖는 표시 패널 어셈블리
CN112992879A (zh) 阵列基板、背光模组及显示面板
JP2008020529A (ja) 表示素子
JP2008090147A (ja) 接続端子基板及びこれを用いた電子装置
JP2008033094A (ja) 表示装置
JP2011223005A (ja) ドライバー集積回路チップの電源連結構造
US10468470B2 (en) OLED display module and method of forming the same
WO2016158747A1 (ja) 部品実装用フレキシブル基板および表示装置
KR20150072508A (ko) 표시장치
KR20220078932A (ko) 디스플레이 장치
US20080041616A1 (en) Layout of a printed circuit board
KR20170023239A (ko) 협 베젤 구조를 갖는 평판 표시 장치
JP7337198B2 (ja) 発光装置

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application