CN103168324A - 显示装置及其驱动方法 - Google Patents

显示装置及其驱动方法 Download PDF

Info

Publication number
CN103168324A
CN103168324A CN2011800505123A CN201180050512A CN103168324A CN 103168324 A CN103168324 A CN 103168324A CN 2011800505123 A CN2011800505123 A CN 2011800505123A CN 201180050512 A CN201180050512 A CN 201180050512A CN 103168324 A CN103168324 A CN 103168324A
Authority
CN
China
Prior art keywords
row
image element
line
element circuit
during
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011800505123A
Other languages
English (en)
Other versions
CN103168324B (zh
Inventor
岸宣孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN103168324A publication Critical patent/CN103168324A/zh
Application granted granted Critical
Publication of CN103168324B publication Critical patent/CN103168324B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明提供一种能够以简单的结构充分确保用于阈值检测的期间且能够抑制亮度不均的发生的显示装置。显示装置具备多个像素电路、与多个扫描信号线和多个控制线连接的栅极驱动电路、经共用电源线与多个电源线连接的电源控制电路。像素电路包含有机EL元件、多个TFT和电容器。在各帧期间,在多个行统一进行初始化和阈值检测之后,逐行依次进行写入和发光。在此,在连续的2帧期间中的前帧(第一帧),按照从第一行至第n行的顺序(升序)进行写入,在该2帧期间中的后帧(第二帧),按照从第n行至第一行的顺序(降序)进行写入。

Description

显示装置及其驱动方法
技术领域
本发明涉及显示装置,更详细而言,涉及有机EL显示器等具备用电流进行驱动的自发光型显示元件的显示装置及其驱动方法。
背景技术
作为薄型、高画质、耗电低的显示装置,一直以来有机EL(ElectroLuminescence,电致发光)显示器被广为人知。在有机EL显示器中,矩阵状地配置有多个像素电路,像素电路中包括作为用电流驱动的自发光型显示元件的有机EL元件和用于驱动它的驱动用晶体管。
对这样的有机EL元件等电流驱动型显示元件中流通的电流量进行控制的方式,大致分为:通过在数据信号线中流通的电流来控制要在显示元件中流通的电流的恒流型控制方式(或电流指定型驱动方式),和通过施加至数据信号线的电压来控制要在显示元件中流通的电流的恒压型控制方式(或电压指定型驱动方式)。当通过恒压型控制方式使有机EL显示器动作时,需要对驱动用晶体管的阈值电压的偏差、由有机EL元件的时效劣化引起的高电阻化所导致的电流减少(亮度下降)进行补偿。与此相对,在恒流型控制方式下,由于对数据信号的电流值进行控制使得与上述阈值电压和有机EL元件的内部电阻没有关系地在有机EL元件中流通固定电流,所以通常无需进行上述补偿。但是,通过恒流型控制方式进行控制时,驱动用晶体管和配线的数量相比于恒压型控制方式有所增加,因此开口率降低。为此,恒压型控制方式得到广泛采用。
采用恒压型控制方式的结构中,进行上述补偿动作的像素电路,一直以来已知各种结构。日本特开2006-215275号公报中,记载有图28所示的像素电路80。该像素电路80中包含TFT(薄膜晶体管,ThinFilm Transistor)81~85、电容器86和有机EL元件87。对像素电路80进行写入时,首先,使TFT82、84为导通状态,使TFT85(驱动用晶体管)的栅极-源极间电压初始化。接着,使TFT84、TFT83依次成为断开状态,由电容器86保持TFT85的阈值电压。然后,对数据线DTL施加数据电位,并且使TFT81为导通状态。通过像这样对各TFT进行控制,能够对TFT85的阈值电压的偏差、有机EL元件87的时效劣化引起的高电阻化(所导致的电流减少)进行补偿。
像素电路80与数据线DTL、4根控制线WSL、AZL1、AZL2、DSL和3根电源线(Vofs用配线、Vcc用配线和Vss用配线)连接。一般而言,与像素电路连接的配线(特别是控制线)的数量越多,电路越复杂,制造成本越高。为此,日本特开2006-215275号公报中记载了一种将TFT82或TFT84的源极端子与控制线WSL连接的像素电路。在日本特开2007-316453号公报中记载了一种将TFT82的栅极端子与上一行的控制线连接的像素电路。像这样,通过共用控制线与电源线,能够削减配线的根数。
在日本特开2007-310311号公报中,记载了图29所示的像素电路90。像素电路90中包含TFT91、TFT92、电容器93和有机EL元件94。对像素电路90进行写入时,首先,使TFT91为导通状态。接着,对电源线DSL施加初始化电位,从而对有机EL元件94的阳极端子施加初始化电位。然后,对电源线DSL施加电源电位,使电容器93保持TFT92(驱动用晶体管)的阈值电压。接着,对数据线DTL施加数据电位。像这样,通过从电源线施加初始化电位,能够利用较少的元件数来补偿TFT92的阈值电压的偏差。
另外,在日本特开2001-148129号公报中,记载了一种从电源线施加初始化电位,从数据线施加基准电位的像素电路。进而,在日本特开2008-33193号公报中,记载了一种在进行写入前的多个水平期间中进行补偿动作(用于对阈值电压的偏差进行补偿的动作)的像素电路。进而,在日本特开2009-237041号公报中,记载了如下的显示装置:按每多行进行阈值电压的偏差校正处理,并且,用于对同时进行偏差校正处理的多行进行写入的扫描顺序,按每1场(按每1帧)相反。
现有技术文献
专利文献
专利文献1:日本特开2006-215275号公报
专利文献2:日本特开2007-316453号公报
专利文献3:日本特开2007-310311号公报
专利文献4:日本特开2007-148129号公报
专利文献5:日本特开2008-33193号公报
专利文献6:日本特开2009-237041号公报
发明内容
发明要解决的技术问题
对于图28所示的像素电路80,若应用日本特开2006-215275号公报、日本特开2007-316453号公报中记载的方法,则能够减少与像素电路连接的配线的数量。但是,通过该方法得到的像素电路存在TFT的数量多的问题。与此相对,在图29所示的像素电路90中,TFT的个数少。不过,在使用像素电路90时,需要与控制线WSL联动地对电源线DSL进行驱动。为此,在电源控制电路中需要具有与电源线DSL同样数量的输出缓冲器。并且,电源线DSL的电位需要与控制线WSL的选择期间相应地在短时间内变化,因此在电源控制电路中设置的输出缓冲器需要具有较大的电流能力。因而,像素电路90中存在电源控制电路的电路规模和耗电变大的问题。
另外,若应用日本特开2008-33193号公报、日本特开2009-237041号公报中记载的方法,则虽然能够充分确保进行补偿动作(也被称作阈值检测)所需的期间,但是结构复杂。与此相对,如果像其它的现有例子那样在选择期间内进行补偿动作,则虽然能够使结构简单,但却不能够充分确保TFT的阈值电压检测所需的期间。进而,即使能够充分确保补偿动作的期间,根据逐行的补偿动作、写入的定时,可能在画面上发生亮度不均。
于是,本发明的目的在于提供一种能够以简单的结构充分确保用于阈值检测的期间且能够抑制亮度不均的发生的显示装置。
解决技术问题的技术手段
本发明的第一方面的显示装置的特征在于,其为有源矩阵型显示装置,该显示装置包括:
以形成具有多个行和多个列的矩阵的方式配置的多个像素电路;
与上述多个像素电路的列对应设置的多个视频信号线;
与上述多个像素电路的行对应设置的多个扫描信号线和多个控制线;
用于对上述多个像素电路供给电源电位的多个电源线;
对上述多个视频信号线进行驱动的列驱动电路;和
有选择地或统一地对上述多个扫描信号线和上述多个控制线进行驱动的行驱动电路,其中
上述像素电路包括:
基于来自上述电源线的电流进行发光的电光元件;
设置在流经上述电光元件的电流的路径上的驱动用晶体管;
写入控制晶体管,其设置在上述驱动用晶体管的控制端子和上述视频信号线之间,在通过上述行驱动电路使上述扫描信号线成为有效时,将上述驱动用晶体管的上述控制端子与上述视频信号线电连接;
发光控制晶体管,其设置在上述驱动用晶体管的一个导通端子与上述电源线之间,在通过上述行驱动电路使上述控制线成为有效时,将上述驱动用晶体管的上述一个导通端子与上述电源线电连接;和
电容器,其设置在上述驱动用晶体管的上述控制端子与上述驱动用晶体管的另一个导通端子之间,其中
着眼于将上述多个行分组成1个或多个行组时的各行组时,上述行驱动电路,在初始化期间和阈值检测期间,使与属于上述行组的行对应设置的所有扫描信号线和控制线统一地成为有效,在上述阈值检测期间后,在按每k帧期间使选择顺序相反的同时,有选择地依次使与属于上述行组的行对应设置的扫描信号线成为有效,使得用于使与要显示的图像对应的电荷蓄积于上述电容器的写入期间按每行设置,其中,上述初始化期间为帧期间开始后的规定期间,用于使上述电光元件初始化,上述阈值检测期间为上述初始化期间后的规定期间,用于对上述驱动用晶体管的阈值电压的偏差进行补偿,k为自然数。
本发明的第二方面的特征在于,在本发明的第一方面中,
上述k为1。
本发明的第三方面的特征在于,在本发明的第一方面中,
还具备对上述多个电源线进行驱动的电源控制电路,并且按每个上述行组还具备与上述多个电源线中的一组共同地连接的共用电源线,
着眼于各行组时,上述电源控制电路在上述初始化期间经与上述行组对应的共用电源线,对与该共用电源线连接的电源线施加用于使上述电光元件初始化的初始化电位。
本发明的第四方面的特征在于,在本发明的第三方面中,
上述多个行被分组为多个行组。
本发明的第五方面的特征在于,在本发明的第四方面中,
上述多个行被分组,使得属于同一行组的多个电源线互不相邻。
本发明的第六方面的特征在于,在本发明的第四方面中,
上述多个行被分组为3个以上的行组。
本发明的第七方面的特征在于,在本发明的第一方面中,
按每个上述行组还具备与上述多个控制线中的一组共同地连接的共用控制线,
着眼于各行组时,上述行驱动电路在属于上述行组的所有行的写入期间结束后,使与上述行组对应的共用控制线成为有效,使得属于上述行组的所有行的像素电路内的上述电光元件在相同定时发光。
本发明的第八方面的特征在于,在本发明的第七方面中,
上述多个行被分组为1个行组。
本发明的第九方面的特征在于,在本发明的第七方面中,
上述多个行被分组为多个行组。
本发明的第十方面的特征在于,在本发明的第七方面中,
还具备对上述多个电源线进行驱动的电源控制电路,并且按每个上述行组还具备与上述多个电源线中的一组共同地连接的共用电源线,
着眼于各行组时,上述电源控制电路在上述初始化期间经与上述行组对应的共用电源线,对与该共用电源线连接的电源线施加用于使上述电光元件初始化的初始化电位。
本发明的第十一方面的特征在于,在本发明的第十方面中,
上述多个行被分组为多个行组。
本发明的第十二方面的特征在于,在本发明的第十一方面中,
上述多个行被分组,使得属于同一行组的多个电源线互不相邻。
本发明的第十三方面的特征在于,在本发明的第十一方面中,
上述多个行被分组为3个以上的行组。
本发明的第十四方面的特征在于,在本发明的第一方面中,
着眼于各行组时,在上述阈值检测期间后,在属于上述行组的行的第一个写入期间开始前,上述行驱动电路使与属于上述行组的行对应设置的所有扫描信号线统一地成为有效,上述列驱动电路将用于使上述驱动用晶体管为反向偏置状态的反向偏置电位施加至上述多个视频信号线。
本发明的第十五方面的特征在于,其为有源矩阵型显示装置的驱动方法,该显示装置包括:以形成具有多个行和多个列的矩阵的方式配置的多个像素电路;与上述多个像素电路的列对应设置的多个视频信号线;与上述多个像素电路的行对应设置的多个扫描信号线和多个控制线;和用于对上述多个像素电路供给电源电位的多个电源线,
上述驱动方法包括:
对上述多个视频信号线进行驱动的列驱动步骤;和
有选择地或统一地对上述多个扫描信号线和上述多个控制线进行驱动的行驱动步骤,其中
上述像素电路包括:
基于来自上述电源线的电流进行发光的电光元件;
设置在流经上述电光元件的电流的路径上的驱动用晶体管;
写入控制晶体管,其设置在上述驱动用晶体管的控制端子和上述视频信号线之间,在上述扫描信号线在上述行驱动步骤中成为有效时,将上述驱动用晶体管的上述控制端子与上述视频信号线电连接;
发光控制晶体管,其设置在上述驱动用晶体管的一个导通端子与上述电源线之间,在上述控制线在上述行驱动步骤中成为有效时,将上述驱动用晶体管的上述一个导通端子与上述电源线电连接;和
电容器,其设置在上述驱动用晶体管的上述控制端子与上述驱动用晶体管的另一个导通端子之间,其中
着眼于将上述多个行分组成1个或多个行组时的各行组时,在上述行驱动步骤中,在初始化期间和阈值检测期间,使与属于上述行组的行对应设置的所有扫描信号线和控制线统一地成为有效,在上述阈值检测期间后,在按每k帧期间使选择顺序相反的同时,有选择地依次使与属于上述行组的行对应设置的扫描信号线成为有效,使得用于使与要显示的图像对应的电荷蓄积于上述电容器的写入期间按每行设置,其中,上述初始化期间为帧期间开始后的规定期间,用于使上述电光元件初始化,上述阈值检测期间为上述初始化期间后的规定期间,用于对上述驱动用晶体管的阈值电压的偏差进行补偿,k为自然数。
本发明的第十六方面的特征在于,在本发明的第十五方面中,
上述k为1。
本发明的第十七方面的特征在于,在本发明的第十五方面中,
着眼于各行组时,在上述阈值检测期间后,在属于上述行组的行的第一个写入期间开始前,在上述行驱动步骤中,使与属于上述行组的行对应设置的所有扫描信号线统一地成为有效,在上述列驱动步骤中,将用于使上述驱动用晶体管为反向偏置状态的反向偏置电位施加至上述多个视频信号线。
发明的效果
根据本发明的第一方面,着眼于各行组时,用于对像素电路内的电容器进行写入的扫描信号线的选择顺序(扫描顺序)按照规定帧期间相反。因此,从阈值检测结束时刻到写入开始时刻的期间(待机期间)的合计的长度在所有的行都是几乎相等的。在上述待机期间可能在驱动用晶体管、电光元件产生泄漏电流,但泄漏电流导致的电荷的迁移量在所有的行都几乎相等。其结果是,泄漏电流导致的亮度不均的发生得到抑制。另外,在各帧期间中,属于各行组的所有行的像素电路的初始化、阈值检测统一地进行,所以能够将初始化期间和阈值检测期间设定为足够长的期间。因此,即使通过驱动能力比较小的电路驱动电源线,也能够可靠地进行初始化动作,另外,能够可靠地进行阈值检测,所以能够提高对阈值电压的偏差的补偿(阈值补偿)的精度。进而,与在扫描信号线的选择期间中进行阈值检测的结构相比,能够充分确保写入期间。
根据本发明的第二方面,着眼于各行组时,用于对像素电路内的电容器进行写入的扫描顺序按每1帧期间相反。因此,能够有效地对在像素电路内的驱动用晶体管、电光元件产生的泄漏电流引起的亮度不均的发生进行抑制。
根据本发明的第三方面,按每行组设置共用电源线,经共用电源线从电源控制电路向电源线供给电源电位和初始化电位。因此,要设置在电源控制电路的输出缓冲器的数量比电源线的数量少,与对电源线分别进行驱动的结构相比,能够使电源控制电路的电路规模减小。另外,用电源线进行初始化电位的供给,所以不需要初始化电位供给用的信号线等,能够减少像素电路内的元件数。
根据本发明的第四方面,能够按每行组在优选的定时进行像素电路的初始化。
在以相邻的2个电源线属于同一行组的方式进行分组的情况下,在画面的上半部和下半部在电源线中流通的电流差别较大时,会在画面的中央产生亮度差,与此相对地,根据本发明的第五方面,能够使在多个共用电源线中流通的电流的量几乎相等,因此能够防止在画面的中央产生的亮度差。
根据本发明的第六方面,在属于某一个行组的行的像素电路进行初始化、阈值检测的期间中,在属于其它2个以上的行组的行的像素电路进行发光。因此,能够使发光期间变得比较长。
根据本发明的第七方面,按每行组设置共用控制线,经共用控制线使行驱动电路与各控制线电连接。因此,能够使要在用于驱动控制线的电路设置的插销(端子)的数量比控制线的数量少。另外,属于1个行组的所有行的像素电路,能够在相同定时发光。因此,从阈值检测结束时刻到发光开始时刻的期间的长度在属于各行组的所有行都是几乎相等的。由此,在像素电路内的驱动用晶体管产生的泄漏电流的大小,在属于各行组的所有行都几乎相等。其结果是,在驱动用晶体管产生的泄漏电流导致的亮度不均的发生得到抑制。
根据本发明的第八方面,能够有效地缩小用于驱动控制线的电路的规模。另外,所有行的电路能够在相同定时发光,所以能够有效地抑制在驱动用晶体管产生的泄漏电流导致的亮度不均的发生。
根据本发明的第九方面,能够抑制在驱动用晶体管产生的泄漏电流导致的亮度不均的发生、并且能够按每行组在优选的定时进行像素电路的初始化。
根据本发明的第十方面,在按每行组具备共用控制线的结构的显示装置中,能够得到与本发明的第三方面同样的效果。
根据本发明的第十一方面,在按每行组具备共用控制线的结构的显示装置中,能够得到与本发明的第四方面同样的效果。
根据本发明的第十二方面,在按每行组具备共用控制线的结构的显示装置中,能够得到与本发明的第五方面同样的效果。
根据本发明的第十三方面,在按每行组具备共用控制线的结构的显示装置中,能够得到与本发明的第六方面同样的效果。
根据本发明的第十四方面,在各像素电路,在从阈值检测的结束时刻到写入开始的时刻的期间,对驱动用晶体管的控制端子施加反向偏压。因此,作为驱动用晶体管的阈值特性的移位得到抑制。在此,在扫描信号线的选择顺序按每规定帧期间相反的同时,扫描信号线有选择地依次成为有效。因此,在驱动用晶体管的控制端子被施加反向偏压的累积时间,在所有行的像素电路都几乎相等。其结果是,不会产生逐行的偏差,驱动用晶体管的阈值特性的移位得到抑制。
根据本发明的第十五方面,能够在显示装置的驱动方法中实现与本发明的第一方面同样的效果。
根据本发明的第十六方面,能够在显示装置的驱动方法中实现与本发明的第二方面同样的效果。
根据本发明的第十七方面,能够在显示装置的驱动方法中实现与本发明的第十四方面同样的效果。
附图说明
图1是表示本发明的第一实施方式的显示装置的各行的像素电路的动作的图。
图2是表示上述第一实施方式的显示装置的整体结构的框图。
图3是表示上述第一实施方式的电源线的连接方式的图。
图4是表示上述第一实施方式的显示电路的结构的电路图。
图5是表示上述第一实施方式的像素电路的驱动方法的时序图(第一帧)。
图6是表示上述第一实施方式的像素电路的驱动方法的时序图(第二帧)。
图7是表示上述第一实施方式的第一变形例的电源线的连接方式的图。
图8是表示上述第一实施方式的第一变形例的各行像素电路的动作的图。
图9是表示上述第一实施方式的第二变形例的电源线的连接方式的图。
图10是表示上述第一实施方式的第二变形例的各行像素电路的动作的图。
图11是表示上述第一实施方式的第三变形例的电源线的连接方式的图。
图12是表示上述第一实施方式的第三变形例的各行像素电路的动作的图。
图13是表示本发明的第二实施方式的显示装置的整体结构的框图。
图14是表示上述第二实施方式的电源线和控制线的连接方式的图。
图15是表示上述第二实施方式的像素电路的驱动方法的时序图(第一帧)。
图16是表示上述第二实施方式的像素电路的驱动方法的时序图(第二帧)。
图17是表示上述第二实施方式的各行像素电路的动作的图。
图18是表示上述第二实施方式的第一变形例的电源线和控制线的连接方式的图。
图19是表示上述第二实施方式的第一变形例的各行像素电路的动作的图。
图20是表示上述第二实施方式的第二变形例的电源线和控制线的连接方式的图。
图21是表示上述第二实施方式的第二变形例的各行像素电路的动作的图。
图22是表示上述第二实施方式的第三变形例的电源线和控制线的连接方式的图。
图23是表示上述第二实施方式的第三变形例的各行像素电路的动作的图。
图24是表示本发明的第三实施方式的像素电路的驱动方法的时序图(第一帧)。
图25是表示上述第三实施方式的像素电路的驱动方法的时序图(第二帧)。
图26是表示上述第三实施方式的各行像素电路的动作的图。
图27是表示上述第三实施方式的变形例的各行像素电路的动作的图。
图28是现有的显示装置中所含的像素电路的电路图。
图29是现有的另一个显示装置中所含的像素电路的电路图。
具体实施方式
以下,参照附图,对本发明的实施方式进行说明。
<1.第一实施方式>
<1.1整体结构>
图2是表示本发明的第一实施方式的显示装置的整体结构的框图。图2所示的显示装置100是具备显示控制电路1、栅极驱动电路2、源极驱动电路3、电源控制电路4和(m×n)个像素电路10的有机EL显示器。以下,令m和n为2以上的整数,i为1以上n以下的整数,j为1以上m以下的整数,此外,在本实施方式中,通过栅极驱动电路2实现行驱动电路,通过源极驱动电路3实现列驱动电路。
在显示装置100中设置有相互平行的n个扫描信号线Gi和与其正交的相互平行的m个数据线Sj。(m×n)个像素电路10对应于扫描信号线Gi和数据线Sj的各交叉点矩阵状地配置。另外,与扫描信号线Gi平行地设置有n个控制线Ei和n个电源线VPi。进而,设置有作为电流供给用主干配线的共用电源线9,该电流供给用主干配线用于将电源控制电路4和电源线VPi连接。扫描信号线Gi和控制线Ei与栅极驱动电路2连接,数据线Sj与源极驱动电路3连接。电源线VPi经共用电源线9与电源控制电路4连接。通过未图示的共用电极将共用电位Vcom供给至像素电路10。此外,在此电源线VPi的一端与共用电源线9连接,但也可以为电源线VPi的两端(或3个以上的连接点)与共用电源线9连接。
显示控制电路1将各种控制信号输出至栅极驱动电路2、源极驱动电路3和电源控制电路4。更详细而言,显示控制电路1向栅极驱动电路2输出定时信号OE、启动脉冲YI和时钟YCK,向源极驱动电路3输出启动脉冲SP、时钟CLK、显示数据DA和锁存脉冲LP,向电源控制电路4输出控制信号CS。
栅极驱动电路2包含移位寄存器电路、逻辑运算电路和缓冲器。移位寄存器电路与时钟YCK同步地依次输送启动脉冲YI。逻辑运算电路在从移位寄存器电路的各级输出的脉冲和定时信号OE之间进行逻辑运算。逻辑运算电路的输出,经缓冲器施加至对应的扫描信号线Gi和控制线Ei。1个扫描信号线Gi与m个像素电路10连接。扫描信号线Gi每次将m个像素电路10统一选择。上述定时信号OE,根据逻辑运算电路的结构而由多个信号构成。此外,本实施方式中,栅极驱动电路2包含作为对扫描信号线Gi进行驱动的扫描信号线驱动电路发挥作用的部分,和作为对控制线Ei进行驱动的控制线驱动电路发挥作用的部分。
源极驱动电路3包含m比特的移位寄存器5、寄存器6、锁存电路7和m个D/A转换器8。移位寄存器5具有串联连接的m个寄存器,与时钟CLK同步传送供给至第一级寄存器的启动脉冲SP、从各级寄存器输出定时脉冲DLP。与定时脉冲DLP的输出定时相应地对寄存器6供给显示数据DA。寄存器6根据定时脉冲DLP存储显示数据DA。当在寄存器6存储1行的显示数据DA时,显示控制电路1对锁存电路7输出锁存脉冲LP。锁存电路7接受到锁存脉冲LP时,对存储于寄存器6的显示数据进行保持。D/A转换器8对应于数据线Sj设置。D/A转换器8将由锁存电路7保持的显示数据转换为模拟电压,将得到的模拟电压施加至数据线Sj。
电源控制电路4与p个共用电源线9对应地具有p个输出端子。电源控制电路4,基于控制信号CS,向共用电源线9切换施加电源电位和初始化电位。在p=1时,所有的电源线VPi与1个共用电源线9连接。此时,电源控制电路4在规定的定时对1个共用电源线9施加初始化电位。在p≥2时,电源线VPi分类为p个组,各组所含的电源线与同一个共用电源线9连接。此时,电源控制电路4,在相互不同的定时向p个共用电源线9施加初始化电位。以下,以电源电位为高电平电位、初始化电位为低电平电位为前提进行说明。
此外,在此首先以p=1的情况为例进行说明,对于p≥2的情况,作为变形例在后面叙述(p=2时:第一变形例和第二变形例、p=3时:第三变形例)。图3是表示本实施方式的电源线VPi的连接方式的图。如图3所示,为了将电源控制电路4a和电源线VPi连接,在显示装置100设置有1个共用电源线111。共用电源线111的一端与电源控制电路4a具有的1个输出端子连接,所有的电源线VPi与共用电源线111连接。即,在本实施方式中,通过第1行~第n行构成1个行组。此外,以该共用电源线111为电流供给用主干配线为前提进行说明,但只要是能够将所有的电源线VPi与电源控制电路4a共同地连接的配线即可,也可以不是主干配线。另外,共用电源线的数量、共用电源线和电源线VPi的连接位置,能够适用公知的各种结构。
<1.2像素电路的结构>
图4是表示像素电路10的结构的电路图。如图4所示,像素电路10包含TFT11~13、电容器15和有机EL元件16。TFT11~13均为N沟道型晶体管。TFT11作为写入控制晶体管起作用。TFT12作为驱动用晶体管起作用。TFT13作为发光控制晶体管起作用。有机EL元件16作为电光元件起作用。
此外,在本说明书中,电光元件是指有机EL元件,以及FED(FieldEmission Display,场发射显示器)、LED、电荷驱动元件、液晶、E墨水(Electronic Ink,电子墨水)等光学特性因施加电而变化的所有元件。另外,以下作为电光元件以有机EL元件为例,但只要是能够通过电流量来控制发光量的发光元件即可,能够进行同样的说明。
如图4所示,像素电路10与扫描信号线Gi、控制线Ei、数据线Sj、电源线VPi和具有共用电位Vcom的电极连接。TFT11的一个导通端子与数据线Sj连接,另一个导通端子与TFT12的栅极端子连接。TFT13的漏极端子与电源线VPi连接,TFT13的源极端子与TFT12的漏极端子连接。TFT12的源极端子与有机EL元件16的阳极端子连接。有机EL元件16的阴极端子被施加共用电位Vcom。电容器15设置于TFT12的栅极端子与源极端子之间。TFT11的栅极端子与扫描信号线Gi连接,TFT13的栅极端子与控制线Ei连接。
<1.3驱动方法>
图5和图6为表示本实施方式的像素电路10的驱动方法的时序图。此外,图5为连续的2帧期间中的前帧(设为“第一帧”)的时序图,图6为该2帧期间中的后帧(设为“第二帧”)的时序图。在图5和图6中,VGi表示第i行的像素电路10中所含的TFT12的栅极电位,VSi表示该TFT12的源极电位(有机EL元件16的阳极电位)。像素电路10在1帧期间进行1次初始化、阈值检测(TFT12的阈值检测)、写入、发光,在发光期间以外的期间熄灭。此外,发光(和熄灭)的是有机EL元件16,像素电路10包含该有机EL元件16,所以下面以“像素电路10发光”、“像素电路10熄灭”来表现。另外,帧期间是指用于表示1个图像的单位期间,也可以包含黑插入期间等,能够设定为各种长度。
参照图5,对第一帧的第一行的像素电路10的动作进行说明。在时刻t11之前,扫描信号线G1和控制线E1的电位为低电平,电源线VP1的电位为高电平。在时刻t11,扫描信号线G1和控制线E1的电位变化为高电平(成为有效)。由此,TFT11和TFT13成为导通状态。另外,在时刻t11,电源线VP1的电位变化为低电平。此外,下面,将电源线VPi的低电平电位称为VP_L。电位VP_L使用充分低的电位,具体而言,使用比紧临时刻t11之前的TFT12的栅极电位低的电位。另外,在时刻t11,数据线Sj被施加基准电位Vref,如上所述TFT11成为导通状态,因此基准电位Vref被施加至TFT12的栅极。该基准电位Vref设定为比较高的电平,TFT12成为导通状态。如上所述,TFT13也成为导通状态,因此TFT12的源极电位VS1与VP_L几乎相等。
在时刻t12,电源线VP1的电位变化至高电平。此时数据线Sj被施加基准电位Vref。该基准电位Vref是这样被确定的,即,使得上述时刻t11后TFT12立即成为导通状态,并且在时刻t12以后,对有机EL元件16施加的电压不超过发光阈值电压。因此,在时刻t12以后,TFT12维持导通状态,但在有机EL元件16不流通电流。因而,电流从电源线VP1经TFT13和TFT12流入TFT12的源极端子,TFT12的源极电位VS1上升。TFT12的源极电位VS1上升,直至栅极-源极间电压Vgs与阈值电压Vth相等,到达(Vref-Vth)。
在时刻t13,扫描信号线G1的电位变化至低电平。由此,TFT11成为断开状态。另外,控制线E1的电位也变化为低电平,所以时刻t13以后,TFT13为断开状态。因此,TFT12的源极电位VS1,几乎维持在(Vref-Vth)。
在时刻t14,扫描信号线G1的电位变化为高电平,数据线Sj的电位成为与显示数据对应的电平。此外,以下,将此时的数据线Sj的电位称为数据电位Vdai。在时刻t14以后,TFT11为导通状态,TFT12的栅极电位VG1从Vref变化至Vda1。时刻t14以后的TFT12的栅极-源极间电压Vgs,通过下述公式(1)得到。
Vgs={COLED/(COLED+Cst)}
×(Vda1-Vref)+Vth…(1)
其中,在上述公式(1)中,COLED为有机EL元件16的电容值,Cst为电容器15的电容值。
有机EL元件16的电容值为足够大,COLED》Cst成立。因此,能够将上述公式(1)变形(近似)为下述公式(2)。
Vgs=Vda1-Vref+Vth…(2)
这样,TFT12的栅极电位VG1从Vref变化至Vda1时,TFT12的源极电位VS1几乎不变化,TFT12的栅极-源极电压Vgs几乎成为(Vda1-Vref+Vth)。
在时刻t15,扫描信号线G1的电位变化至低电平。在时刻t15以后,TFT11成为断开状态。因此,TFT12的栅极-源极间电压Vgs,即使数据线Sj的电位变化,也几乎维持(Vda1-Vref+Vth)。
在时刻t16,控制线E1的电位变化为高电平。在时刻t16以后,TFT13成为导通状态,TFT12的漏极端子经TFT13与电源线VP1连接。此时,电源线VP1的电位为高电平,所以电流从电源线VP1经TFT13和TFT12流至TFT12的源极端子,TFT12的源极电位VS1上升。此时,TFT12的栅极端子为浮置状态。因此,TFT12的源极电位VS1上升时,TFT12的栅极电位VG1也上升。此时,TFT12的栅极-源极间电压Vgs几乎保持固定。
施加至电源线VP1的高电平电位是这样被确定的,即,使得在发光期间(时刻t16~t17)以TFT12在饱和区域动作。因此,发光期间中在TFT12流通的电流I,如果忽略沟道长度调制效果,则能够由下述公式(3)得到。
I=1/2·W/L·μ·Cox(Vgs-Vth)2...(3)
其中,在上述公式(3)中,W为栅极宽度,L为栅极长度,μ为载体迁移率,Cox为栅极氧化膜电容。
而且,基于上述公式(2)和上述公式(3),导出下述公式(4)。
I=1/2·W/L·μ·Cox(Vda1-Vref)2...(4)
上述公式(4)所示的电流I,根据数据电位Vda1进行变化,但不依赖于TFT12的阈值电压Vth。因而,即使阈值电压Vth存在偏差时,或阈值电压Vth随时间变化时,也能够使有机EL元件16流通对应于数据电位Vda1的电流,能够使有机EL元件16以所期望的亮度发光。
在时刻t17,控制线E1的电位变化为低电平。在时刻t17以后,TFT13成为断开状态。因此,在有机EL元件16不流通电流,像素电路10熄灭。
如上所述,第一行像素电路10,在从时刻t11至时刻t12的期间进行初始化,在从时刻t12至时刻t13的期间进行阈值检测,在从时刻t14至时刻t15的期间进行写入,在从时刻t16至时刻t17的期间发光,在时刻t16至时刻t17的期间以外的期间熄灭。
第二行像素电路10,与第一行像素电路10同样地在从时刻t11至时刻t12的期间进行初始化,在从时刻t12至时刻t13的期间进行阈值检测,与第一行像素电路10相比延迟规定时间Ta地进行写入和发光。一般而言,第i行像素电路10,在与其它行的像素电路10相同的期间进行初始化和阈值检测,与第(i-1)行像素电路10相比延迟时间Ta地进行写入和发光。这样,在第一帧,能够以升序实施按每行进行的像素电路10的写入和发光。
接着,对第二帧的像素电路10的动作进行说明。从图6可知,在第二帧,也首先在所有行的像素电路10进行初始化和阈值检测。其后,以与第一帧相反的顺序(降序)进行写入和发光。即,所有行的像素电路10,在从时刻t21至时刻t22的期间进行初始化,在从时刻t22至时刻t23的期间进行阈值检测。其后,从第n行至第一行的像素电路10,以降序每次延迟规定时间Ta地进行写入和发光。一般而言,第i行的像素电路10,在与其它行的像素电路10相同的期间进行初始化和阈值检测,与第(i+1)行的像素电路10相比延迟时间Ta地进行写入和发光。这样,在第二帧,能够以降序实施按照行进行的像素电路10的写入和发光。
如上所述,在本实施方式中,在所有帧,首先在所有行的像素电路10进行初始化和阈值检测。其后,以扫描顺序按每帧相反的方式,逐行进行像素电路10的写入和发光。
图1是表示本实施方式的各行的像素电路10的动作的图。电源控制电路4a,不管是在第一帧还是在第二帧,在1帧期间的前部对共用电源线111施加规定时间的低电平电位(初始化电位)。因此,所有行的像素电路10,都在1帧期间的前部进行初始化。接着,不管是在第一帧期间还是在第二帧期间,在紧随初始化后所有行的像素电路10进行阈值检测。接着,在第一帧,第一行像素电路10被选择,第一行像素电路10进行写入。接着,第二行像素电路10被选择,第二行像素电路10进行写入。以下,同样地,第三行~第n行的像素电路10按行依次被选择,被选择的像素电路10进行写入。另一方面,在第二帧,阈值检测后,第n行像素电路10被选择,第n行像素电路10进行写入。接着第(n-1)行像素电路10被选择,第(n-1)行像素电路10进行写入。以下,同样地,第(n-2)行~第1行像素电路10逐行按与第一帧相反的顺序被选择,被选择的像素电路10进行写入。
各行的像素电路10,在从阈值检测到紧临写入前的期间熄灭。但是,各行的像素电路10发光时间必须相同。另外,在第一帧第n行像素电路10的发光,需要到该帧期间的最后才结束。而且,在第二帧第一行像素电路10的发光,需要到该帧期间的最后才结束。所以,各行的像素电路10,在写入后进行固定时间T1的发光,此外的期间熄灭。
在一般的显示装置中,对(所有行的)像素电路10的写入,花费1帧期间进行。与此相对,在本实施方式中,如图1所示,(为了确保约1/2帧的发光期间)对像素电路10的写入花费约1/2帧期间进行。因此,像素电路10的扫描速度大约成为通常的2倍。此外,在该例子中,像素电路10的发光期间的长度T1为约1/2帧期间,但也可以使像素电路10的扫描速度保持为大约通常的2倍,而使发光期间的长度比1/2帧期间短。或者,也可以使像素电路10的扫描速度比通常的大约2倍更快,使发光期间的长度比1/2帧期间长。
<1.4效果>
本实施方式的显示装置包括:呈矩阵状配置的多个像素电路10、与像素电路10的行对应设置的多个扫描信号线Gi和多个控制线Ei、与像素电路10的列对应设置的多个数据线Sj、用于向像素电路10供给电源电位的多个电源线VPi、与n个电源线VPi连接的共用电源线9(111)、对扫描信号线Gi和控制线Ei进行驱动的栅极驱动电路2、对数据线Sj进行驱动的源极驱动电路3和对电源线VPi进行驱动的电源控制电路4(4a)。像素电路10包括:有机EL元件16(电光元件)、在有机EL元件16中流通的电流的路径上设置的TFT12(驱动用晶体管)、设置在TFT12的栅极端子与数据线Sj之间的TFT11(写入控制晶体管)、设置在TFT12的漏极端子与电源线VPi之间的TFT13(发光控制晶体管)、设置在TFT12的源极端子和栅极端子之间的电容器15。根据本实施方式,在以上的结构中,在所有帧,在所有行的像素电路10进行初始化和阈值检测后,像素电路10逐行依次被选择。被选择的像素电路10,进行向设置在作为驱动用晶体管起作用的TFT12的源极端子和栅极端子之间的电容器15的写入,和基于该写入的发光。但是,如上所述,在阈值检测时使对有机EL元件16施加的电压不超过发光阈值电压,阈值检测后到写入开始前的期间,使TFT12的栅极-源极间电压Vgs维持为与阈值电压Vth相等的状态。因此,如图5和图6所示,在从阈值检测结束时刻到写入开始时刻的期间(以下称为“待机期间”。),TFT12的源极电位VSi即有机EL元件16的阳极电位在理想状态下能够被维持。但是,TFT12、有机EL元件16的泄漏电流引起的电荷的迁移并不一定为零。因此,根据待机期间的长度,进行写入时的有机EL元件16的阳极电位有时逐行不同。例如,有机EL元件16的泄漏电流引起的、在待机期间短的行阳极电位相对高、在待机期间长的行阳极电位相对低的情况是能够被考虑到的。这样的情况发生时,即使进行基于固定的亮度值的数据信号的写入,根据扫描顺序(逐行的像素电路10的选择顺序)的不同而实际上在画面上出现的亮度不同。其结果是发生亮度不均。对于这点,根据本实施方式,使扫描顺序按每1帧相反。因此,以2帧期间为1单位期间时,1单位期间中的待机期间的合计的长度在所有行都是相等的。由此,TFT12、有机EL元件16的泄漏电流引起的电荷的迁移量,在所有行都相等。其结果是,进行写入时的有机EL元件16的阳极电位的变动量,在所有像素电路10都几乎相等,亮度不均的发生得到抑制。
另外,在各帧期间的前部,所有行的像素电路10的初始化统一进行,所以能够将初始化期间设定为适当的期间、典型的为比选择期间长的期间。因此,即使在电源控制电路4所含的输出缓冲器的电流能力小的情况下,也能够充分地驱动。而且,电源控制电路4对与所有电源线VPi电连接的1个共用电源线9进行驱动。因而,与对电源线VPi分别进行驱动的结构相比,能够大幅度减少要设置在电源控制电路4的输出缓冲器,减小电源控制电路4的电路规模。另外,由于用电源线VPi进行初始化电位的供给,所以不需要初始化电位供给用的信号线等,能够减少像素电路10内的元件数。而且,能够使电源的驱动次数为1帧1次,所以与以例如与像素电路10的行数相当的次数进行驱动的情况相比,能够减少耗电。另外,通过使共用电源线9为1个(或较少的数量),能够减小电源供给用的配线区域的面积。
而且,在所有行的像素电路10统一进行阈值检测,所以能够将阈值检测期间设定为适当的期间、典型的为比选择期间长的期间。因此,能够可靠地进行阈值检测,能够提高阈值补偿的精度。另外,与在选择期间中进行阈值检测的结构相比,能够充分确保像素数据的写入期间。因此,例如在三维图像显示装置(3D电视)等这样的写入期间短的结构、即以高速进行驱动的结构中,也能够容易地适用本发明。
另外,如上所述,各行的像素电路10,在写入后进行固定时间T1的发光,此外的期间熄灭。由此,所有行的像素电路10的发光期间的长度相等,亮度的偏差得到抑制。而且,像素电路10在发光期间以外的期间熄灭,因此与进行黑插入的情况同样地,能够提高动态图像性能。
进而,像素电路10所含的所有的晶体管为N沟道型。通过这样以相同导电型构成像素电路10所含的晶体管,能够减少显示装置的成本。
此外,在本实施方式中为扫描顺序按每1帧相反的结构,但是本发明不限定于此,也可以是扫描顺序按每2帧相反、按每3帧相反等按每多帧相反的结构。这在后面叙述的变形例、其它实施方式中也是同样的。
<1.5变形例>
<1.5.1第一变形例>
图7是表示上述第一实施方式的第一变形例的电源线VPi的连接方式的图。在本变形例中,为了将电源控制电路4b与电源线VPi连接,在显示装置100设置有2个共用电源线121、122。共用电源线121、122的一端与电源控制电路4b具有的2个输出端子分别连接。电源线VP1~VP(n/2)与共用电源线121连接,电源线VP(n/2+1)~VPn与共用电源线122连接。即,在本变形例中,通过第1行~第(n/2)行构成1个行组,通过第(n/2+1)行~第n行构成另一个行组。
图8是表示本变形例的各行的像素电路10的动作的图。电源控制电路4b,不管是在第一帧还是在第二帧,在1帧期间的前部对共用电源线121施加规定时间的低电平电位,经过1/2帧期间后对共用电源线122施加规定时间的低电平电位。因此,第1行~第(n/2)行的像素电路10在1帧期间的前部进行初始化,第(n/2+1)行~第n行的像素电路10延迟1/2帧期间而进行初始化。
不管在第一帧还是在第二帧,进行第一次初始化后第1行~第(n/2)行的所有的像素电路10同时被选择,进行第二次初始化后第(n/2+1)行~第n行的所有的像素电路10同时被选择。被选择的像素电路10进行阈值检测。
在第一帧,进行第一次阈值检测后第1行~第(n/2)行的像素电路10以升序被选择,进行第二次阈值检测后第(n/2+1)行~第n行的像素电路10以升序被选择。被选择的像素电路10进行写入。各行的像素电路10,在写入后进行固定时间T2的发光,此外的期间熄灭。在第二帧,进行第一次阈值检测后第1行~第(n/2)行的像素电路10以降序被选择,进行第二次阈值检测后第(n/2+1)行~第n行的像素电路10以降序被选择。被选择的像素电路10进行写入。各行的像素电路10,在写入后发光固定时间T2,此外的期间熄灭。如图8所示的例子中,像素电路10的扫描速度与通常情况相同,像素电路10的发光期间的长度T2为约1/2帧期间。
此外,着眼于由第(n/2+1)行~第n行构成的行组时,也能够认为是“在时刻t01使某一帧期间开始,在时刻t02使该帧期间结束”。第二变形例以下也能够同样认为。
根据本变形例,要设置在电源控制电路4(4b)的输出缓冲器的数量比电源线VPi的数量少,与对电源线VPi分别进行驱动的结构相比,能够使电源控制电路4(4b)的电路规模减小。另外,通过在相互不同的定时对共用电源线121和共用电源线122施加初始化电位,能够与像素电路10的选择期间相应地在优选的定时进行像素电路10的初始化。
<1.5.2第二变形例>
图9是表示上述第一实施方式的第二变形例的电源线VPi的连接方式的图。在本变形例中,为了将电源控制电路4c与电源线VPi连接,在显示装置100设置有2个共用电源线131、132。共用电源线131、132的一端与电源控制电路4c具有的2个输出端子分别连接。第奇数行的电源线VP1、VP3、……、VP(n-1)与共用电源线131连接,第偶数行的电源线VP2、VP4、……、VPn与共用电源线132连接(在此令n为偶数)。即,在本变形例中,通过第奇数行构成1个行组,通过第偶数行构成另一个行组。
图10是表示本变形例的各行的像素电路10的动作的图。电源控制电路4c,不管是在第一帧还是在第二帧,在1帧期间的前部对共用电源线131施加规定时间的低电平电位,经过1/2帧期间后对共用电源线132施加规定时间的低电平电位。因此,第奇数行的像素电路10在1帧期间的前部进行初始化,第偶数行的像素电路10延迟1/2帧期间而进行初始化。
不管在第一帧还是在第二帧,进行第一次初始化后第奇数行的所有的像素电路10同时被选择,进行第二次初始化后第偶数行的所有的像素电路10同时被选择。被选择的像素电路10进行阈值检测。
在第一帧,进行第一次阈值检测后第奇数行的像素电路10以升序被选择,进行第二次阈值检测后第偶数行的像素电路10以升序被选择。被选择的像素电路10进行写入。各行的像素电路10,在写入后进行固定时间T3的发光,此外的期间熄灭。在第二帧,进行第一次阈值检测后第奇数行的像素电路10以降序被选择,进行第二次阈值检测后第偶数行的像素电路10以降序被选择。被选择的像素电路10进行写入。各行的像素电路10,在写入后进行固定时间T3的发光,此外的期间熄灭。如图10所示的例子中,像素电路10的扫描速度与通常情况相同,像素电路10的发光期间的长度T3为约1/2帧期间。
根据上述的第一变形例,能够根据显示画面内的顺序对像素电路10进行写入。但是,亮度在画面的上半部与下半部区别较大时等,共用电源线121、122(参照图7)中流通的电流的量在画面的上半部与下半部区别较大的情况下,有时在画面中央产生亮度差。对于这点,根据第二变形例,共用电源线131、132中流通的电流的量在多数情况下都几乎相同,所以能够防止在画面中央产生的亮度差。
<1.5.3第三变形例>
图11是表示上述第一实施方式的第三变形例的电源线VPi的连接方式的图。在本变形例中,为了将电源控制电路4d与电源线VPi连接,在显示装置100设置有3个共用电源线141~143。共用电源线141~143的一端与电源控制电路4d具有的3个输出端子分别连接。电源线VP1~VP(n/3)与共用电源线141连接,电源线VP(n/3+1)~VP(2n/3)与共用电源线142连接,电源线VP(2n/3+1)~VPn与共用电源线143连接。即,在本变形例中,通过第1行~第(n/3)行构成第一行组,通过第(n/3+1)行~第(2n/3)行构成第二行组,通过第(2n/3+1)行~第n行构成第三行组。
图12是表示本变形例的各行的像素电路10的动作的图。电源控制电路4d,不管是在第一帧还是在第二帧,在1帧期间的前部对共用电源线141施加规定时间的低电平电位,经过1/3帧期间后对共用电源线142施加规定时间的低电平电位,进而在经过1/3帧期间后对共用电源线143施加规定时间的低电平电位。因此,第1行~第(n/3)行的像素电路10在1帧期间的前部进行初始化,第(n/3+1)行~第(2n/3)行的像素电路10延迟1/3帧期间进行初始化,第(2n/3+1)行~第n行的像素电路10进一步延迟1/3帧期间进行初始化。
不管在第一帧还是在第二帧,进行第一次初始化后第1行~第(n/3)行的所有像素电路10同时被选择,进行第二次初始化后第(n/3+1)行~第(2n/3)行的所有像素电路10同时被选择,进行第三次初始化后第(2n/3+1)~n行的所有像素电路10同时被选择。被选择的像素电路10进行阈值检测。
在第一帧,进行第一次阈值检测后第1行~第(n/3)行的像素电路10以升序被选择,进行第二次阈值检测后第(n/3+1)行~第(2n/3)行的像素电路10以升序被选择,进行第三次阈值检测后第(2n/3+1)~n行的像素电路10以升序被选择。被选择的像素电路10进行写入。各行的像素电路10,在写入后进行固定时间T4的发光,此外的期间熄灭。在第二帧,进行第一次阈值检测后第1行~第(n/3)行的像素电路10以降序被选择,进行第二次阈值检测后第(n/3+1)行~第(2n/3)行的像素电路10以降序被选择,进行第三次阈值检测后第(2n/3+1)~n行的像素电路10以降序被选择。被选择的像素电路10进行写入。各行的像素电路10,在写入后进行固定时间T4的发光,此外的期间熄灭。如图12所示的例子中,像素电路10的扫描速度与通常情况相同,像素电路10的发光期间的长度T4为约2/3帧期间。
根据本变形例,在属于某一个行组的行的像素电路10进行初始化、阈值检测的期间中,属于其它的2个行组的行的像素电路10发光。这样,各像素电路10的发光期间的长度约为2/3期间。即,与通常设置有1根或2根共用电源线的结构相比,能够延长发光时间。
<1.5.4其它变形例>
共用电源线9的数量p可以为4以上。p≥4时,电源线VPi的连接方式和各行的像素电路10的动作,与上述相同。另外,在p≥3时,既可以将相邻配置的(n/p)个电源线与同一个共用电源线连接,也可以将每隔(p-1)个的(n/p)个电源线与同一个共用电源线连接。例如,在p=3时,也可以将电源线VPi每隔2根地进行选择,将电源线VP1、VP4、……与第一共用电源线连接,将电源线VP2、VP5、……与第二共用电源线连接,将电源线VP3、VP6、……与第三共用电源线连接。另外,在p=1时,可以取代与像素电路10的行对应地设置的n个电源线VPi,与像素电路10的列对应地设置m个电源线。
这样共用电极线9的数量p、像素电路10的扫描速度、像素电路10的发光期间的长度,为权衡(trade-off)的关系。例如,如果共用电源线9的数量p增加,则能够使像素电路10的扫描速度变慢,或者使像素电路10的发光期间变长。但是,在此情况下,要设置于电源控制电路4的输出缓冲器的数量增加,电源控制电路4的电路规模变大。于是,考虑显示装置的规格、成本等来决定这些参数即可。
<2.第二实施方式>
<2.1结构>
图13是表示本发明的第二实施方式的显示装置的整体结构的框图。图13所示的显示装置200中,除了上述第一实施方式(参照图2)的构成要素,还具备控制线驱动电路20和用于连接该控制线驱动电路20和控制线Ei的共用控制线21。在本实施方式中,扫描信号线Gi与栅极驱动电路2连接,控制线Ei经共用控制线21与控制线驱动电路20连接。通过栅极驱动电路2和控制线驱动电路20实现行驱动电路。此外,与栅极驱动电路2分开设置控制线驱动电路20的理由在于,在本实施方式中如后面叙述的那样使控制线Ei按照每多根被驱动,在此栅极驱动电路2是作为逐行依次输出成为有效的信号的电路进行说明的。因而,也可以例如栅极驱动电路2和控制线驱动电路20作为1个IC芯片构成。像素电路10与上述第一实施方式同样地,为图4所示的结构。
控制线驱动电路20,与q个共用控制线21对应地具有q个输出端子。控制线驱动电路20,基于控制信号TS,对共用控制线21切换施加高电平的电位和低电平的电位。在q=1时,所有的控制线Ei与1个共用控制线21连接。在q≥2时,控制线Ei分类为q个组,各组所含的控制线与同一个共用控制线21连接。电源线VPi和共用电源线9与上述第一实施方式相同。但是,在本实施方式中,p=q,即共用电源线9的数量与共用控制线21的数量相等。
此外,在此首先以q=1的情况为例进行说明,对于q≥2的情况,作为变形例在后面叙述(q=2时:第一变形例和第二变形例、q=3时:第三变形例)。图14是表示本实施方式的电源线VPi和控制线Ei的连接方式的图。如图14所示,为了将电源控制电路4a和电源线VPi连接,在显示装置200设置有1个共用电源线111,为了连接控制线驱动电路20a和控制线Ei而设置有1个共用控制线211。共用电源线111的一端与电源控制电路4a具有的1个输出端子连接,所有的电源线VPi与共用电源线111连接。共用控制线211的一端与控制线驱动电路20a具有的1个输出端子连接,所有的控制线Ei与共用控制线211连接。
<2.2驱动方法>
图15和图16为表示本实施方式的像素电路10的驱动方法的时序图。此外,图15是连续的2帧期间中第一帧的时序图,图16是该2帧期间中第二帧的时序图。在上述第一实施方式中,从写入结束时刻起到发光开始时刻的期间的长度在所有的行都相等(参照图5和图6),但是在本实施方式中,在1帧期间内写入开始时刻相对越早的行,其从写入结束时刻起到发光开始时刻的期间越长。由此,所有的行的像素电路10,在相同的定时开始发光,在相同的定时结束发光。此外,在本实施方式中,按每行进行的像素电路10的写入,在第一帧以升序进行,在第二帧以降序进行。
图17是表示本实施方式的各行的像素电路10的动作的图。与上述第一实施方式同样地,像素电路10在1帧期间进行一次初始化、阈值检测(TFT12的阈值检测)、写入、发光,在发光期间以外的期间熄灭。但是,与上述第一实施方式不同地,各行的像素电路10从写入结束时刻起熄灭按每行不同的规定的期间后,所有行的像素电路10同时地(统一地)进行固定时间T5的发光,在1帧期间的最后(换言之在紧临下一帧的初始化之前)同时熄灭。
<2.3效果>
根据本实施方式,n个控制线Ei经1个共用控制线21与控制线驱动电路20连接。因此,与上述第一实施方式相比,能够使要设置在控制线驱动用的电路(上述第一实施方式中的栅极驱动电路2、本实施方式中的控制线驱动电路20)的插销(端子)的数量大幅度减少。另外,与上述第一实施方式相比,能够大幅度缩小控制线驱动用的电路的规模。
但是,在各行,在扫描信号线Gi的电位和控制线Ei的电位为低电平的期间,即使数据线Sj的电位发生变化,理想情况下TFT12的栅极-源极间电压Vgs也不会变化。但是,在TFT12存在微弱的泄漏电流,因此栅极-源极间电压Vgs实际上一点一点变低。因此,如上述第一实施方式那样,在从阈值检测结束时刻起到发光开始时刻的期间的长度按每行不同的情况下,能够想到TFT12的泄漏电流的大小按每行不同,从而发生亮度不均。对于这点,根据本实施方式,从阈值检测结束时刻起到发光开始时刻的期间的长度在所有行都相等,所以TFT12的泄漏电流的大小在所有像素电路10都相等。由此,在TFT12生成的泄漏电流引起的亮度不均的产生得到抑制。
<2.4变形例>
<2.4.1第一变形例>
图18是表示上述第二实施方式的第一变形例的电源线VPi和控制线Ei的连接方式的图。在本实施例中,为了将电源控制电路4b和电源线VPi连接,在显示装置200设置有2个共用电源线121、122,为了连接控制线驱动电路20b和控制线Ei而设置有2个共用控制线221、222。共用电源线121、122的一端与电源控制电路4b具有的2个输出端子分别连接。电源线VP1~VP(n/2)与共用电源线121连接,电源线VP(n/2+1)~VPn与共用电源线122连接。共用控制线221、222的一端与控制线驱动电路20b具有的2个输出端子分别连接。控制线E1~E(n/2)与共用控制线221连接,控制线E(n/2+1)~En与共用控制线222连接。
图19是表示本变形例的各行的像素电路10的动作的图。不管是在第一帧还是在第二帧,第1行~第(n/2)行的像素电路10在1帧期间的前部进行初始化、阈值检测,第(n/2+1)行~第n行的像素电路10延迟1/2帧期间而进行初始化、阈值检测。不管是对于第1~(n/2)行的像素电路10,还是对于第(n/2+1)~n行的像素电路10,按每行进行的像素电路10的写入都在第一帧以升序进行,在第二帧以降序进行。
在本变形例中,如图19所示,不管是在第一帧还是在第二帧,第1行~第(n/2)行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。由此,第(n/2+1)行~第n行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。发光期间的长度T6,在所有行的像素电路10相等。此外,在图19所示的例子中,像素电路10的扫描速度与通常情况相同,像素电路10的发光期间的长度T6为约1/2帧期间。
根据本变形例,与对电源线VPi、控制线Ei分别进行驱动的结构相比,能够缩小电源控制电路4(4b)和控制线驱动电路20(20b)的电路规模。另外,从阈值检测结束时刻起到发光开始时刻的期间的长度在所有的行都相等,所以像素电路10内的在TFT12产生的泄漏电流引起的亮度不均的产生得到抑制。
<2.4.2第二变形例>
图20是表示上述第二实施方式的第二变形例的电源线VPi和控制线Ei的连接方式的图。在本实施例中,为了将电源控制电路4c和电源线VPi连接,在显示装置200设置有2个共用电源线131、132,为了连接控制线驱动电路20c和控制线Ei而设置2个共用控制线231、232。共用电源线131、132的一端与电源控制电路4c具有的2个输出端子分别连接。第奇数行的电源线VP1、VP3、……、VP(n-1)与共用电源线131连接,第偶数行的电源线VP2、VP4、……、VPn与共用电源线132连接(在此令n为偶数)。共用控制线231、232的一端与控制线驱动电路20c具有的2个输出端子分别连接。第奇数行的控制线E1、E3、……、E(n-1)与共用控制线231连接,第偶数行的控制线E2、E4、……、En与共用控制线232连接。
图21是表示本变形例的各行的像素电路10的动作的图。不管是在第一帧还是在第二帧,第奇数行的像素电路10在1帧期间的前部进行初始化、阈值检测,第偶数行的像素电路10延迟1/2帧期间而进行初始化、阈值检测。不管是对于第奇数行的像素电路10,还是对于第偶数行的像素电路10,按每行进行的像素电路10的写入都在第一帧以升序进行,在第二帧以降序进行。
在本变形例中,如图21所示,不管是在第一帧还是在第二帧,第奇数行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。由此,第偶数行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。发光期间的长度T7,在所有行的像素电路10相等。此外,在图21所示的例子中,像素电路10的扫描速度与通常情况相同,像素电路10的发光期间的长度T7为约1/2帧期间。
根据本实施例,能够得到与上述第一变形例同样的效果,并且能够防止在画面的中央产生的亮度差(参照第一实施方式的第二变形例)。
<2.4.3第三变形例>
图22是表示上述第二实施方式的第三变形例的电源线VPi和控制线Ei的连接方式的图。在本实施例中,为了将电源控制电路4d和电源线VPi连接,在显示装置200设置有3个共用电源线141~143,为了连接控制线驱动电路20d和控制线Ei而设置有3个共用控制线241~243。共用电源线141~143的一端与电源控制电路4d具有的3个输出端子分别连接。电源线VP1~VP(n/3)与共用电源线141连接,电源线VP(n/3+1)~VP(2n/3)与共用电源线142连接,电源线VP(2n/3+1)~VPn与共用电源线143连接。共用控制线241~243的一端与控制线驱动电路20d具有的3个输出端子分别连接。控制线E1~E(n/3)与共用控制线241连接,控制线E(n/3+1)~E(2n/3)与共用控制线242连接,控制线E(2n/3+1)~En与共用控制线243连接。
图23是表示本变形例的各行的像素电路10的动作的图。不管是在第一帧还是在第二帧,第1行~第(n/3)行的像素电路10在1帧期间的前部进行初始化、阈值检测,第(n/3+1)行~第(2n/3)行的像素电路10延迟1/3帧期间而进行初始化、阈值检测,第(2n/3+1)行~第n行的像素电路10进一步延迟1/3帧期间而进行初始化、阈值检测。第1行~第(n/3)行的按每行进行的像素电路10的写入,在第一帧以升序进行,在第二帧以降序进行。对此,不管是在第(n/3+1)~(2n/3)行还是在第(2n/3+1)行~第n行都是同样的。
在本变形例中,如图23所示,不管是在第一帧还是在第二帧,第1行~第(n/3)行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。另外,第(n/3+1)行~第(2n/3)行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。进而,第(2n/3+1)~n行的所有像素电路10,在相同的定时开始发光,在相同的定时结束发光。发光期间的长度T8,在所有行的像素电路10都相等。此外,在图23所示的例子中,像素电路10的扫描速度与通常情况相同,像素电路10的发光期间的长度T8为约2/3帧期间。
根据本变形例,在属于某一个行组的行的像素电路10进行初始化、阈值检测的期间中,属于其它的2个行组的行的像素电路10发光。像这样,各像素电路10的发光期间的长度约为2/3期间。即,与设置有1根或2根共用电源线及1根或2根共用控制线的结构相比,能够延长发光时间。
<2.5.4其它的变形例>
共用控制线21的数量q可以为4以上。在q≥4时,控制线Ei的连接方式和各行的像素电路10的动作,与上述相同。另外,在q≥3时,也可以将相邻配置的(n/q)个控制线与同一个共用控制线连接,也可以将每隔(q-1)个的(n/q)个控制线与同一个共用控制线连接。例如,在q=3时,可以将控制线Ei每隔2根地进行选择,将控制线E1、E4、……与第一共用控制线连接,将控制线E2、E5、……与第二共用控制线连接,将控制线E3、E6、……与第三共用控制线连接。
<3.第三实施方式>
<3.1结构>
显示装置的整体结构、电源线VPi的连接方式以及像素电路10的结构,与上述第一实施方式相同,因此省略其说明(参照图2、图3和图4)。
<3.2驱动方法>
图24和图25为表示本实施方式的像素电路10的驱动方法的时序图。如图24和图25所示,在本实施方式中,不管是在第一帧还是在第二帧,在所有行的像素电路10的阈值检测的结束时刻起到各行的像素电路10的写入开始的时刻的期间,各行的像素电路10都对TFT12的栅极施加反向偏压(负偏压)(参照图24的时刻t14~t15,图25的时刻t24~t25)。对TFT12的栅极的反向偏压的施加,具体而言,是通过在使所有的扫描信号线Gi的电位为高电平的状态下对数据线Sj施加足够低的电位Vneg而进行的。此外,在各行的像素电路10,在整个到写入开始为止的期间,持续对TFT12的栅极施加反向偏压。对TFT12的栅极施加反向偏压以外的动作,与上述第一实施方式相同,因此省略说明。
图26是表示本实施方式的各行的像素电路10的动作的图。不管是在第一帧还是在第二帧,所有行的像素电路10在1帧期间的前部进行初始化,然后进行阈值检测,接着进行向TFT12的栅极的反向偏压的施加。该反向偏压的施加,在各行的像素电路10中到开始写入为止的期间持续进行。在第一帧,能够在施加反向偏压后,以升序实施按每行进行的像素电路10的写入和发光。在第二帧,能够在反向偏压施加后,以降序实施按每行进行的像素电路10的写入和发光。此外,不管在第一帧还是在第二帧,各行的像素电路10进行固定时间T9的发光,在此外的期间熄灭。
<3.3效果>
一般而言,对于TFT(薄膜晶体管),“对栅极施加正向偏压时阈值特性向正方向移位,对栅极施加反向偏压(负偏压)时阈值特性向负方向移位”的情况是已知的。此外,“阈值特性向正方向移位”是指“Id(漏极电流)-Vg(栅极电压)特性向右方向移位”的情况。具备自发光型显示元件的显示装置中,通常,在发光的期间中,驱动用晶体管(TFT12)的栅极-源极间被施加正的电压。因此,随着发光时间的积累,驱动用晶体管的阈值特性逐渐向正方向移位。对于这点,根据本实施方式,在各像素电路10,在从阈值检测的结束时刻到写入开始的时刻的期间,对TFT12的栅极施加反向偏压。因此,作为驱动用晶体管起作用的TFT12的阈值特性的(向正方向的)移位得到抑制。另外,扫描顺序按每1帧相反,所以在TFT12的栅极被施加反向偏压的累积时间,在所有行的像素电路10都几乎相等。由此,不会按每行产生偏差,TFT12的阈值特性的移位得到抑制。此外,在TFT12的栅极被施加反向偏压的期间,TFT12维持断开状态,不会发生源自TFT12的源极的电荷迁移。因此,能够在TFT12对栅极施加反向偏压并且在源极持续保持阈值。
<3.4变形例>
图27是表示上述第三实施方式的变形例的各行像素电路10的动作的图。可以如上述第二实施方式那样将n个控制线Ei统一驱动,由此如图27所示所有行的像素电路10同时进行固定时间T10的发光。另外,可以与上述第一实施方式和第二实施方式的第一变形例~第三变形例同样地,将电源线VPi、控制线Ei分组为多个组、对电源线VPi、控制线Ei按组进行驱动。
<4.其它>
虽然在上述各实施方式中以有机EL元件为例进行了说明,但本发明并不限定于此。只要是具备通过电流进行驱动的自发光型显示元件的显示装置即可,在有机EL显示器以外的显示装置中也能够适用本发明。
符号说明
1  显示控制电路
2  栅极驱动电路
3  源极驱动电路
4、4a、4b、4c、4d  电源控制电路
5  移位寄存器
6  寄存器
7  锁存电路
8  D/A转换器
9  共用电源线
10 像素电路
11 TFT(写入控制晶体管)
12 TFT(驱动用晶体管)
13 TFT(发光控制晶体管)
15 电容器
16 有机EL元件(电光元件)
20、20a、20b、20c、20d 控制线驱动电路
21 共用控制线
100、200 显示装置
Gi 扫描信号线
Ei 控制线
Sj 数据线
VPi 电源线

Claims (17)

1.一种显示装置,其特征在于:
其为有源矩阵型的显示装置,该显示装置包括:
以形成具有多个行和多个列的矩阵的方式配置的多个像素电路;
与所述多个像素电路的列对应设置的多个视频信号线;
与所述多个像素电路的行对应设置的多个扫描信号线和多个控制线;
用于对所述多个像素电路供给电源电位的多个电源线;
对所述多个视频信号线进行驱动的列驱动电路;和
有选择地或者统一地对所述多个扫描信号线和所述多个控制线进行驱动的行驱动电路,
所述像素电路包括:
基于来自所述电源线的电流进行发光的电光元件;
设置在流经所述电光元件的电流的路径上的驱动用晶体管;
写入控制晶体管,其设置在所述驱动用晶体管的控制端子与所述视频信号线之间,在通过所述行驱动电路使所述扫描信号线成为有效时,将所述驱动用晶体管的所述控制端子与所述视频信号线电连接;
发光控制晶体管,其设置在所述驱动用晶体管的一个导通端子与所述电源线之间,在通过所述行驱动电路使所述控制线成为有效时,将所述驱动用晶体管的所述一个导通端子与所述电源线电连接;和
电容器,其设置在所述驱动用晶体管的所述控制端子与所述驱动用晶体管的另一个导通端子之间,
着眼于将所述多个行分组成1个或多个行组时的各行组时,所述行驱动电路,在初始化期间和阈值检测期间,使与属于所述行组的行对应设置的所有扫描信号线和控制线统一地成为有效,在所述阈值检测期间后,在按每k帧期间使选择顺序相反的同时,有选择地依次使与属于所述行组的行对应设置的扫描信号线成为有效,使得用于使与要显示的图像对应的电荷蓄积于所述电容器的写入期间按每行设置,其中,所述初始化期间为帧期间开始后的规定期间,用于使所述电光元件初始化,所述阈值检测期间为所述初始化期间后的规定期间,用于对所述驱动用晶体管的阈值电压的偏差进行补偿,k为自然数。
2.如权利要求1所述的显示装置,其特征在于:
所述k为1。
3.如权利要求1所述的显示装置,其特征在于:
还具备对所述多个电源线进行驱动的电源控制电路,并且按每个所述行组还具备与所述多个电源线中的一组共同地连接的共用电源线,
着眼于各行组时,所述电源控制电路在所述初始化期间经与所述行组对应的共用电源线,对与该共用电源线连接的电源线施加用于使所述电光元件初始化的初始化电位。
4.如权利要求3所述的显示装置,其特征在于:
所述多个行被分组为多个行组。
5.如权利要求4所述的显示装置,其特征在于:
所述多个行被分组,使得属于同一行组的多个电源线互不相邻。
6.如权利要求4所述的显示装置。
所述多个行被分组为3个以上的行组。
7.如权利要求1所述的显示装置,其特征在于:
按每个所述行组还具备与所述多个控制线中的一组共同地连接的共用控制线,
着眼于各行组时,所述行驱动电路在属于所述行组的所有行的写入期间结束后,使与所述行组对应的共用控制线成为有效,使得属于所述行组的所有行的像素电路内的所述电光元件在相同定时发光。
8.如权利要求7所述的显示装置,其特征在于:
所述多个行被分组为1个行组。
9.如权利要求7所述的显示装置,其特征在于:
所述多个行被分组为多个行组。
10.如权利要求7所述的显示装置,其特征在于:
还具备对所述多个电源线进行驱动的电源控制电路,并且按每个所述行组还具备与所述多个电源线中的一组共同地连接的共用电源线,
着眼于各行组时,所述电源控制电路在所述初始化期间经与所述行组对应的共用电源线,对与该共用电源线连接的电源线施加用于使所述电光元件初始化的初始化电位。
11.如权利要求10所述的显示装置,其特征在于:
所述多个行被分组为多个行组。
12.如权利要求11所述的显示装置,其特征在于:
所述多个行被分组,使得属于同一行组的多个电源线互不相邻。
13.如权利要求11所述的显示装置。
所述多个行被分组为3个以上的行组。
14.如权利要求1所述的显示装置,其特征在于:
着眼于各行组时,在所述阈值检测期间后,在属于所述行组的行的第一个写入期间开始前,所述行驱动电路使与属于所述行组的行对应设置的所有扫描信号线统一地成为有效,所述列驱动电路将用于使所述驱动用晶体管为反向偏置状态的反向偏置电位施加至所述多个视频信号线。
15.一种驱动方法,其特征在于:
其为有源矩阵型显示装置的驱动方法,该显示装置包括:
以形成具有多个行和多个列的矩阵的方式配置的多个像素电路;与所述多个像素电路的列对应设置的多个视频信号线;与所述多个像素电路的行对应设置的多个扫描信号线和多个控制线;和用于对所述多个像素电路供给电源电位的多个电源线,
该驱动方法包括:
对所述多个视频信号线进行驱动的列驱动步骤;和
有选择地或统一地对所述多个扫描信号线和所述多个控制线进行驱动的行驱动步骤,
所述像素电路包括:
基于来自所述电源线的电流进行发光的电光元件;
设置在流经所述电光元件的电流的路径上的驱动用晶体管;
写入控制晶体管,其设置在所述驱动用晶体管的控制端子与所述视频信号线之间,在所述扫描信号线在所述行驱动步骤中成为有效时,将所述驱动用晶体管的所述控制端子与所述视频信号线电连接;
发光控制晶体管,其设置在所述驱动用晶体管的一个导通端子与所述电源线之间,在所述控制线在所述行驱动步骤中成为有效时,将所述驱动用晶体管的所述一个导通端子与所述电源线电连接;和
电容器,其设置在所述驱动用晶体管的所述控制端子与所述驱动用晶体管的另一个导通端子之间,
着眼于将所述多个行分组成1个或多个行组时的各行组时,在所述行驱动步骤中,在初始化期间和阈值检测期间,使与属于所述行组的行对应设置的所有扫描信号线和控制线统一地成为有效,在所述阈值检测期间后,在按每k帧期间使选择顺序相反的同时,有选择地依次使与属于所述行组的行对应设置的扫描信号线成为有效,使得用于使与要显示的图像对应的电荷蓄积于所述电容器的写入期间按每行设置,其中,所述初始化期间为帧期间开始后的规定期间,用于使所述电光元件初始化,所述阈值检测期间为所述初始化期间后的规定期间,用于对所述驱动用晶体管的阈值电压的偏差进行补偿,k为自然数。
16.如权利要求15所述的驱动方法,其特征在于:
所述k为1。
17.如权利要求15所述的驱动方法,其特征在于:
着眼于各行组时,在所述阈值检测期间后,在属于所述行组的行的第一个写入期间开始前,在所述行驱动步骤中,使与属于所述行组的行对应设置的所有扫描信号线统一地成为有效,在所述列驱动步骤中,将用于使所述驱动用晶体管为反向偏置状态的反向偏置电位施加至所述多个视频信号线。
CN201180050512.3A 2010-10-21 2011-10-17 显示装置及其驱动方法 Active CN103168324B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010236209 2010-10-21
JP2010-236209 2010-10-21
PCT/JP2011/073781 WO2012053462A1 (ja) 2010-10-21 2011-10-17 表示装置およびその駆動方法

Publications (2)

Publication Number Publication Date
CN103168324A true CN103168324A (zh) 2013-06-19
CN103168324B CN103168324B (zh) 2015-08-05

Family

ID=45975174

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180050512.3A Active CN103168324B (zh) 2010-10-21 2011-10-17 显示装置及其驱动方法

Country Status (4)

Country Link
US (1) US8933865B2 (zh)
JP (1) JP5721736B2 (zh)
CN (1) CN103168324B (zh)
WO (1) WO2012053462A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104424890A (zh) * 2013-08-26 2015-03-18 株式会社日本显示器 有机el显示装置
CN104575374A (zh) * 2013-10-17 2015-04-29 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
CN106663404A (zh) * 2014-07-15 2017-05-10 夏普株式会社 显示装置及其驱动方法
CN106652806A (zh) * 2016-12-15 2017-05-10 广东威创视讯科技股份有限公司 显示屏配置电源确定方法和系统
CN108091302A (zh) * 2016-11-21 2018-05-29 乐金显示有限公司 显示装置
TWI662532B (zh) * 2016-10-13 2019-06-11 日商日本顯示器股份有限公司 有機el顯示裝置及有機el顯示裝置之驅動方法
CN111369934A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 显示装置和终端
CN111971739A (zh) * 2018-03-30 2020-11-20 夏普株式会社 显示装置的驱动方法以及显示装置
CN112614463A (zh) * 2019-10-03 2021-04-06 株式会社日本有机雷特显示器 显示设备
WO2022000667A1 (zh) * 2020-06-29 2022-01-06 北京大学深圳研究生院 像素阵列的补偿驱动方法、驱动装置以及显示设备
WO2022037066A1 (zh) * 2020-08-21 2022-02-24 上海视涯技术有限公司 有机发光显示面板以及驱动方法

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014029438A (ja) * 2012-07-31 2014-02-13 Sony Corp 表示装置、駆動回路、および電子機器
JP6101509B2 (ja) * 2013-02-18 2017-03-22 株式会社ジャパンディスプレイ 表示装置及び表示装置の駆動方法
JP6101517B2 (ja) * 2013-03-06 2017-03-22 株式会社ジャパンディスプレイ 表示装置の駆動方法
KR101969436B1 (ko) * 2012-12-20 2019-04-16 엘지디스플레이 주식회사 유기 발광 디스플레이 장치의 구동 방법
JP2014197120A (ja) * 2013-03-29 2014-10-16 ソニー株式会社 表示装置、cmos演算増幅器及び表示装置の駆動方法
US9620057B2 (en) * 2013-08-16 2017-04-11 Boe Technology Group Co., Ltd. Method and apparatus for adjusting driving voltage for pixel circuit, and display device
KR102083458B1 (ko) * 2013-12-26 2020-03-02 엘지디스플레이 주식회사 유기발광 표시장치
JP2015141315A (ja) * 2014-01-29 2015-08-03 日本放送協会 駆動回路、表示装置、表示装置の駆動方法
KR102334265B1 (ko) 2014-12-02 2021-12-01 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR20160148790A (ko) * 2015-06-16 2016-12-27 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
JP6700731B2 (ja) * 2015-11-13 2020-05-27 キヤノン株式会社 投影装置および投影システム
JP6787675B2 (ja) * 2016-02-25 2020-11-18 株式会社ジャパンディスプレイ 表示装置及び表示装置の駆動方法
CN105788529A (zh) * 2016-05-10 2016-07-20 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
KR102609494B1 (ko) * 2016-11-29 2023-12-01 엘지디스플레이 주식회사 외부 보상용 표시장치와 그 구동방법
KR102539185B1 (ko) * 2016-12-01 2023-06-02 삼성전자주식회사 디스플레이 장치, 그의 구동 방법 및 비일시적 컴퓨터 판독가능 기록매체
CN109244112B (zh) * 2018-09-18 2021-05-11 京东方科技集团股份有限公司 一种显示面板以及显示装置
WO2020194740A1 (ja) * 2019-03-28 2020-10-01 シャープ株式会社 表示装置、表示装置の駆動方法
US11698530B2 (en) * 2020-09-21 2023-07-11 Meta Platforms Technologies, Llc Switch leakage compensation for global illumination
CN113012652B (zh) * 2021-03-09 2022-11-08 Tcl华星光电技术有限公司 一种背光驱动电路及液晶显示装置
WO2023144644A1 (ja) * 2022-01-28 2023-08-03 株式会社半導体エネルギー研究所 表示装置、および表示装置の駆動方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010055828A1 (en) * 2000-06-27 2001-12-27 Yoshiyuki Kaneko Picture image display device and method of driving the same
CN100409293C (zh) * 2004-11-08 2008-08-06 三星Sdi株式会社 有机发光显示器及其驱动方法
CN101510391A (zh) * 2008-02-15 2009-08-19 卡西欧计算机株式会社 显示驱动装置及显示装置
CN101548310A (zh) * 2007-06-15 2009-09-30 松下电器产业株式会社 图像显示装置
CN101546519A (zh) * 2008-03-26 2009-09-30 索尼株式会社 图像显示装置以及图像显示方法
CN100550102C (zh) * 2005-11-14 2009-10-14 索尼株式会社 显示设备及其驱动方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3877049B2 (ja) * 2000-06-27 2007-02-07 株式会社日立製作所 画像表示装置及びその駆動方法
JP2006215275A (ja) 2005-02-03 2006-08-17 Sony Corp 表示装置
TW200707376A (en) 2005-06-08 2007-02-16 Ignis Innovation Inc Method and system for driving a light emitting device display
JP2007148129A (ja) * 2005-11-29 2007-06-14 Sony Corp 表示装置及びその駆動方法
US8004477B2 (en) 2005-11-14 2011-08-23 Sony Corporation Display apparatus and driving method thereof
JP4636006B2 (ja) 2005-11-14 2011-02-23 ソニー株式会社 画素回路及び画素回路の駆動方法、表示装置及び表示装置の駆動方法、並びに、電子機器
JP4240059B2 (ja) 2006-05-22 2009-03-18 ソニー株式会社 表示装置及びその駆動方法
JP2007316453A (ja) 2006-05-29 2007-12-06 Sony Corp 画像表示装置
JP4203772B2 (ja) 2006-08-01 2009-01-07 ソニー株式会社 表示装置およびその駆動方法
JP2008051990A (ja) 2006-08-24 2008-03-06 Sony Corp 表示装置
JP2008233129A (ja) * 2007-03-16 2008-10-02 Sony Corp 画素回路および表示装置とその駆動方法
JP2008310128A (ja) * 2007-06-15 2008-12-25 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2009104013A (ja) * 2007-10-25 2009-05-14 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2009133914A (ja) 2007-11-28 2009-06-18 Sony Corp 表示装置
JP5146090B2 (ja) 2008-05-08 2013-02-20 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
KR101341011B1 (ko) * 2008-05-17 2013-12-13 엘지디스플레이 주식회사 발광표시장치
JP2010054564A (ja) 2008-08-26 2010-03-11 Sony Corp 画像表示装置及び画像表示装置の駆動方法
JP5380996B2 (ja) 2008-10-10 2014-01-08 ソニー株式会社 3次元画像システム、表示装置、3次元画像システムのシャッター動作同期装置、3次元画像システムのシャッター動作同期方法及び電子機器
JP2010145578A (ja) 2008-12-17 2010-07-01 Sony Corp 表示装置、表示装置の駆動方法および電子機器
KR101351416B1 (ko) * 2010-05-18 2014-01-14 엘지디스플레이 주식회사 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상형 화소 회로
KR101182238B1 (ko) 2010-06-28 2012-09-12 삼성디스플레이 주식회사 유기 발광 표시장치 및 그의 구동방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010055828A1 (en) * 2000-06-27 2001-12-27 Yoshiyuki Kaneko Picture image display device and method of driving the same
CN100409293C (zh) * 2004-11-08 2008-08-06 三星Sdi株式会社 有机发光显示器及其驱动方法
CN100550102C (zh) * 2005-11-14 2009-10-14 索尼株式会社 显示设备及其驱动方法
CN101548310A (zh) * 2007-06-15 2009-09-30 松下电器产业株式会社 图像显示装置
CN101510391A (zh) * 2008-02-15 2009-08-19 卡西欧计算机株式会社 显示驱动装置及显示装置
CN101546519A (zh) * 2008-03-26 2009-09-30 索尼株式会社 图像显示装置以及图像显示方法

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104424890B (zh) * 2013-08-26 2017-04-12 株式会社日本显示器 有机el显示装置
CN104424890A (zh) * 2013-08-26 2015-03-18 株式会社日本显示器 有机el显示装置
CN104575374A (zh) * 2013-10-17 2015-04-29 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
US9646540B2 (en) 2013-10-17 2017-05-09 Lg Display Co., Ltd. Organic light emitting diode display device and method of driving the same
CN106663404A (zh) * 2014-07-15 2017-05-10 夏普株式会社 显示装置及其驱动方法
TWI662532B (zh) * 2016-10-13 2019-06-11 日商日本顯示器股份有限公司 有機el顯示裝置及有機el顯示裝置之驅動方法
CN108091302A (zh) * 2016-11-21 2018-05-29 乐金显示有限公司 显示装置
CN108091302B (zh) * 2016-11-21 2020-11-06 乐金显示有限公司 显示装置
CN106652806A (zh) * 2016-12-15 2017-05-10 广东威创视讯科技股份有限公司 显示屏配置电源确定方法和系统
CN111971739A (zh) * 2018-03-30 2020-11-20 夏普株式会社 显示装置的驱动方法以及显示装置
CN112614463A (zh) * 2019-10-03 2021-04-06 株式会社日本有机雷特显示器 显示设备
CN111369934B (zh) * 2020-04-09 2021-04-02 深圳市华星光电半导体显示技术有限公司 显示装置和终端
CN111369934A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 显示装置和终端
US11776459B2 (en) 2020-04-09 2023-10-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display device and terminal having an energy saving mode with data compensation
WO2022000667A1 (zh) * 2020-06-29 2022-01-06 北京大学深圳研究生院 像素阵列的补偿驱动方法、驱动装置以及显示设备
WO2022037066A1 (zh) * 2020-08-21 2022-02-24 上海视涯技术有限公司 有机发光显示面板以及驱动方法
US11694616B2 (en) 2020-08-21 2023-07-04 Seeya Optronics Co., Ltd. Organic light-emitting display panel and driving method

Also Published As

Publication number Publication date
CN103168324B (zh) 2015-08-05
JP5721736B2 (ja) 2015-05-20
US8933865B2 (en) 2015-01-13
WO2012053462A1 (ja) 2012-04-26
JPWO2012053462A1 (ja) 2014-02-24
US20130181969A1 (en) 2013-07-18

Similar Documents

Publication Publication Date Title
CN103168324B (zh) 显示装置及其驱动方法
CN103003864B (zh) 显示装置及其驱动方法
CN102047312B (zh) 图像显示装置及其驱动方法
WO2014208459A1 (ja) 表示装置およびその駆動方法
CN102959609B (zh) 显示装置及其制造方法
JP5680218B2 (ja) 表示装置およびその駆動方法
CN109003574B (zh) 像素单元、驱动方法、像素模组及其驱动方法和显示装置
CN106991964A (zh) 像素电路及其驱动方法、显示装置
US20140176006A1 (en) Display panel
US9466239B2 (en) Current drive type display device and drive method thereof
JP2007108381A (ja) 表示装置および表示装置の駆動方法
KR102519364B1 (ko) 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN104464639B (zh) 一种像素电路及其驱动方法和有机发光显示装置
KR20090070370A (ko) 발광 표시 장치
US9361826B2 (en) Display device and drive method therefor
US7573442B2 (en) Display, active matrix substrate, and driving method
KR20200016663A (ko) 표시 장치
WO2012128073A1 (ja) 表示装置およびその駆動方法
JP5035179B2 (ja) 表示装置及び表示装置の駆動方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant