CN103035296A - 双向移位寄存器 - Google Patents

双向移位寄存器 Download PDF

Info

Publication number
CN103035296A
CN103035296A CN2012103747402A CN201210374740A CN103035296A CN 103035296 A CN103035296 A CN 103035296A CN 2012103747402 A CN2012103747402 A CN 2012103747402A CN 201210374740 A CN201210374740 A CN 201210374740A CN 103035296 A CN103035296 A CN 103035296A
Authority
CN
China
Prior art keywords
voltage
deactivation
time clock
switching device
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012103747402A
Other languages
English (en)
Other versions
CN103035296B (zh
Inventor
李志瑙
河尚明
金兑相
金钟炅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Priority to CN201510239724.6A priority Critical patent/CN104851463B/zh
Publication of CN103035296A publication Critical patent/CN103035296A/zh
Application granted granted Critical
Publication of CN103035296B publication Critical patent/CN103035296B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

公开了一种双向移位寄存器,能够防止两个端级的多重输出。所述双向移位寄存器包括基于起始脉冲和具有不同相位的多个时钟脉冲正向或反向输出扫描脉冲的多个级。最后一级包括:正向扫描控制器,基于时钟脉冲中的任意一个和来自上游级的扫描脉冲使置位节点有效并使复位节点无效;反向扫描控制器,基于任意一个时钟脉冲和起始脉冲使置位节点有效并使复位节点无效;输出单元,基于置位节点处的电压、复位节点处的电压及任意一个时钟脉冲输出相应一个扫描脉冲和去激活电压中的任意一个;和防止去激活开关器件,由与提供给输出单元的时钟脉冲具有不同相位的时钟脉冲控制,并防止在提供给输出单元的时钟脉冲被施加到输出单元时复位节点被去激活。

Description

双向移位寄存器
本申请要求2011年10月4日提交的韩国专利申请No.10-2011-0100521的优先权,在此援引该专利申请作为参考,如同在这里完全阐述一样。
技术领域
本发明涉及一种移位寄存器,尤其涉及一种能防止两端级的多重输出的双向移位寄存器。
背景技术
能正向或反向输出扫描脉冲的双向移位寄存器包括多个级。具体来说,不管是正向驱动还是反向驱动,在驱动开始时总是向第一级和最后一级提供起始脉冲。
由于此原因,在正向驱动中,最后一级的置位节点(set node)由于起始脉冲而浮置,最终导致最后一级在一个帧周期输出两个扫描脉冲的多重输出问题。同样,在反向驱动中,第一级的置位节点由于起始脉冲而浮置,最终导致第一级在一个帧周期输出两个扫描脉冲的多重输出问题。
结果,与最后一级的输出端连接的最后一条栅极线被周期性地驱动,由此致使与该栅极线连接的像素以比其他像素高的亮度发光。具体来说,当向具有发光元件的所有像素提供对应于黑色的数据时,产生端线变亮现象,其中与端线连接的像素变得比与其他栅极线连接的像素亮。该现象在高温时(上拉开关器件的阈值电压在高温下易于变化)更加显著。
发明内容
因此,本发明旨在提供一种基本上克服了由于现有技术的限制和缺点而导致的一个或多个问题的双向移位寄存器。
本发明的一个目的是提供一种双向移位寄存器,其中在正向驱动中仅置位第一级,在反向驱动中仅置位最后一级,由此在正向驱动和反向驱动中防止从任意一级产生多重输出,因而提高了应用该移位寄存器的显示装置的画面质量。
在下面的描述中将列出本发明的其它优点、目的和特点,这些优点、目的和特点的一部分从下面的描述对于所属领域普通技术人员来说是显而易见的,或者可从本发明的实施领会到。通过说明书、权利要求书以及附图中具体指出的结构可实现和获得本发明的这些目的和其他优点。
为了实现这些和其他优点并根据本发明的用途,如在此具体化和概括描述的,一种双向移位寄存器包括基于起始脉冲和具有不同相位的多个时钟脉冲正向或反向输出扫描脉冲的多个级,其中,在所述双向移位寄存器正向输出扫描脉冲的正向模式中,最后一级在所有级中最后输出相应一个扫描脉冲,所述最后一级包括:正向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自上游级的扫描脉冲使所述最后一级的置位节点有效并使所述最后一级的复位节点无效;反向扫描控制器,用于基于所述时钟脉冲中的任意一个和所述起始脉冲使所述置位节点有效并使所述复位节点无效;输出单元,用于基于所述置位节点处的电压、所述复位节点处的电压以及被提供的任意一个时钟脉冲来输出所述相应一个扫描脉冲和去激活电压中的任意一个;和防止去激活开关器件,所述防止去激活开关器件由与提供给所述输出单元的时钟脉冲具有不同相位的时钟脉冲控制,并且所述防止去激活开关器件防止在提供给所述输出单元的时钟脉冲被施加到所述输出单元时所述复位节点被去激活。
所述最后一级的正向扫描控制器可包括:第一正向开关器件,所述第一正向开关器件由从上游级提供的扫描脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述置位节点之间;和至少一个第三正向开关器件,所述至少一个第三正向开关器件由来自上游级的扫描脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,其中,提供给所述第一正向开关器件的扫描脉冲和提供给所述第二正向开关器件的时钟脉冲可彼此同步。
所述最后一级的反向扫描控制器可包括:第一反向开关器件,所述第一反向开关器件由被提供的起始脉冲控制,并连接在传输激活电压的所述激活传输线与第二节点之间;至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与所述置位节点之间;和至少一个第三反向开关器件,所述至少一个第三反向开关器件由被提供的起始脉冲控制,并连接在所述复位节点与第三节点之间,其中,提供给所述第一反向开关器件的起始脉冲和提供给所述第二反向开关器件的时钟脉冲可彼此同步。
所述最后一级的防止去激活开关器件可由被提供的任意一个时钟脉冲控制,并可连接在所述第三节点与传输去激活电压的所述去激活传输线之间,其中,提供给所述最后一级的防止去激活开关器件的时钟脉冲与提供给所述第三反向开关器件的起始脉冲可具有不同的相位。
所述最后一级还可包括:至少一个第一开关器件,所述至少一个第一开关器件由所述复位节点处的电压控制,并连接在所述置位节点与传输去激活电压的去激活传输线之间;至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述复位节点之间;和至少一个第三开关器件,所述至少一个第三开关器件由所述置位节点处的电压控制,并连接在所述复位节点与所述去激活传输线之间。
所述最后一级的输出单元可包括:上拉开关器件,所述上拉开关器件由所述置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和下拉开关器件,所述下拉开关器件由所述复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
可选地,所述最后一级的输出单元可包括:多个上拉开关器件,所述多个上拉开关器件由所述置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和多个下拉开关器件,所述多个下拉开关器件由所述复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
在所述双向移位寄存器正向输出扫描脉冲的正向模式中,第一级在所有级中首先输出相应一个扫描脉冲,所述第一级包括:正向扫描控制器,用于基于所述时钟脉冲中的任意一个和所述起始脉冲使所述第一级的置位节点有效并使所述第一级的复位节点无效;反向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自下游级的扫描脉冲使所述第一级的置位节点有效并使所述第一级的复位节点无效;输出单元,用于基于所述第一级的置位节点处的电压、所述第一级的复位节点处的电压以及被提供的任意一个时钟脉冲来输出所述相应一个扫描脉冲和去激活电压中的任意一个;和防止去激活开关器件,由与提供给所述第一级的输出单元的时钟脉冲具有不同相位的时钟脉冲控制,并且防止在提供给所述第一级的输出单元的时钟脉冲被施加到所述第一级的输出单元时所述第一级的复位节点被去激活。
所述第一级的正向扫描控制器可包括:第一正向开关器件,所述第一正向开关器件由被提供的起始脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述第一级的置位节点之间;和至少一个第三正向开关器件,所述至少一个第三正向开关器件由被提供的起始脉冲控制,并连接在所述第一级的复位节点与第二节点之间,其中,提供给所述第一正向开关器件的起始脉冲和提供给所述第二正向开关器件的时钟脉冲可彼此同步。
所述第一级的防止去激活开关器件可由被提供的任意一个时钟脉冲控制,并可连接在所述第二节点与传输去激活电压的去激活传输线之间,其中,提供给所述第一级的防止去激活开关器件的时钟脉冲与提供给所述第三正向开关器件的起始脉冲可具有不同的相位。
所述第一级的反向扫描控制器可包括:第一反向开关器件,所述第一反向开关器件由从下游级提供的扫描脉冲控制,并连接在传输激活电压的所述激活传输线与第三节点之间;至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第三节点与所述第一级的置位节点之间;和至少一个第三反向开关器件,所述至少一个第三反向开关器件由来自下游级的扫描脉冲控制,并连接在所述第一级的复位节点与传输去激活电压的去激活传输线之间,其中,提供给所述第一反向开关器件的扫描脉冲和提供给所述第二反向开关器件的时钟脉冲可彼此同步。
所述第一级还可包括:至少一个第一开关器件,所述至少一个第一开关器件由所述第一级的复位节点处的电压控制,并连接在所述第一级的置位节点与传输去激活电压的去激活传输线之间;至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述第一级的复位节点之间;和至少一个第三开关器件,所述至少一个第三开关器件由所述第一级的置位节点处的电压控制,并连接在所述第一级的复位节点与所述去激活传输线之间。
所述第一级的输出单元可包括:上拉开关器件,所述上拉开关器件由所述第一级的置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和下拉开关器件,所述下拉开关器件由所述第一级的复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
可选地,所述第一级的输出单元可包括:多个上拉开关器件,所述多个上拉开关器件由所述第一级的置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和多个下拉开关器件,所述多个下拉开关器件由所述第一级的复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
包括所述第一级和所述最后一级在内的所有级中的每个级还可包括至少一个初始化开关器件,所述至少一个初始化开关器件由外部的初始化信号控制,并连接在相应一个级的置位节点与传输去激活电压的去激活传输线之间。
根据本发明的另一个方面,提供一种双向移位寄存器,包括基于起始脉冲和具有不同相位的多个时钟脉冲正向或反向输出扫描脉冲的多个级,所述双向移位寄存器还包括起始选择器,在所述双向移位寄存器正向输出扫描脉冲的正向模式中,所述起始选择器仅向第一级提供所述起始脉冲,并且在所述双向移位寄存器反向输出扫描脉冲的反向模式中,所述起始选择器仅向最后一级提供所述起始脉冲,其中,在所述正向模式中,所述第一级在所有级中首先输出相应一个扫描脉冲,其中,在所述反向模式中,所述最后一级在所有级中首先输出相应一个扫描脉冲。
所述起始选择器可包括:正向选择开关器件,所述正向选择开关器件由起始选择信号控制,并连接在传输所述起始脉冲的起始传输线与所述第一级之间;和反向选择开关器件,所述反向选择开关器件由所述起始选择信号控制,并连接在所述起始传输线与所述最后一级之间,其中所述起始选择信号在所述双向移位寄存器以所述正向模式驱动时的逻辑和所述起始选择信号在所述双向移位寄存器以所述反向模式驱动时的逻辑可彼此相反,其中,所述正向选择开关器件和所述反向选择开关器件可以是相反类型的晶体管。
所述第一级可包括:正向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自所述正向选择开关器件的起始脉冲使置位节点有效并使复位节点无效;反向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自下游级的扫描脉冲使所述置位节点有效并使所述复位节点无效;和输出单元,用于基于所述置位节点处的电压和所述复位节点处的电压输出所述相应一个扫描脉冲和去激活电压中的任意一个。
所述第一级的正向扫描控制器可包括:第一正向开关器件,所述第一正向开关器件由从所述正向选择开关器件提供的起始脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述置位节点之间;和至少一个第三正向开关器件,所述至少一个第三正向开关器件由来自所述正向选择开关器件的起始脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,其中,提供给所述第一正向开关器件的起始脉冲和提供给所述第二正向开关器件的时钟脉冲可彼此同步。
所述第一级的反向扫描控制器可包括:第一反向开关器件,所述第一反向开关器件由从下游级提供的扫描脉冲控制,并连接在传输激活电压的所述激活传输线与第二节点之间;至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与所述置位节点之间;和至少一个第三反向开关器件,所述至少一个第三反向开关器件由来自下游级的扫描脉冲控制,并连接在所述复位节点与传输去激活电压的所述去激活传输线之间,其中,提供给所述第一反向开关器件的扫描脉冲和提供给所述第二反向开关器件的时钟脉冲可彼此同步。
所述第一级还可包括:至少一个第一开关器件,所述至少一个第一开关器件由所述复位节点处的电压控制,并连接在所述置位节点与传输去激活电压的去激活传输线之间;至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述复位节点之间;和至少一个第三开关器件,所述至少一个第三开关器件由所述置位节点处的电压控制,并连接在所述复位节点与所述去激活传输线之间。
所述第一级的输出单元可包括:上拉开关器件,所述上拉开关器件由所述置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和下拉开关器件,所述下拉开关器件由所述复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
可选地,所述第一级的输出单元可包括:多个上拉开关器件,所述多个上拉开关器件由所述置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和多个下拉开关器件,所述多个下拉开关器件由所述复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
所述最后一级可包括:正向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自上游级的扫描脉冲使置位节点有效并使复位节点无效;反向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自所述反向选择开关器件的起始脉冲使所述置位节点有效并使所述复位节点无效;和输出单元,用于基于所述置位节点处的电压和所述复位节点处的电压输出所述相应一个扫描脉冲和去激活电压中的任意一个。
所述最后一级的正向扫描控制器可包括:第一正向开关器件,所述第一正向开关器件由从上游级提供的扫描脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述置位节点之间;和至少一个第三正向开关器件,所述至少一个第三正向开关器件由来自上游级的扫描脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,其中,提供给所述第一正向开关器件的扫描脉冲和提供给所述第二正向开关器件的时钟脉冲可彼此同步。
所述最后一级的反向扫描控制器可包括:第一反向开关器件,所述第一反向开关器件由从所述反向选择开关器件提供的起始脉冲控制,并连接在传输激活电压的所述激活传输线与第二节点之间;至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与所述置位节点之间;和至少一个第三反向开关器件,所述至少一个第三反向开关器件由来自所述反向选择开关器件的起始脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,其中,提供给所述第一反向开关器件的起始脉冲和提供给所述第二反向开关器件的时钟脉冲可彼此同步。
所述最后一级还可包括:至少一个第一开关器件,所述至少一个第一开关器件由所述复位节点处的电压控制,并连接在所述置位节点与传输去激活电压的去激活传输线之间;至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述复位节点之间;和至少一个第三开关器件,所述至少一个第三开关器件由所述置位节点处的电压控制,并连接在所述复位节点与所述去激活传输线之间。
所述最后一级的输出单元可包括:上拉开关器件,所述上拉开关器件由所述置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和下拉开关器件,所述下拉开关器件由所述复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
可选地,所述最后一级的输出单元可包括:多个上拉开关器件,所述多个上拉开关器件由所述置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和多个下拉开关器件,所述多个下拉开关器件由所述复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
应当理解,本发明前面的大致描述和下面的详细描述都是例示性的和解释性的,意在对要求保护的本发明提供进一步的解释。
附图说明
向本发明提供进一步理解并组成说明书一部分的附图图解了本发明的实施方式,并与说明书一起用于说明本发明的原理。在附图中:
图1是显示根据本发明第一个实施方式的双向移位寄存器的构造的框图;
图2A是当图1的双向移位寄存器以正向模式驱动时提供向/从双向移位寄存器提供/输出的各个信号的时序图;
图2B是当图1的双向移位寄存器以反向模式驱动时向/从双向移位寄存器提供/输出的各个信号的时序图;
图3是图1中第一级的电路图;
图4是图1中第二级的电路图;
图5是图1中最后一级的电路图;
图6是显示包括用于防止去激活(deactivation)的开关器件的第一级的构造的电路图;
图7是显示根据本发明第二个实施方式的双向移位寄存器的构造的框图;
图8是图7中第一级的电路图;
图9是图7中最后一级的电路图;
图10是显示根据本发明第三个实施方式的双向移位寄存器的构造的框图;
图11是显示本发明的第一级的另一构造的电路图;
图12是显示本发明的最后一级的另一构造的电路图;以及
图13和14是图解本发明的效果的示图。
具体实施方式
现在将详细描述本发明的优选实施方式,在附图中图解了这些实施方式的一些例子。尽可能地在整个附图中使用相同的参考标记表示相同或相似的部件。
图1是显示根据本发明第一个实施方式的双向移位寄存器的构造的框图,图2A是当图1的双向移位寄存器以正向模式驱动时向/从双向移位寄存器提供/输出的各个信号的时序图,图2B是当图1的双向移位寄存器以反向模式驱动时向/从双向移位寄存器提供/输出的各个信号的时序图。
如图1中所示,根据本发明第一个实施方式的双向移位寄存器包括n个级ST1到STn。每个级ST1到STn在一个帧周期通过其输出端OT输出一个扫描脉冲SP1到SPn。
每个级ST1到STn使用扫描脉冲驱动与其连接的栅极线。此外,每个级ST1到STn使用扫描脉冲控制其下游级以及其上游级的操作。
当移位寄存器以正向模式驱动时,级ST1到STn按从第一级ST1到最后一级STn的顺序输出扫描脉冲。也就是说,第一级ST1输出第一扫描脉冲SP1,然后第二级ST2输出第二扫描脉冲SP2,接着第三级ST3输出第三扫描脉冲SP3,…,最后,最后一级STn输出第n扫描脉冲SPn。
另一方面,当移位寄存器以反向模式驱动时,级ST1到STn按从最后一级STn到第一级ST1的顺序输出扫描脉冲。也就是说,最后一级STn输出第n扫描脉冲SPn,然后第(n-1)级输出第(n-1)扫描脉冲,接着第(n-2)级输出第(n-2)扫描脉冲,…,最后,第一级ST1输出第一扫描脉冲SP1。
从级ST1到STn输出的扫描脉冲SP1到SPn依次提供给显示装置(例如,液晶显示装置、发光二极管显示装置等)的n条栅极线,以依次扫描n条栅极线。此外,从每个级ST1到STn输出的扫描脉冲仅提供给上游级、提供给上游级以及下游级、或者仅提供给下游级。例如,从第m级(其中m是小于n的自然数)输出的扫描脉冲可提供给第m条栅极线、第(m-p)级(其中p是小于m的自然数)以及第(m+q)级(其中q是自然数)。其中,m是小于n的自然数,且第m级是指n个级中的任意一个。图1图解了来自第m级的扫描脉冲提供给第(m-1)级和第(m+1)级的一个例子。
此移位寄存器可内置在显示装置中。也就是说,显示装置包括显示面板,显示面板具有用于显示图像的显示区域和包围显示区域的非显示区域,移位寄存器内置在非显示区域中。
向以这种方式构造的移位寄存器的每个级ST1到STn提供彼此异相地依次循环输出的第一到第四时钟脉冲CLK1到CLK4中的至少一个、激活电压VGL以及去激活电压VGH。另一方面,除上面的电压和时钟脉冲之外,还向级ST1到STn之中的第一级ST1和最后一级STn进一步提供起始脉冲Vst。
图1图解了向每个级ST1到STn提供激活电压VGL、去激活电压VGH和具有不同相位的三个时钟脉冲。其中,还向这些级ST1到STn之中的第一级ST1和最后一级STn的每一个进一步提供起始脉冲Vst。
激活电压VGL用于激活每个级ST1到STn的置位节点Q和复位节点QB,而去激活电压VGH用于使每个级ST1到STn的置位节点Q、复位节点QB以及输出端OT去激活。其中,当激活任意一个节点时,通过栅极与此节点连接的开关器件导通。相反,当使任意一个节点去激活时,通过栅极与此节点连接的开关器件关断。激活电压VGL和去激活电压VGH具有相反的极性。也就是说,根据所使用的开关器件的类型,激活电压VGL可以为正,去激活电压VGH可以为负;相反,激活电压VGL可以为负,去激活电压VGH可以为正。例如,在每个级ST1到STn中使用的开关器件由N型晶体管组成时,激活电压VGL为正,去激活电压VGH为负。相反,在每个级ST1到STn中使用的开关器件由P型晶体管组成时,激活电压VGL为负,去激活电压VGH为正。
激活电压VGL和去激活电压VGH均为直流(DC)电压,如图2A和2B中所示。
第一到第四时钟脉冲CLK1到CLK4的每个都是周期性地具有激活电压和去激活电压的脉冲信号。其中第一到第四时钟脉冲CLK1到CLK4的每个保持在激活电压的持续时间具有一个水平周期的长度。一个水平周期的长度是驱动一条栅极线的时间。当每个时钟脉冲CLK1到CLK4保持在激活电压时,被提供有此时钟脉冲的开关器件导通。相反,当每个时钟脉冲CLK1到CLK4保持在去激活电压时,被提供有此时钟脉冲的开关器件关断。同样地,根据所使用的开关器件的类型,每个时钟脉冲的激活电压可以为正,每个时钟脉冲的去激活电压可以为负;相反,每个时钟脉冲的激活电压可以为负,每个时钟脉冲的去激活电压可以为正。例如,假定图2A和2B中每个时钟脉冲CLK1到CLK4的激活状态设为负的低电压,则开关器件将由P型晶体管组成。
当移位寄存器以正向模式驱动时,第一到第四时钟脉冲CLK1到CLK4按第四时钟脉冲CLK4、第一时钟脉冲CLK1、第二时钟脉冲CLK2和第三时钟脉冲CLK3的顺序依次循环地输出并提供给移位寄存器,如图2A中所示。相反,当移位寄存器以反向模式驱动时,第一到第四时钟脉冲CLK1到CLK4按第一时钟脉冲CLK1、第四时钟脉冲CLK4、第三时钟脉冲CLK3和第二时钟脉冲CLK2的顺序依次循环地输出并提供给移位寄存器,如图2B中所示。在相邻周期中输出的时钟脉冲之一在自另一时钟脉冲延迟一个时钟脉冲的长度(即一个水平周期)之后输出。例如,在图2A中,第一时钟脉冲CLK1晚于第四时钟脉冲CLK4输出。详细地说,第一时钟脉冲CLK1在自第四时钟脉冲CLK4延迟与一个水平周期的长度对应的时间之后输出。
尽管在本发明中为了示例的目的使用具有不同相位的四种时钟脉冲,但可使用任意数量的种类的时钟脉冲,只要它们为两个或更多个就行。
另一方面,第一到第四时钟脉冲CLK1到CLK4可以以如下方式输出,即它们彼此重叠。也就是说,彼此相邻地输出的第四时钟脉冲CLK4和第一时钟脉冲CLK1的有效持续时间可彼此部分地重叠。
如图1中所示,每个级ST1到STn接收第一到第四时钟脉冲CLK1到CLK4之中的具有不同相位的三个时钟脉冲,并输出任意一个接收的时钟脉冲作为扫描脉冲。例如第(4m+1)级可使用第一时钟脉冲CLK1输出扫描脉冲,第(4m+2)级可使用第二时钟脉冲CLK2输出扫描脉冲,第(4m+3)级可使用第三时钟脉冲CLK3输出扫描脉冲,第(4m+4)级可使用第四时钟脉冲CLK4输出扫描脉冲。
此外,每个级ST1到STn使用上述三个时钟脉冲中的另外两个控制其置位节点Q和复位节点QB的电压状态。例如,第(4m+1)级使用第四和第三时钟脉冲CLK4和CLK3控制其置位节点Q和复位节点QB的电压状态,第(4m+2)级使用第一和第四时钟脉冲CLK1和CLK4控制其置位节点Q和复位节点QB的电压状态,第(4m+3)级使用第二和第一时钟脉冲CLK2和CLK1控制其置位节点Q和复位节点QB的电压状态,第(4m+4)级使用第三和第二时钟脉冲CLK3和CLK2控制其置位节点Q和复位节点QB的电压状态。
如图1中所示,响应于来自第(m-1)级的扫描脉冲来置位第m级。例外的是,因为第一级ST1上游没有级,所以响应于来自时序控制器(未示出)的起始脉冲Vst来置位第一级ST1。此时,来自时序控制器的起始脉冲Vst还提供给最后一级STn,以复位最后一级STn。
之后,将详细描述每个级ST1到STn的电路构造。
图3是图1中第一级ST1的电路图。
如图3中所示,第一级ST1包括正向扫描控制器FSC、反向扫描控制器RSC和输出单元OB。此外,第一级ST1可进一步包括串联连接的两个第一开关器件T1、串联连接的两个第二开关器件T2、串联连接的两个第三开关器件T3、以及升压电容器BC。
正向扫描控制器FSC基于时钟脉冲CLK1到CLK4中的任意一个和起始脉冲Vst使置位节点Q有效并使复位节点QB无效。为此,第一级ST1的正向扫描控制器FSC包括第一正向开关器件TF1、串联连接的两个第二正向开关器件TF2、以及串联连接的两个第三正向开关器件TF3。
第一正向开关器件TF1由被提供的起始脉冲Vst控制并连接在传输激活电压VGL的激活传输线(activation transfer line)与第一节点n1之间。
第二正向开关器件TF2由被提供的时钟脉冲CLK1到CLK4中的任意一个控制并串联连接在第一节点n1与置位节点Q之间。例如,第一级ST1的第二正向开关器件TF2响应于第四时钟脉冲CLK4使第一节点n1与置位节点Q相互连接。
第三正向开关器件TF3由起始脉冲Vst控制并串联连接在复位节点QB与去激活传输线之间。其中,去激活传输线传输上述的去激活电压VGH。
其中,当移位寄存器以正向模式驱动时,提供给第一正向开关器件TF1的起始脉冲Vst和提供给第二正向开关器件TF2的第四时钟脉冲CLK4彼此同步。结果,第一到第三正向开关器件TF1到TF3在同一周期中全部同时导通。然而,当移位寄存器以反向模式驱动时,提供给第一正向开关器件TF1的起始脉冲Vst和提供给第二正向开关器件TF2的第四时钟脉冲CLK4彼此不同步。
反向扫描控制器RSC基于时钟脉冲CLK1到CLK4中的任意一个和来自下游级的扫描脉冲使置位节点Q有效并使复位节点QB无效。为此,第一级ST1的反向扫描控制器RSC包括第一反向开关器件TR1、串联连接的两个第二反向开关器件TR2、以及串联连接的两个第三反向开关器件TR3。
第一反向开关器件TR1由从下游级提供的扫描脉冲控制并连接在激活传输线与第二节点n2之间。例如,第一级ST1的第一反向开关器件TR1响应于来自第二级ST2的第二扫描脉冲SP2使激活传输线与第二节点n2相互连接。其中,激活传输线传输上述的激活电压VGL。
第二反向开关器件TR2由被提供的时钟脉冲CLK1到CLK4中的任意一个控制并串联连接在第二节点n2与置位节点Q之间。例如,第一级ST1的第二反向开关器件TR2响应于第二时钟脉冲CLK2使第二节点n2与置位节点Q相互连接。
第三反向开关器件TR3由来自下游级的扫描脉冲控制并串联连接在复位节点QB与去激活传输线之间。例如,第一级ST1的第三反向开关器件TR3响应于来自第二级ST2的第二扫描脉冲SP2使复位节点QB与去激活传输线相互连接。
其中,提供给第一反向开关器件TR1的第二扫描脉冲SP2和提供给第二反向开关器件TR2的第二时钟脉冲CLK2彼此同步。结果,第一到第三反向开关器件TR1到TR3在同一周期中全部同时导通。
第一开关器件T1由复位节点QB处的电压控制并串联连接在置位节点Q与去激活传输线之间。
第二开关器件T2由时钟脉冲CLK1到CLK4中的任意一个控制并串联连接在激活传输线与复位节点QB之间。例如,第一级ST1的第二开关器件T2响应于第三时钟脉冲CLK3使激活传输线与复位节点QB相互连接。
第三开关器件T3由置位节点Q处的电压控制并串联连接在复位节点QB与去激活传输线之间。
输出单元OB基于置位节点Q和复位节点QB处的电压输出相应的扫描脉冲和去激活电压VGH中的任意一个。为此,第一级ST1的输出单元OB包括上拉开关器件Tpu和下拉开关器件Tpd。
上拉开关器件Tpu由置位节点Q处的电压控制并连接在传输时钟脉冲CLK1到CLK4中任意一个的时钟传输线与第一级ST1的输出端OT之间。例如,第一级ST1的上拉开关器件Tpu响应于置位节点Q处的电压,输出第一时钟脉冲CLK1作为第一扫描脉冲SP1。此第一扫描脉冲SP1通过第一级ST1的输出端OT输出。
下拉开关器件Tpd由复位节点QB处的电压控制并连接在输出端OT与去激活传输线之间。
图4是图1中第二级ST2的电路图。
如图4中所示,第二级ST2也包括正向扫描控制器FSC、反向扫描控制器RSC和输出单元OB。此外,第二级ST2可进一步包括串联连接的两个第一开关器件T1、串联连接的两个第二开关器件TF2、串联连接的两个第三开关器件TF3、以及升压电容器BC。
第二到第(n-1)级中的每个的构造大致与上述图3的第一级ST1的相同。例外的是,向第二到第(n-1)级中的每个的第一正向开关器件TF1和第三正向开关器件TF3提供来自上游级的扫描脉冲,而不是起始脉冲Vst。例如,如图4中所示,向第二级的第一正向开关器件TF1和第三正向开关器件TF3提供来自第一级ST1的第一扫描脉冲SP1。此外,以图1中所示的方式施加提供给第二到第(n-1)级中的每个的三个时钟脉冲。
图5是图1中最后一级STn的电路图。
如图5中所示,最后一级STn也包括正向扫描控制器FSC、反向扫描控制器RSC和输出单元OB。此外,最后一级STn可进一步包括串联连接的两个第一开关器件T1、串联连接的两个第二开关器件T2、串联连接的两个第三开关器件T3、以及升压电容器BC。
最后一级STn的构造大致与上述图4的第二级ST2的相同。例外的是,向最后一级STn的第一反向开关器件TR1提供来自时序控制器的起始脉冲Vst,而不是来自下游级的扫描脉冲。此外,当移位寄存器以正向模式驱动时,提供给第一反向开关器件TR1的起始脉冲Vst和提供给第二反向开关器件TR2的第一时钟脉冲CLK1彼此不同步。此外,以如图1中所示的方式施加提供给最后一级STn的三个时钟脉冲。
具体来说,最后一级STn的第三反向开关器件TR3连接在复位节点QB与第三节点n3之间,最后一级STn进一步包括用于防止去激活的开关器件NAT。防止去激活开关器件NAT由与提供给输出单元OB的时钟脉冲具有不同相位的时钟脉冲控制,并防止复位节点QB在提供给输出单元OB的时钟脉冲被施加到输出单元OB时被去激活。为此,防止去激活开关器件NAT由时钟脉冲CLK1到CLK4中的任意一个控制并连接第三节点n3与去激活传输线之间。
也就是说,如图5中所示,防止去激活开关器件NAT连接在第三反向开关器件TR3与去激活传输线之间,从而当第三反向开关器件TR3由起始脉冲Vst导通时,可防止去激活电压VGH通过导通的第三反向开关器件TR3施加到复位节点QB,由此当移位寄存器以正向模式驱动时防止在每一帧的初始周期P0中最后一级STn的置位节点Q保持浮置。假定不存在防止去激活开关器件NAT,则最后一级STn的第三反向开关器件TR3由起始脉冲Vst导通,从而复位节点QB保持在去激活电压VGH,由此致使通过栅极与去激活的复位节点QB连接的第一开关器件T1和下拉开关器件Tpd关断。结果,最后一级STn的置位节点Q浮置。也就是说,因为当移位寄存器以正向模式驱动时,在初始周期P0中只有起始脉冲Vst和与其同步的第四时钟脉冲CLK4保持在激活电压VGL,所以通过源极(或漏极)与置位节点Q连接的第一到第三正向开关器件TF1到TF3、第二反向开关器件TR2和上拉开关器件Tpu保持关断。此时,如果第三反向开关器件TR3导通,则甚至通过源极(或漏极)与置位节点Q连接的第一开关器件T1和下拉开关器件Tpd也关断。结果,最后一级STn的置位节点Q浮置。此外,在初始周期P0中,如果向设置于最后一级STn的输出单元OB中的上拉开关器件Tpu提供第四时钟脉冲CLK4,则浮置的置位节点Q处的电压可被激活,即,此电压由于上拉开关器件Tpu的寄生电容器的耦合现象而下降。当第四时钟脉冲CLK4周期性地具有激活电压VGL时,置位节点Q处的电压逐渐下降到可导通上拉开关器件Tpu的电压,由此使上拉开关器件Tpu导通。因此,尽管当前周期不是最后一级STn的输出周期,也可从最后一级STn产生输出或扫描脉冲。换句话说,会产生下述问题,即在每一帧从最后一级STn输出多个扫描脉冲。结果,与最后一级STn的输出端OT连接的最后一条栅极线可被周期性驱动,由此致使与此栅极线连接的像素以比其他像素高的亮度发光。具体来说,当向具有发光元件的全部像素提供对应于黑色的数据时,会产生与端线(第n条栅极线)连接的像素变得比与其他栅极线连接的像素亮的端线变亮现象。该现象在高温时(上拉开关器件Tpu的阈值电压在高温下易于变化)会更加显著。
因此,在本发明中,通过设置于最后一级STn中的防止去激活开关器件NAT防止在初始周期P0中第三反向开关器件TR3与去激活传输线连接,可避免上述问题。也就是说,通过与提供给最后一级STn的输出单元OB的第四时钟脉冲CLK4不同步的另一时钟脉冲,导通防止去激活开关器件NAT。结果,即使第三反向开关器件TR3在第四时钟脉冲CLK4保持在激活电压VGL的初始周期P0中导通,防止去激活开关器件NAT仍保持关断,由此防止最后一级STn的置位节点Q浮置。只要置位节点Q以这种方式不浮置,就不会发生上述的耦合现象,由此可防止最后一级STn的多重输出。图5图解了向防止去激活开关器件NAT的栅极施加第一时钟脉冲CLK1的一个例子。作为另一个例子,代替第一时钟脉冲CLK1,可施加第二时钟脉冲CLK2或第三时钟脉冲CLK3。然而,当移位寄存器以反向模式驱动时,为了使最后一级STn的复位节点QB去激活,优选的是向防止去激活开关器件NAT的栅极施加在反向驱动中与起始脉冲Vst同步的时钟脉冲。例如,因为如图2B中所示在反向驱动中起始脉冲Vst和第一时钟脉冲CLK1彼此同步,所以优选地向防止去激活开关器件NAT的栅极施加第一时钟脉冲CLK1。
另一方面,根据本发明第一个实施方式的多个级中的第一级ST1也可进一步包括上述的防止去激活开关器件NAT。
图6是显示包括用于防止去激活的开关器件的第一级ST1的构造的电路图。
如图6中所示,第一级ST1的第三正向开关器件TF3连接在复位节点QB与第三节点n3之间,第一级ST1进一步包括用于防止去激活的开关器件NAT。防止去激活开关器件NAT由与提供给输出单元OB的时钟脉冲具有不同相位的时钟脉冲控制,并防止复位节点OB在提供给输出单元OB的时钟脉冲被施加到输出单元OB时被去激活。为此,防止去激活开关器件NAT由时钟脉冲CLK1到CLK4中的任意一个控制并连接在第三节点n3与去激活传输线之间。
因此,在本发明中,通过设置于第一级ST1中的防止去激活开关器件NAT防止当移位寄存器以反向模式驱动时在初始周期P0中第三正向开关器件TF3与去激活传输线连接,可避免上述问题。也就是说,通过与提供给第一级ST1的输出单元OB的第一时钟脉冲CLK1不同步的另一时钟脉冲,导通防止去激活开关器件NAT。结果,即使第三正向开关器件TF3在第一时钟脉冲CLK1保持在激活电压VGL的初始周期P0中导通,防止去激活开关器件NAT仍保持关断,由此防止第一级ST1的置位节点Q浮置。只要置位节点Q以这种方式不浮置,就不会发生上述的耦合现象,由此可防止第一级ST1的多重输出。图6图解了向防止去激活开关器件NAT的栅极施加第四时钟脉冲CLK4的一个例子。作为另一个例子,代替第四时钟脉冲CLK4,可施加第二时钟脉冲CLK2或第三时钟脉冲CLK3。然而,当移位寄存器以正向模式驱动时,为了使第一级ST1的复位节点QB去激活,优选的是向防止去激活开关器件NAT的栅极施加在正向驱动中与起始脉冲Vst同步的时钟脉冲。例如,因为如图2A中所示在正向驱动中起始脉冲Vst和第四时钟脉冲CLK4彼此同步,所以优选地向防止去激活开关器件NAT的栅极施加第四时钟脉冲CLK4。
之后将参照图2A和图3到5描述以这种方式配置的根据本发明第一个实施方式的多个级的操作。
初始周期P0
首先,将参照图2A和3描述第一级ST1在初始周期P0中的操作。
在初始周期P0中,起始脉冲Vst和第四时钟脉冲CLK4保持在激活电压VGL,如图2A中所示。
起始脉冲Vst提供给第一级ST1的第一正向开关器件TF1的栅极和第一级ST1的第三正向开关器件TF3的每个栅极。此外,第四时钟脉冲CLK4提供给第一级ST1的第二正向开关器件TF2的每个栅极。
因此,第一到第三正向开关器件TF1到TF3导通。然后,激活电压VGL通过导通的第一和第二正向开关器件TF1和TF2提供给置位节点Q。结果,通过栅极与激活的置位节点Q连接的上拉开关器件Tpu和第三开关器件T3导通。
此外,去激活电压VGH通过导通的第三正向开关器件TF3和第三开关器件T3提供给复位节点QB。结果,通过栅极与去激活的复位节点QB连接的下拉开关器件Tpd和第一开关器件T1关断。
另一方面,将参照图2A和5描述最后一级STn在初始周期P0中的操作。
在初始周期P0中,起始脉冲Vst和第四时钟脉冲CLK4保持在激活电压VGL,如图2A中所示。
起始脉冲Vst提供给最后一级STn的第一反向开关器件TR1的栅极和最后一级STn的第三反向开关器件TR3的每个栅极。此外,第四时钟脉冲CLK4提供给最后一级STn的上拉开关器件Tpu的源极(或漏极)。
因此,第一和第三反向开关器件TR1和TR3导通。然而,在初始周期P0中保持在去激活电压VGH的第一时钟脉冲CLK1提供给防止去激活开关器件NAT的栅极,从而防止去激活开关器件NAT保持关断。因而,尽管第三反向开关器件TR3导通,但最后一级STn的复位节点QB通过保持关断的防止去激活开关器件NAT而保持在激活电压VGL。结果,通过栅极与激活的复位节点QB连接的下拉开关器件Tpd和第一开关器件T1保持导通。此外,因为第一开关器件T1保持导通,所以置位节点Q和去激活传输线通过导通的第一开关器件T1相互连接。因此,可防止最后一级STn的置位节点Q浮置。
另一方面,在第一级ST1进一步包括如图6中所示的防止去激活开关器件NAT的情形中,上述第四时钟脉冲CLK4还被提供给第一级ST1的防止去激活开关器件NAT的栅极。结果,在初始周期P0中,防止去激活开关器件NAT导通,从而第一级ST1的复位节点QB可被正常地去激活。
第一周期P1
接下来,将参照图2A和3描述第一级ST1在第一周期P1中的操作。
在第一周期P1中,第一时钟脉冲CLK1保持在激活电压VGL,如图2A中所示。另一方面,在第一周期P1中,起始脉冲Vst和第四时钟脉冲CLK4保持在去激活电压VGH,由此使第一级ST1的被提供有起始脉冲Vst和第四时钟脉冲CLK4的开关器件关断。结果,在第一周期P1中,第一级ST1的置位节点Q保持浮置。
第一时钟脉冲CLK1提供给第一级ST1的上拉开关器件Tpu的源极(或漏极)。因此,浮置的置位节点Q处的电压通过升压电容器BC和自举(bootstrapping)现象而放大。然后,与置位节点Q连接的上拉开关器件Tpu输出第一时钟脉冲CLK1作为第一扫描脉冲SP1。此第一扫描脉冲SP1通过第一级ST1的输出端OT提供给第一栅极线和第二级ST2。也就是说,如图4中所示,第一扫描脉冲SP1提供给设置于第二级ST2中的第一正向开关器件TF1和第三正向开关器件TF3。结果,以与第一级ST1在初始周期P0中的操作相同的方式执行第二级ST2在第一周期P1中的操作。
第二周期P2
接下来,将参照图2A和3描述第一级ST1在第二周期P2中的操作。
在第二周期P2中,第二时钟脉冲CLK2保持在激活电压VGL,如图2A中所示。此外,以与第一级ST1在第一周期P1中的操作相同的方式执行被提供有第二时钟脉冲CLK2的第二级ST2的操作。结果,在第二周期P2中,从第二级ST2输出的第二扫描脉冲SP2也保持在激活电压VGL。
第二时钟脉冲CLK2和第二扫描脉冲SP2提供给第一级ST1。详细地说,第二时钟脉冲CLK2提供给第二反向开关器件TR2的每个栅极,第二扫描脉冲SP2提供给第一反向开关器件TR1的栅极和第三反向开关器件TR3的每个栅极。
因此,第一到第三反向开关器件TR1到TR3导通。然后,激活电压VGL通过导通的第一和第二反向开关器件TR1和TR2提供给置位节点Q。结果,通过栅极与激活的置位节点Q连接的上拉开关器件Tpu和第三开关器件T3导通。
此外,激活电压VGH通过导通的第三反向开关器件TR3和第三开关器件T3提供给复位节点QB。结果,通过栅极与去激活的复位节点QB连接的下拉开关器件Tpd和第一开关器件T1关断。也就是说,在第二周期P2中,第一级ST1重复在初始周期P0中的上述操作。
第三周期P3
接下来,将参照图2和3描述第一级ST1在第三周期P3中的操作。
在第三周期P3中,第三时钟脉冲CLK3保持在激活电压VGL,如图2A中所示。此外,以与第一级ST1在第一周期P1中的上述操作相同的方式执行被提供有第三时钟脉冲CLK3的第三级ST3的操作。结果,在第三周期P3中,从第三级ST3输出的第三扫描脉冲SP3也保持在激活电压VGL。
第三时钟脉冲CLK3提供给设置于第一级ST1中的第二开关器件T2的每个栅极。因此,第二开关器件T2导通,激活电压VGL通过导通的第二开关器件T2提供给复位节点QB。结果,通过栅极与激活的复位节点QB连接的下拉开关器件Tpd和第一开关器件T1导通。
然后,去激活电压VGH通过导通的第一开关器件T1提供给置位节点Q,从而使置位节点Q去激活。结果,通过栅极与去激活的置位节点Q连接的上拉开关器件Tpu和第三开关器件T3关断。
另一方面,通过导通的下拉开关器件Tpd在第一级ST1的输出端OT输出去激活电压VGH。
以这种方式,所有的级在依次经历初始周期P0、第一周期P1和第三周期P3的同时执行置位操作、输出操作和复位操作。在每个级ST1到STn的输出操作中输出相应的扫描脉冲。
另一方面,当移位寄存器以反向模式驱动时,向所有的级提供如图2B中所示的时钟脉冲。
除了级以正向操作的相反顺序操作之外,以与上述正向操作大致相同的方式执行此反向操作。此外,在反向操作的初始周期P0中,第一级ST1的防止去激活开关器件NAT进行操作以防止第一级ST1的多重输出。
图7是显示根据本发明第二个实施方式的双向移位寄存器的构造的框图。
如图7中所示,根据本发明第二个实施方式的双向移位寄存器包括n个级ST1到STn和起始选择器SSB。
每个级ST1到STn在一个帧周期通过其输出端OT输出一个扫描脉冲SP1到SPn。
每个级ST1到STn使用扫描脉冲驱动与其连接的栅极线。此外,每个级ST1到STn使用扫描脉冲控制其下游级以及其上游级的操作。
当移位寄存器以正向模式驱动时,级ST1到STn按从第一级ST1到最后一级STn的顺序输出扫描脉冲。也就是说,第一级ST1输出第一扫描脉冲SP1,然后第二级ST2输出第二扫描脉冲SP2,接着第三级ST3输出第三扫描脉冲SP3,…,最后,最后一级STn输出第n扫描脉冲SPn。
另一方面,当移位寄存器以反向模式驱动时,级ST1到STn按从最后一级STn到第一级ST1的顺序输出扫描脉冲。也就是说,最后一级STn输出第n扫描脉冲SPn,然后第(n-1)级输出第(n-1)扫描脉冲,接着第(n-2)级输出第(n-2)扫描脉冲,…,最后,第一级ST1输出第一扫描脉冲SP1。
也就是说,根据本发明第二个实施方式的移位寄存器中设置的级的构造与上述图1的移位寄存器中设置的级的构造相同。
另一方面,起始选择器SSB在移位寄存器正向输出扫描脉冲的正向模式中仅向第一级ST1提供起始脉冲Vst,在移位寄存器反向输出扫描脉冲的反向模式中仅向最后一级STn提供起始脉冲Vst。
其中,当移位寄存器以正向模式驱动时,第一级ST1在所有级中首先输出相应的扫描脉冲,而当移位寄存器以反向模式驱动时,最后一级STn在所有级中首先输出相应的扫描脉冲。
起始选择器SSB包括正向选择开关器件TFS和反向选择开关器件TRS。
正向选择开关器件TFS由起始选择信号SS控制并连接在传输起始脉冲Vst的起始传输线与第一级ST1之间。
反向选择开关器件TRS由起始选择信号SS控制并连接在起始传输线与最后一级STn之间。
其中,起始选择信号SS在移位寄存器以正向模式驱动时的逻辑和起始选择信号SS在移位寄存器以反向模式驱动时的逻辑彼此相反。在这一点上,正向选择开关器件TFS和反向选择开关器件TRS由相反类型的晶体管组成。例如,起始选择信号SS在外部控制之下可保持在激活电压VGL或去激活电压VGH。
在如图7中所示,正向选择开关器件TFS为P型晶体管,而反向选择开关器件TRS为N型晶体管的情形中,当起始选择信号SS保持在激活电压VGL时,正向选择开关器件TFS导通,而反向选择开关器件TRS关断。相反,当起始选择信号SS保持在去激活电压VGH时,正向选择开关器件TFS关断,而反向选择开关器件TRS导通。
这样,起始脉冲Vst可选择性地传输给第一级ST1和最后一级STn。也就是说,当移位寄存器以正向模式驱动时,起始脉冲Vst提供给第一级ST1,而不提供给最后一级STn;而当移位寄存器以反向模式驱动时,起始脉冲Vst不提供给第一级ST1,而是提供给最后一级STn。因此,根据本发明的第二个实施方式,无需如上述第一个实施方式中一样在第一级ST1和最后一级STn中安装防止去激活开关器件NAT,就可防止第一和最后一级ST1和STn的多重输出。
图8是图7中第一级ST1的电路图。
如图8中所示,第一级ST1的电路构造大致与上面参照图3描述的第一个实施方式的第一级ST1的相同。例外的是,向图8中所示的第一级ST1的第一正向开关器件TF1和第三正向开关器件TF3提供由正向选择开关器件TFS切换的起始脉冲Vst。当然,只有当通过起始选择信号SS导通此正向选择开关器件TFS时,起始脉冲Vst才提供到上述第一正向开关器件TF1和第三正向开关器件TF3。其中,起始选择信号SS可在输出时序上与起始脉冲Vst同步。在这种情形中,起始选择信号SS保持在激活电压VGL的时间可比起始脉冲Vst长。结果,可以有足够时间将起始脉冲Vst提供给第一级ST1。可选择地,可稍微早于起始脉冲Vst输出起始选择信号SS。在这种情形中,起始选择信号SS保持在激活电压VGL的时间可比起始脉冲Vst长。
图9是图7中最后一级STn的电路图。
如图9中所示,最后一级STn的电路构造大致与上面参照图5描述的第一个实施方式的最后一级STn的相同。例外的是,图9中所示的最后一级STn不包括防止去激活开关器件NAT。也就是说,如图9中所示,第三反向开关器件TR3直接与去激活传输线连接。此外,向图9中所示的最后一级STn的第一反向开关器件TR1和第三反向开关器件TR3提供由反向选择开关器件TRS切换的起始脉冲Vst。当然,只有当通过起始选择信号SS导通此反向选择开关器件TRS时,起始脉冲Vst才提供到上述第一反向开关器件TR1和第三反向开关器件TR3。其中,起始选择信号SS可在输出时序上与起始脉冲Vst同步。在这种情形中,起始选择信号SS保持在去激活电压VGH的时间可比起始脉冲Vst长。结果,可以有足够时间将起始脉冲Vst提供给最后一级STn。可选择地,可稍微早于起始脉冲Vst输出起始选择信号SS。在这种情形中,起始选择信号SS保持在去激活电压VGH的时间可比起始脉冲Vst长。
如图8和9中所示,当移位寄存器以正向模式驱动时,起始选择信号SS保持在低逻辑,即激活电压VGL。此时,正向选择开关器件TFS导通,而反向选择开关器件TRS关断。因此,当移位寄存器以正向模式驱动时,最后一级STn的第三反向开关器件TR3关断,由此防止最后一级STn的多重输出。
相反,当移位寄存器以反向模式驱动时,起始选择信号SS保持在高逻辑,即去激活电压VGH。此时,正向选择开关器件TFS关断,而反向选择开关器件TRS导通。因此,当移位寄存器以反向模式驱动时,第一级ST1的第三正向开关器件TF3关断,由此防止第一级ST1的多重输出。
另一方面,在另一个实施方式中,可向正向选择开关器件TFS的栅极和反向选择开关器件TRS的栅极提供不同的选择信号,下文将参照图10更详细地进行描述。
图10是显示根据本发明第三个实施方式的双向移位寄存器的构造的框图。
如图10中所示,根据本发明第三个实施方式的双向移位寄存器包括多个级ST1到STn和起始选择器SSB。第三个实施方式中的级ST1到STn与上述第二个实施方式中的级ST1到STn相同。
在第三个实施方式中,起始选择器SSB包括由P型晶体管组成的正向选择开关器件TFS和反向选择开关器件TRS。如图10中所示,向正向选择开关器件TFS的栅极施加正向选择信号FSS,而向反向选择开关器件TRS的栅极施加反向选择信号RSS。当移位寄存器以正向模式驱动时,正向选择信号FSS保持在激活电压VGL;当移位寄存器以反向模式驱动时,正向选择信号FSS保持在去激活电压VGH。相反,当移位寄存器以正向模式驱动时,反向选择信号RSS保持在去激活电压VGH;当移位寄存器以反向模式驱动时,反向选择信号RSS保持在激活电压VGL。以这种方式,正向选择信号FSS为反向选择信号RSS的反转版本。结果,在正向驱动中,正向选择信号FSS有效而反向选择信号RSS无效,从而正向选择开关器件TFS导通而反向选择开关器件TRS关断。相反,在反向驱动中,正向选择信号FSS无效而反向选择信号RSS有效,从而正向选择开关器件TFS关断而反向选择开关器件TRS导通。
图11是显示本发明的第一级ST1的另一构造的电路图。
图11中所示的第一级ST1的电路构造大致与图3中所示的第一级ST1的构造相同。例外的是,图11的第一级ST1进一步包括串联连接的两个初始化开关器件TIN。这些初始化开关器件TIN通过来自时序控制器的初始化信号QRST导通,以向置位节点Q传输去激活电压VGH。为此,初始化开关器件TIN由初始化信号QRST控制并连接在置位节点Q与去激活传输线之间。仅当移位寄存器被初始驱动时,初始化信号QRST才提供给初始化开关器件TIN。在施加起始脉冲Vst之前,初始化信号QRST保持在激活电压VGL。结果,在从施加电力给显示装置直到输出起始脉冲Vst为止的时间段中,初始化开关器件TIN保持导通。
此外,图11的第一级ST1的输出单元OB中的上拉开关器件Tpu包括多个上拉开关器件。例如,上拉开关器件可以是四个且可以并联连接。此外,图11的第一级ST1的输出单元OB中的下拉开关器件Tpd包括多个下拉开关器件。例如,下拉开关器件可以是两个且可以并联连接。也就是说,每个上拉开关器件Tpu和下拉开关器件Tpd在面积上设为比每个其他开关器件大,以保证扫描脉冲的稳定输出。换句话说,通过以上述方式并联安装多个上拉开关器件或下拉开关器件,上拉开关器件Tpu或下拉开关器件Tpd的面积可以增大。
此外,在图11中,第一正向开关器件TF1和第二正向开关器件TF2共同连接到一个第一节点n1。此外,第一反向开关器件TR1和第二反向开关器件TR2也共同连接到这一个第一节点n1。
以大致与图3的第一级ST1相同的方式执行图11中所示的第一级ST1的操作。
另一方面,图11中所示的级的电路构造也可适用于图1中所示的第二到第(n-1)级。例外的是,以图1中所示的方式向每个级ST1到STn提供时钟脉冲。
另一方面,可在图11中的第三正向开关器件TF3与去激活传输线之间进一步安装防止去激活开关器件NAT,如图6中所示。
此外,图11中所示的级的构造可适用于图1中所示的最后一级STn。在这种情形中,如上所述必须进一步设置防止去激活开关器件NAT,下文将参照图12进行详细描述。
图12是显示本发明的最后一级STn的另一构造的电路图。如图中所示,用于防止去激活的开关器件NAT连接在第三反向开关器件TR3与去激活传输线之间。其他构造与图11中所示的相同。
另一方面,图11的电路构造可应用于根据本发明第二和第三个实施方式中每一个的移位寄存器的所有级ST1到STn。在这种情形中,如上所述,第一级ST1和最后一级STn分别与正向选择开关器件TFS和反向选择开关器件TRS连接。
另一方面,与在第一级ST1中一样,可在包括第一级ST1在内的所有级ST1到STn的每一个中安装上述的初始化开关器件TIN。在这种情形中,在从施加电力给显示装置直到输出起始脉冲Vst为止的时间段中,所有级ST1到STn的初始化开关器件TIN同时导通。
另一方面,根据所有实施方式的移位寄存器中的级的开关器件可由P型晶体管或N型晶体管组成。应当理解,当开关器件由N型晶体管组成时,上述激活电压VGL、去激活电压VGH和时钟脉冲CLK1到CLK4的有效状态和无效状态被反转,从而适于开关器件的操作。
图13和14是图解本发明的效果的示图。
如图13(a)中所示,在从常规的最后一级STn输出一个扫描脉冲SP之后,从最后一级STn产生另一个输出MP(多重输出:虚线圆中的输出)。然而,如图13(b)中所示,在从本发明的最后一级STn输出一个扫描脉冲SP之后,从最后一级STn没有产生进一步的输出。
如图14(a)中所示,由于来自常规移位寄存器SR的最后一级STn的多重输出MP,与端部栅极线连接的像素以比其他像素高的亮度发光。然而,如图14(b)中所示,由于从本发明的移位寄存器SR的最后一级STn没有产生多重输出MP,与端部栅极线连接的像素以与其他像素相同的亮度正常地发光。
从上面的描述很显然,根据本发明的双向移位寄存器具有下面的效果。
在本发明中,在正向驱动中仅置位第一级,在反向驱动中仅置位最后一级,由此在正向驱动和反向驱动中防止从任意一级产生多重输出。
此外,可提高使用此双向移位寄存器的显示装置的画面质量。
在不脱离本发明的精神或范围的情况下,在本发明中可进行各种修改和变化,这对于所属领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所附权利要求书范围及其等效范围内的对本发明的所有修改和变化。

Claims (29)

1.一种双向移位寄存器,包括基于起始脉冲和具有不同相位的多个时钟脉冲正向或反向输出扫描脉冲的多个级,
其中,在所述双向移位寄存器正向输出扫描脉冲的正向模式中,最后一级在所有级中最后输出相应一个扫描脉冲,所述最后一级包括:
正向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自上游级的扫描脉冲使所述最后一级的置位节点有效并使所述最后一级的复位节点无效;
反向扫描控制器,用于基于所述时钟脉冲中的任意一个和所述起始脉冲使所述置位节点有效并使所述复位节点无效;
输出单元,用于基于所述置位节点处的电压、所述复位节点处的电压以及被提供的任意一个时钟脉冲来输出所述相应一个扫描脉冲和去激活电压中的任意一个;和
防止去激活开关器件,所述防止去激活开关器件由与提供给所述输出单元的时钟脉冲具有不同相位的时钟脉冲控制,并且所述防止去激活开关器件防止在提供给所述输出单元的时钟脉冲被施加到所述输出单元时所述复位节点被去激活。
2.根据权利要求1所述的双向移位寄存器,其中,所述最后一级的正向扫描控制器包括:
第一正向开关器件,所述第一正向开关器件由从上游级提供的扫描脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;
至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述置位节点之间;和
至少一个第三正向开关器件,所述至少一个第三正向开关器件由来自上游级的扫描脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,
其中,提供给所述第一正向开关器件的扫描脉冲和提供给所述第二正向开关器件的时钟脉冲彼此同步。
3.根据权利要求2所述的双向移位寄存器,其中,所述最后一级的反向扫描控制器包括:
第一反向开关器件,所述第一反向开关器件由被提供的起始脉冲控制,并连接在传输激活电压的所述激活传输线与第二节点之间;
至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与所述置位节点之间;和
至少一个第三反向开关器件,所述至少一个第三反向开关器件由被提供的起始脉冲控制,并连接在所述复位节点与第三节点之间,
其中,提供给所述第一反向开关器件的起始脉冲和提供给所述第二反向开关器件的时钟脉冲彼此同步。
4.根据权利要求3所述的双向移位寄存器,其中,所述最后一级的防止去激活开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第三节点与传输去激活电压的所述去激活传输线之间,
其中,提供给所述最后一级的防止去激活开关器件的时钟脉冲与提供给所述第三反向开关器件的起始脉冲具有不同的相位。
5.根据权利要求1所述的双向移位寄存器,其中,所述最后一级还包括:
至少一个第一开关器件,所述至少一个第一开关器件由所述复位节点处的电压控制,并连接在所述置位节点与传输去激活电压的去激活传输线之间;
至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述复位节点之间;和
至少一个第三开关器件,所述至少一个第三开关器件由所述置位节点处的电压控制,并连接在所述复位节点与所述去激活传输线之间。
6.根据权利要求1所述的双向移位寄存器,其中,所述最后一级的输出单元包括:
上拉开关器件,所述上拉开关器件由所述置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和
下拉开关器件,所述下拉开关器件由所述复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
7.根据权利要求1所述的双向移位寄存器,其中,所述最后一级的输出单元包括:
多个上拉开关器件,所述多个上拉开关器件由所述置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和
多个下拉开关器件,所述多个下拉开关器件由所述复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
8.根据权利要求1所述的双向移位寄存器,其中,在所述双向移位寄存器正向输出扫描脉冲的正向模式中,第一级在所有级中首先输出相应一个扫描脉冲,所述第一级包括:
正向扫描控制器,用于基于所述时钟脉冲中的任意一个和所述起始脉冲使所述第一级的置位节点有效并使所述第一级的复位节点无效;
反向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自下游级的扫描脉冲使所述第一级的置位节点有效并使所述第一级的复位节点无效;
输出单元,用于基于所述第一级的置位节点处的电压、所述第一级的复位节点处的电压以及被提供的任意一个时钟脉冲来输出所述相应一个扫描脉冲和去激活电压中的任意一个;和
防止去激活开关器件,由与提供给所述第一级的输出单元的时钟脉冲具有不同相位的时钟脉冲控制,并且防止在提供给所述第一级的输出单元的时钟脉冲被施加到所述第一级的输出单元时所述第一级的复位节点被去激活。
9.根据权利要求8所述的双向移位寄存器,其中,所述第一级的正向扫描控制器包括:
第一正向开关器件,所述第一正向开关器件由被提供的起始脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;
至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述第一级的置位节点之间;和
至少一个第三正向开关器件,所述至少一个第三正向开关器件由被提供的起始脉冲控制,并连接在所述第一级的复位节点与第二节点之间,
其中,提供给所述第一正向开关器件的起始脉冲和提供给所述第二正向开关器件的时钟脉冲彼此同步。
10.根据权利要求9所述的双向移位寄存器,其中,所述第一级的防止去激活开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与传输去激活电压的去激活传输线之间,
其中,提供给所述第一级的防止去激活开关器件的时钟脉冲与提供给所述第三正向开关器件的起始脉冲具有不同的相位。
11.根据权利要求9所述的双向移位寄存器,其中,所述第一级的反向扫描控制器包括:
第一反向开关器件,所述第一反向开关器件由从下游级提供的扫描脉冲控制,并连接在传输激活电压的所述激活传输线与第三节点之间;
至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第三节点与所述第一级的置位节点之间;和
至少一个第三反向开关器件,所述至少一个第三反向开关器件由来自下游级的扫描脉冲控制,并连接在所述第一级的复位节点与传输去激活电压的去激活传输线之间,
其中,提供给所述第一反向开关器件的扫描脉冲和提供给所述第二反向开关器件的时钟脉冲彼此同步。
12.根据权利要求8所述的双向移位寄存器,其中,所述第一级还包括:
至少一个第一开关器件,所述至少一个第一开关器件由所述第一级的复位节点处的电压控制,并连接在所述第一级的置位节点与传输去激活电压的去激活传输线之间;
至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述第一级的复位节点之间;和
至少一个第三开关器件,所述至少一个第三开关器件由所述第一级的置位节点处的电压控制,并连接在所述第一级的复位节点与所述去激活传输线之间。
13.根据权利要求8所述的双向移位寄存器,其中,所述第一级的输出单元包括:
上拉开关器件,所述上拉开关器件由所述第一级的置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和
下拉开关器件,所述下拉开关器件由所述第一级的复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
14.根据权利要求8所述的双向移位寄存器,其中,所述第一级的输出单元包括:
多个上拉开关器件,所述多个上拉开关器件由所述第一级的置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和
多个下拉开关器件,所述多个下拉开关器件由所述第一级的复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
15.根据权利要求8所述的双向移位寄存器,其中,包括所述第一级和所述最后一级在内的所有级中的每个级还包括至少一个初始化开关器件,所述至少一个初始化开关器件由外部的初始化信号控制,并连接在相应一个级的置位节点与传输去激活电压的去激活传输线之间。
16.一种双向移位寄存器,包括基于起始脉冲和具有不同相位的多个时钟脉冲正向或反向输出扫描脉冲的多个级,所述双向移位寄存器还包括起始选择器,在所述双向移位寄存器正向输出扫描脉冲的正向模式中,所述起始选择器仅向第一级提供所述起始脉冲,并且在所述双向移位寄存器反向输出扫描脉冲的反向模式中,所述起始选择器仅向最后一级提供所述起始脉冲,
其中,在所述正向模式中,所述第一级在所有级中首先输出相应一个扫描脉冲,
其中,在所述反向模式中,所述最后一级在所有级中首先输出相应一个扫描脉冲。
17.根据权利要求16所述的双向移位寄存器,其中,所述起始选择器包括:
正向选择开关器件,所述正向选择开关器件由起始选择信号控制,并连接在传输所述起始脉冲的起始传输线与所述第一级之间;和
反向选择开关器件,所述反向选择开关器件由所述起始选择信号控制,并连接在所述起始传输线与所述最后一级之间,
其中所述起始选择信号在所述双向移位寄存器以所述正向模式驱动时的逻辑和所述起始选择信号在所述双向移位寄存器以所述反向模式驱动时的逻辑彼此相反,
其中,所述正向选择开关器件和所述反向选择开关器件是相反类型的晶体管。
18.根据权利要求17所述的双向移位寄存器,其中所述第一级包括:
正向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自所述正向选择开关器件的起始脉冲使置位节点有效并使复位节点无效;
反向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自下游级的扫描脉冲使所述置位节点有效并使所述复位节点无效;和
输出单元,用于基于所述置位节点处的电压和所述复位节点处的电压输出所述相应一个扫描脉冲和去激活电压中的任意一个。
19.根据权利要求18所述的双向移位寄存器,其中,所述第一级的正向扫描控制器包括:
第一正向开关器件,所述第一正向开关器件由从所述正向选择开关器件提供的起始脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;
至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述置位节点之间;和
至少一个第三正向开关器件,所述至少一个第三正向开关器件由来自所述正向选择开关器件的起始脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,
其中,提供给所述第一正向开关器件的起始脉冲和提供给所述第二正向开关器件的时钟脉冲彼此同步。
20.根据权利要求19所述的双向移位寄存器,其中所述第一级的反向扫描控制器包括:
第一反向开关器件,所述第一反向开关器件由从下游级提供的扫描脉冲控制,并连接在传输激活电压的所述激活传输线与第二节点之间;
至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与所述置位节点之间;和
至少一个第三反向开关器件,所述至少一个第三反向开关器件由来自下游级的扫描脉冲控制,并连接在所述复位节点与传输去激活电压的所述去激活传输线之间,
其中,提供给所述第一反向开关器件的扫描脉冲和提供给所述第二反向开关器件的时钟脉冲彼此同步。
21.根据权利要求18所述的双向移位寄存器,其中,所述第一级还包括:
至少一个第一开关器件,所述至少一个第一开关器件由所述复位节点处的电压控制,并连接在所述置位节点与传输去激活电压的去激活传输线之间;
至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述复位节点之间;和
至少一个第三开关器件,所述至少一个第三开关器件由所述置位节点处的电压控制,并连接在所述复位节点与所述去激活传输线之间。
22.根据权利要求18所述的双向移位寄存器,其中,所述第一级的输出单元包括:
上拉开关器件,所述上拉开关器件由所述置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和
下拉开关器件,所述下拉开关器件由所述复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
23.根据权利要求18所述的双向移位寄存器,其中,所述第一级的输出单元包括:
多个上拉开关器件,所述多个上拉开关器件由所述置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述第一级的输出端之间;和
多个下拉开关器件,所述多个下拉开关器件由所述复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
24.根据权利要求17所述的双向移位寄存器,其中,所述最后一级包括:
正向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自上游级的扫描脉冲使置位节点有效并使复位节点无效;
反向扫描控制器,用于基于所述时钟脉冲中的任意一个和来自所述反向选择开关器件的起始脉冲使所述置位节点有效并使所述复位节点无效;和
输出单元,用于基于所述置位节点处的电压和所述复位节点处的电压输出所述相应一个扫描脉冲和去激活电压中的任意一个。
25.根据权利要求24所述的双向移位寄存器,其中,所述最后一级的正向扫描控制器包括:
第一正向开关器件,所述第一正向开关器件由从上游级提供的扫描脉冲控制,并连接在传输激活电压的激活传输线与第一节点之间;
至少一个第二正向开关器件,所述至少一个第二正向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第一节点与所述置位节点之间;和
至少一个第三正向开关器件,所述至少一个第三正向开关器件由来自上游级的扫描脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,
其中,提供给所述第一正向开关器件的扫描脉冲和提供给所述第二正向开关器件的时钟脉冲彼此同步。
26.根据权利要求25所述的双向移位寄存器,其中,所述最后一级的反向扫描控制器包括:
第一反向开关器件,所述第一反向开关器件由从所述反向选择开关器件提供的起始脉冲控制,并连接在传输激活电压的所述激活传输线与第二节点之间;
至少一个第二反向开关器件,所述至少一个第二反向开关器件由被提供的任意一个时钟脉冲控制,并连接在所述第二节点与所述置位节点之间;和
至少一个第三反向开关器件,所述至少一个第三反向开关器件由来自所述反向选择开关器件的起始脉冲控制,并连接在所述复位节点与传输去激活电压的去激活传输线之间,
其中,提供给所述第一反向开关器件的起始脉冲和提供给所述第二反向开关器件的时钟脉冲彼此同步。
27.根据权利要求24所述的双向移位寄存器,其中,所述最后一级还包括:
至少一个第一开关器件,所述至少一个第一开关器件由所述复位节点处的电压控制,并连接在所述置位节点与传输去激活电压的去激活传输线之间;
至少一个第二开关器件,所述至少一个第二开关器件由所述时钟脉冲中的任意一个控制,并连接在传输激活电压的激活传输线与所述复位节点之间;和
至少一个第三开关器件,所述至少一个第三开关器件由所述置位节点处的电压控制,并连接在所述复位节点与所述去激活传输线之间。
28.根据权利要求24所述的双向移位寄存器,其中,所述最后一级的输出单元包括:
上拉开关器件,所述上拉开关器件由所述置位节点处的电压控制,并连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和
下拉开关器件,所述下拉开关器件由所述复位节点处的电压控制,并连接在所述输出端与传输去激活电压的去激活传输线之间。
29.根据权利要求24所述的双向移位寄存器,其中,所述最后一级的输出单元包括:
多个上拉开关器件,所述多个上拉开关器件由所述置位节点处的电压控制,且并联连接在传输所述时钟脉冲中的任意一个的时钟传输线与所述最后一级的输出端之间;和
多个下拉开关器件,所述多个下拉开关器件由所述复位节点处的电压控制,且并联连接在所述输出端与传输去激活电压的去激活传输线之间。
CN201210374740.2A 2011-10-04 2012-09-27 双向移位寄存器 Active CN103035296B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510239724.6A CN104851463B (zh) 2011-10-04 2012-09-27 双向移位寄存器

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2011-0100521 2011-10-04
KR20110100521A KR101481675B1 (ko) 2011-10-04 2011-10-04 양 방향 쉬프트 레지스터

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201510239724.6A Division CN104851463B (zh) 2011-10-04 2012-09-27 双向移位寄存器

Publications (2)

Publication Number Publication Date
CN103035296A true CN103035296A (zh) 2013-04-10
CN103035296B CN103035296B (zh) 2016-02-03

Family

ID=47594223

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201510239724.6A Active CN104851463B (zh) 2011-10-04 2012-09-27 双向移位寄存器
CN201210374740.2A Active CN103035296B (zh) 2011-10-04 2012-09-27 双向移位寄存器

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201510239724.6A Active CN104851463B (zh) 2011-10-04 2012-09-27 双向移位寄存器

Country Status (4)

Country Link
US (2) US8724770B2 (zh)
EP (1) EP2597651B1 (zh)
KR (1) KR101481675B1 (zh)
CN (2) CN104851463B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103714792A (zh) * 2013-12-20 2014-04-09 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104537973A (zh) * 2014-12-29 2015-04-22 厦门天马微电子有限公司 一种移位寄存器、栅极驱动电路、阵列基板和显示面板
CN105637590A (zh) * 2013-10-08 2016-06-01 夏普株式会社 移位寄存器及显示装置
CN107123405A (zh) * 2017-06-01 2017-09-01 深圳市华星光电技术有限公司 双向移位寄存器单元、双向移位寄存器及显示面板
CN108564912A (zh) * 2018-04-18 2018-09-21 京东方科技集团股份有限公司 移位寄存器电路及驱动方法、显示装置
CN108564907A (zh) * 2018-01-23 2018-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN109389927A (zh) * 2018-02-09 2019-02-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103594118B (zh) * 2012-08-17 2016-09-07 瀚宇彩晶股份有限公司 液晶显示器及其双向移位寄存装置
JP6245422B2 (ja) * 2013-07-24 2017-12-13 Tianma Japan株式会社 走査回路、及び表示装置
JP2015114443A (ja) * 2013-12-11 2015-06-22 キヤノン株式会社 表示装置及び表示装置の制御方法
KR102125785B1 (ko) * 2013-12-16 2020-06-23 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102156769B1 (ko) * 2013-12-26 2020-09-16 엘지디스플레이 주식회사 표시장치와 그의 게이트 쉬프트 레지스터 초기화방법
CN104269134B (zh) 2014-09-28 2016-05-04 京东方科技集团股份有限公司 一种栅极驱动器、显示装置及栅极驱动方法
CN104282288B (zh) * 2014-11-07 2016-08-17 京东方科技集团股份有限公司 移位寄存器单元以及使用它的栅极驱动电路和显示设备
US9875711B2 (en) * 2016-02-05 2018-01-23 Novatek Microelectronics Corp. Gate driver of display panel and operation method thereof
KR102600597B1 (ko) * 2016-11-18 2023-11-10 삼성디스플레이 주식회사 주사 구동부 및 그의 구동방법
KR102430061B1 (ko) 2017-11-17 2022-08-04 엘지디스플레이 주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
KR102631976B1 (ko) * 2017-12-18 2024-01-31 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 표시장치
CN108877621B (zh) * 2018-06-29 2022-02-25 厦门天马微电子有限公司 一种显示面板和显示装置
US11073556B2 (en) * 2019-04-23 2021-07-27 Siemens Industry Software Inc. Low pin count reversible scan architecture
CN113257168B (zh) * 2021-05-18 2022-07-12 武汉华星光电技术有限公司 栅极驱动电路及显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5894296A (en) * 1993-06-25 1999-04-13 Sony Corporation Bidirectional signal transmission network and bidirectional signal transfer shift register
JP2001134240A (ja) * 1999-11-05 2001-05-18 Nec Corp 液晶駆動回路
JP2002352593A (ja) * 2001-05-21 2002-12-06 Seiko Epson Corp シフトレジスタ、電気光学パネル、その駆動回路および駆動方法、および電子機器
CN1545099A (zh) * 2003-10-21 2004-11-10 友达光电股份有限公司 双向移位寄存器的控制电路
CN101989463A (zh) * 2009-08-07 2011-03-23 胜华科技股份有限公司 双向移位寄存器
CN102087827A (zh) * 2010-05-11 2011-06-08 友达光电股份有限公司 移位寄存器

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5282234A (en) * 1990-05-18 1994-01-25 Fuji Photo Film Co., Ltd. Bi-directional shift register useful as scanning registers for active matrix displays and solid state image pick-up devices
US6646465B2 (en) * 2001-02-09 2003-11-11 Stmicroelectronics Ltd. Programmable logic device including bi-directional shift register
KR100745406B1 (ko) * 2002-06-10 2007-08-02 삼성전자주식회사 양방향 쉬프트 기능을 가지는 비정질-실리콘 박막트랜지스터 게이트 구동 쉬프트 레지스터
WO2003104879A2 (en) * 2002-06-01 2003-12-18 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
JP4044020B2 (ja) * 2003-06-10 2008-02-06 シャープ株式会社 双方向シフトレジスタ、および、それを備えた表示装置
KR101107703B1 (ko) * 2005-05-26 2012-01-25 엘지디스플레이 주식회사 쉬프트 레지스터
JP4912121B2 (ja) * 2006-02-23 2012-04-11 三菱電機株式会社 シフトレジスタ回路
JP4912023B2 (ja) * 2006-04-25 2012-04-04 三菱電機株式会社 シフトレジスタ回路
US7738622B2 (en) 2006-06-23 2010-06-15 Lg Display Co., Ltd. Shift register
KR101375863B1 (ko) * 2007-03-08 2014-03-17 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
GB2459451A (en) * 2008-04-22 2009-10-28 Sharp Kk A scan pulse shift register for an active matrix display
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
CN102024500B (zh) * 2009-09-10 2013-03-27 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
KR101612852B1 (ko) 2010-03-04 2016-04-15 삼성전자주식회사 디바이스 검색 방법 및 디바이스 검색 시스템
JP5473686B2 (ja) * 2010-03-11 2014-04-16 三菱電機株式会社 走査線駆動回路
TW201133440A (en) * 2010-03-19 2011-10-01 Au Optronics Corp Shift register circuit and gate driving circuit
JP5436324B2 (ja) * 2010-05-10 2014-03-05 三菱電機株式会社 シフトレジスタ回路
KR101749756B1 (ko) * 2010-10-28 2017-06-22 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
JP5618821B2 (ja) 2010-12-28 2014-11-05 株式会社ジャパンディスプレイ 双方向シフトレジスタ及びこれを用いた画像表示装置
KR101756667B1 (ko) * 2011-04-21 2017-07-11 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 표시장치
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
KR101354365B1 (ko) * 2011-12-30 2014-01-23 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5894296A (en) * 1993-06-25 1999-04-13 Sony Corporation Bidirectional signal transmission network and bidirectional signal transfer shift register
JP2001134240A (ja) * 1999-11-05 2001-05-18 Nec Corp 液晶駆動回路
JP2002352593A (ja) * 2001-05-21 2002-12-06 Seiko Epson Corp シフトレジスタ、電気光学パネル、その駆動回路および駆動方法、および電子機器
CN1545099A (zh) * 2003-10-21 2004-11-10 友达光电股份有限公司 双向移位寄存器的控制电路
CN101989463A (zh) * 2009-08-07 2011-03-23 胜华科技股份有限公司 双向移位寄存器
CN102087827A (zh) * 2010-05-11 2011-06-08 友达光电股份有限公司 移位寄存器

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105637590A (zh) * 2013-10-08 2016-06-01 夏普株式会社 移位寄存器及显示装置
CN103714792A (zh) * 2013-12-20 2014-04-09 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104537973A (zh) * 2014-12-29 2015-04-22 厦门天马微电子有限公司 一种移位寄存器、栅极驱动电路、阵列基板和显示面板
CN107123405A (zh) * 2017-06-01 2017-09-01 深圳市华星光电技术有限公司 双向移位寄存器单元、双向移位寄存器及显示面板
CN108564907A (zh) * 2018-01-23 2018-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN109389927A (zh) * 2018-02-09 2019-02-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
WO2019154122A1 (zh) * 2018-02-09 2019-08-15 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路及显示装置
US11094239B2 (en) 2018-02-09 2021-08-17 Boe Technology Group Co., Ltd. Shift register and driving method thereof, gate driving circuit and display device
US11749156B2 (en) 2018-02-09 2023-09-05 Boe Technology Group Co., Ltd. Shift register and driving method thereof, gate driving circuit and display device
CN108564912A (zh) * 2018-04-18 2018-09-21 京东方科技集团股份有限公司 移位寄存器电路及驱动方法、显示装置
CN108564912B (zh) * 2018-04-18 2021-01-26 京东方科技集团股份有限公司 移位寄存器电路及驱动方法、显示装置

Also Published As

Publication number Publication date
CN104851463A (zh) 2015-08-19
CN103035296B (zh) 2016-02-03
CN104851463B (zh) 2018-09-11
KR101481675B1 (ko) 2015-01-22
KR20130036443A (ko) 2013-04-12
US8724770B2 (en) 2014-05-13
US20140211907A1 (en) 2014-07-31
EP2597651B1 (en) 2018-07-18
EP2597651A2 (en) 2013-05-29
EP2597651A3 (en) 2013-11-13
US9378842B2 (en) 2016-06-28
US20130083885A1 (en) 2013-04-04

Similar Documents

Publication Publication Date Title
CN103035296A (zh) 双向移位寄存器
US10002675B2 (en) Shift register unit, gate driving circuit and driving method, and display apparatus
US10892028B2 (en) Shift register and method of driving the same, gate driving circuit and display device
US10217391B2 (en) Shift register unit, gate driving circuit and driving method thereof, and display apparatus
US11081061B2 (en) Shift register, gate driving circuit, display device and gate driving method
CN102237031B (zh) 选通移位寄存器和使用该选通移位寄存器的显示装置
KR101920752B1 (ko) 게이트 구동회로
CN102750987B (zh) 移位寄存器
EP1970914A1 (en) Shift register
CN105741742A (zh) 一种移位寄存器单元、栅极驱动电路及其驱动方法
US10957230B2 (en) Shift register unit and driving method for the same, gate driving circuit and display device
CN111179808B (zh) 移位寄存器、栅极驱动电路、显示装置和栅极驱动方法
CN104137170A (zh) 显示装置
CN104091573A (zh) 一种移位寄存单元、栅极驱动装置、显示面板和显示装置
KR101908508B1 (ko) 쉬프트 레지스터
CN104505024A (zh) 一种显示驱动方法、显示面板和显示装置
TWI532033B (zh) 顯示面板與閘極驅動器
TW201532024A (zh) 顯示面板、閘極驅動器與控制方法
CN108510938A (zh) 一种移位寄存器及其驱动方法、发射驱动电路和显示装置
KR20140025030A (ko) 쉬프트 레지스터
US20230178027A1 (en) Gate driver and display device including the same
US11328785B2 (en) Shift register, gate driving circuit and gate driving method
KR101248097B1 (ko) 액정표시장치의 쉬프트레지스터 및 이의 구동방법
KR20080060721A (ko) 쉬프트 레지스터
CN115398520A (zh) 移位寄存器、驱动电路和显示基板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant