CN103033927A - 利用双蚀刻形成切割道的光学偏转器制造方法 - Google Patents
利用双蚀刻形成切割道的光学偏转器制造方法 Download PDFInfo
- Publication number
- CN103033927A CN103033927A CN2012103763725A CN201210376372A CN103033927A CN 103033927 A CN103033927 A CN 103033927A CN 2012103763725 A CN2012103763725 A CN 2012103763725A CN 201210376372 A CN201210376372 A CN 201210376372A CN 103033927 A CN103033927 A CN 103033927A
- Authority
- CN
- China
- Prior art keywords
- wafer
- optical deflector
- layer
- transparency carrier
- surface side
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00865—Multistep processes for the separation of wafers into individual elements
- B81C1/00873—Multistep processes for the separation of wafers into individual elements characterised by special arrangements of the devices, allowing an easier separation
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B26/00—Optical devices or arrangements for the control of light using movable or deformable optical elements
- G02B26/08—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
- G02B26/10—Scanning systems
- G02B26/101—Scanning systems with both horizontal and vertical deflecting means, e.g. raster or XY scanners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2201/00—Specific applications of microelectromechanical systems
- B81B2201/04—Optical MEMS
- B81B2201/042—Micromirrors, not used as optical switches
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B26/00—Optical devices or arrangements for the control of light using movable or deformable optical elements
- G02B26/08—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
- G02B26/0816—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements
- G02B26/0833—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD
- G02B26/0858—Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD the reflecting means being moved or deformed by piezoelectric means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
- H01L2221/68336—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding involving stretching of the auxiliary support post dicing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68381—Details of chemical or physical process used for separating the auxiliary support from a device or wafer
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Optics & Photonics (AREA)
- Micromachines (AREA)
- Mechanical Light Control Or Optical Switches (AREA)
- Mechanical Optical Scanning Systems (AREA)
- Facsimile Heads (AREA)
Abstract
本发明提供了一种利用双蚀刻形成切割道的光学偏转器制造方法。在晶圆的前表面侧上形成晶圆级光学偏转器组件。然后,通过使用晶圆级光学偏转器组件的元件蚀刻晶圆的前表面侧,以形成前侧切割道。然后,将具有内腔的透明基板粘附到晶圆的前表面侧。然后,在晶圆的后表面侧上形成第二蚀刻掩模。然后,对晶圆的后表面侧进行蚀刻从而创建后侧切割道。然后,将具有环形边缘的粘性片粘附到晶圆的后表面侧。然后,移除透明基板。最终,对环形边缘进行扩展以加宽前侧切割道和后侧切割道,从而从晶圆逐个地拾取光学偏转器。
Description
技术领域
本公开涉及一种用于制造能够应用于例如投影型显示系统的光学偏转器的方法。
背景技术
近来,在投影型显示系统中,通过光学偏转器偏转来自光源的聚光并且然后将其投射到屏幕上。光学偏转器包括是通过使用半导体制造工艺和微机械技术制造的微机电系统(MEMS)器件的二维光学偏转器芯片以及用于保护二维光学偏转器芯片的封装。
一般来说,二维光学偏转器包括用于反射来自光源的聚光的镜、用于支撑镜的围绕镜的可移动框架、用于相对于镜的X轴振动(摇摆)镜的内致动器、围绕可移动框架的支撑体以及用于相对于垂直于X轴的镜的Y轴经由可移动框架摇摆镜的外致动器。
作为第一示例,内致动器由扭杆型压电致动器构造以经由扭杆摇摆镜,并且外致动器由其它扭杆型压电致动器构造以经由其它扭杆摇摆可移动框架(参见:JP2008-20701A)。而且,作为第二示例,内致动器由扭杆型压电致动器构造以经由扭杆摇摆镜,并且外致动器由弯折型压电致动器构造以摇摆可移动框架(参见:JP2009-223165A)。此外,作为第三示例,内致动器由弯折型压电致动器构造以摇摆镜,并且外致动器由其它弯折型压电致动器构造以摇摆可移动框架(参见:JP2010-122480A和US2011/0292479A1)。
光学偏转器的优点在于:结构小且简单,并且驱动功率不大。为了高效地展示该优点,封装优选尽可能地小。
在用于制造光学偏转器的第一现有技术方法中,通过使用树脂将光学偏转器芯片贴片到陶瓷封装,并且然后,在光学偏转器芯片的电极焊盘和陶瓷封装的电极焊盘之间执行引线键合操作。
然而,在上述第一现有技术方法中,由于在陶瓷封装中要求用于键合线的间隔,因此,陶瓷封装的尺寸将大于光学偏转器芯片。而且,由于陶瓷封装被烧结,因此,不能够减少陶瓷封装的台阶的大小和周边的宽度。因此,整个光学偏转器的尺寸将会较大。注意的是,如果减小光学偏转器芯片本身的大小,则可以能够减小整个光学偏转器。然而,在该情况下,光学偏转器芯片需要进行重新设计,从而增加了开发周期。
在用于制造光学偏转器的第二现有技术方法中,采用无线晶圆级封装技术(参见:JP2005-19966A)。即,其上布置有对应于光学偏转器芯片的多个MEMS芯片的硅晶圆被粘附到其上布置有密封帽的帽晶圆。然后,通过在硅晶圆内形成硅导通孔(TSV)以将MEMS芯片电连接到硅晶圆的外表面上的电极。最终,通过使用切割刀等等沿着划片线切割硅晶圆和帽晶圆以将与密封帽中的一个关联的MEMS芯片中的一个彼此分离。因此,每个被切割的密封帽的大小与被切割的MEMS芯片的大小相同,从而将减小整个光学偏转器的大小。
然而,在上述第二现有技术方法中,由于TSV需要形成在硅晶圆内,因此可能减小了制造产率,从而将增加制造成本。
而且,即使硅晶圆包括有缺陷的MEMS芯片,则这样的有缺陷的MEMS芯片也将被密封帽组装,这也将会增加制造成本。
此外,当使用切割刀通过切割处理切割硅晶圆时,在硅晶圆的MEMS芯片中将会产生非常小的缺陷(即,所谓的倾斜(tipping)),从而也将会降低制造产率,这将进一步增加制造成本。
本申请要求2011年9月29日提交的日本专利申请No.2011-215622的优先权,其公开通过引用整体并入这里。
发明内容
本公开的目的在于解决上述问题中的一个或多个。
根据本公开,在用于制造光学偏转器的方法中,在晶圆的前表面侧上形成晶圆级光学偏转器组件。然后,通过使用晶圆级光学偏转器组件的元件作为第一蚀刻掩模来蚀刻晶圆的前表面侧,以在晶圆的前表面侧上形成前侧切割道。然后,将具有内腔的透明基板暂时地粘附到晶圆的前表面侧,从而透明基板的内腔与晶圆级光学偏转器组件的可移动元件相对。然后,在晶圆的后表面侧上形成第二蚀刻掩模。然后,通过使用第二蚀刻掩模对晶圆的后表面侧进行蚀刻,从而在晶圆的后表面侧上创建与晶圆级光学偏转器组件的可移动元件相对的空腔以及后侧切割道。在该情况下,后侧切割道对应于前侧切割道。然后,将具有环形边缘的粘性片粘附到晶圆的后表面侧。然后,从晶圆的前表面侧移除透明基板。最终,对环形边缘进行扩展以加宽前侧切割道和后侧切割道,从而从晶圆逐个地拾取光学偏转器。
优选的是,晶圆包括绝缘体上硅晶圆,其按顺序包括硅器件层、二氧化硅Box层和硅处理层。前表面侧蚀刻的步骤包括使用二氧化硅Box层作为蚀刻停止层对硅器件层进行第一深反应离子蚀刻处理。而且,后表面侧蚀刻的步骤包括使用二氧化硅Box层作为蚀刻停止层对硅处理层进行第二深反应离子蚀刻处理。此外,蚀刻二氧化硅Box层的暴露部分。
根据本公开,通过双蚀刻处理形成切割道,从而切割道的宽度能够被减小以增加集成度,并且能够降低制造成本。
而且,由于不需要诸如帽晶圆的晶圆级封装,因此不需要TSV。而且,不会在封装中组装有缺陷的光学偏转器。因此,将可以降低制造成本
附图说明
接合附图,根据详细实施方式的下面的描述,本公开的上述和其它优点以及特征将是更加明显的。
图1是示出应用了本公开的光学偏转器的透视图;
图2是图1的光学偏转器的截面图;
图3是用于示出根据本公开的制造图1和图2的光学偏转器的方法的实施方式的流程图;
图4A至图4I是用于解释图3的步骤301的截面图;
图5A至图5H是用于解释图3的步骤302至309的截面图;以及
图6A和图6B分别是用于解释图3的扩展步骤309的平面图和截面图。
具体实施方式
在是示出应用了本公开的光学偏转器的透视图的图1中,该光学偏转器由下述构件构成:用于反射聚光(未示出)的圆镜1;用于经由一对扭杆31和32支撑镜1的围绕镜1的可移动框架2;一对扭杆型的内压电致动器41和42,其固定在可移动框架2与扭杆31和32之间并且用作用于相对于镜1的X轴经由扭杆31和32摇摆镜1的悬臂;围绕可移动框架2的支撑体5;以及一对弯折型的外压电致动器6a和6b,其固定在支撑体5与可移动框架2之间并且用作用于相对于垂直于X轴的镜1的Y轴经由可移动框架2摇摆镜1的悬臂。
扭杆31和32被沿着X轴布置,并且一些末端耦接到可移动框架2的内周并且其它末端耦接到镜1的外周。因此,扭杆31和32由内压电致动器41和42扭转以相对于X轴摇摆镜1。
内压电致动器41由沿着Y轴彼此相对并且夹持扭杆31的压电悬臂41-a和41-b构成。压电悬臂41-a和41-b的一些末端耦接到可移动框架2的内周并且其它末端耦接到扭杆31。在该情况下,压电悬臂41-a的挠曲方向与压电悬臂41-b的挠曲方向相反。
类似地,内压电致动器42由沿着Y轴彼此相对并且夹持扭杆32的压电悬臂42-a和42-b构成。压电悬臂42-a和42-b的一些末端耦接到可移动框架2的内周并且其它末端耦接到扭杆32。在该情况下,压电悬臂42-a的挠曲方向与压电悬臂42-b的挠曲方向相反。
支撑体5是矩形框架并且围绕可移动框架2。
外压电致动器6a和6b由压电悬臂6a-1、6a-2、6a-3和6a-4以及6b-1、6b-2、6b-3和6b-4构成,并且耦接在支撑体5的内周与可移动框架2的外周之间,以便于相对于支撑体5摇摆与镜1关联的可移动框架2,即,相对于Y轴摇摆镜1。
压电悬臂6a-1、6a-2、6a-3和6a-4从支撑体5串行耦接到可移动框架2。而且,压电悬臂6a-1、6a-2、6a-3和6a-4中的每一个与镜1的X轴并行。因此,压电悬臂6a-1、6a-2、6a-3和6a-4在每个悬臂处折叠或者从支撑体5以弯折的形式延伸到可移动框架2,从而压电悬臂6a-1、6a-2、6a-3和6a-4的挠曲量能够沿着与镜1的Y轴垂直的方向改变。
类似地,压电悬臂6b-1、6b-2、6b-3和6b-4从支撑体5串行耦接到可移动框架2。而且,压电悬臂6b-1、6b-2、6b-3和6b-4中的每一个与镜1的X轴平行。因此,压电悬臂6b-1、6b-2、6b-3和6b-4在每个悬臂处折叠或者从支撑体5以弯折的形式延伸到可移动框架2,从而压电悬臂6b-1、6b-2、6b-3和6b-4的挠曲量能够沿着与镜1的Y轴垂直的方向改变。
在支撑体5上设置有连接到内压电致动器41和42以及外压电致动器6a和6b的上电极层和下电极层的焊盘P。
接下来参考是图1的截面图的图2解释图1的光学偏转器的每个元件的结构。
在图2中,硅器件层401、二氧化硅Box层402和硅处理层403由绝缘体上硅(SOI)晶圆形成。而且,附图标记404和405表示二氧化硅层。此外,附图标记406表示Ti/Pt下电极层,407表示锆钛酸铅(PZT)压电层,并且408表示Pt上电极层。此外,附图标记409表示二氧化硅层。此外,附图标记410表示AlCu布线层。此外,附图标记411表示Ti层,412表示Ag层,并且413表示Au层。
镜1由硅器件层401、Ti层411和Ag层412构成。
可移动框架2和扭杆31和32由硅器件层401和二氧化硅层404构成。
内压电致动器41和42以及外压电致动器6a和6b由硅器件层401、二氧化硅层404、Ti/Pt下电极层406、PZT压电层407、Pt上电极层408、二氧化硅层409和AlCu布线层410构成。
支撑体5由硅器件层401、二氧化硅Box层402、硅处理层403和二氧化硅层404和405构成。
焊盘P由AlCu布线层410和Au层413构成。
将参考图3、图4A至图4I、图5A至图5H、图6A和图6B描述根据本公开的制造图1和图2的光学偏转器的方法。
首先,参考步骤301,形成晶圆级光学偏转器组件。在下面参考图4A至图4I解释该步骤301。
如图4A中所示,制备由大约50μm厚的硅器件层401、大约2μm厚的二氧化硅Box层402和大约400μm厚的硅处理层403形成的绝缘体上硅(SOI)晶圆。
然后,如图4B中所示,对SOI晶圆执行热氧化处理以在SOI晶圆的两个表面上生长大约500nm厚的二氧化硅层404和405。
然后,如图4C中所示,在二氧化硅层404上通过溅射处理顺序地沉积大约50nm厚的Ti层和大约150nm厚的Pt层以形成Ti/Pt下电极层406。而且,在Ti/Pt下电极层406上通过电弧放电反应离子镀(ADRIP)处理沉积大约3μm厚的锆钛酸铅PbZrTiO3(PZT)压电层407。此外,在PZT压电层407上通过溅射处理沉积大约150nm厚的Pt层以形成Pt上电极层408。
然后,如图4D中所示,通过光刻和干法蚀刻处理对Pt上电极层408和PZT压电致动器407进行图案化并且通过光刻和干法蚀刻处理对Ti/Pt下电极层406和二氧化硅层404进行图案化,以形成内压电致动器41和42以及外压电致动器6a和6b。
然后,如图4E中所示,在整个表面上通过等离子化学气相沉积(CVD)处理沉积大约500nm厚的二氧化硅层409。
然后,如图4F中所示,通过光刻和干法蚀刻处理移除二氧化硅层409的一部分,从而在内压电致动器41和42以及外压电致动器6a和6b处以及将要形成焊盘P的部分处的二氧化硅层409中穿孔形成接触孔。
然后,如图4G中所示,通过光刻处理形成光致抗蚀剂图案,并且通过溅射处理沉积其Cu含量为1%的AlCu布线层410。之后,移除光致抗蚀剂图案,从而通过剥离处理对AlCu布线层410进行图案化。结果,内压电致动器41和42以及外压电致动器6a和6b的上电极层和下电极层将电连接到其对应的焊盘P。
然后,如图4H中所示,通过光刻处理形成光致抗蚀剂图案,并且通过溅射处理顺序地沉积Ti层411和Ag层412。之后,移除光致抗蚀剂图案,从而通过剥离处理对Ti层411和Ag层412进行图案化。Ti层411和Ag层412形成镜1。
然后,如图4I中所示,通过光刻处理形成光致抗蚀剂图案,并且通过溅射处理沉积Au层413。之后,移除光致抗蚀剂图案,从而通过剥离处理对Au层413进行图案化。图案化的Au层413形成焊盘P。
注意的是,图4I的下图包括三个图4I的上图的光学偏转器并且将用作用于图5A至图5H的第一阶段。在图4I的下图和图5A至图5H中,省略了上层406、407、…、413,以便于简化描述。
返回图3,在步骤302,通过使用晶圆级光学偏转器组件(即,非硅层406、407、…、413)作为蚀刻掩模并且使用所述二氧化硅Box层402作为蚀刻停止层在图4I的SOI晶圆的前表面侧上执行第一深反应离子蚀刻(RIE)处理。注意的是,深RIE处理被称为“Bosch”处理,其交替进行在将被蚀刻的硅部分的底部上使用SF6气体的各向同性蚀刻步骤与使用C4F8气体的用于针对蚀刻保护硅部分的侧壁的保护步骤。第一深RIE处理停止于蚀刻停止层,即二氧化硅Box层402。结果,如图5A中所示,在器件层401中创建由X1指示的其中没有设置层406、407、…、413的凹陷和由Y1指示的前侧切割道。
接下来,参考步骤303,在将透明基板501与SOI晶圆通过光学透射对齐的同时利用粘性元件502将透明基板501暂时地粘附到SOI晶圆的前表面。即,如图5B中所示,透明基板501具有内腔501a从而在内腔501a与可移动元件(即,镜1、可移动框架2、扭杆31和32、内压电致动器41和42以及外压电致动器6a和6b)相对从而它们没有与透明基板51接触的同时将透明基板501粘附到不可移动元件(即,支撑体5)。
透明基板501由能够通过对其执行上升处理来重新使用的玻璃或石英制成。
而且,粘性元件502由紫外线胶带、热固性胶带、抗蚀剂、蜡或者其它粘性材料制成。粘性元件502优选地具有脱离性质,即,在释放之后在SOI晶圆的前表面上没有任何残余。
接下来,参考步骤304,通过光刻和蚀刻处理对二氧化硅层405进行图案化以形成蚀刻掩模。即,如图5C中所示,图案化的二氧化硅层405表示支撑体5和二氧化硅层405中由Y2指示的后侧切割道。
接下来,参考步骤305,通过使用图案化的二氧化硅层405作为蚀刻掩模对SOI晶圆的后表面侧(即,硅处理层403)进行第二深RIE处理。第二深RIE处理停止于蚀刻停止层(即,二氧化硅Box层402)。结果,如图5D中所示,在处理层403中创建与上述可移动元件相对的由X2表示的空腔以及由Y2表示的后侧切割道。
接下来,参考步骤306,通过使用CF4气体的干法蚀刻处理蚀刻暴露的Box层402。因此,如图5E中所示,镜1、可移动框架2、扭杆31和32、内压电致动器41和42和外压电致动器6a和6b能够在透明基板501的内腔501a内移动。同时,前侧切割道Y1对应于后侧切割道Y2。结果,每个光学偏转器能够彼此分离;然而,由于透明基板501,光学偏转器没有彼此分离。
接下来,参考步骤307,具有环形边缘506的粘性片505(参见图6A和图6B)被粘附到SOI晶圆的后表面。即,如图5F中所示,粘性片505粘附到二氧化硅层405。
接下来,参考步骤308,从SOI晶圆移除透明基板501。即,如图5G中所示,如果粘性元件502由紫外线胶带制成,则经由透明基板501利用紫外线照射粘性元件502,粘性元件502失去其粘性力,从而透明基板501从SOI晶圆移除。注意的是,如果粘性元件502由热固胶带制成,则对粘性元件502进行加热。而且,如果粘性元件502由抗蚀剂制成,则将粘性元件502浸入到溶剂中。此外,如果粘性元件502由蜡制成,则将粘性元件502浸入到温度为60℃至90℃的热水中。
接下来,参考步骤309,对环形边缘506执行扩展处理,从而通过使用真空夹(未示出)拾取每个光学偏转器。即,如图5H中所示,通过如图6A和6B中所示地扩展环形边缘506,切割道(Y1,Y2)的宽度从大约10μm增加到大约100μm。在该情况下,切割道(Y1,Y2)相对于SOI晶圆的平面的角度优选地处于90°±0.2°之内,并且切割道(Y1,Y2)的宽度的波动优选地处于±2μm之内。因此,当拾取每个光学偏转器时,将不会产生任何倾斜,这将减少制造成本。因此,获得如图1和图2中所示的光学偏转器。
接下来,参考步骤310,对每个拾取的光学偏转器执行测试处理以评估内压电致动器41和42以及外压电致动器6a和6b等等的电气特性。只有已经通过测试处理的光学偏转器才前进到步骤311,这也将进一步减少制造成本。
最后,参考步骤311,仅对通过了测试的光学偏转器进行封装处理,并且将光学偏转器的焊盘P引线键合到封装。
根据上述实施方式,由于与传统使用切割刀的切割道的大约100μm的宽度相比,切割道(Y1,Y2)的宽度非常小(即,大约10μm),因此增强了一个晶圆中的光学偏转器的集成度,这也将减少制造成本。
此外,由于在封装之前执行了测试处理,因此,不需要封装有缺陷的光学偏转器,从而将进一步减小制造成本。
根据上述实施方式,当幅值为20V并且频率为27kHz的正弦波驱动电压被施加到内压电致动器41和42,并且幅值为20V并且频率为60Hz的锯齿形波驱动电压被施加到外压电致动器6a和6b时,相对于X轴的偏转角度为±13°,并且相对于Y轴的偏转角度为±9°。
而且,由于在扩展和拾取步骤期间没有产生倾斜,因此制造产率是90%或更高,并且偏转角度和被驱动频率的波动处于±3%之内。
在上述实施方式中,光学偏转器构成了二维光学偏转器,其中内致动器是扭杆型压电致动器并且外致动器是弯折型压电致动器;然而,本公开能够应用于其它二维光学偏转器。而且,本公开能够应用于一维光学偏转器。
对于本领域技术人员来说显然的是,在不偏离本公开的精神或范围的情况下能够在本公开中进行各种修改和变化。本公开意在涵盖落入所附权利要求及其等价物的范围内的所有修改和变化。上面描述的以及本申请的背景技术部分中的现有技术通过引用整体并入这里。
Claims (12)
1.一种用于制造光学偏转器的方法,所述方法包括:
在晶圆的前表面侧形成晶圆级光学偏转器组件;
使用所述晶圆级光学偏转器组件的元件作为第一蚀刻掩模蚀刻所述晶圆的前表面侧,以在所述晶圆的前表面侧中形成前侧切割道;
将具有内腔的透明基板暂时地粘附到所述晶圆的前表面侧,使得所述透明基板的内腔与所述晶圆级光学偏转器组件的可移动元件相对;
在所述晶圆的后表面侧上形成第二蚀刻掩模;
使用所述第二蚀刻掩模蚀刻所述晶圆的后表面侧,使得在所述晶圆的后表面侧中形成后侧切割道和与所述晶圆级光学偏转器组件的可移动元件相对的空腔,所述后侧切割道与所述前侧切割道相对应;
在蚀刻所述晶圆的后表面侧之后,将具有环形边缘的粘性片粘附到所述晶圆的后表面侧;
在将所述粘性片粘附到所述晶圆的后表面侧之后,从所述晶圆的前表面侧移除所述透明基板;以及
在移除了所述透明基板之后,扩展所述环形边缘以加宽所述前侧切割道和所述后侧切割道以从所述晶圆逐个地拾取光学偏转器。
2.根据权利要求1所述的方法,其中,所述晶圆包括绝缘体上硅晶圆,所述绝缘体上硅晶圆按顺序包括硅器件层、二氧化硅Box层和硅处理层。
3.根据权利要求2所述的方法,其中,所述前表面侧蚀刻的步骤包括:使用所述二氧化硅Box层作为蚀刻停止层对所述硅器件层进行第一深反应离子蚀刻处理。
4.根据权利要求2所述的方法,其中,所述后表面侧蚀刻的步骤包括:使用所述二氧化硅Box层作为蚀刻停止层对所述硅处理层进行第二深反应离子蚀刻处理。
5.根据权利要求2所述的方法,所述方法进一步包括:在蚀刻所述晶圆的后表面侧之后,蚀刻所述二氧化硅Box层的暴露部分。
6.根据权利要求1所述的方法,其中,所述透明基板粘附的步骤包括:使用具有脱离性质的粘性元件将所述透明基板粘附到所述晶圆的前表面侧。
7.根据权利要求6所述的方法,其中,
所述粘性元件包括紫外线胶带,
所述透明基板移除的步骤包括:利用紫外线照射所述紫外线胶带。
8.根据权利要求6所述的方法,其中,
所述粘性元件包括热固胶带,
所述透明基板移除的步骤包括:对所述热固胶带进行加热。
9.根据权利要求6所述的方法,其中,
所述粘性元件包括抗蚀剂,
所述透明基板移除的步骤包括:将所述抗蚀剂浸入到溶剂中。
10.根据权利要求6所述的方法,其中,
所述粘性元件包括蜡,
所述透明基板移除的步骤包括:将所述蜡浸入到温度为60℃至90℃的热水中。
11.根据权利要求1所述的方法,所述方法进一步包括:
对拾取的所述光学偏转器进行测试处理;以及
仅对所述光学偏转器中已经通过所述测试处理的光学偏转器进行封装。
12.根据权利要求1所述的方法,其中,所述透明基板由玻璃和石英中的一种制成。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011215622A JP5775409B2 (ja) | 2011-09-29 | 2011-09-29 | 光スキャナの製造方法 |
JP2011-215622 | 2011-09-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103033927A true CN103033927A (zh) | 2013-04-10 |
CN103033927B CN103033927B (zh) | 2016-04-06 |
Family
ID=47216003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210376372.5A Active CN103033927B (zh) | 2011-09-29 | 2012-09-29 | 利用双蚀刻形成切割道的光学偏转器制造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8790936B2 (zh) |
EP (1) | EP2574974B1 (zh) |
JP (1) | JP5775409B2 (zh) |
CN (1) | CN103033927B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104459996A (zh) * | 2013-09-17 | 2015-03-25 | 斯坦雷电气株式会社 | 具有“8”字形肋条的光偏转反射镜装置和光偏转器 |
CN114026484A (zh) * | 2019-06-17 | 2022-02-08 | 斯坦雷电气株式会社 | 制造方法及光偏转器 |
CN114388721A (zh) * | 2021-12-31 | 2022-04-22 | 昆山梦显电子科技有限公司 | 一种硅基oled显示基板 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6220648B2 (ja) * | 2013-11-21 | 2017-10-25 | スタンレー電気株式会社 | 光偏向器及びその製造方法 |
US9346671B2 (en) * | 2014-02-04 | 2016-05-24 | Freescale Semiconductor, Inc. | Shielding MEMS structures during wafer dicing |
JP6284427B2 (ja) * | 2014-05-21 | 2018-02-28 | スタンレー電気株式会社 | 光偏向器及びその製造方法 |
JP6308895B2 (ja) * | 2014-07-08 | 2018-04-11 | 株式会社ディスコ | ウェーハの加工方法 |
CN106293312B (zh) * | 2015-05-27 | 2021-05-14 | 深圳市腾讯计算机系统有限公司 | 终端可移动控件显示的方法和装置 |
JP6573231B2 (ja) * | 2016-03-03 | 2019-09-11 | パナソニックIpマネジメント株式会社 | プラズマ処理方法 |
US11402579B2 (en) * | 2017-12-27 | 2022-08-02 | Medlumics S.L. | Techniques for fabricating waveguide facets and die separation |
DE102018215528A1 (de) * | 2018-09-12 | 2020-03-12 | Robert Bosch Gmbh | Mikromechanisches Bauteil und Herstellungsverfahren für ein mikromechanisches Bauteil |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003504221A (ja) * | 1999-07-13 | 2003-02-04 | インプット/アウトプット,インコーポレーテッド | 併合マスクの微細加工プロセス |
JP2003136497A (ja) * | 2001-08-24 | 2003-05-14 | Samsung Electronics Co Ltd | 光スキャナおよびその製造方法 |
JP2004223620A (ja) * | 2003-01-20 | 2004-08-12 | Nippon Telegr & Teleph Corp <Ntt> | ミラー基板の製造方法及び光スイッチ装置の製造方法 |
US20050124159A1 (en) * | 2002-02-14 | 2005-06-09 | Edvard Kalvesten | Deflectable microstructure and method of manufacturing the same through bonding of wafers |
CN1678460A (zh) * | 2002-07-03 | 2005-10-05 | 斯派克特拉公司 | 打印头 |
US20060128086A1 (en) * | 2004-12-10 | 2006-06-15 | International Business Machines Corporation | Device having dual etch stop liner and protective layer and related methods |
CN1894775A (zh) * | 2003-12-16 | 2007-01-10 | 皇家飞利浦电子股份有限公司 | 在MOSFET结构中形成应变Si-沟道的方法 |
US20080212162A1 (en) * | 2006-12-26 | 2008-09-04 | Hirotoshi Ichikawa | Method for aligning die to substrate |
US20080225363A1 (en) * | 2007-03-15 | 2008-09-18 | Tetsurou Saitoh | Optical deflector and optical device |
US20090061596A1 (en) * | 2007-08-27 | 2009-03-05 | Seiko Epson Corporation | Expanding tool, expanding method, and manufacturing method of unit elements |
US20100245966A1 (en) * | 2009-03-31 | 2010-09-30 | Stanley Electric Co., Ltd. | Actuator device for optical deflector |
US20110226299A1 (en) * | 2009-01-02 | 2011-09-22 | Tarek Makansi | Device for energy conversion, electrical switching, and thermal switching |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005019966A (ja) | 2003-06-06 | 2005-01-20 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
JP4984117B2 (ja) | 2006-07-13 | 2012-07-25 | スタンレー電気株式会社 | 2次元光スキャナ、それを用いた光学装置および2次元光スキャナの製造方法 |
JP5414187B2 (ja) | 2008-03-18 | 2014-02-12 | スタンレー電気株式会社 | 光偏向器 |
JP5262613B2 (ja) | 2008-11-20 | 2013-08-14 | パナソニック株式会社 | 光学反射素子 |
DE102009026682A1 (de) * | 2009-06-03 | 2010-12-09 | Robert Bosch Gmbh | Bauelement mit einer mikromechanischen Mikrofonstruktur und Verfahren zu dessen Herstellung |
-
2011
- 2011-09-29 JP JP2011215622A patent/JP5775409B2/ja active Active
-
2012
- 2012-09-13 US US13/613,847 patent/US8790936B2/en active Active
- 2012-09-21 EP EP12006663.4A patent/EP2574974B1/en active Active
- 2012-09-29 CN CN201210376372.5A patent/CN103033927B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003504221A (ja) * | 1999-07-13 | 2003-02-04 | インプット/アウトプット,インコーポレーテッド | 併合マスクの微細加工プロセス |
JP2003136497A (ja) * | 2001-08-24 | 2003-05-14 | Samsung Electronics Co Ltd | 光スキャナおよびその製造方法 |
US20050124159A1 (en) * | 2002-02-14 | 2005-06-09 | Edvard Kalvesten | Deflectable microstructure and method of manufacturing the same through bonding of wafers |
CN1678460A (zh) * | 2002-07-03 | 2005-10-05 | 斯派克特拉公司 | 打印头 |
JP2004223620A (ja) * | 2003-01-20 | 2004-08-12 | Nippon Telegr & Teleph Corp <Ntt> | ミラー基板の製造方法及び光スイッチ装置の製造方法 |
CN1894775A (zh) * | 2003-12-16 | 2007-01-10 | 皇家飞利浦电子股份有限公司 | 在MOSFET结构中形成应变Si-沟道的方法 |
US20060128086A1 (en) * | 2004-12-10 | 2006-06-15 | International Business Machines Corporation | Device having dual etch stop liner and protective layer and related methods |
US20080212162A1 (en) * | 2006-12-26 | 2008-09-04 | Hirotoshi Ichikawa | Method for aligning die to substrate |
US20080225363A1 (en) * | 2007-03-15 | 2008-09-18 | Tetsurou Saitoh | Optical deflector and optical device |
US20090061596A1 (en) * | 2007-08-27 | 2009-03-05 | Seiko Epson Corporation | Expanding tool, expanding method, and manufacturing method of unit elements |
US20110226299A1 (en) * | 2009-01-02 | 2011-09-22 | Tarek Makansi | Device for energy conversion, electrical switching, and thermal switching |
US20100245966A1 (en) * | 2009-03-31 | 2010-09-30 | Stanley Electric Co., Ltd. | Actuator device for optical deflector |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104459996A (zh) * | 2013-09-17 | 2015-03-25 | 斯坦雷电气株式会社 | 具有“8”字形肋条的光偏转反射镜装置和光偏转器 |
CN104459996B (zh) * | 2013-09-17 | 2018-07-10 | 斯坦雷电气株式会社 | 具有“8”字形肋条的光偏转反射镜装置和光偏转器 |
CN114026484A (zh) * | 2019-06-17 | 2022-02-08 | 斯坦雷电气株式会社 | 制造方法及光偏转器 |
CN114026484B (zh) * | 2019-06-17 | 2024-09-10 | 斯坦雷电气株式会社 | 光偏转器的制造方法及光偏转器 |
CN114388721A (zh) * | 2021-12-31 | 2022-04-22 | 昆山梦显电子科技有限公司 | 一种硅基oled显示基板 |
CN114388721B (zh) * | 2021-12-31 | 2023-12-12 | 昆山梦显电子科技有限公司 | 一种硅基oled显示基板 |
Also Published As
Publication number | Publication date |
---|---|
EP2574974B1 (en) | 2017-04-12 |
CN103033927B (zh) | 2016-04-06 |
US20130084661A1 (en) | 2013-04-04 |
JP5775409B2 (ja) | 2015-09-09 |
JP2013076781A (ja) | 2013-04-25 |
EP2574974A1 (en) | 2013-04-03 |
US8790936B2 (en) | 2014-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103033927A (zh) | 利用双蚀刻形成切割道的光学偏转器制造方法 | |
KR100434541B1 (ko) | 광스캐너 및 그 제조방법 | |
US8169678B2 (en) | Micro-mirror actuator having encapsulation capability and method for the production thereof | |
US6900072B2 (en) | Method for making a micromechanical device by using a sacrificial substrate | |
US6225145B1 (en) | Method of fabricating vacuum micro-structure | |
CN107662902B (zh) | 用于制造mems微反射镜设备的工艺以及相关联设备 | |
US20060228831A1 (en) | Method and system of releasing a MEMS structure | |
US8283735B2 (en) | Packaged device and producing method thereof | |
JP5876329B2 (ja) | 光スキャナの製造方法 | |
CN102509844A (zh) | 一种微机械圆盘谐振器及制作方法 | |
CN106098625A (zh) | 等离子划片的芯片包封结构及制作方法 | |
US20240154599A1 (en) | Piezoelectric microelectromechanical resonator device and corresponding manufacturing process | |
JP2012150350A (ja) | 機能素子パッケージ、光走査装置、画像形成装置及び機能素子パッケージのパッケージング方法 | |
KR100866303B1 (ko) | 숨겨진 힌지 mems 소자 | |
US20070166958A1 (en) | Method of wafer level packaging and cutting | |
US6358769B1 (en) | Process for manufacturing mechanical, electromechanical and opto-electromechanical microstructures having suspended regions subject to mechanical stresses during assembly | |
US20230288695A1 (en) | 3d dome wafer-level package for optical mems mirror with reduced footprint | |
KR101726473B1 (ko) | 단결정 실리콘의 마이크로머시닝 기법에서 불순물 확산을 이용한 절연방법 | |
US7151883B2 (en) | Photonic crystal device and methods | |
JP2004333887A (ja) | 光スイッチ装置の製造方法 | |
CN116300052A (zh) | 一种反射镜阵列空间光调制器芯片结构及其加工方法 | |
JP5789788B2 (ja) | シリコン配線埋込ガラス基板及びその製造方法 | |
JP4478190B2 (ja) | 光スイッチ装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |