CN102738076A - 通孔优先铜互连制作方法 - Google Patents
通孔优先铜互连制作方法 Download PDFInfo
- Publication number
- CN102738076A CN102738076A CN2012102645416A CN201210264541A CN102738076A CN 102738076 A CN102738076 A CN 102738076A CN 2012102645416 A CN2012102645416 A CN 2012102645416A CN 201210264541 A CN201210264541 A CN 201210264541A CN 102738076 A CN102738076 A CN 102738076A
- Authority
- CN
- China
- Prior art keywords
- photoresist
- copper
- manufacture method
- hole structure
- dielectric layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一种通孔优先铜互连制作方法,包括:在衬底上沉积介质层,以及在该介质层上涂布能够形成硬膜的第一光刻胶,并在该第一光刻胶中形成通孔结构;通过硅烷化材料使第一光刻胶中的所述通孔结构固化,并加热使该硅烷化材料与第一光刻胶表面反应,在该第一光刻胶表面形成隔离膜;在固化后的第一光刻胶上涂布第二光刻胶,其中,上述隔离膜不溶于该第二光刻胶,在该第二光刻胶中形成位于所述通孔结构上方的沟槽结构;将所述通孔结构和所述沟槽结构转移到所述介质层中;继续后续的导线金属和通孔金属填充。本发明利用可形成硬膜的光刻胶材料,减少了一步刻蚀步骤,大大地减少了制作成本,有效地提高了产能。
Description
技术领域
本发明涉及半导体制造工艺,且特别涉及通孔优先铜互连制作方法。
背景技术
随着半导体芯片的集成度不断提高,晶体管的特征尺寸不断缩小。进入到130纳米技术节点之后,由于受到铝的高电阻特性的限制,铜互连技术逐渐替代铝互连成为金属互连的主流。由于铜硬度较大,干法刻蚀工艺不易实现,制作铜导线无法像制作铝导线那样通过刻蚀金属层而实现。现在广泛采用的铜导线的制作方法是称作大马士革工艺的镶嵌技术。
大马士革工艺镶嵌结构的铜互连可以通过多种工艺方法实现。其中,通孔优先的双大马士革工艺是实现通孔和金属导线铜填充一次成形的方法之一。在该工艺中,参考图1,首先,在衬底硅片101上沉积具有低介电系数(k)值的介质层102,并在该低k值的介质层102上涂布第一光刻胶103;接着,参考图2,通过第一光刻和刻蚀,在上述低k值介质层102中形成通孔104结构;接下来,参考图3,在该低k值介质层102上涂布第二光刻胶105;接着,参考图4,通过第二光刻和刻蚀,在上述低k值介质层102的通孔104结构上形成金属槽106结构。最后,参考图5,继续后续的金属沉积和金属化学机械研磨等工艺,以完成导线金属107和通孔金属108的填充。
在器件尺寸微缩进入到32纳米技术节点后,单次光刻曝光无法满足制作密集线阵列图形所需的分辨率,继而双重图形(doublepatterning)成形技术被大量研究并广泛应用于制作32纳米以下技术节点的密集线阵列图形。在该双重图形成形技术中,首先,参考图6,在需要制作密集线阵列图形的衬底硅片201上,沉积衬底膜209和硬掩膜210,然后涂布第一光刻胶203;参考图7,通过曝光、显影、刻蚀后,在硬掩膜210中形成第一光刻图形211,其中,线条和沟槽的特征尺寸比例为1:3。接着,参考图8,在硅片201上涂布第二光刻胶205,并参考图9,通过曝光和显影,在第二光刻胶205膜中形成第二光刻图形212,其中,线条和沟槽的特征尺寸比例也是1:3,但位置与第一光刻图形211交错。参考图10,继续刻蚀在衬底硅片201上形成与第一光刻图形211交错的第二光刻图形212。第一光刻图形211与第二光刻图形211的组合组成了目标线条和沟槽特征尺寸比例为1:1的密集线阵列图形。
然而,由于双重图形成形工艺过程中需要进行两次光刻和刻蚀,即光刻---刻蚀---光刻---刻蚀,其成本远远大于传统的单次曝光成形技术。此外,应用双重图形成形技术实现通孔优先双大马士革金属互联工艺时,必须分别进行通孔光刻---通孔刻蚀---沟槽光刻---沟槽刻蚀,既增加了工艺成本,也减少了生产产出量。
发明内容
本发明提供了一种通孔优先铜互连制作方法,通过减少了双大马士革金属互连的工艺中的刻蚀步骤,从而降低制作成本以及提高产能。
为了实现上述技术目的,本发明提出一种通孔优先铜互连制作方法,其中包括:在衬底硅片上沉积介质层,并在所述介质层上涂布第一光刻胶,以及在所述第一光刻胶中形成通孔结构,所述第一光刻胶能够形成硬膜;在同一显影机台内,通过硅烷化材料使得所述第一光刻胶中的通孔结构固化,并通过加热使所述硅烷化材料与所述第一光刻胶表面反应,从而在所述第一光刻胶表面形成隔离膜;在固化后的第一光刻胶上涂布第二光刻胶,其中,上述步骤所形成的隔离膜不溶于所述第二光刻胶,并在所述第二光刻胶中形成位于所述通孔结构上方的沟槽结构;通过刻蚀,将所述通孔结构和所述沟槽结构转移到所述介质层中;继续后续的金属沉积和金属化学机械研磨工艺,以完成导线金属和通孔金属填充。
可选的,所述介质层具有低介电常数。
可选的,所述第一光刻胶和所述第二光刻胶的抗刻蚀能力比大于等于1.5:1。
可选的,所述第一光刻胶采用含硅烷基、硅烷氧基和笼形硅氧烷之一或组合的光刻胶。
可选的,所述通过硅烷化材料使得所述第一光刻胶中的通孔结构固化包括:将具有第一光刻胶通孔结构的硅片放置于充满硅烷化材料气体的腔体中,或在所述第一光刻胶上涂布硅烷化材料液体。
可选的,所述硅烷化材料为含硅烷化材料为六甲基二硅胺、三甲基氯硅烷、六甲基二硅氮烷之一或组合。
可选的,所述加热的温度为90摄氏度至300摄氏度之间的任一值。
可选的,所述加热的温度为100摄氏度至200摄氏度之间的任一值。
可选的,生成隔离膜之后,通过加热蒸发将多余的硅烷化材料去除。
相较于现有技术,本发明通孔优先铜互连制作方法利用可形成硬膜的光刻胶材料,减少了双大马士革金属互连的工艺中的刻蚀步骤,并且将通孔刻蚀和沟槽刻蚀两道工序结合成一道工序,不仅大大地减少了制作成本,还有效地提高了产能。
附图说明
图1至图5为现有通孔优先双大马士革工艺制作过程中器件的剖面示意图;
图6至图10为现有双重图形成形技术制作密集线阵列图形过程中器件的剖面示意图;
图11为本发明通孔优先铜互连制作方法实施方式的流程示意图;
图12至图18为本发明通孔优先铜互连制作方法一种具体实施方式过程中器件的剖面示意图。
具体实施方式
下面将结合具体实施例和附图,对本发明通孔优先铜互连制作方法进行详细阐述。
参考图11,本发明提供了一种通孔优先铜互连制作方法,包括:
步骤S1,在衬底硅片上沉积介质层,并在所述介质层上涂布第一光刻胶,以及在所述第一光刻胶中形成通孔结构,所述第一光刻胶能够形成硬膜;
步骤S2,在同一显影机台内,通过硅烷化材料使得所述第一光刻胶中的通孔结构固化,并通过加热使所述硅烷化材料与所述第一光刻胶表面反应,从而在所述第一光刻胶表面形成隔离膜;
步骤S3,在固化后的第一光刻胶上涂布第二光刻胶,其中,上述步骤所形成的隔离膜不溶于所述第二光刻胶,并在所述第二光刻胶中形成位于所述通孔结构上方的沟槽结构;
步骤S4,通过刻蚀,将所述通孔结构和所述沟槽结构转移到所述介质层中;
步骤S5,继续后续的金属沉积和金属化学机械研磨工艺,以完成导线金属和通孔金属填充。
在本发明通孔优先铜互连制作方法的一种具体实施方式中,参考图12,首先,在衬底硅片301上沉积介质层302,该介质层302具有低介电常数。
接着,在该介质层302上涂布可形成硬膜的第一光刻胶303。其中,所述第一光刻胶303的抗刻蚀能力比大于等于1.5:1。在具体实施例中,所述第一光刻胶303可采用例如,含硅烷基(silyl)、硅烷氧基(siloxyl)和笼形硅氧烷(silsesquioxane)之一或组合的光刻胶。
接着,参考图13,通过曝光和显影,在该第一光刻胶303中形成通孔结构304。
接着,参考图14,在同一显影机台内,通过硅烷化材料使得第一光刻胶303中的通孔结构304固化。具体的,可将具有第一光刻胶303通孔结构304的硅片放置于充满硅烷化材料气体的腔体中,或在第一光刻胶303上涂布硅烷化材料液体。在具体实施例中,该硅烷化材料为含硅烷化材料为六甲基二硅胺(HMDS,hexamethyldisilazine)、三甲基氯硅烷(TMCS,trimethylchlorosilane)、六甲基二硅氮烷(HMDSZ,hexamethyldisilazane)以及其他适用的硅烷化材料之一或组合。
接下来,进行加热使得所述硅烷化材料与第一光刻胶303表面产生反应,以形成隔离膜313,该隔离膜313不溶于后续涂布的第二光刻胶。其中,加热的温度可为90摄氏度至300摄氏度之间的任意值。在具体的实施例中,加热的温度范围可在100摄氏度至200摄氏度之间。
生成隔离膜313之后,可通过加热蒸发将多余的硅烷化材料去除。
接着,参考图15,在固化后的第一光刻胶303上涂布第二光刻胶305。其中,所述第二光刻胶305的抗刻蚀能力比大于等于1.5:1。
接着,参考图16,通过曝光和显影工艺,在所述第二光刻胶305中形成沟槽结构306,所述沟槽结构306位于所述通孔结构304的上层。
接着,参考图17,通过刻蚀工艺,将所述通孔结构304和沟槽结构306转移到介质层302中。
最后,参考图18,继续后续的金属沉积和金属化学机械研磨工艺,完成导线金属307和通孔金属308的填充。
相较于现有技术,本发明采用了可形成硬膜的光刻胶材料作为第一光刻胶,并在第一光刻胶表面通过涂布硅烷化材料液体并加热以形成隔离膜的方式,减少了双大马士革金属互连的工艺中的刻蚀步骤,有效地将通孔刻蚀和沟槽刻蚀两道工序结合成一道工序,不仅大大地减少了制作成本,还有效地提高了产能。
本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。
Claims (9)
1.一种通孔优先铜互连制作方法,其特征在于,包括:
在衬底硅片上沉积介质层,并在所述介质层上涂布第一光刻胶,以及在所述第一光刻胶中形成通孔结构,所述第一光刻胶能够形成硬膜;
在同一显影机台内,通过硅烷化材料使得所述第一光刻胶中的通孔结构固化,并通过加热使所述硅烷化材料与所述第一光刻胶表面反应,从而在所述第一光刻胶表面形成隔离膜;
在固化后的第一光刻胶上涂布第二光刻胶,其中,上述步骤所形成的隔离膜不溶于该第二光刻胶,并在所述第二光刻胶中形成位于所述通孔结构上方的沟槽结构;
将所述通孔结构和所述沟槽结构转移到所述介质层中;
继续后续的金属沉积和金属化学机械研磨工艺,以完成导线金属和通孔金属填充。
2.如权利要求1所述的通孔优先铜互连制作方法,其特征在于,所述介质层具有低介电常数。
3.如权利要求1所述的通孔优先铜互连制作方法,其特征在于,所述第一光刻胶和所述第二光刻胶的抗刻蚀能力比大于等于1.5:1。
4.如权利要求3所述的通孔优先铜互连制作方法,其特征在于,所述第一光刻胶采用含硅烷基、硅烷氧基和笼形硅氧烷之一或组合的光刻胶。
5.如权利要求1所述的通孔优先铜互连制作方法,其特征在于,所述通过硅烷化材料使得所述第一光刻胶中的通孔结构固化包括:将具有第一光刻胶通孔结构的硅片放置于充满硅烷化材料气体的腔体中,或在所述第一光刻胶上涂布硅烷化材料液体。
6.如权利要求1所述的通孔优先铜互连制作方法,其特征在于,所述硅烷化材料为含硅烷化材料为六甲基二硅胺、三甲基氯硅烷、六甲基二硅氮烷之一或组合。
7.如权利要求1所述的通孔优先铜互连制作方法,其特征在于,所述加热的温度为90摄氏度至300摄氏度之间的任一值。
8.如权利要求7所述的通孔优先铜互连制作方法,其特征在于,所述加热的温度为100摄氏度至200摄氏度之间的任一值。
9.如权利要求1所述的通孔优先铜互连制作方法,其特征在于,还包括:生成隔离膜之后,通过加热蒸发将多余的硅烷化材料去除。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210264541.6A CN102738076B (zh) | 2012-07-27 | 2012-07-27 | 通孔优先铜互连制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210264541.6A CN102738076B (zh) | 2012-07-27 | 2012-07-27 | 通孔优先铜互连制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102738076A true CN102738076A (zh) | 2012-10-17 |
CN102738076B CN102738076B (zh) | 2014-10-22 |
Family
ID=46993308
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210264541.6A Active CN102738076B (zh) | 2012-07-27 | 2012-07-27 | 通孔优先铜互连制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102738076B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103606533A (zh) * | 2013-11-13 | 2014-02-26 | 上海华力微电子有限公司 | 一种通孔优先铜互连制作方法 |
CN103617963A (zh) * | 2013-11-13 | 2014-03-05 | 上海华力微电子有限公司 | 一种沟槽优先铜互连制作方法 |
CN103646912A (zh) * | 2013-11-13 | 2014-03-19 | 上海华力微电子有限公司 | 通孔优先铜互连制作方法 |
CN112530793A (zh) * | 2019-09-18 | 2021-03-19 | 芯恩(青岛)集成电路有限公司 | 一种光刻-冻结-光刻-刻蚀双图案化方法 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1210361A (zh) * | 1997-09-02 | 1999-03-10 | 日本电气株式会社 | 半导体装置及其制造方法 |
US6316351B1 (en) * | 2000-05-31 | 2001-11-13 | Taiwan Semiconductor Manufacturing Company | Inter-metal dielectric film composition for dual damascene process |
US20030008075A1 (en) * | 2001-05-28 | 2003-01-09 | Waseda University, Nec Corporation | ULSI wiring and method of manufacturing the same |
CN1610091A (zh) * | 2003-10-17 | 2005-04-27 | 学校法人早稻田大学 | 半导体多层布线板及其形成方法 |
CN101266941A (zh) * | 2007-03-15 | 2008-09-17 | 台湾积体电路制造股份有限公司 | 双镶嵌制造工艺 |
CN101556437A (zh) * | 2008-02-08 | 2009-10-14 | 台湾积体电路制造股份有限公司 | 图案化方法 |
CN101676801A (zh) * | 2008-09-15 | 2010-03-24 | 台湾积体电路制造股份有限公司 | 光刻方法 |
US20100155963A1 (en) * | 2006-03-22 | 2010-06-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy vias for damascene process |
CN102437107A (zh) * | 2011-11-29 | 2012-05-02 | 上海华力微电子有限公司 | 具有超厚顶层金属的集成电路的制作方法及集成电路 |
-
2012
- 2012-07-27 CN CN201210264541.6A patent/CN102738076B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1210361A (zh) * | 1997-09-02 | 1999-03-10 | 日本电气株式会社 | 半导体装置及其制造方法 |
US6316351B1 (en) * | 2000-05-31 | 2001-11-13 | Taiwan Semiconductor Manufacturing Company | Inter-metal dielectric film composition for dual damascene process |
US20030008075A1 (en) * | 2001-05-28 | 2003-01-09 | Waseda University, Nec Corporation | ULSI wiring and method of manufacturing the same |
CN1610091A (zh) * | 2003-10-17 | 2005-04-27 | 学校法人早稻田大学 | 半导体多层布线板及其形成方法 |
US20100155963A1 (en) * | 2006-03-22 | 2010-06-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy vias for damascene process |
CN101266941A (zh) * | 2007-03-15 | 2008-09-17 | 台湾积体电路制造股份有限公司 | 双镶嵌制造工艺 |
CN101556437A (zh) * | 2008-02-08 | 2009-10-14 | 台湾积体电路制造股份有限公司 | 图案化方法 |
CN101676801A (zh) * | 2008-09-15 | 2010-03-24 | 台湾积体电路制造股份有限公司 | 光刻方法 |
CN102437107A (zh) * | 2011-11-29 | 2012-05-02 | 上海华力微电子有限公司 | 具有超厚顶层金属的集成电路的制作方法及集成电路 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103606533A (zh) * | 2013-11-13 | 2014-02-26 | 上海华力微电子有限公司 | 一种通孔优先铜互连制作方法 |
CN103617963A (zh) * | 2013-11-13 | 2014-03-05 | 上海华力微电子有限公司 | 一种沟槽优先铜互连制作方法 |
CN103646912A (zh) * | 2013-11-13 | 2014-03-19 | 上海华力微电子有限公司 | 通孔优先铜互连制作方法 |
CN112530793A (zh) * | 2019-09-18 | 2021-03-19 | 芯恩(青岛)集成电路有限公司 | 一种光刻-冻结-光刻-刻蚀双图案化方法 |
CN112530793B (zh) * | 2019-09-18 | 2022-12-23 | 芯恩(青岛)集成电路有限公司 | 一种光刻-冻结-光刻-刻蚀双图案化方法 |
Also Published As
Publication number | Publication date |
---|---|
CN102738076B (zh) | 2014-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101483171B (zh) | 具有能图案化低k材料的含空气隙的互连结构体及其制法 | |
CN108962814A (zh) | 包括电介质材料的半导体构造及在延伸到半导体构造中的开口内形成介电填充的方法 | |
CN106298640B (zh) | 半导体装置及其制造方法 | |
CN104051257A (zh) | 用于集成电路设计的间隔蚀刻工艺 | |
TW201828440A (zh) | 在半導體互連件中的通孔及間隙 | |
CN102760696A (zh) | 通孔优先铜互连制作方法 | |
CN102738076A (zh) | 通孔优先铜互连制作方法 | |
CN104465508B (zh) | 空气隙的形成方法 | |
US8518825B1 (en) | Method to manufacture trench-first copper interconnection | |
US8772153B2 (en) | Semiconductor device with air gap therein and manufacturing method thereof | |
CN102543845B (zh) | 半导体器件及其制作方法 | |
JP2004172620A (ja) | エアギャップを有する集積回路及びその製作方法 | |
CN102751239A (zh) | 通孔优先铜互连制作方法 | |
CN102376684A (zh) | 铜互连结构及其制作方法 | |
CN102881645B (zh) | 通孔优先铜互连制作方法 | |
CN103268866B (zh) | 降低冗余金属耦合电容的通孔优先双大马士革铜互连方法 | |
CN102751238A (zh) | 通孔优先铜互连制作方法 | |
CN102931135A (zh) | 通孔优先铜互连制作方法 | |
CN102810510A (zh) | 一种铜互连制作方法 | |
CN104112702A (zh) | 在半导体制造中降低超低k介电层损伤的方法 | |
CN102339790A (zh) | 半导体器件制作方法 | |
CN101667555B (zh) | 使用双镶嵌工艺制造半导体器件的方法以及制造具有连通孔的制品的方法 | |
CN103268864B (zh) | 降低冗余金属耦合电容的通孔优先双大马士革铜互连方法 | |
JP2018056238A (ja) | 半導体装置の製造方法 | |
CN102938391B (zh) | 一种铜互联线的制作工艺 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |