CN102689531B - 图像处理装置、打印装置及图像处理装置中的控制方法 - Google Patents

图像处理装置、打印装置及图像处理装置中的控制方法 Download PDF

Info

Publication number
CN102689531B
CN102689531B CN201210020606.2A CN201210020606A CN102689531B CN 102689531 B CN102689531 B CN 102689531B CN 201210020606 A CN201210020606 A CN 201210020606A CN 102689531 B CN102689531 B CN 102689531B
Authority
CN
China
Prior art keywords
controller
image processing
processing apparatus
data
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210020606.2A
Other languages
English (en)
Other versions
CN102689531A (zh
Inventor
斎藤忠雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN102689531A publication Critical patent/CN102689531A/zh
Application granted granted Critical
Publication of CN102689531B publication Critical patent/CN102689531B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3284Power saving in printer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Power Sources (AREA)
  • Facsimiles In General (AREA)
  • Control Or Security For Electrophotography (AREA)

Abstract

本发明提供一种图像处理装置、打印装置及图像处理装置中的控制方法。本发明旨在甚至在采用PCI Express体系的打印装置中由根联合体消耗大量电力的情况下,也降低电力消耗。为了实现这一点,所述打印装置包括能够在根联合体和端点之间切换的控制器以及用作根联合体的加速器控制器,并进行以下处理。更具体地说,在省电模式下,加速器控制器的电源关闭并且控制器被设置为根联合体。能够大大降低省电模式下的电力消耗,并且能够执行从省电模式的返回序列。

Description

图像处理装置、打印装置及图像处理装置中的控制方法
技术领域
本发明涉及图像处理装置、打印装置及图像处理装置中的控制方法。尤其是,本发明涉及传送图像数据的数据传送系统中的图像处理装置、打印装置及图像处理装置中的控制方法。
背景技术
作为高速串行接口,提出了PCI Express接口,其是PCI总线系统的后继规格(例如参见美国专利公开2006/0114918号及2006/0277344号)。PCI Express串行总线具有降低硬件成本的效果,因为其信号的数量小于PCI并行总线中的数量。例如,可以降低板上的信号线的数量,并且可以减小基底区域和连接器大小。PCI Express可以同时提供两倍于PCI或更大的带宽,由此可以满足更高速度及更高性能的需求。
由于PCI Express采用点到点连接,因此通过在交换器(switch)处提供端口扩展并传送包,来实现系统结构的扩展。
图13是例示使用PCI Express的数据传送系统的框图。
如图13所示,该系统包括CPU 200、Root Complex(根联合体)201、RAM 202、交换器204以及端点设备(Endpoint device)206和207。RootComplex 201是PCI Express层级结构的顶层。Root Complex 201连接CPU200和RAM 202,并且经由交换器204连接到端点设备206和207。RootComplex 201包括计算机系统中的GMCH(Graphics Memory ControllerHub,图形存储器控制器中心)。端点设备206和207采用接口控制器设备(例如,以太网控制器)、HDD控制器等。
PCI Express的Root Complex侧称为“上游”,Endpoint侧称为“下游”。根据PCI Express协议,通过用于初始化的发送/接收来建立链路。交换器204的端口204a连接到Root Complex 201并被称为“上游端口”。交换器204的端口204b和204c分别连接到端点设备206和207,并被称为“下游端口”。
图14是示出在图13中所示的结构中的端点设备207被SOC 208(其具有CPU、存储器控制器以及其他处理功能)替换的情况下的系统结构的框图。可以期待在计算机等中使用的通用CPU和Root Complex缩短开发周期,因为相对于其总吞吐量的成本性能高并且存在丰富的可用标准库。然而,这倾向于消耗大量电力。
鉴于此,当在省电模式下使用系统时,停止对电力消耗比SOC 208更大的CPU 200、Root Complex 201及RAM 202的电力供给。替代地,包括CPU的SOC 208在省电模式下控制系统,从而大大降低了电力消耗。
然而,使用PCI Express的系统在不具有Root Complex设备的情况下其配置存取失败,既不进行电力控制也不进行初始化,并且不能切换到省电模式。
发明内容
因此,构思本发明,以应对上述传统技术的缺点。
例如,根据本发明的图像处理装置、打印装置及该图像处理装置中的控制方法能够在使用甚至PCI Express的情况下降低电力消耗。
根据本发明的一方面,提供一种包括PCI Express总线的图像处理装置,该图像处理装置包括:第一控制器,其被构造为进行所述图像处理装置的控制以及第一数据处理;第二控制器,其被构造为当接收到电力供给时,被启动作为根联合体并进行第二数据处理;电力控制单元,其被构造为控制对所述第二控制器的电力供给;设置单元,其被构造为当所述电力控制单元停止对所述第二控制器的电力供给时、将所述第一控制器设置为根联合体,而当在对所述第二控制器的电力供给停止的状态下所述电力控制单元开始对所述第二控制器的电力供给时、将所述第一控制器设置为端点;以及传送单元,其被构造为在所述第一控制器作为根联合体操作的情况下将从主机输入的数据传送给所述第一控制器,而在所述第二控制器作为根联合体操作的情况下将所述数据传送给所述第二控制器。
根据本发明的另一方面,提供一种打印装置,所述打印装置包括上述的图像处理装置,所述打印装置基于所述第一控制器和所述第二控制器处理的数据在打印介质上进行打印。
根据本发明的又一方面,提供一种图像处理装置中的控制方法,其中所述图像处理装置包括:PCI Express总线系统;第一控制器,其被构造为进行所述图像处理装置的控制以及第一数据处理;第二控制器,其被构造为当接收到电力供给时,被启动作为根联合体并进行第二数据处理;以及电力控制单元,其被构造为控制对所述第二控制器的电力供给,所述控制方法包括:监视步骤,监视从主机接收的数据;第一控制步骤,在所述监视步骤中在预定时间内没有接收到预定内容的数据的情况下,指示所述电力控制单元停止对所述第二控制器的电力供给,并将所述第一控制器设置为根联合体;以及第二控制步骤,在所述第一控制步骤之后、在所述监视步骤中接收到预定内容的数据的情况下,指示所述电力控制单元开始对所述第二控制器的电力供给,并将所述第一控制器设置为端点。
由于甚至对于控制结构采用PCI Express体系的打印装置也能够在省电模式下大大降低电力消耗并执行从省电模式的返回序列,因此本发明尤其具有优势。
根据以下参照附图对示例性实施例的描述,本发明的其他特征将变得清楚。
附图说明
图1A和图1B是示出作为本发明的典型实施例的喷墨打印装置的机构的主要部分的透视图。
图2是示出图1所示的打印装置的控制结构的框图。
图3是示出其中两个部件使用PCI Express连接的状态以及PCIExpress层结构的框图。
图4是示出其中在事务层(transaction layer)中生成的TLP结构被校正直至其通过数据链路层和物理层传送的状态。
图5是示出LTSSM的状态图。
图6是示出在设备电力状态(D状态)与链路电力状态(L状态)之间的关系的表。
图7是示出从用作上游的Root Complex将用作下游的Endpoint设置为D3hot设备电力状态的过程的视图。
图8是示出电力消耗模式的状态图。
图9是示出从正常模式到SLEEP(睡眠)模式的切换处理的流程图。
图10是示出从SLEEP模式到正常模式的切换处理的流程图。
图11是示出从SLEEP模式到DEEP SLEEP(深睡眠)模式的切换处理的流程图。
图12是示出从DEEP SLEEP模式到SLEEP响应模式的切换处理的流程图。
图13是例示PCI Express体系结构的概念框图。
图14是例示PCI Express体系结构的另一概念框图。
具体实施方式
以下将根据附图详细描述本发明的示例性实施例。注意,在以下实施例中公开的结构仅为说明性示例,本发明并不限于所例示的结构。
在该说明书中,术语“打印”和“打印中”不仅包括诸如字符和图形等的重要信息的形成,而且大致包括图像、画像、图案等在打印介质上的形成、或者介质的处理,不论它们是重要或非重要以及它们是否被显现为能够被人们视觉上察觉。
另外,术语“打印介质”不仅包括在通常打印装置中使用的纸张片材,而且大致包括能够接受墨的诸如布、塑料膜、金属板、玻璃、陶瓷、木材及皮革等的材料。
另外,与上述“打印”的定义类似,应当对术语“墨”(下文中也称为“液体”)进行广义的解释。即,“墨”包括当应用到打印介质上时能够形成图像、画像、图案等、能够处理打印介质并且能够处理墨的液体。墨的处理包括例如,使应用到打印介质的墨中包含的着色剂凝固或不能溶解。
另外,除非另外说明,“打印元件”(也称为“喷嘴”)包括墨孔或者与之相通的液体通道,以及生成用以排出墨的能量的元件。
<打印装置的描述(图1A至图2)>
图1A和图1B是示出作为本发明的典型实施例的、使用A0和B0大小的打印介质的喷墨打印装置(也称为打印装置)的外观的透视图。图1B是示出其中图1A中示出的打印装置的上盖被移除的状态的透视图。
如图1A所示,打印装置2在正面具有手动插入端口88,在手动插入端口88下布置有能够对正面侧开放的卷纸盒89。将诸如打印纸的打印介质从手动插入端口88或卷纸盒89供给到打印装置中。打印装置2包括由两条腿93支撑的装置主体94、接收排出的打印介质的堆叠器90以及可打开/可关闭的视透上盖91。操作屏12、墨供给单元以及墨盒(tank)布置在装置主体94的右侧。
如图1B中所示,打印装置2包括用于沿由箭头B指示的方向(副扫描方向)输送打印介质的输送辊70,以及被导向并支撑以能够沿打印介质的宽度方向(由箭头A指示:主扫描方向)往复运动的托架(carriage)4。打印装置2还包括用于沿由箭头A指示的方向使托架4往复运动的托架电机(未示出)、托架带(也称为带)270、以及安装在托架4上的打印头11。另外,打印装置2包括供给墨并消除由打印头11的墨孔阻塞等引起的墨排出故障的墨吸引恢复单元9。操作屏12包括输入来自用户的指令的输入键5。
在该打印装置中,托架4支撑喷墨打印头(称为打印头)11,该喷墨打印头11由与在打印介质上彩色打印的四种颜色的墨相对应的四个头形成。更具体地说,打印头11包括用于排出K墨的K(黑色)头,用于排出C墨的C(青色)头,用于排出M墨的M(品红色)头,以及用于排出Y墨的Y(黄色)头。
当使用上述布置在打印介质上打印时,输送辊70将打印介质输送到预定打印开始位置。然后,托架4在主扫描方向上扫描打印头11,输送辊70沿副扫描方向输送打印介质。通过重复这些操作,打印装置在整个打印介质上进行打印。
更具体地说,带270和托架电机(未示出)沿由图1B中示出的箭头A指示的方向移动托架4,从而在打印介质上进行打印。托架4然后返回到扫描前的位置(原位置(home position)),并且输送辊在副扫描方向上(由图1B中示出的箭头B指示的方向)输送打印介质。之后,托架沿由图1B中的箭头A指示的方向再次进行扫描。以这种方式,在打印介质上打印图像、字符等。在重复该操作以结束一张打印介质的打印之后,将该打印介质排出到堆叠器90,这样完成一张打印介质的打印。
图2是示出图1中示出的打印装置的控制结构的框图。
如图2中所示,打印装置2包括加速器120、打印机控制器121、打印机引擎122以及控制对这些单元的供电的电力控制单元111。打印装置使用采用PCI Express体系的控制结构。
控制整个装置的打印机控制器121包括LAN控制器104、交换器103以及控制器105。LAN控制器104(接口电路)是能够经由LAN接口与外部设备进行通信的PCI Express端点设备。换言之,LAN控制器104是从外部设备接收数据并将其传送到控制器105和加速器控制器101的传送电路。交换器103是连接用作各处理节点的PCI Express设备的PCIExpress交换器。各PCI Express设备连接到以下三种传输路径:加速器控制器101与交换器103之间的传输路径117、LAN控制器104与交换器103之间的传输路径118、以及控制器105与交换器103之间的传输路径119。
交换器103的端口103a连接到用作Root Complex的加速器控制器101,并且被设置为上游端口。交换器103的端口103b和103c分别连接到用作Endpoint的LAN控制器104和控制器105,并且被设置为下游端口。可以经由串行总线(SMbus)116从控制器105来设置交换器103。
控制器105具有CPU、PCI Express Endpoint、RAM、ROM及图像处理单元的功能。控制器105连接到交换器103和引擎控制器107,并控制图像处理和打印机控制器。在控制器105中,包括CPU、RAM和ROM的SOC(片上系统)可以被构造为分立的设备。在这种情况下,SOC用作PCI Express Endpoint。控制器105的PCI Express单元包括寄存器,并且Root Complex和Endpoint基于寄存器设置而可交换。
加速器120包括加速器控制器101。加速器控制器101包括CPU、PCI Express Root Complex、RAM、ROM和加密单元,并且连接至交换器103。在加速器控制器101中,MCH(Memory Controller Hub,储存器控制中心)、CPU、RAM和ROM可以被构造为分立的设备。在这种情况下,MCH用作PCI Express Root Complex。加速器控制器101在CPU性能和存储器性能上比控制器105高。加速器控制器101进行需要高比率的软件控制的接口处理和图像处理,并辅助控制器105的处理。
打印机引擎122包括引擎控制器107、打印头11、电机109和传感器110,并具有图1A和图1B中示出的整个布置。
电力控制单元111经由电力供给线路112、113和114向诸如加速器120、打印机控制器121以及打印机引擎122的各装置单元供给电力。控制器105经由电力控制线路115控制电力控制单元111。
分别从电力供给线路112、113和114向LAN控制器104和电力控制单元111供电。LAN控制器104向控制器105和电力控制单元111供给WAKE#信号124。
现在将说明打印装置2中的打印操作的概况。
在图2中,虚箭头125指示打印数据流。主计算机(称为主机)将打印数据发送到打印装置2。主机和打印装置2经由LAN线缆连接,并且经由LAN控制器104和交换器103将打印数据发送到加速器控制器101。加速器控制器101进行诸如接收处理、解密处理以及页面描述语言的解释等的处理。然后,加速器控制器101经由交换器103将打印数据发送到控制器105。
控制器105将从加速器控制器101发送的R、G、B多值色彩分量数据转换成C、M、Y和K二值色彩分量数据,并将C、M、Y和K二值色彩分量数据传送到引擎控制器107。C、M、Y和K对应于青色、品红色、黄色和黑色的墨颜色。电机109包括沿扫描方向(图1中的箭头A)移动支撑打印头11的托架4的托架电机,以及沿输送方向(图1中的箭头B)输送打印介质的输送电机。在使用来自传感器110的信息、通过电机109移动托架4和打印介质时,引擎控制器107将二值打印数据传送到打印头11以在打印介质上进行打印。
<PCI Express规格的概要说明>
上述打印装置使用PCI Express高速串行总线。作为实施例的前提,将参照上述美国专利公开第2006/0114918号及第2006/0277344号的描述来说明PCI Express规格的概要。
PCI Express特征的内容如下:
●通过点对点连接的串行通信
●差分低电压信号化
●微电力控制
●基于包的协议
●通过交换设备在多个设备之间的连接
●宽数据带宽、高扩展性以及高灵活性
●通过CRC和数据编码的错误检测
●PCI兼容软件模型和地址空间
图3是示出使用PCI Express连接两个部件的状态以及PCI Express层结构的框图。
物理层初始化链路上的两个部件之间的链接,并管理数据传送和省电功能的低水平操作。数据链路层为事务层提供可靠数据传送服务,以及能够进行流控制和电力链路管理的低费用的通信机制。在数据链路层中生成并消耗的数据包称为数据链路层包(DLLP,data link layer packet)。事务层生成并消耗用于实现加载/存储数据传送机制的数据包。另外,事务层管理这些包在链路上的两个部件之间的流控制。在事务层中生成并消耗的数据包称为事务层包(TLP)。
图4是示出在事务层中生成的TLP结构被校正直至其通过数据链路层和物理层传送的状态。
在图4中,头(header)指示包的类型。在某些TLP中,数据跟随头之后,ECRC添加在数据之后。当被事务层添加了头和ECRC的包传送到数据链路层时,数据链路层添加序列号和LCRC。
接收侧上的数据链路层使用序列号来确认是否全部包均已到达,并使用LCRC来确认包的内容是否未改变。最后,将TLP传送到物理层。物理层将TLP从8位的字节序列转换成10位的符号序列,并在起始和结束处添加帧符号。
经由链路将符号序列发送到另一部件,并且按照与在发送侧相反的顺序移除添加到TLP中的信息。在通电、复位等时的链路建立中,物理层进行称为训练序列的初始化。然后,数据链路层进行流控制初始化。
图5是示出LTSSM(Link Training and Status State Machine,链路训练与状况状态机)的状态的图。包括状态机的打印装置进行包括链路初始化、训练和从错误中的恢复的状态管理。链路训练的目标在于线路(lane)数量的确定和链路的建立。链路训练从连接设备“Detect(检测)”状态开始,并确定链路数量、线路数量和线路编号。
训练序列在物理层之间传送信号的有序集合,并且不使用软件而是自动确定链路宽度、链路数据速率等。训练序列例如从“Detect”状态开始。
在链路训练正常结束后,流控制初始化自动开始。在流控制初始化中,传递链路间的凭证(credit),以识别对方的缓冲能力。在该序列结束后,链接状态被设立,使得能够进行TLP的通信。
以下将描述各个状态。
●“Detect”状态
在“Detect”状态中,检测远程接收机。如果检测到接收机,则状态切换到“Polling(轮询)”状态。
●“Polling”状态
通过发送/接收有序集合来建立位同步和符号同步。另外,检测线路极性,并最终确定数据速率。
●“Configuration(配置)”状态
通过发送/接收有序集合来建立链路的线路配置。如果指定了线路无效或回送(loopback),则“Configuration”状态切换到指定状态(无效状态)。如果“Configuration”状态正常结束,则切换到“L0”状态。
●“Recovery(恢复)”状态
链路恢复。
●“L0”状态
“L0”状态是能够发送/接收控制包和数据包的正常操作状态。所有的电力控制状态(“L0s”/“L1”/“L2”)从“L0”状态开始。
●“L0s”状态
“L0s”状态被定义为降低电力消耗,并且该状态能够在“L0s”状态与“L0”状态之间快速转换,而无需通过“Recovery”状态。
●“L1”状态
能够比在“L0s”状态下更多地降低电力消耗。然而,“L1”状态需要通过“Recovery”状态返回到“L0”状态。基于来自数据链路层的指令以及有序集合来进行至“L1”状态的转移。
●“L2”状态
能够比在“L1”状态下更多地降低电力消耗。在该状态下,发射器和接收器停止其功能,并且主电源和时钟均不被保障。这样,从“Detect”状态开始至“L0”状态的转移。基于来自数据链路层的指令和有序集合来进行至“L2”状态的转移。
●“Disabled(无效)”状态
当链路被设置为无效以及从较高层指定无效、或者通过有序集合设置“Link Disabled(链路无效)”时,状态切换至“Disabled”状态。
●“Loopback”状态
针对试验和故障隔离来定义“Loopback”状态。
图6是示出设备电力状态(D状态)与链路电力状态(L状态)之间的关系的表。如图6中所示,PCI Express规格定义了从完全ON状态至完全OFF状态的几个阶段(D0至D3cold)中部件的电力状态的控制。将简要描述各个状态。
(D0状态)
设备完全启动并且可以响应。对应于D0状态的链路电力状态是L0、L0s或L1。
(D1和D2状态)
D1状态和D2状态可以预期D0与D3cold之间的省电效果,相应的链路电力状态为L1。
(D3hot状态)
在D3hot状态下,部件仅停止,而不关闭主电源。支持使用CLKREQ#信号的时钟无效,相应的链路电力状态为L1。关于TLP,仅可以接受配置和消息。
(D3cold状态)
在D3cold状态下,关闭主电源。当辅助电源连接到支持唤醒使能逻辑的设备时,链路电力状态对应于L2。推荐使用边带WAKE#来支持唤醒使能逻辑。
图7是示出从用作上游的Root Complex将用作下游的Endpoint设置为D3hot设备电力状态的过程的视图。
Root Complex发出配置写入请求TLP,其中PowerState位被设置为D3hot(701)。
Endpoint接收配置写入请求TLP,并将配置寄存器的PowerState位设置为D3hot(702)。
Endpoint开始向L1的切换,发送对配置写入请求的响应包,并阻止新的TLP发送(703)。
在等待末TLP响应之后,Endpoint向Root Complex发送电力控制DLLP PM_Enter_L1(704)。
当接收到DLLP PM_Enter_L1时,Root Complex阻止新的TLP发送,并且在等待末TLP响应之后,向Endpoint发送电力控制DLLPPM_Request_Ack(705)。
当接收到DLLP PM_Request_Ack时,Endpoint使TLP和DLLP的使用无效,并发送Electrical Idle有序集合(706)。
当接收到Electrical Idle有序集合时,Root Complex使TLP和DLLP的使用无效,并发送Electrical Idle有序集合(707)。
以这种方式,Endpoint的设备电力状态切换到D3hot,并且链路电力状态切换到L1。
以下将说明Endpoint从D3hot状态改变至D0状态的情况。
首先,在Endpoint中发生从D3hot状态改变至D0状态的条件。
Endpoint发起有序集合,Root Complex也发送相应的有序集合。响应于此,L状态从L1状态经由Recovery状态切换到L0状态,如图5所示。Endpoint向Root Complex发送关于电力管理的消息(TLP)。RootComplex向Endpoint发出PowerState位被设置为D0的配置写入请求TLP。响应于此,Endpoint改变至D0状态。
图8是示出电力消耗模式的状态图。
如图8中所示,电力消耗模式包括正常模式(第一模式)、SLEEP响应模式、SLEEP模式(第二模式)、DEEP SLEEP模式(第三模式)以及电源OFF状态。当布置在操作屏12上的电源开关被接通、同时经由AC电源线向打印装置2供电时,电力消耗模式从电源OFF状态切换到正常模式。当电源开关断开时,电力消耗模式从正常模式切换到电源OFF状态。当接通电源开关时,电力控制单元111向控制器105和加速器控制器101供电。
<操作模式的改变>
(1)正常模式→SLEEP响应模式→SLEEP模式(图9)
以下将参照流程图来说明当从正常模式经由SLEEP响应模式进入SLEEP模式时的切换序列。图9是示出当从正常模式经由SLEEP响应模式进入SLEEP模式时的序列的流程图。
在步骤S901中,如果在打印装置2中设置的预定时间内既未接收到打印数据也未接收到需要诸如ARP包的响应的包、或者也未在打印装置2上进行任何操作,则确定满足了切换到SLEEP模式的条件。然后,打印装置2开始进入SLEEP模式的处理。
在步骤S902中,加速器控制器101向控制器105传送以太网IP地址、地址表信息等。在步骤S903中,加速器控制器101将PCI Express传输路径117的链路状态设置为“无效”。由于交换器103的上游端口切换到“无效”,因此甚至下游端口也切换到“无效”。因此,甚至PCI Express传输路径118和119的链路状态也切换到“无效”。
在步骤S904中,加速器120和打印机引擎122执行电源OFF序列。控制器105经由电力控制线路115控制电力控制单元111,以停止经由电力供给线路112和114供电。结果,加速器120和打印机引擎122切换到电源OFF状态。
在步骤S905中,控制器105在其PCI Express单元的寄存器中进行Root Complex设置。在步骤S906中,控制器105经由串行总线116、针对交换器103,将交换器103的端口103c的设置改变为上游端口,将端口103a的设置改变为下游端口。通过改变交换器103的地址路由设置,控制器105可以从LAN控制器104接收TLP。
在步骤S907中,控制器105用作Root Complex,并进行训练序列和流控制初始化。PCI Express传输路径118和119被链接,并且链接状态改变至L0。在这种状态下,操作模式临时切换至SLEEP响应模式。
在步骤S908中,控制器105控制LAN控制器104以将设备状态改变至D3hot,如参照图8所描述的。通过LAN控制器104与交换器103之间的处理,传输路径118的链路状态切换至L1。控制器105控制交换器103以改变至D3hot。响应于此,交换器103的设备状态改变至D3hot,并且传输路径119切换至L1。在这种状态下,操作模式切换至SLEEP模式。
在切换至SLEEP模式后,不向打印装置的加速器和打印机引擎供电,从而降低打印装置的电力消耗。
(2)SLEEP模式→SLEEP响应模式→正常模式和SLEEP模式→SLEEP响应模式→SLEEP模式(图10)
将参照流程图描述在SLEEP模式下对主机接口的响应处理以及打印作业的处理。图10是示出从SLEEP模式返回时对主机接口的响应处理的流程图。
在步骤S1001中,传输路径118和119的链路状态是L1,交换器103和LAN控制器104的设备状态是D3hot。此时,假设如果LAN控制器接收到定址到打印装置2的包或WAKEUP包,则LAN控制器被设置为从D3hot返回。如果LAN控制器104从主机接收到LAN包并且该包被定址到打印装置2或者该包是WAKEUP包,则处理切换到步骤S1002;否则,忽略该包,并且处理等待被定址到打印装置2的包或WAKEUP包。
在步骤S1002中,响应于来自LAN控制器104的请求,传输路径118的链路状态从L1切换到L0,并且响应于来自交换器103的请求,传输路径119的链路状态从L1切换到L0。LAN控制器104向控制器105发送作为关于电力控制的消息TLP的PME消息。
在步骤S1003中,当接收到PME消息时,控制器105通过配置存取将LAN控制器104的设备状态切换到D0。在这种状态下,操作模式切换到SLEEP响应模式。
在步骤S1004中,控制器105确认由LAN控制器104接收的包中包含的数据和命令的内容。如果包内容指示打印作业,则处理切换到步骤S1008;如果步骤S1004中为否,则处理切换到步骤S1005。注意,图2中的虚箭头126指示SLEEP响应模式中的LAN包的数据流。
如果在步骤S1004中确认了的包中包含的数据和命令的内容指示打印作业以外的包(例如,进行地址解析的ARP包,或监视并控制连接至LAN的通信设备的SNMP包),则在步骤S1005中控制器105发送回响应包。在步骤S1006中,确定在预定时间内是否接收到了LAN包或者对打印装置2进行了操作。换言之,确定返回至SLEEP模式的条件是否已经满足。如果该条件已经满足,则处理进行到步骤S1007并且打印装置2开始进入SLEEP模式的处理。在步骤S1007中,LAN控制器104的设备状态切换至D3hot,并且传输路径118和119的链路状态切换至L1,与步骤S907和S908类似。之后,处理返回到步骤S1001。
如果在步骤S1004中确认了的包中包含的数据的内容指示打印作业,则在步骤S1008中控制器105将LAN控制器104的设备状态设置为D3cold,将PCI Express传输路径119的链路状态设置为“无效”。由于交换器103的上游端口切换到“无效”,因此甚至下游端口也切换到“无效”。这样,甚至PCI Express传输路径118的链路状态也切换到“无效”。
在步骤S1009中,控制器105经由串行总线116针对交换器103,将交换器103的端口103a的设置改变为上游端口,将端口103b和103c的设置改变为下游端口。通过改变交换器103的地址路由设置,加速器控制器101可以从LAN控制器104接收TLP。
在步骤S1010中,控制器105在其PCI Express单元的寄存器中进行Endpoint设置。通过该设置,控制器105用作Endpoint。在步骤S1011中,控制器105经由电力控制线路115控制电力控制单元111,以经由电力供给线路112和114开始供电,由此开启加速器120和打印机引擎122。加速器120和打印机引擎122分别执行初始化序列。加速器120进行用于开启电源的初始化,并用作Root Complex。
在步骤S1012中,加速器120将传输路径117、118和119的链路状态切换至L0,与电源开启类似。在步骤S1013中,控制器105将以太网IP地址、地址表信息和接收包传送到加速器控制器101。在步骤S1014中,加速器120进行针对LAN控制器104的配置存取和初始化,将LAN控制器104的设备状态改变为D0。在步骤S1015中,加速器控制器101处理打印作业的LAN包并进行打印处理。
以这种方式,当接收到打印作业或需要响应的包时,操作模式可以迅速从SLEEP模式返回到正常模式。当在预定时间内既未接收到打印作业也未接收到需要响应的包时,操作模式可以再次切换到SLEEP模式,这样降低了电力消耗。
概而言之,打印机控制器121包括设置单元,该设置单元用于当电力控制单元111停止对加速器120供电时将控制器105设置为RootComplex,并且在对加速器120的供电停止的情况下当电力控制单元111开始对加速器120的供电时,将控制器105设置为Endpoint。
另外,打印机控制器121包括传送单元,该传送单元用于当控制器105作为Root Complex操作时将从主机输入的数据传送到控制器105,并且当加速器控制器101作为Root Complex操作时将从主机输入的数据传送到加速器控制器101。
(3)SLEEP模式→DEEP SLEEP模式(图11)
图11是示出从SLEEP模式进入DEEP SLEEP模式的序列的流程图。
在步骤S1201中,确定在SLEEP模式下在预定时间内是否既未接收到定址到打印装置2的包或WAKEUP包也未对打印装置2进行操作。换言之,确定能够切换到DEEP SLEEP模式的条件是否满足。如果该条件已经满足,则处理进行到步骤S1202,并且打印装置2开始进入DEEPSLEEP模式的处理。
在步骤S1202中,PCI Express传输路径118和119的链路状态切换至L0。在步骤S1203中,控制器105控制LAN控制器104将设备状态改变为D3old。
在步骤S1204中,控制器105向交换器103发出DLLP包PM_Enter_L2,并且交换器103发送回对DLLP包的响应包PM_Request_Ack。响应于此,PCI Express传输路径119的链路状态切换至L2。类似地,交换器103进行与上述针对LAN控制器104的处理相同的处理,并且PCI Express传输路径118的链路状态切换至L2。
在步骤S1205中,控制器105经由电力控制线路115控制电力控制单元111,以停止对打印机控制器121的供电。在这种状态下,打印装置2进入DEEP SLEEP模式。此时,与延伸到打印机控制器121的电力供给线路113独立地对LAN控制器104的部分供电,从而可以在DEEPSLEEP模式下接收LAN包。
以这种方式,除了LAN控制器的用于处理LAN包的接收的部分之外,对各控制器单元的供电停止。DEEP SLEEP模式实现比在SLEEP模式下更大程度地降低电力消耗。在DEEP SLEEP模式下,甚至对电力控制单元111供电。
(4)DEEP SLEEP模式→SLEEP响应模式(图12)
图12是示出在DEEP SLEEP模式下对主机接口的响应处理以及打印作业的处理的流程图。
传输路径119的状态是L2,交换器103和LAN控制器104的设备状态是D3cold。此时,假设如果LAN控制器104接收到定址到打印装置2的包或WAKEUP包,则LAN控制器104被设置为从D3cold返回。在这种环境下,在步骤S1301中,处理等待从主机接收LAN包。如果由LAN控制器104接收的包是定址到打印装置2的包或WAKEUP包,则处理切换到步骤S1302;如果步骤S1301中为“否”,则忽略该包并且处理等待定址到打印装置2的包或WAKEUP包。
在步骤S1302中,LAN控制器104向控制器105和电力控制单元111声明与PCI Express信号不同的WAKE#信号124。如上所述,电力控制单元111甚至在DEEP SLEEP模式下接收电力供给,这与LAN控制器104的部分类似。在步骤S1303中,当声明WAKE#信号124时,电力控制单元111经由电力供给线路113向打印机控制器121供电。
在步骤S1304中,打印机控制器121执行初始化序列,并且控制器105识别已经声明了的WAKE#信号124,以从DEEP SLEEP模式返回。这样,控制器105被启动作为Root Complex。在这种状态下,打印装置2切换到SLEEP响应模式。
如果未声明WAKE#信号124,则控制器105被启动作为Endpoint。例如,当布置在操作屏12上的电源开关被接通时,不声明WAKE#信号124。注意,当电源开关被接通为DEEP SLEEP模式时,不声明WAKE#信号124。这样,控制器105被启动为Endpoint。
实际上,通过执行与从图10的步骤S1002起的相同序列,操作模式从DEEP SLEEP模式返回至SLEEP响应模式。此时,如果在步骤S1301中接收到的包是打印作业,则可以通过执行与从图10的步骤S1008起的相同序列来处理打印作业。
根据上述实施例,甚至采用PCI Express体系的打印装置也能够切换到省电模式并从其返回。特别是在如图1A和图1B所示的、在大尺寸打印介质上进行打印的打印装置中,电力消耗大。因此,实施例中的结构的使用在电力降低上具有显著效果。
注意,上述实施例已例示了当接收到打印作业时操作模式从SLEEP模式切换到正常模式的控制结构。然而,本发明并不限于本实施例。例如,当确定包中包含的数据的内容是R、G和B多值数据时,可以不向加速器控制器101供电。当确定包中包含的数据的内容是页面描述语言的数据时,可以向加速器控制器101供电。这是因为如果数据内容是R、G和B多值数据,则控制器105能够充分执行数据处理。在这种情况下,控制器105作为Root Complex操作,将R、G和B多值数据转换成C、M、Y和K二值数据,并将该C、M、Y和K二值数据传送到引擎控制器107。
在上述实施例中,打印装置是采用喷墨打印方法并且在诸如A0或B0的大尺寸的打印介质上进行打印的彩色打印机。然而,本发明并不限于此。例如,打印装置可以用诸如激光束打印机、复印装置等的其他打印方法的打印装置替换,或者可以是在A4或A3尺寸的打印介质上进行打印的喷墨打印装置。
虽然参照示例性实施例描述了本发明,但是应当理解,本发明并不限于所公开的示例性实施例。应当对所附权利要求的范围给予最宽的解释,以使其涵盖所有这类变型和等同结构及功能。

Claims (9)

1.一种包括PCI Express总线的图像处理装置,该图像处理装置包括:
第一控制器,其被构造为进行所述图像处理装置的控制以及第一数据处理;
第二控制器,其被构造为当接收到电力供给时,被启动作为根联合体并进行第二数据处理;
电力控制单元,其被构造为控制对所述第二控制器的电力供给;
设置单元,其被构造为当所述电力控制单元停止对所述第二控制器的电力供给时,将所述第一控制器设置为根联合体,而当在对所述第二控制器的电力供给停止的状态下所述电力控制单元开始对所述第二控制器的电力供给时,将所述第一控制器设置为端点;以及
传送单元,其被构造为在所述第一控制器作为根联合体操作的情况下,将从主机输入的数据传送给所述第一控制器,而在所述第二控制器作为根联合体操作的情况下,将所述数据传送给所述第二控制器。
2.根据权利要求1所述的图像处理装置,其中,所述传送单元包括接口单元,所述接口单元被构造为接收包含所述数据的包。
3.根据权利要求1所述的图像处理装置,其中,所述设置单元还监视所述数据的内容,并且当在预定时间内没有接收到预定内容的数据时,指示所述电力控制单元停止对所述第二控制器的电力供给。
4.根据权利要求1所述的图像处理装置,其中,所述设置单元还监视所述数据的内容,并且当接收到预定内容的数据时,指示所述电力控制单元开始对所述第二控制器的电力供给。
5.根据权利要求1所述的图像处理装置,所述图像处理装置还包括:
交换器,其被构造为经由PCI Express总线将所述传送单元连接至所述第一控制器和所述第二控制器。
6.根据权利要求1所述的图像处理装置,所述图像处理装置还包括:
电源开关,其被构造为指定对所述第一控制器和所述第二控制器的电力供给,其中在所述电源开关被接通的情况下,所述设置单元还将所述第一控制器设置为端点。
7.根据权利要求5所述的图像处理装置,其中,所述设置单元还经由不同于所述PCI Express总线的信号线来设置所述交换器。
8.一种打印装置,所述打印装置包括根据权利要求1所述的图像处理装置,所述打印装置基于所述第一控制器和所述第二控制器处理的数据在打印介质上进行打印。
9.一种图像处理装置中的控制方法,其中所述图像处理装置包括:PCI Express总线系统;第一控制器,其被构造为进行所述图像处理装置的控制以及第一数据处理;第二控制器,其被构造为当接收到电力供给时,被启动作为根联合体并进行第二数据处理;以及电力控制单元,其被构造为控制对所述第二控制器的电力供给,所述控制方法包括:
监视步骤,监视从主机接收的数据;
第一控制步骤,在所述监视步骤中在预定时间内没有接收到预定内容的数据的情况下,指示所述电力控制单元停止对所述第二控制器的电力供给,并将所述第一控制器设置为根联合体;以及
第二控制步骤,在所述第一控制步骤之后、在所述监视步骤中接收到预定内容的数据的情况下,指示所述电力控制单元开始对所述第二控制器的电力供给,并将所述第一控制器设置为端点。
CN201210020606.2A 2011-01-31 2012-01-20 图像处理装置、打印装置及图像处理装置中的控制方法 Expired - Fee Related CN102689531B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-019142 2011-01-31
JP2011019142 2011-01-31

Publications (2)

Publication Number Publication Date
CN102689531A CN102689531A (zh) 2012-09-26
CN102689531B true CN102689531B (zh) 2015-01-21

Family

ID=45476262

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210020606.2A Expired - Fee Related CN102689531B (zh) 2011-01-31 2012-01-20 图像处理装置、打印装置及图像处理装置中的控制方法

Country Status (4)

Country Link
US (1) US9280199B2 (zh)
EP (1) EP2482196B1 (zh)
JP (1) JP5868200B2 (zh)
CN (1) CN102689531B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8990467B2 (en) * 2010-10-12 2015-03-24 Canon Kabushiki Kaisha Printing apparatus and operation setting method thereof
JP5822527B2 (ja) * 2011-05-09 2015-11-24 キヤノン株式会社 情報処理装置、その制御方法、および制御プログラム
TW201316163A (zh) * 2011-10-07 2013-04-16 Primax Electronics Ltd 具有省電功能之輸入裝置以及輸入裝置之省電方法
MY169964A (en) * 2012-06-29 2019-06-19 Intel Corp An architected protocol for changing link operating mode
DE112013007751B3 (de) * 2012-10-22 2023-01-12 Intel Corporation Hochleistungs-Zusammenschaltungs-Bitübertragungsschicht
US20140281622A1 (en) 2013-03-15 2014-09-18 Mahesh Wagh Method, apparatus, and system for improving resume times for root ports and root port integrated endpoints
JP5807657B2 (ja) * 2013-05-20 2015-11-10 コニカミノルタ株式会社 画像形成装置、起動制御方法および起動制御プログラム
JP6102545B2 (ja) * 2013-06-17 2017-03-29 富士ゼロックス株式会社 通信システム
JP6194651B2 (ja) * 2013-06-17 2017-09-13 富士ゼロックス株式会社 情報処理装置
JP2015126445A (ja) * 2013-12-26 2015-07-06 株式会社リコー 情報処理装置、情報処理方法、及びプログラム
US9880601B2 (en) * 2014-12-24 2018-01-30 Intel Corporation Method and apparatus to control a link power state
JP2017117305A (ja) * 2015-12-25 2017-06-29 セイコーエプソン株式会社 判断装置、プログラム、判断装置における判断方法、および印刷装置
US11803503B2 (en) * 2021-07-08 2023-10-31 Mediatek Inc. Chip having dual-mode device that switches between root complex mode and endpoint mode in different system stages and associated computer system

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101077663A (zh) * 2006-03-13 2007-11-28 索尼株式会社 打印机、电源控制器以及计算机程序
US7783818B1 (en) * 2007-12-28 2010-08-24 Emc Corporation Modularized interconnect between root complexes and I/O modules

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6057938A (en) 1988-03-31 2000-05-02 Canon Kabushiki Kaisha Facsimile apparatus
JP3157936B2 (ja) 1992-12-11 2001-04-23 キヤノン株式会社 通信装置
JP3412912B2 (ja) 1994-05-13 2003-06-03 キヤノン株式会社 ファクシミリ装置
JP2001016462A (ja) 1999-06-30 2001-01-19 Canon Inc 画像通信方法及びその装置
JP3754873B2 (ja) 2000-06-05 2006-03-15 キヤノン株式会社 画像通信装置およびその制御方法
US7152171B2 (en) * 2004-04-28 2006-12-19 Microsoft Corporation Task-oriented processing as an auxiliary to primary computing environments
US7657844B2 (en) * 2004-04-30 2010-02-02 International Business Machines Corporation Providing accessibility compliance within advanced componentry
US20060114918A1 (en) * 2004-11-09 2006-06-01 Junichi Ikeda Data transfer system, data transfer method, and image apparatus system
TW200636487A (en) * 2005-04-15 2006-10-16 Uli Electronics Inc Transmission method of system command in computer system
JP2006338380A (ja) 2005-06-02 2006-12-14 Toshiba Corp 情報処理装置およびその制御方法
US7793010B2 (en) * 2005-11-22 2010-09-07 Lsi Corporation Bus system with multiple modes of operation
JP5182513B2 (ja) * 2007-12-27 2013-04-17 株式会社リコー 画像処理装置及びその省電力制御方法
JP5037376B2 (ja) * 2008-02-06 2012-09-26 株式会社リコー 情報処理装置、電力モード制御方法、電力モード制御プログラム、及び記録媒体
JP5675082B2 (ja) * 2009-11-26 2015-02-25 キヤノン株式会社 印刷装置及びその処理方法
JP5511960B2 (ja) * 2010-05-13 2014-06-04 株式会社日立製作所 情報処理装置、及びデータの転送方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101077663A (zh) * 2006-03-13 2007-11-28 索尼株式会社 打印机、电源控制器以及计算机程序
US7783818B1 (en) * 2007-12-28 2010-08-24 Emc Corporation Modularized interconnect between root complexes and I/O modules

Also Published As

Publication number Publication date
US20120198102A1 (en) 2012-08-02
CN102689531A (zh) 2012-09-26
EP2482196A3 (en) 2013-11-20
US9280199B2 (en) 2016-03-08
EP2482196A2 (en) 2012-08-01
JP2012176611A (ja) 2012-09-13
JP5868200B2 (ja) 2016-02-24
EP2482196B1 (en) 2016-06-29

Similar Documents

Publication Publication Date Title
CN102689531B (zh) 图像处理装置、打印装置及图像处理装置中的控制方法
JP5822634B2 (ja) 記録装置及びその動作設定方法
CN103856670B (zh) 信息处理装置及其控制方法
JP2004025551A (ja) 複数の印刷ヘッドを有する印刷装置
JP2011086294A (ja) 画像形成装置及びそのネットワーク接続方法
JPH1067160A (ja) 画像形成装置
US9019540B2 (en) Changing speed of network connection depending upon sleep state of network controller
JPH0628434A (ja) 情報処理装置
JPH10329337A (ja) 印字記録装置及び印字記録方法
JP2004034455A (ja) プリンタ装置
JP2007080244A (ja) データ転送装置及び画像形成装置
JP2010201705A (ja) 画像形成装置、画像形成装置の制御方法及びプログラム
JP5643946B2 (ja) 複数のインターフェースユニットを有する装置
JP2006198794A (ja) 印刷装置の消費電力制御方法及び印刷装置
JPH11115223A (ja) 印刷装置
CN206231065U (zh) 便携式打印机
JP6849886B2 (ja) 画像処理装置及びプログラム
JP2005100064A (ja) 画像処理装置、画像処理方法およびプログラム
JP2008258873A (ja) 画像処理装置、画像処理システム、及びプログラム
JP2004054408A (ja) 電子機器及び記録装置
JPH1184953A (ja) 複写機管理装置システム
CN105657207A (zh) 信息处理装置和信息处理方法
JP2012187827A (ja) 記録装置及びその消費電力の制御方法
JP2009071723A (ja) データ送信システム及びデータ受信システム
JP2010201708A (ja) プリンタシステム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150121

Termination date: 20190120