CN102467963A - 半导体存储装置 - Google Patents

半导体存储装置 Download PDF

Info

Publication number
CN102467963A
CN102467963A CN2011100396503A CN201110039650A CN102467963A CN 102467963 A CN102467963 A CN 102467963A CN 2011100396503 A CN2011100396503 A CN 2011100396503A CN 201110039650 A CN201110039650 A CN 201110039650A CN 102467963 A CN102467963 A CN 102467963A
Authority
CN
China
Prior art keywords
signal
cas
latent time
data
displacement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011100396503A
Other languages
English (en)
Other versions
CN102467963B (zh
Inventor
李蓥旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of CN102467963A publication Critical patent/CN102467963A/zh
Application granted granted Critical
Publication of CN102467963B publication Critical patent/CN102467963B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1093Input synchronization
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2272Latency related aspects

Landscapes

  • Dram (AREA)

Abstract

本发明涉及一种半导体存储装置,包括:数据输入使能信号发生模块,被配置为顺序地将数据选通信号延迟以产生第一延迟数据选通信号、第二延迟数据选通信号、第三延迟数据选通信号和第四延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号以及所述第一延迟数据选通信号至所述第四延迟数据选通信号来产生数据选通使能信号;锁存控制信号发生模块,被配置为在数据选通使能信号的使能时间段期间将数据选通信号输出作为锁存控制信号;以及数据锁存模块,被配置为响应于所述锁存控制信号来锁存数据,并将锁存的数据输出。

Description

半导体存储装置
相关申请的交叉引用
本申请要求2010年10月29日在韩国知识产权局提交的韩国申请No.10-2010-0107056的优先权,其全部内容通过引用合并在本文中。
技术领域
本申请涉及半导体集成电路,更具体而言涉及半导体存储装置。
背景技术
半导体存储装置从外部接收数据、储存数据并输出所储存的数据。这样的半导体存储装置从外部接收数据和数据选通信号、锁存从外部输入的数据并储存所锁存的数据。
图1是说明典型的半导体存储装置的结构图。参见图1,典型的半导体存储装置包括第一延迟单元10、第二延迟单元20、数据输入使能信号发生单元30、锁存控制信号发生单元40和数据锁存单元50。
第一延迟单元10将从外部输入的数据DATA延迟以产生延迟数据DATA_d。
第二延迟单元20将从外部输入的数据选通信号DQS延迟以产生延迟数据选通信号DQS_d。
数据输入使能信号发生单元30产生在CAS写入信号CASWT被激活时被激活的数据选通使能信号DQS_en,所述CAS写入信号CASWT是在接收写入命令时所产生的。数据输入使能信号发生单元30在CAS写入潜伏时间信号CASWT+4被激活时将数据选通使能信号DQS_en去激活,所述CAS写入潜伏时间信号CASWT+4是在接收写入命令后经过预先设定的写入潜伏时间之后被激活的。
锁存控制信号发生单元40在数据选通使能信号DQS_en的使能时间段期间将延迟数据选通信号DQS_d输出作为锁存控制信号latch_ctrl。
数据锁存单元50响应于锁存控制信号latch_ctrl来锁存延迟数据DATA_d,并将锁存的数据DATA_latch提供到半导体存储装置。这时,第一延迟单元10的延迟时间应当与第二延迟单元20的延迟时间基本上相等。
下面将参照图2详细描述如上述配置的典型的半导体存储装置的操作。
当写入命令WT输入到半导体存储装置时,CAS写入信号CASWT被激活。当输入写入命令WT之后经过时钟CLK的两个周期时,对写入潜伏时间WL进行计数。图2图示了写入潜伏时间为4的实例。参见图2,CAS写入潜伏时间信号CASWT+4应当在写入潜伏时间为4的时间点WL+4处被激活,但是CAS写入潜伏时间信号CASWT+4由于内部延迟的缘故而从时间点WL+4起经过延迟时间A之后才被激活。
半导体存储装置将数据选通信号DQS延迟基本上等于延迟时间A的延迟时间,以产生延迟数据选通信号DQS_d。
数据选通使能信号DQS_en在CAS写入信号CASWT被激活时被激活,而在CAS写入潜伏时间信号CASWT+4被激活时被去激活。
半导体存储装置在数据选通使能信号DQS_en的使能时间段期间,输出延迟的数据选通信号DQS_d作为锁存控制信号latch_ctrl。
参见图1,第二延迟单元20具有延迟时间A。由于数据选通信号DQS具有延迟时间A,因此输入到数据锁存单元50的延迟数据DATA_d也应在经过延迟时间A之后被输入到数据锁存单元50。因此,第一延迟单元10被设计成具有与第二延迟单元20基本上相等的延迟时间。
数据选通信号DQS以与时钟CLK相同的相位被触发,或者具有高阻抗状态high-z(低电平与高电平之间的中间电平)。如果数据选通信号DQS被触发并进入高阻抗状态,则可能出现电压电平不稳定地升高或降低的振铃(ring back)现象。由于振铃现象可能会导致半导体存储装置中的严重的数据错误,因此设计为通过将数据选通信号DQS延迟所述延迟时间A来产生锁存控制信号latch_ctrl。
然而,由于典型的半导体存储装置利用第一延迟单元10和第二延迟单元20锁存数据DATA,因此降低了半导体存储装置的数据储存速度,由于延迟逻辑的加入而降低了面积效率,并且还增加了功耗。
发明内容
本文描述一种能够在不降低数据储存速度的情况下提高面积效率且降低功耗的半导体存储装置。
在本发明的一个示例性的方面中,一种半导体存储装置包括:数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为顺序地将数据选通信号延迟以产生第一延迟数据选通信号、第二延迟数据选通信号、第三延迟数据选通信号和第四延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号和所述第一延迟数据选通信号至所述第四延迟数据选通信号来产生数据选通使能信号;锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在数据选通使能信号的使能时间段期间将数据选通信号输出作为锁存控制信号;以及数据锁存模块,所述数据锁存模块被配置为响应于锁存控制信号来锁存数据,并将锁存的数据输出。
在本发明的另一个示例性的方面中,一种半导体存储装置包括:数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为将CAS写入潜伏时间信号移位比数据选通信号的一个周期短的第一时间,通过重复地将移位的信号移位所述第一时间来产生移位CAS写入潜伏时间信号,响应于CAS写入信号来将数据选通使能信号激活,并响应于移位CAS写入潜伏时间信号来将数据选通使能信号去激活;锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在数据选通使能信号的使能时间段期间将数据选通信号输出作为锁存控制信号;以及数据锁存模块,所述数据锁存模块被配置为响应于锁存控制信号来锁存数据,并将锁存的数据输出。
在本发明的又一个示例性的方面中,一种半导体存储装置包括:数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为顺序地延迟数据选通信号以产生N个延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号和所述N个延迟数据选通信号来产生数据选通使能信号,其中N为大于1的整数;锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在数据选通使能信号的使能时间段期间将数据选通信号输出作为锁存控制信号;以及数据锁存模块,所述数据锁存模块被配置为响应于锁存控制信来而锁存数据,并将锁存的数据输出。
附图说明
结合附图描述本发明的特征、方面和实施例,在附图中:
图1是说明典型的半导体存储装置的结构图;
图2是解释图1所示的半导体存储装置的操作的时序图;
图3是示意性地说明根据本发明的一个实施例的半导体存储装置的结构图;
图4是示意性地说明图3所示的延迟单元的结构图;
图5是示意性地说明图3所示的移位单元的结构图;
图6是示意性地说明图3所示的信号发生单元的结构图;以及
图7是解释图3所示的半导体存储装置的操作的时序图。
具体实施方式
在下文,将参照附图通过示例性实施例来详细描述根据本发明的半导体存储装置。
图3是示意性地说明根据本发明的一个实施例的半导体存储装置的结构图。参见图3,根据本实施例的半导体存储装置包括数据输入使能信号发生模块100、锁存控制信号发生模块40和数据锁存模块50。
数据输入使能信号发生模块100被配置为顺序地延迟数据选通信号DQS以产生第一延迟数据选通信号DQS_d1至第四延迟数据选通信号DQS_d4,并且响应于CAS写入信号CASWT、CAS写入潜伏时间信号CASWL以及第一延迟数据选通信号DQS_d1至第四延迟数据选通信号DQS_d4而产生数据选通使能信号DQS_en。
数据输入使能信号发生模块100可以包括延迟单元110、移位单元120和信号发生单元130。
延迟单元110被配置为顺序地延迟数据选通信号DQS,并且产生第一延迟数据选通信号DQS_d1至第四延迟数据选通信号DQS_d4。
移位单元120被配置为响应于第一延迟数据选通信号DQS_d1至第四延迟数据选通信号DQS_d4以及CAS写入潜伏时间信号CASWL来产生第一移位CAS写入潜伏时间信号至第四移位CAS写入潜伏时间信号(如图5所示,CASWL_S1至CASWL_S4)。
信号发生单元130被配置为当CAS写入信号CASWT被激活时激活数据选通使能信号DQS_en,而当第四移位CAS写入潜伏时间信号CASWL_S4被激活时将数据选通使能信号DQS_en去激活。
图4是示意性地说明图3所示的延迟单元的结构图。参见图4,延迟单元110包括第一延迟部111至第四延迟部114。尽管本实施例描述了四个延迟部111至114,但是延迟部的数量并不局限于此,本领域技术人员将能够根据具体的实施方式来选择延迟部的最佳数量。
第一延迟部111被配置为延迟数据选通信号DQS,并产生第一延迟数据选通信号DQS_d1。
第二延迟部112被配置为延迟第一延迟数据选通信号DQS_d1,并产生第二延迟数据选通信号DQS_d2。
第三延迟部113被配置为延迟第二延迟数据选通信号DQS_d2,并产生第三延迟数据选通信号DQS_d3。
第四延迟部114被配置为延迟第三延迟数据选通信号DQS_d3,并产生第四延迟数据选通信号DQS_d4。这时,第一延迟部111至第四延迟部114的延迟时间比数据选通信号DQS的一个周期短。即,第一延迟部111至第四延迟部114具有比时钟(图7所示的CLK)的一个周期短的延迟时间。
图5是示意性地说明图3所示的移位单元的结构图。参见图5,移位单元120包括第一触发器FF11至第四触发器FF14。
第一触发器FF11被配置为当第四延迟数据选通信号DQS_d4转变为高电平时锁存CAS写入潜伏时间信号CASWL,而当第四延迟数据选通信号DQS_d4转变为低电平时将锁存的CAS写入潜伏时间信号CASWL输出作为第一移位CAS写入潜伏时间信号CASWL_S1。
第一触发器FF11经由其输入端子接收CAS写入潜伏时间信号CASWL,经由其时钟输入端子接收第四延迟数据选通信号DQS_d4,并经由其输出端子输出第一移位CAS写入潜伏时间信号CASWL_S1。
第二触发器FF12被配置为当第三延迟数据选通信号DQS_d3转变为高电平时锁存第一移位CAS写入潜伏时间信号CASWL_S1,而当第三延迟数据选通信号DQS_d3转变为低电平时将锁存的第一移位CAS写入潜伏时间信号CASWL_S1输出作为第二移位CAS写入潜伏时间信号CASWL_S2。
第二触发器FF12经由其输入端子接收第一移位CAS写入潜伏时间信号CASWL_SI,经由其时钟输入端子接收第三延迟数据选通信号DQS_d3,并经由其输出端子输出第二移位CAS写入潜伏时间信号CASWL_S2。
第三触发器FF13被配置为当第二延迟数据选通信号DQS_d2转变为高电平时锁存第二移位CAS写入潜伏时间信号CASWL_S2,而当第二延迟数据选通信号DQS_d2转变为低电平时将锁存的第二移位CAS写入潜伏时间信号CASWL_S2输出作为第三移位CAS写入潜伏时间信号CASWL_S3。
第三触发器FF13经由其输入端子接收第二移位CAS写入潜伏时间信号CASWL_S2,经由其时钟输入端子接收第二延迟数据选通信号DQS_d2,并经由其输出端子输出第三移位CAS写入潜伏时间信号CASWL_S3。
第四触发器FF14被配置为当第一延迟数据选通信号DQS_d1转变为高电平时锁存第三移位CAS写入潜伏时间信号CASWL_S3,而当第一延迟数据选通信号DQS_d1转变为低电平时将锁存的第三移位CAS写入潜伏时间信号CASWL_S3输出作为第四移位CAS写入潜伏时间信号CASWL_S4。
第四触发器FF14经由其输入端子接收第三移位CAS写入潜伏时间信号CASWL_S3,经由其时钟输入端子接收第一延迟数据选通信号DQS_d1,并经由其输出端子输出第四移位CAS写入潜伏时间信号CASWL_S4。
图6是示意性地说明图3的信号发生单元的结构图。参见图6,信号发生单元130包括脉冲发生部131和信号组合部132。
脉冲发生部131被配置为当第四移位CAS写入潜伏时间信号CASWL_S4转变为高电平时产生脉冲。
信号组合部132被配置为当CAS写入信号CASWT被激活时激活数据选通使能信号DQS_en,而当输入所述脉冲时将数据选通使能信号DQS_en去激活。
信号组合部132包括第一晶体管P11、第二晶体管P12、第三晶体管N11、第一反相器IV11和第二反相器IV12。第一晶体管P11经由其栅极接收所述脉冲,并经由其源极接收外部电压VDD。第二晶体管P12经由其栅极接收CAS写入信号CASWT,并且具有与第一晶体管P11的漏极相耦接的源极。第三晶体管N11经由其栅极接收CAS写入信号CASWT,并且具有与第二晶体管P12的漏极相耦接的漏极和与接地端子VSS相耦接的源极。第一反相器IV11具有与第二晶体管P12和第三晶体管N11所耦接的节点相耦接的输入端子,并且第一反相器IV11经由其输出端子输出数据选通使能信号DQS_en。第二反相器IV12具有与第一反相器IV11的输出端子相耦接的输入端子以及与第一反相器IV11的输入端子相耦接的输出端子。
下面将结合图7描述根据本发明的实施例的如上述所配置的半导体存储装置的操作。
半导体存储装置顺序地延迟数据选通信号DQS,以产生第一延迟数据选通信号DQS_d1至第四延迟数据选通信号DQS_d4。
半导体存储装置在第四延迟数据选通信号DQS_d4转变为高电平时锁存CAS写入潜伏时间信号CASWL,而在第四延迟数据选通信号DQS_d4转变为低电平时将锁存的CAS写入潜伏时间信号CASWL输出作为第一移位CAS写入潜伏时间信号CASWL_S1。因此,当第四延迟数据选通信号DQS_d4转变为低电平时,第一移位CAS写入潜伏时间信号CASWL_S1转变为高电平。
半导体存储装置在第三延迟数据选通信号DQS_d3转变为高电平时锁存第一移位CAS写入潜伏时间信号CASWL_S1,而在第三延迟数据选通信号DQS_d3转变为低电平时将锁存的第一移位CAS写入潜伏时间信号CASWL_S1输出作为第二移位CAS写入潜伏时间信号CASWL_S2。因此,当第三延迟数据选通信号DQS_d3转变为低电平时,第二移位CAS写入潜伏时间信号CASWL_S2转变为高电平。
半导体存储装置在第二延迟数据选通信号DQS_d2转变为高电平时锁存第二移位CAS写入潜伏时间信号CASWL_S2,而在第二延迟数据选通信号DQS_d2转变为低电平时将锁存的第二移位CAS写入潜伏时间信号CASWL_S2输出作为第三移位CAS写入潜伏时间信号CASWL_S3。因此,当第二延迟数据选通信号DQS_d2转变为低电平时,第三移位CAS写入潜伏时间信号CASWL_S3转变为高电平。
半导体存储装置在第一延迟数据选通信号DQS_d1转变为高电平时锁存第三移位CAS写入潜伏时间信号CASWL_S3,而当第一延迟数据选通信号DQS_d1转变为低电平时将锁存的第三移位CAS写入潜伏时间信号CASWL_S3输出作为第四移位CAS写入潜伏时间信号CASWL_S4。因此,当第一延迟数据选通信号DQS_d1转变为低电平时,第四移位CAS写入潜伏时间信号CASWL_S4转变为高电平。
即,图4所示的第一延迟部111至第四延迟部114的延迟时间比图7所示的时钟CLK或数据选通信号DQS的一个周期短。假设分别将时钟CLK或数据选通信号DQS的一个周期定义为T,将第一延迟部111至第四延迟部114的延迟时间定义为T-4。
与CAS写入潜伏时间信号CASWL相比,响应于第四延迟数据选通信号DQS_d4而将CAS写入潜伏时间信号CASWL移位所产生的第一移位CAS写入潜伏时间信号CASWL_S1被移位了T-4。第一移位CAS写入潜伏时间信号CASWL_S1再次被移位T-4,以产生第二移位CAS写入潜伏时间信号CASWL_S2。第二移位CAS写入潜伏时间信号CASWL_S2再次被移位T-4,以产生第三移位CAS写入潜伏时间信号CASWL_S3。第三移位CAS写入潜伏时间信号CASWL_S3再次被移位T-4,以产生第四移位CAS写入潜伏时间信号CASWL_S4。结果,与CAS写入潜伏时间信号CASWL相比,通过四次将CAS写入潜伏时间信号CASWL移位T-4而产生的第四移位CAS写入潜伏时间信号CASWL_S4被移位了4T-16。第四移位CAS写入潜伏时间信号CASWL_S4的使能定时比借助于时钟CLK的一个周期而将CAS写入潜伏时间信号CASWL移位四次所获得的结果提前16。
当第四移位CAS写入潜伏时间信号CASWL_S4转变为高电平时,产生被激活为低电平并持续达预定时间的脉冲。
当所述脉冲转变为低电平时,通过CAS写入信号CASWT而被激活为高电平的数据选通使能信号DQS_en被去激活为低电平。
数据选通信号DQS在数据选通使能信号DQS_en的使能时间段中被输出作为锁存控制信号latch_ctrl。
在数据选通使能信号DQS_en被去激活之后,在锁存控制信号latch_ctrl中不会出现当数据选通信号DQS被触发并进入高阻抗状态时所出现的振铃现象。
根据本发明,实质地防止了振铃现象的发生,可以进行正常的数据锁存操作而不用将数据选通信号DQS和数据DATA进行延迟,并且与现有技术相比提高了数据储存操作速度。参见图1和图3,图3中除去了图1所示的两个延迟单元,使得半导体存储装置的面积效率提高,并且能够节省延迟单元所消耗的电力。
虽然上面已经描述了一些实施例,但是本领域技术人员将会理解的是,描述的实施例仅仅是示例性的。因此,本文所描述的半导体存储装置不应当基于所描述的实施例来限定。确切地说,本文所描述的半导体存储装置应当仅仅根据所附权利要求书并与上面的描述和附图相结合来限定。

Claims (15)

1.一种半导体存储装置,包括:
数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为顺序地延迟数据选通信号以产生第一延迟数据选通信号、第二延迟数据选通信号、第三延迟数据选通信号和第四延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号和所述第一延迟数据选通信号至所述第四延迟数据选通信号而产生数据选通使能信号;
锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在所述数据选通使能信号的使能时间段期间将所述数据选通信号输出作为锁存控制信号;以及
数据锁存模块,所述数据锁存模块被配置为响应于所述锁存控制信号来锁存数据,并将锁存数据输出。
2.如权利要求1所述的半导体存储装置,其中,所述数据输入使能信号发生模块包括:
延迟单元,所述延迟单元被配置为顺序地将所述数据选通信号延迟,并产生所述第一延迟数据选通信号至所述第四延迟数据选通信号;
移位单元,所述移位单元被配置为响应于所述第一延迟数据选通信号至所述第四延迟数据选通信号以及所述CAS写入潜伏时间信号来产生第一移位CAS写入潜伏时间信号、第二移位CAS写入潜伏时间信号、第三移位CAS写入潜伏时间信号和第四移位CAS写入潜伏时间信号;以及
信号发生单元,所述信号发生单元被配置为当所述CAS写入信号被激活时将所述数据选通使能信号激活,而当所述第四移位CAS写入潜伏时间信号被激活时将所述数据选通使能信号去激活。
3.如权利要求2所述的半导体存储装置,其中,所述延迟单元包括:
第一延迟部,所述第一延迟部被配置为将所述数据选通信号延迟并产生所述第一延迟数据选通信号;
第二延迟部,所述第二延迟部被配置为将所述第一延迟数据选通信号延迟并产生所述第二延迟数据选通信号;
第三延迟部,所述第三延迟部被配置为将所述第二延迟数据选通信号延迟并产生所述第三延迟数据选通信号;以及
第四延迟部,所述第四延迟部被配置为将所述第三延迟数据选通信号延迟并产生所述第四延迟数据选通信号。
4.如权利要求2所述的半导体存储装置,其中,所述移位单元包括:
第一触发器,所述第一触发器被配置为当所述第四延迟数据选通信号转变为高电平时锁存所述CAS写入潜伏时间信号,而当所述第四延迟数据选通信号转变为低电平时将锁存的所述CAS写入潜伏时间信号输出作为所述第一移位CAS写入潜伏时间信号;
第二触发器,所述第二触发器被配置为当所述第三延迟数据选通信号转变为高电平时锁存所述第一移位CAS写入潜伏时间信号,而当所述第三延迟数据选通信号转变为低电平时将锁存的所述第一移位CAS写入潜伏时间信号输出作为所述第二移位CAS写入潜伏时间信号;
第三触发器,所述第三触发器被配置为当所述第二延迟数据选通信号转变为高电平时锁存所述第二移位CAS写入潜伏时间信号,而当所述第二延迟数据选通信号转变为低电平时将锁存的所述第二移位CAS写入潜伏时间信号输出作为所述第三移位CAS写入潜伏时间信号;以及
第四触发器,所述第四触发器被配置为当所述第一延迟数据选通信号转变为高电平时锁存所述第三移位CAS写入潜伏时间信号,而当所述第一延迟数据选通信号转变为低电平时将锁存的所述第三移位CAS写入潜伏时间信号输出作为所述第四移位CAS写入潜伏时间信号。
5.如权利要求2所述的半导体存储装置,其中,所述信号发生单元包括:
脉冲发生部,所述脉冲发生部被配置为当所述第四移位CAS写入潜伏时间信号转变为高电平时产生脉冲;以及
信号组合部,所述信号组合部被配置为当所述CAS写入信号被激活时激活所述数据选通使能信号,而当输入所述脉冲输入将所述数据选通使能信号去激活。
6.一种半导体存储装置,包括:
数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为将CAS写入潜伏时间信号移位比数据选通信号的一个周期短的第一时间,通过重复地将移位了的信号移位所述第一时间来产生移位CAS写入潜伏时间信号,响应于CAS写入信号来激活所述数据选通使能信号,并响应于所述移位CAS写入潜伏时间信号来将所述数据选通使能信号去激活;
锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在所述数据选通使能信号的使能时间段期间将所述数据选通信号输出作为锁存控制信号;以及
数据锁存模块,所述数据锁存模块被配置为响应于所述锁存控制信号来锁存数据,并将锁存的数据输出。
7.如权利要求6所述的半导体存储装置,其中,所述数据输入使能信号发生模块包括:
延迟单元,所述延迟单元被配置为顺序地将所述数据选通信号延迟,并产生第一延迟数据选通信号至第四延迟数据选通信号;
移位单元,所述移位单元被配置为响应于所述第一延迟数据选通信号至所述第四延迟数据选通信号以及所述CAS写入潜伏时间信号来产生第一移位CAS写入潜伏时间信号、第二移位CAS写入潜伏时间信号、第三移位CAS写入潜伏时间信号和第四移位CAS写入潜伏时间信号;以及
信号发生单元,所述信号发生单元被配置为当所述CAS写入信号被激活时将所述数据选通使能信号激活,而当所述第四移位CAS写入潜伏时间信号被激活时将所述数据选通使能信号去激活。
8.如权利要求7所述的半导体存储装置,其中,所述延迟单元包括:
第一延迟部,所述第一延迟部被配置为将所述数据选通信号延迟并产生所述第一延迟数据选通信号;
第二延迟部,所述第二延迟部被配置为将所述第一延迟数据选通信号延迟并产生所述第二延迟数据选通信号;
第三延迟部,所述第三延迟部被配置为将所述第二延迟数据选通信号延迟并产生所述第三延迟数据选通信号;以及
第四延迟部,所述第四延迟部被配置为将所述第三延迟数据选通信号延迟并产生所述第四延迟数据选通信号。
9.如权利要求7所述的半导体存储装置,其中,所述移位单元包括:
第一触发器,所述第一触发器被配置为当所述第四延迟数据选通信号转变为高电平时锁存所述CAS写入潜伏时间信号,而当所述第四延迟数据选通信号转变为低电平时将锁存的所述CAS写入潜伏时间信号输出作为所述第一移位CAS写入潜伏时间信号;
第二触发器,所述第二触发器被配置为当所述第三延迟数据选通信号转变为高电平时锁存所述第一移位CAS写入潜伏时间信号,而当所述第三延迟数据选通信号转变为低电平时将锁存的所述第一移位CAS写入潜伏时间信号输出作为所述第二移位CAS写入潜伏时间信号;
第三触发器,所述第三触发器被配置为当所述第二延迟数据选通信号转变为高电平时锁存所述第二移位CAS写入潜伏时间信号,而当所述第二延迟数据选通信号转变为低电平时将锁存的所述第二移位CAS写入潜伏时间信号输出作为所述第三移位CAS写入潜伏时间信号;以及
第四触发器,所述第四触发器被配置为当所述第一延迟数据选通信号转变为高电平时锁存所述第三移位CAS写入潜伏时间信号,而当所述第一延迟数据选通信号转变为低电平时将锁存的所述第三移位CAS写入潜伏时间信号输出作为所述第四移位CAS写入潜伏时间信号。
10.如权利要求7所述的半导体存储装置,其中,所述信号发生单元包括:
脉冲发生部,所述脉冲发生部被配置为当所述第四移位CAS写入潜伏时间信号转变为高电平时产生脉冲;以及
信号组合部,所述信号组合部被配置为当所述CAS写入信号被激活时将所述数据选通使能信号激活,而当输入所述脉冲时将所述数据选通使能信号去激活。
11.一种半导体存储装置,包括:
数据输入使能信号发生模块,所述数据输入使能信号发生模块被配置为顺序地将数据选通信号延迟以产生N个延迟数据选通信号,并响应于CAS写入信号、CAS写入潜伏时间信号和所述N个延迟数据选通信号来产生数据选通使能信号,其中N为大于1的整数;
锁存控制信号发生模块,所述锁存控制信号发生模块被配置为在所述数据选通使能信号的使能时间段期间将所述数据选通信号输出作为锁存控制信号;以及
数据锁存模块,所述数据锁存模块被配置为响应于所述锁存控制信号来锁存数据,并将锁存的数据输出。
12.如权利要求11所述的半导体存储装置,其中,所述数据输入使能信号发生模块包括:
延迟单元,所述延迟单元被配置为顺序地将所述数据选通信号延迟,并产生所述N个延迟数据选通信号;
移位单元,所述移位单元被配置为响应于所述N个延迟数据选通信号和所述CAS写入潜伏时间信号来产生N个移位CAS写入潜伏时间信号;以及
信号发生单元,所述信号发生单元被配置为当CAS写入信号被激活时将所述数据选通使能信号激活,而当第N个所述移位CAS写入潜伏时间信号被激活时将所述数据选通使能信号去激活。
13.如权利要求12所述的半导体存储装置,其中,所述延迟单元包括:
级联连接的第一延迟部至第N延迟部,其中所述第一延迟部被配置为将所述数据选通信号延迟以产生所述第一延迟数据选通信号,第i延迟部被配置为将第i-1个所述延迟数据选通信号延迟并产生第i延迟数据选通信号,其中i是从2到N的整数。
14.如权利要求12所述的半导体存储装置,其中,所述移位单元包括级联连接的第一触发器至第N触发器,其中所述第一触发器被配置为当第N个所述延迟数据选通信号转变为高电平时锁存所述CAS写入潜伏时间信号,而当第N个所述延迟数据选通信号转变为低电平时将锁存的所述CAS写入潜伏时间信号输出作为第一个所述移位CAS写入潜伏时间信号;并且
所述第i触发器被配置为当第N-i+1个所述延迟数据选通信号转变为高电平时锁存第i-1个所述移位CAS写入潜伏时间信号,而当N-i+1个所述延迟数据选通信号转变为低电平时将锁存的第i-1个所述移位CAS写入潜伏时间信号输出作为第i个所述移位CAS写入潜伏时间信号,其中i是从2到N的整数。
15.如权利要求12所述的半导体存储装置,其中,所述信号发生单元包括:
脉冲发生部,所述脉冲发生部被配置为当第N个所述移位CAS写入潜伏时间信号转变为高电平时产生脉冲;以及
信号组合部,所述信号组合部被配置为当所述CAS写入信号被激活时将所述数据选通使能信号激活,而当输入所述脉冲时将所述数据选通使能信号去激活。
CN201110039650.3A 2010-10-29 2011-02-17 半导体存储装置 Expired - Fee Related CN102467963B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020100107056A KR101143487B1 (ko) 2010-10-29 2010-10-29 반도체 메모리 장치의
KR10-2010-0107056 2010-10-29

Publications (2)

Publication Number Publication Date
CN102467963A true CN102467963A (zh) 2012-05-23
CN102467963B CN102467963B (zh) 2015-04-29

Family

ID=45996643

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110039650.3A Expired - Fee Related CN102467963B (zh) 2010-10-29 2011-02-17 半导体存储装置

Country Status (3)

Country Link
US (1) US8351282B2 (zh)
KR (1) KR101143487B1 (zh)
CN (1) CN102467963B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107886305A (zh) * 2017-11-24 2018-04-06 上海华力微电子有限公司 一种一键式激活数据收集项目的方法
CN114496014A (zh) * 2020-10-23 2022-05-13 美商矽成积体电路股份有限公司 内部锁存器电路及其锁存信号产生方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9166596B2 (en) * 2012-11-27 2015-10-20 Altera Corporation Memory interface circuitry with improved timing margins
KR102010963B1 (ko) 2012-12-11 2019-08-14 에스케이하이닉스 주식회사 반도체 장치
KR102677591B1 (ko) * 2016-11-03 2024-06-24 에스케이하이닉스 주식회사 반도체장치
KR102657550B1 (ko) 2016-11-14 2024-04-16 에스케이하이닉스 주식회사 수신 회로, 이를 포함하는 반도체 장치 및 시스템
KR102570959B1 (ko) * 2018-09-18 2023-08-28 에스케이하이닉스 주식회사 집적 회로
KR102698037B1 (ko) * 2019-09-06 2024-08-22 에스케이하이닉스 주식회사 반도체장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040022095A1 (en) * 2002-07-30 2004-02-05 Lee Dong-Yang Asynchronous memory using source synchronous transfer and system employing the same
CN1520555A (zh) * 2001-06-28 2004-08-11 英特尔公司 延迟选通信号的系统和方法
CN1707693A (zh) * 2004-05-10 2005-12-14 海力士半导体有限公司 能够调节数据输出驱动器的阻抗的半导体存储器件
US20080056033A1 (en) * 2006-09-05 2008-03-06 Samsung Electronics, Co., Ltd. Semiconductor memory device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950010564B1 (en) 1992-10-02 1995-09-19 Samsung Electronics Co Ltd Data output buffer of synchronous semiconductor memory device
KR0122099B1 (ko) * 1994-03-03 1997-11-26 김광호 라이트레이턴시제어기능을 가진 동기식 반도체메모리장치
JPH10334659A (ja) 1997-05-29 1998-12-18 Mitsubishi Electric Corp 同期型半導体記憶装置
KR100287188B1 (ko) 1999-04-06 2001-04-16 윤종용 데이터 처리속도 및 데이터 입출력핀의 효율을 향상시킬 수 있는 반도체 메모리장치 및 이의 독출기입 제어방법
JP2001068650A (ja) * 1999-08-30 2001-03-16 Hitachi Ltd 半導体集積回路装置
JP2003068077A (ja) 2001-08-28 2003-03-07 Mitsubishi Electric Corp 半導体記憶装置
JP2003085999A (ja) 2001-09-07 2003-03-20 Mitsubishi Electric Corp 半導体記憶装置
KR100579629B1 (ko) * 2004-06-04 2006-05-15 주식회사 대우일렉트로닉스 Ddr메모리의 데이터 스트로브 신호 제어 장치
US7397727B2 (en) 2005-12-22 2008-07-08 Infineon Technologies Ag Write burst stop function in low power DDR sDRAM
KR100853468B1 (ko) * 2007-07-12 2008-08-21 주식회사 하이닉스반도체 온 다이 터미네이션 장치를 구비하는 반도체메모리소자 및그의 구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1520555A (zh) * 2001-06-28 2004-08-11 英特尔公司 延迟选通信号的系统和方法
US20040022095A1 (en) * 2002-07-30 2004-02-05 Lee Dong-Yang Asynchronous memory using source synchronous transfer and system employing the same
CN1707693A (zh) * 2004-05-10 2005-12-14 海力士半导体有限公司 能够调节数据输出驱动器的阻抗的半导体存储器件
US20080056033A1 (en) * 2006-09-05 2008-03-06 Samsung Electronics, Co., Ltd. Semiconductor memory device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107886305A (zh) * 2017-11-24 2018-04-06 上海华力微电子有限公司 一种一键式激活数据收集项目的方法
CN107886305B (zh) * 2017-11-24 2020-12-25 上海华力微电子有限公司 一种一键式激活数据收集项目的方法
CN114496014A (zh) * 2020-10-23 2022-05-13 美商矽成积体电路股份有限公司 内部锁存器电路及其锁存信号产生方法
CN114496014B (zh) * 2020-10-23 2024-08-23 美商矽成积体电路股份有限公司 内部锁存器电路及其锁存信号产生方法

Also Published As

Publication number Publication date
US8351282B2 (en) 2013-01-08
US20120106274A1 (en) 2012-05-03
KR20120045485A (ko) 2012-05-09
CN102467963B (zh) 2015-04-29
KR101143487B1 (ko) 2012-05-15

Similar Documents

Publication Publication Date Title
CN102467963B (zh) 半导体存储装置
CN1828772B (zh) 用于半导体存储器的操作时钟控制器和操作时钟控制方法
CN100476999C (zh) 在半导体存储器装置中的片内终结上的模式转移电路
US8856410B2 (en) Semiconductor memory apparatus
TWI261268B (en) ODT mode conversion circuit and method
US8023339B2 (en) Pipe latch circuit and semiconductor memory device using the same
KR100909630B1 (ko) 어드레스 카운터 회로
US7283421B2 (en) Semiconductor memory device
US8199589B2 (en) Shift register providing glitch free operation in power saving mode
US8094507B2 (en) Command latency systems and methods
US7782093B2 (en) Integrated circuit and method of detecting a signal edge transition
US8230140B2 (en) Latency control circuit and method using queuing design method
US8873306B2 (en) Pipe latch control circuit and semiconductor integrated circuit using the same
US7388417B2 (en) Output circuit of a semiconductor memory device and method of outputting data in a semiconductor memory device
US11227643B1 (en) Electronic devices configured to execute a burst operation
EP3053166A1 (en) Two transistor ternary random access memory
KR100798766B1 (ko) 클럭 제어 장치
US7099228B2 (en) Semiconductor memory device
US10706896B2 (en) Charge pump supply oscillator
USRE44590E1 (en) Clock control device for toggling an internal clock of a synchronous DRAM for reduced power consumption
US8189425B2 (en) Semiconductor memory device
KR101819134B1 (ko) 반도체 메모리 장치
JP2004158166A (ja) 集積回路装置、データを供給するための方法およびメモリアレイにデータを書込むための方法
KR101103068B1 (ko) 반도체 메모리 장치의 어드레스 지연 회로
CN117476070A (zh) 移位寄存器电路及控制方法、电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150429

Termination date: 20170217