CN102111132B - 高速全差分时钟占空比校准电路 - Google Patents

高速全差分时钟占空比校准电路 Download PDF

Info

Publication number
CN102111132B
CN102111132B CN201110004192.XA CN201110004192A CN102111132B CN 102111132 B CN102111132 B CN 102111132B CN 201110004192 A CN201110004192 A CN 201110004192A CN 102111132 B CN102111132 B CN 102111132B
Authority
CN
China
Prior art keywords
signal
output
duty ratio
level
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201110004192.XA
Other languages
English (en)
Other versions
CN102111132A (zh
Inventor
时龙兴
顾丹红
顾俊辉
吴建辉
赵炜
叶至易
胡大海
张萌
李红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University Wuxi Branch
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN201110004192.XA priority Critical patent/CN102111132B/zh
Publication of CN102111132A publication Critical patent/CN102111132A/zh
Priority to US13/978,710 priority patent/US9048820B2/en
Priority to PCT/CN2011/078560 priority patent/WO2012094891A1/zh
Application granted granted Critical
Publication of CN102111132B publication Critical patent/CN102111132B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/017Adjustment of width or dutycycle of pulses

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

一种应用于解决在高速系统中对时钟占空比进行校准的高速全差分时钟占空比校准电路。该电路采用连续时间积分器检测占空比,直接在时钟传播链路上调整占空比从而提高工作速度。该电路使用全差分的电路结构,在指定工艺下能在更高、更宽的频率范围内进行占空比校准。并对工艺失配以及共模噪声都具有较好的抑制力。该电路包括了调整级ADJ1和ADJ2、第一缓冲级BUF1、第二缓冲级BUF2和占空比检测级DCD。

Description

高速全差分时钟占空比校准电路
技术领域
本发明适用于各种高速通信传输中时钟占空比校准的应用场合,如高速数据存储器,流水线型处理器等,属于占空比校准电路设计的技术领域。
背景技术
随着集成电路工艺的不断进步,芯片的工作速度得到不断的提高,并且已经开始广泛采用诸如双数据速率(Double Data Rate,DDR)、流水线等技术来获取更大的数据吞吐率,而高速则要求有更严格的时序精度,这就意味着对系统时钟的性能要求也更严格,其中一个重要的性能指标就是时钟的占空比。一个50%占空比的时钟对于数据的传播最为有利,而对于采用双数据率、流水线工作方式的系统来说,50%的占空比能确保数据在传输过程中正确地建立和保持,保障系统正常稳定地工作。
在实际的应用中,系统的时钟往往通过锁相环(PLL)或者延迟锁相环(DLL)来产生,在此过程中,由于电路设计本身产生的失配和芯片制造过程中工艺与仿真模型的偏差,经过倍频、同步后产生的时钟往往不能保证50%的占空比。另外,在时钟的传播过程中,由于传播链路中同样存在着系统及工艺的偏差,也将会引起时钟的占空比失调。特别是在高频应用时,占空比的失调甚至会使时钟信号不能正常地翻转,从而造成严重的时序错误。因此,在对占空比要求严格的场合中,加入占空比校准电路是十分必须的。
目前的占空比校准方式主要分为两类:数字方式和模拟方式。由于数字方式受到最小延迟单元的限制,校准精度存在着离散性,往往不获得精确地校准结果,而且数字方式一般需要借助相位合成和计数检测等方式,其时序的要求导致工作的速度不能太高。而模拟方式种类较多,区别的重点在于占空比的检测方式上,但一般都能比数字方式获得更高的占空比校准精度、工作在更高的频率,并获得更小的边沿抖动。
发明内容
技术问题:本发明旨在给出一种能够解决上述背景中提到的技术问题的高速时钟占空比校准电路,解决在高速系统中时钟的占空比校准问题。该电路采用连续时间积分器检测占空比,直接在时钟传播链路上调整占空比从而提高工作速度。
技术方案:本发明的目的在于,针对现有的占空比校准电路的不足,提出一种在指定工艺下能在更高、更宽的频率范围内进行占空比校准。除此之外,所提出的方案对工艺失配等现象也具有较好的抑制力。
本发明高速全差分时钟占空比校准电路,该电路包括了第一调整级ADJ1,第一缓冲级BUF1、第二调整级ADJ2、第二缓冲级BUF2和占空比检测级DCD。其中第一调整级ADJ1的左端第一、第二信号输入端接待校准的原始差分输入信号(CLK+、CLK-);第一调整级ADJ1的第一、第二输出信号端的输出信号(OUT1-、OUT1+)接至第一缓冲级BUF1的第一、第二信号输入端;第一缓冲级BUF1的第一、第二信号输出端的输出信号(OUTB1+、OUTB1-)接至第二调整级ADJ2的第一、第二信号输入端,继续对占空比进行校准;第二调整级ADJ2的第一、第二信号输出端的输出信号(OUT2-、OUT2+)接至第二缓冲级BUF2的第一、第二信号输入端;第二缓冲级BUF2的第一、第二信号输出端的输出信号(CKO+、CKO-)即为经过校准后的具有50%占空比的差分校准时钟信号;同时,第二缓冲级BUF2的第一、第二信号输出端输出的时钟信号(CKO+、CKO-)接至占空比检测级DCD的第一、第二信号输入端;占空比检测级DCD的第一信号输出端的输出信号(CP)反馈接至第一调整级ADJ1的第三信号输入端和第二调整级ADJ2的第三信号输入端,占空比检测级DCD的第二信号输出端的输出信号(CN)反馈接至第一调整级ADJ1的第四信号输入端和第二调整级ADJ2的第四信号输入端,对占空比进行调整。
所述的第一调整级ADJ1中,第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4的源极和衬底同时接电源;第一晶体管M1和第二晶体管M4的栅极分别接正负控制电压CP和CN;第一晶体管M1的漏极、第二晶体管M2的栅极和漏极、第五晶体管M5的漏极相连,即为输出信号OUT1-;同样,第四晶体管M4的漏极、第三晶体管M3的栅极和漏极、第六晶体管M6的漏极相连,即为输出信号OUT1+;第五晶体管M5和第六晶体管M6的衬底同时接地;第五晶体管M5的栅极接输入信号CLK+,第六晶体管M6的栅极接输入信号CLK-;第五晶体管M5和第六晶体管M6的源极相连并接至第七晶体管M7的漏极;第七晶体管M7的栅极接偏置电压Vb,第七晶体管M7的源极和衬底同时接地。M1~M4是PMOS管;M5~M7是NMOS管。
所述的第一缓冲级BUF1由第一缓冲器201和第二缓冲器202顺序级联而成,第一缓冲器201的第一、第二信号输入端接第一调整级ADJ1的第一、第二输出端的输出信号(OUT1+、OUT1-),第二缓冲器的第一、第二输出端的输出端即为经过一次占空比校准的差分时钟信号(OUTB1+、OUTB1-)。
所述的第二缓冲级BUF2由第一缓冲器301、第二缓冲器302、第三缓冲器303和第四缓冲器304顺序级联而成,第一缓冲器301的第一、第二信号输入端接第二调整级的第一、第二输出端的输出信号(OUT2+、OUT2-),第四缓冲器304的第一、第二输出端的输出端即为经过两次校准后的具有50%占空比的差分时钟信号(CKO+、CKO-)。
所述的占空比检测级DCD由第一电阻401、第二电阻402、第一电容403、第二电容404和放大器405组成。第一电阻401和第二电阻402的一端分别接第二缓冲级BUF2的第一、第二信号输出端的输出信号(CKO+、CKO-);第一电阻401的另一端与第一电容403的一端相连并接至放大器405的负输入端;第二电阻401的另一端与第二电容404的一端相连并接至放大器405的正输入端;第一电容403的另一端接放大器405的正输出端,即为输出的控制电压CP;第二电容404的另一端接放大器405的负输出端,即为输出地控制电压CN。
有益效果:与现有技术相比,本发明的优点在于:
1、本发明采用连续时间积分器作为占空比检测手段,工作频率范围宽,积分功能由无源器件电阻和电容完成,电路的可工作频率高。相对于采用电荷泵的检测方式,减小了各种失配引起的误差。
2、本发明的结构在时钟链路上直接进行占空比校准,相对于现有的一些采用时钟合成的方式,最大限度地提高了占空比校准的速度。
3、本发明采用了差分形式的电路结构来降低开关噪声,并且缓冲级采用CML逻辑,由于其偏置电流是固定的,因此功耗并不像一般的CMOS电路随频率的增加而增加。
附图说明
图1为本发明的结构框图;
图2a第一或第二调整级的结构原理图;
图2b调整级调整占空比的时序图;
图3为占空比检测级的结构框图;
图4为占空比检测级的时序图;
图5为第一缓冲级的结构框图;
图6为第二缓冲级的结构框图;
图7为基本缓冲器单元的原理图。
具体实施方式
以下将结合附图和具体实例对本发明进行详细说明。
本发明直接在时钟链路上对占空比进行校准。如图1所示,输入差分时钟CLK+和CLK-直接输入至第一调整级,通过调整上升下降时间来调整占空比,输出信号经过第一缓冲级后进入第二调整级,调整原理与第一调整级相同,输出信号经过第二缓冲级后即为经过校准后的时钟信号。同时,输出时钟信号进入占空比检测级产生控制电压CP、CN反馈至第一、第二调整级,形成占空比校准回路,直至最终输出时钟信号占空比为50%。
占空比的调整
本发明中的占空比调整级通过调整时钟的上升下降时间来实现,CLK+、CLK-输入调整级后,上升、下降时间受CP、CN控制。如果输入时钟的占空比小于50%,则CP减小使OUT1-充电电流增加,上升时间减小,而放电电流减小,下降时间增加;同样,CN增大使OUT1+充电电流减小,上升时间增加,而放电电流增加,下降时间减小,从而实现占空比的调整,调整级结构及时序如图2a和图2b所示。经过第一次调整的时钟信号经过第一缓冲级BUF1后进入第二缓冲级继续进行占空比校准。两级调整级级联提高了占空比的校准范围。
占空比的检测
本发明利用连续时间积分器作为检测占空比的手段。积分器检测占空比的原理参见图3,假设输入信号为CKO+,CKO-,输出信号为CP、CN,则:
d dt ( CP ) = d dt { 1 RC [ ∫ 0 th ( VDD - VSS ) dt + ∫ th T ( VSS - VDD ) dt ] }
d dt ( CN ) = d dt { 1 RC [ ∫ 0 th ( VSS - VDD ) dt + ∫ th T ( VDD - VSS ) dt ] }
假设CKO+高电平持续时间为tH,低电平持续时间为tL,则
d dt ( CP ) = d dt { 1 RC [ VDD ( t H - t L ) + VSS ( t L - t H ) ] }
d dt ( CN ) = d dt { 1 RC [ VSS ( t H - t L ) + VDD ( t L - t H ) ] }
当占空比为50%时,tH=tL,则
Figure BDA0000043362310000053
即CP和CN保持不变,结束占空比调整。
当占空比小于50%时,tH<tL,则
Figure BDA0000043362310000054
即CP继续减小,CN继续增大,继续调整占空比,直到50%为止,如图4中波形所示。当占空比大于50%时,tH>tL,则
Figure BDA0000043362310000055
即CP继续增大,CN继续减小,继续调整占空比,直到50%为止。
这样,如果输入积分器的时钟占空比不为严格的50%,则积分器的输出电压将不断积累这种占空比的偏差,所以积分器可以作为占空比检测的手段,并且由于这种偏差累积的效果,检测精度可以很高。但由于是差分输入,因此必须使输入时钟信号的VDD和VSS严格相等。由电阻和电容确定的时间常数影响积分结果中的纹波幅度,即RC常数大则纹波小,RC常数小则纹波大,在设计中需要仔细考虑。
3、缓冲级
第一缓冲级和第二缓冲级如图5、图6所示,第一缓冲级由2个基本缓冲器单元级联而成,第二缓冲级由4个基本缓冲器单元级联而成,对输出时钟信号整形并提高驱动能力。基本缓冲器单元如图7所示,采用适用于高速电路的CML结构,主要由两个输出电阻、输入对管和尾电流源组成,通过仔细确定各部分的尺寸和参数,能够得到一个对称的小摆幅差分时钟信号。
以上所述仅为本发明的较佳实施方式,本发明的保护范围并不以上述实施方式为限,但凡本领域普通技术人员根据本发明所揭示内容所作的等效修饰或变化,皆应纳入权利要求书中记载的保护范围内。

Claims (5)

1.一种高速全差分时钟占空比校准电路,其特征在于包括了第一调整级ADJ1,第一缓冲级BUF1、第二调整级ADJ2、第二缓冲级BUF2和占空比检测级DCD;
第一调整级ADJ1的原始差分信号输入端第一、第二信号输入端接待校准的原始差分输入信号CLK+和CLK-;
第一调整级ADJ1的第一、第二输出信号端的输出信号OUT1-和OUT1+分别对应接至缓冲级BUF1的第一、第二信号输入端;
第一缓冲级BUF1的第一、第二信号输出端的输出信号OUTB1+和OUTB1-分别对应接至第二调整级ADJ2的第一、第二信号输入端;
第二调整级ADJ2的第一、第二信号输出端的输出信号OUT2-和OUT2+分别对应接至第二缓冲级BUF2的第一、第二信号输入端;
第二缓冲级BUF2的第一、第二信号输出端的输出信号CKO+和CKO-即为经过校准后的具有50%占空比的差分校准时钟信号;同时,第二缓冲级BUF2的第一、第二信号输出端输出的时钟信号CKO+和CKO-接至占空比检测级DCD的第一、第二信号输入端;
占空比检测级DCD的第一信号输出端的输出信号CP反馈接至第一调整级ADJ1的第三信号输入端和第二调整级ADJ2的第三信号输入端;
占空比检测级DCD的第二信号输出端的输出信号CN反馈接至第一调整级ADJ1的第四信号输入端和第二调整级ADJ2的第四信号输入端,对占空比进行调整;
所述输出信号CP、输出信号CN分别是正、负控制电压信号;
所述第一调整级ADJ1和第二调整级ADJ2是相同的;
第一或第二调整级包括:第一晶体管M1、第二晶体管M2、第三晶体管M3和第四晶体管M4,M1~M4是PMOS管;以及第五晶体管M5、第六晶体管M6和第七晶体管M7,M5~M7是NMOS管;
M1、M2、M3以及M4的源极和衬底同时接电源;
M1和M4的栅极分别接正负控制电压CP和CN;
M1的漏极、M2的栅极和漏极,以及M5的漏极相连,构成输出信号OUT1-的输出端;
M4的漏极、M3的栅极和漏极,以及M6的漏极相连,构成输出信号OUT1+的输出端;
M5和M6的衬底同时接地;M5的栅极接输入信号CLK+,M6的栅极接输入信号CLK-;M5和M6的源极相连,并接至M7的漏极;M7的栅极接偏置电压Vb,M7的源极和衬底同时接地。
2.根据权利要求1所述的高速全差分时钟占空比校准电路,其特征在于所述的第一缓冲级BUF1包括顺序级联的第一缓冲器(201)和第二缓冲器(202);
第一缓冲器(201)的第一、第二信号输入端分别对应接第一调整级ADJ1的第一、第二输出端的输出信号OUT1+和OUT1-,第二缓冲器(202)的第一、第二输出端的即为经过一次占空比校准的差分时钟信号OUTB1+和OUTB1-。
3.根据权利要求2所述的高速全差分时钟占空比校准电路,其特征在于所述的第二缓冲级BUF2包括顺序级联的第一缓冲器(301)、第二缓冲器(302)、第三缓冲器(303)和第四缓冲器(304);
第一缓冲器(301)的第一、第二信号输入端分别对应接第二调整级的第一、第二输出端的输出信号OUT2+和OUT2-,第四缓冲器(304)的第一、第二输出端的输出端即为经过两次校准后的具有50%占空比的差分时钟信号CKO+和CKO-。
4.根据权利要求3所述的高速全差分时钟占空比校准电路,其特征在于所述的占空比检测级DCD包括第一电阻(401)、第二电阻(402)、第一电容(403)、第二电容(404)和放大器(405)组成;
第一电阻(401)和第二电阻(402)的一端分别接第二缓冲级BUF2的第一、第二信号输出端的输出信号CKO+、CKO-;第一电阻(401)的另一端与第一电容(403)的一端相连并接至放大器(405)的负输入端;第二电阻(401)的另一端与第二电容(404)的一端相连并接至放大器(405)的正输入端;第一电容(403)的另一端接放大器(405)的正输出端,即为输出的控制电压CP;第二电容(404)的另一端接放大器(405)的负输出端,即为输出地控制电压CN。
5.根据权利要求4所述的高速全差分时钟占空比校准电路,其特征是占空比检测级DCD的检测方法是:
输入信号为CKO+,CKO-,输出信号为CP、CN,则:
d dt ( CP ) = d dt { 1 RC [ ∫ 0 th ( VDD - VSS ) dt + ∫ th T ( VSS - VDD ) dt ] }
d dt ( CN ) = d dt { 1 RC [ ∫ 0 th ( VSS - VDD ) dt + ∫ th T ( VDD - VSS ) dt ] }
设CKO+高电平持续时间为tH,低电平持续时间为tL,则:
d dt ( CP ) = d dt { 1 RC [ VDD ( t H - t L ) + VSS ( t L - t H ) ] }
d dt ( CN ) = d dt { 1 RC [ VSS ( t H - t L ) + VDD ( t L - t H ) ] }
当占空比为50%时,tH=tL,则
Figure FDA00001804943500025
Figure FDA00001804943500026
即CP和CN保持不变,结束占空比调整;
当占空比小于50%时,tH<tL,则
Figure FDA00001804943500027
Figure FDA00001804943500028
即CP继续减小,CN继续增大,继续调整占空比,直到50%为止;
当占空比大于50%时,tH>tL,则
Figure FDA00001804943500029
Figure FDA000018049435000210
即CP继续增大,CN继续减小,继续调整占空比,直到50%为止。
CN201110004192.XA 2011-01-11 2011-01-11 高速全差分时钟占空比校准电路 Expired - Fee Related CN102111132B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201110004192.XA CN102111132B (zh) 2011-01-11 2011-01-11 高速全差分时钟占空比校准电路
US13/978,710 US9048820B2 (en) 2011-01-11 2011-08-18 High-speed fully-differential clock duty cycle calibration circuit
PCT/CN2011/078560 WO2012094891A1 (zh) 2011-01-11 2011-08-18 高速全差分时钟占空比校准电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110004192.XA CN102111132B (zh) 2011-01-11 2011-01-11 高速全差分时钟占空比校准电路

Publications (2)

Publication Number Publication Date
CN102111132A CN102111132A (zh) 2011-06-29
CN102111132B true CN102111132B (zh) 2013-01-30

Family

ID=44175178

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110004192.XA Expired - Fee Related CN102111132B (zh) 2011-01-11 2011-01-11 高速全差分时钟占空比校准电路

Country Status (3)

Country Link
US (1) US9048820B2 (zh)
CN (1) CN102111132B (zh)
WO (1) WO2012094891A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102111132B (zh) 2011-01-11 2013-01-30 东南大学 高速全差分时钟占空比校准电路
US9514264B1 (en) 2016-01-05 2016-12-06 Bitfury Group Limited Layouts of transmission gates and related systems and techniques
US9645604B1 (en) 2016-01-05 2017-05-09 Bitfury Group Limited Circuits and techniques for mesochronous processing
US9660627B1 (en) 2016-01-05 2017-05-23 Bitfury Group Limited System and techniques for repeating differential signals
US20190109584A1 (en) * 2017-10-11 2019-04-11 Sandisk Technologies Llc Duty cycle and vox correction for complementary signals
CN107612529A (zh) * 2017-10-17 2018-01-19 中电科技集团重庆声光电有限公司 一种时钟占空比自动调节电路
CN108233918A (zh) * 2018-02-08 2018-06-29 高科创芯(北京)科技有限公司 一种用于高速多路接口总线的差分时钟树电路
CN109245725A (zh) * 2018-07-24 2019-01-18 广州比逊电子科技有限公司 一种时钟产生控制电路及控制系统
CN109906556B (zh) * 2019-01-22 2022-10-04 香港应用科技研究院有限公司 具有校准电路的占空比控制器
CN109861690B (zh) * 2019-01-30 2023-03-07 中国电子科技集团公司第二十四研究所 输出反馈时钟占空比调节装置、方法及系统
CN110365327B (zh) * 2019-07-17 2020-11-13 上海交通大学 差分时钟树电路
CN111030645A (zh) * 2019-11-29 2020-04-17 芯创智(北京)微电子有限公司 一种数字控制宽范围时钟占空比调整系统
CN112799460B (zh) * 2021-01-30 2022-03-29 珠海巨晟科技股份有限公司 具有失配校准功能的比较电路
CN114360598A (zh) * 2021-12-28 2022-04-15 海光信息技术股份有限公司 占空比训练电路、占空比调整方法及存储器控制器
US11942950B2 (en) * 2022-06-23 2024-03-26 Elite Semiconductor Microelectronics Technology Inc. Input clock buffer and clock signal buffereing method

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6940328B2 (en) * 2002-08-28 2005-09-06 Micron Technology, Inc. Methods and apparatus for duty cycle control
JP4015937B2 (ja) 2002-12-06 2007-11-28 松下電器産業株式会社 デューティ比補正回路
KR100629374B1 (ko) * 2003-12-23 2006-09-29 삼성전자주식회사 듀티 사이클 보정회로 및 방법
US7230465B2 (en) * 2005-01-10 2007-06-12 Infineon Technologies Ag Duty cycle corrector
KR100712537B1 (ko) * 2005-10-26 2007-04-30 삼성전자주식회사 클럭 발생 회로
KR101285218B1 (ko) * 2006-07-25 2013-07-11 삼성전자주식회사 듀티 사이클 보정 회로와 듀티 사이클 보정 방법
US7541852B2 (en) * 2006-12-28 2009-06-02 Intel Corporation Self-correcting buffer
KR101097467B1 (ko) * 2008-11-04 2011-12-23 주식회사 하이닉스반도체 듀티 감지 회로 및 이를 포함하는 듀티 보정 회로
CN101478300B (zh) * 2009-01-06 2010-09-15 东南大学 数字时钟占空比校准电路
CN101834587A (zh) * 2010-05-06 2010-09-15 东南大学 预充电逻辑数字时钟占空比校准电路
CN102111132B (zh) * 2011-01-11 2013-01-30 东南大学 高速全差分时钟占空比校准电路
CN201918969U (zh) * 2011-01-11 2011-08-03 东南大学 高速全差分时钟占空比校准电路

Also Published As

Publication number Publication date
US9048820B2 (en) 2015-06-02
WO2012094891A1 (zh) 2012-07-19
US20140002158A1 (en) 2014-01-02
CN102111132A (zh) 2011-06-29

Similar Documents

Publication Publication Date Title
CN102111132B (zh) 高速全差分时钟占空比校准电路
CN102347767B (zh) 数模混合模式时钟占空比校准电路
CN101227184B (zh) 高速占空比校准电路
CN102761319B (zh) 一种具有占空比稳定和相位校准的时钟电路
US8513997B2 (en) RF duty cycle correction circuit
CN202103633U (zh) 数模混合模式时钟占空比校准电路
CN102638246B (zh) 占空比调整电路
US7570094B2 (en) Automatic duty cycle correction circuit with programmable duty cycle target
US20140253193A1 (en) Differential amplifiers, clock generator circuits, delay lines and methods
CN105958971A (zh) 一种时钟占空比校准电路
CN102983842A (zh) 占空比调整电路
US20070170967A1 (en) Multi-phase clock generator
CN104753499A (zh) 占空比校准电路
KR20100073427A (ko) Dll 회로
JP5452767B2 (ja) デューティサイクルのバランスがとれたレベルシフタ
JP6046148B2 (ja) 差動pvt/タイミングスキュー許容型自己補正回路
EP3228009B1 (en) Power efficient high speed latch circuits and systems
CN103560768A (zh) 占空比调节电路
CN104094524A (zh) 占空比调整电路
CN201918969U (zh) 高速全差分时钟占空比校准电路
CN104143975A (zh) 一种dll延时链及减小延时锁相环时钟占空比失真的方法
CN102340293B (zh) 一种相位旋转器和时钟数据恢复装置
US7750744B2 (en) Single-ended to differential translator to control current starved delay cell bias
Kiran et al. A Quick and Power Efficient Controlled Voltage Level-Shifter using Cross-Coupled Network
CN105306017A (zh) 信号产生电路以及工作周期调整电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20161226

Address after: 99 No. 214135 Jiangsu province Wuxi city Wuxi District Linghu Avenue

Patentee after: Southeast University Wuxi branch

Address before: 214135 Jiangsu New District of Wuxi City Linghu Road No. 99

Patentee before: SOUTHEAST University

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130130

CF01 Termination of patent right due to non-payment of annual fee