CN101719500B - 混合材料反型模式全包围栅cmos场效应晶体管 - Google Patents
混合材料反型模式全包围栅cmos场效应晶体管 Download PDFInfo
- Publication number
- CN101719500B CN101719500B CN2009101997223A CN200910199722A CN101719500B CN 101719500 B CN101719500 B CN 101719500B CN 2009101997223 A CN2009101997223 A CN 2009101997223A CN 200910199722 A CN200910199722 A CN 200910199722A CN 101719500 B CN101719500 B CN 101719500B
- Authority
- CN
- China
- Prior art keywords
- gate
- raceway groove
- around
- field effect
- effect transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000005669 field effect Effects 0.000 title claims abstract description 29
- 239000002131 composite material Substances 0.000 title claims abstract description 27
- 239000000463 material Substances 0.000 claims abstract description 72
- 239000004065 semiconductor Substances 0.000 claims abstract description 41
- 239000000758 substrate Substances 0.000 claims abstract description 39
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 18
- 239000013078 crystal Substances 0.000 claims description 14
- 235000012239 silicon dioxide Nutrition 0.000 claims description 9
- 239000000377 silicon dioxide Substances 0.000 claims description 9
- 229910021332 silicide Inorganic materials 0.000 claims description 7
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 7
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 6
- 238000002161 passivation Methods 0.000 claims description 6
- 229910052721 tungsten Inorganic materials 0.000 claims description 6
- 239000010937 tungsten Substances 0.000 claims description 6
- 230000007704 transition Effects 0.000 claims description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 3
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 3
- ADKPKEZZYOUGBZ-UHFFFAOYSA-N [C].[O].[Si] Chemical compound [C].[O].[Si] ADKPKEZZYOUGBZ-UHFFFAOYSA-N 0.000 claims description 3
- UBMXAAKAFOKSPA-UHFFFAOYSA-N [N].[O].[Si] Chemical compound [N].[O].[Si] UBMXAAKAFOKSPA-UHFFFAOYSA-N 0.000 claims description 3
- 229910052735 hafnium Inorganic materials 0.000 claims description 3
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 claims description 3
- 229910052759 nickel Inorganic materials 0.000 claims description 3
- 229910052715 tantalum Inorganic materials 0.000 claims description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 3
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 3
- 239000010936 titanium Substances 0.000 claims description 3
- 229910052719 titanium Inorganic materials 0.000 claims description 3
- 229910021341 titanium silicide Inorganic materials 0.000 claims description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 3
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 claims description 3
- -1 tungsten nitride Chemical class 0.000 claims description 3
- 229910021342 tungsten silicide Inorganic materials 0.000 claims description 3
- 229910052751 metal Inorganic materials 0.000 abstract description 11
- 239000002184 metal Substances 0.000 abstract description 11
- 230000000694 effects Effects 0.000 abstract description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 abstract description 5
- 229920005591 polysilicon Polymers 0.000 abstract description 5
- 230000010354 integration Effects 0.000 abstract 1
- 238000000926 separation method Methods 0.000 abstract 1
- 230000037230 mobility Effects 0.000 description 13
- 238000005516 engineering process Methods 0.000 description 11
- 238000002955 isolation Methods 0.000 description 9
- 229910052710 silicon Inorganic materials 0.000 description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 239000002800 charge carrier Substances 0.000 description 6
- 230000000295 complement effect Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- 229910044991 metal oxide Inorganic materials 0.000 description 6
- 150000004706 metal oxides Chemical class 0.000 description 6
- 230000008901 benefit Effects 0.000 description 5
- 239000012212 insulator Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 229910052733 gallium Inorganic materials 0.000 description 3
- 229910052732 germanium Inorganic materials 0.000 description 3
- 229910052738 indium Inorganic materials 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000005012 migration Effects 0.000 description 2
- 238000013508 migration Methods 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 208000032750 Device leakage Diseases 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000007850 degeneration Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000005610 quantum mechanics Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0688—Integrated circuits having a three-dimensional layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42384—Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
- H01L29/42392—Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823807—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明公开了一种混合材料反型模式全包围栅CMOS场效应晶体管,其包括:具有第一沟道的PMOS区域、具有第二沟道的NMOS区域及栅区域,其特征在于:所述的第一沟道及第二沟道的横截面均为腰形(跑道形),且具有不同的半导体材料,所述的第一沟道为n型Ge材料,所述的第二沟道为p型Si材料;栅区域将所述第一沟道及第二沟道的表面完全包围;在PMOS与NMOS区域之间、PMOS区域或NMOS区域与Si衬底之间均有埋层氧化层将它们隔离。本器件结构简单、紧凑,集成度高,在反型工作模式下,采用混合材料的沟道、跑道形全包围栅结构、高介电常数栅介质和金属栅,具备高载流子迁移率,可避免多晶硅栅耗尽及短沟道效应等。
Description
技术领域
本发明涉及半导体制造技术领域,尤其涉及一种混合材料的反型模式全包围栅CMOS场效应晶体管。
背景技术
互补金属氧化物半导体(CMOS,Complementary Metal Oxide Semiconductor)器件是在将N型金属氧化物半导体晶体管(NMOS)与P型金属氧化物半导体晶体管(PMOS)集成在同一块硅片上的半导体器件。专利申请号为200610028768.5的中国专利公开了一种互补金属氧化物半导体器件。图1为该专利公开的互补金属氧化物半导体器件结构示意图。如图1所示,半导体衬底上形成有第一区域310a、第二区域310b和隔离区305。所述第一区域310a和第二区域310b并排分布,栅极340贯穿所述第一区域310a、隔离区305和第二区域310b。在所述栅极340两侧的第一区域310a、第二区域310b中分别形成源极320、350和漏极330、360。所述栅极340的材料为金属或全金属硅化物,其宽度为2-200nm,所述栅极340下面的导电沟道宽度为5-500nm。该专利的有益效果在于:在第一区域310a形成PMOS,第二区域310b形成NMOS,所述NMOS和PMOS并排分布,共用一个栅极,形成的CMOS呈方形分布,这种共栅极的分布能够有效提高晶片面积利用率。
随着器件尺寸的不断缩小,CMOS技术将常规平面CMOS器件沟道长度按比例继续缩小所面临的日益严重的挑战是如何在控制器件漏电流(Ioff)的同时保持较高的电流驱动能力(Ion)并且阈值电压有很好的稳定性。短沟道效应(SCE)成为所有常规平面CMOS器件按比例进一步缩小所难以逾越的一道障碍,它导致器件特性的退化,为进一步缩小常规平面CMOS器件设置限制。
绝缘体上硅(SOI,Silicon On Insulator)是指以“工程化的”基板代替传统的体型衬底硅的基板技术,这种基板通常由以下三层构成:薄的单晶硅顶层,在其上形成蚀刻电路;相当薄的埋层氧化层(BOX,buried oxide),即绝缘二氧化硅中间层;非常厚的体型衬底硅衬底层,其主要作用是为上面的两层提供机械支撑。由于SOI结构中氧化层把其上的硅膜层与体型衬底硅衬底层分隔开来,因此大面积的p-n结将被介电隔离(dielectric isolation)取代。源极(source region)和漏极(drain region)向下延伸至埋层氧化层,有效减少了漏电流和结电容。对于沟道长度以纳米为长度单位的器件来讲,主要由栅极电场来控制沟道电导而不受漏极散射电场影响变得非常重要。对于SOI器件来讲,不管是采用部分耗尽还是全耗尽设计,均可以通过减小硅的厚度改善上述问题。与常规平面CMOS器件相比,基于沟道反型工作模式的双栅或三栅鳍形场效应管具备很好的栅控制及按比例缩小能力,可以作为22nm及以下节点可供选择的器件。其中,反型模式场效应晶体管,其源区和漏区的杂质掺杂类型与沟道杂质掺杂类型不同,导电载流子为少数载流子(少子),源区和漏区分别于沟道之间存在PN结。此结构器件目前应用最为广泛。
另一方面,在Si材料中,空穴迁移率在(110)Si衬底电流沿<110>晶向流动与传统的(100)Si衬底相比增加一倍以上。而电子迁移率在(100)Si衬底是最高的。为充分利用载流子迁移率依赖于Si表面晶向的优势,IBM公司的Yang等人开发出一种采用混合晶体取向Si衬底制造CMOS电路的新技术。Yang M,leong M,Shi L等人于2003年在《Digest of Technical Paper of International Electron Devices Meeting》杂志上发表的文章《High performance CMOSfabricated on hybrid substrate with different crystal orientations》中介绍了他们的技术。其通过键合和选择性外延技术,NMOS器件制作在具有埋层氧化层的(100)晶面Si表面上,而PMOS器件制作在(110)晶面Si上,PMOS器件性能取得极大提高。当Ioff=100nA/μm,(110)衬底上的PMOS器件驱动电流提高了45%。其缺点是制作在外延层上的PMOS器件没有埋层氧化层将其与衬底隔离,因而器件性能还是受到影响。在2009年,第54卷,第14期的《科学通报》杂志上,肖德元、王曦、俞跃辉等人发表的名为《一种新型混合晶向积累型圆柱体共包围栅互补金属氧化物场效应晶体管》的文章中提出了一种新型的CMOS器件,该器件工作于积累模式,采用圆柱体全包围栅的结构,其NMOS和PMOS的沟道采用了不同晶向的Si材料,且均具有埋层氧化层将其与衬底隔离。该器件具备较高的载流子迁移率、可避免多晶硅栅耗尽及短沟道效应等优点。
由于不仅仅是在Si材料中空穴或电子的迁移率不同,在不同的半导体材料中空穴或电子的迁移率也是不同的。此外,沟道的截面形状即全包围栅的形状结构对器件沟道的电完整性有较大影响。鉴于此,本发明为了进一步提升器件性能,提高器件进一步按比例缩小的能力,提出一种新型的工作于反型模式、具有混合材料的全包围栅CMOS场效应晶体管,其NMOS和PMOS器件沟道的截面形状为跑道形,具有不同的材料且均有埋层氧化层将其与衬底隔离。
发明内容
本发明要解决的技术问题在于提供一种混合材料反型模式全包围栅CMOS场效应晶体管,在反型工作模式下,具备高载流子迁移率,可避免多晶硅栅耗尽及短沟道效应等。
为了解决上述技术问题,本发明采用如下技术方案:
一种混合材料反型模式全包围栅CMOS场效应晶体管,其包括:底层半导体衬底、具有第一沟道的PMOS区域、具有第二沟道的NMOS区域及一个栅区域,其特征在于:
所述NMOS区域位于所述PMOS区域上方或者所述PMOS区域位于所述NMOS区域上方;
所述第一沟道及第二沟道的横截面均为跑道形,所述跑道形由左右两端的半圆,及中部的与左右两端半圆过渡连接的矩形共同构成,且所述第一沟道及第二沟道具有不同的半导体材料,所述第一沟道为n型Ge材料,所述第二沟道为p型Si材料;
所述栅区域将所述第一沟道及第二沟道的表面完全包围;
在所述PMOS区域与NMOS区域之间,除栅区域以外,设有第一埋层氧化层;
在所述PMOS区域与所述底层半导体衬底之间或NMOS区域与所述底层半导体衬底之间,除栅区域以外,设有第二埋层氧化层。
进一步地,所述PMOS区域和NMOS区域还包括分别位于其沟道两端的源区及漏区。其中所述PMOS区域的源区及漏区为重掺杂的p型Ge材料或GeSi材料;所述NMOS区域的源区及漏区为重掺杂的n型Si材料或SiC材料。
进一步地,所述PMOS区域中的Ge材料为(111)晶向的Ge;所述NMOS区域中的Si材料为(100)晶向的Si。
进一步地,所述第一沟道及第二沟道的长度L均为10-50nm,其横截面左右两端半圆的直径d均为10-80nm,中部矩形的宽度w均为10-200nm。
进一步地,所述栅区域包括:将所述第一沟道及第二沟道的表面完全包围的栅介质层以及将所述栅介质层完全包围的栅材料层。
其中,所述的栅材料层为金属或全金属硅化物;所述的栅材料层可以选自钛、镍、钽、钨、氮化钽、氮化钨、氮化钛、硅化钛、硅化钨、硅化镍中的一种或其组合;所述的栅介质层的材料为二氧化硅、氮氧硅化合物、碳氧硅化合物或铪基的高介电常数材料中的一种。
进一步地,所述底层半导体衬底的材料为Si。
进一步地,所述第一埋层氧化层或第二埋层氧化层的厚度均为10-200nm,其材料均为二氧化硅。
作为本发明的优选方案,在所述第一沟道表面与所述栅介质层之间还设有Si钝化层。其中,所述Si钝化层的厚度为0.5-1.5nm。
本发明的混合材料反型模式全包围栅CMOS场效应晶体管的有益效果在于:
一方面,其PMOS区域和NMOS区域采用了不同的半导体材料(Ge、GeSi与Si、SiC),特别是第一沟道采用了n型的(111)Ge材料,第二沟道采用了p型的(100)Si材料。在反型模式的CMOS器件中导电载流子为少数载流子(少子),即第一沟道的导电载流子为n型(111)Ge材料中的空穴,第二沟道的导电载流子为p型(100)Si材料中的电子。经过多次的实验表明:空穴迁移率在(111)Ge材料中与传统的(100)Si或(110)Si材料相比更高。本发明采用(111)Ge材料替代传统的(100)Si或(110)Si材料,有利于进一步提高其载流子(空穴)迁移速率,使器件具备更好的性能及进一步按比例缩小的能力;另一方面,PMOS区域和NMOS区域同时还具有埋层氧化层将其与衬底隔离,能有效的减少漏电流。此外,本发明还采用了横截面为腰形(跑道形)的全包围栅沟道结构,如图5所示,其可分解成独立并行工作的一个双栅沟道结构和一个圆柱体全包围栅沟道结构。这种结构的优点在于:暨增大了沟道横截面积(增加了矩形部分),提高了器件的驱动电流,而同时又保持器件的电完整性(圆形沟道)。
相较于现有技术,本发明的器件结构简单、紧凑,集成度高,在反型工作模式下,采用混合材料的沟道、跑道形全包围栅结构、高介电常数栅介质和金属栅,具备高载流子迁移率,可避免多晶硅栅耗尽及短沟道效应等。
附图说明
图1为背景技术中互补金属氧化物半导体器件结构示意图。
图2a-2c为本发明实施例一的器件结构示意图:
图2a为俯视图;
图2b为图2a沿XX’的剖面图;
图2c为图2a沿ZZ’方向的剖视图。
图3a-3c为本发明实施例二的器件结构示意图:
图3a为俯视图;
图3b为图3a沿XX’的剖面图;
图3c为图3a沿ZZ’方向的剖视图。
图4为本发明的器件结构沟道部分的立体示意图。
图5为本发明的沟道结构的横截面示意图。
图6a为本发明实施例一中晶体管的俯视图。
图6b为图6a沿XX’的剖视图。
图7a为本发明实施例二中晶体管的俯视图。
图7b为图7a沿XX’的剖视图。
图中标记说明:
100底层半导体衬底 201第一埋层氧化层
202第二埋层氧化层 300NMOS区域
301第二沟道 302NMOS区域的漏区
303NMOS区域的源区 400PMOS区域
401第一沟道 402PMOS区域的漏区
403PMOS区域的源区 500栅区域
501栅介质层 502栅材料层
503绝缘体介质侧墙隔离结构
具体实施方式
下面结合附图进一步说明本发明的器件结构,为了示出的方便附图并未按照比例绘制。
图2a-2c,图3a-3c为本发明器件结构的示意图:图2a为俯视图;图2b为图2a沿XX’的剖面图;图2c为图2a沿ZZ’方向的剖视图。图3a为俯视图;图3b为图3a沿XX’的剖面图;图3c为图3a沿ZZ’方向的剖视图,沿ZZ’方向的剖视图,主要表示的是沟道部分的截面情况。其中,本发明的器件结构可以有两种表示形态,图2a-2c和图3a-3c分别表示了这两种形态。图4为沟道部分的立体形态示意图。图5为沟道的截面示意图。
实施例一
如图2a-2c所示,本实施例的混合材料反型模式全包围栅CMOS场效应晶体管包括:底层半导体衬底100、具有第一沟道401的PMOS区域400、具有第二沟道301的NMOS区域300及一个栅区域500。所述第一沟道401及第二沟道301的横截面均为腰形(跑道形),且具有不同的半导体材料。这里所述的半导体材料可以为Si、Ge、Ga、In等材料。本发明的实施例中,所述第一沟道401优选为n型Ge材料,所述第二沟道301优选为p型Si材料。所述栅区域500将所述第一沟道401及第二沟道301的表面完全包围。其中,所述第一沟道401及第二沟道301横截面的形状,由左右两端的半圆以及中部的与左右两端半圆过渡连接的矩形共同构成。如图5所示,其可分解成独立并行工作的一个双栅沟道结构和一个圆柱体全包围栅沟道结构。其中d为横截面左右两端半圆的直径,w为中部矩形的宽度,该跑道形横截面的总宽度则为d+w,tox是栅介质层的厚度。
在所述PMOS区域400与NMOS区域300之间,除了栅区域500覆盖的区域以外,还设有第一埋层氧化层201(BOX)将它们隔离,以避免区域之间的相互干扰。在所述NMOS区域300与所述底层半导体衬底100(即Si衬底)之间,除了栅区域500所覆盖的部分以外,还设有第二埋层氧化层202。所述的第二埋层氧化层202可以将所述NMOS区域300或所述PMOS区域400与所述底层半导体衬底100隔离,有效的减少漏电流,从而提高器件性能。
其中,所述PMOS区域400和NMOS区域300还包括分别位于其沟道两端的源区及漏区。PMOS区域的源区403及PMOS区域的漏区402为重掺杂的p型Ge材料或GeSi材料;NMOS区域的源区303及NMOS区域的漏区302为重掺杂的n型Si材料或SiC材料。位于下层的源漏区平行于沟道方向的长度大于位于其上层源漏区的长度,使下层的源漏区暴露出来,从而方便电极的引出。参看图2a,所述的源漏区两端垂直于沟道方向的宽度大于沟道的直径,即所述PMOS区域400和NMOS区域300呈中间细两端宽大的鳍形。由于在不同半导体材料中空穴或电子的迁移率是不同的,故本发明所述PMOS区域400中的Ge材料采用(111)晶向的晶体Ge材料;所述NMOS区域300中的Si材料采用(100)晶向的晶体Si材料。
请继续参看图2b、2c,所述栅区域500包括:将所述第一沟道401及第二沟道301的表面完全包围的栅介质层501以及将所述栅介质层501完全包围的栅材料层502。其中,所述的栅材料层502为金属或全金属硅化物;所述的金属或全金属硅化物选自钛、镍、钽、钨、氮化钽、氮化钨、氮化钛、硅化钛、硅化钨、硅化镍中的一种或其组合;所述的栅介质层502的材料可以是二氧化硅、氮氧硅化合物、碳氧硅化合物或铪基的高介电常数材料中的一种,优选高介电常数的绝缘介质材料。另外,所述底层半导体衬底100为Si衬底,也可为Ge、Ga、In等其他半导体材料。
在器件尺寸设计上,请参看图2c、图4及图5,所述第一沟道401及第二沟道402长度L为10-50nm,其横截面左右两端半圆的直径d均为10-80nm,中部矩形的宽度W为10-200nm。所述第一埋层氧化层201或第二埋层氧化层202的厚度均为10-200nm,其材料均为二氧化硅。作为本发明的优选方案,在所述第一沟道401表面与所述栅介质层501之间还设有Si钝化层,所述Si钝化层的厚度为0.5-1.5nm(本附图中没有画出)。
在上述图2b所示器件结构的基础上,经后续半导体制造工艺即可得到完整的晶体管。图6a为本实施例晶体管的俯视图,图6b为其剖视图。其中,所述的后续半导体制造工艺包括:在所述栅材料层502上制作栅极、在所述PMOS区域的源区403、NMOS区域的源区303、PMOS区域的漏区402、NMOS区域的漏区302上分别制作源极、漏极。为优化器件性能,栅极两侧还设有绝缘体介质侧墙隔离结构503,其材料可以是二氧化硅、氮化硅等。
实施例二
本发明的另一种表示形态如图3a-3c所示,本实施例的混合材料反型模式全包围栅CMOS场效应晶体管的器件结构包括:底层半导体衬底100、具有第一沟道401的PMOS区域400、具有第二沟道301的NMOS区域300及一个栅区域500。所述第一沟道401及第二沟道301的横截面均为腰形,由左右两端的半圆,及中部的与左右两端半圆过渡连接的矩形共同构成,且其具有不同的半导体材料。这里所述的半导体材料可以为Si、Ge、Ga、In等材料。本发明的实施例中,所述第一沟道401优选为n型Ge材料,所述第二沟道301优选为p型Si材料。所述栅区域500将所述第一沟道401及第二沟道301的表面完全包围。在所述PMOS区域400与NMOS区域300之间,除了栅区域500覆盖的区域以外,还设有第一埋层氧化层201(BOX)将它们隔离,以避免区域之间的相互干扰。
与实施例一的不同之处在于:在所述NMOS区域300与PMOS区域400之间,除了栅区域500覆盖的区域以外,设有第一埋层氧化层201;在所述PMOS区域400与所述底层半导体衬底100之间,除了栅区域500所覆盖的部分以外,设有第二埋层氧化层202。也就是说本发明的器件结构由上至下可以如实施例一,依次为PMOS区域400、第一埋层氧化层201、NMOS区域300、第二埋层氧化层202及底层半导体衬底100;或如实施例二,依次为NMOS区域300、第一埋层氧化层201、PMOS区域400、第二埋层氧化层202及底层半导体衬底100。除此之外,实施例二与实施例一的其他技术方案相同。
在图3c所示器件结构的基础上,经后续半导体制造工艺即可得到完整的晶体管。图7a为本实施例晶体管的俯视图,图7b为其剖视图。其中,所述的后续半导体制造工艺包括:在所述栅材料层502上制作栅极、在所述PMOS区域的源区403、NMOS区域的源区303、PMOS区域的漏区402、NMOS区域的漏区302上分别制作源极、漏极。栅极两侧还制备有绝缘体介质侧墙隔离结构503,其材料可以是二氧化硅、氮化硅等。
至此本发明的器件结构介绍完毕,本发明中涉及的其他技术属于本领域技术人员熟悉的范畴,在此不再赘述。
为了进一步分析实施例一及实施例二中器件的性能,本发明采用了较为精准的流体力学模型和量子力学密度渐变模型,考虑并应用了与掺杂以及表面粗糙有关的迁移率退化模型进行三维技术仿真。仿真结果表明本发明的混合材料反型模式全包围栅CMOS场效应晶体管具备许多常规鳍形场效应管器件(其中包括长方体、圆柱体全包围栅场效应管)所不具备的优点。
本发明采用了(111)Ge材料替代传统的(100)Si材料,有利于进一步提高其载流子(空穴)迁移速率,使器件具备更好的性能及进一步按比例缩小的能力。与采用Si材料的混合晶向的器件相比,本发明的载流子迁移率有更进一步的提升。
此外,本发明还采用了跑道形全包围栅结构,器件沟道的电完整性得到很大改善,相对于圆柱体全包围栅结构而言,其优点在于:增大了沟道横截面积,提高了器件的驱动电流而同时又保持器件的电完整性。在反型工作模式下,本发明由于采用了混合材料的沟道、跑道形全包围栅结构、高介电常数栅介质和金属栅,其具备高载流子迁移率,可避免多晶硅栅耗尽及短沟道效应等。
上述实施例仅用以说明而非限制本发明的技术方案。任何不脱离本发明精神和范围的技术方案均应涵盖在本发明的专利申请范围当中。
Claims (13)
1.一种混合材料反型模式全包围栅CMOS场效应晶体管,其包括:底层半导体衬底、具有第一沟道的PMOS区域、具有第二沟道的NMOS区域及一个栅区域,其特征在于:
所述NMOS区域位于所述PMOS区域上方或者所述PMOS区域位于所述NMOS区域上方;
所述第一沟道及第二沟道的横截面均为跑道形,所述跑道形由左右两端的半圆,及中部的与左右两端半圆过渡连接的矩形共同构成,且所述第一沟道及第二沟道具有不同的半导体材料,所述第一沟道为n型Ge材料,所述第二沟道为p型Si材料;
所述栅区域将所述第一沟道及第二沟道的表面完全包围;
在所述PMOS区域与NMOS区域之间,除栅区域以外,设有第一埋层氧化层;
在所述PMOS区域与所述底层半导体衬底之间或NMOS区域与所述底层半导体衬底之间,除栅区域以外,设有第二埋层氧化层。
2.根据权利要求1所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述PMOS区域和NMOS区域还包括分别位于其沟道两端的源区及漏区。
3.根据权利要求2所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述PMOS区域的源区及漏区为重掺杂的p型Ge材料或GeSi材料;所述NMOS区域的源区及漏区为重掺杂的n型Si材料或SiC材料。
4.根据权利要求1或3所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述PMOS区域中的Ge材料为(111)晶向的Ge;所述NMOS区域中的Si材料为(100)晶向的Si。
5.根据权利要求1所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述第一沟道及第二沟道的长度L均为10-50nm,其横截面左右两端半圆的直径d均为10-80nm,中部矩形的宽度w均为10-200nm。
6.根据权利要求1所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述栅区域包括:将所述第一沟道及第二沟道的表面完全包围的栅介质层以及将所述栅介质层完全包围的栅材料层。
7.根据权利要求6所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述的栅介质层的材料为二氧化硅、氮氧硅化合物、碳氧硅化合物或铪基的高介电常数材料中的一种。
8.根据权利要求6所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述的栅材料层选自钛、镍、钽、钨、氮化钽、氮化钨、氮化钛、硅化钛、硅化钨或硅化镍中的一种或其组合。
9.根据权利要求1所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述底层半导体衬底的材料为Si。
10.根据权利要求1所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述第一埋层氧化层或第二埋层氧化层的厚度均为10-200nm。
11.根据权利要求1所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述第一埋层氧化层或第二埋层氧化层的材料均为二氧化硅。
12.根据权利要求6所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:在所述第一沟道表面与所述栅介质层之间还设有Si钝化层。
13.根据权利要求12所述混合材料反型模式全包围栅CMOS场效应晶体管,其特征在于:所述Si钝化层的厚度为0.5-1.5nm。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009101997223A CN101719500B (zh) | 2009-12-01 | 2009-12-01 | 混合材料反型模式全包围栅cmos场效应晶体管 |
PCT/CN2010/070643 WO2011066727A1 (zh) | 2009-12-01 | 2010-02-11 | 混合材料反型模式全包围栅cmos场效应晶体管 |
US12/810,619 US8350298B2 (en) | 2009-12-01 | 2010-02-11 | Hybrid material inversion mode GAA CMOSFET |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009101997223A CN101719500B (zh) | 2009-12-01 | 2009-12-01 | 混合材料反型模式全包围栅cmos场效应晶体管 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101719500A CN101719500A (zh) | 2010-06-02 |
CN101719500B true CN101719500B (zh) | 2011-09-21 |
Family
ID=42434045
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009101997223A Expired - Fee Related CN101719500B (zh) | 2009-12-01 | 2009-12-01 | 混合材料反型模式全包围栅cmos场效应晶体管 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8350298B2 (zh) |
CN (1) | CN101719500B (zh) |
WO (1) | WO2011066727A1 (zh) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101719498B (zh) * | 2009-12-01 | 2011-09-07 | 中国科学院上海微系统与信息技术研究所 | 混合材料反型模式圆柱体全包围栅cmos场效应晶体管 |
CN101719501B (zh) * | 2009-12-01 | 2011-07-20 | 中国科学院上海微系统与信息技术研究所 | 混合晶向反型模式全包围栅cmos场效应晶体管 |
CN102683224B (zh) * | 2012-05-04 | 2014-12-10 | 上海华力微电子有限公司 | 一种制备双层隔离混合晶向应变硅纳米线cmos方法 |
CN103426764B (zh) * | 2012-05-24 | 2015-12-09 | 中芯国际集成电路制造(上海)有限公司 | 晶体管的形成方法 |
TWI478344B (zh) | 2012-07-04 | 2015-03-21 | E Ink Holdings Inc | 電晶體與其製造方法 |
KR20140034347A (ko) * | 2012-08-31 | 2014-03-20 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
US9281379B1 (en) | 2014-11-19 | 2016-03-08 | International Business Machines Corporation | Gate-all-around fin device |
CN106504991B (zh) * | 2015-09-03 | 2021-08-27 | 应用材料公司 | 用于制造半导体应用的水平全环栅极器件的纳米线的方法 |
CN107424994B (zh) * | 2016-05-24 | 2019-12-17 | 上海新昇半导体科技有限公司 | 环栅iii-v量子阱晶体管及锗无结晶体管及其制造方法 |
WO2018029594A1 (en) * | 2016-08-09 | 2018-02-15 | King Abdullah University Of Science And Technology | A semiconductor device including monolithically integrated pmos and nmos transistors |
CN108172549B (zh) * | 2017-12-27 | 2020-09-04 | 上海集成电路研发中心有限公司 | 一种堆叠式围栅纳米线cmos场效应管结构及制作方法 |
US10748935B2 (en) | 2018-06-29 | 2020-08-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked vertically isolated MOSFET structure and method of forming the same |
CN109273441B (zh) | 2018-09-03 | 2020-12-08 | 芯恩(青岛)集成电路有限公司 | 半导体器件结构及其制作方法 |
CN109244073B (zh) * | 2018-09-03 | 2020-09-29 | 芯恩(青岛)集成电路有限公司 | 半导体器件结构及其制作方法 |
CN109244072B (zh) * | 2018-09-03 | 2021-05-18 | 芯恩(青岛)集成电路有限公司 | 半导体器件结构及其制作方法 |
CN109524042B (zh) * | 2018-09-21 | 2020-03-17 | 浙江大学 | 一种基于反型模式阻变场效应晶体管的与非型存储阵列 |
CN110970432A (zh) * | 2018-09-28 | 2020-04-07 | 芯恩(青岛)集成电路有限公司 | 全包围栅纳米片互补反相器结构及其制造方法 |
CN110970421A (zh) | 2018-09-28 | 2020-04-07 | 芯恩(青岛)集成电路有限公司 | 全包围栅梯度掺杂纳米片互补反相器结构及其制造方法 |
CN110970369B (zh) * | 2018-09-30 | 2022-08-02 | 中芯国际集成电路制造(上海)有限公司 | Cmos反相器结构及其形成方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006082247A1 (en) * | 2005-02-04 | 2006-08-10 | S.O.I.Tec Silicon On Insulator Technologies | Multi-gate fet with multi-layer channel |
WO2006131615A1 (fr) * | 2005-06-06 | 2006-12-14 | Commissariat A L'energie Atomique | Transistor a canal a base de germanium enrobe par une electrode de grille et procede de fabrication d'un tel transistor |
CN101097954A (zh) * | 2006-06-30 | 2008-01-02 | 株式会社东芝 | 场效应晶体管、集成电路元件及其制造方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4865331B2 (ja) * | 2003-10-20 | 2012-02-01 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
US7023055B2 (en) * | 2003-10-29 | 2006-04-04 | International Business Machines Corporation | CMOS on hybrid substrate with different crystal orientations using silicon-to-silicon direct wafer bonding |
KR100668340B1 (ko) * | 2005-06-28 | 2007-01-12 | 삼성전자주식회사 | 핀 펫 cmos와 그 제조 방법 및 이를 구비하는 메모리소자 |
JP2009535800A (ja) * | 2006-04-26 | 2009-10-01 | エヌエックスピー ビー ヴィ | 不揮発性メモリデバイス |
US7566949B2 (en) * | 2006-04-28 | 2009-07-28 | International Business Machines Corporation | High performance 3D FET structures, and methods for forming the same using preferential crystallographic etching |
FR2911721B1 (fr) * | 2007-01-19 | 2009-05-01 | St Microelectronics Crolles 2 | Dispositif a mosfet sur soi |
US8183628B2 (en) * | 2007-10-29 | 2012-05-22 | Unisantis Electronics Singapore Pte Ltd. | Semiconductor structure and method of fabricating the semiconductor structure |
CN101719498B (zh) * | 2009-12-01 | 2011-09-07 | 中国科学院上海微系统与信息技术研究所 | 混合材料反型模式圆柱体全包围栅cmos场效应晶体管 |
CN101719501B (zh) * | 2009-12-01 | 2011-07-20 | 中国科学院上海微系统与信息技术研究所 | 混合晶向反型模式全包围栅cmos场效应晶体管 |
-
2009
- 2009-12-01 CN CN2009101997223A patent/CN101719500B/zh not_active Expired - Fee Related
-
2010
- 2010-02-11 US US12/810,619 patent/US8350298B2/en active Active
- 2010-02-11 WO PCT/CN2010/070643 patent/WO2011066727A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006082247A1 (en) * | 2005-02-04 | 2006-08-10 | S.O.I.Tec Silicon On Insulator Technologies | Multi-gate fet with multi-layer channel |
WO2006131615A1 (fr) * | 2005-06-06 | 2006-12-14 | Commissariat A L'energie Atomique | Transistor a canal a base de germanium enrobe par une electrode de grille et procede de fabrication d'un tel transistor |
CN101097954A (zh) * | 2006-06-30 | 2008-01-02 | 株式会社东芝 | 场效应晶体管、集成电路元件及其制造方法 |
Non-Patent Citations (3)
Title |
---|
Jae Young Song.Design Optimization of Gate-All-Around (GAA) MOSFETs.《IEEE transaction on nanotechnology》.2006,第5卷(第3期),186-191. * |
肖德元.A novel GAAC FinFET transistor:device analysis,3D TCAD simulation,and fabrication.《Journal of Semiconductors》.2009,第30卷(第1期),014001-1 至 014001-5. * |
肖德元.simulation of Gate-All-Around Cylindrical Transistors fot Sub-10 Nanometer Scaling.《半导体学报》.2008,第29卷(第3期),447-457. * |
Also Published As
Publication number | Publication date |
---|---|
US20110248354A1 (en) | 2011-10-13 |
US8350298B2 (en) | 2013-01-08 |
WO2011066727A1 (zh) | 2011-06-09 |
CN101719500A (zh) | 2010-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101719501B (zh) | 混合晶向反型模式全包围栅cmos场效应晶体管 | |
CN101719500B (zh) | 混合材料反型模式全包围栅cmos场效应晶体管 | |
CN101710585B (zh) | 混合晶向积累型全包围栅cmos场效应晶体管 | |
CN101719499B (zh) | 混合材料积累型圆柱体全包围栅cmos场效应晶体管 | |
CN101710584B (zh) | 混合材料积累型全包围栅cmos场效应晶体管 | |
CN101719498B (zh) | 混合材料反型模式圆柱体全包围栅cmos场效应晶体管 | |
Schulz et al. | Short-channel vertical sidewall MOSFETs | |
US20200194315A1 (en) | Fin tunneling field effect transistor and manufacturing method thereof | |
JP2009038201A (ja) | 半導体装置および半導体装置の製造方法 | |
KR20130022852A (ko) | 튜너블 배리어를 포함하는 그래핀 전계효과 트랜지스터를 구비한 인버터 논리소자 | |
US20170162559A1 (en) | Integrated vertical sharp transistor and fabrication method thereof | |
WO2021007002A1 (en) | Method for forming film stacks with multiple planes of transistors having different transistor architectures | |
CN101958344A (zh) | 绿色场效应晶体管及其制造方法 | |
US10297691B2 (en) | Method for forming semiconductor device with P/N stacked layers | |
CN103762229B (zh) | 具有复合栅介质的横向功率器件 | |
CN110828459A (zh) | 一种新型dram集成电路的结构 | |
WO2016178837A1 (en) | Semiconductor devices made of vertical planar elements and methods of their fabrication | |
CN112071909A (zh) | 三维金属-氧化物场效应晶体管及制备方法 | |
CN113178490B (zh) | 一种隧穿场效应晶体管及其制备方法 | |
US20220302269A1 (en) | Complementary 3d nanosheet matrix fets | |
CN102800681B (zh) | 一种SOI SiGe BiCMOS集成器件及制备方法 | |
CN113178484B (zh) | 一种薄电容耦合晶闸管及薄电容耦合晶闸管的制备方法 | |
CN102810544B (zh) | 一种基于SOI衬底的双应变BiCMOS集成器件及制备方法 | |
CN116632006A (zh) | 一种纵向堆叠的栅极自对准反相器集成电路结构 | |
CN102723338B (zh) | 一种双多晶应变SiGe SOI BiCMOS集成器件的制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110921 |