CN101568954A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN101568954A
CN101568954A CNA2007800480115A CN200780048011A CN101568954A CN 101568954 A CN101568954 A CN 101568954A CN A2007800480115 A CNA2007800480115 A CN A2007800480115A CN 200780048011 A CN200780048011 A CN 200780048011A CN 101568954 A CN101568954 A CN 101568954A
Authority
CN
China
Prior art keywords
switch
signal line
scan signal
display device
amplifying circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007800480115A
Other languages
English (en)
Other versions
CN101568954B (zh
Inventor
熊田浩二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN101568954A publication Critical patent/CN101568954A/zh
Application granted granted Critical
Publication of CN101568954B publication Critical patent/CN101568954B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

将包括移位寄存器(4)和多个放大电路(11)的第一栅极驱动器电路连接于栅极布线(G1~Gn)的一端,将包括移位寄存器(5)和多个放大电路(12)的第二栅极驱动器电路连接于栅极布线(G1~Gn)的另一端。在放大电路(11)的末级设置NMOS开关,在放大电路(12)的末级设置PMOS开关。通过使连接于两端的两个开关中的某一个为导通状态,而驱动栅极布线(G1~Gn)。也可以在一方放大电路的末级设置CMOS开关,在另一方放大电路的末级设置PMOS开关或NMOS开关。从而,提供一种平衡地配置驱动电路、显示区域为左右对称的显示装置。

Description

显示装置
技术领域
本发明涉及液晶显示装置等矩阵型的显示装置。
背景技术
TFT(Thin Film Transistor:薄膜晶体管)液晶面板有电子迁移率低的非晶硅TFT液晶面板、电子迁移率较高的多晶硅TFT液晶面板等几种。在多晶硅TFT液晶面板等中,为了降低成本及提高可靠性,有时充分利用上述特征而将驱动电路的一部分形成于液晶面板上。即使是驱动电路中较低速地工作的栅极驱动器电路,也可以容易地形成于液晶面板上。
图13是表示以往的液晶显示装置的结构图。在图13所示的液晶显示装置中,像素阵列91与栅极驱动器电路94形成与液晶面板90上,控制电路92与源极驱动器电路93设置于液晶面板90的外部。在图13中,栅极驱动器电路94在液晶面板90上配置于像素阵列91的左侧。在像素阵列91的右侧,有的情况不配置任何电路,有的情况配置任意电路。
图14是将栅极驱动器电路细化而表示图13所示液晶显示装置的图。如图14所示,栅极驱动器电路包括移位寄存器95和多个放大电路96。放大电路96将移位寄存器95的输出放大,驱动设置于像素阵列91的栅极布线。在以往的液晶显示装置中,放大电路96由多级连接多个CMOS(ComplementaryMetal-Oxide-Semiconductor:互补金属氧化物半导体)开关而构成。
此外,与本申请发明相关联,在专利文献1和2中揭示了设置连接于栅极布线两端的栅极驱动器电路的技术。
专利文献1:日本专利特开2000-276110号公报
专利文献2:日本专利特开2002-23712号公报
发明内容
然而,在图13和图14所示的以往的液晶显示装置中,存在以下问题。首先,若在液晶面板上形成驱动电路,则由于面板的外形尺寸增大了该部分,因此需要缩小驱动电路的面积。特别是在很多情况下,要求缩小位于显示区域左右的非显示区域。
另外,若如图13所示那样在像素阵列91的一边附加配置栅极驱动器电路94,则显示区域在液晶面板90上成为左右不对称。因此,例如在将液晶面板90用于移动电话的主显示器时,只能将显示区域配置于偏离移动电话中心的位置,从而,破坏了移动电话的设计性(参照图15)。而实际上为了优先考虑设计性,会使得未形成驱动电路的一侧也具有与形成了驱动电路的一侧相同的非显示区域。
因此,本发明的目的在于提供一种平衡地配置驱动电路、且显示区域左右对称的显示装置。
本发明的第一方面是矩阵型的显示装置,它的特征在于,包括:
像素阵列,该像素阵列包括配置成二维形状的多个像素电路、多根扫描信号线和多根视频信号线;
第一扫描信号线驱动电路,该第一扫描信号线驱动电路连接于上述扫描信号线的一端,驱动上述扫描信号线;
第二扫描信号线驱动电路,该第二扫描信号线驱动电路连接于上述扫描信号线的另一端,与上述第一扫描信号线驱动电路合作,一起驱动上述扫描信号线;以及
驱动上述视频信号线的视频信号线驱动电路,
上述第一和第二扫描信号线驱动电路包括:输出上述扫描信号线的选择信号的移位寄存器;以及多个放大电路,该放大电路由多级连接多个开关构成,将上述移位寄存器的输出放大并施加到上述扫描信号线,
上述第一扫描信号线驱动电路的放大电路中位于末级的第一开关、和上述第二扫描信号线驱动电路的放大电路中位于末级的第二开关中的至少一方,为NMOS(N-channel Metal Oxide Semiconductor:N沟道金属氧化物半导体)开关或PMOS(P-channel Metal Oxide Semiconductor:P沟道金属氧化物半导体)开关。
本发明的第二方面的特征在于,在本发明的第一方面中,
上述第一和第二扫描信号线驱动电路是在形成有上述像素阵列的显示面板上,沿着上述像素阵列的相对的两边形成的。
本发明的第三方面的特征在于,在本发明的第一方面中,
上述第一开关为NMOS开关,上述第二开关为PMOS开关。
本发明的第四方面的特征在于,在本发明的第一方面中,
上述第一开关为CMOS开关,上述第二开关为PMOS开关。
本发明的第五方面的特征在于,在本发明的第四方面中,
上述第一开关所包含的NMOS开关的大小,与上述第一开关所包含的PMOS开关的大小和上述第二开关的大小之和实质上相等。
本发明的第六方面的特征在于,在本发明的第一方面中,
上述第一开关为CMOS开关,上述第二开关为NMOS开关。
本发明的第七方面的特征在于,在本发明的第六方面中,
上述第一开关所包含的PMOS开关的大小,与上述第一开关所包含的NMOS开关的大小和上述第二开关的大小之和实质上相等。
本发明的第八方面的特征在于,在本发明的第一方面中,
作为上述第一开关,按照上述扫描信号线的配置顺序,每隔所定数量交替地设置PMOS开关和NMOS开关,作为上述第二开关,按照与上述第一开关相反的顺序,每隔上述所定数量交替地设置PMOS开关和NMOS开关。
本发明的第九方面的特征在于,在本发明的第八方面中,
上述所定数量为1。
本发明的第十方面的特征在于,在本发明的第八方面中,
上述所定数量为2。
本发明的第十一方面的特征在于,在本发明的第一方面中,
作为上述第一开关,按照上述扫描信号线的配置顺序,每隔所定数量交替地设置CMOS开关和PMOS开关,作为上述第二开关,按照与上述第一开关相反的顺序,每隔上述所定数量交替地设置CMOS开关和PMOS开关。
本发明的第十二方面的特征在于,在本发明的第十一方面中,
上述所定数量为1。
本发明的第十三方面的特征在于,在本发明的第十一方面中,
上述所定数量为2。
本发明的第十四方面的特征在于,在本发明的第十一方面中,
作为上述第一和第二开关而设置的CMOS开关所包含的NMOS开关的大小,与该CMOS开关所包含的PMOS开关的大小和作为上述第一和第二开关而设置的PMOS开关的大小之和实质上相等。
本发明的第十五方面的特征在于,在本发明的第一方面中,
作为上述第一开关,按照上述扫描信号线的配置顺序,每隔所定数量交替地设置CMOS开关和NMOS开关,作为上述第二开关,按照与上述第一开关相反的顺序,每隔上述所定数量交替地设置CMOS开关和NMOS开关。
本发明的第十六方面的特征在于,在本发明的第十五方面中,
上述所定数量为1。
本发明的第十七方面的特征在于,在本发明的第十五方面中,
上述所定数量为2。
本发明的第十八方面的特征在于,在本发明的第十五方面中,
作为上述第一和第二开关而设置的CMOS开关所包含的PMOS开关的大小,与该CMOS开关所包含的NMOS开关的大小和作为上述第一和第二开关而设置的NMOS开关的大小之和实质上相等。
本发明的第十九方面是用于矩阵型显示装置的显示面板,它的特征在于,包括:
像素阵列,该像素阵列包括配置成二维形状的多个像素电路、多根扫描信号线和多根视频信号线;
第一扫描信号线驱动电路,该第一扫描信号线驱动电路连接于上述扫描信号线的一端,驱动上述扫描信号线;以及
第二扫描信号线驱动电路,该第二扫描信号线驱动电路连接于上述扫描信号线的另一端,与上述第一扫描信号线驱动电路合作,一起驱动上述扫描信号线,
上述第一和第二扫描信号线驱动电路包括:输出上述扫描信号线的选择信号的移位寄存器;以及多个放大电路,该放大电路由多级连接多个开关构成,将上述移位寄存器的输出放大并施加到上述扫描信号线,
上述第一扫描信号线驱动电路的放大电路中位于末级的第一开关、和上述第二扫描信号线驱动电路的放大电路中位于末级的第二开关中的至少一方,为NMOS开关或PMOS开关。
根据本发明的第一或第十九方面,通过在放大电路的末级设置单沟道的MOS开关,与设置CMOS开关相比,可以减少末级的开关以及其它开关的电路量,可以减小显示装置的消耗电流。另外,若在像素阵列的左右配置两个扫描信号线驱动电路,则可以使显示区域左右对称。
根据本发明的第二方面,通过在显示面板上形成两个扫描信号线驱动电路,可以使得显示装置小型化。另外,通过在显示面板上在像素阵列的两侧设置两个扫描信号线驱动电路,可以使得显示区域在显示面板上的特定方向上对称。
根据本发明的第三方面,在第一和第二扫描信号线驱动电路中,可以将末级开关的电路量减少到大约以往的一半,也可以减少其它开关的电路量。
根据本发明的第四或第六方面,在第二扫描信号线驱动电路中,可以将末级开关的电路量减少到大约以往的一半,也可以减少其它开关的电路量。另外,若考虑第二扫描信号线驱动电路的存在,则也可以减少第一扫描信号线驱动电路所包含的开关的电路量。而且,若适当选择第一开关所包含的两个开关的大小以及第二开关的大小,则可以使第五方面中扫描信号线的上升波形比下降波形要陡,使第七方面中扫描信号线的下降波形比上升波形要陡。
根据本发明的第五或第七方面,可以使扫描信号线的上升波形和下降波形一致,为实质相同的形状。
根据本发明的第八~第十八方面,在第一和第二扫描信号线驱动电路中,可以将末级开关的电路量减少到大约以往的一半,也可以减少其它开关的电路量。另外,通过每隔所定数量交替地配置上升波形变陡的扫描信号线和下降波形变陡的扫描信号线,可以使扫描信号线的波形平均化。另外,可以使两个扫描信号线驱动电路间的消耗电流平均化。另外,在切换公共电极电压的显示装置中,通过以基于上述所定数量的周期切换公共电极电压,可以改善显示画面的画质。
特别是根据本发明的第十、第十三或第十七方面,在具有倍角显示功能的显示装置中进行两行同时选择时,可以改善显示画面的画质。另外,根据本发明的第十四或第十八方面,可以使扫描信号线的上升波形和下降波形一致,为实质相同的形状。
附图说明
图1是表示本发明第一实施方式的液晶显示装置的结构图。
图2是表示图1所示的液晶显示装置的放大电路中的晶体管大小之比的图。
图3是表示以往液晶显示装置的放大电路中的晶体管大小之比的图。
图4是表示本发明第二实施方式的液晶显示装置的结构图。
图5是表示本发明第三实施方式的液晶显示装置的结构图。
图6是表示本发明第四实施方式的液晶显示装置的结构图。
图7是将图4所示液晶显示装置简化表示的框图。
图8是表示本发明第五实施方式的液晶显示装置(第一例)的结构框图。
图9是表示本发明第五实施方式的液晶显示装置(第二例)的结构框图。
图10是表示本发明第五实施方式的液晶显示装置(第三例)的结构框图。
图11是表示本发明第五实施方式的液晶显示装置(第四例)的结构框图。
图12是表示本发明第五实施方式的液晶显示装置(第五例)的结构框图。
图13是表示以往的液晶显示装置的结构图。
图14是将栅极驱动器电路细化而表示图13所示的液晶显示装置的图。
图15是使用显示区域左右不对称的液晶面板的移动电话的外观图。
标号说明
1像素阵列
2控制电路
3源极驱动器电路
4、5移位寄存器
10、20、30、40、51~55液晶面板
11、12、21、22、31、32、41、42、61~70放大电路
具体实施方式
第一实施方式
图1是表示本发明第一实施方式的液晶显示装置的结构图。图1所示的液晶显示装置包括:像素阵列1;控制电路2;源极驱动器电路3;第一栅极驱动器电路;以及第二栅极驱动器电路。第一栅极驱动器电路包括移位寄存器4和多个放大电路11,第二栅极驱动器电路包括移位寄存器5和多个放大电路12。下面,将m和n设定为2以上的整数,将i设定为1以上n以下的整数。
像素阵列1包括:配置成二维形状的(m×n)个像素电路P;n根栅极布线G1~Gn;以及m根数据布线S1~Sm。像素电路P包括TFT:Q和液晶电容LC。栅极布线G1~Gn为配置于同一行的像素电路P所公用而连接,源极布线S1~Sm为配置于同一列的像素电路P所公用而连接。此外,栅极布线、源极布线、栅极驱动器电路和源极驱动器电路分别相当于扫描信号线、视频信号线、扫描信号线驱动电路和视频信号线驱动电路。
与n根栅极布线G1~Gn相对应,第一栅极驱动器电路包括n级移位寄存器4和n个放大电路11,第二栅极驱动器电路包括n级移位寄存器5和n个放大电路12。第一和第二栅极驱动器电路利用例如CGS(Continuous Grain Silicon:连续晶粒硅),在形成有像素阵列1的液晶面板10上形成。此外,虽然图1中控制电路2和源极驱动器电路3设置于液晶面板10的外部,但也可以将这些电路的全部或者一部分形成于液晶面板10上。
控制电路2生成时序控制信号、提供电源电压、以及驱动公共电极。更详细地说,控制电路2对像素阵列1的公共电极提供公共电极电压VCOM,对源极驱动器电路3提供时序控制信号和视频信号。而且,控制电路2还对第一和第二栅极驱动器电路提供两个时序控制信号(栅极时钟信号GCK和栅极起始脉冲信号GSP)和两种电压(栅极高电压VGH和栅极低电压VGL)。栅极时钟信号GCK以一行时间(一个水平时间)的周期变化,栅极起始脉冲信号GSP在一帧时间内只有一行时间变成高电平。栅极高电压VGH将像素电路P所包含的TFT:Q设定为导通状态,栅极低电压VGL将TFT:Q设定为截止状态。
源极驱动器电路3根据从控制电路2提供的时序控制信号和视频信号,通过点顺序驱动或线顺序驱动等来驱动源极布线S1~Sm。
第一和第二栅极驱动器电路按照从控制电路2提供的时序控制信号,合作一起驱动栅极布线G1~Gn。第一栅极驱动器电路(移位寄存器4和放大电路11)是在像素阵列1的左侧附加配置于像素阵列1的左边,连接于栅极布线G1~Gn的左端。第二栅极驱动器电路(移位寄存器5和放大电路12)是在像素阵列1的右侧附加配置于像素阵列2的右边,连接于栅极布线G1~Gn的右端。这样,第一和第二栅极驱动器电路在形成有像素阵列1的液晶面板10上,沿着像素阵列1的相对的两边(列方向的两边)形成。
移位寄存器4、5都按照栅极时钟信号GCK依次将栅极起始脉冲信号GSP进行移位。移位寄存器4在每一行时间内依次输出成为高电平的n个选择信号A1~An。移位寄存器5输出与选择信号A1~An相同变化的n个选择信号B1~Bn。第i个放大电路11将从移位寄存器4的第i级输出的选择信号Ai放大,并施加到扫描信号线Gi。第i个放大电路12将从移位寄存器5的第i级输出的选择信号Bi放大,并施加到扫描信号线Gi。
放大电路11、12由多级连接多个开关而构成。下面,将位于放大电路末级的开关称为“末级开关”。第i个放大电路11的末级开关连接于栅极布线Gi的左端,第i个放大电路12的末级开关连接于栅极布线Gi的右端。
放大电路11由多级连接三个CMOS开关和一个NMOS开关构成。放大电路11的末级开关为NMOS开关。CMOS开关包括具有公共漏极的PMOS开关和NMOS开关。对放大电路11所包含的PMOS开关(三个)的源极端子施加栅极高电压VGH,对放大电路11所包含的NMOS开关(包括末级开关在内为四个)的源极端子施加栅极低电压VGL。
放大电路12由多级连接三个CMOS开关和一个PMOS开关构成。放大电路12的末级开关为PMOS开关。对放大电路12所包含的PMOS开关(包括末级开关在内为四个)的源极端子施加栅极高电压VGH,对放大电路12所包含的NMOS开关(三个)的源极端子施加栅极低电压VGL。
放大电路11、12所包含的四个开关中,越到后级,具有越高的驱动能力,末级开关具有能够驱动栅极布线G1~Gn的能力。因此,各开关的晶体管大小是越到后级就越大。但是,若使得晶体管大小远大于前一级晶体管时,则后一级晶体管的栅极寄生电容变大,从而使得信号波形钝化严重。随之,PMOS开关和NMOS开关双方都为导通状态的期间变长,从而增加消耗电流。因此,晶体管大小的倍率限制在一定值以下(例如,几倍以下)。
选择信号Ai、Bi为高电平时,第i个放大电路11的末级开关成为截止状态,第i个放大电路12的末级开关成为导通状态。此时,栅极布线Gi由第i个放大电路12的末级开关驱动,对栅极布线Gi施加栅极高电压VGH。
相反地,当选择信号Ai、Bi为低电平时,第i个放大电路11的末级开关成为导通状态,第i个放大电路12的末级开关成为截止状态。此时,栅极布线Gi由第i个放大电路11的末级开关驱动,对栅极布线Gi施加栅极低电压VGL。
这样,在本实施方式的液晶显示装置中,根据从移位寄存器4、5输出的选择信号Ai、Bi,使得第i个放大电路11的末级开关以及第i个放大电路12的末级开关的其中一个为导通状态,另一个为截止状态,对栅极布线Gi施加栅极高电压VGH和栅极低电压VGL中的某一方。因而,根据本实施方式的液晶显示装置,可以利用第一和第二栅极驱动器电路来驱动栅极布线G1~Gn。
下面,说明本实施方式的液晶显示装置的效果。图2是表示放大电路11、12中的晶体管大小之比的图。图3是表示以往的液晶显示装置(图14)的放大电路96中的晶体管大小之比的图。
这里,对于末级开关,与第一级开关相比,需要将晶体管大小设定为约30倍。在这种情况下,在以往的液晶显示装置的放大电路96中,需要使晶体管大小逐级为前一级的约3倍。其结果,在放大电路96中,晶体管大小之比为1∶3∶10∶30(参照图3),晶体管大小的合计为(1+3+10+30)×2=88。
而不同的是,在本实施方式的液晶显示装置中,由于在放大电路11的末级设置NMOS开关,在放大电路12的末级设置PMOS开关,因此末级开关的大小为设置CMOS开关的情况的大约一半。另外,由于末级的前一级的开关只要驱动单沟道的MOS开关即可,因此与驱动CMOS开关时相比,可以减小晶体管的大小。由于同样的理由,也可以减小末级的两级前的开关的大小。其结果,在放大电路11、12中,晶体管大小之比为例如1∶2∶6∶30(参照图2),晶体管大小的合计为(1+2+6)×2+30=48。
若在以往的液晶显示装置中使移位寄存器95和放大电路96的大小实质上相等(实际上,很多情况下放大电路96要稍许大些),则在本实施方式的液晶显示装置中,放大电路11、12的大小为以往的约一半(=48/88),第一和第二栅极驱动器电路的大小为以往的约3/4。这样,根据本实施方式的液晶显示装置,在第一和第二栅极驱动器电路中,可以将末级开关的大小减小到大约以往的一半,也可以减小其它开关的大小。
另外,由于第一和第二栅极驱动器电路配置于液晶面板10上的像素阵列1的左右两侧,因此,显示区域在液晶面板10上左右对称。另外,由于放大电路11的末级开关和放大电路12的末级开关通过具有电阻和电容负载的扫描信号线G1~Gn连接,因此,即使连接于扫描信号线G1~Gn的两端的两个末级开关一同为导通状态,也不会流过贯通电流。因而,与以往相比,可以减小消耗电流。
如上所示,根据本实施方式的液晶显示装置,可以减小形成于液晶面板上的驱动电路的电路量,减小消耗电流,并且可以使得显示区域在液晶面板上左右对称。
第二实施方式
图4是表示本发明第二实施方式的液晶显示装置的结构图。图4所示的液晶显示装置是在第一实施方式的液晶显示装置(图1)中,将放大电路11、12分别替换成放大电路21、22。对于本实施方式的构成要素中与第一实施方式相同的要素,附加相同的参照标号,省略其说明(下面的实施方式也一样)。
放大电路21、22由多级连接三个CMOS开关和一个单沟道开关构成。对奇数号的放大电路21设置PMOS开关作为末级开关,对偶数号的放大电路21设置NMOS开关作为末级开关。另外,对奇数号的放大电路22设置NMOS开关作为末级开关,对偶数号的放大电路22设置PMOS开关作为末级开关。这样,在放大电路21的末级,每隔一根栅极布线G1~Gn交替地设置PMOS开关和NMOS开关,在放大电路22的末级,每隔一根栅极布线G1~Gn以与放大电路21相反的顺序交替地设置PMOS开关和NMOS开关。
奇数号的栅极布线Gi在选择信号Ai、Bi为高电平时,由第i个放大电路21的末级开关驱动,在选择信号Ai、Bi为低电平时,由第i个放大电路22的末级开关驱动。偶数号的栅极布线Gi在选择信号Ai、Bi为高电平时,由第i个放大电路22的末级开关驱动,在选择信号Ai、Bi为低电平时,由第i个放大电路21的末级开关驱动。
根据本实施方式的液晶显示装置,与第一实施方式的液晶显示装置相同,在第一和第二扫描信号线驱动电路中,可以将末级开关的大小减小到大约以往的一半,也可以减小其它开关的大小。
另外,通过用不同的方法驱动奇数号的栅极布线和偶数号的栅极布线,可以使得栅极布线的波形平均化。另外,还可以使第一栅极驱动器电路和第二栅极驱动器电路间的消耗电流平均化。
第三实施方式
图5是表示本发明第三实施方式的液晶显示装置的结构图。图5所示的液晶显示装置是在第一实施方式的液晶显示装置(图1)中,将放大电路11、12分别替换成放大电路31、32。放大电路31由多级连接四个CMOS开关构成。放大电路31的末级开关为CMOS开关。放大电路32由多级连接三个CMOS开关和一个PMOS开关构成。放大电路32的末级开关为PMOS开关。
选择信号Ai、Bi为高电平时,对于第i个放大电路31的末级开关,PMOS开关成为导通状态,NMOS开关成为截止状态,第i个放大电路32的末级开关成为导通状态。此时,栅极布线Gi由两个PMOS开关驱动,对栅极布线Gi施加栅极高电压VGH。
相反地,当选择信号Ai、Bi为低电平时,对于第i个放大电路31的末级开关,PMOS开关成为截止状态,NMOS开关成为导通状态,第i个放大电路32的末级开关成为截止状态。此时,栅极布线Gi由一个NMOS开关驱动,对栅极布线Gi施加栅极低电压VGL。
根据本实施方式的液晶显示装置,在第二栅极驱动器电路中,可以将末级开关的大小减小到设置CMOS开关时的大约一半,也可以减小除末级以外的开关的大小。另外,若考虑第二栅极驱动器电路的存在,则也可以减小第一栅极驱动器电路所包含的开关的大小。
另外,若适当地决定放大电路31的末级开关所包含的两个开关的大小、以及放大电路32的末级开关的大小(例如,若使三个开关的大小实质上相等),则可以使栅极布线G1~Gn的上升波形比下降波形要陡。
另外,若使放大电路31的末级开关所包含的NMOS开关的大小、与放大电路31的末级开关所包含的PMOS开关的大小和放大电路32的末级开关大小之和实质上相等,则可以使栅极布线G1~Gn的上升波形和下降波形一致,为实质相同的形状。
第四实施方式
图6是表示本发明第四实施方式的液晶显示装置的结构图。图6所示的液晶显示装置是在第一实施方式的液晶显示装置(图1)中,将放大电路11、12分别替换成放大电路41、42。放大电路41由多级连接四个CMOS开关构成。放大电路41的末级开关为CMOS开关。放大电路42由多级连接三个CMOS开关和一个NMOS开关构成。放大电路42的末级开关为NMOS开关。末级开关的动作与第三实施方式相同,因此这里省略其说明。
根据本实施方式的液晶显示装置,与第三实施方式的液晶显示装置相同,可以减少第一和第二栅极驱动器电路的电路量。另外,若适当地决定连接于栅极布线G1~Gn的三个开关的大小,则可以使栅极布线G1~Gn的下降波形比上升波形要陡,并使得下一栅极布线提前上升。另外,若使放大电路41的末级开关所包含的PMOS开关的大小、与放大电路41的末级开关所包含的NMOS开关的大小和放大电路42的末级开关大小之和实质上相等,则可以使栅极布线G1~Gn的上升波形和下降波形一致,为实质相同的形状。
第五实施方式
在第五实施方式中,说明将第二实施方式的特征加以一般化而适用的各种液晶显示装置。图7是将本发明第二实施方式的液晶显示装置(图4)简化表示的框图。图8~图12是用同样的描述方法表示本发明第五实施方式的液晶显示装置的第一~第五例的框图。在图7~图12中,将在末级设置PMOS开关的放大电路记为P型放大电路,将在末级设置NMOS开关的放大电路记为N型放大电路,将在末级设置CMOS开关的放大电路记为C型放大电路。另外,省略了提供栅极高电压VGH、栅极低电压VGL和公共电极电压VCOM的布线,用一根线段或折线表示多根布线。
在第二实施方式的液晶显示装置中,在放大电路21、22的末级,每隔一根栅极布线G1~Gn交替地设置PMOS开关和NMOS开关。通过按照栅极布线G1~Gn的配置顺序每隔两个交替地设置PMOS开关和NMOS开关,来代替上述设置,可以构成图8所示的液晶显示装置。在图8所示的液晶面板51中,在放大电路61的末级,按照栅极布线G1~Gn的配置顺序,每隔两个交替地设置PMOS开关和NMOS开关,在放大电路62的末级,按照与放大电路61相反的顺序,每隔两个交替地设置PMOS开关和NMOS开关。
另外,通过设置CMOS开关和PMOS开关来代替PMOS开关和NMOS开关,可以构成图9和图10所示的液晶显示装置。在图9所示的液晶面板52中,在放大电路63的末级,按照栅极布线G1~Gn的配置顺序,逐个交替地设置CMOS开关和PMOS开关,在放大电路64的末级,按照与放大电路63相反的顺序,逐个交替地设置CMOS开关和PMOS开关。在图10所示的液晶面板53中,在放大电路65的末级,按照栅极布线G1~Gn的配置顺序,每隔两个交替地设置CMOS开关和PMOS开关,在放大电路66的末级,按照与放大电路65相反的顺序,每隔两个交替地设置CMOS开关和PMOS开关。
另外,通过设置CMOS开关和NMOS开关,可以构成图11和图12所示的液晶显示装置。在图11所示的液晶面板54中,在放大电路67的末级,按照栅极布线G1~Gn的配置顺序,逐个交替地设置CMOS开关和NMOS开关,在放大电路68的末级,按照与放大电路67相反的顺序,逐个交替地设置CMOS开关和NMOS开关。在图12所示的液晶面板55中,在放大电路69的末级,按照栅极布线G1~Gn的配置顺序,每隔两个交替地设置CMOS开关和NMOS开关,在放大电路70的末级,按照与放大电路69相反的顺序,每隔两个交替地设置CMOS开关和NMOS开关。
通常,只要在附加配置于像素阵列1的一边的放大电路的末级,按照栅极布线G1~Gn的配置顺序,每隔k个(k为1以上的整数)交替地设置PMOS开关和NMOS开关,在附加配置于像素阵列1的另一边的放大电路的末级,按照与相对的放大电路相反的顺序,每隔k个交替地设置PMOS开关和NMOS开关即可(图7、图8)。另外,也可以设置CMOS开关和PMOS开关(图9、图10),还可以设置CMOS开关和NMOS开关(图11、图12),来代替PMOS开关和NMOS开关。上述k值可以是1(图7、图9、图11),也可以是2(图8、图10、图12),也可以是3以上。
根据上述那样构成的液晶显示装置,在第一和第二栅极驱动器电路中,可以将末级开关的电路量减少到大约以往的一半,也可以减少其它开关的电路量。另外,通过每隔k根交替地配置上升波形变陡的栅极布线和下降波形变陡的栅极布线,可以使栅极布线G1~Gn的波形平均化。另外,可以使第一栅极驱动器电路和第二栅极驱动器电路间的消耗电流平均化。
另外,在切换公共电极电压VCOM的液晶显示装置中,通过以基于数值k的周期切换公共电极电压VCOM,可以改善显示画面的画质。例如,当k=2时,若每隔一行切换公共电极电压VCOM,则可以改善显示画面的画质。另外,当k=2时,在具有倍角显示功能的液晶显示装置中进行两行同时选择时,可以改善显示画面的画质。
另外,在设置CMOS开关和PMOS开关的情况下,也可以使CMOS开关所包含的NMOS开关的大小、与CMOS开关所包含的PMOS开关的大小和单独的PMOS开关的大小之和实质上相等。在设置CMOS开关和NMOS开关的情况下,也可以使CMOS开关所包含的PMOS开关的大小、与CMOS开关所包含的NMOS开关的大小和单独的NMOS开关的大小之和实质上相等。从而,可以使栅极布线G1~Gn的上升波形和下降波形一致,为实质相同的形状。
此外,在第一~第五实施方式中,说明了液晶显示装置作为显示装置的例子,但也可以用同样的方法构成液晶显示装置以外的显示装置(例如,有机电致发光显示装置)。
如上所示,根据本发明的显示装置,可以平衡地配置驱动电路,虽然整个驱动电路的大小稍有增大,但由于最大的晶体管中未流过贯通电流,从而可以减小消耗电流,并且能够根据需要使得显示区域左右对称。因而,可以使要求左右平衡的设备所用的显示装置小型化,保持设备的大小与以往相同,而又增大画面的大小,或者可以保持画面大小与以往相同,而又使设备小型化。另外,由于显示装置的消耗电流变小,而可以使电池小型化,因此,可以提高移动设备的设计自由度。
工业上的实用性
由于本发明的显示装置具有可以平衡地配置驱动电路、减小功耗、使显示区域左右对称的特征,因此,可以应用于液晶显示装置或有机电致发光显示装置等各种矩阵型的显示装置。

Claims (19)

1.一种显示装置,是矩阵型的显示装置,其特征在于,包括:
像素阵列,该像素阵列包括配置成二维形状的多个像素电路、多根扫描信号线和多根视频信号线;
第一扫描信号线驱动电路,该第一扫描信号线驱动电路连接于所述扫描信号线的一端,驱动所述扫描信号线;
第二扫描信号线驱动电路,该第二扫描信号线驱动电路连接于所述扫描信号线的另一端,与所述第一扫描信号线驱动电路合作,一起驱动所述扫描信号线;以及
驱动所述视频信号线的视频信号线驱动电路,
所述第一和第二扫描信号线驱动电路包括:输出所述扫描信号线的选择信号的移位寄存器;以及多个放大电路,该放大电路由多级连接多个开关构成,将所述移位寄存器的输出放大并施加到所述扫描信号线,
所述第一扫描信号线驱动电路的放大电路中位于末级的第一开关、和所述第二扫描信号线驱动电路的放大电路中位于末级的第二开关中的至少一方为NMOS开关或PMOS开关。
2.如权利要求1所述的显示装置,其特征在于,
所述第一和第二扫描信号线驱动电路是在形成有所述像素阵列的显示面板上,沿着所述像素阵列的相对的两边形成的。
3.如权利要求1所述的显示装置,其特征在于,
所述第一开关为NMOS开关,所述第二开关为PMOS开关。
4.如权利要求1所述的显示装置,其特征在于,
所述第一开关为CMOS开关,所述第二开关为PMOS开关。
5.如权利要求4所述的显示装置,其特征在于,
所述第一开关所包含的NMOS开关的大小,与所述第一开关所包含的PMOS开关的大小和所述第二开关的大小之和实质上相等。
6.如权利要求1所述的显示装置,其特征在于,
所述第一开关为CMOS开关,所述第二开关为NMOS开关。
7.如权利要求6所述的显示装置,其特征在于,
所述第一开关所包含的PMOS开关的大小,与所述第一开关所包含的NMOS开关的大小和所述第二开关的大小之和实质上相等。
8.如权利要求1所述的显示装置,其特征在于,
作为所述第一开关,按照所述扫描信号线的配置顺序,每隔所定数量交替地设置PMOS开关和NMOS开关,作为所述第二开关,按照与所述第一开关相反的顺序,每隔所述所定数量交替地设置PMOS开关和NMOS开关。
9.如权利要求8所述的显示装置,其特征在于,
所述所定数量为1。
10.如权利要求8所述的显示装置,其特征在于,
所述所定数量为2。
11.如权利要求1所述的显示装置,其特征在于,
作为所述第一开关,按照所述扫描信号线的配置顺序,每隔所定数量交替地设置CMOS开关和PMOS开关,作为所述第二开关,按照与所述第一开关相反的顺序,每隔所述所定数量交替地设置CMOS开关和PMOS开关。
12.如权利要求11所述的显示装置,其特征在于,
所述所定数量为1。
13.如权利要求11所述的显示装置,其特征在于,
所述所定数量为2。
14.如权利要求11所述的显示装置,其特征在于,
作为所述第一和第二开关而设置的CMOS开关所包含的NMOS开关的大小,与该CMOS开关所包含的PMOS开关的大小和作为所述第一和第二开关而设置的PMOS开关的大小之和实质上相等。
15.如权利要求1所述的显示装置,其特征在于,
作为所述第一开关,按照所述扫描信号线的配置顺序,每隔所定数量交替地设置CMOS开关和NMOS开关,作为所述第二开关,按照与所述第一开关相反的顺序,每隔所述所定数量交替地设置CMOS开关和NMOS开关。
16.如权利要求15所述的显示装置,其特征在于,
所述所定数量为1。
17.如权利要求15所述的显示装置,其特征在于,
所述所定数量为2。
18.如权利要求15所述的显示装置,其特征在于,
作为所述第一和第二开关而设置的CMOS开关所包含的PMOS开关的大小,与该CMOS开关所包含的NMOS开关的大小和作为所述第一和第二开关而设置的NMOS开关的大小之和实质上相等。
19.一种显示面板,是用于矩阵型显示装置的显示面板,其特征在于,包括:
像素阵列,该像素阵列包括配置成二维形状的多个像素电路、多根扫描信号线和多根视频信号线;
第一扫描信号线驱动电路,该第一扫描信号线驱动电路连接于所述扫描信号线的一端,驱动所述扫描信号线;以及
第二扫描信号线驱动电路,该第二扫描信号线驱动电路连接于所述扫描信号线的另一端,与所述第一扫描信号线驱动电路合作,一起驱动所述扫描信号线,
所述第一和第二扫描信号线驱动电路包括:输出所述扫描信号线的选择信号的移位寄存器;以及多个放大电路,该放大电路由多级连接多个开关构成,将所述移位寄存器的输出放大并施加到所述扫描信号线,
所述第一扫描信号线驱动电路的放大电路中位于末级的第一开关、和所述第二扫描信号线驱动电路的放大电路中位于末级的第二开关中的至少一方为NMOS开关或PMOS开关。
CN2007800480115A 2007-01-31 2007-11-12 显示装置 Expired - Fee Related CN101568954B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP020399/2007 2007-01-31
JP2007020399 2007-01-31
PCT/JP2007/071917 WO2008093458A1 (ja) 2007-01-31 2007-11-12 表示装置

Publications (2)

Publication Number Publication Date
CN101568954A true CN101568954A (zh) 2009-10-28
CN101568954B CN101568954B (zh) 2012-05-30

Family

ID=39673774

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007800480115A Expired - Fee Related CN101568954B (zh) 2007-01-31 2007-11-12 显示装置

Country Status (3)

Country Link
US (1) US8405596B2 (zh)
CN (1) CN101568954B (zh)
WO (1) WO2008093458A1 (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102402933A (zh) * 2010-09-09 2012-04-04 株式会社半导体能源研究所 半导体器件
CN102884566A (zh) * 2010-04-16 2013-01-16 夏普株式会社 显示面板
CN104282279A (zh) * 2014-09-28 2015-01-14 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN104575366A (zh) * 2013-10-15 2015-04-29 昆山工研院新型平板显示技术中心有限公司 一种扫描驱动电路结构及有机发光显示器
CN106057150A (zh) * 2016-07-14 2016-10-26 江苏万邦微电子有限公司 高精度栅极驱动电路
CN106910481A (zh) * 2017-04-26 2017-06-30 深圳市华星光电技术有限公司 一种显示面板及液晶显示器
CN107342035A (zh) * 2012-05-31 2017-11-10 三星显示有限公司 显示面板
CN111105762A (zh) * 2018-10-26 2020-05-05 夏普株式会社 扫描信号线驱动电路、显示装置及扫描信号线的驱动方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI718565B (zh) 2009-09-10 2021-02-11 日商半導體能源研究所股份有限公司 半導體裝置和顯示裝置
CN104464601B (zh) * 2014-12-30 2017-11-21 厦门天马微电子有限公司 一种电子设备及其显示面板
US10522090B2 (en) 2015-04-02 2019-12-31 Sharp Kabushiki Kaisha Display device including output control circuits
CN105607360B (zh) * 2015-12-25 2019-07-05 上海中航光电子有限公司 一种显示面板及显示装置
KR102555084B1 (ko) * 2015-12-30 2023-07-13 엘지디스플레이 주식회사 게이트 구동 모듈 및 게이트 인 패널
JP2018132744A (ja) * 2017-02-17 2018-08-23 パナソニック液晶ディスプレイ株式会社 表示装置
US10423018B2 (en) 2017-04-26 2019-09-24 Shenzhen China Star Optoelectronics Technology Co., Ltd Display panel with amplifying circuit configured to amplify scanning signal and liquid crystal display
CN107331361B (zh) * 2017-08-15 2020-05-05 深圳市华星光电半导体显示技术有限公司 一种基于igzo制程的栅极驱动电路及液晶显示屏
CN110491331B (zh) * 2019-09-30 2023-01-24 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6356099B1 (en) * 1994-11-10 2002-03-12 Advanced Micro Devices, Inc. Transmission-line-noise immune input buffer
JP4630410B2 (ja) * 1999-03-19 2011-02-09 シャープ株式会社 液晶表示装置
US6788281B2 (en) * 2000-05-31 2004-09-07 Kabushiki Kaisha Toshiba Circuit panel and flat-panel display device
JP2002090708A (ja) * 2000-05-31 2002-03-27 Toshiba Corp 回路基板および平面表示装置
JP4659180B2 (ja) * 2000-07-12 2011-03-30 シャープ株式会社 表示装置
JP4831895B2 (ja) * 2001-08-03 2011-12-07 株式会社半導体エネルギー研究所 半導体装置
JP3968499B2 (ja) * 2001-10-17 2007-08-29 ソニー株式会社 表示装置
JP3923341B2 (ja) * 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
US20050180083A1 (en) * 2002-04-26 2005-08-18 Toshiba Matsushita Display Technology Co., Ltd. Drive circuit for el display panel
JP4425556B2 (ja) * 2003-03-28 2010-03-03 シャープ株式会社 駆動装置およびそれを備えた表示モジュール
JP4887657B2 (ja) * 2005-04-27 2012-02-29 日本電気株式会社 アクティブマトリクス型表示装置及びその駆動方法
EP1720148A3 (en) * 2005-05-02 2007-09-05 Semiconductor Energy Laboratory Co., Ltd. Display device and gray scale driving method with subframes thereof

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102884566B (zh) * 2010-04-16 2014-11-12 夏普株式会社 显示面板
CN102884566A (zh) * 2010-04-16 2013-01-16 夏普株式会社 显示面板
US10957267B2 (en) 2010-09-09 2021-03-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US11688358B2 (en) 2010-09-09 2023-06-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US11501728B2 (en) 2010-09-09 2022-11-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9035923B2 (en) 2010-09-09 2015-05-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9990894B2 (en) 2010-09-09 2018-06-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102402933B (zh) * 2010-09-09 2016-06-22 株式会社半导体能源研究所 半导体器件
CN105845093A (zh) * 2010-09-09 2016-08-10 株式会社半导体能源研究所 半导体器件
US10510310B2 (en) 2010-09-09 2019-12-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10304402B2 (en) 2010-09-09 2019-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9552761B2 (en) 2010-09-09 2017-01-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102402933A (zh) * 2010-09-09 2012-04-04 株式会社半导体能源研究所 半导体器件
US10140942B2 (en) 2010-09-09 2018-11-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN107342035A (zh) * 2012-05-31 2017-11-10 三星显示有限公司 显示面板
CN104575366B (zh) * 2013-10-15 2017-04-19 昆山工研院新型平板显示技术中心有限公司 一种扫描驱动电路结构及有机发光显示器
CN104575366A (zh) * 2013-10-15 2015-04-29 昆山工研院新型平板显示技术中心有限公司 一种扫描驱动电路结构及有机发光显示器
US9898958B2 (en) 2014-09-28 2018-02-20 Boe Technology Group Co., Ltd. Shift register unit, shift register, gate driver circuit and display apparatus
KR101692178B1 (ko) 2014-09-28 2017-01-17 보에 테크놀로지 그룹 컴퍼니 리미티드 시프트 레지스터 유닛, 시프트 레지스터, 게이트 드라이버 회로 및 디스플레이 장치
KR20160051675A (ko) * 2014-09-28 2016-05-11 보에 테크놀로지 그룹 컴퍼니 리미티드 시프트 레지스터 유닛, 시프트 레지스터, 게이트 드라이버 회로 및 디스플레이 장치
CN104282279A (zh) * 2014-09-28 2015-01-14 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN106057150A (zh) * 2016-07-14 2016-10-26 江苏万邦微电子有限公司 高精度栅极驱动电路
WO2018196116A1 (zh) * 2017-04-26 2018-11-01 深圳市华星光电技术有限公司 显示面板及液晶显示器
CN106910481A (zh) * 2017-04-26 2017-06-30 深圳市华星光电技术有限公司 一种显示面板及液晶显示器
CN106910481B (zh) * 2017-04-26 2019-07-12 深圳市华星光电技术有限公司 一种显示面板及液晶显示器
CN111105762A (zh) * 2018-10-26 2020-05-05 夏普株式会社 扫描信号线驱动电路、显示装置及扫描信号线的驱动方法
CN111105762B (zh) * 2018-10-26 2021-05-11 夏普株式会社 扫描信号线驱动电路、显示装置及扫描信号线的驱动方法

Also Published As

Publication number Publication date
US20100066922A1 (en) 2010-03-18
US8405596B2 (en) 2013-03-26
CN101568954B (zh) 2012-05-30
WO2008093458A1 (ja) 2008-08-07

Similar Documents

Publication Publication Date Title
CN101568954B (zh) 显示装置
US10095058B2 (en) Shift register and driving method thereof, gate driving device
JP5110680B2 (ja) シフトレジスタ及びこれを有する表示装置
US8369479B2 (en) Shift register with embedded bidirectional scanning function
KR101074402B1 (ko) 액정표시장치 및 그의 구동방법
US6876353B2 (en) Shift register and electronic apparatus
US9390813B2 (en) Shift register including unit circuits connected in multistage manner, and display device
US20170178558A1 (en) Shift register unit and method for driving the same, gate drive circuit and display device
US20160012764A1 (en) Gate driving unit, gate driving circuit, and display device
KR101282401B1 (ko) 액정 표시 장치
US20100315403A1 (en) Display device, method for driving the display device, and scan signal line driving circuit
CN101042937B (zh) 可降低偏压效应的移位寄存器、控制电路及液晶显示器
JP2007094415A5 (zh)
JP2001042287A (ja) 液晶表示装置およびその駆動方法
CN101719382A (zh) 移位寄存器、显示装置及移位寄存器的驱动方法
KR20120002883A (ko) 게이트 구동부 및 이를 포함하는 액정표시장치
CN101609233B (zh) 液晶显示面板
CN110517621B (zh) Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板
KR20070118386A (ko) 액정표시장치의 구동장치
JP4022990B2 (ja) アクティブマトリクス型液晶表示装置
KR20040024915A (ko) 액정표시장치
US8237649B2 (en) Liquid crystal driving device
KR100825424B1 (ko) Dsd lcd 구동방법 및 그 구동기기
US12008943B2 (en) Display panel, method for driving the same, and display device
CN114793461B (zh) 移位寄存器电路、栅极驱动电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120530

Termination date: 20191112

CF01 Termination of patent right due to non-payment of annual fee