CN107331361B - 一种基于igzo制程的栅极驱动电路及液晶显示屏 - Google Patents

一种基于igzo制程的栅极驱动电路及液晶显示屏 Download PDF

Info

Publication number
CN107331361B
CN107331361B CN201710698881.2A CN201710698881A CN107331361B CN 107331361 B CN107331361 B CN 107331361B CN 201710698881 A CN201710698881 A CN 201710698881A CN 107331361 B CN107331361 B CN 107331361B
Authority
CN
China
Prior art keywords
tft
electrically connected
port
circuit module
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710698881.2A
Other languages
English (en)
Other versions
CN107331361A (zh
Inventor
石龙强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201710698881.2A priority Critical patent/CN107331361B/zh
Publication of CN107331361A publication Critical patent/CN107331361A/zh
Priority to PCT/CN2018/074101 priority patent/WO2019033713A1/zh
Priority to US16/060,521 priority patent/US20200320947A1/en
Application granted granted Critical
Publication of CN107331361B publication Critical patent/CN107331361B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明实施例提供了一种基于IGZO制程的栅极驱动电路及液晶显示屏,其中,所述栅极驱动电路包括:级联有N级的GOA栅极驱动电路模块,每级GOA栅极驱动电路模块均包括相互电性连接的GOA电路模块和放大电路模块;所述GOA电路模块用于在第一时钟信号处于保持时间段时,维持输出电平不变,在所述第一时钟信号处于选通时间段时,将输入的上一级栅极驱动信号作为当前级栅极驱动信号输出;所述放大电路模块用于对所述当前级栅极驱动信号进行放大处理,以输出当前级栅极驱动放大信号。采用本发明,可改善GOA电路输出当前级栅极驱动信号的输出波形,降低上升沿时间和下降沿时间,同时降低电路功耗。

Description

一种基于IGZO制程的栅极驱动电路及液晶显示屏
技术领域
本发明涉及终端技术领域,尤其涉及一种基于IGZO制程的栅极驱动电路及液晶显示屏。
背景技术
GOA(Gate Driver on Array)技术即是阵列基板行驱动技术,是利用薄膜晶体管(Thin Film Transistor,TFT)液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,被多种显示器所使用。GOA电路具有两项基本功能分别为:输出栅极扫描驱动信号,以驱动面板内的栅极线,打开显示区内的TFT,对像素进行充电;移位寄存器功能,当一个栅极扫描驱动信号输出完成后,通过时钟控制进行下一个栅极扫描驱动信号的输出,并依次传递下去。
IGZO(indium gallium zinc oxide)是一种含有铟、镓和锌的非晶氧化物,具有较高的迁移率、和器件稳定性等优点,有利于提升像素的行扫描速率。因此,通常利用IGZO制程集成GOA电路。
现有技术中,针对IGZO的GOA电路研究较少,尤其针对大慈村的GOA电路需要克服IGZOO材料本身带来的问题。随着大尺寸液晶显示屏的发展趋势,面板尺寸和栅极驱动行数将增加,GOA的负载将变多,这样会增加GOA电路的功耗。
发明内容
本发明实施例所要解决的技术问题在于,提供一种基于IGZO制程的栅极驱动电路及液晶显示屏,可可改善GOA电路输出当前级栅极驱动信号的输出波形,降低上升沿时间和下降沿时间,还降低了电路功耗。
一方面,本发明实施例公开提供了一种基于IGZO制程的栅极驱动电路,包括:级联有N级的GOA栅极驱动电路模块,每级GOA栅极驱动电路模块均包括相互电性连接的GOA电路模块和放大电路模块;
所述GOA电路模块包括第一输入端口、第二输入端口和第一输出端口,所述第一输入端口和第二输入端口分别用于输入上一级栅极驱动信号和第一时钟信号;所述GOA电路模块用于在所述第一时钟信号处于保持时间段时,维持所述第一输出端口的输出电平不变,在所述第一时钟信号处于选通时间段时,将所述上一级栅极驱动信号作为当前级栅极驱动信号,并通过所述第一输出端口输出;
所述放大电路模块包括第三输入端口和第二输出端口,所述第三输入端口用于输入所述当前级栅极驱动信号,所述放大电路模块用于对所述当前级栅极驱动信号进行放大处理,并通过所述第二输出端口输出当前级栅极驱动放大信号。
其中可选地,所述放大电路模块包括第一薄膜晶体管TFT、第二TFT、第三TFT和第四TFT;所述第一TFT的源极分别与所述第二TFT的漏极和所述第四TFT的栅极电性连接,所述第二TFT的栅极分别与所述GOA电路模块的第一输出端口、和所述第三TFT的栅极电性连接,所述第三TFT的源极与所述第四TFT的漏极电性连接;所述第一TFT的栅极、所述第一TFT的漏极、及所述第三TFT的漏极分别与第一电压源(VGH)电性连接;所述第二TFT的源极和所述第四TFT的源极分别与第二电压源(VSS)电性连接。
其中可选地,所述放大电路模块还包括第一电容,所述第一电容跨接在所述第三TFT的栅极和源极之间。
其中可选地,所述GOA电路模块包括下拉维持电路单元、第二电容、第五TFT和第六TFT,所述下拉维持电路单元包括第一端口、第二端口、第三端口和第四端口;所述第五TFT的源极分别与所述第一端口和所述第六TFT的栅极电性连接,所述第六TFT的源极分别与所述第三端口、所述第一输出端口和第二电压源(VSS)电性连接,所述第五TFT的栅极和漏极分别与所述第一输入端口电性连接;所述第六TFT的漏极和所述第四端口分别与所述第二输入端口电性连接,所述第二端口与第二电压源(VSS)电性连接;所述第二电容跨接在所述第六TFT的栅极和源极之间。
其中可选地,所述GOA电路模块还包括:第七TFT和第八TFT;所述第七TFT的漏极分别与所述第五TFT的源极和所述第六TFT的栅极电性连接,所述第七TFT的栅极与所述第八TFT的栅极电性连接,所述第八TFT的漏极与所述第六TFT的源极电性连接;所述第七TFT的源极和所述第八TFT的漏极分别与所述第二电压源(VSS)电性连接。
另一方面,本发明实施例还公开提供了一种液晶显示屏,所述液晶显示屏包括如上所述的基于IGZO制程的栅极驱动电路。
本发明实施例提供了一种基于IGZO制程的栅极驱动电路及液晶显示屏,其中,所述栅极驱动电路包括:级联有N级的GOA栅极驱动电路模块,每级GOA栅极驱动电路模块均包括相互电性连接的GOA电路模块和放大电路模块;所述GOA电路模块用于在第一时钟信号处于保持时间段时,维持输出电平不变,在所述第一时钟信号处于选通时间段时,将输入的上一级栅极驱动信号作为当前级栅极驱动信号输出,所述放大电路模块用于对所述当前级栅极驱动信号进行放大处理,以输出当前级栅极驱动放大信号;这样可改善GOA电路输出当前级栅极驱动信号的输出波形,降低上升沿时间和下降沿时间,还可降低电路功耗。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种GOA电路模块的连线示意图;
图2是本发明实施例提供的一种基于GOA电路模块的波形示意图;
图3是本发明实施例的一种基于IGZO制程的栅极驱动电路的示意图;
图4A和图4B是本发明实施例提供的两种放大电路模块的连线示意图;
图5是本发明实施例提供的一种栅极驱动电路中的波形示意图;
图6A和图6B是本发明另一实施例的一种基于IGZO制程的栅极驱动电路的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”和“第三”(如果存在)等是用于区别不同对象,而非用于描述特定顺序。此外,术语“包括”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
请参见图1,是本发明实施例提供的一种GOA电路模块的连线示意图,该GOA电路模块100包括:四个端口,图示分别为端口11至端口14,其中端口11和端口13分别为第一输出端口11、第二输入端口12和一输入端口13,端口14为第一输出端口14。其中第一输入端口11用于输入上一级栅极驱动信号G(n-1)。第二输入端口12输入第一时钟信号CK/XCK。输入端口13用于输入第一直流信号VSS,也可与第一电压源VSS电性连接。
GOA电路模块100可包括下拉维持单元102,两个薄膜晶体管(Thin FilmTransistor,TFT),图示分别为T104、T106,以及一个自举电容,图示为Cb。所述下拉维持单元102包括七个端口,图示分别为端口1至端口7。其中,T104的栅极和漏极与所述第一输入端口11电性连接,T104的源极分别与端口1、端口4、T106的栅极电性连接,T106的漏极和端口3分别与所述第二输入端口12电性连接。端口2与T106的源极电性连接,自举电容Cb跨接在T106的栅极和源极。T106的源极分别与第一输出端口14和输入端口13电性连接。
在本发明的一个实施例中,GOA电路模块100还可包括另外两个TFT,图示为T108及T110,T108的漏极与T106的源极电性连接,T108的源极与输入端口13电性连接。T110的栅极与T108的栅极电性连接,T110的漏极分别与T106的栅极和T104的源极电性连接,T110的源极与输入端口13电性连接。所述下拉维持单元的端口5、端口6及端口7分别与输入端口13电性连接。
在本发明的又一个实施例中,GOA电路模块100还可另一输入端口15,所述输入端口15用于输入下一级栅极驱动信,所述输入端口15分别与T110的栅极和T108的栅极电性连接。
GOA电路模块100的工作原理为:当输入G(n)为高电平信号时,对自举电容Cb进行充电,下拉维持单元用于对输入的上一级栅极信号和第一时钟信号保持关闭状态,即保持输出低压直流信号(所述第一直流信号)。当输入G(n)为低电平信号时,自举电容Cb放电,从而通过第一输出端口14输出得到当前级栅极驱动信号G(n)。可选地,所述第一直流信号VSS可为-5V的低压直流电信号,即电位为-5V。如图2示出了本发明实施例提供的一种GOA电路模块工作涉及的几个波形示意图。其中STV为起始信号,即第一级栅极驱动信号。CK/XCK是信号完全相反的高频交流电信号,这些的高低电位分别是28V和-5V。
在一些实施例中,每相邻两级GOA电路模块中从第三输入端口13输入的第一时钟信号可为信号完全相反的高频交流电,如上一级GOA电路模块输入第一时钟信号为CK,则当前级GOA电路模块输入的第一时钟信号可为XCK。
请参见图3,是本发明实施例的一种基于IGZO制程的栅极驱动电路的示意图,该栅极驱动电路10包括:级联有N级的GOA栅极驱动电路模块,每级GOA栅极驱动电路模块均包括相互电性连接的GOA电路模块100和放大电路模块200;
所述GOA电路模块100包括第一输入端口11、第二输入端口12和第一输出端口14,所述第一输入端口11和第二输入端口12分别用于输入上一级栅极驱动信号G(n-1)和第一时钟信号CK/XCK;所述GOA电路模块1000用于在所述第一时钟信号CK/XCK处于保持时间段时,维持所述第一输出端口14的输出电平不变,在所述第一时钟信号CK/XCK处于选通时间段时,将所述上一级栅极驱动信号G(n-1)作为当前级栅极驱动信号G(n),并通过所述第一输出端口14输出;
所述放大电路模块200包括第三输入端口16和第二输出端口19,所述第三输入端口4用于输入所述当前级栅极驱动信号G(n),所述放大电路模块200用于对所述当前级栅极驱动信号G(n)进行放大处理,并通过所述第二输出端口19输出当前级栅极驱动放大信号G(n)_out。
通过实施本发明实施例,可改善GOA电路模块输出当前级栅极驱动信号的输出波形,降低上升沿时间和下降沿时间,还可降低电路功耗。
需要说明的是,本发明实施例所涉及的GOA电路模块100可具体参见图1所示连线示意图中的GOA电路模块100,这里不再赘述。
请参见图4A,是本发明实施例提供的一种放大电路模块200的连线示意图,该放大电路模块200包括第三输入端口16、第四输入端口17、第五输入端口18和第二输出端口19;其中,所述第三输入端口16用于输入当前级栅极驱动信号G(n)。所述第四输入端口17用于输入第一直流信号VSS,也可与第一电压源VSS电性连接,这里的第一电压源可为-5V的低压直流电位源。所述第五输入端口18用于输入第二直流信号VGH,也可与第二电压源VGH电性连接,这里的第二电压源可为28V的高压直流电位源。
放大电路模块200可包括四个薄膜晶体管,图示分别为第一薄膜晶体管T112、第二薄膜晶体管T114、第三薄膜晶体管T116和第四薄膜晶体管T118。其中,第一TFT(T112)的栅极和漏极与第五输入端口18电性连接。T112的源极与第二TFT(T114)的漏极和第四TFT(T118)的栅极电性连接。第二TFT(T114)的栅极和第三TFT(T116)的栅极与第三输入端口16电性连接。第三TFT(T116)的漏极与第五输入端口18电性连接。第三TFT(T116)的源极和第四TFT(T118)的漏极分别与第二输出端口19电性连接。第二TFT(T114)的源极和第四TFT(T118)的漏极分别与第四输入端口17电性连接。
放大电路模块200的工作原理:当G(N)为-5V低电位时,第二TFT(T114)和第三TFT(T116)处于截止/关闭状态,由于第一TFT(T112)的栅极接VGH(28V),所以第一TFT(T112)打开,S(N)的电位为28V,第四TFT(T118)导通,G(n)_out输出VSS的低电位-5V。当G(N)为5V高电位时,第二TFT(T114)和第三TFT(T116)导通,由于第一TFT(T112)的栅极接VGH(28V),所以第一TFT(T112)和第三TFT(T116)导通,由于T112和T114的分压作用,S(N)的电位为-5V,所以第四TFT(T118)处于关闭状态;G(n)_out输出VGH的高电位28V。具体可参见图5,示出了本发明实施例涉及的栅极驱动电路中的几种波形示意图。
在一些可能的实施例中,请参见图4B所示,是本发明实施例提供的又一种放大电路模块200的连线示意图。该放大电路模块200还可包括一个电容,图示为自举电容Ca,Ca跨接在所述第三TFT(T116)的栅极和源极之间。
该放大电路模块200的工作原理为:当G(N)为-5V低电位时,T114和T116处于关闭状态。由于T112的栅极接VGH(28V),所以第一TFT(T112)导通,S(N)的电位为28V,第四TFT(T118)导通,G(n)_out输出VSS的低电位-5V。当G(N)为5V高电位时,T114和T116导通,由于T112的栅极接VGH(28V),所以T112和T116导通,由于T112和T114的分压作用,S(N)的电位为-5V,所以T118处于关闭状态;G(N)_out输出VGH的高电位28V。此外,该过程G(n)_out的电位由原来的-5V变为28V,由于Ca电容效应,T(N)电位会由28V上升的更高,这样,第三TFT(T116)导通的更好,VGH的高电位更快更好的传递到G(n)_out,所以该电路有更好的gate输出波形和而且电路更加稳定。具体可参见图5,示出了本发明实施例涉及的栅极驱动电路中的几种波形示意图。
请参见图6A和图6B,分别是本发明另一实施例提供的一种基于IGZO制程的栅极驱动电路的示意图。其中GOA电路模块100和放大电路模块200具体可参见前述相关实施例中的描述,这里不再赘述。
本发明实施例还可提供一种液晶显示屏,该液晶显示屏可包括如图6A或6B所示提供的基于IGZO制程的栅极驱动电路的示意图,具体可参见前述相关实施例,这里不再赘述。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置,可通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明的各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (8)

1.一种基于IGZO制程的栅极驱动电路,其特征在于,包括:级联有N级的GOA栅极驱动电路模块,每级GOA栅极驱动电路模块均包括相互电性连接的GOA电路模块和放大电路模块;
所述GOA电路模块包括第一输入端口、第二输入端口和第一输出端口,所述第一输入端口和第二输入端口分别用于输入上一级栅极驱动信号和第一时钟信号;所述GOA电路模块用于在所述第一时钟信号处于保持时间段时,维持所述第一输出端口的输出电平不变,在所述第一时钟信号处于选通时间段时,将所述上一级栅极驱动信号作为当前级栅极驱动信号,并通过所述第一输出端口输出;
所述放大电路模块包括第三输入端口和第二输出端口,所述第三输入端口用于输入所述当前级栅极驱动信号,所述放大电路模块用于对所述当前级栅极驱动信号进行放大处理,并通过所述第二输出端口输出当前级栅极驱动放大信号;
其中,所述放大电路模块包括第一薄膜晶体管TFT、第二TFT、第三TFT和第四TFT;
所述第一TFT的源极分别与所述第二TFT的漏极和所述第四TFT的栅极电性连接,所述第二TFT的栅极分别与所述GOA电路模块的第一输出端口、和所述第三TFT的栅极电性连接,所述第三TFT的源极与所述第四TFT的漏极电性连接;所述第一TFT的栅极、所述第一TFT的漏极、及所述第三TFT的漏极分别与第一电压源(VGH)电性连接;所述第二TFT的源极和所述第四TFT的源极分别与第二电压源(VSS)电性连接。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述放大电路模块还包括第一电容,所述第一电容跨接在所述第三TFT的栅极和源极之间。
3.根据权利要求1所述的栅极驱动电路,其特征在于,所述GOA电路模块包括下拉维持电路单元、第二电容、第五TFT和第六TFT,所述下拉维持电路单元包括第一端口、第二端口、第三端口和第四端口;
所述第五TFT的源极分别与所述第一端口、所述第四端口和所述第六TFT的栅极电性连接,所述第六TFT的源极与所述第一输出端口电性连接,所述第五TFT的栅极和漏极分别与所述第一输入端口电性连接;所述第六TFT的漏极和所述第三端口分别与所述第二输入端口电性连接,所述第二端口与所述第一输出端口电性连接;所述第二电容跨接在所述第六TFT的栅极和源极之间。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述GOA电路模块还包括:第七TFT和第八TFT;
所述第七TFT的漏极分别与所述第五TFT的源极和所述第六TFT的栅极电性连接,所述第七TFT的栅极与所述第八TFT的栅极电性连接,所述第八TFT的漏极与所述第六TFT的源极电性连接;所述第七TFT的源极和所述第八TFT的源极分别与第二电压源(VSS)电性连接。
5.一种液晶显示屏,其特征在于,所述液晶显示屏包括基于IGZO制程的栅极驱动电路,其中,所述栅极驱动电路包括级联有N级的GOA栅极驱动电路模块,每级GOA栅极驱动电路模块均包括相互电性连接的GOA电路模块和放大电路模块;
所述GOA电路模块包括第一输入端口、第二输入端口和第一输出端口,所述第一输入端口和第二输入端口分别用于输入上一级栅极驱动信号和第一时钟信号;所述GOA电路模块用于在所述第一时钟信号处于保持时间段时,维持所述第一输出端口的输出电平不变,在所述第一时钟信号处于选通时间段时,将所述上一级栅极驱动信号作为当前级栅极驱动信号,并通过所述第一输出端口输出;
所述放大电路模块包括第三输入端口和第二输出端口,所述第三输入端口用于输入所述当前级栅极驱动信号,所述放大电路模块用于对所述当前级栅极驱动信号进行放大处理,并通过所述第二输出端口输出当前级栅极驱动放大信号;
其中,所述放大电路模块包括第一薄膜晶体管TFT、第二TFT、第三TFT和第四TFT;
所述第一TFT的源极分别与所述第二TFT的漏极和所述第四TFT的栅极电性连接,所述第二TFT的栅极分别与所述GOA电路模块的第一输出端口、和所述第三TFT的栅极电性连接,所述第三TFT的源极与所述第四TFT的漏极电性连接;所述第一TFT的栅极、所述第一TFT的漏极、及所述第三TFT的漏极分别与第一电压源(VGH)电性连接;所述第二TFT的源极和所述第四TFT的源极分别与第二电压源(VSS)电性连接。
6.根据权利要求5所述的液晶显示屏,其特征在于,所述放大电路模块还包括第一电容,所述第一电容跨接在所述第三TFT的栅极和源极之间。
7.根据权利要求5所述的液晶显示屏,其特征在于,所述GOA电路模块包括下拉维持电路单元、第二电容、第五TFT和第六TFT,所述下拉维持电路单元包括第一端口、第二端口、第三端口和第四端口;
所述第五TFT的源极分别与所述第一端口、所述第四端口和所述第六TFT的栅极电性连接,所述第六TFT的源极与所述第一输出端口电性连接,所述第五TFT的栅极和漏极分别与所述第一输入端口电性连接;所述第六TFT的漏极和所述第三端口分别与所述第二输入端口电性连接,所述第二端口与所述第一输出端口电性连接;所述第二电容跨接在所述第六TFT的栅极和源极之间。
8.根据权利要求7所述的液晶显示屏,其特征在于,所述GOA电路模块还包括:第七TFT和第八TFT;
所述第七TFT的漏极分别与所述第五TFT的源极和所述第六TFT的栅极电性连接,所述第七TFT的栅极与所述第八TFT的栅极电性连接,所述第八TFT的漏极与所述第六TFT的源极电性连接;所述第七TFT的源极和所述第八TFT的源极分别与第二电压源(VSS)电性连接。
CN201710698881.2A 2017-08-15 2017-08-15 一种基于igzo制程的栅极驱动电路及液晶显示屏 Active CN107331361B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710698881.2A CN107331361B (zh) 2017-08-15 2017-08-15 一种基于igzo制程的栅极驱动电路及液晶显示屏
PCT/CN2018/074101 WO2019033713A1 (zh) 2017-08-15 2018-01-25 基于igzo制程的栅极驱动电路及液晶显示屏
US16/060,521 US20200320947A1 (en) 2017-08-15 2018-01-25 Gate driver circuit based on igzo manufacturing process and liquid crystal display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710698881.2A CN107331361B (zh) 2017-08-15 2017-08-15 一种基于igzo制程的栅极驱动电路及液晶显示屏

Publications (2)

Publication Number Publication Date
CN107331361A CN107331361A (zh) 2017-11-07
CN107331361B true CN107331361B (zh) 2020-05-05

Family

ID=60201021

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710698881.2A Active CN107331361B (zh) 2017-08-15 2017-08-15 一种基于igzo制程的栅极驱动电路及液晶显示屏

Country Status (3)

Country Link
US (1) US20200320947A1 (zh)
CN (1) CN107331361B (zh)
WO (1) WO2019033713A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107331361B (zh) * 2017-08-15 2020-05-05 深圳市华星光电半导体显示技术有限公司 一种基于igzo制程的栅极驱动电路及液晶显示屏
CN109961746B (zh) * 2019-05-06 2020-09-08 深圳市华星光电半导体显示技术有限公司 用于显示屏的驱动电路
US10891902B2 (en) 2019-05-06 2021-01-12 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Driving circuit of display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105185318A (zh) * 2015-10-19 2015-12-23 京东方科技集团股份有限公司 栅线驱动电路、输出发射控制信号的电路及触控显示装置
CN106940991A (zh) * 2017-04-25 2017-07-11 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN106952602A (zh) * 2017-04-14 2017-07-14 京东方科技集团股份有限公司 反相器模块、移位寄存器单元、阵列基板及显示装置
CN107039016A (zh) * 2017-06-07 2017-08-11 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100685842B1 (ko) * 2005-08-17 2007-02-22 삼성에스디아이 주식회사 발광제어 구동장치 및 이를 포함하는 유기전계발광표시장치
US8405596B2 (en) * 2007-01-31 2013-03-26 Sharp Kabushiki Kaisha Display device having dual scanning signal line driver circuits
CN104157259B (zh) * 2014-09-10 2016-06-22 深圳市华星光电技术有限公司 基于igzo制程的栅极驱动电路
CN107331361B (zh) * 2017-08-15 2020-05-05 深圳市华星光电半导体显示技术有限公司 一种基于igzo制程的栅极驱动电路及液晶显示屏

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105185318A (zh) * 2015-10-19 2015-12-23 京东方科技集团股份有限公司 栅线驱动电路、输出发射控制信号的电路及触控显示装置
CN106952602A (zh) * 2017-04-14 2017-07-14 京东方科技集团股份有限公司 反相器模块、移位寄存器单元、阵列基板及显示装置
CN106940991A (zh) * 2017-04-25 2017-07-11 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN107039016A (zh) * 2017-06-07 2017-08-11 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示器

Also Published As

Publication number Publication date
CN107331361A (zh) 2017-11-07
WO2019033713A1 (zh) 2019-02-21
US20200320947A1 (en) 2020-10-08

Similar Documents

Publication Publication Date Title
US9959830B2 (en) GOA circuit
CN108932933B (zh) 移位寄存器、栅极驱动电路、显示装置
US9378698B2 (en) Pixel driving circuit and method, array substrate and liquid crystal display apparatus
US9305509B2 (en) Shift register unit, gate driving circuit and display apparatus
US20160372078A1 (en) Goa circuit and a driving method thereof, a display panel and a display apparatus
US10504464B2 (en) Driving apparatus, display apparatus with output enable signal driving circuit and driving method thereof
EP3086312A1 (en) Shift register unit, gate drive circuit and display device
US10074315B2 (en) Shift register unit, driving method, gate driving circuit and display device
US9030456B2 (en) Driving device and driving method for liquid crystal display
US20140043215A1 (en) Pixel unit, pixel structure, display apparatus and pixel driving method
US9786243B2 (en) Gate driving circuit and display apparatus including the same
US20110128272A1 (en) Liquid crystal display accepting alternating common voltage
US11238768B2 (en) Pixel circuit and driving method thereof, display substrate, and display device
CN108628049B (zh) 阵列基板、显示面板及显示装置
US20200118474A1 (en) Gate driving circuity, method for driving the same and display device
CN107331360B (zh) Goa电路及液晶显示装置
US10964403B2 (en) Shift register unit, driving method, gate driving circuit and display device
CN107331361B (zh) 一种基于igzo制程的栅极驱动电路及液晶显示屏
CN102956214A (zh) 一种公共电极驱动单元、液晶显示面板和液晶显示装置
CN103606359A (zh) 一种驱动电路及其移位寄存器
US10386663B2 (en) GOA circuit and liquid crystal display device
US8144098B2 (en) Dot-matrix display refresh charging/discharging control method and system
CN105206234A (zh) 移位寄存器单元、栅极驱动方法、电路和栅极驱动装置
CN109935218B (zh) 像素电路及其驱动方法、显示面板及显示装置
JP4022990B2 (ja) アクティブマトリクス型液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant