CN101292426A - 电流相加型dac - Google Patents

电流相加型dac Download PDF

Info

Publication number
CN101292426A
CN101292426A CNA2006800386335A CN200680038633A CN101292426A CN 101292426 A CN101292426 A CN 101292426A CN A2006800386335 A CNA2006800386335 A CN A2006800386335A CN 200680038633 A CN200680038633 A CN 200680038633A CN 101292426 A CN101292426 A CN 101292426A
Authority
CN
China
Prior art keywords
mentioned
current
source
transistor
branch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006800386335A
Other languages
English (en)
Other versions
CN101292426B (zh
Inventor
德丸美智子
生驹平治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Socionext Inc
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN101292426A publication Critical patent/CN101292426A/zh
Application granted granted Critical
Publication of CN101292426B publication Critical patent/CN101292426B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/002Provisions or arrangements for saving power, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains or by selectively turning on stages when needed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/662Multiplexed conversion systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators
    • H03M1/745Simultaneous conversion using current sources as quantisation value generators with weighted currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators
    • H03M1/747Simultaneous conversion using current sources as quantisation value generators with equal currents which are switched by unary decoded digital signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

在多通道电流相加型DAC中,例如在2通道电流相加型DAC中,各通道(A、B)分别由两个小电流的电流源((I11、I12)、(I21、I22)…)构成与数字输入信号(DS)的位数对应的多个电流源(I1、I2…)。当在任一通道中将满标电流限制得较小时,各两个分支电流源通过开关(Sa1、Sa2)仅使其中任一个断开。因此,共用偏置电路的同时,各通道可各自不降低分辨率地调整满标电流。

Description

电流相加型DAC
技术领域
本发明涉及电流相加型DAC,尤其涉及削减不需要的功耗的技术。
背景技术
目前,半导体工艺正在向微细化发展,但模拟电路模块与数字电路模块不同,即使工艺微细化也不会使面积小型化。另外,由于一个LSI的多功能化,因此功耗有增加的趋势,使削减功耗成为重大课题。
以往,作为电流相加型DAC已知具有如下结构:包括数量与数字输入信号的位数相对应的多个电流源、和用于生成将从这些电流源流出的电流值调整为预定值的偏置电压的偏置电路,当输入数字输入信号时,按照该数字输入信号值来选择从上述多个基本电流源流至模拟输出端子的电流,并将这些选择的电流相加后使其从模拟输出端子输出。
在这种电流相加型DAC中,具有多个系统具备相同的结构而被多通道化的电流相加型DAC,以使得可以一个多用。在该多通道电流相加型DAC中,为了减小其面积,往往在多通道中共用上述偏置电路。
图8表示电流相加型DAC的结构的一例。在该图中,I1、I2...为多个电流源,DS为数字输入信号,1为偏置电路,3为模拟输出端子,4为稳定电容,SW1、SW2...为开关电路,按照上述数字输入信号DS的值,将上述各电流源I1...的电流切换到上述模拟输出端子3和接地端。
该电流相加型DAC具有与数字输入信号DS的位数对应的电流源I1...。例如,在温度计式的情况下,若数字输入信号DS为8位,则有256个电流源,若数字输入信号DS为10位,则有1024个电流源。另外,在二进制式的情况下,若为8位,则具有加权的8个电流源。按照上述数字输入信号DS的值来切换上述开关电路SW1...,仅与上述数字输入信号DS的值对应的量的电流流到上述模拟输出端子3,得到模拟输出。在从上述偏置电路1输出的偏置电压的输出路径上连接有用于减小由串扰(cross talk)等产生的噪声的影响的稳定电容4。
上述开关SW1...通常使用晶体管来构成。图9是上述开关电路SW1的一例。在该图中,数字输入信号DS被解码器10解码后,被输入到构成开关SW1的两个Pch晶体管P1、P2中的一个晶体管P1的栅极,并且翻转后被输入到另一个Pch晶体管P2的栅极。而且,当解码后的数字信号的对应值为“L”电平时,接收该数字信号的Pch晶体管P1导通,将电流源I1的电流连接至模拟输入端子3,而当解码后的翻转数字信号的对应值为“H”电平时,另一个Pch晶体管P2导通,将电流源I1的电流接地。
图10表示将如上述那样的电流相加型DAC多通道化的结构。图10是两通道A、B的情况。上述偏置电路1的偏置电压的输出共用于两通道A、B的各电流源的电流调整。
以往,在这种多通道电流相加型DAC中,作为变更所有电流源的电流流到模拟输入端子时的合计电流即满标电流的方法,有切换偏置电路的偏置电压的方法。例如,在专利文献1中,通过切换偏置电路生成的偏置电压来变更从各电流源流出的电流值,变更满标电流。
专利文献1:日本特开平8-274642号公报(第三-第四页、图1)
发明内容
然而,在上述现有的多通道电流相加型DAC中,由于多通道共用偏置电路,因此所有通道的满标电流由偏置电路唯一地确定,不能单独地变更各个通道的满标电流。因此,在产品设计时,符合满标电流需要最大的情况来设计,结果在使用时,在一个通道需要该满标电流的情况下,不需要该满标电流的其他通道常常也无用地消耗该满标电流,存在功耗无益地增大的缺点。另外,在单通道电流相加型DAC、或多通道电流相加型DAC的全部通道中,当在变更满标电流的情况下要变更偏置电压来变更满标电流值时,需要进行用于稳定偏置电压的电容的充放电,具有需要与之对应的时间的缺点。
本发明为了克服上述缺陷,在多通道电流相加型DAC中,采用如下结构:在各通道中进一步由多个小电流的电流源分别构成多个电流源,可根据需要使多个小电流的电流源的一部分停止。
即,本发明的电流相加型DAC包括多个通道,一个通道的结构为:包括数量与数字输入信号的位数对应的基本电流源;按照上述数字输入信号的值选择从上述多个基本电流源流向模拟输出端子的电流;将这些选择的电流相加后使其从模拟输出端子输出,该电流相加型DAC的特征在于:还包括偏置电路,由上述多个通道共用,生成设定上述多个基本电流源的电流值的一个偏置电压,并且,在上述多个通道中的至少一个通道中,上述多个基本电流源分别由多个分支电流源构成,包括按照每个上述基本电流源对构成该基本电流源的上述多个分支电流源的任一个进行断开控制的控制电路。
本发明的特征在于:在上述电流相加型DAC中,构成一个基本电流源的多个分支电流源流出彼此相同的值的电流。
本发明的特征在于:在上述电流相加型DAC中,构成一个基本电流源的多个分支电流源流出彼此不同的值的电流。
在本发明的特征在于:在上述电流相加型DAC中,构成一个基本电流源的多个分支电流源为两个。
本发明的特征在于:在上述电流相加型DAC中,从上述偏置电路向上述各基本电流源的多个分支电流源提供偏置电压,上述控制电路包括对每个上述各基本电流源停止从上述偏置电路向多个分支电流源的至少一个供给偏置电压的选择电路。
本发明的特征在于:在上述电流相加型DAC中,上述各分支电流源由连接在预定电源电压的电源上的P型晶体管构成,上述控制电路包括:切换用于使上述P型晶体管导通的导通侧偏置电压和用于使上述P型晶体管截止的截止侧偏置电压来提供给构成上述各分支电流源的P型晶体管的选择电路。
本发明的特征在于:在上述电流相加型DAC中,上述控制电路提供给上述P型晶体管的截止侧偏置电压是上述电源的电源电压。
本发明的特征在于:在上述电流相加型DAC中,上述各分支电流源由连接在接地电源上的N型晶体管构成,上述控制电路包括:切换用于使上述N型晶体管导通的导通侧偏置电压和用于使上述N型晶体管截止的截止侧偏置电压来提供给构成上述各分支电流源的N型晶体管的选择电路。
本发明的特征在于:在上述电流相加型DAC中,上述控制电路提供给上述N型晶体管的截止侧偏置电压是上述接地电源的接地电压。
本发明的特征在于:在上述电流相加型DAC中,还包括与上述各分支电流源串联连接的串联晶体管,上述控制电路包括:切换用于使上述各串联晶体管导通的导通侧偏置电压和用于使上述各串联晶体管截止的截止侧偏置电压来提供给上述各串联晶体管的选择电路。
本发明的特征在于:在上述电流相加型DAC中,上述各分支电流源由连接在预定电源电压的电源上的P型晶体管构成,上述各串联晶体管由P型晶体管构成,上述控制电路提供给上述串联晶体管的截止侧偏置电压是上述电源的电源电压。
本发明的特征在于:在上述电流相加型DAC中,上述各分支电流源由连接在接地电源的N型晶体管构成,上述各串联晶体管由N型晶体管构成,上述控制电路提供给上述串联晶体管的截止侧偏置电压是上述接地电源的接地电压。
本发明的特征在于:在上述电流相加型DAC中,还包括开关电路,与上述各分支电流源对应地配置,按照上述数字输入信号选择是否向上述模拟输出端子输出对应的分支电流源的电流,上述控制电路对与构成一个基本电流源的多个分支电流源对应的多个开关电路中的至少一个输出选择信号后使之开路,对对应的分支电流源进行断开控制。
本发明的特征在于,在上述电流相加型DAC中,上述各开关电路包括:第一晶体管,与对应的分支电流源连接,并且与上述模拟输出端子连接;第二晶体管,与上述对应的分支电流源连接,并且与接地电源连接;第一逻辑电路,连接在上述第一晶体管的栅极上,并接收上述数字输入信号和来自上述控制电路的选择信号;以及第二逻辑电路,连接在上述第二晶体管的栅极上,并接收上述数字输入信号的反相信号和来自上述控制电路的选择信号。
本发明的电流相加型DAC具有如下结构:包括数量与数字输入信号的位数对应的基本电流源;按照上述数字输入信号的值选择从上述多个基本电流源流向模拟输出端子的电流;将这些选择的电流相加后使其从模拟输出端子输出,该电流相加型DAC的特征在于:还包括生成设定上述多个基本电流源的电流值的一个偏置电压的偏置电路,并且,上述多个基本电流源分别由多个分支电流源构成,还包括按照每个上述基本电流源对构成该基本电流源的上述多个分支电流源的任一个进行断开控制的控制电路。
如上所述,根据本发明的电流相加型DAC,在各通道中分别由两个以上的分支电流源构成多个基本电流源的每一个,对基本电流源的每一个,若停止其两个以上的电流源的一部分,则本通道的满标电流被限制为较小值。并且,在满标电流被限制为较小值时,在与数字输入信号的位数对应的多个基本电流源中,分别至少一个分支电流源进行动作,因此不会降低电流相加型DAC的分辨率。而且,各基本电流源由两个以上的电流源构成,面积与基本电流源大致相同,因此也能控制电流相加型DAC的价格。
另外,根据本发明的电流相加型DAC,能够不变更偏置电路的偏置电压等地仅用内部控制电路的控制信号可变地调整满标电流的值。
如上述说明的那样,根据本发明的多通道电流相加型DAC,能够不降低分解度,使各通道的满标电流大小可调,因此能够有效地削减不需要的功耗。
另外,根据本发明的电流相加型DAC,可仅用内部控制电路的控制信号来可变地调整满标电流的值。
附图说明
图1是表示第一实施方式的电流相加型DAC的整体结构的图。
图2是表示第二实施方式的电流相加型DAC的具体结构的图。
图3是表示第二实施方式的电流相加型DAC的变形例的图。
图4是表示第三实施方式的电流相加型DAC的具体结构的图。
图5是表示第三实施方式的电流相加型DAC的变形例的图。
图6是表示第四实施方式的电流相加型DAC的整体结构的图。
图7是表示第四实施方式的电流相加型DAC所使用的开关电路的具体结构的图。
图8是表示现有的电流相加型DAC的整体结构的图。
图9是表示现有的电流相加型DAC所使用的开关电路的结构的图。
图10是表示现有的两通道电流相加型DAC的整体结构的图。
符号说明:
1、1’偏置电路
3模拟输出端子
4稳定电容
7控制电路
10解码器
DS数字输入信号
BS偏置电压信号
I1、I2基本电流源
I11、I12分支电流源
Sa1、Sa2、Sa1’、Sa2’选择电路
P11~P22 Pch晶体管
N11~N22 Nch晶体管
vps电源
Cd11~Cd22串联晶体管
SW1、SW2开关电路
SW11、SW12分支开关电路
sel1A、sel2A接通/断开控制信号
T1第一晶体管
T2第二晶体管
12第一NAND电路(逻辑电路)
13第二NAND电路(逻辑电路)
具体实施方式
以下,参照附图说明本发明的实施方式。
(第一实施方式)
图1表示本发明实施方式1的电流相加型DAC的结构。
该图的电流相加型DAC表示两通道的电流相加型DAC。两通道的结构相同,因此只说明两通道A、B中的一个通道A。
在上述通道A中,1是与上述通道B共用的偏置电路,DS是数字输入信号。I1、I2...是基本电流源,数量与上述数字输入信号DS的位数对应,在温度计式的情况下,若为8位则有256个,若为10位则有1024个。另外,在二进制式的情况下,若为8位则具有加权的8个基本电流源。在该图中,仅示出2个。
另外,SW1、SW2...为开关电路,数量与上述基本电流源I1...相同,用上述数字输入信号DS进行控制。3是模拟输出端子,上述基本电流源I1...经由上述对应的开关电路SW1...与该模拟输出端子3相连接。上述各开关电路SW1...将对应的基本电流源I1...切换到上述模拟输出端子3侧和接地侧。
并且,上述各基本电流源I1、I2分别由两个分支电流源(I11、I12)、(I21、I22)构成。上述偏置电路1向各基本电流源I1、I2的分支电流源(I11、I12)、(I21、I22)提供设定各基本电流源I1、I2的电流值的一个偏置电压信号BS。这些分支电流源的电流值被设定为彼此相同的值。在该偏置电压信号BS的供给路径上连接使上述偏置电压信号BS的值稳定为一定值的稳定电容4,并且配置有控制电路7。上述控制电路7具有与各基本电流源I1、I2...中的分支电流源的数量相等的两个选择电路Sa1、Sa2。一个选择电路Sa1被配置在对基本电流源I1、I2的第一分支电流源I11、I21提供偏置电压信号BS的供给路径上,另一个选择电流Sa2被配置在对基本电流源I1、I2的第二分支电流源I12、I22提供偏置电压信号BS的供给路径上。这些选择电路Sa1、Sa2都由从控制电路7输出的导通/截止(接通/断开)选择信号Sel1A、Sel2A进行控制。
对于通道B,上述控制电路7对选择电路Sa1、Sa2输出与通道A中的导通/截止选择信号Sel1A、Sel2A不同的导通/截止信号Sel1B、Sel2B。
在本实施方式中,基本电流源I1、I2...全部导通时的电流相加型DAC的满标电流为所有的基本电流源I1、I2...的电流流到上述模拟输出端子3时的电流值。
此刻,当通道A的满标电流只要求为通道B的满标电流的一半时,控制电路7根据导通/截止选择信号Sel2A只断开选择电路Sa2,使各基本电流源I1、I2的第二分支电流源I12、I22停止。结果仅各基本电流源I1、I2的第一分支电流源I11、I21动作,通道A的满标电流变为通道B的满标电流的一半。因此,能够削减通道A中不需要的功率。
并且,在基本电流源I1、I2中,第一分支电流源I11、I21分别进行动作,因此分辨率不会降低。
(第二实施方式)
接着,说明本发明的第二实施方式。
图2表示本发明第二实施方式的电流相加型DAC的结构。
在图2所示的电流相加型DAC中,分支电流源I11、I12、I21、I22分别由源极连接在具有预定值的电源电压的电源vps上的Pch晶体管P11、P12、P21、P22构成,基本电流源I1的两个Pch晶体管(第一分支电流源和第二分支电流源)P11、P12的漏极连接在开关电路SW1上,基本电流源I2的两个Pch晶体管(第一分支电流源和第二分支电流源)P21、P22的漏极连接在开关电路SW2上。
而且,偏置电路1’除了输出设定各基本电流源I1...的电流值的偏置电压信号BS、换句话说使各分支电流源I11...导通的导通侧的偏置电压之外,还输出设定为上述电源vps的电源电压v的截止侧偏置电压来作为使上述各分支电流源I11...(Pch晶体管P11...)截止的电压。另外,选择电路Sa1’将输入到第一分支电流源(Pch晶体管P11、P21)的栅极的电压切换到来自上述偏置电路1’的导通侧偏置电压BS和截止侧偏置电压v。同样地,选择电路Sa2’将输入到第二分支电流源(Pch晶体管P12、P22)的栅极的电压切换到来自上述偏置电路1’的导通侧偏置电压BS和截止侧偏置电压v。其他结构与上述第一实施方式相同,因此省略其说明。
在本实施方式的电流相加型DAC中,例如在通道A中,选择电路Sa1’、Sa2’都选择导通侧偏置电压BS时,满标电流为各基本电流源I1、I2的第一和第二Pch晶体管P11、P12、P21、P22全部导通时的电流值的合计值。
对此,当一个选择电路Sa2’选择截止侧偏置电压v时,各基本电流源I1、I2的第二Pch晶体管P12、P22截止,因此满标电流变为仅各基本电流源I1、I2的第一Pch晶体管P11、P21导通时的电流值的合计值。
因此,在本实施方式的电流相加型DAC中,能够不降低分辨率地变更各通道A、B的满标电流的大小。
偏置电路1’生成的偏置电压信号BS是使Pch晶体管P11、P12...导通的电压,该电压为了将这些晶体管P11...的电流值确定为所需的值而需要高精度地设定为目标值。而截止侧偏置电压v只要设定在可使Pch晶体管P11...截止的电压范围内即可,不需要高精度地设定为一个电压值,因此当设定为电源vps的电源电压v时是很容易实现的。
图3表示上述第二实施方式的变形例。在上述第二实施方式中,由Pch晶体管构成了电流相加型DAC的分支电流源,但在本变形例中,变更为Nch晶体管,随着其变更,成为电源电压和接地电压与第二实施方式相反的结构。其他结构与第二实施方式相同,因此省略其说明。
在图1~图3中,选择电路Sa1、Sa2、Sa1’、Sa2’分别配置在从偏置电路1、1’向第一分支电流源I11、I12提供偏置电压信号BS的供给路径上和从偏置电路1、1’向第二分支电流源I21、I22提供偏置电压信号BS的供给路径上,但也可以是任一个。
(第三实施方式)
图4表示本发明的第三实施方式的电流相加型DAC的结构。
在该图的电流相加型DAC中,是将上述图2的电流相加型DAC的结构变形后的结构。
即,对由Pch晶体管构成的分支电流源I11...提供来自偏置电路1’的导通侧偏置电压信号BS。另外,在上述分支电流源I11、I12...上分别串联连接由Pch晶体管构成的第一、第二串联晶体管(cascodetransistor)Cd11、Cd12...的源极,在这些串联晶体管Cd11、Cd12...的漏极上连接对应的开关电路SW1、SW2。
并且,选择电路Sa1’将输入到上述第一串联晶体管Cd11、Cd21的栅极的电压切换到来自上述偏置电路1’的导通侧偏置电压BS和截止侧偏置电压v。另外,选择电路Sa2’将输入到第二串联晶体管Cd12、Cd22的栅极的电压切换到来自上述偏置电路1’的导通侧偏置电压BS和截止侧偏置电压v。其他结构与上述第一实施方式相同,因此省略其说明。
因此,在本实施方式的电流相加型DAC中,可通过各串联晶体管Cd11...的导通/截止来控制各分支电流源I11...的导通/截止,除了可使各通道A、B的满标电流变更大小之外,还在各分支电流源I11...上分别串联连接有对应的串联晶体管Cd11...,因此能够使来自各分支电流源I11...的电流进一步恒流化。
也可以只具有选择电路Sa1’、Sa2’的任意一个。
图5表示本实施方式的变形例。在第三实施方式的图4中,由Pch晶体管构成了分支电流源I11...和串联晶体管Cd11...,但在本变形例中,是由Nch晶体管构成的。随着其变更,成为电源电压和接地电压与第三实施方式相反的结构。其他结构与第二实施方式相同,因此省略其说明。
(第四实施方式)
图6表示本发明第四实施方式的电流相加型DAC的结构。
在本实施方式中,如图1那样,不设置选择电路Sa1、Sa2...而使开关电路SW具有这些选择电路的功能。
即,在图6的电流相加型DAC中,在各分支电流源I11、I12、I21、I22上分别串联连接分支开关电路SW11、SW12、SW21、SW22。这些分支开关电路SW11...分别具有什么也不连接的开路端子op,并且按照数字输入信号DS和导通/截止选择信号Sel1A、Sel2A来将对应的分支电流源I11...切换到模拟输出端子3和接地端,或者使其与开路端子op连接,使得不切换到上述模拟输出端子3和接地端任意一个。
上述多个分支开关电路SW11、SW12...是相同结构。图7示例出分支开关电路SW11的内部结构。在该图中,分支开关电路SW11包括对数字输入信号DS进行解码的解码器10、接收由上述解码器10解码后的数字信号11的对应值和导通/截止选择信号Sel1A的第一NAND电路(逻辑电路)12、接收上述解码后的数字信号11的反相信号和上述导通/截止选择信号Sel1A的第二NAND电路(逻辑电路)13、以及第一Pch晶体管T1和第二Pch晶体管T2。上述两个Pch晶体管T1、T2的源极连接在与上述第一分支电流源I11连接的第一端子15上,上述第一Pch晶体管T1的漏极连接在与上述模拟输出端子3连接的第二端子16上,上述第二Pch晶体管T2的漏极连接在与接地端连接的第三端子17上。而且,向上述第一Pch晶体管T1的栅极输入上述第一NAND电路12的输出信号,向上述第二Pch晶体管T2的栅极输入上述第二NAND电路13的输出信号。
因此,在上述分支开关电路SW11中,当导通/截止选择信号Sel1A为High时,若数字信号11的对应值为“H”电平时,第一Pch晶体管T1导通,第一端子15连接在至模拟输出端子3的第二端子16上,若数字信号11为“L”电平时,第一端子15连接在至接地端的第三端子17上,而导通/截止选择信号Sel1A为Low时,第一端子15不与上述第一端子16和第二端子17的任意一个连接、即与开路端子op连接,第一分支电流源I11截止。
因此,在本实施方式的电流相加型DAC中,通过与各分支电流源I11...对应的分支开关电路SW11...被切换到开路端子op侧,能够控制各分支电流源I11...的导通/截止,因此,能够使各通道A、B的满标电流变更大小,可削减不需要的功率。
在本实施方式中,使全部的分支开关电路SW11...为图7所示的结构,但也可以仅使第一分支电流源I11、I21...为图7的结构。
另外,在上述第一~第四的实施方式中,将第一分支电流源I11、I21和第二电流源I12、I22的电流值设定为相同的值,但本发明不限于此,例如可任意地设定为I11=I21=I12/2=I22/2等。只要这样合理设定各个分支电流源的电流值,则能够将满标电流设定为1/3值等任意值,并且可将满标电流的模式设定为3以上的多个。
另外,各基本电流源I1、I2...的分支数量在本实施方式中设为2个,但也可以是3个以上,而且,通道不限于两个,当然也可以是3以上。
进一步,在以上的说明中,示例了两个通道A、B的结构为相同结构的情况,但本发明不限于此,只要在多通道中的至少一个通道中具有分支电流源和控制电路即可。
此外,在以上的说明中,说明了多通道电流相加型,但本发明也可应用于单通道电流相加型。在这种情况下,能够不变更偏置电路1的偏置电压BS等地仅用内部的控制电路7的控制信号Sel1A、Sel2A来可变地调整满标电流的值。并且,在这种情况下,不变更偏置电压BS,因此能够不需要对用于稳定偏置电压BS的电容进行充放电而在短时间内变更满标电流的值。
产业上的可利用性
如上所述,本发明可不降低分辨率而调整各通道的满标电流的大小,因此,作为能够削减不需要功耗的多通道电路相加型DAC等是有用的。

Claims (15)

1.一种电流相加型DAC,包括多个通道,其中一个通道的结构为:包括数量与数字输入信号的位数相对应的基本电流源,并按照上述数字输入信号的值来选择从上述多个基本电流源流向模拟输出端子的电流,且将这些选择的电流相加后使其从模拟输出端子输出,
该电流相加型DAC的特征在于:
还包括偏置电路,该偏置电路由上述多个通道共用,并生成设定上述多个基本电流源的电流值的一个偏置电压,并且
在上述多个通道中的至少一个通道中,
上述多个基本电流源分别由多个分支电流源构成,
包括按照每个上述基本电流源对构成该基本电流源的上述多个分支电流源的任一个进行断开控制的控制电路。
2.根据权利要求1所述的电流相加型DAC,其特征在于:
构成一个基本电流源的多个分支电流源流出彼此相同的值的电流。
3.根据权利要求1所述的电流相加型DAC,其特征在于:
构成一个基本电流源的多个分支电流源流出彼此不同的值的电流。
4.根据权利要求1所述的电流相加型DAC,其特征在于:
构成一个基本电流源的多个分支电流源为两个。
5.根据权利要求1所述的电流相加型DAC,其特征在于:
从上述偏置电路向上述各基本电流源的多个分支电流源提供偏置电压,
上述控制电路包括:对每个上述基本电流源停止从上述偏置电路向多个分支电流源的至少一个供给偏置电压的选择电路。
6.根据权利要求1所述的电流相加型DAC,其特征在于:
上述各分支电流源由连接在预定电源电压的电源上的P型晶体管构成,
上述控制电路包括:切换用于使上述P型晶体管导通的导通侧偏置电压和用于使上述P型晶体管截止的截止侧偏置电压来提供给构成上述各分支电流源的P型晶体管的选择电路。
7.根据权利要求6所述的电流相加型DAC,其特征在于:
上述控制电路提供给上述P型晶体管的截止侧偏置电压是上述电源的电源电压。
8.根据权利要求1所述的电流相加型DAC,其特征在于:
上述各分支电流源由连接在接地电源上的N型晶体管构成,
上述控制电路包括:切换用于使上述N型晶体管导通的导通侧偏置电压和用于使上述N型晶体管截止的截止侧偏置电压来提供给构成上述各分支电流源的N型晶体管的选择电路。
9.根据权利要求8所述的电流相加型DAC,其特征在于:
上述控制电路提供给上述N型晶体管的截止侧偏置电压是上述接地电源的接地电压。
10.根据权利要求1所述的电流相加型DAC,其特征在于:
还包括与上述各分支电流源串联连接的串联晶体管,
上述控制电路包括:切换用于使上述各串联晶体管导通的导通侧偏置电压和用于使上述各串联晶体管截止的截止侧偏置电压来提供给上述各串联晶体管的选择电路。
11.根据权利要求10所述的电流相加型DAC,其特征在于:
上述各分支电流源由连接在预定电源电压的电源上的P型晶体管构成,
上述各串联晶体管由P型晶体管构成,
上述控制电路提供给上述串联晶体管的截止侧偏置电压是上述电源的电源电压。
12.根据权利要求10所述的电流相加型DAC,其特征在于:
上述各分支电流源由连接在接地电源上的N型晶体管构成,
上述各串联晶体管由N型晶体管构成,
上述控制电路提供给上述串联晶体管的截止侧偏置电压是上述接地电源的接地电压。
13.根据权利要求1所述的电流相加型DAC,其特征在于:
还包括开关电路,该开关电路与上述各分支电流源对应而配置,并按照上述数字输入信号来选择是否向上述模拟输出端子输出对应的分支电流源的电流,
上述控制电路对与构成一个基本电流源的多个分支电流源对应的多个开关电路中的至少一个输出选择信号后使之开路,对对应的分支电流源进行断开控制。
14.根据权利要求13所述的电流相加型DAC,其特征在于,
上述各开关电路包括:
第一晶体管,与对应的分支电流源连接,并且与上述模拟输出端子连接;
第二晶体管,与上述对应的分支电流源连接,并且与接地电源连接;
第一逻辑电路,连接在上述第一晶体管的栅极上,接收上述数字输入信号和来自上述控制电路的选择信号;以及
第二逻辑电路,连接在上述第二晶体管的栅极上,接收上述数字输入信号的反相信号和来自上述控制电路的选择信号。
15.一种电流相加型DAC,具有如下结构:包括数量与数字输入信号的位数对应的基本电流源,按照上述数字输入信号的值来选择从上述多个基本电流源流向模拟输出端子的电流,并将这些选择的电流相加后使其从模拟输出端子输出,
该电流相加型DAC的特征在于:
还包括生成设定上述多个基本电流源的电流值的一个偏置电压的偏置电路,并且
上述多个基本电流源分别由多个分支电流源构成,
还包括:按照每个上述基本电流源对构成该基本电流源的上述多个分支电流源的任一个进行断开控制的控制电路。
CN2006800386335A 2005-10-17 2006-03-13 电流相加型dac Expired - Fee Related CN101292426B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005301356 2005-10-17
JP301356/2005 2005-10-17
PCT/JP2006/304923 WO2007046159A1 (ja) 2005-10-17 2006-03-13 電流加算型dac

Publications (2)

Publication Number Publication Date
CN101292426A true CN101292426A (zh) 2008-10-22
CN101292426B CN101292426B (zh) 2011-04-06

Family

ID=37962259

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800386335A Expired - Fee Related CN101292426B (zh) 2005-10-17 2006-03-13 电流相加型dac

Country Status (4)

Country Link
US (1) US7701373B2 (zh)
JP (1) JP4546539B2 (zh)
CN (1) CN101292426B (zh)
WO (1) WO2007046159A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102656804A (zh) * 2009-12-07 2012-09-05 高通股份有限公司 具有用于模拟积分的数字补偿的锁相环路
CN104113212A (zh) * 2013-03-15 2014-10-22 英特尔公司 调压器的电流平衡、电流传感器和相位平衡的装置和方法
US8884672B2 (en) 2009-12-07 2014-11-11 Qualcomm Incorporated Configurable digital-analog phase locked loop

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI454062B (zh) * 2009-05-15 2014-09-21 Realtek Semiconductor Corp 自我校正的電流源及使用該電流源的數位類比轉換器及其操作方法
US8094055B2 (en) 2010-01-26 2012-01-10 Power Integrations, Inc. Compact digital-to-analog converter
US8441382B2 (en) * 2010-03-15 2013-05-14 Stmicroelectronics Pvt. Ltd. Current steering DAC with switched cascode output current source/sink
US9350372B2 (en) 2012-12-06 2016-05-24 Taiwan Semiconductor Manufacturing Company Limited Arrangement for digital-to-analog converter
US9154148B2 (en) 2013-03-15 2015-10-06 Analog Devices, Inc. Clock signal error correction in a digital-to-analog converter
US10056924B2 (en) 2013-08-19 2018-08-21 Analog Devices, Inc. High output power digital-to-analog converter system
US8970418B1 (en) 2013-08-19 2015-03-03 Analog Devices, Inc. High output power digital-to-analog converter system
CN104617953B (zh) * 2015-02-05 2017-07-14 成都振芯科技股份有限公司 一种适用于多通道分段式电流舵型数模转换器中电流源阵列的校准系统及方法
CN106788432B (zh) * 2016-12-30 2020-09-22 华为技术有限公司 数模转换电路
US10848167B1 (en) 2018-04-17 2020-11-24 Ali Tasdighi Far Floating current-mode digital-to-analog-converters for small multipliers in artificial intelligence
US10789046B1 (en) 2018-04-17 2020-09-29 Ali Tasdighi Far Low-power fast current-mode meshed multiplication for multiply-accumulate in artificial intelligence
US10804925B1 (en) * 2018-04-17 2020-10-13 Ali Tasdighi Far Tiny factorized data-converters for artificial intelligence signal processing
US10884705B1 (en) 2018-04-17 2021-01-05 Ali Tasdighi Far Approximate mixed-mode square-accumulate for small area machine learning
US11144316B1 (en) 2018-04-17 2021-10-12 Ali Tasdighi Far Current-mode mixed-signal SRAM based compute-in-memory for low power machine learning
US10832014B1 (en) 2018-04-17 2020-11-10 Ali Tasdighi Far Multi-quadrant analog current-mode multipliers for artificial intelligence
US11016732B1 (en) 2018-04-17 2021-05-25 Ali Tasdighi Far Approximate nonlinear digital data conversion for small size multiply-accumulate in artificial intelligence
US10862501B1 (en) 2018-04-17 2020-12-08 Ali Tasdighi Far Compact high-speed multi-channel current-mode data-converters for artificial neural networks
US10826525B1 (en) 2018-04-17 2020-11-03 Ali Tasdighi Far Nonlinear data conversion for multi-quadrant multiplication in artificial intelligence
US10530377B1 (en) * 2018-10-11 2020-01-07 Nxp B.V. Area efficient current DAC
US10469097B1 (en) * 2018-12-06 2019-11-05 Nxp Usa, Inc. Body bias circuit for current steering DAC switches
CN111628769B (zh) * 2019-02-27 2023-04-07 瑞昱半导体股份有限公司 数字模拟转换器装置与校正方法
US10819283B1 (en) 2019-06-04 2020-10-27 Ali Tasdighi Far Current-mode analog multipliers using substrate bipolar transistors in CMOS for artificial intelligence
CN112448720A (zh) * 2019-08-15 2021-03-05 天津大学青岛海洋技术研究院 一种带刷新开关的电流舵型数模转换器
US11615256B1 (en) 2019-12-30 2023-03-28 Ali Tasdighi Far Hybrid accumulation method in multiply-accumulate for machine learning
US11610104B1 (en) 2019-12-30 2023-03-21 Ali Tasdighi Far Asynchronous analog accelerator for fully connected artificial neural networks
US11728822B2 (en) * 2021-06-28 2023-08-15 Qualcomm Incorporated Digital amplitude tracking current steering digital-to-analog converter

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2794786B2 (ja) 1989-05-26 1998-09-10 セイコーエプソン株式会社 デジタル―アナログ変換回路
US5489902A (en) * 1994-04-28 1996-02-06 Sierra Semiconductor Corporation Dynamic power saving video DAC
JPH08274642A (ja) 1995-03-31 1996-10-18 Ricoh Co Ltd Daコンバ−タおよびdaコンバ−タ装置
JPH10256915A (ja) * 1997-03-11 1998-09-25 Mitsubishi Electric Corp ディジタル/アナログ変換回路
JP2001136068A (ja) 1999-11-08 2001-05-18 Matsushita Electric Ind Co Ltd 電流加算型d/a変換器
KR100459695B1 (ko) * 2001-01-19 2004-12-03 삼성전자주식회사 소비전력이 적은 디지털 아날로그 변환기.
US6590516B2 (en) * 2001-05-30 2003-07-08 Matsushita Electric Industrial Co., Ltd. Current steering type D/A converter
JP2003258641A (ja) * 2002-02-27 2003-09-12 Kawasaki Microelectronics Kk 電流セル型da変換器
JP2004186999A (ja) * 2002-12-03 2004-07-02 Sony Corp 差動電流出力型ディジタル/アナログ変換回路及び差動電流出力型ディジタル/アナログ変換装置
JP2006067617A (ja) 2005-10-07 2006-03-09 Oki Electric Ind Co Ltd Daコンバータ
TWI316795B (en) * 2005-10-25 2009-11-01 Novatek Microelectronics Corp Current steering digital-to-analog converter

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102656804A (zh) * 2009-12-07 2012-09-05 高通股份有限公司 具有用于模拟积分的数字补偿的锁相环路
US8884672B2 (en) 2009-12-07 2014-11-11 Qualcomm Incorporated Configurable digital-analog phase locked loop
CN104113212A (zh) * 2013-03-15 2014-10-22 英特尔公司 调压器的电流平衡、电流传感器和相位平衡的装置和方法

Also Published As

Publication number Publication date
WO2007046159A1 (ja) 2007-04-26
US20090045993A1 (en) 2009-02-19
JPWO2007046159A1 (ja) 2009-04-23
JP4546539B2 (ja) 2010-09-15
CN101292426B (zh) 2011-04-06
US7701373B2 (en) 2010-04-20

Similar Documents

Publication Publication Date Title
CN101292426B (zh) 电流相加型dac
JP4884473B2 (ja) 電流加算型dac
US7982644B2 (en) D/A converter and semiconductor integrated circuit including the same
EP1184989A2 (en) DA converter
US5909187A (en) Current steering circuit for a digital-to-analog converter
KR20140138228A (ko) 멀티플렉서, 룩-업 테이블 및 fpga
JP3037766B2 (ja) ディジタル−アナログ変換器
US9692378B2 (en) Programmable gain amplifier with analog gain trim using interpolation
US4352092A (en) Digital to analog converter
US7868694B2 (en) Variable resistor array and amplifier circuit
CN101577550B (zh) 数模转换器
US7773013B1 (en) Voltage interpolation in digital-to-analog signal conversion
JP3528958B2 (ja) 電流加算型da変換器
CN217985024U (zh) 一种射频开关电路
US5136293A (en) Differential current source type d/a converter
US20110140943A1 (en) Digital-analog converter
JP2917689B2 (ja) 多チャンネルd/a変換装置
JPH07263985A (ja) 電子ボリューム装置
JP3128661B2 (ja) 高分解能タイミング調整回路
KR20230071040A (ko) 디지털-아날로그 신호 변환기 및 이를 포함하는 이미지 센서
JP3920723B2 (ja) 入力制御回路
US20010015671A1 (en) Switching element, stage and system
KR100349581B1 (ko) 디지털 아날로그 변환기
CN116132834A (zh) 数模信号转换器和包括其的图像传感器
JPH0856146A (ja) 信号入力選択切換回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20151104

Address after: Kanagawa

Patentee after: Co., Ltd. Suo Si future

Address before: Osaka Japan

Patentee before: Matsushita Electric Industrial Co., Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110406

Termination date: 20210313