CN101276120A - 电泳显示装置、其驱动方法及电子设备 - Google Patents

电泳显示装置、其驱动方法及电子设备 Download PDF

Info

Publication number
CN101276120A
CN101276120A CNA2008100869295A CN200810086929A CN101276120A CN 101276120 A CN101276120 A CN 101276120A CN A2008100869295 A CNA2008100869295 A CN A2008100869295A CN 200810086929 A CN200810086929 A CN 200810086929A CN 101276120 A CN101276120 A CN 101276120A
Authority
CN
China
Prior art keywords
mentioned
control line
pixel
transistor
current potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008100869295A
Other languages
English (en)
Other versions
CN101276120B (zh
Inventor
前田浩
下平泰裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
E Ink Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN101276120A publication Critical patent/CN101276120A/zh
Application granted granted Critical
Publication of CN101276120B publication Critical patent/CN101276120B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供电泳显示装置、其驱动方法及电子设备,在电泳显示装置中,抑制像素间的泄漏电流,使产品的可靠性得到提高且不使制造成本增加。其特征为,在显示部中设置:像素电极(21),按每个像素(2)形成;对向电极(22),通过电泳元件(23),与多个像素电极(21)对向;和第1及第2控制线(11、12),和各个像素(2)进行连接;在每个像素(2)中设置:驱动用TFT(24);SRAM(25);和开关电路(35),根据SRAM(25)的输出信号进行开关,变换像素电极(21)与上述第1或第2控制线(11、12)的连接状态。

Description

电泳显示装置、其驱动方法及电子设备
技术领域
本发明涉及电泳显示装置、电泳显示装置的驱动方法及电子设备。
背景技术
为了使得在电泳显示装置中显示图像,要通过开关元件,使存储电路暂时存储图像信号。由存储电路所存储的图像信号若直接输入像素电极,对像素电极供给了电位,则在其和对向电极之间产生电位差。由此可以驱动电泳元件来显示图像(例如,参见专利文献1)。另外,在专利文献1中,记述了作为存储电路具备SRAM(Static Random Access Memory,静态随机存取存储器)的构成(在像素内内置有作为电位而保持信息的锁存器的构成)以及具备DRAM(Dynamic Random Access Memory,动态随机存取存储器)的构成(利用电容器来保持电位的构成)。
专利文献1:特开2003-84314号公报
为了使电泳显示装置显示图像,因为必须对夹持电泳元件的电极之间供给足够的电位差,所以存储电路的电源电压需要大于等于10V。此时,若要由相邻的像素显示出不同的色,则要对相邻像素的像素电极输入不同的电位。为此,由于在相邻的像素电极之间产生较大的电位差,因而经由把电泳元件固定于基板的粘接剂等,在相邻的第1电极之间流通泄漏电流。即使每1个像素的泄漏电流较小,电泳显示装置显示部整体的泄漏电流仍变大,导致功率消耗的增大。还有,有关该泄漏电流的产生,将在下述的实施方式中参照图10进行详细说明。
另外,产生泄漏电流这种情况,表示可能在像素电极中产生电化学反应。也就是说,存在因离子性迁移、腐蚀的发生而有损像素电极可靠性的可能性。因此,若将例如金、铂等化学性稳定且耐腐蚀的材料用于像素电极中,则能够使可靠性得到提高,但是制造成本有所增大。
发明内容
本发明的一个目的为,提供一种可以抑制像素间的泄漏电流、使节省功率性及可靠性得到提高的电泳显示装置,另一个目的为,提供一种适合此电泳显示装置的驱动方法。
再者,对于有源矩阵型的电泳显示装置来说,在从已经显示出的图像(原图像)向接下来显示的图像(新图像)变换显示时,执行用来使之不出现残留图像的预显示工作。例如,有使显示部整体进行白显示的工作(全白显示)、使显示部整体进行黑显示的工作(全黑显示)或者反复执行全白显示和全黑显示的工作以及使原图像或新图像的反相图像短时间显示的工作等。然后,在执行这种预显示工作之后,才显示新图像。
包括上述预显示工作的图像变换序列(sequence)对于实现使用电泳显示装置的环境下的高品质显示(高对比度、无残留图像),是不可缺少的。但是,在此图像变换序列中,每次图像变换都需要将全白、全黑或者反相图像的数据传输给像素,成为使电泳显示装置的功率消耗增大的原因。
因此,本发明的再一个目的为,提供具备下述构成的电泳显示装置以及具备高效图像变换序列的驱动方法,上述构成可以使图像变换序列高效化,能够减低功率消耗。
本发明的电泳显示装置将包括电泳微粒的电泳元件夹持在一对基板间,具备由多个像素构成的显示部,其特征为,在上述显示部中设置:像素电极,按每个上述像素形成;对向电极,通过上述电泳元件,与多个上述像素电极相对向;以及第1及第2控制线,和各个上述像素进行连接;在每个上述像素中设置:像素开关元件;存储电路,连接于上述像素开关元件;以及开关电路,根据上述存储电路的输出信号进行开关,变换上述像素电极与上述第1或第2控制线的连接状态。
根据该构成,对存储电路输入的图像数据用于电连接像素电极和第1及第2控制线的开关电路的开关,对像素电极的电位输入通过第1或第2控制线来实现。
在此构成中,虽然和像素电极连接的第1及第2控制线为泄漏路径,但是这些控制线的状态,只要为在执行对像素电极的电位输入的期间与电路连接、能进行信号输入的状态即可,在其他的期间可以成为电切断的高阻抗状态。而且,因为只要第1及第2控制线的至少一方成为高阻抗状态,则在此控制线中泄漏路径被断开,所以能够抑制相邻像素间泄漏电流的发生。
这样,根据本发明,就可以抑制相邻像素间的泄漏电流,另外还可以有效防止因泄漏电流引起的可靠性下降。
另外,如上所述,在本发明中可以与对存储电路输入的图像数据相独立,控制从第1及第2控制线对像素电极输入的电位,能够控制像素的显示状态。也就是说,在本发明中,不用将图像数据传输给像素,就可以进行全白显示或全黑显示之类的预显示工作,能够节省与预显示工作有关的功率消耗。
优选的是,具有:像素驱动部,通过扫描线及数据线连接于上述像素,经由上述像素开关元件对上述存储电路供给图像数据;和电位控制部,连接于上述第1及第2控制线和上述对向电极,经由上述第1及第2控制线对上述开关电路供给对上述像素电极的施加电压,并且对上述对向电极供给1个周期以上的矩形波,该1个周期以上的矩形波重复:与供给上述第1及第2控制线的电位对应的第1及第2电位。
也就是说,优选的是,具备:像素驱动部,对像素供给应显示的图像数据;和电位控制部,为了进行基于图像数据的显示,供给对像素电极及对向电极施加的电压。
在本发明中,采用下述驱动方式,该驱动方式对对向电极供给重复第1电位和第2电位的矩形波,并且在本说明书中称为“共振幅驱动(commonoscillation driving)”。根据该共振幅驱动方法,因为可以利用高电平(H)和低电平(L)的2个值来控制对像素电极和对向电极施加的电位,所以能够谋求低电压化,并且使电路构成变得简单。另外,在作为像素开关元件使用TFT(Thin Film Transistor,薄膜晶体管)时,有可以借助于低电压驱动来确保TFT可靠性这样的优点。
可以构成为,上述存储电路具有第1及第2输出端子,输出相互不同的信号;上述开关电路具有:第1传输门,连接于上述第1控制线和上述像素电极之间,并且根据上述第1输出端子的输出进行开关;和第2传输门,连接于上述第2控制线和上述像素电极之间,并且根据上述第2输出端子的输出进行开关。
根据该构成,可以提供一种电泳显示装置,能够以择一的形式选择通过传输门、与像素电极连接的第1或第2控制线,控制像素电极的电位。这种情况下,存储电路具有多个输出端子,可以作为例如组合了逆变器的闩锁电路。
还可以构成为,上述开关电路具有:第1晶体管,连接于上述第1控制线和上述像素电极之间;和第2晶体管,连接于上述第2控制线和上述像素电极之间;上述第1及第2晶体管之中的一方的晶体管是P型晶体管,另一方的晶体管是N型晶体管。
在这种构成的情况下,也可以根据从存储电路输出的信号,以择一的形式选择和像素电极连接的第1或第2控制线。
另外,根据此构成,因为可以采用2个晶体管来构成开关电路,所以能够缩小开关电路的占有面积,还能够容易应对像素的高精细化。另外,对于开关电路中寄生电容及功率消耗的减低也较为有用。
还可以构成为,上述存储电路具有第1及第2输出端子,输出相互不同的信号;上述开关电路具有:第1晶体管,连接于上述第1控制线和上述像素电极之间,并且根据上述第1输出端子的输出进行开关,由N型晶体管构成;和第2晶体管,连接于上述第2控制线和上述像素电极之间,并且根据上述第2输出端子的输出进行开关,由N型晶体管构成。
这样,在其构成为开关电路由2个N型晶体管构成时,也可以根据从存储电路输出的信号,以择一的形式选择和像素电极连接的第1或第2控制线,产生同样的作用效果。在此构成中,通过利用来自存储电路的第1及第2输出端子的输出,能够由同一沟道型的晶体管进行第1及第2控制线的选择。
还可以构成为,上述存储电路具有第1及第2输出端子,输出相互不同的信号;上述开关电路具有:第1晶体管,连接于上述第1控制线和上述像素电极之间,并且根据上述第1输出端子的输出进行开关,由P型晶体管构成;和第2晶体管,连接于上述第2控制线和上述像素电极之间,并且根据上述第2输出端子的输出进行开关,由P型晶体管构成。
这样,在其构成为开关电路由2个P型晶体管构成时,也可以根据从存储电路输出的信号,以择一的形式选择和像素电极连接的第1或第2控制线,产生同样的作用效果。在此构成中,通过利用来自存储电路的第1及第2输出端子的输出,能够由同一沟道型的晶体管进行第1及第2控制线的选择。
优选的是,上述第1及第2控制线是对多个上述像素共用的布线。也就是说,第1及第2控制线优选的是整体(global)布线。根据该构成,可以使控制控制线的电路图形和上述控制线的布线简单化,减低设计及制造成本。
优选的是,存储电路是一种闩锁电路。闩锁电路可以采用与环路连接有2个逆变器的SRAM单元相同的构成,来实现。根据该构成,可以保持经由像素开关元件输入的图像数据来作为电位,即使不进行按一定期间的更新操作,也可以保持开关电路的状态,能够保持像素电极的电位。另外,因为可以设置输出不同信号的多个输出端子,所以能够实现与开关电路构成相应的适当的控制。
优选的是,上述电位控制部作为第1工作,在使一部分上述像素从上述第1灰度等级向上述第2灰度等级进行转变时,将上述第1控制线从上述开关电路电切断,只把被供给上述第2电位的上述第2控制线和上述开关电路进行连接。据此,可以提供一种电泳显示装置,其中,即便对相邻的上述像素的上述第1电极输入不同的上述电位,由于上述第1控制线已被电切断,因而仍使上述第1电极之间的上述泄漏电流得到抑制,减少功率消耗。
优选的是,上述电位控制部作为第2工作,在使一部分上述像素从上述第2灰度等级向上述第1灰度等级进行转变时,将上述第2控制线从上述开关电路电切断,只把被供给上述第1电位的上述第1控制线和上述开关电路进行连接。据此,可以提供一种电泳显示装置,其中,即便对相邻的上述像素的上述第1电极输入不同的上述电位,由于上述第2控制线已被电切断,因而仍使上述第1电极之间的上述泄漏电流得到抑制,减少功率消耗。
优选的是,上述电位控制部在保持上述像素的显示状态时,将与上述存储电路、上述开关电路及上述第2电极连接的全部布线,从上述存储电路、上述开关电路及上述第2电极电切断。据此,可以提供一种减少对图像进行保持时的功率消耗的电泳显示装置。
优选的是,上述电位控制部通过交替重复上述第1工作和上述第2工作,来进行图像的更新,该第1工作中,通过将上述第1控制线从上述开关电路电切断,只把被供给上述第2电位的上述第2控制线和上述开关电路进行连接,使一部分上述像素从上述第1灰度等级转变为上述第2灰度等级,该第2工作中,通过将上述第2控制线从上述开关电路电切断,只把被供给上述第1电位的上述第1控制线和上述开关电路进行连接,使一部分上述像素从上述第2灰度等级转变为上述第1灰度等级。据此,可以提供一种电泳显示装置,通过在图像的更新中使上述泄漏电流减少,来减少功率消耗。
优选的是,与上述第1工作和上述第2工作的变换同步,对上述第2电极输入不同的电位。据此,可以提供一种电泳显示装置,不再需要对从上述电位控制部对上述第2电极输入的上述电位相应于上述2个工作来控制,可以使电路图形简单化,减低制造成本。
优选的是,在上述第1工作的期间和上述第2工作的期间之间,设置上述第1控制线和上述第2控制线从上述开关电路被电切断的期间。据此,可以提供一种电泳显示装置,其中,由于上述第1及第2控制线被电切断,因而使上述泄漏电流进一步减少,以更少的功率消耗来更新图像。
下面,本发明的电泳显示装置的驱动方法,其中,该电泳显示装置将包括电泳微粒的电泳元件夹持在一对基板间,具备由多个像素构成的显示部,在上述显示部中设置:像素电极,按每个上述像素形成;对向电极,通过上述电泳元件,与多个上述像素电极相对向;以及第1及第2控制线,和各个上述像素进行连接;在每个上述像素中设置:像素开关元件;存储电路,连接于上述像素开关元件;和开关电路,根据上述存储电路的输出信号进行开关,变换上述像素电极与上述第1或第2控制线的连接状态;该驱动方法包括:第1步骤,经由上述像素开关元件向上述存储电路输入图像信号;和第2步骤,给上述第1及第2控制线分别供给第1及第2电位,根据来自上述存储电路的输出使上述开关电路进行工作,由此从上述第1或第2控制线对上述像素电极输入电位,还对上述对向电极输入1个周期以上的重复上述第1及第2电位的矩形波。
此驱动方法包括两个步骤,一是向存储电路输入图像数据的步骤,二是根据存储电路中所保持的图像数据进行显示工作的步骤。也就是说,与向存储电路输入的图像数据相独立地,控制从第1及第2控制线对像素电极输入的电位,来控制像素的显示状态。
从而,由于不用更新存储电路中所保持的图像数据,就可以进行全白显示、全黑显示之类的预显示工作,因而能够节省与预显示工作有关的功率消耗。
优选的是,在上述第1步骤中,对显示第1灰度等级的上述像素的上述存储电路输入第1图像信号,并且对显示第2灰度等级的上述像素的上述存储电路输入第2图像信号,在上述第2步骤中,在显示上述第1灰度等级的上述像素中,根据保持上述第1图像信号的上述存储电路的输出使上述开关电路进行工作,以此使上述第1控制线和上述像素电极成为连接状态,在显示上述第2灰度等级的上述像素中,根据保持上述第2图像信号的上述存储电路的输出使上述开关电路进行工作,以此使上述第2控制线和上述像素电极成为连接状态。
也就是说,优选的是,该驱动方法为相应于图像数据的灰度等级值来变换与像素电极连接的第1及第2控制线。通过使第1及第2控制线的电位成为与灰度等级值相应的电位,就可以进行基于图像数据的显示。
该驱动方法还可以为,上述开关电路具有:第1传输门,连接于上述第1控制线和上述像素电极之间;和第2传输门,连接于上述第2控制线和上述像素电极之间;在上述第2步骤中,通过利用从上述存储电路的第1输出端子输出的低电平信号和从第2输出端子输出的高电平信号、将上述第1传输门变换为接通状态,使上述第1控制线和上述像素电极成为连接状态,通过利用从上述第1输出端子输出的高电平信号和从上述第2输出端子输出的低电平信号、将上述第2传输门变换为接通状态,使上述第2控制线和上述像素电极成为连接状态。
优选的是,在开关电路具备第1及第2传输门时,将存储电路的2个系统的输出输入各自的传输门,根据这2个系统的输出对传输门进行开关。据此,可以在不使第1及第2控制线的电压下降的状况下,将其施加给像素电极。
该驱动方法还可以为,上述开关电路具有:第1晶体管,连接于上述第1控制线和上述像素电极之间,由P型晶体管构成;和第2晶体管,连接于上述第2控制线和上述像素电极之间,由N型晶体管构成;在上述第2步骤中,通过利用从上述存储电路输出的低电平信号、将上述第1晶体管变换为接通状态,使上述第1控制线和上述像素电极成为连接状态,通过利用从上述存储电路输出的高电平信号、将上述第2晶体管变换为接通状态,使上述第2控制线和上述像素电极成为连接状态。
这样,在开关电路具备P型和N型晶体管时,可以利用存储电路的1个系统的输出进行开关电路的工作控制。
该驱动方法还可以为,上述开关电路具有第1及第2晶体管,都由N型晶体管构成;上述第1控制线经由上述第1晶体管,与上述像素电极进行连接,上述第2控制线经由上述第2晶体管,与上述像素电极进行连接,在上述第2步骤中,通过利用从上述存储电路的第1输出端子输出的高电平信号将上述第1晶体管变换为接通状态,使上述第1控制线和上述像素电极成为连接状态,通过利用从上述存储电路的第2输出端子输出的高电平信号将上述第2晶体管变换为接通状态,使上述第2控制线和上述像素电极成为连接状态。
这样,在开关电路由2个N型晶体管构成时,通过利用存储电路2个系统的输出,就可以使用同一沟道型的晶体管来控制开关电路。
该驱动方法还可以为,上述开关电路具有第1及第2晶体管,都由P型晶体管构成;上述第1控制线经由上述第1晶体管,与上述像素电极进行连接,上述第2控制线经由上述第2晶体管,与上述像素电极进行连接,在上述第2步骤中,通过利用从上述存储电路的第1输出端子输出的低电平信号将上述第1晶体管变换为接通状态,使上述第1控制线和上述像素电极成为连接状态,通过利用从上述存储电路的第2输出端子输出的低电平信号将上述第2晶体管变换为接通状态,使上述第2控制线和上述像素电极成为连接状态。
这样,在开关电路由2个P型晶体管构成时,通过利用存储电路2个系统的输出,也可以使用同一沟道型的晶体管来控制开关电路。
还可以采用下述驱动方法,即,在上述第2步骤中,通过给上述第1及第2控制线供给同一电位的信号,使全部的上述像素成为同一灰度等级。据此,由于可以与存储电路中所保持的图像数据无关地,进行全黑显示或者全白显示,因而可以既抑制功率消耗又执行图像的消去工作。
优选的是,在上述第2步骤中,包括:第1显示步骤,通过使上述第1控制线成为电切断的高阻抗状态,并且给上述第2控制线供给上述第2电位,使上述显示部的至少一部分的上述像素从上述第1灰度等级转变为上述第2灰度等级;和第2显示步骤,通过给上述第1控制线供给上述第1电位,并且使上述第2控制线成为电切断的高阻抗状态,使上述显示部的至少一部分的上述像素从上述第2灰度等级转变为上述第1灰度等级。
使像素从第1灰度等级转变为第2灰度等级时的第1控制线和使之从第2灰度等级转变为第1灰度等级时的第2控制线实质上不用于显示工作,却成为像素电极间的泄漏电流的路径。
因此,只要这样使驱动方法为,一边使不用于显示工作的控制线适当成为高阻抗状态,一边进行显示,就可以断开泄漏路径而使之不存在泄漏电流,成为低功率消耗的驱动方法。另外,因为不产生泄漏电流,所以利用该驱动方法也不发生像素电极中的可靠性下降。
优选的是,在上述第2步骤中,通过重复上述第1及第2显示步骤,来进行显示图像的更新。
因为在第1显示步骤中例如只驱动进行黑显示的像素,在第2显示步骤中例如只驱动进行白显示的像素,所以若直到像素的显示工作完成为止持续进行各显示步骤,则直到能视觉辨认应显示的图像为止需要花费时间。
因此,通过交替重复第1及第2显示步骤,虽然对比度变低但是可以使显示部呈现和显示图像相同的图像,故可以在不给使用者带来不适的状况下,进行图像的更新。
优选的是,在上述第1显示步骤和上述第2显示步骤之间,具有使上述第1及第2控制线成为电切断的高阻抗状态之步骤。
只要采用这种驱动方法,由于第1及第2控制线同时不与像素连接,因而能够可靠断开泄漏路径。
优选的是,在上述第2步骤之后,具有使上述存储电路、上述开关电路及上述对向电极成为电切断的高阻抗状态之步骤。
通过采用这种驱动方法,能够提供一种电泳显示装置,可以防止像素中的电流泄漏,并良好保持显示。另外,由于电泳元件在电的方面孤立,因而可以减少保持图像时的功率消耗。
本发明的电泳显示装置其特征为,具备控制部,执行前面所述的本发明的驱动方法。根据该构成,可以提供一种电泳显示装置,能够减低功率消耗,并且在不发生可靠性下降的状况下执行显示工作。
本发明的电子设备其特征为,具备前面所述的电泳显示装置。根据该构成,可以提供一种具备显示装置的电子设备,该显示装置能抑制功率消耗并且可靠性优良。
附图说明
图1是第1实施方式所涉及的电泳显示装置的构成图。
图2是表示同一装置的像素电路构成的附图。
图3是同一装置的显示部的截面图。
图4是微囊的构成图。
图5是说明微囊工作的附图。
图6表示第1驱动方法所涉及的时间图。
图7是第1驱动方法中相邻2个像素的模式图。
图8是第1驱动方法中相邻2个像素的模式图。
图9是第1驱动方法中相邻2个像素的模式图。
图10是以往的电路构成图。
图11表示第2驱动方法所涉及的时间图。
图12表示第3驱动方法所涉及的时间图。
图13表示第3驱动方法所涉及的时间图。
图14是第3驱动方法中相邻2个像素的模式图。
图15是表示具备本发明所涉及的电泳显示装置1的电子设备一例的附图。
图16是表示具备本发明所涉及的电泳显示装置1的电子设备一例的附图。
图17表示第4驱动方法所涉及的时间图。
图18是第2实施方式的第1构成例所涉及的像素的电路构成图。
图19是第1构成例中正图像显示的时间图。
图20是表示正图像显示中的相邻像素状态的附图。
图21是表示正图像显示中的相邻像素状态的附图。
图22是第1构成例中反图像显示所涉及的时间图。
图23是表示反图像显示中的相邻像素状态的附图。
图24是表示反图像显示中的相邻像素状态的附图。
图25是第1构成例中全白显示所涉及的时间图。
图26是表示全白显示中的相邻像素状态的附图。
图27是第1构成例的全黑显示所涉及的时间图。
图28是表示全黑显示中的相邻像素状态的附图。
图29是第2实施方式的第2构成例所涉及的像素的电路构成图。
图30是第2构成例中正图像显示的时间图。
图31是表示正图像显示中的相邻像素状态的附图。
图32是表示正图像显示中的相邻像素状态的附图。
图33是第2构成例中反图像显示所涉及的时间图。
图34是表示反图像显示中的相邻像素状态的附图。
图35是表示反图像显示中的相邻像素状态的附图。
图36是第2构成例中的全白显示所涉及的时间图。
图37是表示全白显示中的相邻像素状态的附图。
图38是第2构成例的全黑显示所涉及的时间图。
图39是表示全黑显示中的相邻像素状态的附图。
图40是第2实施方式的第3构成例所涉及的像素的电路构成图。
图41是第3构成例中正图像显示的时间图。
图42是表示正图像显示中的相邻像素状态的附图。
图43是表示正图像显示中的相邻像素状态的附图。
图44是第3构成例中的反图像显示所涉及的时间图。
图45是表示反图像显示中的相邻像素状态的附图。
图46是表示反图像显示中的相邻像素状态的附图。
图47是第3构成例中全白显示所涉及的时间图。
图48是表示全白显示中的相邻像素状态的附图。
图49是第3构成例中的全黑显示所涉及的时间图。
图50是表示全黑显示中的相邻像素状态的附图。
符号说明
2、302、402、502…像素,3…显示部,4…扫描线,5…数据线,11…第1控制线,12…第2控制线,13…第1电源线,14…第2电源线,15…共用电极电源布线,21…像素电极,22…共用电极,23…电泳元件,24…驱动用TFT(像素开关元件),25…SRAM(存储电路),30…粘接剂层,35、335、435、535…开关电路,36…第1传输门,37…第2传输门,40…微囊,336、536、537…P-MOS,337、436、437…N-MOS
具体实施方式
(第1实施方式)
下面,使用附图,对于本发明中的电泳显示装置1进行说明。
图1是本发明实施方式所涉及的电泳显示装置1的构成图。电泳显示装置1具备显示部3、扫描线驱动电路(像素驱动部)6、数据线驱动电路(像素驱动部)7、共用电源调制电路(电位控制部)8和控制器10。
在显示部3中,像素2分别沿着Y轴方向及X轴方向形成m个及n个,呈矩阵状。扫描线驱动电路6经由在显示部3中沿X轴方向延伸的多条扫描线4(Y1、Y2、…、Ym)连接到像素2。数据线驱动电路7经由在显示部3中沿Y轴方向延伸的多条数据线5(X1、X2、…、Xn)连接到像素2。共用电源调制电路8经由第1控制线11、第2控制线12、第1电源线13、第2电源线14及共用电极电源布线15连接到像素2。扫描线驱动电路6、数据线驱动电路7及共用电源调制电路8由控制器10进行控制。控制线11、12、电源线13、14及共用电极电源布线15在全部的像素2中作为共用布线来使用。
图2是表示像素2的电路构成的附图。
像素2包括驱动用TFT(Thin Film Transistor,薄膜晶体管)24(像素开关元件)、SRAM(Static Random Access Memory、存储电路)25、开关电路35、像素电极(第1电极)21、共用电极(对向电极、第2电极)22和电泳元件23。
驱动用TFT24由N-MOS(Negative Metal Oxide Semiconductor,负金属氧化物半导体)来构成。在驱动用TFT24的栅部连接扫描线4,在源侧连接数据线5,并且在漏侧连接SRAM25。驱动用TFT24用于:在从扫描线驱动电路6经由扫描线4输入选择信号的期间中,通过使数据线5和SRAM25连接而将从数据线驱动电路7经由数据线5输入的图像信号输入SRAM25。
SRAM25采用2个P-MOS(Positive Metal Oxide Semiconductor,正金属氧化物半导体)25p1、25p2以及2个N-MOS25n1、25n2来构成。在P-MOS25p1、25p2的源侧连接第1电源线13,在N-MOS25n1、25n2的源侧连接第2电源线14。从而,P-MOS25p1及P-MOS25p2的源侧是SRAM25的高电位电源端子PH,N-MOS25n1及N-MOS25n2的源侧是SRAM25的低电位电源端子PL。
另外,开关电路35具备第1传输门36和第2传输门37。第1传输门36具备P-MOS36p和N-MOS36n。第2传输门37具备P-MOS37p和N-MOS37n。
第1传输门36的源侧和第1控制线11进行连接,第2传输门37的源侧和第2控制线12进行连接。传输门36、37的漏侧连接到像素电极21。
SRAM25具备:输入端子N1,和驱动用TFT24的漏侧进行连接;和第1输出端子N2及第2输出端子N3,和开关电路35进行连接。
SRAM25的P-MOS25p1的漏侧及N-MOS25n1的漏侧作为SRAM25的输入端子N1,来发挥作用。输入端子N1,和驱动用TFT24的漏侧进行连接,并且和SRAM25的第2输出端子N3(P-MOS25p2的栅部及N-MOS25n2的栅部)进行连接。
再者,第2输出端子N3连接到第1传输门36的N-MOS36n的栅部及第2传输门37的P-MOS37p的栅部。
SRAM25的P-MOS25p2的漏侧及N-MOS25n2的漏侧作为SRAM25的第1输出端子N2,来发挥作用。
第1输出端子N2,和P-MOS25p1的栅部及N-MOS25n1的栅部进行连接,并且连接到第1传输门36的P-MOS36p的栅部以及第2传输门37的N-MOS37n的栅部。
SRAM25是为了保持从驱动用TFT24所传送的图像信号并且向开关电路35输入图像信号,所使用的。
开关电路35作为选择器来发挥作用,该选择器根据从SRAM25所输入的图像信号,以择一的形式选择第1及第2控制线11、12的任一条,使之和像素电极21进行连接。此时,第1及第2传输门36、37按照图像信号的电平只有一方进行工作。
具体而言,由于若作为图像信号对SRAM25的输入端子N1输入了高电平(H),则从第1输出端子N2输出低电平(L),因而与第1输出端子N2连接的晶体管之中的P-MOS36p进行工作,另外和第2输出端子N3(输入端子N1)连接的N-MOS36n进行工作,驱动传输门36。从而,电连接第1控制线11和像素电极21。
另一方面,由于若作为图像信号对SRAM25的输入端子N1输入了低电平(L),则从第1输出端子N2输出高电平(H),因而与第1输出端子N2连接的晶体管之中的P-MOS37n进行工作,另外和第2输出端子N3(输入端子N1)连接的N-MOS37p进行工作,驱动传输门37。从而,电连接第2控制线12和像素电极21。
然后,经由工作的传输门,控制线11或12、和像素电极21进行导通,对像素电极21输入电位。
电泳元件23用来利用像素电极21和共用电极22的电位差,显示图像。共用电极22和共用电极电源布线15进行连接。
图3是电泳显示装置1中的显示部3的部分截面图。显示部3构成为,利用具备像素电极21的元件基板28及具备共用电极22的对向基板29,来夹持电泳元件23。电泳元件23由多个微囊40构成。电泳元件23使用粘接剂30固定在两个基板28、29之间。也就是说,在电泳元件23和两个基板28、29之间形成粘接剂层30。
还有,元件基板28侧的粘接剂层30虽然是为了和像素电极21面进行粘接所必须使用的,但是关于对向基板29侧的粘接剂层30来说却不是必需的。其原因为,预先对对向基板29通过一系列的制造工艺装入共用电极22、多个微囊40和对向基板29侧的粘接剂层30之后,作为电泳片来处理时,假定作为粘接剂层必须使用的只是元件基板28侧的粘接剂层30的情形。
元件基板28例如是由玻璃、塑料等构成的基板。在元件基板28上形成像素电极21,像素电极21在每个像素2的各个中形成为矩形。虽然省略了图示,但是在各像素电极21之间的区域、像素电极21的下面(元件基板28侧的层),形成图1、2中所示的扫描线4、数据线5、控制线11、12、电源线13、14、共用电极电源布线15、驱动用TFT24、SRAM25及开关电路35等。
对向基板29因为在显示图像的一侧,所以例如是玻璃等具有透光性的基板。在形成于对向基板29上的共用电极22中,使用具备透光性和导电性的材料,例如使用MgAg(镁银)、ITO(氧化铟锡)、IZO(氧化铟锌)等。
还有,电泳元件23预先形成于对向基板29侧,一般作为包括直到粘接剂层30在内的电泳片来处理。另外,在粘接剂层30侧,粘贴保护用的剥离纸。
在制造工序中,通过对另行制造出的、形成有像素电极21、上述电路等的元件基板28,粘贴将剥离纸剥除后的该电泳片,来形成显示部3。因此,在一般的构成中,粘接剂层30只存在于像素电极21侧。
图4是微囊40的构成图。微囊40例如具有50μm左右的微粒直径,并且采用聚甲基丙烯酸甲酯、聚甲基丙烯酸乙酯等丙烯酸树脂、尿素树脂、阿拉伯橡胶等具有透光性的高分子树脂,来形成。该微囊40被夹持于共用电极22和上述像素电极21之间,其构成为在一个像素内按纵向横向排列多个微囊40。填埋微囊40的周围地设置固定该微囊40的粘合剂(省略图示)。
在微囊40的内部,密封封入分散介质41、作为电泳微粒的多个白色微粒42以及多个黑色微粒43的带电微粒。
分散介质41是使白色微粒42和黑色微粒43在微囊40内分散的液体。
作为分散介质41,例如可以举出水、甲醇、乙醇、异丙醇、丁醇、辛醇、甲基溶纤剂等的醇类溶剂、醋酸乙酯、醋酸丁酯等的各种酯类、丙酮、甲基乙基甲酮、甲基异丁基酮等的酮类、戊烷、己烷、辛烷等的脂肪族烃、环己烷、甲基环己烷等的脂环烃、苯、甲苯、二甲苯、己基苯、庚基苯、辛基苯、壬基苯、癸基苯、十一烷基苯、十二烷基苯、十三烷基苯、十四烷基苯等具有长链烷基的苯类等的芳香族烃、二氯甲烷、氯仿、四氯化碳、1,2-二氯乙烷等的卤化烃以及碳酸盐或其他的各种油类等单独或者在这些混合物中混合表面活性剂等后的物质。
白色微粒42例如是由二氧化钛、氧化锌、三氧化锑等白色颜料构成的微粒(高分子或胶体),例如带负电。
黑色微粒43例如是由苯胺黑、炭黑等的黑色颜料构成的微粒(高分子或胶体),例如带正电。
因此,白色微粒42及黑色微粒43可以在分散介质41中在因像素电极21和共用电极22之间的电位差而发生的电场中进行移动。
在这些颜料中,可以根据需要,添加电解质、表面活性剂、金属皂、树脂、橡胶、油、清漆、化合物等由微粒构成的带电控制剂、钛类偶联剂、铝类偶联剂、硅烷类偶联剂等的分散剂、润滑剂、稳定剂等。
白色微粒42及黑色微粒43由溶剂中的离子来包裹,并且在这些微粒的表面形成离子层44。在带电的白色微粒42及黑色微粒43和离子层44之间,形成电偶极子层。一般情况下,众所周知白色微粒42、黑色微粒43等的带电微粒即使施加频率大于等于10kHz的电场,也几乎不对电场产生反应,基本上不进行移动。并且众所周知,由于带电微粒周围的离子与带电微粒相比,微粒直径非常小,因而若施加了电场的频率大于等于10kHz的电场,则相应于电场产生移动。
图5是说明微囊40工作的附图。这里,举出没有形成离子层44的理想情形为例进行说明。
给像素电极21和共用电极22之间施加使共用电极22的电压相对地高的电压。于是,如图5(a)所示,带正电的黑色微粒43因库仑力而在微囊40内被吸引到像素电极21侧。另一方面,带负电的白色微粒42因库仑力而在微囊40内被吸引到共用电极22侧。其结果为,导致在微囊40内的显示面侧(共用电极22侧)聚集白色微粒42,在显示面显示该白色微粒42的色(白色)。
相反,给像素电极21和共用电极22之间施加使像素电极21的电位相对地高的电压。于是,如图5(b)所示,带负电的白色微粒42因库仑力而被吸引到像素电极21侧。另外,带正电的黑色微粒43因库仑力而被吸引到共用电极22侧。其结果为,导致在微囊40的显示面侧聚集黑色微粒43,在显示面显示该黑色微粒43的色(黑色)。
还有,通过将用于白色微粒42、黑色微粒43中的颜料例如替换为红色、绿色、蓝色等的颜料,就可以形成为显示红色、绿色、蓝色等的电泳显示装置1。
[第1驱动方法]
下面,对于本实施方式所涉及的电泳显示装置1的驱动方法,使用附图进行说明。
图6表示第1驱动方法所涉及的时间图。在本附图中表示出,按照电源断开期间ST11、图像信号输入期间ST12、黑色图像显示期间ST13、白色图像显示期间ST14及电源断开期间ST15的顺序进行工作,并显示图像的状况。将这些工作汇总在表1中。
在图6中表示出SRAM25的高电位电源端子PH的电位(第1电源线13的电位)Vdd、第1控制线11的电位S1、第2控制线12的电位S2和共用电极电源布线15的电位Vcom。另外,表1及图6所示的具体电压值(5V、15V、0V等)只不过是为了易于理解说明所示例的,并不用来限定本发明的技术范围。
表1
Figure A20081008692900251
在表1及图6所示的电源断开期间ST11,第1电源线13、第2电源线14、第1控制线11、第2控制线12及共用电极22都为从其他电路电切断了的开路状态(高阻抗状态(Hi-Z))。此时,在显示部3中保持此前所显示的图像。
下面,对于图像信号输入期间ST12(第1步骤)进行说明。
对图2的SRAM25,从图1的共用电源调制电路8经由第1电源线13输入大约5V的电位(高电平,表示为H(5V)。),并经由第2电源线14输入作为低电平(第2电位)的大约0V的电位(表示为L(0V)。),由此来驱动SRAM25。
此时,第1控制线11、第2控制线12及共用电极电源布线15已经通过共用电源调制电路8被电切断(Hi-Z)。
图1的扫描线驱动电路6对扫描线Y1输入选择信号。通过该选择信号,来驱动与扫描线Y1所连接的像素2的驱动用TFT24,与扫描线Y1所连接的像素2的SRAM25分别连接于数据线X1、X2、…Xn。
图1的数据线驱动电路7通过给数据线X1、X2、…Xn供给图像信号,对与扫描线Y1所连接的像素2的SRAM25输入图像信号。
若输入了图像信号,则扫描线驱动电路6停止对扫描线Y1的选择信号的供给,解除与扫描线Y1所连接的像素2的选择状态。将该工作依次执行到与扫描线Ym所连接的像素2为止,对全部像素2的SRAM25输入图像信号。借此,在构成显示部3的像素2的SRAM25中,存储与图像数据对应的电位。
接着,转变到黑色图像显示期间ST13(第2步骤)。
向第1电源线13(高电位电源端子PH),从图1的共用电源调制电路8供给作为高电平(第1电位)的大约15V的电位(表示为H(15V)。)。因此,以5V输入到SRAM25中的图像信号以更高的电位(15V)来保持。
另外,第1控制线11与共用电源调制电路8进行电连接,对第1控制线11供给高电平的电位(H(15V))。借此,对第1传输门36的源侧输入高电平。此时,第2控制线12是电切断的高阻抗状态。
对共用电极22,经由共用电极电源布线15输入按一定周期重复高电平(H(15V))期间和低电平(L(0V))期间的脉冲状信号。
此时,在图像信号为高电平的像素2中,SRAM25的第1输出端子N2的电位是低电平,第2输出端子N3(输入端子N1)的电位是高电平。从而,驱动第1传输门36,连接像素电极21和第1控制线11。因此,对像素电极21输入高电平的电位(H(15V))。
然后,在被输入脉冲状信号的共用电极22的电位Vcom是低电平(L(0V))时,在两个电极21、22之间产生较大的电位差,如图5(b)所示,电泳元件23的黑色微粒43被共用电极22吸引,白色微粒42被像素电极21吸引。其结果为,在该像素2中显示黑色。
相对于此,在图像信号为低电平的像素2中,SRAM25的第1输出端子N2的电位是高电平,第2输出端子N3(输入端子N1)的电位是低电平。从而,驱动第2传输门37,连接像素电极21和第2控制线12。然而,由于第2控制线12已被电切断,因而像素电极21按原状保持显示前一图像的电位。其结果为,该像素的电泳元件23不进行工作,按原状保持前一图像。
下面,对于白色图像显示期间ST14(第3步骤)进行说明。
若转变到白色图像显示期间ST14,则图1的共用电源调制电路8给第2控制线12供给低电平(L(0V)),另一方面,将第1控制线11电切断(Hi-Z)。因此,对第2传输门37的源侧,从第2控制线12输入低电平的电位(L(0V))。
此时,在图像信号为低电平的像素2中,SRAM25的第1输出端子N2的电位是高电平,第2输出端子N3(输入端子N1)的电位是低电平。从而,驱动第2传输门37,连接像素电极21和第2控制线12。因此,对像素电极21输入低电平的电位。
然后,在被输入了脉冲状信号的共用电极22的电位Vcom是高电平(H(15V))时,在两个电极21、22之间产生较大的电位差,如图5(a)所示,白色微粒42被共用电极22吸引,黑色微粒43被像素电极21吸引。其结果为,在该像素2中显示白色。
相对于此,在图像信号为高电平的像素2中,SRAM25的第1输出端子N2的电位是低电平,第2输出端子N3(输入端子N1)的电位是高电平。从而,驱动第1传输门36,连接像素电极21和第1控制线11。然而,由于第1控制线11已被电切断,因而像素电极21的电位不产生变动,而保持在上述黑色图像显示期间ST13所显示的黑色图像。
在上面所说明的黑色图像显示期间ST13及白色图像显示期间ST14,对共用电极22输入按预定周期重复高电平(H)和低电平(L)的基准脉冲。
将这种驱动方法在本申请中称为“共振幅驱动”。另外,作为共振幅驱动的定义指的是,在图像重写期间对共用电极22施加至少1个周期以上的重复高电平和低电平的脉冲之驱动方法。
根据该共振幅驱动方法,因为可以使黑色微粒和白色微粒更为可靠地向预期的电极进行移动,所以能够提高对比度。另外,因为可以利用高电平(H)和低电平(L)的2个值控制对像素电极和共用电极施加的电位,所以能够谋求低电压化,并且使电路构成变得简单。另外,在作为像素电极21的开关元件使用TFT(Thin Film Transistor,薄膜晶体管)时,有可以借助于低电压驱动来确保TFT可靠性这样的优点。
还有,优选的是,共振幅驱动的频率及周期数可以根据电泳元件23的规格及特性来适当确定。
据此,若在显示部3显示新的图像,则转变为电源断开期间ST15。
若转变到电源断开期间ST15,则图1所示的共用电源调制电路8将第1控制线11、第2控制线12、第1电源线13(高电位电源端子PH)、第2电源线14(低电位电源端子PL)及共用电极电源布线15电切断。因此,与像素2所连接的各布线成为高阻抗状态。
通过设置电源断开期间ST15,不用消耗功率就可以保持图像。另外,由于通过将作为像素电极21的电源的第1控制线11和第2控制线12电切断,断开从像素电极21到布线的泄漏路径,因而对泄漏电流的减低也较为有效。
再者,可以通过重复图像信号输入期间ST12、黑色图像显示期间ST13、白色图像显示期间ST14及电源断开期间ST15(ST11),来依次更新图像进行显示。
还有,也可以交换白色图像显示期间ST13和黑色图像显示期间ST14的顺序。
另外,还可以通过相互交换给第1控制线11和第2控制线12供给的电位,来显示反相图像。也就是说,只要将S1设为低电平,将S2设为高电平,不用对全部像素的SRAM25输入反相图像信号,就可以通过简单的操作进行显示图像的反相操作。
[泄漏电流的防止]
图7、图8、图9是模式表示图1的显示部3的相邻的像素2的附图。在图7中表示出电源断开期间ST11、图像信号输入期间ST12及电源断开期间ST15中的像素2A、2B的状态。在图8中表示出黑色图像显示期间ST13中的像素2A、2B的状态。在图9中表示出白色图像显示期间ST14中的像素2A、2B的状态。
在这些附图中图示左侧所示的像素2A具备驱动用TFT24a、SRAM25a、下述开关电路35a及像素电极21a,该开关电路35a具备第1传输门36a及第2传输门37a。图示右侧所示的像素2B具备驱动用TFT24b、SRAM25b、下述开关电路35b及像素电极21b,该开关电路35b具备第1传输门36b及第2传输门37b。
还有,在像素2A、2B中与图2所示的像素2之间没有构成上的差异,标注“A”、“B”是为了方便识别相邻像素所附加的。另外,对各构成要件所附加的“a”“b”标注是为了明确该构成要件属于像素2A、2B哪一个所附加的,没有别的意思。
在图7、图8、图9中,相邻的像素2(2A、2B)显示出不同的色。例如,像素2A显示黑色,像素2B显示白色。
此时,对像素电极21a输入高电平(H)的电位,对像素电极21b输入低电平(L)。由于在相邻所配置的像素电极21a、21b之间,发生因较大电位差而产生的电场,因而像素电极21a、21b要经由粘接剂层30流通泄漏电流。
但是,采用上述的第1驱动方法时,在图像信号输入期间ST12(图7)、黑色图像显示期间ST13(图8)、白色图像显示期间ST14(图9)及电源断开期间ST15(图7),已经通过图1的共用电源调制电路8,将2条控制线11、12的至少一条电切断。更为详细而言,在图7所示的状态下第1及第2控制线11、12的双方被电切断。另外,在图8所示的状态下第2控制线12被电切断,在图9所示的状态下第1控制线11被电切断。
因此,在像素电极21a、21b之间不流通泄漏电流。因而,根据该驱动方法,可以抑制像素间的泄漏电流。对于这样可以抑制泄漏电流的作用,在下面一边和图10所示的以往电路进行比较,一边进行说明。
图10是表示使用以往电路时的电路构成的附图。在本附图中,模式表示出相邻的2个像素102A、102B。
图10左侧所示的像素102A具备驱动用TFT124a、SRAM125a及像素电极21a。图10右侧所示的像素102B具备驱动用TFT124b、SRAM125b及像素电极21b。
SRAM125a由P-MOS125ap1、125ap2、N-MOS125an1、125an2来构成,SRAM125b由P-MOS125bp1、125bp2、N-MOS125bn1、125bn2来构成。
也就是说,像素102A、102B从图2所示的像素2省略了开关电路35,直接连接存储电路的输出端子和像素电极。
相邻的像素102A、102B显示出不同的色。例如,像素102A显示黑色,像素102B显示白色。
对像素电极21a从第1电源线13经由P-MOS125ap2输入高电平(H)的电位Vdd,对像素电极21b从第2电源线14经由N-MOS125bn1输入低电平(L)的电位Vss。
此时,在像素电极21a、21b之间发生因较大电位差而产生的电场(横向的电场)。因此,形成从第1电源线13经由SRAM125a的P-MOS125ap2、像素电极21a、粘接剂层30、像素电极21b及SRAM125b的N-MOS125bn2到第2电源线14的泄漏路径,在像素102A、102B间流通泄漏电流LC。
而且,若流通了泄漏电流LC,则装置整体的功率消耗增大。另外,还存在泄漏电流成为腐蚀电流使像素电极21a、21b受到腐蚀的可能,给电泳显示装置的可靠性带来影响。
相对于此,采用本发明的驱动方法时,由于在进行黑色图像显示和白色图像显示时,将图2控制线11、12的一条电切断,因而不发生泄漏电流。
更为详细而言,在本发明的电泳显示装置中如图7所示,通过设置开关电路35a、35b,致使像素电极21a、21b不是经由SRAM25a、25b,而是经由开关电路35a、35b从第1及第2控制线11、12被供给电位。
从而,因像素电极21a、21b间的电场而形成的泄漏路径在图7到图9中,成为从第1控制线11经由第1传输门36a、像素电极21a、粘接剂层30、像素电极21b及第2传输门37b到第2控制线12的路径。
而且,在本发明的驱动方法中,在图7所示的电源断开期间ST11等,第1及第2控制线11、12的双方是电切断的状态。另外,在图8及图9所示的黑色图像显示期间ST13及白色图像显示期间ST14,第1及第2控制线11、12的一条是电切断的状态。从而,上述那种从第1控制线11经由像素2A、2B到第2控制线12的泄漏路径总是被断开,不发生泄漏电流。
[第2驱动方法]
下面,对于第2驱动方法进行说明。第2驱动方法通过进一步改进第1驱动方法,可以更为可靠地防止泄漏电流。从而,在图11中对和第1驱动方法相同的期间附上相同的符号,对重复的说明予以省略。
图11表示第2驱动方法所涉及的时间图。在本附图中表示出,通过按照电源断开期间ST11、图像信号输入期间ST12、黑色图像显示期间ST13、显示图像保持期间ST21、白色图像显示期间ST14、显示图像保持期间ST22及电源断开期间ST15的顺序进行工作来显示图像的状况。将这些工作汇总在表2中。
在图11中表示出SRAM25的高电位电源端子PH的电位(第1电源线13的电位)Vdd、第1控制线11的电位S1、第2控制线12的电位S2和共用电极电源布线15的电位Vcom。另外,表2及图11所示的具体电压值(5V、15V、0V等)只不过是为了易于理解说明所示的,并不用来限定本发明的技术范围。
表2
和上述第1驱动方法的不同之处为,在黑色图像显示期间ST13和白色图像显示期间ST14之间设置显示图像保持期间ST21,在白色图像显示期间ST14和电源断开期间ST15之间设置显示图像保持期间ST22。而且,因为其他期间的工作和第1驱动方法中对应的期间相同,所以在下面将对于从黑色图像显示期间ST13到显示图像保持期间ST22为止的期间,进行详细说明。
在黑色图像显示期间ST13,第1控制线11的电位S1为高电平(H(15V)),第2控制线12为被电切断的高阻抗状态。另外,对共用电极22(Vcom),输入重复高电平(H(15V))和低电平(L(0V))的脉冲状信号。因此,和第1驱动方法相同,在被输入了预定图像信号(高电平)的像素2中形成黑显示。
此后,转变为显示图像保持期间ST21。
在显示图像保持期间ST21,通过图1的共用电源调制电路8,电切断第1控制线11及第2控制线12,这些布线成为高阻抗状态(Hi-Z)。此时,对共用电极22继续输入脉冲状的信号。
此后,若转变到白色图像显示期间ST14,则第1控制线11维持被电切断的高阻抗状态,但是对第2控制线12从共用电源调制电路8供给低电平(L)。另外,对共用电极22继续输入脉冲状的信号。因此,和第1驱动方法相同,在被输入了预定图像信号(低电平)的像素2中形成白显示。
此后,再转变为显示图像保持期间ST22。在此期间,也和前面的显示图像保持期间ST21相同,第1及第2控制线11、12为被电切断的高阻抗状态。还有,在本实施方式中,虽然在显示图像保持期间ST22仍对共用电极22继续输入脉冲状的信号,但是也可以停止对共用电极22的脉冲输入,使共用电极22成为高阻抗状态。
如同上面所说明的那样,在本实施方式的驱动方法中,在只连接第1控制线11的黑色图像显示期间ST13和只连接第2控制线12的白色图像显示期间ST13之间,分别设置将第1及第2控制线11、12双方都切断使之成为高阻抗状态的显示图像保持期间ST21、ST22。
若在第1及第2控制线11、12的变换时,即便瞬间连接了双方,则因为像素间泄漏的路径被连接,所以发生泄漏电流。但是,如果采用该驱动方法来显示图像,则在变换第1控制线11和第2控制线12之前一定将双方的布线电切断,因此如图7到图9所示,第1及第2控制线11、12的至少一条必然成为被电切断的状态。从而,由于经由粘接剂层30的泄漏路径被可靠断开,因而不发生泄漏电流。
另外,在本实施方式中,也可以在显示图像保持期间ST22之后,不转变为电源断开期间ST15,而再次重复黑色图像显示期间ST13和白色图像显示期间ST14。而且,在这种情况下,只要缩短黑色图像显示期间ST13和白色图像显示期间ST14的期间、增加重复次数,就在短期间内重复显示部3中的黑显示和白显示,因此其状态为,更新后的图像可以尽快被视觉辨认。
还有,优选的是,在重复的黑色图像显示期间ST13和白色图像显示期间ST14之间的所有期间中,设置使第1及第2控制线11、12成为高阻抗状态的显示图像保持期间。
在本实施方式中,由于在显示图像保持期间ST22之后立即转变为电源断开期间ST15,因而显示图像保持期间ST22也可以不必设置。但是,如果其构成为,具备黑色图像显示期间ST13和紧接其后的显示图像保持期间以及白色图像显示期间ST14和紧接其后的显示图像保持期间,分别作为一系列的工作,则在显示工作之后,必然插入使第1及第2控制线11、12成为高阻抗状态的工作,因此可以提供一种驱动方法,其能够可靠防止泄漏电流。
[第3驱动方法]
下面,对于第3驱动方法进行说明。第3驱动方法是使所有的像素2显示白色或黑色的驱动方法。也就是说,可以用于消去图像的工作。
图12及图13是第3驱动方法所涉及的时间图。在本例子中表示出,在采用第1驱动方法使之显示图像之后消去图像的状况。
在图12及图13中表示出SRAM25的高电位电源端子PH的电位(第1电源线13的电位)Vdd、第1控制线11的电位S1、第2控制线12的电位S2以及共用电极电源布线15的电位Vcom。另外,图12及图13所示的具体电压值(5V、15V、0V等)只不过是为了易于理解说明所示的,并不用来限定本发明的技术范围。
在图12中,执行根据第1驱动方法的图像显示期间(1)和根据第3驱动方法的全黑消去期间(3-1)。全黑消去期间(3-1)包括对全部像素的黑色图像显示期间ST31和电源断开期间ST32。
如图12所示,若在根据第1驱动方法的图像显示期间(1)中图像显示工作结束,则所有的布线成为被电切断的高阻抗状态(电源断开期间ST15)。
从该图像保持状态,向全黑消去期间(3-1)之中的对所有像素2的黑色图像显示期间ST31进行转变。
若转变到黑色图像显示期间ST31,则共用电源调制电路8对第1控制线11及第2控制线12的双方输入高电平(H(15V))。
此时,像素2已经通过各自的SRAM25中所保持的图像信号,驱动第1传输门36或第2传输门37。具体而言,在图像信号为高电平的像素2中,SRAM25的第1输出端子N2的电位是低电平,第2输出端子N3(输入端子N1)的电位是高电平。从而,第1传输门36为接通状态,连接像素电极21和第1控制线11。
另一方面,在图像信号为低电平的像素2中,SRAM25的第1输出端子N2的电位是高电平,第2输出端子N3(输入端子N1)的电位是低电平。从而,第2传输门37为接通状态,连接像素电极21和第2控制线12。
而且,由于给双方的控制线11、12供给高电平,因而对所有像素2的像素电极21输入高电平。另外,对共用电极22,输入重复高电平期间和低电平期间的脉冲状信号。
其结果为,不管由SRAM25所保持的图像信号电位(高电平/低电平)如何,在所有的像素2中都显示黑色。此后,转变为电源断开期间ST32,保持所有像素2进行黑显示的状态。
接着,在图13所示的驱动方法中,执行根据第1驱动方法的图像显示期间(1)和根据第3驱动方法的全白消去期间(3-2)。全白消去期间(3-2)包括对全部像素的白色图像显示期间ST33和电源断开期间ST32。
如图13所示,从根据第1驱动方法的图像显示期间(1)之后的图像保持状态,向全白消去期间(3-2)之中的对所有像素2的白色图像显示期间ST33进行转变。
若转变到白色图像显示期间ST33,则通过共用电源调制电路8,对第1控制线11、第2控制线12的双方输入低电平(L(0V))。另外,对共用电极22,输入重复高电平期间和低电平期间的脉冲状信号,基于像素电极21和共用电极22的电位差,在所有的像素2中显示白色。此后,转变为电源断开期间ST32,保持所有像素2进行白显示的状态。
图14是表示第3驱动方法中的相邻的2个像素2A、2B状态的附图。
如上所述,在黑色图像显示期间ST31及白色图像显示期间ST33,电连接第1及第2控制线11、12的双方。但是,像素电极21a、21b由双方输入高电平,或是由双方输入低电平。从而,不在像素电极21a、21b间产生电位差,不流通泄漏电流。
[第4驱动方法]
下面,参照图17,对于第1实施方式所涉及的第4驱动方法进行说明。
图17表示第4驱动方法所涉及的时间图。在图17中表示出SRAM25的高电位电源端子PH的电位(第1电源线13的电位)Vdd、第1控制线11的电位S1、第2控制线12的电位S2以及共用电极电源布线15的电位Vcom。另外,图17所示的具体电压值(5V、15V、0V等)只不过是为了易于理解说明所示的,并不用来限定本发明的技术范围。
第4驱动方法取代前面所说明的第1驱动方法中的电源断开期间ST15,设置了显示图像保持期间(4)。从而,在图17中对于和第1驱动方法相同的期间,附上相同的符号并且对重复的说明予以省略。
在第1驱动方法中,在更新显示部3的显示图像之后,转变为使所有布线成为高阻抗状态的电源断开期间ST15。相对于此,在第4驱动方法中,将转变为交替设置了间隔期间ST41和更新期间ST42的显示图像保持期间(4)。也就是说,该驱动方法可以将显示图像在长时间的范围内保持为良好的对比度。
如图17所示,若在根据第1驱动方法的白色图像显示期间ST14结束之后,转变到间隔期间ST41,则第1控制线11、第2控制线12及共用电极22成为通过共用电源调制电路8进行了电切断的高阻抗状态。另一方面,SRAM25的高电位电源端子PH(第1电源线13)不是高阻抗状态,而从15V降压为5V并保持高电平。另外,虽然省略了图示,但是低电位电源端子PL(第2电源线14)的电位Vss保持为低电平(L(0V))。也就是说,在间隔期间ST41,SRAM25维持低电压驱动的电源导通状态,保持在图像信号输入期间ST12所输入的图像信号。
还有,高电位电源端子PH的具体电压值(15V、5V)是一例,并且不限定为这些电压值。例如,间隔期间ST41中的Vdd可以在能在SRAM25中保持图像信号的范围内设为更低的电位(例如,1V)。
接着,在转变到间隔期间ST41之后,经过预定时间后,转变为更新期间ST42。更新期间ST42包括黑色图像显示期间ST43和白色图像显示期间ST44。
首先,若转变到黑色图像显示期间ST43,则SRAM25的高电位电源端子PH的电位Vdd上升为15V。另外,对第1控制线11输入高电平(H(15V))。第2控制线12仍是高阻抗状态。
此时,在保持高电平的图像信号的像素2中,基于SRAM25的输出,第1传输门36为接通状态,连接像素电极21和第1控制线11。因此,对像素电极21从第1控制线11输入高电平(H(15V))。然后,对共用电极22输入脉冲状的信号,基于像素电极21和共用电极22的电位差来进行像素2的黑显示工作。
通过该黑显示工作,可以使在黑显示的像素2中正在随着时间经过而下降的对比度,回复到显示图像刚刚更新之后的状态。
还有,在保持低电平的图像信号的像素2中,第2传输门37为接通状态,连接第2控制线12和像素电极21。但是,第2控制线12是高阻抗状态,像素电极21的电位不产生变动。从而,在该像素2中显示没有变化。
接着,若转变到白色图像显示期间ST44,则Vdd仍旧保持为15V,第1控制线11为高阻抗状态,对第2控制线12输入低电平(L(0V))。因此,在保持低电平的图像信号的像素2中,基于SRAM25的输出,第2传输门37为接通状态,连接像素电极21和第2控制线12。因此,对像素电极21输入低电平。而且,因为对共用电极22输入了脉冲状的信号,所以基于像素电极21和共用电极22的电位差来进行像素2的白显示工作。
通过该白显示工作,可以使在白显示的像素2中正在随时间下降的对比度,回复到显示图像刚刚更新后的状态。
还有,在白色图像显示期间ST44,黑显示的像素2的显示没有变化。
在上面的更新期间ST42使显示图像的对比度回复之后,再次转变为间隔期间ST41。也就是说,使SRAM25的驱动电压下降、以最少的功率消耗来保持图像信号,并使其他的布线成为高阻抗状态来防止泄漏,在长时间的范围内保持显示图像。此后,只要交替重复预定期间的间隔期间ST41和更新期间ST42,就可以良好保持对比度。
如同上面所说明的那样,根据第4驱动方法,通过设置间隔期间ST41和更新期间ST42,可以在长时间的范围内不使对比度下降的状况下,保持显示图像。另外,由于在间隔期间ST41,不使SRAM25的电源断开,而保持工作状态,因而不用进行对SRAM25的再次的图像信号输入就可以执行更新工作,能够避免因图像信号的传输而产生的功率消耗。再者,由于在间隔期间ST41,降低高电位电源端子PH的电位Vdd,因而可以抑制显示图像保持期间(4)的功率消耗的上升。
还有,虽然间隔期间ST41的长度没有特别限定,但是若延长了时间,则对比度的下降幅度增大,与之相伴随必须延长更新期间ST42。另外,因更新工作导致的对比度变化较为明显,易于被视觉辨认。因此,可以按下述方式设定间隔期间ST41的长度,该方式为,使得在对比度的下降没有过度发生之时就进行更新工作。
另外,在更新期间ST42,黑色图像显示期间ST43和白色图像显示期间ST44的顺序也可以交换。另外,也可以在黑色图像显示期间ST43和白色图像显示期间ST44之间,设置使第1及第2控制线11、12双方成为高阻抗状态的期间。
再者,作为更新期间ST42,也可以设置同时进行黑显示和白显示的期间。这种情况下,在更新期间ST42内,要对第1控制线11和第2控制线12同时输入电位,对共用电极22输入脉冲状的信号。采用该驱动方法,虽然因为对第1及第2控制线11、12同时输入电位,而易于发生泄漏电流,但是因为图像的更新工作在短时间内结束,所以与在显示图像的更新时使用同样的驱动方法的情形相比,对功率消耗的影响减小。
(第2实施方式)
下面,对于本发明的第2实施方式进行说明。本实施方式的电泳显示装置取代在第1实施方式中由4个晶体管构成的开关电路35,而具备由2个晶体管(第1、第2晶体管)构成的开关电路。另外,在下面有关第2实施方式的电泳显示装置,将对于变更构成后的多个例子(第1~第3构成例)进行说明。
第1构成例具备在第1晶体管中使用P-MOS并且在第2晶体管中使用N-MOS的开关电路。第2构成例具备在第1及第2晶体管的任一个中都使用N-MOS的开关电路。第3构成例具备在第1及第2晶体管的任一个中都使用P-MOS的开关电路。
[第1构成例]
图18是第2实施方式的第1构成例所涉及的电泳显示装置所具备的像素302的电路构成图。图18所示的像素302其构成取代图2所示的像素2的开关电路35,而具备由P-MOS(第1晶体管)336和N-MOS(第2晶体管)337构成的开关电路335。从而,在下面对和图2相同的构成要件附上相同的符号,对它们的详细说明予以省略。
在像素302中,开关电路335连接在SRAM25的输出端子N2和像素电极21之间。相互连接P-MOS336的栅端子和N-MOS337的栅端子,并且和SRAM25的输出端子N2进行连接。P-MOS336的源端子和第1控制线11进行连接,漏端子和像素电极21进行连接。N-MOS337的源端子和第2控制线12进行连接,漏端子和像素电极21进行连接。
在上述构成的像素302中,若作为图像信号输入了高电平(H),则从SRAM25的输出端子N2输出低电平电位(Vss)。因此,P-MOS336为接通状态,连接第1控制线11和像素电极21。
另一方面,若作为图像信号输入了低电平(L),则从SRAM25的输出端子N2输出高电平电位(Vdd)。因此,N-MOS337为接通状态,连接第2控制线12和像素电极21。
从而,本实施方式所涉及的像素302和前面的实施方式所涉及的像素2相同,基于对SRAM25所输入的图像信号的电位使开关电路335进行工作,连接第1控制线11或第2控制线12和像素电极21,以此对像素电极21输入第1或第2控制线11、12的电位S1、S2。
[驱动方法]
下面,对于第1构成例所涉及的电泳显示装置驱动方法,参照表3及图19到图29进行说明。在本实施方式中,将对于电泳显示装置的多个驱动方式(正图像显示、反图像显示、全白显示、全黑显示)进行说明。
表3
Figure A20081008692900401
表3是在正图像显示(和图像数据一致的灰度等级显示)、反图像显示(使图像数据进行了灰度等级反相的显示)、全白显示(使所有的像素成为白显示)、全黑显示(使所有的像素成为黑显示)的各工作中比较对像素302输入的电位所示的表。
还有,在表3中,“图像信号”是由数据线5输入的高电平(H)或低电平(L)的电位。另外,在表3及图19到图29中,“VH”是由第1控制线11或第2控制线12供给的高电平电位,“VL”是由第1控制线11或第2控制线12供给的低电平电位。“Vthp”是P-MOS336的阈值电压,“Vthn”是N-MOS337的阈值电压。
<正图像显示>
图19表示正图像显示中的时间图。图20及图21是表示正图像显示中的相邻2个像素状态的附图。
在下面,将以构成显示部3的像素302之中的图20所示的相邻2个像素302A、302B为对象,进行说明。像素302A是进行黑显示的像素,像素302B是进行白显示的像素。
还有,在图20及图21所示的构成要件符号中所附加的“A”“B”“a”“b”的标注是为了明确标识相邻所配置的2个像素302A、302B和属于这些像素的构成要件所附加的,和图18所示的像素302在构成上没有差异。
在图19中表示出第1控制线11的电位S1、第2控制线12的电位S2、进行黑显示的像素302A中像素电极21a的电位Va、进行白显示的像素302B中像素电极21b的电位Vb以及共用电极22的电位Vcom。
图19所示的正图像显示的序列包括正图像显示期间ST100和电源断开期间ST150。在正图像显示期间ST100,依次执行黑色图像显示期间ST101和白色图像显示期间ST102。
在图20中表示出黑色图像显示期间ST101中的像素302A、302B的状态。另外,在图21中表示出白色图像显示期间ST102中的像素302A、302B的状态。
还有,虽然省略了图示,但是在正图像显示期间ST100之前,要进行对像素302的图像信号的输入。图像信号输入时的工作因为和在前面的第1实施方式中参照图6所说明的图像信号输入期间ST12相同,所以这里省略其说明。
而且,在下面各驱动方式的说明中,设为在像素302A的SRAM25a中保持高电平(H)的图像信号并且在像素302B的SRAM25b中保持低电平(L)的图像信号,进行说明。
首先,在正图像显示期间ST100之中的黑色图像显示期间ST101,如图19及图20所示,给第1控制线11供给高电平电位VH,使第2控制线12为电切断的高阻抗状态(Hi-Z)。
而且,在保持高电平(H)的图像信号的像素302A中,从SRAM25a的输出端子N2输出低电平电位Vss。因此,P-MOS336a为接通状态,电连接第1控制线11和像素电极21a,对像素电极21a输入高电平电位VH。
另一方面,在保持低电平(L)的图像信号的像素302B中,从SRAM25b的输出端子N2输出高电平电位Vdd,N-MOS337b为接通状态。但是,因为第2控制线12是高阻抗状态,所以像素电极21b仍是高阻抗状态。
另外,对共用电极22,输入按预定周期重复高电平(VH)期间和低电平(VL)期间的脉冲状信号。
据此,基于共用电极22和像素电极21a、21b的电位差,像素302A进行黑显示,像素302B的显示没有变化。
接着,在白色图像显示期间ST102,如图19及图21所示,第1控制线11为电切断的高阻抗状态,给第2控制线12供给低电平电位VL。因此,经由P-MOS336a、与第1控制线11所连接的像素电极21a为高阻抗状态,另一方面,对经由N-MOS337b、与第2控制线12所连接的像素电极21b输入低电平电位VL。另外,对共用电极22继续输入脉冲状的信号。
据此,像素302A的显示仍旧按原状被保持,像素302B进行白显示。
此后,若转变到电源断开期间ST150,则至少第1及第2控制线11、12为电切断的高阻抗状态,保持在正图像显示期间ST100所写入的图像。还有,在电源断开期间ST150,也可以使扫描线4、数据线5成为高阻抗状态。
另外,也可以使第1及第2电源线13、14成为高阻抗状态,使SRAM25成为电源断开状态。但是,在正图像显示期间ST100之后、进行基于对SRAM25所输入的图像信号的工作时(例如,使显示反相的工作、显示的更新工作等),事先只使SRAM25成为电源导通状态。因此,在进行其他的工作时不需要进行再次的图像信号的传输。另外,此时只要使SRAM25的电源电压(Vdd),成为可保持所存储的电位的最小电源电压,就可以抑制伴随SRAM25工作的功率消耗。
如同上面所说明的那样,第1构成例所涉及的电泳显示装置可以按照和前面的第1实施方式所涉及的电泳显示装置相同的序列进行图像的显示。
另外,如图20及图21所示,因为在黑色图像显示期间ST101,第2控制线12为高阻抗状态,在白色图像显示期间ST102,第1控制线11为高阻抗状态,所以相邻像素电极21a、21b间的横向电场的泄漏路径总是被断开,不发生因相邻像素间的电位差而产生的泄漏电流。
<反图像显示>
下面,对于反图像显示,参照表3及图22到图24进行说明。
反图像显示如表3所示,除了相互交换第1及第2控制线11、12的电位(VH、VL)之外,可以按照和正图像显示相同的工作来执行。
图22表示反图像显示中的时间图。图23及图24是表示反图像显示中的相邻2个像素状态的附图,相当于正图像显示中的图20及图21。
在图22中表示出正图像显示期间ST100、电源断开期间ST150、反图像显示期间ST110及电源断开期间ST151。也就是说,在图22中表示出在进行正图像显示之后使其显示反相的序列。
反图像显示期间ST110包括:白色反相显示期间ST111,使黑显示的像素反相为白显示;和黑色反相显示期间ST112,使白显示的像素反相为黑显示。
在图23中表示出白色反相显示期间ST111中的像素302A、302B的状态。在图24中表示出黑色反相显示期间ST112中的像素302A、302B的状态。
在正图像显示期间ST100之后的电源断开期间ST150,像素302A进行黑显示,像素302B进行白显示。然后,若从电源断开期间ST150转变到白色反相显示期间ST111,则给第1控制线11供给低电平电位VL,另一方面,第2控制线12为电切断的高阻抗状态。
在保持高电平(H)的图像信号的像素302A中,P-MOS336a为接通状态,电连接第1控制线11和像素电极21a,对像素电极21a输入低电平电位(VL+Vthp)。
这里,对像素电极21a不是输入第1控制线11的电位VL而是输入电位(VL+Vthp)是由于下面的原因。
在P-MOS336a中,如果其源端子的电位(第1控制线11的电位)和栅端子的电位(输出端子N2的电位)的电位差Vgs比P-MOS336a的阈值电压Vthp大,则P-MOS336a为接通状态。但是,若电位差Vgs比阈值电压Vthp小,则P-MOS336a为截止状态,因此漏电位只是下降到P-MOS336a可以维持接通状态的最低电位(VL+Vthp),而输入该电位来作为像素电极21a的低电平电位。
然后,对共用电极22输入按预定周期重复高电平电位(VH-Vthn)期间和低电平电位(VL+Vthp)期间的脉冲状信号。因此,在正图像显示期间ST100曾进行黑显示的像素302A反相为白显示。
另一方面,在保持低电平(L)图像信号的像素302B中,N-MOS337b为接通状态,电连接第2控制线12和像素电极21b,像素电极21b为高阻抗状态,保持白显示。
接着,若转变到黑色反相显示期间ST112,则如图22及图24所示,第1控制线11为电切断的高阻抗状态,给第2控制线12供给高电平电位VH。
在保持高电平(H)图像信号的像素302A中,电连接第1控制线11和像素电极21a,像素电极21a为高阻抗状态。
另一方面,在保持低电平(L)图像信号的像素302B中,电连接第2控制线12和像素电极21b,给像素电极21b输入高电平电位(VH-Vthn)。
这里,对像素电极21b不是输入第2控制线12的电位VH而是输入电位(VH-Vthn)是由于下面的原因。
在N-MOS337b的栅端子的电位(输出端子N2的电位)和源端子的电位(第2控制线12的电位)的电位差Vgs比N-MOS337b的阈值电压Vthn大时,N-MOS337b为接通状态。但是,若电位差Vgs比阈值电压Vthn小,则N-MOS337b为截止状态,因此漏电位只上升到N-MOS337b可以维持接通状态的最高电位(VH-Vthp),而输入该电位来作为像素电极21b的高电平电位。
然后,对共用电极22继续输入按预定周期重复高电平(VH-Vthn)期间和低电平(VL+Vthp)期间的脉冲状信号。因此,在正图像显示期间ST100曾进行白显示的像素302B如图24所示,反相为黑显示。
此后,若转变到电源断开期间ST151,则与像素302A、302B所连接的所有布线为电切断的高阻抗状态,保持在反图像显示期间ST110所写入的反相图像。
还有,在反图像显示期间ST110,使对共用电极22输入的高电平电位和低电平电位分别和第1控制线11的电位(VL)、第2控制线11的电位(VH)不同的原因是,白色反相显示期间ST111中的像素302A的像素电极21a的电位Va为(VL+Vthp),黑色反相显示期间ST112中的像素302B的像素电极21b的电位Vb为(VH-Vthn)。
更为详细而言,假设对共用电极22输入的脉冲的低电平电位为VL,则在像素电极21b为低电平电位(VL+Vthp)的像素302A中,共用电极22的低电平电位比像素电极21的低电平电位低。于是,在原本进行白显示工作的像素302A中,形成和黑显示工作相同的电场。因此,在白显示工作中的像素中白色微粒向离开共用电极22的方向移动,使显示质量下降。
另外,假设对共用电极22输入的脉冲的高电平电位为VH,则在像素电极21a为高电平电位(VH-Vthn)的像素302A中,共用电极22的高电平电位比像素电极21的高电平电位高。于是,在黑显示工作中的像素302B中黑色微粒向离开共用电极22的方向移动,使显示质量下降。
因为这种原因,所以在本发明中,按照像素电极21a的低电平电位(VL+Vthp)及像素电极21b的高电平电位(VH-Vthn)调整对共用电极22施加的脉冲电位。
还有,只要可以在P-MOS336a、N-MOS337b中充分确保电位差Vgs,则不产生上述那种阈值电压的量的漏电位的变动。但是,在为了确保对电泳元件23施加的电位差只由正电源构成各电路的驱动电压时,SRAM25的低电平电位Vss和第1控制线11的低电平电位VL成为相同电位(例如0V),SRAM25的高电平电位Vdd和第2控制线12的高电平电位VH成为相同电位(例如15V)。于是,由于产生上述那种漏电位的变动,因而在本实施方式中,以使该漏电位的变动不在显示中产生不佳状况地调整共用电极22的电位。
如同上面所说明的那样,在第1构成例所涉及的电泳显示装置中,通过使第1控制线11和第2控制线12的电位与正图像显示时相反,就可以容易使显示图像反相。也就是说,不需要为了使显示图像反相而再次传输图像数据,可以既抑制功率消耗又进行丰富多彩的显示。
另外,如图23及图24所示,因为在白色反相显示期间ST111,第2控制线12为高阻抗状态,在黑色反相显示期间ST112,第1控制线11为高阻抗状态,所以相邻像素电极21a、21b间的横向电场的泄漏路径总是被断开,不发生因相邻像素间的电位差而产生的泄漏电流。
<全白显示>
下面,对于全白显示,参照表3、图25及图26进行说明。
全白显示如表3所示,是通过给第1控制线11和第2控制线12的双方供给低电平电位VL,进行的。
图25表示全白显示中的时间图,相当于前面反图像显示中的图22。在图25中表示出正图像显示期间ST100、电源断开期间ST150、全白显示期间ST120及电源断开期间ST151。也就是说,在图25中表示出在进行正图像显示之后通过全白显示消去显示图像的序列。
图26表示出全白显示期间ST120中的像素302A、302B的状态。
在正图像显示期间ST100之后的电源断开期间ST150,像素302A进行黑显示,像素302B进行白显示。然后,若从电源断开期间ST150转变到全白显示期间ST120,则给第1控制线11和第2控制线12的双方供给低电平电位VL。
在保持高电平(H)图像信号的像素302A中,P-MOS336a为接通状态,电连接第1控制线11和像素电极21a,对像素电极21a输入低电平电位(VL+Vthp)。
另一方面,在保持低电平(L)图像信号的像素302B中,N-MOS337b为接通状态,电连接第2控制线12和像素电极21b,对像素电极21b输入低电平电位VL。
然后,对共用电极22输入按预定周期重复高电平电位VH的期间和低电平电位(VL+Vthp)的期间的脉冲状信号。
因此,在共用电极22为高电平的期间,基于像素电极21和共用电极22的电位差来驱动电泳元件23,在正图像显示期间ST100曾进行黑显示的像素302A进行白显示。另外,由于原本是白显示的像素302B的显示没有变化,因而全部的像素为白显示。
另外,在全白显示中,也因为像素电极21a的低电平电位是(VL+Vthp),所以将对共用电极22输入的脉冲的低电平电位调整成(VL+Vthp)。因此,防止在显示中产生不佳状况。
另外,在全白显示中如图26所示,虽然对第1及第2控制线11、12的双方同时输入低电平电位,在相邻的像素电极间也产生少许电位差(Vthp),但是因为成为泄漏路径两端的第1控制线11和第2控制线12是相同电位,所以不发生泄漏电流。
<全黑显示>
下面,对于全黑显示,参照表3、图27及图28进行说明。
全黑显示如表3所示,是通过给第1控制线11和第2控制线12的双方供给高电平电位VH,进行的。
图27表示全黑显示中的时间图,相当于前面反图像显示中的图22。在图27中表示出正图像显示期间ST100、电源断开期间ST150、全黑显示期间ST130及电源断开期间ST151。也就是说,在图27中表示出在进行正图像显示之后通过全黑显示消去显示图像的序列。
图28表示出全黑显示期间ST130中的像素302A、302B的状态。
在正图像显示期间ST100之后的电源断开期间ST150,像素302A进行黑显示,像素302B进行白显示。然后,若从电源断开期间ST150转变到全黑显示期间ST130,则给第1控制线11和第2控制线12的双方供给高电平电位VH。
在保持高电平(H)图像信号的像素302A中,P-MOS336a为接通状态,电连接第1控制线11和像素电极21a,对像素电极21a输入高电平电位VH。
另一方面,在保持低电平(L)图像信号的像素302B中,N-MOS337b为接通状态,电连接第2控制线12和像素电极21b,对像素电极21b输入高电平电位VH-Vthn。
然后,对共用电极22输入按预定周期重复高电平电位(VH-Vthn)期间和低电平电位VL期间的脉冲状信号。
因此,在共用电极22为低电平的期间,基于像素电极21和共用电极22的电位差来驱动电泳元件23,在正图像显示期间ST100曾进行白显示的像素302B进行黑显示。另外,由于原本是黑显示的像素302A的显示没有变化,因而所有的像素为黑显示。
另外,在全黑显示中,也因为像素电极21b的高电平电位是(VH-Vthn),所以将对共用电极22输入的脉冲的高电平电位调整成(VH-Vthn)。因此,防止在显示中产生不佳状况。
另外,在全黑显示中如图28所示,虽然对第1及第2控制线11、12的双方同时输入高电平电位VH,在相邻的像素电极间也产生少许电位差(Vthn),但是因为成为泄漏路径两端的第1控制线11和第2控制线12是相同电位,所以不发生泄漏电流。
如同上面所具体说明的那样,在第1构成例所涉及的电泳显示装置中,因为具备只由2个晶体管构成的开关电路335,所以和图2所示的第1实施方式所涉及的像素2进行比较,可以使像素电路的构成简单化,能够通过晶体管数目的减少来减小面积。从而,可以实现一种电泳显示装置,可以减小每1像素的占有面积,能够容易应对像素的高精细化。另外,由于通过减少晶体管,可以减低通电时的寄生电容,因而可以减少功率消耗。
另外,对于有可能因晶体管数目的减少而产生的显示的不佳状况,也可以有效防止。也就是说,相应于对像素电极21输入的电位的变化来调整对共用电极22输入的脉冲的电位,借此可以防止反向的电场作用于电泳元件而使显示质量下降。
还有,在本实施方式中,虽然将共用电极22的高电平电位设为(VH-Vthn),将低电平电位设为(VL+Vthp),但是共用电极22的高电平电位也可以设为比(VH-Vthn)低的电位,并且低电平电位也可以设为比(VL+Vthp)高的电位。其原因为,若P-MOS336及N-MOS337的栅源间电位差Vgs接近Vthp、Vthn,则在漏电位的饱和方面需要时间,因此还要假定在开始对共用电极22的脉冲输入之时、漏电位为未饱和的状态这种情况。
这种情况下,像素电极21的高电平电位比上述电位(VH-Vthn)低,低电平电位比上述电位(VL+Vthp)高。因此,为了进一步可靠防止产生显示的不佳状况,优选的是,事先将共用电极22的高电平电位设定得比(VH-Vthn)稍低,将低电平电位设定得比(VL+Vthp)稍高。
[第2构成例]
下面,对于第2实施方式的第2构成例进行说明。
图29是第2构成例所涉及的电泳显示装置所具备的像素402的电路构成图。图29所示的像素402其构成取代图2所示的像素2的开关电路35,而具备由N-MOS(第1晶体管)436和N-MOS(第2晶体管)437构成的开关电路435。下面,对和图2相同的构成要件附上相同的符号,对它们的详细说明予以省略。
在像素402中,开关电路435连接在SRAM25和像素电极21之间。N-MOS436的栅端子和SRAM25的第2输出端子N3进行连接,N-MOS437的栅端子和SRAM25的第1输出端子N2进行连接。N-MOS436的源端子和第1控制线11进行连接,漏端子和像素电极21进行连接。N-MOS437的源端子和第2控制线12进行连接,漏端子和像素电极21进行连接。
在上述构成的像素402中,若作为图像信号输入了高电平(H),则借助于从SRAM25的第2输出端子N3输出的高电平电位(Vdd),N-MOS436成为接通状态,连接第1控制线11和像素电极21。
另一方面,若作为图像信号输入了低电平(L),则借助于从SRAM25的第1输出端子N2输出的高电平电位(Vdd),N-MOS437成为接通状态,连接第2控制线12和像素电极21。
从而,本实施方式所涉及的像素402和前面的实施方式所涉及的像素2相同,基于对SRAM25所输入的图像信号的电位使开关电路435进行工作,连接第1控制线11或第2控制线12和像素电极21,以此对像素电极21输入第1或第2控制线11、12的电位S1、S2。
[驱动方法]
下面,对于第2构成例所涉及的电泳显示装置的驱动方法,参照表4及图30到图39进行说明。有关本实施方式,也对于多个驱动方式(正图像显示、反图像显示、全白显示、全黑显示)进行说明,但是对于和前面的第1构成例相同的部分则适当予以省略。
表4
Figure A20081008692900501
表4是在正图像显示、反图像显示、全白显示、全黑显示的各工作中比较对像素402输入的电位所示的表,对应于第1构成例中的表3。其中,表4所示的“Vthn”是N-MOS436、437的阈值电压。
<正图像显示>
图30表示正图像显示中的时间图,对应于第1构成例所涉及的图19。如图30所示,正图像显示的序列包括正图像显示期间ST200和电源断开期间ST250。在正图像显示期间ST200,依次执行黑色图像显示期间ST201和白色图像显示期间ST202。
图31及图32分别对应于第1构成例所涉及的图20、图21。也就是说,图31是表示黑色图像显示期间ST201中的像素402A、402B的状态的附图,图32是表示白色图像显示期间ST202中的像素402A、402B的状态的附图。
下面,设为在像素402A的SRAM25a中保持高电平(H)的图像信号并且在像素402B的SRAM25b保持低电平(L)的图像信号,进行说明。
在黑色图像显示期间ST201,给第1控制线11供给高电平电位VH,使第2控制线12为高阻抗状态。
在保持高电平(H)图像信号的像素402A中,N-MOS436a为接通状态,电连接第1控制线11和像素电极21a。因此,对像素电极21a输入高电平电位VH。
另一方面,在保持低电平(L)图像信号的像素402B中,N-MOS437b为接通状态。但是,因为第2控制线12是高阻抗状态,所以像素电极21b仍是高阻抗状态。
另外,对共用电极22输入按预定周期重复高电平电位(VH-Vthn)期间和低电平电位VL期间的脉冲状信号。
据此,基于共用电极22和像素电极21a、21b的电位差,像素402A进行黑显示,像素402B的显示没有变化。
接着,在白色图像显示期间ST202,使第1控制线11为电切断的高阻抗状态,给第2控制线12供给低电平电位VL。因此,经由N-MOS436a、与第1控制线11所连接的像素电极21a,为高阻抗状态,另一方面,对经由N-MOS437b、与第2控制线12所连接的像素电极21b,输入低电平电位VL。另外,对共用电极22继续输入脉冲状的信号。
据此,像素402A的显示仍旧被保持原状,像素402B进行白显示。
此后,若转变到电源断开期间ST250,则与像素402A、402B所连接的所有布线成为被电切断的高阻抗状态,保持在正图像显示期间ST200所写入的图像。
还有,在黑色图像显示期间ST201对像素电极21a输入的电位为(VH-Vthn),是由于和前面的第1构成例相同的原因。而且,因为像素电极21a的高电平电位只减低Vthn,所以能够将对共用电极22输入的脉冲的高电平电位设为(VH-Vthn),防止在显示中产生不佳状况。
如同上面所说明的那样,第2构成例所涉及的电泳显示装置可以按照和前面的第1实施方式所涉及的电泳显示装置相同的序列进行图像的显示。
另外,如图31及图32所示,因为在黑色图像显示期间ST201,第2控制线12为高阻抗状态,在白色图像显示期间ST202,第1控制线11为高阻抗状态,所以相邻像素电极21a、21b间的横向电场的泄漏路径总是被断开,不发生因相邻像素间的电位差而产生的泄漏电流。
<反图像显示>
图33表示反图像显示中的时间图。图34是表示图33所示的白色反相显示期间ST211中的像素402A、402B状态的附图,图35是表示图33所示的黑色反相显示期间ST212中的像素402A、402B状态的附图。
在图33中表示出正图像显示期间ST200、电源断开期间ST250、反图像显示期间ST210及电源断开期间ST251。反图像显示期间ST200具有白色反相显示期间ST211和黑色反相显示期间ST212。
第2构成例所涉及的电泳显示装置中反图像显示的工作和前面的第1构成例所涉及的电泳显示装置相同。
在上述的正图像显示期间ST200之后、转变到电源断开期间ST250的状态下,像素402A进行黑显示,像素402B进行白显示。
若从电源断开期间ST250转变到白色反相显示期间ST211,则给第1控制线11供给低电平电位VL,使第2控制线12保持为高阻抗状态。
然后,在像素402A中,从第1控制线11经由N-MOS436a对像素电极21a输入低电平电位VL。另一方面,在像素402B中,像素电极21b仍是高阻抗状态。另外,对共用电极22,输入按预定周期重复高电平电位(VH-Vthn)和低电平电位VL的脉冲状信号。
因此,曾进行黑显示的像素402A反相为白显示。
接着,若转变到黑色反相显示期间ST212,则使第1控制线11为高阻抗状态,给第2控制线12供给高电平电位VH。
而且,在像素402A中,经由N-MOS436a、与第1控制线11所连接的像素电极21a为高阻抗状态。另一方面,在像素402B中,对经由N-MOS437b、与第2控制线12所连接的像素电极21b输入高电平电位VH。
由于对共用电极22,输入脉冲状的信号,因而当前进行白显示的像素402B反相为黑显示。此时,像素402A的显示没有变化。
通过上面的白色反相显示期间ST211和黑色反相显示期间ST212,显示在正图像显示期间ST200所显示的图像的黑白反相图像。
还有,在第2构成例的电泳显示装置中,根据N-MOS436、437的特性,对像素电极21输入的电位也和第1及第2控制线11、12的电位有所不同。因此,要将对共用电极22输入的脉冲的高电平电位,相应于像素电极21的高电平电位调整为(VH-Vthn),使之不在显示中产生不佳状况。
另外,如图34及图35所示,由于在白色反相显示期间ST211,第2控制线12为高阻抗状态,在黑色反相显示期间ST212,第1控制线11为高阻抗状态,因而在显示工作中至少一条控制线被电切断。从而,由于泄漏路径总是被断开,因而不发生相邻像素间的泄漏电流。
<全白显示>
图36表示全白显示中的时间图。图37是表示图36所示的全白显示期间ST220中的像素402A、402B状态的附图。
在图36中表示出正图像显示期间ST200、电源断开期间ST250、全白显示期间ST220及电源断开期间ST251。也就是说,在图36中表示出在进行正图像显示之后,通过全白显示消去显示图像的序列。
在正图像显示期间ST200之后的电源断开期间ST250,像素402A进行黑显示,像素402B进行白显示。然后,若从电源断开期间ST250转变到全白显示期间ST220,则给第1控制线11和第2控制线12的双方供给低电平电位VL。
在像素402A中,电连接第1控制线11和像素电极21a,对像素电极21a输入低电平电位VL。另一方面,在像素402B中,电连接第2控制线12和像素电极21b,对像素电极21b输入低电平电位VL。
然后,对共用电极22输入按预定周期重复高电平电位VH期间和低电平电位VL期间的脉冲状信号。
因此,在共用电极22为高电平电位VH的期间,基于像素电极21和共用电极22的电位差来驱动电泳元件23,在正图像显示期间ST200曾进行黑显示的像素402A进行白显示。另外,由于原本是白显示的像素402B的显示没有变化,因而所有的像素为白显示。
还有,在第2构成例中的全白显示中如图37所示,因为像素电极21a、21b是相同电位,所以不发生像素电极间的泄漏电流。
<全黑显示>
图38表示全黑显示中的时间图。图39是表示图38所示的全黑显示期间ST230中的像素402A、402B状态的附图。
在图38中表示出正图像显示期间ST200、电源断开期间ST250、全黑显示期间ST230及电源断开期间ST251。也就是说,在图38中表示出在进行正图像显示之后通过全黑显示消去显示图像的序列。
在正图像显示期间ST200之后的电源断开期间ST250,像素402A进行黑显示,像素402B进行白显示。然后,若从电源断开期间ST250转变到全黑显示期间ST230,则给第1控制线11和第2控制线12的双方供给高电平电位VH。
在像素402A中,电连接第1控制线11和像素电极21a,对像素电极21a输入高电平电位(VH-Vthn)。另一方面,在像素402B中,电连接第2控制线12和像素电极21b,对像素电极21b输入高电平电位(VH-Vthn)。
然后,对共用电极22输入按预定周期重复高电平电位(VH-Vthn)期间和低电平电位VL期间的脉冲状信号。
因此,在共用电极22为低电平电位VL的期间,基于像素电极21和共用电极22的电位差来驱动电泳元件23,在正图像显示期间ST200曾进行白显示的像素402B进行黑显示。另外,由于原本是黑显示的像素402A的显示没有变化,因而所有的像素为黑显示。
还有,在第2构成例的全黑显示中,因为对像素电极21a、21b输入的高电平电位与第1及第2控制线11、12的高电平电位VH相比,只减低阈值电位Vthn,所以通过将共用电极22的高电平电位设为(VH-Vthn),使得不在显示中产生不佳状况。另外,在全黑显示中如图39所示,因为像素电极21a、21b是相同电位,所以不发生像素电极间的泄漏电流。
如同上面所具体说明的那样,在第2构成例所涉及的电泳显示装置中,由于采用较少的晶体管数目来构成像素402的开关电路435,因而可以减小像素402的面积。从而,可以实现一种电泳显示装置,能够减小每1像素的占有面积,还可以容易应对像素的高精细化。另外,由于与图2所示的像素2相比,通过减少2个晶体管,可以减低通电时的寄生电容,因而可以减低功率消耗。
另外,根据显示模式的不同、对像素电极21输入的电位变化,通过相应于此来调整对共用电极22输入的脉冲的电位,有效使用变化的像素电极21的电位来进行图像显示,由此就可以使得不产生因减少晶体管数目引起的显示不佳状况。
[第3构成例]
下面,对于第2实施方式的第3构成例进行说明。
图40是第3构成例所涉及的电泳显示装置所具备的像素502的电路构成图。图40所示的像素502其构成取代图2所示的像素2的开关电路35,而具备由P-MOS(第1晶体管)536和P-MOS(第2晶体管)537构成的开关电路535。在下面,对和图2相同的构成要件附上相同的符号,对它们的详细说明予以省略。
在像素502中,开关电路535连接在SRAM25和像素电极21之间。P-MOS536的栅端子和SRAM25的第1输出端子N2进行连接,P-MOS537的栅端子和SRAM25的第2输出端子N3进行连接。P-MOS536的源端子和第1控制线11进行连接,漏端子和像素电极21进行连接。P-MOS537的源端子和第2控制线12进行连接,漏端子和像素电极21进行连接。
在上述构成的像素502中,若作为图像信号输入了高电平(H),则借助于从SRAM25的第1输出端子N2输出的低电平电位(Vss),P-MOS536成为接通状态,连接第1控制线11和像素电极21。
另一方面,若作为图像信号输入了低电平(L),则借助于从SRAM25的第2输出端子N3输出的低电平电位(Vss),P-MOS537成为接通状态,连接第2控制线12和像素电极21。
从而,本实施方式所涉及的像素502和前面的实施方式所涉及的像素2相同,基于对SRAM25所输入的图像信号的电位使开关电路535进行工作,连接第1控制线11或第2控制线12和像素电极21,以此对像素电极21输入第1或第2控制线11、12的电位S1、S2。
[驱动方法]
下面,对于第3构成例所涉及的电泳显示装置的驱动方法,参照表5及图40到图50进行说明。有关本实施方式,也对于多个驱动方式(正图像显示、反图像显示、全白显示、全黑显示)进行说明,但是对于和前面的第1构成例及第2构成例相同的部分则适当予以省略。
表5
Figure A20081008692900561
表5是在正图像显示、反图像显示、全白显示、全黑显示的各工作中比较对像素502输入的电位所示的表,对应于第1构成例中的表3。其中,表5所示的“Vthp”是P-MOS536、537的阈值电压。
<正图像显示>
图41表示正图像显示中的时间图,对应于第1构成例所涉及的图19。如图41所示,正图像显示的序列包括正图像显示期间ST300和电源断开期间ST350。在正图像显示期间ST300,依次执行黑色图像显示期间ST301和白色图像显示期间ST302。
图42及图43分别对应于第1构成例所涉及的图20、图21。也就是说,图42是表示黑色图像显示期间ST301中的像素502A、502B状态的附图,图43是表示白色图像显示期间ST302中的像素502A、502B状态的附图。
下面,设为在像素502A的SRAM25a中保持高电平(L)的图像信号并且在像素502B的SRAM25b保持低电平(L)的图像信号,进行说明。
在黑色图像显示期间ST301,给第1控制线11供给高电平电位VH,使第2控制线12为高阻抗状态。
在保持高电平(H)图像信号的像素502A中,P-MOS536a为接通状态,电连接第1控制线11和像素电极21a。因此,对像素电极21a输入高电平电位VH。
另一方面,在保持低电平(L)图像信号的像素502B中,P-MOS537b为接通状态。但是,因为第2控制线12是高阻抗状态,所以像素电极21b也为高阻抗状态。
另外,对共用电极22,输入按预定周期重复高电平电位VH期间和低电平电位(VL+Vthp)期间的脉冲状信号。
据此,基于共用电极22和像素电极21a、21b的电位差,像素502A进行黑显示,像素502B的显示没有变化。
接着,在白色图像显示期间ST302,第1控制线11为电切断的高阻抗状态,给第2控制线12供给低电平电位VL。因此,经由P-MOS536a、与第1控制线11所连接的像素电极21a为高阻抗状态,另一方面,对经由P-MOS537b、与第2控制线12所连接的像素电极21b,输入低电平电位(VL+Vthp)。另外,对共用电极22继续输入脉冲状的信号。
据此,像素502A的显示仍旧被保持原状,像素502B进行白显示。
此后,若转变到电源断开期间ST350,则与像素502A、502B所连接的所有布线成为被电切断的高阻抗状态,保持在正图像显示期间ST300所写入的图像。
还有,在黑色图像显示期间ST301对像素电极21b输入的电位为(VL+Vthp)是由于和前面的第1构成例相同的原因。而且,因为像素电极21b的低电平电位只增高Vthp,所以将对共用电极22输入的脉冲的低电平电位设为(VL+Vthp),防止在显示中产生不佳状况。
如同上面所说明的那样,第3构成例所涉及的电泳显示装置可以按照和前面的第1实施方式所涉及的电泳显示装置相同的序列进行图像的显示。
另外,如图42及图43所示,因为在黑色图像显示期间ST301,第2控制线12为高阻抗状态,在白色图像显示期间ST302,第1控制线11为高阻抗状态,所以相邻像素电极21a、21b间的横向电场的泄漏路径总是被断开,不发生因相邻像素间的电位差而产生的泄漏电流。
<反图像显示>
图44表示反图像显示中的时间图。图45是表示图44所示的白色反相显示期间ST311中的像素502A、502B状态的附图,图46是表示图44所示的黑色反相显示期间ST312中的像素502A、502B状态的附图。
在图44中表示出正图像显示期间ST300、电源断开期间ST350、反图像显示期间ST310及电源断开期间ST351。反图像显示期间ST300具有白色反相显示期间ST311和黑色反相显示期间ST312。
第3构成例所涉及的电泳显示装置中反图像显示的工作和前面的第1构成例所涉及的电泳显示装置相同。
在上述的正图像显示期间ST300之后转变到电源断开期间ST350的状态下,像素502A进行黑显示,像素502B进行白显示。
若从电源断开期间ST350转变到白色反相显示期间ST311,则给第1控制线11供给低电平电位VL,使第2控制线12保持为高阻抗状态。
而且,在像素502A中,从第1控制线11经由P-MOS536a对像素电极21a输入低电平电位(VL+Vthp)。另一方面,在像素502B中,像素电极21b仍是高阻抗状态。另外,对共用电极22,输入按预定周期重复高电平电位VH和低电平电位(VL+Vthp)的脉冲状信号。
因此,曾进行黑显示的像素502A反相为白显示。
接着,若转变到黑色反相显示期间ST312,则使第1控制线11为高阻抗状态,给第2控制线12供给高电平电位VH。
而且,在像素502A中,经由P-MOS536a、与第1控制线11所连接的像素电极21a为高阻抗状态。另一方面,在像素502B中,对经由P-MOS537b、与第2控制线12所连接的像素电极21b,输入高电平电位VH。
由于对共用电极22,输入脉冲状的信号,因而当前进行白显示的像素502B反相为黑显示。此时,像素502A的显示没有变化。
通过上面的白色反相显示期间ST311和黑色反相显示期间ST312,显示在正图像显示期间ST300所显示的图像的白黑反相图像。
还有,在第3构成例的电泳显示装置中,根据P-MOS536、537的特性对像素电极21输入的电位,也和第1及第2控制线11、12的电位不同。因此,对共用电极22输入的脉冲的电位对应于像素电极21的电位进行调整,使得不在显示中产生不佳状况。
另外,如图45及图46所示,由于在白色反相显示期间ST311,第2控制线12为高阻抗状态,在黑色反相显示期间ST312,第1控制线11为高阻抗状态,因而在显示工作中至少一条控制线被电切断。从而,由于泄漏路径总是被断开,因而不发生相邻像素间的泄漏电流。
<全白显示>
图47表示全白显示中的时间图。图48是表示图47所示的全白显示期间ST320中的像素502A、502B状态的附图。
在图47中表示出正图像显示期间ST300、电源断开期间ST350、全白显示期间ST320及电源断开期间ST351。也就是说,在图47中表示出在进行正图像显示之后通过全白显示消去显示图像的序列。
在正图像显示期间ST300之后的电源断开期间ST350,像素502A进行黑显示,像素502B进行白显示。然后,若从电源断开期间ST350转变到全白显示期间ST320,则给第1控制线11和第2控制线12的双方供给低电平电位VL。
在像素502A中,电连接第1控制线11和像素电极21a,对像素电极21a输入低电平电位(VL+Vthp)。另一方面,在像素502B中,电连接第2控制线12和像素电极21b,对像素电极21b输入低电平电位(VL+Vthp)。
而且,对共用电极22输入按预定周期重复高电平电位VH期间和低电平电位(VL+Vthp)期间的脉冲状信号。
因此,在共用电极22为高电平电位VH的期间,基于像素电极21和共用电极22的电位差来驱动电泳元件23,在正图像显示期间ST300曾进行黑显示的像素502A进行白显示。另外,由于原本是白显示的像素502B的显示没有变化,因而所有的像素为白显示。
还有,在第3构成例的全白显示中,因为对像素电极21a、21b输入的低电平电位与第1及第2控制线11、12的低电平电位VL相比只增高阈值电位Vthp,所以通过将共用电极22的低电平电位设为(VL+Vthp),使得不在显示中产生不佳状况。另外,在第3构成例的全白显示中如图48所示,因为像素电极21a、21b是相同电位,所以不发生像素电极间的泄漏电流。
<全黑显示>
图49表示全黑显示中的时间图。图50是表示图49所示的全黑显示期间ST330中的像素502A、502B状态的附图。
在图49中表示出正图像显示期间ST300、电源断开期间ST350、全黑显示期间ST330及电源断开期间ST351。也就是说,在图49中表示出在进行正图像显示之后通过全黑显示消去显示图像的序列。
在正图像显示期间ST300之后的电源断开期间ST350,像素502A进行黑显示,像素502B进行白显示。然后,若从电源断开期间ST350转变到全黑显示期间ST330,则给第1控制线11和第2控制线12的双方供给高电平电位VH。
在像素502A中,电连接第1控制线11和像素电极21a,对像素电极21a输入高电平电位VH。另一方面,在像素502B中,电连接第2控制线12和像素电极21b,对像素电极21b输入高电平电位VH。
而且,对共用电极22输入按预定周期重复高电平电位VH期间和低电平电位VL期间的脉冲状信号。
因此,在共用电极22为低电平电位VL的期间,基于像素电极21和共用电极22的电位差来驱动电泳元件23,在正图像显示期间ST200曾进行白显示的像素502B进行黑显示。另外,由于原本是黑显示的像素502A的显示没有变化,因而全部的像素为黑显示。
还有,在第3构成例的全黑显示中如图50所示,因为像素电极21a、21b是相同电位,所以不发生像素电极间的泄漏电流。
如同上面所具体说明的那样,在第3构成例所涉及的电泳显示装置中,因为具备只由2个晶体管构成的开关电路535,所以和图2所示的第1实施方式所涉及的像素2进行比较,可以使像素电路的构成简单化,能够借助于晶体管数目的减少来减小面积。从而,可以实现一种电泳显示装置,能够减小每1像素的占有面积,可以容易应对像素的高精细化。另外,由于通过减少晶体管,可以减低通电时的寄生电容,因而可以减低功率消耗。
另外,对于有可能因晶体管数目的减少而产生的显示不佳状况,也可以有效防止。也就是说,相应于对像素电极21输入的电位的变化来调整对共用电极22输入的脉冲的电位,据此可以防止反向的电场作用于电泳元件而使显示质量下降的情况。
[电子设备]
图15是具备本发明的电泳显示装置的电子设备一例。上述的电泳显示装置用在各种各样的电子设备中,在下面对于具备上述电泳显示装置的电子设备例进行说明。
首先,对于将本发明的电泳显示装置用于柔性电子纸张的例子,进行说明。图15是表示该电子纸张构成的立体图,该电子纸张1000具备本发明的电泳显示装置1来作为显示部。电子纸张1000构成为,在由具有和以往的纸相同的质感及柔软性的薄片构成的主体1001表面具备本发明的电泳显示装置1。
图16是表示电子笔记本1100构成的立体图,电子笔记本1100的构成为,束集多张图15所示的电子纸张1000,并且将它们夹在盖体1101内。盖体1101具备显示数据输入机构(省略图示),该机构例如输入从外部的装置传送来的显示数据。因此,可以相应于该显示数据,在电子纸张1000被束集起来的原状态下变更、更新显示内容。
另外,除上述的例子之外,作为其他的例子,还能举出液晶电视机、取景器式、监视直观式的磁带录像机、汽车导航装置、寻呼机、电子记事本、台式电子计算器、文字处理机、工作站、电视电话机、POS终端、具备触摸式面板的设备等。本发明所涉及的电泳显示装置还可以作为这些电子设备的显示部,来使用。
通过将本发明所涉及的电泳显示装置配置于显示部,可以提供一种抑制相邻像素间的泄漏电流、减低功率消耗并且使可靠性得到提高的电子设备。另外,因为如果具备第2实施方式所涉及的电泳显示装置,则可以减小1个像素的尺寸,所以电子设备具备更为高精细的显示部。

Claims (20)

1.一种电泳显示装置,其将包括电泳微粒的电泳元件夹持在一对基板之间,具备由多个像素构成的显示部,其特征为,
在上述显示部设置有:像素电极,其按每个上述像素形成;对向电极,其通过上述电泳元件,与多个上述像素电极对向;以及第1及第2控制线,它们和各个上述像素连接;
在每个上述像素设置有:像素开关元件;存储电路,其连接于上述像素开关元件;以及开关电路,其根据上述存储电路的输出信号进行开关,变换上述像素电极与上述第1或第2控制线的连接状态。
2.根据权利要求1所述的电泳显示装置,其特征为,
具有:
像素驱动部,其通过扫描线及数据线连接于上述像素,经由上述像素开关元件对上述存储电路供给图像数据;和
电位控制部,其连接于上述第1及第2控制线和上述对向电极,经由上述第1及第2控制线,向上述开关电路供给对上述像素电极的施加电压,并且对上述对向电极供给1个周期以上的矩形波,该1个周期以上的矩形波重复与被供给上述第1及第2控制线的电位对应的第1及第2电位。
3.根据权利要求1或2所述的电泳显示装置,其特征为:
上述存储电路具有输出相互不同的信号的第1及第2输出端子;
上述开关电路具有:第1传输门,其连接于上述第1控制线和上述像素电极之间,并且根据上述第1输出端子的输出进行开关;和第2传输门,其连接于上述第2控制线和上述像素电极之间,并且根据上述第2输出端子的输出进行开关。
4.根据权利要求1或2所述的电泳显示装置,其特征为:
上述开关电路具有:第1晶体管,其连接于上述第1控制线和上述像素电极之间;和第2晶体管,其连接于上述第2控制线和上述像素电极之间;
上述第1及第2晶体管之中的一个晶体管是P型晶体管,另一个晶体管是N型晶体管。
5.根据权利要求1或2所述的电泳显示装置,其特征为:
上述存储电路具有输出相互不同的信号的第1及第2输出端子;
上述开关电路具有:第1晶体管,其连接于上述第1控制线和上述像素电极之间,并且根据上述第1输出端子的输出进行开关,由N型晶体管构成;和第2晶体管,其连接于上述第2控制线和上述像素电极之间,并且根据上述第2输出端子的输出进行开关,由N型晶体管构成。
6.根据权利要求1或2所述的电泳显示装置,其特征为:
上述存储电路具有输出相互不同的信号的第1及第2输出端子;
上述开关电路具有:第1晶体管,其连接于上述第1控制线和上述像素电极之间,并且根据上述第1输出端子的输出进行开关,由P型晶体管构成;和第2晶体管,其连接于上述第2控制线和上述像素电极之间,并且根据上述第2输出端子的输出进行开关,由P型晶体管构成。
7.根据权利要求1~6中的任一项所述的电泳显示装置,其特征为:
上述第1及第2控制线是对多个上述像素共用的布线。
8.一种电泳显示装置的驱动方法,其中,该电泳显示装置将包括电泳微粒的电泳元件夹持在一对基板之间,具备由多个像素构成的显示部,在上述显示部设置有:像素电极,其按每个上述像素形成;对向电极,其通过上述电泳元件,与多个上述像素电极对向;以及第1及第2控制线,它们和各个上述像素连接;在每个上述像素设置有:像素开关元件;存储电路,其连接于上述像素开关元件;以及开关电路,其连接于上述存储电路和上述像素电极之间,并且与上述第1及第2控制线连接;
该驱动方法的特征为,包括:
第1步骤,其中,经由上述像素开关元件向上述存储电路输入图像信号;和
第2步骤,其中,通过对上述第1及第2控制线分别供给第1及第2电位、基于来自上述存储电路的输出使上述开关电路进行工作,从上述第1或第2控制线对上述像素电极输入电位,并且对上述对向电极输入1个周期以上的重复上述第1及第2电位的矩形波。
9.根据权利要求8所述的电泳显示装置的驱动方法,其特征为:
在上述第1步骤中,对显示第1灰度等级的上述像素的上述存储电路输入第1图像信号,并且对显示第2灰度等级的上述像素的上述存储电路输入第2图像信号,
在上述第2步骤中,在显示上述第1灰度等级的上述像素中,基于保持有上述第1图像信号的上述存储电路的输出使上述开关电路进行工作,以此使上述第1控制线与上述像素电极成为连接状态;在显示上述第2灰度等级的上述像素中,基于保持有上述第2图像信号的上述存储电路的输出使上述开关电路进行工作,以此使上述第2控制线与上述像素电极成为连接状态。
10.根据权利要求9所述的电泳显示装置的驱动方法,其特征为:
上述开关电路具有:第1传输门,其连接于上述第1控制线和上述像素电极之间;和第2传输门,其连接于上述第2控制线和上述像素电极之间;
在上述第2步骤中,
通过利用从上述存储电路的第1输出端子输出的低电平信号和从第2输出端子输出的高电平信号将上述第1传输门变换为接通状态,使上述第1控制线与上述像素电极成为连接状态,
通过利用从上述第1输出端子供给的高电平信号和从上述第2输出端子输出的低电平信号将上述第2传输门变换为接通状态,使上述第2控制线与上述像素电极成为连接状态。
11.根据权利要求9所述的电泳显示装置的驱动方法,其特征为:
上述开关电路具有:第1晶体管,其连接于上述第1控制线和上述像素电极之间,由P型晶体管构成;和第2晶体管,其连接于上述第2控制线和上述像素电极之间,由N型晶体管构成;
在上述第2步骤中,
通过利用从上述存储电路输出的低电平信号将上述第1晶体管变换为接通状态,使上述第1控制线与上述像素电极成为连接状态;通过利用从上述存储电路输出的高电平信号将上述第2晶体管变换为接通状态,使上述第2控制线与上述像素电极成为连接状态。
12.根据权利要求9所述的电泳显示装置的驱动方法,其特征为:
上述开关电路具有第1及第2晶体管,该第1及第2晶体管都由N型晶体管构成;上述第1控制线经由上述第1晶体管、与上述像素电极进行连接,上述第2控制线经由上述第2晶体管、与上述像素电极进行连接,
在上述第2步骤中,
通过利用从上述存储电路的第1输出端子输出的高电平信号将上述第1晶体管变换为接通状态,使上述第1控制线与上述像素电极成为连接状态,
通过利用从上述存储电路的第2输出端子输出的高电平信号将上述第2晶体管变换为接通状态,使上述第2控制线与上述像素电极成为连接状态。
13.根据权利要求9所述的电泳显示装置的驱动方法,其特征为:
上述开关电路具有第1及第2晶体管,该第1及第2晶体管都由P型晶体管构成;上述第1控制线经由上述第1晶体管、与上述像素电极进行连接,上述第2控制线经由上述第2晶体管、与上述像素电极进行连接,
在上述第2步骤中,
通过利用从上述存储电路的第1输出端子输出的低电平信号将上述第1晶体管变换为接通状态,使上述第1控制线与上述像素电极成为连接状态,
通过利用从上述存储电路的第2输出端子输出的低电平信号将上述第2晶体管变换为接通状态,使上述第2控制线与上述像素电极成为连接状态。
14.根据权利要求9~13中的任一项所述的电泳显示装置的驱动方法,其特征为:
在上述第2步骤中,通过对上述第1及第2控制线供给同一电位的信号,使全部的上述像素成为同一灰度等级。
15.根据权利要求9~14中的任一项所述的电泳显示装置的驱动方法,其特征为:
在上述第2步骤中,包括:
第1显示步骤,其中,通过使上述第1控制线成为被电切断的高阻抗状态,并且对上述第2控制线供给上述第2电位,使上述显示部的至少一部分的上述像素从上述第1灰度等级转变为上述第2灰度等级;和
第2显示步骤,其中,通过对上述第1控制线供给上述第1电位,并且使上述第2控制线成为被电切断的高阻抗状态,使上述显示部的至少一部分的上述像素从上述第2灰度等级转变为上述第1灰度等级。
16.根据权利要求15所述的电泳显示装置的驱动方法,其特征为:
在上述第2步骤中,通过重复上述第1及第2显示步骤,来进行显示图像的更新。
17.根据权利要求15或16所述的电泳显示装置的驱动方法,其特征为:
在上述第1显示步骤和上述第2显示步骤之间,具有使上述第1及第2控制线成为被电切断的高阻抗状态的步骤。
18.根据权利要求9~17中的任一项所述的电泳显示装置的驱动方法,其特征为:
在上述第2步骤之后,具有使上述存储电路、上述开关电路及上述对向电极成为被电切断的高阻抗状态的步骤。
19.一种电泳显示装置,其特征为:
具备控制部,该控制部执行权利要求8~18中的任一项所述的驱动方法。
20.一种电子设备,其特征为:
具备权利要求1~7、19中的任一项所述的电泳显示装置。
CN2008100869295A 2007-03-29 2008-03-28 电泳显示装置、其驱动方法及电子设备 Active CN101276120B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2007087666 2007-03-29
JP087666/2007 2007-03-29
JP2007295996A JP4577349B2 (ja) 2007-03-29 2007-11-14 電気泳動表示装置とその駆動方法、及び電子機器
JP295996/2007 2007-11-14

Publications (2)

Publication Number Publication Date
CN101276120A true CN101276120A (zh) 2008-10-01
CN101276120B CN101276120B (zh) 2012-03-07

Family

ID=39995681

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100869295A Active CN101276120B (zh) 2007-03-29 2008-03-28 电泳显示装置、其驱动方法及电子设备

Country Status (3)

Country Link
JP (4) JP4577349B2 (zh)
KR (1) KR20080088469A (zh)
CN (1) CN101276120B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102456322A (zh) * 2010-11-01 2012-05-16 纬创资通股份有限公司 电子纸的写入装置
CN106935202A (zh) * 2017-05-19 2017-07-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN111292702A (zh) * 2020-03-31 2020-06-16 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置
CN111369950A (zh) * 2020-03-11 2020-07-03 广州奥翼材料与器件研究院有限公司 一种电泳显示器的驱动方法

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4577349B2 (ja) * 2007-03-29 2010-11-10 セイコーエプソン株式会社 電気泳動表示装置とその駆動方法、及び電子機器
US8098228B2 (en) 2007-12-06 2012-01-17 Seiko Epson Corporation Driving method of electrophoretic display device
JP2009157344A (ja) * 2007-12-06 2009-07-16 Seiko Epson Corp 電気泳動表示装置の駆動方法
JP5262217B2 (ja) 2008-03-24 2013-08-14 セイコーエプソン株式会社 電圧選択回路、電気泳動表示装置、及び電子機器
JP5375007B2 (ja) 2008-09-30 2013-12-25 セイコーエプソン株式会社 マトリクス装置の駆動回路、マトリクス装置、画像表示装置、電気泳動表示装置、及び電子機器
JP5287157B2 (ja) * 2008-11-10 2013-09-11 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、及び電子機器
JP5332589B2 (ja) 2008-12-19 2013-11-06 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、電子機器
JP2010204628A (ja) 2009-02-06 2010-09-16 Seiko Epson Corp 電気泳動表示装置の駆動方法、電気泳動表示装置、及び電子機器
JP5444953B2 (ja) 2009-02-06 2014-03-19 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、及び電子機器
TWI408641B (zh) * 2009-10-23 2013-09-11 Magic Pixel Inc 電子紙顯示器及其驅動方法
JP5459617B2 (ja) * 2010-04-14 2014-04-02 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、及び電子機器
JP5516017B2 (ja) * 2010-04-23 2014-06-11 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、および電子機器
JP5601469B2 (ja) 2010-12-01 2014-10-08 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、及び電子機器
JP5750952B2 (ja) 2011-03-15 2015-07-22 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法、電気光学装置の制御装置および電子機器
JP5874379B2 (ja) 2011-12-20 2016-03-02 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、電子機器及び電子時計
JP5950109B2 (ja) 2012-09-11 2016-07-13 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、電子機器および電子時計
JP6447802B2 (ja) 2014-01-20 2019-01-09 セイコーエプソン株式会社 電気泳動表示装置、電子時計、腕時計及び電気泳動表示装置の動作方法
JP2015138096A (ja) * 2014-01-21 2015-07-30 セイコーエプソン株式会社 電気泳動表示装置、電気泳動表示装置の駆動方法、制御回路および電子機器
JP6209976B2 (ja) 2014-01-21 2017-10-11 セイコーエプソン株式会社 電気泳動表示装置、電気泳動表示装置の駆動方法および電子機器
JP6525547B2 (ja) 2014-10-23 2019-06-05 イー インク コーポレイション 電気泳動表示装置、及び電子機器
JP2016148516A (ja) 2015-02-10 2016-08-18 セイコーエプソン株式会社 電子機器
JP2017009801A (ja) 2015-06-22 2017-01-12 セイコーエプソン株式会社 記憶型表示装置および電子機器
JP2017021273A (ja) 2015-07-14 2017-01-26 セイコーエプソン株式会社 電気泳動表示制御装置、電気泳動表示装置、電子機器および制御方法
TWI601118B (zh) * 2016-12-01 2017-10-01 元太科技工業股份有限公司 顯示裝置及電子紙顯示裝置
CN108132570B (zh) 2016-12-01 2021-04-23 元太科技工业股份有限公司 显示装置及电子纸显示装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5922947B2 (ja) * 1975-10-20 1984-05-30 松下電器産業株式会社 電気泳動表示パネルの駆動方式
JPS5823091A (ja) * 1981-08-04 1983-02-10 セイコーインスツルメンツ株式会社 画像表示装置
JPS58198084A (ja) * 1982-05-14 1983-11-17 セイコーインスツルメンツ株式会社 表示素子
JPS5967592A (ja) * 1982-10-06 1984-04-17 セイコーインスツルメンツ株式会社 表示装置
US5471225A (en) * 1993-04-28 1995-11-28 Dell Usa, L.P. Liquid crystal display with integrated frame buffer
JP3630489B2 (ja) * 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
JP3279238B2 (ja) * 1997-12-01 2002-04-30 株式会社日立製作所 液晶表示装置
CN1129888C (zh) * 1998-08-04 2003-12-03 精工爱普生株式会社 电光转换装置以及电子设备
JP4797129B2 (ja) * 2000-06-16 2011-10-19 株式会社 日立ディスプレイズ アクティブマトリクス型表示装置
JP4115099B2 (ja) * 2001-03-29 2008-07-09 三洋電機株式会社 表示装置
TWI242085B (en) * 2001-03-29 2005-10-21 Sanyo Electric Co Display device
JP4785300B2 (ja) * 2001-09-07 2011-10-05 株式会社半導体エネルギー研究所 電気泳動型表示装置、表示装置、及び電子機器
WO2003100757A1 (en) * 2002-05-24 2003-12-04 Koninklijke Philips Electronics N.V. An electrophoretic display and a method of driving an electrophoretic display
JP4325164B2 (ja) * 2002-09-11 2009-09-02 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法及び電子機器
JP3873149B2 (ja) * 2002-12-11 2007-01-24 株式会社日立製作所 表示装置
JP2005189851A (ja) * 2003-12-05 2005-07-14 Canon Inc 表示装置及びペン入力装置
JP2006084847A (ja) * 2004-09-16 2006-03-30 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法および電子機器
JP4432694B2 (ja) * 2004-09-16 2010-03-17 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
JP4595700B2 (ja) * 2005-06-21 2010-12-08 エプソンイメージングデバイス株式会社 電気光学装置、駆動方法および電子機器
JP4428330B2 (ja) * 2005-09-28 2010-03-10 エプソンイメージングデバイス株式会社 電気光学装置、および電子機器
JP2007206543A (ja) * 2006-02-03 2007-08-16 Epson Imaging Devices Corp 電気光学装置、駆動方法および電子機器
JP4577349B2 (ja) * 2007-03-29 2010-11-10 セイコーエプソン株式会社 電気泳動表示装置とその駆動方法、及び電子機器

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102456322A (zh) * 2010-11-01 2012-05-16 纬创资通股份有限公司 电子纸的写入装置
CN102456322B (zh) * 2010-11-01 2014-07-23 纬创资通股份有限公司 电子纸的写入装置
CN106935202A (zh) * 2017-05-19 2017-07-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN106935202B (zh) * 2017-05-19 2019-01-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US10964256B2 (en) 2017-05-19 2021-03-30 Boe Technology Group Co., Ltd. Method for driving a pixel circuit
CN111369950A (zh) * 2020-03-11 2020-07-03 广州奥翼材料与器件研究院有限公司 一种电泳显示器的驱动方法
CN111292702A (zh) * 2020-03-31 2020-06-16 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置
CN111292702B (zh) * 2020-03-31 2022-04-15 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
CN101276120B (zh) 2012-03-07
JP2010256919A (ja) 2010-11-11
JP2008268853A (ja) 2008-11-06
KR20080088469A (ko) 2008-10-02
JP2011164629A (ja) 2011-08-25
JP2010044397A (ja) 2010-02-25
JP4803291B2 (ja) 2011-10-26
JP4577349B2 (ja) 2010-11-10

Similar Documents

Publication Publication Date Title
CN101276120B (zh) 电泳显示装置、其驱动方法及电子设备
CN100422803C (zh) 有源矩阵型双稳定性显示装置
CN101308271B (zh) 液晶面板、液晶显示装置及其驱动方法
JP4483639B2 (ja) 電気泳動表示装置とその駆動方法
JP5283848B2 (ja) 液晶表示装置
CN100511398C (zh) 显示装置
CN101493627B (zh) 电泳显示装置、其驱动方法以及电子设备
CN101276123A (zh) 电泳显示装置、电泳显示装置的驱动方法以及电子设备
CN101601081B (zh) 液晶显示装置及其驱动方法
JP4269187B2 (ja) 電気泳動装置、電気泳動装置の駆動方法、電子機器
US6771241B2 (en) Active matrix type display device
JP2010509632A (ja) 可変共通電極
CN101377600A (zh) 电泳显示装置、电泳显示装置的驱动方法以及电子设备
KR20070046085A (ko) 개선된 스크롤링 기능을 가지는 전기영동형 디스플레이디바이스
US20100079428A1 (en) Electrophoretic display device, electronic apparatus, and method for driving electrophoretic display device
CN101546523A (zh) 电泳显示装置、其驱动方法以及电子设备
US8610748B2 (en) Driving method for electrophoretic display device, electrophoretic display device, and electronic apparatus
EP2133740A2 (en) Electrophoretic display device, electronic apparatus, and method of driving electrophoretic display device
CN101276122A (zh) 电泳显示装置以及电子设备
US8232959B2 (en) Method of displaying an image and electrophoretic display device for performing the same
JP2010026159A (ja) 電気泳動装置、電気泳動装置の駆動方法、電子機器
US20150009245A1 (en) Electro-optical device, driving method of electro-optical device, control circuit of electro-optical device, and electronic apparatus
US20160217748A1 (en) Data line driving circuit of electrooptical device, electrooptical apparatus, and electronic apparatus
US20150206478A1 (en) Electrophoretic display device, drive method of electrophoretic display device, control circuit, and electronic apparatus
JP5051480B2 (ja) 電気泳動表示装置とその駆動方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20181012

Address after: Massachusetts, USA

Patentee after: E Ink Corp.

Address before: Tokyo, Japan, Japan

Patentee before: Seiko Epson Corp.