CN101174397A - 数据驱动器及显示装置 - Google Patents
数据驱动器及显示装置 Download PDFInfo
- Publication number
- CN101174397A CN101174397A CNA2007101851858A CN200710185185A CN101174397A CN 101174397 A CN101174397 A CN 101174397A CN A2007101851858 A CNA2007101851858 A CN A2007101851858A CN 200710185185 A CN200710185185 A CN 200710185185A CN 101174397 A CN101174397 A CN 101174397A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- voltage source
- amplifier
- voltage
- differential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/742—Simultaneous conversion using current sources as quantisation value generators
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
Abstract
提供一种减少耗电、节省面积(低成本)的数据驱动器。该数据驱动器具有:正极参照电压生成电路(12),输出正极参照电压;正极解码器(11),接受来自正极参照电压生成电路的正极参照电压,选择输出和第1数字数据对应的至少一个正极参照电压;正极放大器(10),具有接受由正极解码器选择的参照电压的第1差动部,将电压放大输出到第1放大器输出端;负极参照电极生成电路(22),输出负极参照电压;负极解码器(21),接受来自负极参照电压生成电路的负极参照电压,选择输出和第2数字数据对应的至少一个负极参照电压;负极放大器(20),具有接受由负极解码器选择的参照电压的第2差动部,将电压放大输出到第2放大器输出端;以及输出开关电路(30),通过控制信号将上述第1及第2放大器输出端直线连接或者交叉连接到第1、第2驱动器输出端子,上述数据驱动器除了高位电压源(VDD2)及低位电压源(VSS)外,还具有中位电压源,正极放大器(10)除了差动部(10A)外被提供高位电压源(VDD2)及中位电压源(VDD1),向差动部(10A)提供高位电压源(VDD2)及低位电压源(VSS),负极放大器(20)除了差动部(20A)外被提供中位电压源(VDD1)及低位电压源(VSS),向差动部提供高位电压源(VDD2)及低位电压源(VSS)。
Description
技术领域
本发明涉及到一种数据驱动器及使用该驱动器的显示装置。
背景技术
近来,液晶显示装置除了移动电话(mobile-phone、cellular-phone)、笔记本电脑、监视器外,对大画面液晶电视机的需求也扩大了。这些液晶显示装置使用可进行高精细显示的有源矩阵驱动方式的液晶显示装置。首先,参照图6大致说明有源矩阵驱动方式的液晶显示装置的典型构造。此外,在图6中,通过等价电路示意性地表示与液晶显示部的1个象素连接的主要构造。
一般情况下,有源矩阵驱动方式的液晶显示装置的显示部960使半导体基板和相对基板两块基板相对,在其间封入液晶而形成,上述半导体基板(例如彩色SXGA面板时,1280×3象素列×1024象素行)中,透明的象素电极964及薄膜晶体管(TFT)963配置成矩阵状,上述相对基板在整个面上形成一个透明的电极967。
通过扫描信号控制具有开关功能的TFT963的导通/截止,当TFT963导通时,与图像数据信号对应的灰度信号电压施加到象素电极964,通过各象素电极964和相对基板电极967之间的电位差,液晶的透过率变化,在TFT963截止后,也通过液晶电容965和辅助电容966在一定时间内保持该电位差,从而显示图像。
半导体基板上,传送施加到各象素电极964的多个电平电压(灰度信号电压)的数据线962、及传送扫描信号的扫描线961格子状地布线(上述彩色SXGA面板的情况下,数据线为1280×3根,扫描线为1024根),扫描线961及数据线962通过彼此的交叉部产生的电容、及与相对基板电极之间夹持的液晶电容等,变为较大的电容性负荷。
此外,扫描信号从栅极驱动器970提供到扫描线961,并且从数据驱动器980通过数据线962向各象素电极964供给灰度信号电压。并且,栅极驱动器970及数据驱动器980被显示控制器950控制,从显示控制器950提供各自所需的时钟CLK、控制信号、电源电压等,图像数据提供到数据驱动器980。当前,图像数据的主流是数字数据。
1个画面的数据重写在1帧期间(通常约0.017秒)进行,在各扫描线按照每个象素行(每行)依次被选择,在选择期间内,从各数据线提供灰度电压信号。
此外,栅极驱动器970至少提供2值的扫描信号即可,而数据驱动器980需要以和灰度数对应的多值电平的灰度电压信号驱动数据线。因此,数据驱动器980包括:将图像数据变换为模拟电压的解码器;和由输出放大器构成的数字模拟变换电路(DAC),上述输出放大器将上述模拟电压放大输出到数据线962。
液晶电视等大画面显示装置的驱动方法采用可实现高画质的点反转驱动方式。点反转驱动方式是,在图6的显示面板960中,使相对基板电极电压VCOM为恒定电压,相邻象素所保持的电压极性彼此相反的驱动方式。因此,输出到相邻的数据线(962)的电压极性相对于相对基板电极电压VCOM为正极及负极。点反转驱动方式中的数据驱动器980必须输出正极和负极的灰度信号电压,因此数据驱动器的输出放大器中,提供至少两个电压源,该两个电压源具有液晶施加电压(灰度电压和相对基板电极电压的电位差)的最大值的约2倍的电位差。
图7是表示进行点反转驱动的数据驱动器的两个输出的输出电路(正极放大器、负极放大器、输出开关电路)的典型构成的一例的图。在图7中,相邻的两根数据线连接到图6的驱动器输出端子P1、P2。图7的输出电路具有正极放大器91、负极放大器92及输出开关电路30。正极放大器91被提供高位电压源VDD2及低位电压源VSS,根据正极参照电压V11,向放大器输出端子N11放大输出正极灰度电压Vout1。负极放大器92被提供高位电压源VDD2及低位电压源VSS,根据负极参照电压V21,向放大器输出端子N12放大输出负极灰度电压Vout2。相对基板电极电压VCOM是高位电压源电压VDD2和低位电压源VSS的中间附近的电压。
正极放大器91具有:电流源M15,第1端子连接到低位电压源VSS;Nch差动对(M11、M12),共同源极连接到电流源M15的第2端子;电流镜(M13、M14),连接在Nch差动对(M11、M12)的输出对和高位电压源VDD2之间;放大晶体管M16,连接在高位电源VDD2和放大器输出端子N11之间,其栅极连接到电流镜的输出端(Nch晶体管M12的漏极和Pch晶体管M14的漏极的连接点);以及电流源M17,连接在低位电压源VSS和放大器输出端子N11之间。正极放大器91是如下的电压跟随器构造:正极参照电压V11输入到Nch差动对(M11、M12)的非反转输入端(晶体管M12的栅极),Nch差动对(M11、M12)的反转输入端(晶体管M11的栅极)连接到放大器输出端子N11。正极参照电压V11是电压VCOM和高位电压源VDD2之间的电压信号,因此图7的正极放大器91可通过单一极性的差动对的简单构造节省面积地实现。
负极放大器92与正极放大器91极性相反地构成,具有:电流源M25,第1端子连接到高位电压源VDD2;Pch差动对(M21、M22),共同源极连接到电流源M25的第2端子;电流镜(M23、M24),连接在Pch差动对(M21、M22)的输出对和低位电压源VSS之间;放大晶体管M26,连接在低位电源VSS和放大器输出端子N12之间,其栅极连接到电流镜的输出端(Pch晶体管M22的漏极和Nch晶体管M24的漏极的连接点);以及电流源M27,连接在高位电压源VDD2和放大器输出端子N12之间。负极放大器92是如下的电压跟随器构造:负极参照电压V21输入到Pch差动对(M21、M22)的非反转输入端(晶体管M22的栅极),Pch差动对(M22、M22)的反转输入端(晶体管M23的栅极)连接到放大器输出端子N12。负极参照电压V21是电压VCOM和低位电压源VSS之间的电压信号,因此可通过单一极性的差动对的简单构造节省面积地实现。
输出开关电路30具有由控制信号S1、S2控制的开关,当由控制信号S1控制的开关SW11、SW22接通时,放大器输出端子N11、N12和驱动器输出端子P1、P2分别连接,正极放大器91及负极放大器92的输出电压Vout1、Vout2分别输出到驱动器输出端子P1、P2。
并且,当由控制信号S2控制的开关SW12、SW21接通时,放大器输出端子N11、N12和驱动器输出端子P2、P1分别连接,正极放大器91及负极放大器92的输出电压Vout1、Vout2分别输出到驱动器输出端子P2、P1。
并且,在近来的点反转驱动方式中,为了减少耗电,采用使数据线方向的象素列的电压极性N个为同一极性的驱动方法(每N个水平期间的点反转驱动)。这种情况下,相邻的数据线的电压极性彼此相反,但输出到同一数据线的N个电压极性相同。
在每1个水平期间的点反转驱动中,由于正极参照信号和负极参照信号交互输出到同一数据线,因此:
正极参照信号输出时,总进行充电动作,
负极参照信号输出时,总进行放电动作。
在每N个水平期间的点反转驱动中,由于N个同极性的灰度信号输出到同一数据线,因此:
正极参照信号输出时,也需要放电动作,
负极参照信号输出时,也需要充电动作。
即,正极放大器91、负极放大器92分别需要具有充分的充电能力和放电能力。
图7的正极放大器91、负极放大器92分别由电流源M17及电流源M27进行放电作用、充电作用,因此各自的放电能力、充电能力通常较弱。为了提高电流源M17、M27各自的放电能力、充电能力,只要提高电流源的电流值即可,但会产生放大器静耗电增大的问题。另一方面,作为可抑制放大器静耗电,且正极放大器91、负极放大器92各自的放电能力、充电能力高的放大器构造,例如可利用下述专利文献1的AB级输出电路。
图8是表示下述专利文献1的AB级输出电路的构造的图。输出级由连接在高位电压源VDD和输出端子Vout之间的Pch晶体管M85、及连接在输出端子Vout和低位电压源VSS之间的Nch晶体管M86构成,相对于输出端子Vout具有较高的充电能力和放电能力。Pch晶体管M85的栅极NP1连接到接受输入信号Vin的驱动器89的输出,进行充电动作。通过中间级(M81、M82),输入信号Vin的变化传递到Nch晶体管M86的栅极NN1,进行放电动作。中间级由Pch及Nch浮动电流源M81、M82和电流源M83、M84构成,Pch及Nch浮动电流源M81、M82连接在晶体管M85、M86的栅极(NP1、NN1)之间,偏压BP8、BN8分别输入到栅极。电流源M83连接在高位电源VDD和Pch晶体管M85的栅极NP1之间,电流源M84连接在低位电源VSS和Nch晶体管M86的栅极NN1之间。浮动电流源M81、M82的总电流设定得与电流源M83及M84分别大致相等。
对图8的AB级输出电路的动作进行说明。根据输入电压Vin,端子NP1向低电位一侧变化时,Pch晶体管M85进行充电动作。此时,Nch浮动电流源M82的电流没有变化,但由于Pch浮动电流源M81的电流减少,因此端子NN1向低电位一侧变化,Nch晶体管M86的放电动作停止。因此,图8的AB级输出电路可进行高速充电动作。
另一方面,根据输入电压Vin,端子NP1向高电位一侧变化时,Pch晶体管M85的充电动作停止。此时,Nch浮动电流源M82的电流不变化,但Pch浮动电流源M81的电流增加,因此端子NN1向高电位一侧变化,Nch晶体管M86进行放电动作。因此,图8的AB级输出电路可进行高速放电动作。
浮动电流源M81、M82的总电流和电流源M83及M84的电流的关系如果被保持,则可充分减小各自的电流值。
并且,根据引用对比文献1的下述专利文献2,驱动器89可通过Nch差动对构成。这种情况下,图8可与图7的正极放大器91置换。
并且,在图8中,使驱动器89的输出端与端子NN1连接,并使驱动器89由Pch差动对构成,则可与图7的负极放大器92置换。
专利文献1:日本专利公告平6-91379号公报(图1)
专利文献2:日本专利公开2005-124120号公报(图1)
液晶电视近些年来画面越来越大,较大的已经开发出接近50英寸的液晶电视。画面越大,数据线的容量也增大,因此充放电功率增加。数据线的驱动由数据驱动器的输出放大器进行,因此需要高驱动能力的输出放大器,输出放大器的空载电流也增加,输出放大器自身的耗电也增加。
并且,耗电的增加会提高驱动器LSI的温度,产生散热的问题。特别是在每个的输出引脚数多的驱动器LSI中,散热问题较为严重。
发明内容
因此,本发明要解决的课题是,提供一种可降低驱动器LSI耗电的数据驱动器。
并且,本发明要解决的其他课题是,提供一种节省面积(低成本)的显示装置的数据驱动器。
进一步,本发明要解决的其他课题是,提供一种通过使用上述数据驱动器可降低耗电、降低成本的显示装置。
本申请公开的发明为了解决上述课题主要具有以下构造。
本发明一个视点涉及的数据驱动器具有:
正极放大器,其具有:第1输入级,接受从多个正极参照电压中选择的至少一个电压;和第1输出级,接受上述第1输入级的输出,将电压放大输出到第1放大器输出端;
负极放大器,其具有:第2输入级,接受从多个负极参照电压中选择的至少一个电压;和第2输出级,接受上述第2输入级的输出,将电压放大输出到第2放大器输出端;以及
输出开关电路,通过控制信号,对上述第1及第2放大器输出端直线连接或交叉连接到第1及第2驱动器输出端子进行切换,
作为电压源,除了高位电压源及低位电压源外,提供上述高位电压源和上述低位电压源之间的电位的中位电压源,在上述正极放大器中,向上述第1输入级提供上述高位电压源及上述低位电压源;
向上述第1输出级提供上述高位电压源及上述中位电压源,
在上述负极放大器中,向上述第2输入级提供上述高位电压源及上述低位电压源;向上述第2输出级提供上述中位电压源及上述低位电压源。
本发明涉及的数据驱动器具有:
正极参照电压生成电路,输出彼此不同电位的多个正极参照电压;
正极解码器,从上述多个正极参照电压中,至少选择一个和输入的第1数字信号对应的参照电压并输出;
正极放大器,其具有:第1差动部,接受上述正极解码器选择的至少一个参照电压;和第1输出级,接受上述第1差动部的输出,将电压放大输出到第1放大器输出端;
负极参照电压生成电路,输出彼此不同电位的多个负极参照电压;
负极解码器,从上述多个负极参照电压中,至少选择一个和输入的第2数字信号对应的参照电压并输出;
负极放大器,其具有:第2差动部,接受上述负极解码器选择的至少一个参照电压;和第2输出级,接受上述第2差动部的输出,将电压放大输出到第2放大器输出端;以及
输出开关电路,通过控制信号,对上述第1及第2放大器输出端直线连接或交叉连接到第1及第2驱动器输出端子进行切换,
作为电压源,除了高位电压源及低位电压源外,提供上述高位电压源和上述低位电压源之间的电位的中位电压源,
在上述正极放大器中,向上述第1差动部提供上述高位电压源及上述低位电压源;向除了上述第1差动部以外的至少上述第1输出级,提供上述高位电压源及上述中位电压源,
在上述负极放大器中,向上述第2差动部提供上述高位电压源及上述低位电压源;向除了上述第2差动部以外的至少上述第2输出级,提供上述中位电压源及上述低位电压源。
本发明涉及的数据驱动器中优选:向上述正极放大器的上述第1差动部输入上述正极解码器选择的、上述高位电压源和上述中位电压源的范围的参照电压,向上述负极放大器的上述第2差动部输入上述负极解码器选择的、上述低位电压源和上述中位电压源的范围的参照电压。
在本发明涉及的数据驱动器中,其构造也可以是:上述正极解码器由上述高位电压源及上述中位电压源驱动,上述负极解码器由上述中位电压源及上述低位电压源驱动。
在本发明涉及的数据驱动器的上述正极放大器中,上述第1差动部具有:第1电流源,与上述低位电压源连接;第1导电型的第1差动对,由上述第1电流源驱动,非反转输入端接受上述正极解码器选择的参照电压;以及第1负荷电路,连接在上述第1差动对的输出对和上述高位电压源之间。上述第1输出级具有:第1充电用晶体管,连接在上述高位电压源和第1放大器输出端之间,且控制端子连接到上述第1差动对的输出对和第1负荷电路的连接节点之一;和第1放电用晶体管,连接在上述第1放大器输出端和上述中位电压源之间,上述第1差动对的反转输入端连接到上述第1放大器输出端。
在本发明涉及的数据驱动器的上述负极放大器中,上述第2差动部具有:第2电流源,与上述高位电压源连接;第2导电型的第2差动对,由上述第2电流源驱动,非反转输入端接受上述负极解码器选择的参照电压;以及第2负荷电路,连接在上述第2差动对的输出对和上述低位电压源之间。上述第2输出级具有:第2放电用晶体管,连接在上述低位电压源和第2放大器输出端之间,且控制端子连接到上述第2差动对的输出对和上述第2负荷电路的连接节点之一;和第2充电用晶体管,连接在上述第2放大器输出端和上述中位电压源之间,上述第2差动对的反转输入端连接到上述第2放大器输出端。
在本发明涉及的数据驱动器的上述正极放大器中,
上述第1差动部具有:第1电流源群,由和上述低位电压源连接的多个电流源构成;第1差动对群,由第1导电型的多个差动对构成,其由上述第1电流源群分别驱动,非反转输入端分别接受上述正极解码器选择的多个参照电压;以及第1负荷电路,连接在共同连接的上述第1差动对群的输出对和上述高位电压源之间,上述第1输出级具有:第1充电用晶体管,连接在上述高位电压源和第1放大器输出端之间,且控制端子连接到共同连接的上述第1差动对群的输出对和上述第1负荷电路的连接节点之一;和第1放电用晶体管,连接在上述第1放大器输出端和上述中位电压源之间,上述第1差动对群的反转输入端共同连接到上述第1放大器输出端。
在本发明涉及的数据驱动器的上述负极放大器中,
上述第2差动部具有:第2电流源群,由和上述高位电压源连接的多个电流源构成;第2差动对群,由第2导电型的多个差动对构成,其由上述第2电流源群分别驱动,非反转输入端分别接受上述负极解码器选择的多个参照电压;以及第2负荷电路,连接在共同连接的上述第2差动对群的输出对和低位电压源之间,上述第2输出级具有:第2放电用晶体管,连接在上述低位电压源和第2放大器输出端之间,且控制端子连接到共同连接的上述第2差动对群的输出对和上述第2负荷电路的连接节点之一;和第2充电用晶体管,连接在上述第2放大器输出端和上述中位电压源之间,
上述第2差动对群的反转输入端共同连接到上述第2放大器输出端。
在本发明涉及的数据驱动器的上述正极放大器中,
上述第1差动部具有:第1电流源,与上述低位电压源连接;第1导电型的第1差动对,由上述第1电流源驱动,非反转输入端接受上述正极解码器选择的参照电压;以及第1负荷电路,连接在上述第1差动对的输出对和上述高位电压源之间,
上述第1输出级具有:第1充电用晶体管,连接在上述高位电压源和第1放大器输出端之间,且控制端子连接到上述第1差动对的输出对和第1负荷电路的连接节点之一;和第1放电用晶体管,连接在上述第1放大器输出端和上述中位电压源之间,上述第1放大器输出端与上述第1差动对的反转输入端连接。
上述正极放大器进一步具有第1中间级,该第1中间级包括:第3电流源,连接在上述第1充电用晶体管的控制端子和上述高位电压源之间;第4电流源,连接在上述第1放电用晶体管的控制端子和上述中位电压源之间;以及第1、第2导电型的第1、第2浮动电流源晶体管,连接在上述第1充电用晶体管的控制端子和上述第1放电用晶体管的控制端子之间,控制端子分别接受偏压。
在本发明涉及的数据驱动器的上述负极放大器中,
上述第2差动部具有:第2电流源,与上述高位电压源连接;第2导电型的第2差动对,由上述第2电流源驱动,非反转输入端接受上述负极解码器选择的参照电压;以及第2负荷电路,连接在上述第2差动对的输出对和上述低位电压源之间,上述第2输出级具有:第2放电用晶体管,连接在上述低位电压源和第2放大器输出端之间,且控制端子连接到上述第2差动对的输出对和第2负荷电路的连接节点之一;和第2充电用晶体管,连接在上述第2放大器输出端和上述中位电压源之间,上述第2放大器输出端与上述第2差动对的反转输入端连接。
上述负极放大器进一步具有第2中间级,该第2中间级包括:第5电流源,连接在上述第2放电用晶体管的控制端子和低位电压源之间;第6电流源,连接在上述第2充电用晶体管的控制端子和上述中位电压源之间;以及第1、第2导电型的第3、第4浮动电流源晶体管,连接在上述第2放电用晶体管的控制端子和上述第2充电用晶体管的控制端子之间,控制端子分别接受偏压。
在本发明涉及的数据驱动器中,也可具有:第1辅助晶体管,连接在上述第1充电用晶体管的控制端子和上述高位电压源之间,通过第1偏压被偏置;和第2辅助晶体管,连接在上述第2放电用晶体管的控制端子和上述低位电压源之间,通过第2偏压被偏置。
在本发明涉及的数据驱动器中,上述输出开关电路具有预充电电路,将上述第1及第2驱动器输出端子分别预充电为预定电压。
在本发明涉及的数据驱动器中,其构造也可以是:上述预充电电路在上述第1及第2放大器输出端直线连接到上述第1及第2驱动器输出端子的情况下,在其之前分别将上述第1驱动器输出端子预充电为上述中位电压源的电压以上、将上述第2驱动器输出端子预充电为上述中位电压源的电压以下,
上述第1及第2放大器输出端交叉连接到上述第1及第2驱动器输出端子的情况下,在其之前分别将上述第2驱动器输出端子预充电为上述中位电压源的电压以上、将上述第1驱动器输出端子预充电为上述中位电压源的电压以下。
在本发明涉及的数据驱动器中,上述输出开关电路具有:第1、第2开关,第1端子共同连接到上述第1放大器输出端,第2端子分别连接到上述第1及第2驱动器输出端子;和第3、第4开关,第1端子共同连接到上述第2放大器输出端,第2端子分别连接到上述第1及第2驱动器输出端子。
上述预充电电路在上述第1、第4开关接通前,将上述第1驱动器输出端子预充电为上述中位电压源的电压以上,将第2驱动器输出端子预充电为上述中位电压源的电压以下,在上述第2、第3开关接通前,将上述第2驱动器输出端子预充电为上述中位电压源的电压以上,将上述第1驱动器输出端子的电压预充电为上述中位电压源的电压以下。
在本发明涉及的一种数字模拟变换电路中,具有第1及第2数字模拟变换部,变换为和分别输入的第1及第2数字信号对应的第1及第2模拟电压,并分别输出到第1端子和第2端子,上述第1数字模拟变换部具有:正极解码器,从来自正极参照电压生成电路的多个正极参照电压中,选择和上述第1数字信号对应的至少一个正极参照电压并输出;以及正极放大器,其具有:第1差动部,接受上述正极解码器选择的、上述至少一个正极参照电压;和第1输出级,接受上述第1差动部的输出,将电压放大输出到上述第1端子。
上述第2数字模拟变换部具有:负极解码器,从来自负极参照电压生成电路的多个负极参照电压中,选择和上述第2数字信号对应的至少一个负极参照电压并输出;以及负极放大器,其具有:第2差动部,接受上述负极解码器选择的、上述至少一个负极参照电压;和第2输出级,接受上述第2差动部的输出,将电压放大输出到上述第2端子。进一步包括输出开关电路,通过控制信号,对上述第1及第2数字模拟变换部的上述第1及第2端子直线连接或交叉连接到第1、第2输出端子进行切换。作为电压源,除了高位电压源及低位电压源外,提供上述高位电压源和上述低位电压源之间的电位的中位电压源,在上述正极放大器中,向上述第1差动部提供上述高位电压源及上述低位电压源;
向除了上述第1差动部以外的至少上述第1输出级提供上述高位电压源及上述中位电压源,在上述负极放大器中,向上述第2差动部提供上述高位电压源及上述低位电压源;向除了上述第2差动部以外的至少上述第2输出级提供上述中位电压源及上述低位电压源。
根据本发明,提供一种显示装置,该显示装置具有对与第1、第2输出端子连接的第1、第2数据线进行驱动的上述数据驱动器。
根据本发明,上述中位电压源为显示面板的相对基板电极电压VCOM附近的电压。
根据本发明,提供给差动部以外的正极放大器的负极放大器的电源电压的电位差,是现有构造的1/2,可降低正极放大器、负极放大器的耗电。
并且,根据本发明,可提供一种能实现节省面积、低成本的显示装置的数据驱动器。
附图说明
图1是表示本发明的第1实施方式的构造的图。
图2是表示本发明的第1实施例的构造的图。
图3是表示本发明的第2实施例的构造的图。
图4是表示本发明的第3实施例的构造的图。
图5是表示本发明的第4实施例的构造的图。
图6是示意性地表示液晶显示部的构造的图。
图7是表示进行点反转驱动的数据驱动器的两个输出的输出电路的图。
图8是表示专利文献1的AB级输出电路的构造的图。
具体实施方式
参照附图对本发明进行如下进一步的详细说明。图1是表示本发明的第1实施方式的构造的图。图1表示进行点反转驱动的液晶驱动用的数据驱动器的两个输出的DAC(数字模拟变换电路)的构造。参照图1,本实施例的数据驱动器具有正极参照电压生成电路12、正极解码器11、正极放大器10、负极参照电压生成电路22、负极解码器21、负极放大器20、输出开关电路30。这些电路主要如下进行动作。
正极参照电压生成电路12中至少输入两个伽马电压VG1(+)、VG2(+),通过其分压等,输出所需数量的正极参照电压。正极参照电压生成电路12也可相对多组正极解码器11、正极放大器10设置一个。
正极解码器11从正极参照电压生成电路12输出的正极参照电压中,选择输出与输入的第1图像数字数据对应的至少一个(也可以是多个)参照电压。
正极放大器10根据正极解码器11选择的至少一个参照电压将正极灰度电压Vout1放大输出到放大器输出端子N11。
负极参照电压生成电路22中至少输入两个伽马电压VG1(-)、VG2(-),通过其分压等,输出所需数量的负极参照电压。负极参照电压生成电路22也可相对多组负极解码器21、负极放大器20设置一个。
负极解码器21从负极参照电压生成电路22输出的负极参照电压中,选择输出与输入的第2图像数字数据对应的至少一个(也可以是多个)参照电压。
负极放大器20根据负极解码器21选择的至少一个参照电压将负极灰度电压Vout2放大输出到放大器输出端子N12。
输出开关电路30的构造和图7中说明的输出开关电路30相同,通过控制信号S1、S2将正极放大器10及负极放大器20的输出电压Vout1、Vout2切换输出到驱动器输出端子P1、P2。
图1的DAC的特征在于,除了高位电压源VDD2及低位电压源VSS外,还具有相对基板电压VCOM附近的中位电压源VDD1,将三个电压源分别提供到正极放大器10、负极放大器20。
正极放大器10除了差动部10A外,提供高位电压源VDD2及中位电压源VDD1,高位电压源VDD2及低位电压源VSS提供到差动部10A。
负极放大器20除了差动部20A外,提供中位电压源VDD1及低位电压源VSS,高位电压源VDD2及低位电压源VSS提供到差动部20A。
分别提供到差动部10A以外的正极放大器、及差动部20A以外的负极放大器20的电压源的电位差为(VDD2-VDD1)、(VDD1-VSS),但VDD1≈VCOM,这些电位差是现有的(液晶施加电压的最大值的2倍)1/2,可减少正极放大器10、负极放大器20的耗电。
另一方面,提供到正极放大器10、及负极放大器20的差动部10A、20A的电压源的电位差为(VDD2-VSS),和现有的(液晶施加电压的最大值的2倍)一样,从而可仅由Nch差动对构成正极放大器10的差动部10A,仅由Pch差动对构成负极放大器20的差动部20A。
对这一点进行进一步详细说明,在正极放大器10中,差动部10A的Nch差动对在输入信号是低位电压源VSS到阈值电压为止的电压信号时变为断开,因此不正常动作,但在图1的构造下,输入信号是VCOM附近开始到高位电压源VDD2之间的电压信号(正极参照电压),只输入总是比Nch差动对的阈值电压高的电压信号。因此,即使仅由Nch差动对构成正极放大器10的差动部10A,也可正常动作。
负极放大器20也一样,差动部20A的Pch差动对在输入信号是高位电压源VDD2到阈值电压为止的电压信号时变为断开,因此不正常动作,但在图1的构造下,输入信号是VCOM附近开始到低位电压源VSS之间的电压信号(负极参照电压),只输入总是比从高位电压源VDD2减去Pch差动对的阈值电压的电位低的电压信号。因此,即使仅由Pch差动对构成负极放大器20的差动部20A,也可正常动作。
因此,图1的正极放大器10及负极放大器20可分别由单一极性的差动对构成,因此可节省面积。
此外,对差动部10A、20A的耗电进行说明,一般情况下,为了使放大器稳定动作,需要空载电流(静消耗电流),正极放大器10及负极放大器20的各放大器内部的空载电流的比例一般设计为,输出级的空载电流是差动部的空载电流的数倍。例如,在图7的正极放大器91中,当差动部的电流源M15的电流值为1μA时,将输出级的电流源M17的电流值设计为5~7μA,则动作容易稳定。在图7的负极放大器92中也一样。当然,差动部和输出级的最佳电流比因放大器构造、元件大小、元件特性等不同而不同,一般情况下,和差动部相比,输出级的空载电流较大。
因此,正极放大器10及负极放大器20的各放大器整体的消耗电流中,差动部10A、20A占据的比例小,如本发明所示,即使差动部10A、20A的电压源的电位差大于提供到差动部以外的放大器构成要素(输出级等)的电压源的电位差,耗电的增加也小。
并且,一般情况下,正极放大器10提供高位电压源VDD2及中位电压源VDD1,可由线对线(Rail to Rail)放大器构成,这种情况下,差动部10-A需要Pch及Nch的双极性的差动对,构造也变得复杂,因此容易造成面积增加、驱动差动对的电流增大。
特别是在以下说明的图3所示的具有多个同极性的差动对的构造的输出放大器中,具有双极性的差动对会造成面积大幅增加。
因此,在本实施例中,差动部10A是可由单一极性的差动对进行动作的构造。负极放大器20也同样。
并且,在图1的DAC中,正极解码器11也可以是提供高位电压源VDD2及中位电压源VDD1的构造。负极解码器21也可以是提供中位电压源VDD1及低位电压源VSS的构造。
通过利用中位电压源VDD1,由低压晶体管构成正极解码器11、负极解码器21,从而可节省面积。但这种情况下,当正极及负极的参照电压具有中位电压源VDD1附近的电压时,正极解码器11、负极解码器21无法由单一极性的晶体管构成,需要至少一部分是Pch和Nch的CMOS构造。
当正极解码器11及负极解码器21的提供电压源为高位电压源VDD2及低位电压源VSS时,正极解码器11、负极解码器21分别可由单一极性的晶体管构成。即,正极解码器11可仅由高电压的Pch传输晶体管(Pass Transistor)构成,负极解码器21可仅由高电压的Nch传输晶体管构成。
接着说明本实施例中的电压源。
在图1所示的实施例中,作为数据驱动器的DAC电压源,说明了提供高位电压源VDD2、中位电压源VDD1、低位电压源VSS的情况。这三个电压源的大小关系相对保持即可,也可改变电压源的绝对值。
一般情况下,低位电压源VSS作为GND使用,但也可将中位电压源VDD1作为GND使用、将低位电压源VSS作为负电压源使用。
但这种情况下,从图6的数据驱动器980提供的灰度信号相对于GND为正电压(正极性)和负电压(负极性),因此从栅极驱动器970输出的扫描信号的电压电平(低电平、高电平)及相对基板电极电压也由此向负的一侧改变。以下参照实施例来说明。
(实施例)
图2是表示图1的两个DAC的正极放大器10、负极放大器20及输出开关电路30的一个实施例的构造的图。
参照图2,正极放大器10具有:
差动部10A,其具有:电流源M15,第1端子连接到低位电压源VSS;和Nch差动对(M11、M12),共同源极连接到电流源M15的第2端子;
Pch电流镜(Current Mirror)(M13、M14),连接在Nch差动对(M11、M12)的输出对和高位电压源VDD2之间;
充电作用的放大晶体管M16,连接在高位电压源VDD2和放大器输出端子N11之间,Pch电流镜(M13、M14)的输出端(M12和M14的连接点)连接到栅极;以及
放电作用的电流源M17,连接在放大器输出端子N11和中位电压源VDD1之间。
Nch差动对(M11、M12)的输入对的非反转输入端(M12的栅极)中输入正极参照电压V11,反转输入端(M11的栅极)连接到放大器输出端子N11。并且,电流源M15、M17可由偏压施加到栅极的晶体管构成。
并且,在本实施例中,作为选项具有Nch晶体管M31,其漏极连接到高位电压源VDD2,源极连接到放大晶体管M16的栅极(节点N13),偏压VBN施加到栅极。
负极放大器20具有:
差动部20A,其具有:电流源M25,第1端子连接到高位电压源VDD2;和Pch差动对(M21、M22),共同源极连接到电流源M25的第2端子;
Nch电流镜(M23、M24),连接在Pch差动对(M21、M22)的输出对和低位电压源VSS之间;
放电作用的放大晶体管M26,连接在放大器输出端子N12和低位电压源VSS之间,Nch电流镜(M23、M24)的输入端(M22和M24的连接点)连接到栅极;以及
充电作用的电流源M27,连接在中位电压源VDD1和放大器输出端子N12之间。
Pch差动对(M21、M22)的输入对的非反转输入端(M22的栅极)中输入负极参照电压V21,反转输入端(M21的栅极)连接到放大器输出端子N12。并且,电流源M25、M27可由偏压施加到栅极的晶体管构成。
并且,作为选项具有Pch晶体管M41,其漏极连接到低位电压源VSS,源极连接到晶体管M26的栅极(节点N14),偏压VBP施加到栅极。
输出开关电路30至少具有和图7说明的输出开关电路30相同的功能,通过控制信号S1、S2将正极放大器10及负极放大器20的输出电压Vout1、Vout2切换输出到驱动器输出端子P1、P2或P2、P1。
在图2中,正极放大器10、负极放大器20相对于差动部的电压源的电位差(VDD2-VSS),输出级的电压源的电位差(VDD2-VDD1、VDD1-VSS)均为差动部的1/2。
放大器的消耗电流的大部分流入到输出级,因此通过使输出级的电压源的电位差为1/2,可使放大器的耗电为现有的约1/2。
并且,在图2中,说明由低电压晶体管构成正极放大器10及负极放大器20的情况。为了便于说明,以高位电压源VDD2为8V、中位电压源VDD1为0V、低位电压源VSS为-8V为例进行说明。
在图2中,在正极放大器10及负极放大器20的构成元件中,必须由16V耐压晶体管构成的是正极放大器10的差动部10A、及负极放大器20的差动部20A。这之外的晶体管可由8V耐压晶体管构成。此外,输出开关电路30的构成元件必须由16V耐压晶体管构成。
输出开关电路30具有预充电电路31。预充电电路31在由低电压元件(8V耐压)构成除了差动部的放大器构成元件时,作为防止在耐压以上的电压施加到低电压元件上的电路而使用。预充电电路31通过控制信号S3控制活性,在开关SW11、SW22接通之前,将驱动器输出端子P1的电压预充电为中位电压源VDD1以上,将驱动器输出端子P2的电压预充电为中位电压源VDD1以下。
并且,预充电电路31在开关SW12、SW21接通之前,将驱动器输出端子P1的电压预充电为中位电压源VDD1以下,将驱动器输出端子P2的电压预充电为中位电压源VDD1以上。并且,当放大器中不使用低电压元件时,也可不设置预充电电路31。
并且,晶体管M31、M41是对由低电压元件(8V耐压)构成的晶体管M14、M16、M24、M26用于防止因放大晶体管M16、M26的栅极N13、N14的电位变动而超出耐压范围的辅助晶体管。
辅助晶体管M31当节点N13在中位电压源VDD1的电压以下时接通,通过充电作用进行控制,以使节点N13的电位在中位电压源VDD1的电压以上。并且,辅助晶体管M31在节点N13在高位电压源VDD2和中位电压源VDD1之间变化时断开。
同样,辅助晶体管M41当节点N14在中位电压源电压VDD1的电压以上时接通,通过放电作用进行控制,以使节点14的电位在中位电压源VDD1的电压以下。
通过以上构造,可由低电压元件形成构成除去差动部10A、20A的正极放大器10及负极放大器20的晶体管,可节省面积。
图3是表示图1的2输出DAC的正极放大器10、负极放大器20及输出开关电路30的第2实施例的图。并且,在图3中,对于和图2相同的要素标以相同的元件标号。
参照图3,正极放大器10仅差动部10A与图2不同,除此以外与图2具有相同的构造。以下仅说明差动部10A。差动部10A具有:由一端与低位电压源VSS连接的电流源M15-1、M15-2、...、M15-n分别驱动的n个(n为1以上的整数)的Nch差动对(M11-1、M12-1)、(M11-2、M12-2)、...、(M11-n、M12-n)。n个Nch差动对的输出对中,第1输出之间、第2输出之间共同连接,与形成负荷电路的Pch电流镜(M13、M14)连接。
向形成各差动对的输入对的非反转输入端的第1端子群(M12-1、M12-2、...、M12-n)的栅极分别输入n个正极参照电压V11、V12、...、V1n,形成各差动对的输入对的反转输入端的第2端子群(M11-1、M11-2、...、M11-n)的栅极共同地连接到放大器输出端子N11。
并且,负极放大器20也仅有差动部20A和图2不同,除此之外与图2具有相同的构造。以下仅说明差动部20A。差动部20A具有:由一端与高位电压源VDD2连接的电流源M25-1、M25-2、...、M25-n分别驱动的n个(n为1以上的整数)Pch差动对(M21-1、M22-1)、(M21-2、M22-2)、...、(M21-n、M22-n)。n个Pch差动对的输出对中,第1输出之间、第2输出之间共同连接,与形成负荷电路的Nch电流镜(M23、M24)连接。
向形成各差动对的输入对的非反转输入端的第1端子群(M22-1、M22-2、...、M22-n)的栅极分别输入n个负极参照电压V21、V22、...、V2n,形成各差动对的输入对的反转输入端的第2端子群(M21-1、M21-2、...、M21-n)的栅极共同地连接到放大器输出端子N12。
正极放大器10及负极放大器20的输出电压Vout1、Vout2分别由下式(1)、(2)表示。
Vout1=(V11+V12+…+V1n)/n …(1)
Vout2=(V21+V22+…+V2n)/n …(2)
(1)式是n个电压V11~V1n的平均值,(2)式是n个电压V21~V2n的平均值。
此外,正极放大器10及负极放大器20为图3的构造时,图1的正极解码器11根据输入的第1图像数字数据,从正极参照电压中选择包括重复的在内的n个电压,作为电压V11~V1n输出。并且,负极解码器21根据输入的第2图像数字数据,从负极参照电压中选择包括重复的在内的n个电压,作为电压V21~V2n输出。
并且,输出开关电路30和图2的构成相同,因此省略其说明。
在图3中,正极放大器10、负极放大器20相对于差动部10A、20A的电压源的电位差,输出级的电压源的电位差均为1/2。
这样一来,正极放大器10、负极放大器20的各放大器中,放大器的消耗电流和大部分流入到输出级,因此耗电也为约1/2。
以下对图3所示构造的节省面积的效果进行说明。
图3的正极放大器10及负极放大器20具有n个同一极性的差动对,通过计算输入到各差动对的n个参照电压,能以较少的参照电压数生成多个灰度信号电压,因此可减少图1的参照电压生成电路12、22、及解码器11、21的电路规模,节省DAC的面积。
特别是当具有多个同一极性的差动对时,在具有Nch和Pch的双极性的差动对的线对线(Rail to Rail)放大器中,由于具有多个Nch和Pch的差动对,因此差动部的面积明显增大。
与之相对,在本实施例中,差动部可以仅以单一极性构成,因此可抑制面积增加。
并且,在图3中,也和图2一样,在正极放大器10及负极放大器20的构成元件中,以低电压晶体管构成除了差动部10A及20A以外的晶体管,可节省面积。
此外,含有低电压晶体管来构成正极放大器10及负极放大器20时,和图2一样,输出开关电路30具有预充电电路31。
并且在本实施例中,为了防止超出晶体管M14、M16、M24、M26的耐压范围,也可具有辅助晶体管M31、M41。
辅助晶体管M31、M41的作用和图2相同,因此省略其说明。
图4是表示图1的2输出DAC的正极放大器10、负极放大器20及输出开关电路30的第3实施例的图。在图4中,对和图2的要素相同构造的要素标以相同的参照标号。
参照图4,正极放大器10具有差动输入级、中间级、输出级。正极放大器10的差动输入级具有:
差动部10A,其具有:电流源M15,第1端子连接到低位电压源VSS;和Nch差动对(M11、M12),共同源极连接到电流源M15的第2端子;以及
Pch电流镜(M13、M14),连接在Nch差动对(M11、M12)的输出对和高位电源VDD2之间。
正极参照电压V11输入到Nch差动对(M11、M12)的输入对的非反转输入端(M12的栅极),反转输入端(M11的栅极)连接到放大器输出端子N11。
正极放大器10的放大段具有:
充电作用的放大晶体管M16,连接在高位电压源VDD2和放大器输出端子N11之间,Pch电流镜(M13、M14)的输出端(M12和M14的连接点)连接到栅极;和
放电作用的放大晶体管M18,连接在放大器输出端子N11和中位电压源VDD1之间。
正极放大器10的中间级具有浮动电流源M51、M52,以及电流源M53、M54。浮动电流源M51由Pch晶体管M51构成,其中偏压BP1输入到栅极,源极连接到放大晶体管M16的栅极N13,漏极连接到放大晶体管M18的栅极端子N15。浮动电流源M52由Nch晶体管M52构成,其中偏压BN1输入到栅极,漏极连接到放大晶体管M16的栅极端子N13,源极连接到放大晶体管M18的栅极端子N15。
电流源M53连接在高位电压源VDD2和放大晶体管M16的栅极端子N13之间。电流源M54连接在中位电压源VDD1和放大晶体管M18的栅极端子N15之间。
浮动电流源M51、M52的总电流设定得与电流源M53及M54分别大致相等。
负极放大器20具有差动输入级、中间级、输出级。负极放大器20的差动输入级具有:
差动部20A,其具有:电流源M25,第1端子连接在高位电压源VDD2;和Pch差动对(M21、M22),共同源极连接到电流源M25的第2端子;以及
Nch电流镜(M23、M24),连接在Pch差动对(M21、M22)的输出对和低位电压源VSS之间。
Pch差动对(M21、M22)的输入对的非反转输入对(M22的栅极)中输入负极参照电压V21,反转输入端(M21的栅极)连接到放大器输出端子N12。
负极放大器20的放大段包括:具有放电作用的放大晶体管M26,连接在放大器输出端子N12和低位电压源VSS之间,其栅极连接到Nch电流镜(M23、M24)的输入端(M22和M24的连接点);和
具有充电作用的放大晶体管M28,连接在中位电压源VDD1和放大器输出端子N12之间。
负极放大器20的中间级具有浮动电流源M61、M62,以及电流源M63、M64。浮动电流源M61由Pch晶体管M61构成,其中偏压BP2输入到该Pch晶体管的栅极,其漏极连接到放大晶体管M26的栅极端子N14,源极连接到放大晶体管M28的栅极端子N16。浮动电流源M62由Nch晶体管M62构成,其中偏压BN2输入到该Nch晶体管M62的栅极,其源极连接到放大晶体管M26的栅极端子N14,其漏极连接到放大晶体管M28的栅极端子N16。
电流源M63连接在中位电压源VDD1和放大晶体管M28的栅极N16之间。电流源M64连接在放大晶体管M26的栅极N14和低位电压源VSS之间。
浮动电流源M61、M62的总电流设定得与电流源M63及M64分别大致相等。
图4的正极放大器10及负极放大器20应用了图8的AB级输出电路,将图8的驱动器89置换为差动部和电流镜。
并且,正极放大器10及负极放大器20的中间级及输出级的电源电压的电位差为差动部10A、20A的电源电压的电位差的1/2。
正极放大器10及负极放大器20的各放大器的消耗电流的大部分流入到输出级,因此耗电也为现有的约1/2。
并且,图4的正极放大器10及负极放大器20也分别具有图8的AB级输出电路具有的高速充电动作和高速放电动作的特征(参照说明书第5页第29行至第6页第9行)。
并且,在图4中,也和图2一样,在正极放大器10及负极放大器20的构成元件中,由低电压晶体管构成除了差动部10A及20A以外的晶体管,可节省面积。
此外,含有低电压晶体管构成正极放大器10及负极放大器20时,和图2一样,输出开关电路30具有预充电电路31。
并且,为了防止超出晶体管M14、M16、M24、M26的耐压范围,也可具有辅助晶体管M31、M41。辅助晶体管M31、M41的作用和图2一样,因此省略其说明。
以上参照图2至图4说明了适于图1的2输出DAC的正极放大器10、负极放大器20及输出开关电路30的各实施例,当然也可适用于将图2至图4各自的构成适当组合的放大器。例如,图3的正极放大器10中也可具有图4的中间级(M51、M52、M53、M54),图3的负极放大器20中也可具有图4的中间级(M61、M62、M63、M64)。
图5是表示具有图1~图4的DAC或放大器的点反转驱动用数据驱动器的构造的图。图5以模块表示数据驱动器的主要部位。
参照图5,该数据驱动器具有:锁存地址选择器81、锁存器82、电平转换器83、参照电压生成电路40、正极及负极解码器11、21、正极及负极放大器10、20、和输出开关电路30。
锁存地址选择器81根据时钟信号CLK决定数据锁存的时序。锁存器82根据由锁存地址选择器81决定的时序,将图像数字数据锁存,并根据STB信号(选通信号),通过电平转换器83将数据一起输出到解码器(正极解码器11、负极解码器21)。锁存地址选择器81及锁存器82是逻辑电路,一般以低电压(0V~3.3V)构成。
参照电压生成电路40具有正极参照电压生成电路12及负极参照电压生成电路22。正极解码器11被提供正极参照电压生成电路12的参照电压,选择与输入的数据对应的、包括重复的n个(n为1以上的整数)的参照电压,作为正极参照电压V11~V1n输出。负极解码器21被提供负极参照电压生成电路22的参照电压,选择与输入的数据对应的、包括重复的n个(n为1以上的整数)的参照电压,作为负极参照电压V21~V2n输出。正极及负极放大器10、20输入从正极解码器11及负极解码器21分别输出的n个参照电压,进行计算放大,并将输出电压提供到输出开关电路30。输出开关电路30对偶数个的驱动器输出端子P1、P2、...、Ps的每两个端子进行设置,将正极及负极放大器10、20的输出电压根据控制信号S1、S2切换输出到上述两个端子。
图5的数据驱动器具有图1~图4说明的特征及效果,可降低耗电、节省面积(低成本化)。图5的数据驱动器如果用于图6的液晶显示装置的数据驱动器980,则可实现液晶显示装置的低耗电、低成本。
以上参照上述实施例说明了本发明,但本发明不限于上述实施例的构造,在本发明的范围内,当然也包括本领域技术人员可获得的各种变形、修正。
Claims (15)
1.一种数据驱动器,其特征在于,具有:
正极放大器,其具有:第1输入级,接受从多个正极参照电压中选择的至少一个电压;和第1输出级,接受上述第1输入级的输出,将电压放大输出到第1放大器输出端;
负极放大器,其具有:第2输入级,接受从多个负极参照电压中选择的至少一个电压;和第2输出级,接受上述第2输入级的输出,将电压放大输出到第2放大器输出端;以及
输出开关电路,通过控制信号,对上述第1及第2放大器输出端直线连接或交叉连接到第1及第2驱动器输出端子进行切换,
作为电压源,除了高位电压源及低位电压源外,提供上述高位电压源和上述低位电压源之间的电位的中位电压源,
在上述正极放大器中,向上述第1输入级提供上述高位电压源及上述低位电压源;向上述第1输出级提供上述高位电压源及上述中位电压源,
在上述负极放大器中,向上述第2输入级提供上述高位电压源及上述低位电压源;向上述第2输出级提供上述中位电压源及上述低位电压源。
2.一种数据驱动器,其特征在于,具有:
正极参照电压生成电路,输出彼此不同电位的多个正极参照电压;
正极解码器,从上述多个正极参照电压中,至少选择一个和输入的第1数字信号对应的参照电压并输出;
正极放大器,其具有: 第1差动部,接受上述正极解码器选择的至少一个参照电压;和第1输出级,接受上述第1差动部的输出,将电压放大输出到第1放大器输出端;
负极参照电压生成电路,输出彼此不同电位的多个负极参照电压;
负极解码器,从上述多个负极参照电压中,至少选择一个和输入的第2数字信号对应的参照电压并输出;
负极放大器,其具有:第2差动部,接受上述负极解码器选择的至少一个参照电压;和第2输出级,接受上述第2差动部的输出,将电压放大输出到第2放大器输出端;以及
输出开关电路,通过控制信号,对上述第1及第2放大器输出端直线连接或交叉连接到第1及第2驱动器输出端子进行切换,
作为电压源,除了高位电压源及低位电压源外,提供上述高位电压源和上述低位电压源之间的电位的中位电压源,
在上述正极放大器中,向上述第1差动部提供上述高位电压源及上述低位电压源;向除了上述第1差动部以外的至少上述第1输出级,提供上述高位电压源及上述中位电压源,
在上述负极放大器中,向上述第2差动部提供上述高位电压源及上述低位电压源;向除了上述第2差动部以外的至少上述第2输出级,提供上述中位电压源及上述低位电压源。
3.根据权利要求2所述的数据驱动器,其特征在于,
向上述正极放大器的上述第1差动部输入上述正极解码器选择的、上述高位电压源和上述中位电压源的范围的参照电压,
向上述负极放大器的上述第2差动部输入上述负极解码器选择的、上述低位电压源和上述中位电压源的范围的参照电压。
4.根据权利要求2所述的数据驱动器,其特征在于,
上述正极解码器由上述高位电压源及上述中位电压源驱动,
上述负极解码器由上述中位电压源及上述低位电压源驱动。
5.根据权利要求2所述的数据驱动器,其特征在于,
在上述正极放大器中,
上述第1差动部具有:
第1电流源,与上述低位电压源连接;
第1导电型的第1差动对,由上述第1电流源驱动,非反转输入端接受上述正极解码器选择的参照电压;以及
第1负荷电路,连接在上述第1差动对的输出对和上述高位电压源之间,
上述第1输出级具有:
第1充电用晶体管,连接在上述高位电压源和第1放大器输出端之间,且控制端子连接到上述第1差动对的输出对和第1负荷电路的连接节点之一;和
第1放电用晶体管,连接在上述第1放大器输出端和上述中位电压源之间,
上述第1差动对的反转输入端连接到上述第1放大器输出端,
在上述负极放大器中,
上述第2差动部具有:
第2电流源,与上述高位电压源连接;
第2导电型的第2差动对,由上述第2电流源驱动,非反转输入端接受上述负极解码器选择的参照电压;以及
第2负荷电路,连接在上述第2差动对的输出对和上述低位电压源之间,
上述第2输出级具有:
第2放电用晶体管,连接在上述低位电压源和第2放大器输出端之间,且控制端子连接到上述第2差动对的输出对和上述第2负荷电路的连接节点之一;和
第2充电用晶体管,连接在上述第2放大器输出端和上述中位电压源之间,
上述第2差动对的反转输入端连接到上述第2放大器输出端。
6.根据权利要求2所述的数据驱动器,其特征在于,
在上述正极放大器中,
上述第1差动部具有:
第1电流源群,由和上述低位电压源连接的多个电流源构成;
第1差动对群,由第1导电型的多个差动对构成,其由上述第1电流源群分别驱动,非反转输入端分别接受上述正极解码器选择的多个参照电压;以及
第1负荷电路,连接在共同连接的上述第1差动对群的输出对和上述高位电压源之间,
上述第1输出级具有:
第1充电用晶体管,连接在上述高位电压源和第1放大器输出端之间,且控制端子连接到共同连接的上述第1差动对群的输出对和上述第1负荷电路的连接节点之一;和
第1放电用晶体管,连接在上述第1放大器输出端和上述中位电压源之间,
上述第1差动对群的反转输入端共同连接到上述第1放大器输出端,
在上述负极放大器中,
上述第2差动部具有:
第2电流源群,由和上述高位电压源连接的多个电流源构成;
第2差动对群,由第2导电型的多个差动对构成,其由上述第2电流源群分别驱动,非反转输入端分别接受上述负极解码器选择的多个参照电压;以及
第2负荷电路,连接在共同连接的上述第2差动对群的输出对和低位电压源之间,
上述第2输出级具有:
第2放电用晶体管,连接在上述低位电压源和第2放大器输出端之间,且控制端子连接到共同连接的上述第2差动对群的输出对和上述第2负荷电路的连接节点之一;和
第2充电用晶体管,连接在上述第2放大器输出端和上述中位电压源之间,
上述第2差动对群的反转输入端共同连接到上述第2放大器输出端。
7.根据权利要求2所述的数据驱动器,其特征在于,
在上述正极放大器中,
上述第1差动部具有:
第1电流源,与上述低位电压源连接;
第1导电型的第1差动对,由上述第1电流源驱动,非反转输入端接受上述正极解码器选择的参照电压;以及
第1负荷电路,连接在上述第1差动对的输出对和上述高位电压源之间,
上述第1输出级具有:
第1充电用晶体管,连接在上述高位电压源和第1放大器输出端之间,且控制端子连接到上述第1差动对的输出对和上述第1负荷电路的连接节点之一;和
第1放电用晶体管,连接在上述第1放大器输出端子和上述中位电压源之间,
上述第1放大器输出端与上述第1差动对的反转输入端连接,
上述正极放大器进一步具有第1中间级,该第1中间级包括:
第3电流源,连接在上述第1充电用晶体管的控制端子和上述高位电压源之间;
第4电流源,连接在上述第1放电用晶体管的控制端子和上述中位电压源之间;以及
第1、第2导电型的第1、第2浮动电流源晶体管,连接在上述第1充电用晶体管的控制端子和上述第1放电用晶体管的控制端子之间,控制端子分别接受偏压,
在上述负极放大器中,
上述第2差动部具有:
第2电流源,与上述高位电压源连接;
第2导电型的第2差动对,由上述第2电流源驱动,非反转输入端接受上述负极解码器选择的参照电压;以及
第2负荷电路,连接在上述第2差动对的输出对和上述低位电压源之间,
上述第2输出级具有:
第2放电用晶体管,连接在上述低位电压源和第2放大器输出端之间,且控制端子连接到上述第2差动对的输出对和第2负荷电路的连接节点之一;和
第2充电用晶体管,连接在上述第2放大器输出端和上述中位电压源之间,
上述第2放大器输出端与上述第2差动对的反转输入端连接,
上述负极放大器进一步具有第2中间级,该第2中间级包括:
第5电流源,连接在上述第2放电用晶体管的控制端子和低位电压源之间;
第6电流源,连接在上述第2充电用晶体管的控制端子和上述中位电压源之间;以及
第1、第2导电型的第3、第4浮动电流源晶体管,连接在上述第2放电用晶体管的控制端子和上述第2充电用晶体管的控制端子之间,控制端子分别接受偏压。
8.根据权利要求5所述的数据驱动器,其特征在于具有:
第1辅助晶体管,连接在上述第1充电用晶体管的控制端子和上述高位电压源之间,通过第1偏压被偏置;和
第2辅助晶体管,连接在上述第2放电用晶体管的控制端子和上述低位电压源之间,通过第2偏压被偏置。
9.根据权利要求6所述的数据驱动器,其特征在于,
上述正极放大器进一步具有第1中间级,该第1中间级包括:
第3电流源,连接在上述第1充电用晶体管的控制端子和上述高位电压源之间;
第4电流源,连接在上述第1放电用晶体管的控制端子和上述中位电压源之间;以及
第1、第2导电型的第1、第2浮动电流源晶体管,连接在上述第1充电用晶体管的控制端子和上述第1放电用晶体管的控制端子之间,控制端子分别接受偏压,
上述负极放大器进一步具有第2中间级,该第2中间级包括:
第5电流源,连接在上述第2放电用晶体管的控制端子和上述低位电压源之间;
第6电流源,连接在上述第2充电用晶体管的控制端子和上述中位电压源之间;以及
第1、第2导电型的第3、第4浮动电流源晶体管,连接在上述第2放电用晶体管的控制端子和上述第2充电用晶体管的控制端子之间,控制端子分别接受偏压。
10.根据权利要求1所述的数据驱动器,其特征在于,
上述输出开关电路具有预充电电路,将上述第1及第2驱动器输出端子分别预充电为预定电压。
11.根据权利要求10所述的数据驱动器,其特征在于,
上述预充电电路在上述第1及第2放大器输出端直线连接到上述第1及第2驱动器输出端子的情况下,在其之前分别将上述第1驱动器输出端子预充电为上述中位电压源的电压以上、将上述第2驱动器输出端子预充电为上述中位电压源的电压以下,
上述第1及第2放大器输出端交叉连接到上述第1及第2驱动器输出端子的情况下,在其之前分别将上述第2驱动器输出端子预充电为上述中位电压源的电压以上、将上述第1驱动器输出端子预充电为上述中位电压源的电压以下。
12.根据权利要求1所述的数据驱动器,其特征在于,
上述输出开关电路具有:
第1、第2开关,第1端子共同连接到上述第1放大器输出端,第2端子分别连接到上述第1及第2驱动器输出端子;
第3、第4开关,第1端子共同连接到上述第2放大器输出端,第2端子分别连接到上述第1及第2驱动器输出端子;以及
预充电电路,将上述第1及第2驱动器输出端子分别预充电为预定电压,
上述预充电电路在上述第1、第4开关接通前,将上述第1驱动器输出端子预充电为上述中位电压源的电压以上,将第2驱动器输出端子预充电为上述中位电压源的电压以下,
在上述第2、第3开关接通前,将上述第2驱动器输出端子预充电为上述中位电压源的电压以上,将上述第1驱动器输出端子的电压预充电为上述中位电压源的电压以下。
13.一种数字模拟变换电路,其特征在于,
具有第1及第2数字模拟变换部,变换为和分别输入的第1及第2数字信号对应的第1及第2模拟电压,并分别输出到第1端子和第2端子,
上述第1数字模拟变换部具有:
正极解码器,从来自正极参照电压生成电路的多个正极参照电压中,选择和上述第1数字信号对应的至少一个正极参照电压并输出;以及
正极放大器,其具有:第1差动部,接受上述正极解码器选择的、上述至少一个正极参照电压;和第1输出级,接受上述第1差动部的输出,将电压放大输出到上述第1端子,
上述第2数字模拟变换部具有:
负极解码器,从来自负极参照电压生成电路的多个负极参照电压中,选择和上述第2数字信号对应的至少一个负极参照电压并输出;以及
负极放大器,其具有:第2差动部,接受上述负极解码器选择的、上述至少一个负极参照电压;和第2输出级,接受上述第2差动部的输出,将电压放大输出到上述第2端子,
进一步包括输出开关电路,通过控制信号,对上述第1及第2数字模拟变换部的上述第1及第2端子直线连接或交叉连接到第1、第2输出端子进行切换,
作为电压源,除了高位电压源及低位电压源外,提供上述高位电压源和上述低位电压源之间的电位的中位电压源,
在上述正极放大器中,向上述第1差动部提供上述高位电压源及上述低位电压源;向除了上述第1差动部以外的至少上述第1输出级提供上述高位电压源及上述中位电压源,
在上述负极放大器中,向上述第2差动部提供上述高位电压源及上述低位电压源;向除了上述第2差动部以外的至少上述第2输出级提供上述中位电压源及上述低位电压源。
14.一种显示装置,具有权利要求1所述的数据驱动器。
15.根据权利要求14所述的显示装置,其中,上述中位电源电压是显示面板的共同电压VCOM附近的电压。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006299247 | 2006-11-02 | ||
JP2006-299247 | 2006-11-02 | ||
JP2006299247A JP4275166B2 (ja) | 2006-11-02 | 2006-11-02 | データドライバ及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101174397A true CN101174397A (zh) | 2008-05-07 |
CN101174397B CN101174397B (zh) | 2012-09-05 |
Family
ID=39422873
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101851858A Expired - Fee Related CN101174397B (zh) | 2006-11-02 | 2007-11-01 | 数据驱动器及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7545305B2 (zh) |
JP (1) | JP4275166B2 (zh) |
CN (1) | CN101174397B (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101930716A (zh) * | 2009-04-27 | 2010-12-29 | 瑞萨电子株式会社 | 显示面板驱动器 |
CN102144254A (zh) * | 2008-09-05 | 2011-08-03 | 硅工厂股份有限公司 | 具有抖动开关的放大器及具有该放大器的显示器驱动电路 |
CN102163400A (zh) * | 2010-02-19 | 2011-08-24 | 瑞萨电子株式会社 | 解码器及使用该解码器的显示装置的数据驱动器 |
CN101750815B (zh) * | 2008-12-16 | 2011-11-09 | 奇景光电股份有限公司 | 用以驱动面板的源极驱动器及其相关控制显示器的方法 |
CN101739924B (zh) * | 2008-11-10 | 2012-07-18 | 联咏科技股份有限公司 | 驱动器装置 |
CN103578432A (zh) * | 2012-07-20 | 2014-02-12 | 联咏科技股份有限公司 | 电源选择器、源极驱动器及其运作方法 |
CN104698645A (zh) * | 2015-03-31 | 2015-06-10 | 合肥京东方光电科技有限公司 | 一种显示面板及其驱动方法、液晶显示装置 |
CN108010478A (zh) * | 2016-10-27 | 2018-05-08 | 硅工厂股份有限公司 | 显示驱动装置 |
CN110718201A (zh) * | 2019-10-24 | 2020-01-21 | 厦门飞盈海科技有限公司 | 一种减少管脚数量的液晶驱动芯片 |
Families Citing this family (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008116917A (ja) * | 2006-10-10 | 2008-05-22 | Seiko Epson Corp | ゲートドライバ、電気光学装置、電子機器及び駆動方法 |
US8063876B2 (en) * | 2007-04-13 | 2011-11-22 | Lg Display Co., Ltd. | Liquid crystal display device |
JP5047699B2 (ja) * | 2007-06-08 | 2012-10-10 | ルネサスエレクトロニクス株式会社 | 増幅回路、デジタルアナログ変換回路及び表示装置 |
JP4528819B2 (ja) * | 2007-09-27 | 2010-08-25 | Okiセミコンダクタ株式会社 | 多入力演算増幅回路、それを用いたデジタル/アナログ変換器、及びそれを用いた表示装置の駆動回路 |
US7911244B2 (en) * | 2007-11-30 | 2011-03-22 | Sony Corporation | Differential drive circuit and communication device |
JP2009194485A (ja) * | 2008-02-12 | 2009-08-27 | Nec Electronics Corp | 演算増幅器回路、及び表示装置 |
JP4526581B2 (ja) * | 2008-08-06 | 2010-08-18 | ルネサスエレクトロニクス株式会社 | 液晶表示パネル駆動用ドライバ、及び液晶表示装置 |
TWI355799B (en) * | 2008-08-08 | 2012-01-01 | Orise Technology Co Ltd | Output stage circuit and operational amplifier |
JP5139242B2 (ja) * | 2008-11-20 | 2013-02-06 | ラピスセミコンダクタ株式会社 | 表示パネルの駆動装置 |
JP2010122510A (ja) | 2008-11-20 | 2010-06-03 | Oki Semiconductor Co Ltd | オペアンプ及び表示パネルの駆動装置 |
JP5236434B2 (ja) * | 2008-11-21 | 2013-07-17 | ラピスセミコンダクタ株式会社 | 表示パネルの駆動電圧出力回路 |
JP5236435B2 (ja) * | 2008-11-21 | 2013-07-17 | ラピスセミコンダクタ株式会社 | 表示パネルの駆動電圧出力回路 |
GB2469630A (en) * | 2009-04-20 | 2010-10-27 | Iti Scotland Ltd | Switching current source for a digital to analogue converter |
KR101578693B1 (ko) * | 2009-06-01 | 2015-12-22 | 엘지디스플레이 주식회사 | 액정표시장치 |
JP5241036B2 (ja) * | 2009-07-07 | 2013-07-17 | ルネサスエレクトロニクス株式会社 | 液晶表示用ドライバ及び液晶表示装置 |
US8508515B2 (en) * | 2009-08-05 | 2013-08-13 | Himax Technologies Limited | Buffering circuit with reduced dynamic power consumption |
JP5148751B2 (ja) * | 2009-10-22 | 2013-02-20 | パナソニック株式会社 | 表示パネル駆動用の半導体集積回路、表示パネルの駆動モジュールおよび表示装置 |
JP2011135150A (ja) * | 2009-12-22 | 2011-07-07 | Renesas Electronics Corp | D/aコンバータ回路及びその電圧供給制御方法 |
JP5374356B2 (ja) * | 2009-12-28 | 2013-12-25 | ラピスセミコンダクタ株式会社 | 駆動回路及び表示装置 |
JP5442558B2 (ja) | 2010-08-06 | 2014-03-12 | ルネサスエレクトロニクス株式会社 | 出力回路及びデータドライバ及び表示装置 |
US9423637B2 (en) | 2011-04-28 | 2016-08-23 | Sharp Kabushiki Kaisha | Display device including data signal line drive circuit |
KR101818467B1 (ko) * | 2011-08-23 | 2018-01-15 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
KR101790580B1 (ko) * | 2011-12-08 | 2017-10-30 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 동작방법 |
US20130285991A1 (en) * | 2012-04-26 | 2013-10-31 | Yinhung Chen | LCD Driving Module, LCD Device and Driving Method |
KR101999764B1 (ko) * | 2012-08-24 | 2019-07-12 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
KR102034061B1 (ko) * | 2013-06-29 | 2019-11-08 | 엘지디스플레이 주식회사 | 액정 표시 장치 |
KR20150006160A (ko) * | 2013-07-08 | 2015-01-16 | 주식회사 실리콘웍스 | 디스플레이 구동회로 및 디스플레이 장치 |
JP6370647B2 (ja) * | 2014-09-08 | 2018-08-08 | ラピスセミコンダクタ株式会社 | 差動増幅器及び差動増幅器を含む表示ドライバ |
US20170358268A1 (en) * | 2014-11-28 | 2017-12-14 | Sharp Kabushiki Kaisha | Data signal line drive circuit, display device provided with same, and method for driving same |
CN106816140B (zh) * | 2015-11-27 | 2019-04-05 | 群创光电股份有限公司 | 显示面板及其驱动方法 |
CN112136174B (zh) * | 2019-04-09 | 2023-07-21 | 京东方科技集团股份有限公司 | 显示面板的驱动器件及其驱动方法、显示装置 |
JP7271348B2 (ja) * | 2019-07-09 | 2023-05-11 | ラピスセミコンダクタ株式会社 | 表示ドライバ及び半導体装置 |
CN114360462A (zh) * | 2020-10-14 | 2022-04-15 | 硅工厂股份有限公司 | 数据驱动装置、数据处理装置和驱动显示装置的驱动系统 |
JP2024101608A (ja) * | 2023-01-18 | 2024-07-30 | ラピステクノロジー株式会社 | デジタルアナログ変換器、データドライバ及び表示装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4570128A (en) | 1984-07-05 | 1986-02-11 | National Semiconductor Corporation | Class AB output circuit with large swing |
US4764752A (en) * | 1987-06-15 | 1988-08-16 | Ormond Alfred N | Analog to digital converter having no zero or span drift |
JP2711965B2 (ja) | 1992-08-31 | 1998-02-10 | オリジン電気株式会社 | プラズマアーク溶接機 |
JPH10153986A (ja) | 1996-09-25 | 1998-06-09 | Toshiba Corp | 表示装置 |
JP3706486B2 (ja) | 1997-11-20 | 2005-10-12 | 三洋電機株式会社 | 液晶表示装置 |
JPH11305735A (ja) * | 1998-04-17 | 1999-11-05 | Sharp Corp | 差動増幅回路及びそれを用いた演算増幅器回路並びにその演算増幅器回路を用いた液晶駆動回路 |
JP4744686B2 (ja) * | 2000-12-06 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 演算増幅器 |
JP4408715B2 (ja) | 2003-09-26 | 2010-02-03 | Necエレクトロニクス株式会社 | 駆動回路および処理回路 |
KR100620662B1 (ko) | 2003-09-26 | 2006-09-19 | 엔이씨 일렉트로닉스 가부시키가이샤 | 차동 에이비 클래스 증폭 회로 및 이를 이용한 구동 회로 |
JP4847702B2 (ja) | 2004-03-16 | 2011-12-28 | ルネサスエレクトロニクス株式会社 | 表示装置の駆動回路 |
JP2005328464A (ja) | 2004-05-17 | 2005-11-24 | Toshiba Corp | 増幅器及びこれを用いた液晶ディスプレイ装置 |
US7369816B2 (en) * | 2004-08-06 | 2008-05-06 | Broadcom Corporation | Highly accurate temperature sensor employing mixed-signal components |
JP2006154772A (ja) | 2004-10-25 | 2006-06-15 | Nec Micro Systems Ltd | 液晶表示装置、液晶ドライバ及びその動作方法 |
US7800572B2 (en) * | 2004-10-25 | 2010-09-21 | Nec Electronics Corporation | Liquid crystal display for implmenting improved inversion driving technique |
JP4100407B2 (ja) | 2004-12-16 | 2008-06-11 | 日本電気株式会社 | 出力回路及びデジタルアナログ回路並びに表示装置 |
CN1808551A (zh) * | 2005-01-20 | 2006-07-26 | 联咏科技股份有限公司 | 灰阶亮度补偿方法以及其装置 |
-
2006
- 2006-11-02 JP JP2006299247A patent/JP4275166B2/ja not_active Expired - Fee Related
-
2007
- 2007-11-01 US US11/979,342 patent/US7545305B2/en active Active
- 2007-11-01 CN CN2007101851858A patent/CN101174397B/zh not_active Expired - Fee Related
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102144254A (zh) * | 2008-09-05 | 2011-08-03 | 硅工厂股份有限公司 | 具有抖动开关的放大器及具有该放大器的显示器驱动电路 |
US8638164B2 (en) | 2008-09-05 | 2014-01-28 | Silicon Works Co., Ltd. | Amplifier including dithering switch and display driving circuit using the amplifier |
CN101739924B (zh) * | 2008-11-10 | 2012-07-18 | 联咏科技股份有限公司 | 驱动器装置 |
CN101750815B (zh) * | 2008-12-16 | 2011-11-09 | 奇景光电股份有限公司 | 用以驱动面板的源极驱动器及其相关控制显示器的方法 |
CN101930716B (zh) * | 2009-04-27 | 2014-10-01 | 瑞萨电子株式会社 | 显示面板驱动器 |
CN101930716A (zh) * | 2009-04-27 | 2010-12-29 | 瑞萨电子株式会社 | 显示面板驱动器 |
CN102163400A (zh) * | 2010-02-19 | 2011-08-24 | 瑞萨电子株式会社 | 解码器及使用该解码器的显示装置的数据驱动器 |
CN103578432B (zh) * | 2012-07-20 | 2015-09-16 | 联咏科技股份有限公司 | 电源选择器、源极驱动器及其运作方法 |
CN103578432A (zh) * | 2012-07-20 | 2014-02-12 | 联咏科技股份有限公司 | 电源选择器、源极驱动器及其运作方法 |
CN104698645A (zh) * | 2015-03-31 | 2015-06-10 | 合肥京东方光电科技有限公司 | 一种显示面板及其驱动方法、液晶显示装置 |
WO2016155157A1 (zh) * | 2015-03-31 | 2016-10-06 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、液晶显示装置 |
US10515599B2 (en) | 2015-03-31 | 2019-12-24 | Boe Technology Group Co., Ltd. | Display panel having adjustable common voltage and method of driving the same |
CN108010478A (zh) * | 2016-10-27 | 2018-05-08 | 硅工厂股份有限公司 | 显示驱动装置 |
CN108010478B (zh) * | 2016-10-27 | 2022-12-02 | 硅工厂股份有限公司 | 显示驱动装置 |
CN110718201A (zh) * | 2019-10-24 | 2020-01-21 | 厦门飞盈海科技有限公司 | 一种减少管脚数量的液晶驱动芯片 |
CN110718201B (zh) * | 2019-10-24 | 2021-09-28 | 厦门骏陆科技有限公司 | 一种减少管脚数量的液晶驱动芯片 |
Also Published As
Publication number | Publication date |
---|---|
US20080174462A1 (en) | 2008-07-24 |
CN101174397B (zh) | 2012-09-05 |
JP4275166B2 (ja) | 2009-06-10 |
US7545305B2 (en) | 2009-06-09 |
JP2008116654A (ja) | 2008-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101174397B (zh) | 数据驱动器及显示装置 | |
CN101178883B (zh) | 数据驱动器及显示装置 | |
US8390609B2 (en) | Differential amplifier and drive circuit of display device using the same | |
US10650770B2 (en) | Output circuit and data driver of liquid crystal display device | |
US8274504B2 (en) | Output amplifier circuit and data driver of display device using the same | |
CN1992511B (zh) | 差动放大器和数据驱动器及显示装置 | |
US7907136B2 (en) | Voltage generation circuit | |
CN102376283B (zh) | 输出电路、数据驱动器和显示装置 | |
US8139015B2 (en) | Amplification circuit, driver circuit for display, and display | |
EP2075790A2 (en) | TFT-LCD driver circuit and LCD devices | |
CN101364794A (zh) | 放大电路和显示单元 | |
US8384643B2 (en) | Drive circuit and display device | |
CN102034420A (zh) | 输出放大电路以及使用该电路的显示装置的数据驱动器 | |
CN101013882B (zh) | 差动放大器及数模转换器 | |
US8294653B2 (en) | Display panel driving voltage output circuit | |
JPH11259052A (ja) | 液晶表示装置の駆動回路 | |
JP4846819B2 (ja) | データドライバ及び表示装置 | |
JP2011053623A (ja) | 液晶パネルの駆動回路及び表示装置 | |
KR20100076259A (ko) | 디스플레이의 소스 드라이버 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120905 Termination date: 20161101 |
|
CF01 | Termination of patent right due to non-payment of annual fee |