CN100492833C - 电源供给电路 - Google Patents

电源供给电路 Download PDF

Info

Publication number
CN100492833C
CN100492833C CNB031491251A CN03149125A CN100492833C CN 100492833 C CN100492833 C CN 100492833C CN B031491251 A CNB031491251 A CN B031491251A CN 03149125 A CN03149125 A CN 03149125A CN 100492833 C CN100492833 C CN 100492833C
Authority
CN
China
Prior art keywords
mentioned
circuit
supply
transistor
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB031491251A
Other languages
English (en)
Other versions
CN1485970A (zh
Inventor
稻垣靖彦
真崎贵幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsumi Electric Co Ltd
Original Assignee
Mitsumi Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsumi Electric Co Ltd filed Critical Mitsumi Electric Co Ltd
Publication of CN1485970A publication Critical patent/CN1485970A/zh
Application granted granted Critical
Publication of CN100492833C publication Critical patent/CN100492833C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • G05F3/242Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Amplifiers (AREA)
  • Control Of Electrical Variables (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Logic Circuits (AREA)

Abstract

本发明涉及使输出电压相对于输入电压被延迟而输出的电源供给电路,以提供一种在确实降低噪音冲击等的同时还能够高效率地供给电源电压的电源供给电路为其目的。本发明的特征在于,在基于输入恒定电压(Vz)生成电源电压并供给负载(12)的电源供给电路(111)中,具有使输入恒定电压(Vz)延迟的延迟电路(22);由在延迟电路(22)被延迟的电压生成电源电压并供给负载(12)的输出电路(23);相应于由输出电路(23)生成的电源电压生成电流,并使生成的电流作为驱动电流供给输出电路(23)的电流生成电路(124)。

Description

电源供给电路
技术领域
本发明涉及电源供给电路,特别涉及使输出电压相对于输入电压延迟并输出的电源供给电路。
背景技术
在为驱动放大器等提供驱动电源的电源供给电路中,为了提高脉动抑制特性,或者防止电源开始上升时发生冲击噪音,而设置了使放大器的电源上升延迟的延迟电路。
图4是现有的一例电路结构图。
在这里,以放大器电路1为例进行说明。放大器电路1由电源供给电路11和放大器12组成。电源供给电路11是基于从电源端子Tv供给的电源电压Vcc,为向放大器12提供驱动电源而生成驱动电压的电路。放大器12基于从电源供给电路11所提供的驱动电压,放大被输入进输入端子Tin的输入信号,从输出端子Tout输出。
电源供给电路11,由基准电压生成电路21、延迟电路22、输出电路23组成。基准电压生成电路21由恒定电流源31和齐纳二极管Dz组成。恒定电流源31由外加在电源端子Tv的电源电压Vcc生成恒定电流I1。电流I1被供给齐纳二极管Dz。
齐纳二极管Dz基于电流I1生成齐纳电压Vz。齐纳电压Vz外加在延迟电路22上。延迟电路22由电阻R1和电容器C1组成。延迟电路22具有由电阻R1和电容器C1所决定的时间常数τ,并使从基准电压生成电路21输出的齐纳电压Vz只延迟时间常数τ之后供给输出电路23。电容器C1是外部附属部件,其一端接端子Tc,另一端接地。
输出电路23,由NPN型晶体管Q1构成。晶体管Q1的基极上供给延迟电路22的延迟输出,在集电极上外加来自电源端子Tv的电源电压Vcc,从发射极输出放大器12的驱动电压。
图5表示现有的一例动作说明图。图5(A)表示电源电压Vcc,图5(B)表示晶体管Q1的基极电位以及发射极电位。
在时刻t0,电源电压Vcc开始上升时,晶体管Q1的基极电位VB以及发射极电位VE便通过延迟电路22延迟后上升。这时,晶体管Q1的基极电位VB,假设基准电压生成电路21的输出电压为Vz、晶体管Q1的基极电流为IB时,被表示为:
VB=Vz-(IB×R1)。               ...(1)
电压(IB×R1)为延迟电路22的电阻R1所产生的电压降。
还有,晶体管Q1的发射极电位VE,假设晶体管Q1的基极-发射极之间的顺方向电压为VF时,被表示为:
VE=Vz-(IB×R1)-VF。            ...(2)
作为电源供给电路,如上述的技术早已公知。但是,尚未发现相关上述电源供给电路的技术文献。
然而,现有的电源供给电路通过延迟电路22的电阻R1产生电压降,外加在放大器12上的电源电压VE成为由公式(2)所示的电压。
另一方面,电子电路或电子装置,要求IC化,或者低成本化、小型化等。为了实现IC化,或者低成本化、小型化等,必须限制延迟电路22的电容器C1的容量。若想在限制电容器C1容量的同时得到与以往同样的延迟时间t,就必需要增大电阻R1。
一旦电阻R1变大,公式(2)的第二项将增大,因此电源电压VE就降低。一旦电源电压VE降低,在图4中所示的放大器电路中,就会有放大器12的最大振幅降低等问题。
发明内容
本发明是鉴于上述问题而提出的,因此其目的在于提供一种在确实降低冲击噪音的同时还能够高效率供给电源电压的电源供给电路。
本发明的电源供给电路,包括产生恒定电压的基准电压生成电路,外加电源为该基准电压生成电路提供电压,该电源供给电路基于该恒定电压生成电源电压并供给负载;该电源供给电路具有:使上述恒定电压延迟的延迟电路;输出电路,根据上述延迟电路延迟的电压生成上述电源电压并将上述电源电压提供给上述负载;电流生成电路,基于由上述输出电路生成的电源电压生成电流,并将生成的电流作为驱动电流提供给上述输出电路;所述电流生成电路具有:第一晶体管,第一晶体管的集电极连接到上述外加电源,第一晶体管的发射极连接到输出电路;第二晶体管,第二晶体管的集电极连接到上述第一晶体管的基极,第二晶体管的发射极连接到上述外加电源;第三晶体管,具有连接在上述输出电路与上述延迟电路之间的连接点上的集电极,并且该第三晶体管与上述第二晶体管共同形成电流镜;由此,上述驱动电流从上述第三晶体管的集电极供给上述输出电路与上述延迟电路之间的连接点。
另外,其特征在于,由电流生成电路生成的电流是被设定成能够驱动输出电路所需要的电流值。
再有,其特征在于,延迟电路22具有:在施加上述恒定电压的输入端子和上述输出电路之间串联设置的电阻;和设置在上述电阻与上述输出电路之间的连接点和作为接地电位的接地电位端子之间,使上述恒定电压延迟的电容元件。
根据本发明,通过电流生成电路124,相应于由输出电路23所生成的电源电压生成电流,并将生成的电流作为驱动电流供给输出电路23,由于不流经延迟电路22就能够将驱动电流供给输出电路23,所以能够排除因延迟电路22而导致的衰减影响。
还有,其特征还在于,在向多个负载12-1~12-n供给电源的场合,将延迟电路12设置成由多个负载12-1~12-n通用,将输出电路23-1~23-n以及恒定电流生成电路124-1~124-n,分别对应于多个负载12-1~12-n设置。
根据本发明,通过对多个负载12-1~12-n分别设置输出电路23-1~23-n以及恒定电流生成电路124-1~124-n,就能够排除因延迟电路22的衰减对多个负载12-1~12-n的影响。
另外,上述参考符号仅作参考,并非据此限制权利要求范围。
附图说明
图1是本发明的一实施例的电路结构图。
图2是本发明的一实施例的动作说明图。
图3是本发明的其它实施例的电路结构图。
图4是现有的一例电路结构图。
图5是现有的一例动作说明图。
具体实施方式
图1所示为本发明的一实施例的电路结构图。该图中在与图4相同结构部分标注同一符号,并省略其说明。
图1所示的是本实施例的内藏了电源供给电路111的放大器IC100的电路结构图。放大器IC100由电源供给电路111和放大器12构成。本实施例的电源供给电路111构成为在图4所示的现有电源供给电路11中设置了电流生成电路124。
电流生成电路124由NPN型晶体管Q2、PNP型晶体管Q3、Q4构成。晶体管Q2连接在电源端子Tv与输出电路23之间,通过驱动构成输出电路23的晶体管Q1而被驱动。
晶体管Q3、Q4构成为电流镜电路,将与晶体管Q2的基极电流相对应的电流从晶体管Q3的集电极输出。从晶体管Q3的集电极输出的电流Ic3被供给延迟电路22与晶体管电路Q1的基极的连接点。
晶体管Q3的集电极电流Ic3被设定成能够供给晶体管Q1的基极所需要的电流IB。晶体管Q3的集电极电流Ic3,根据比如晶体管Q3、Q4的发射极面积等而被设定。
电流生成电路124相应于构成输出电路23的晶体管Q1的工作状态而被驱动。这时,输出电路23的动作在电源电压Vcc开始上升时通过延迟电路22被延迟。电流生成电路124随输出电路23的动作而被驱动,因此,通过输出电路23动作的延迟,电流控制电路124的动作也延迟。这样,就不会因电流生成电路124的驱动而产生冲击噪音。
图2表示本发明的一实施例的动作说明图。图2(A)表示电源电压Vcc,图2(B)表示晶体管Q1的发射极电位。
在时刻t0电源电压Vcc开始上升时,晶体管Q1的发射极电位根据由延迟电路22的电阻R1和电容C1决定的时间常数t而延迟之后上升。
这时,晶体管Q1的基极电流IB,由电流生成电路124供给,电阻R1中没有电流流过,因此,公式(2)的第2项(IB×R1)成为0。因此,晶体管Q1的发射极电位VE,假设晶体管Q1的基极-发射极之间顺方向电压为VF时,表示为:
VE=Vz-VF。               (4)
即,与以往相比使能够外加在放大器12上的电压上升(IB×R1)。因此,能够使放大器12的最大振幅放大相应于(IB×R1)的大小。
还有,本发明也可以适用于内置多个放大器12的IC。
图4表示本发明的其它实施例电路结构图。该图中与图1相同结构的部分标注同一符号,省略其说明。
本实施例的放大器电路200,在内部含有多个放大器12-1~12-n。多个放大器12-1~12-n上,对应每个12-1~12-n分别设置有输出电路23-1~23-n以及电流生成电路124-1~124-n。
电流生成电路124-1向输出电路23-1供给基极电流IB,电流生成电路124-2向输出电路23-2供给基极电流IB。同样,电流生成电路124-n向输出电路23-n供给基极电流IB。
如上所述,根据本发明,通过电流生成电路124,相应于输出电路23所生成的电源电压而生成电流,通过将生成的电流作为驱动电流供给输出电路23,可不流经延迟电路22就能够把驱动电流供给输出电路23,所以能够排除因延迟电路22而导致的衰减的影响。
还有,根据本发明,通过对多个负载12-1~12-n分别设置输出电路23-1~23-n以及恒定电流生成电路124-1~124-n,能够排除因延迟电路22而导致的衰减对多个负载12-1~12-n的影响。

Claims (5)

1.一种电源供给电路,包括产生恒定电压的基准电压生成电路,外加电源为该基准电压生成电路提供电压,该电源供给电路基于该恒定电压生成电源电压并供给负载;其特征在于,
该电源供给电路具有:
使上述恒定电压延迟的延迟电路;
输出电路,根据上述延迟电路延迟的电压生成上述电源电压并将上述电源电压提供给上述负载;
电流生成电路,基于由上述输出电路生成的电源电压生成电流,并将生成的电流作为驱动电流提供给上述输出电路;
所述电流生成电路具有:
第一晶体管,第一晶体管的集电极连接到上述外加电源,第一晶体管的发射极连接到输出电路;
第二晶体管,第二晶体管的集电极连接到上述第一晶体管的基极,第二晶体管的发射极连接到上述外加电源;
第三晶体管,具有连接在上述输出电路与上述延迟电路之间的连接点上的集电极,并且该第三晶体管与上述第二晶体管共同形成电流镜;
由此,上述驱动电流从上述第三晶体管的集电极供给上述输出电路与上述延迟电路之间的连接点。
2.如权利要求1所述的电源供给电路,其特征在于:由上述电流生成电路所生成的电流被设定成能够驱动上述输出电路的期望电流值。
3.如权利要求1或2所述的电源供给电路,其特征在于:上述延迟电路具有:在施加上述恒定电压的输入端子和上述输出电路之间串联设置的电阻;和设置在上述电阻与上述输出电路之间的连接点和作为接地电位的接地电位端子之间,使上述恒定电压延迟的电容元件。
4.如权利要求1或2所述的电源供给电路,其特征在于:在向多个负载提供电源时,将上述延迟电路设置成由上述多个负载通用;将上述输出电路及上述电流生成电路,对应上述多个负载分别设置。
5.如权利要求3所述的电源供给电路,其特征在于:在向多个负载提供电源时,将上述延迟电路设置成由上述多个负载通用;将上述输出电路及上述电流生成电路,对应上述多个负载分别设置。
CNB031491251A 2002-09-24 2003-06-16 电源供给电路 Expired - Fee Related CN100492833C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002277758A JP4122910B2 (ja) 2002-09-24 2002-09-24 電源供給回路
JP2002277758 2002-09-24

Publications (2)

Publication Number Publication Date
CN1485970A CN1485970A (zh) 2004-03-31
CN100492833C true CN100492833C (zh) 2009-05-27

Family

ID=31987056

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031491251A Expired - Fee Related CN100492833C (zh) 2002-09-24 2003-06-16 电源供给电路

Country Status (3)

Country Link
US (1) US7304465B2 (zh)
JP (1) JP4122910B2 (zh)
CN (1) CN100492833C (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10216206B1 (en) * 2017-08-09 2019-02-26 Pixart Imaging Inc. Optical sensor device and voltage regulator apparatus with improved noise rejection capability
CN111200353A (zh) * 2018-11-19 2020-05-26 无锡华润矽科微电子有限公司 应用于开关管控制的驱动电路
EP3812873A1 (en) * 2019-10-24 2021-04-28 NXP USA, Inc. Voltage reference generation with compensation for temperature variation
EP3926437B1 (en) * 2020-06-16 2024-04-03 NXP USA, Inc. A high accuracy zener based voltage reference circuit

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4330723A (en) * 1979-08-13 1982-05-18 Fairchild Camera And Instrument Corporation Transistor logic output device for diversion of Miller current
JPS5789332A (en) 1980-11-22 1982-06-03 Fujitsu Ten Ltd Tone squelch circuit
SE457182B (sv) * 1987-04-03 1988-12-05 Ericsson Telefon Ab L M Anordning bestaaende av en skyddskrets foer att skydda en integrerad krets mot oeverbelastnings- och kortslutningsstroemmar
US5103148A (en) * 1990-11-06 1992-04-07 Motorola, Inc. Low voltage circuit to control high voltage transistor
IT1248607B (it) * 1991-05-21 1995-01-19 Cons Ric Microelettronica Circuito di pilotaggio di un transistore di potenza con una corrente di base funzione predeterminata di quella di collettore
JP3304539B2 (ja) * 1993-08-31 2002-07-22 富士通株式会社 基準電圧発生回路
US5754066A (en) * 1996-06-19 1998-05-19 Maxim Integrated Products Output stage for buffering an electrical signal and method for performing the same
DE19609971A1 (de) * 1996-03-14 1997-09-18 Philips Patentverwaltung Geregelte Versorgungsspannungsquelle
JPH09288897A (ja) * 1996-04-19 1997-11-04 Sony Corp 電圧供給回路
JP3068482B2 (ja) * 1997-01-30 2000-07-24 日本電気アイシーマイコンシステム株式会社 定電圧回路
US6242898B1 (en) * 1999-09-14 2001-06-05 Sony Corporation Start-up circuit and voltage supply circuit using the same
JP2002135071A (ja) 2000-10-23 2002-05-10 Toshiba Microelectronics Corp クランプ回路
US6677799B1 (en) * 2001-08-08 2004-01-13 Analog Devices, Inc. Integrator with high gain and fast transient response
JP3655859B2 (ja) * 2001-09-26 2005-06-02 東芝マイクロエレクトロニクス株式会社 定電流回路
US6549156B1 (en) * 2002-04-15 2003-04-15 Semiconductor Components Industries Llc Method of forming a semiconductor device and structure therefor
US6657481B2 (en) * 2002-04-23 2003-12-02 Nokia Corporation Current mirror circuit
JP3636321B2 (ja) * 2002-04-24 2005-04-06 ローム株式会社 スイッチング電源装置

Also Published As

Publication number Publication date
US7304465B2 (en) 2007-12-04
US20040056645A1 (en) 2004-03-25
JP2004118331A (ja) 2004-04-15
CN1485970A (zh) 2004-03-31
JP4122910B2 (ja) 2008-07-23

Similar Documents

Publication Publication Date Title
CN101079576B (zh) 用于提供对电源调节器的开关的系统
CN101860021B (zh) 一种电源防反接电路及灯具
US20090261798A1 (en) Systems and Methods for Fast Switch Turn On Approximating Ideal Diode Function
CN100543631C (zh) 恒压输出电路
CN112072898B (zh) 一种nmos功率管栅极箝位驱动模块、驱动电路和开关电源
JP6956386B2 (ja) 負電圧生成回路およびこれを用いた電力変換装置
CN110676830A (zh) 电流防倒灌电路以及智能门锁系统
CN100492833C (zh) 电源供给电路
CN107086772B (zh) 升压电路
JPH07288973A (ja) チャージポンプ回路
CN100472953C (zh) 具有减小的关断电流的可逆放大器电路
CN210724204U (zh) 电流防倒灌电路以及智能门锁系统
CN111614073A (zh) 一种低成本的电源反接保护电路
CN110601512A (zh) 一种分立式高边驱动电路系统
CN216312955U (zh) 一种车载半导体制冷制热的主负载供电稳压电路
CN106849050B (zh) 反接保护电路、h桥输出驱动芯片及该驱动芯片的应用
CN110661412A (zh) 一种浪涌电路和天线电调控制器
CN115528892B (zh) 一种nmos功率管驱动电路、芯片以及系统
TWI269136B (en) Stabilizing power circuit
CN103997212A (zh) 输入自适应的自激式Sepic变换器
JP3380604B2 (ja) 駆動回路
CN216362252U (zh) 一种供电电路与电子设备
CN221151202U (zh) 一种高压启动电路
US6373320B1 (en) Circuit configuration for operating point stabilization of a transistor
CN210985633U (zh) 一种限流供电控制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090527

Termination date: 20210616