WO2021157177A1 - 高周波モジュール及び通信装置 - Google Patents

高周波モジュール及び通信装置 Download PDF

Info

Publication number
WO2021157177A1
WO2021157177A1 PCT/JP2020/045266 JP2020045266W WO2021157177A1 WO 2021157177 A1 WO2021157177 A1 WO 2021157177A1 JP 2020045266 W JP2020045266 W JP 2020045266W WO 2021157177 A1 WO2021157177 A1 WO 2021157177A1
Authority
WO
WIPO (PCT)
Prior art keywords
terminal
high frequency
switch
frequency module
inductor
Prior art date
Application number
PCT/JP2020/045266
Other languages
English (en)
French (fr)
Inventor
功 竹中
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to CN202080095174.4A priority Critical patent/CN115039345B/zh
Publication of WO2021157177A1 publication Critical patent/WO2021157177A1/ja
Priority to US17/807,512 priority patent/US20220321154A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • H03F1/565Modifications of input or output impedances, not otherwise provided for using inductive elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/165A filter circuit coupled to the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7209Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched from a first band to a second band

Definitions

  • the present invention generally relates to a high frequency module and a communication device, and more particularly to a high frequency module including a plurality of filters and a plurality of amplifiers, and a communication device including the same.
  • a front-end module including a plurality of filters, a plurality of amplifiers, a second switch IC, and a plurality of inductors (matching elements) connected one-to-one to a plurality of amplifiers.
  • a front-end module high frequency module
  • a plurality of filters including a plurality of filters, a plurality of amplifiers, a second switch IC, and a plurality of inductors (matching elements) connected one-to-one to a plurality of amplifiers.
  • the second switch IC has one common terminal and a plurality of selection terminals, and a plurality of filters are connected to the plurality of selection terminals.
  • Each of the plurality of inductors is provided in the path between the common terminal of the second switch IC and the corresponding amplifier among the plurality of amplifiers.
  • the plurality of inductors are provided in different paths from each other.
  • a high-frequency module such as a front-end module disclosed in Patent Document 1
  • the size of each of a plurality of inductors tends to be large, and it may be desired to reduce the size of the high-frequency module.
  • An object of the present invention is to provide a high frequency module and a communication device capable of miniaturization.
  • the high frequency module includes a plurality of filters, a plurality of amplifiers, a first switch, a second switch, a first inductor, a plurality of second inductors, and a mounting board.
  • the plurality of filters can be connected to the antenna terminal.
  • the first switch has a first common terminal and a plurality of first selection terminals. In the first switch, the plurality of filters are connected to the plurality of first selection terminals.
  • the second switch has a second common terminal and a plurality of second selection terminals. In the second switch, the plurality of amplifiers are connected to the plurality of second selection terminals.
  • the first inductor is provided in a common path between the first common terminal and the second common terminal among a plurality of signal paths between the plurality of filters and the plurality of amplifiers.
  • the plurality of second inductors are provided one-to-one in a portion of the plurality of signal paths different from the common path.
  • the mounting board has a first main surface and a second main surface facing each other.
  • the first inductor is a surface mount inductor arranged on the first main surface of the mounting substrate.
  • the plurality of second inductors are inductors provided in an IC chip including the plurality of amplifiers, or inductors including a conductor pattern formed on the mounting substrate.
  • the communication device includes a high frequency module according to the above aspect and a signal processing circuit.
  • the signal processing circuit is connected to the high frequency module.
  • the signal processing circuit performs signal processing on a high frequency signal.
  • the high frequency module and communication device according to the above aspect of the present invention can be miniaturized.
  • FIG. 1 is a circuit diagram of a high-frequency module according to the first embodiment and a communication device including the high-frequency module.
  • FIG. 2A is a plan view of the same high frequency module.
  • FIG. 2B shows the high frequency module of the same as above, and is a cross-sectional view taken along the line AA of FIG. 2A.
  • FIG. 3 is a cross-sectional view of the high frequency module according to the modified example of the first embodiment.
  • FIG. 4 is a circuit diagram of a high frequency module according to the second embodiment and a communication device including the high frequency module.
  • FIG. 5 is a cross-sectional view of the same high frequency module.
  • FIG. 6 is a circuit diagram of a high frequency module according to the third embodiment and a communication device including the high frequency module.
  • FIG. 7 is a circuit diagram of a high frequency module according to the fourth embodiment and a communication device including the high frequency module.
  • FIG. 8A is a plan view of the same high frequency module.
  • FIG. 8B shows the high frequency module of the same as above, and is a cross-sectional view taken along the line AA of FIG. 8A.
  • the high frequency module 1 is used, for example, in the communication device 300.
  • the communication device 300 is, for example, a mobile phone (for example, a smartphone), but is not limited to this, and may be, for example, a wearable terminal (for example, a smart watch) or the like.
  • the high frequency module 1 is, for example, a module capable of supporting 4G (4th generation mobile communication) standard and 5G (5th generation mobile communication) standard.
  • the 4G standard is, for example, a 3GPP LTE (Long Term Evolution) standard.
  • the 5G standard is, for example, 5G NR (New Radio).
  • the high frequency module 1 is a module capable of supporting carrier aggregation and dual connectivity.
  • the high frequency module 1 is configured so that, for example, the transmission signal input from the signal processing circuit 301 can be amplified and output to the antenna 311 or the antenna 312. Further, the high frequency module 1 is configured so that the received signal input from the antenna 311 or the antenna 312 can be amplified and output to the signal processing circuit 301.
  • the signal processing circuit 301 is not a component of the high frequency module 1, but a component of the communication device 300 including the high frequency module 1.
  • the high frequency module 1 according to the first embodiment is controlled by, for example, the signal processing circuit 301 included in the communication device 300.
  • the communication device 300 includes a high frequency module 1 and a signal processing circuit 301.
  • the communication device 300 further includes an antenna 311. Further, the communication device 300 further includes an antenna 312 different from the antenna 311.
  • the communication device 300 further includes a circuit board on which the high frequency module 1 is mounted.
  • the circuit board is, for example, a printed wiring board.
  • the circuit board has a ground electrode to which a ground potential is
  • the signal processing circuit 301 includes, for example, an RF signal processing circuit 302 and a baseband signal processing circuit 303.
  • the RF signal processing circuit 302 is, for example, an RFIC (Radio Frequency Integrated Circuit), and performs signal processing on a high frequency signal.
  • the RF signal processing circuit 302 performs signal processing such as up-conversion on the high-frequency signal (transmission signal) output from the baseband signal processing circuit 303, and outputs the high-frequency signal after the signal processing. Further, the RF signal processing circuit 302 performs signal processing such as down-conversion on the high frequency signal (received signal) output from the high frequency module 1, and uses the processed high frequency signal as a base band signal processing circuit. Output to 303.
  • the baseband signal processing circuit 303 is, for example, a BBIC (Baseband Integrated Circuit).
  • the baseband signal processing circuit 303 generates an I-phase signal and a Q-phase signal from the baseband signal.
  • the baseband signal is, for example, an audio signal, an image signal, or the like input from the outside.
  • the baseband signal processing circuit 303 performs IQ modulation processing by synthesizing an I-phase signal and a Q-phase signal, and outputs a transmission signal. At this time, the transmission signal is generated as a modulated signal (IQ signal) in which a carrier signal having a predetermined frequency is amplitude-modulated with a period longer than the period of the carrier signal.
  • IQ signal modulated signal
  • the received signal processed by the baseband signal processing circuit 303 is used, for example, for displaying an image as an image signal or for a telephone call as an audio signal.
  • the high frequency module 1 transmits a high frequency signal (received signal, transmitted signal) between the antenna 311 or the antenna 312 and the RF signal processing circuit 302 of the signal processing circuit 301.
  • the high frequency module 1 includes a plurality of (for example, three) filters 3, a plurality of (for example, three) amplifiers 6, a first switch 4, a second switch 5, and a first inductor 8. And a plurality of (for example, three) second inductors 9.
  • a plurality of (for example, three) filters 3 can be connected to the antenna terminal 181 and the antenna terminal 182.
  • the first switch 4 has a first common terminal 40 and a plurality (for example, three) first selection terminals 41 to 43.
  • a plurality of filters 3 are connected to a plurality of first selection terminals 41 to 43.
  • a plurality of filters 3 are connected one-to-one to the plurality of first selection terminals 41 to 43.
  • the second switch 5 has a second common terminal 50 and a plurality (for example, three) second selection terminals 51 to 53.
  • a plurality of amplifiers 6 are connected to the plurality of second selection terminals 51 to 53.
  • a plurality of amplifiers 6 are connected one-to-one to the plurality of second selection terminals 51 to 53.
  • the first inductor 8 is provided in the common path r10 between the first common terminal 40 and the second common terminal 50 among the plurality of signal paths r1 to r3 between the plurality of filters 3 and the plurality of amplifiers 6. There is.
  • the plurality of second inductors 9 are provided one-to-one in the portions r11 to r13 of the plurality of signal paths r1 to r3, which are different from the common path r10.
  • the three second inductors 9 are also referred to as a second inductor 91, a second inductor 92, and a second inductor 93, respectively.
  • the high frequency module 1 includes a mounting board 13 (see FIGS. 2A and 2B).
  • the mounting board 13 has a first main surface 131 and a second main surface 132 facing each other.
  • the high frequency module 1 according to the first embodiment is provided with a first inductor 8 made of a surface mount inductor in the common path r10 of the signal paths r1 to r3 between the plurality of filters 31 to 33 and the plurality of amplifiers 61 to 63. Therefore, it is possible to reduce the size.
  • the high-frequency module 1 according to the first embodiment has a mounting board 13 as compared with a case where a plurality of matching circuits (input matching circuits) corresponding to the plurality of amplifiers 61 to 63 include surface mount inductors different from each other. It is possible to reduce the size of the outer shape as seen from the thickness direction D1 (see FIG. 2B).
  • the high frequency module 1 further includes a third switch 2.
  • the third switch 2 has a third common terminal 20 and a plurality (for example, three) third selection terminals 21 to 23.
  • the third switch 2 has two third common terminals 20.
  • one of the two third common terminals 20 is connected to the antenna terminal 181 and the other third common terminal 20 is connected to the antenna terminal 182.
  • a plurality of third selection terminals 21 to 23 are connected to the plurality of filters 3.
  • a plurality of third selection terminals 21 to 23 are connected to the plurality of filters 3 on a one-to-one basis.
  • the high frequency module 1 further includes a fourth switch 7.
  • the fourth switch 7 has a fourth common terminal 70 and a plurality (for example, three) fourth selection terminals 71 to 73.
  • the fourth common terminal 70 is connected to the external connection terminal 18 (signal output terminal 183).
  • a plurality of fourth selection terminals 71 to 73 are connected to the plurality of amplifiers 6.
  • a plurality of fourth selection terminals 71 to 73 are connected one-to-one to the plurality of amplifiers 6.
  • each of the three filters 3 is a reception filter.
  • Each of the three filters 3 has a first terminal (here, an input terminal) and a second terminal (here, an output terminal).
  • the three filters 3 have different passbands from each other.
  • the three filters 3 are also referred to as a filter 31, a filter 32, and a filter 33, respectively.
  • the three filters 3 can be connected to the antenna terminal 181.
  • the three filters 3 are connected to the antenna terminal 181 via the third switch 2.
  • the three filters 3 can be connected to the antenna terminal 182.
  • the three filters 3 are connected to the antenna terminal 182 via the third switch 2.
  • the antenna 311 of the communication device 300 is connected to the antenna terminal 181.
  • the antenna 312 of the communication device 300 is connected to the antenna terminal 182.
  • the first terminal (input terminal) of the filter 31 is connected to the third selection terminal 21 of the third switch 2.
  • the second terminal (output terminal) of the filter 31 is connected to the first selection terminal 41 of the first switch 4.
  • the first terminal of the filter 32 is connected to the third selection terminal 22 of the third switch 2.
  • the second terminal of the filter 32 is connected to the first selection terminal 42 of the first switch 4.
  • the first terminal of the filter 33 is connected to the third selection terminal 23 of the third switch 2.
  • the second terminal of the filter 33 is connected to the first selection terminal 43 of the first switch 4.
  • the filter 31 is, for example, a reception filter whose pass band is the reception band of the first communication band included in the predetermined frequency band.
  • the filter 32 is, for example, a reception filter whose pass band is the reception band of the second communication band included in the predetermined frequency band.
  • the filter 33 is, for example, a reception filter having a reception band of a third communication band included in a predetermined frequency band as a pass band.
  • the first communication band, the second communication band, and the third communication band are different from each other.
  • the predetermined frequency band is, for example, a low band band.
  • the low band band includes, for example, Band71, Band28A, Band28B, Band12, Band13, Band14, Band20, Band26 and Band8.
  • the communication standard of the communication band included in the predetermined frequency band is, for example, the LTE standard or the 5G NR standard.
  • the 5G NR standard frequency band which uses the same frequency band as the 4G LTE standard, has the same band number, and the 5G NR standard frequency band is prefixed with "n".
  • Each of the three amplifiers 6 has an input terminal and an output terminal, and amplifies the high frequency signal input to the input terminal and outputs the high frequency signal from the output terminal.
  • each of the three amplifiers 6 is a low noise amplifier. Therefore, each of the three amplifiers 6 amplifies the amplitude of the received signal, which is a high-frequency signal input to the input terminal, with low noise and outputs it from the output terminal.
  • the three amplifiers 6 are also referred to as an amplifier 61, an amplifier 62, and an amplifier 63, respectively.
  • the amplifier 61 amplifies and outputs a high frequency signal in the reception band of the first communication band.
  • the amplifier 62 amplifies and outputs a high frequency signal in the reception band of the second communication band.
  • the amplifier 63 amplifies and outputs a high frequency signal in the reception band of the third communication band.
  • the high frequency module 1 further includes a signal output terminal 183 to which the output terminals of the three amplifiers 6 are connected via the fourth switch 7.
  • the three amplifiers 61 to 63 have a one-to-one correspondence with the three filters 31 to 33.
  • the input terminal of the amplifier 61 is connected to the second selection terminal 51 of the second switch 5 via the second inductor 91.
  • the output terminal of the amplifier 61 is connected to the fourth selection terminal 71 of the fourth switch 7.
  • the input terminal of the amplifier 62 is connected to the second selection terminal 52 of the second switch 5 via the second inductor 92.
  • the output terminal of the amplifier 62 is connected to the fourth selection terminal 72 of the fourth switch 7.
  • the input terminal of the amplifier 63 is connected to the second selection terminal 53 of the second switch 5 via the second inductor 93.
  • the output terminal of the amplifier 63 is connected to the fourth selection terminal 73 of the fourth switch 7.
  • the amplifier 61 amplifies and outputs a high frequency signal that has passed through the filter 31. Further, the amplifier 62 amplifies and outputs a high frequency signal that has passed through the filter 32. Further, the amplifier 63 amplifies and outputs a high frequency signal that has passed through the filter 33.
  • the first switch 4 has a first common terminal 40 and three first selection terminals 41 to 43.
  • the first common terminal 40 is connected to the second common terminal 50 of the second switch 5. More specifically, the first common terminal 40 is connected to the second common terminal 50 of the second switch 5 via the first inductor 8.
  • the first selection terminal 41 is connected to the second terminal (output terminal) of the filter 31.
  • the first selection terminal 42 is connected to the second terminal (output terminal) of the filter 32.
  • the first selection terminal 43 is connected to the second terminal (output terminal) of the filter 33.
  • the first switch 4 is, for example, a switch capable of connecting at least one or more of the three first selection terminals 41 to 43 to the first common terminal 40.
  • the first switch 4 is, for example, a switch capable of one-to-one and one-to-many connections.
  • the first switch 4 is controlled by an external circuit (for example, a signal processing circuit 301) of the high frequency module 1.
  • the first switch 4 switches the connection state between the first common terminal 40 and the three first selection terminals 41 to 43 according to, for example, a control signal input from the signal processing circuit 301.
  • the first switch 4 is configured to switch the connection state between the first common terminal 40 and the three first selection terminals 41 to 43 according to, for example, a digital control signal input from the signal processing circuit 301. Just do it.
  • the second switch 5 has a second common terminal 50 and three second selection terminals 51 to 53.
  • the second common terminal 50 is connected to the first common terminal 40 of the first switch 4. More specifically, the second common terminal 50 is connected to the first common terminal 40 of the first switch 4 via the first inductor 8.
  • the second selection terminal 51 is connected to the amplifier 61. More specifically, the second selection terminal 51 is connected to the input terminal of the amplifier 61 via the second inductor 91.
  • the second selection terminal 52 is connected to the amplifier 62. More specifically, the second selection terminal 52 is connected to the input terminal of the amplifier 62 via the second inductor 92.
  • the second selection terminal 53 is connected to the amplifier 63.
  • the second selection terminal 53 is connected to the input terminal of the amplifier 63 via the second inductor 93.
  • the second switch 5 is, for example, a switch capable of connecting at least one or more of the three second selection terminals 51 to 53 to the second common terminal 50.
  • the second switch 5 is, for example, a switch capable of one-to-one and one-to-many connections.
  • the second switch 5 is controlled by an external circuit of the high frequency module 1 (for example, a signal processing circuit 301).
  • the second switch 5 switches the connection state between the second common terminal 50 and the three second selection terminals 51 to 53 according to the control signal input from the signal processing circuit 301, for example.
  • the second switch 5 is configured to switch the connection state between the second common terminal 50 and the three second selection terminals 51 to 53 according to, for example, a digital control signal input from the signal processing circuit 301. Just do it.
  • the third switch 2 has a third common terminal 20 and three third selection terminals 21 to 23.
  • the third switch 2 is a switch (also referred to as an antenna switch) connected to the antenna terminal 181.
  • the third switch 2 has two third common terminals 20.
  • the two third common terminals 20 may be referred to as the third common terminal 20A and the third common terminal 20B, respectively.
  • the third common terminal 20A is connected to the antenna terminal 181.
  • the antenna 311 is connected to the antenna terminal 181.
  • the third common terminal 20B is connected to the antenna terminal 182.
  • the antenna 312 is connected to the antenna terminal 182.
  • the third selection terminal 21 is connected to the first terminal (input terminal) of the filter 31.
  • the third selection terminal 22 is connected to the first terminal (input terminal) of the filter 32.
  • the third selection terminal 23 is connected to the first terminal (input terminal) of the filter 33.
  • the third switch 2 is, for example, a switch capable of connecting at least one or more of the three third selection terminals 21 to 23 to each of the two third common terminals 20.
  • the third switch 2 is, for example, a switch capable of one-to-one and one-to-many connections with respect to each of the two third common terminals 20.
  • the third switch 2 is controlled by an external circuit (for example, signal processing circuit 301) of the high frequency module 1.
  • the third switch 2 switches the connection state between the third common terminal 20 and the three third selection terminals 21 to 23 according to, for example, a control signal input from the signal processing circuit 301.
  • the third switch 2 is configured to switch the connection state between the third common terminal 20 and the three third selection terminals 21 to 23 according to, for example, a digital control signal input from the signal processing circuit 301. Just do it.
  • the fourth switch 7 has a fourth common terminal 70 and three fourth selection terminals 71 to 73.
  • the fourth common terminal 70 is connected to the signal output terminal 183.
  • the signal output terminal 183 is connected to, for example, the signal processing circuit 301 included in the communication device 300.
  • the fourth selection terminal 71 is connected to the amplifier 61. More specifically, the fourth selection terminal 71 is connected to the output terminal of the amplifier 61.
  • the fourth selection terminal 72 is connected to the amplifier 62. More specifically, the fourth selection terminal 72 is connected to the output terminal of the amplifier 62.
  • the fourth selection terminal 73 is connected to the amplifier 63. More specifically, the fourth selection terminal 73 is connected to the output terminal of the amplifier 63.
  • the fourth switch 7 is, for example, a switch capable of connecting at least one or more of the three fourth selection terminals 71 to 73 to the fourth common terminal 70.
  • the fourth switch 7 is, for example, a switch capable of one-to-one and one-to-many connections.
  • the fourth switch 7 is controlled by an external circuit of the high frequency module 1 (for example, a signal processing circuit 301).
  • the fourth switch 7 switches the connection state between the fourth common terminal 70 and the three fourth selection terminals 71 to 73 according to the control signal input from the signal processing circuit 301, for example.
  • the fourth switch 7 is configured to switch the connection state between the fourth common terminal 70 and the three fourth selection terminals 71 to 73 according to, for example, a digital control signal input from the signal processing circuit 301. Just do it.
  • the high frequency module 1 includes a plurality (for example, three) of a plurality of (for example, three) filters 31 to 33 and a plurality of (for example, three) amplifiers 61 to 63. It has the signal paths r1 to r3 of.
  • the signal path r1 is a signal path between the filter 31 and the amplifier 61.
  • the selection terminal 41 of the first switch 4, the first common terminal 40 of the first switch 4, the second common terminal 50 of the second switch 5, and the second selection of the second switch 5 are on the signal path r1.
  • the signal path r2 is a signal path between the filter 32 and the amplifier 62.
  • the selection terminal 42 of the first switch 4, the first common terminal 40 of the first switch 4, the second common terminal 50 of the second switch 5, and the second selection of the second switch 5 are on the signal path r2.
  • the signal path r3 is a signal path between the filter 33 and the amplifier 63.
  • the selection terminal 43 of the first switch 4, the first common terminal 40 of the first switch 4, the second common terminal 50 of the second switch 5, and the second selection of the second switch 5 are on the signal path r3.
  • the three signal paths r1 to r3 include one common path r10, which is a signal path common between the first common terminal 40 and the second common terminal 50. Further, the three signal paths r1 to r3 include portions r11 to r13 different from the common path r10.
  • the portion r11 of the signal path r1 that is different from the common path r10 includes the signal path between the filter 31 and the first selection terminal 41 of the first switch 4, the second selection terminal 51 of the second switch 5, and the amplifier 61. Including the signal path between.
  • the portion r12 of the signal path r2, which is different from the common path r10, includes the signal path between the filter 32 and the first selection terminal 42 of the first switch 4, the second selection terminal 52 of the second switch 5, and the amplifier 62.
  • the portion r13 of the signal path r3, which is different from the common path r10, includes the signal path between the filter 33 and the first selection terminal 43 of the first switch 4, the second selection terminal 53 of the second switch 5, and the amplifier 63. Including the signal path between.
  • the first inductor 8 has a common path r10 between the first common terminal 40 and the second common terminal 50 among the plurality of signal paths r1 to r3. It is provided in.
  • the plurality of second inductors 91 to 93 are provided one-to-one in the portions r11 to r13 of the plurality of signal paths r1 to r3 that are different from the common path r10.
  • matching circuits for impedance matching between the filter 31 and the amplifier 61 are provided in the first inductor 8 and the second inductor 91. And is included. Further, in the high frequency module 1, matching circuits (input matching circuits provided on the input terminal side of the low noise amplifier constituting the amplifier 62) for impedance matching between the filter 32 and the amplifier 62 are the first inductor 8 and the second inductor 8. Includes an inductor 92.
  • matching circuits for impedance matching between the filter 33 and the amplifier 63 are the first inductor 8 and the second inductor 8. It includes an inductor 93. In short, in the high frequency module 1, one first inductor 8 is shared by three matching circuits.
  • the inductance of the first inductor 8 is larger than the inductance of each of the plurality of second inductors 9.
  • the inductance of the first inductor 8 is, for example, 10 nH or more and 25 nH or less, and more preferably 15 nH or more and 20 nH or less.
  • the inductance of each of the plurality of second inductors 9 is, for example, 0.5 nH or more and 5 nH or less, and more preferably 1 nH or more and 3 nH or less.
  • the inductances of the plurality of second inductors 9 are different from each other.
  • the inductance of the first inductor 8 is 15 nH
  • the inductances of the second inductor 91, the second inductor 92, and the second inductor 93 are 1 nH, 2 nH, and 3 nH, respectively.
  • the high frequency module 1 includes a plurality of external connection terminals 18.
  • the plurality of external connection terminals 18 include an antenna terminal 181, an antenna terminal 182, a signal output terminal 183, and a plurality of ground terminals 185 (see FIG. 2A).
  • the plurality of ground terminals 185 are terminals that are electrically connected to the ground electrode of the above-mentioned circuit board included in the communication device 300 and are given a ground potential.
  • the high frequency module 1 includes a plurality of (for example, three) filters 3, a plurality of (for example, three) amplifiers 6, a first switch 4 (see FIG. 1), and a second switch 5 (see FIG. 1).
  • a first inductor 8, a plurality of (for example, three) second inductors 9 (see FIG. 1), and a mounting board 13 are provided.
  • the mounting board 13 is a board on which a plurality of electronic components in the high frequency module 1 are mounted.
  • mounting means that the electronic component is arranged on the mounting board 13 (mechanically connected) and that the electronic component is electrically connected to the mounting board 13 (appropriate conductor portion).
  • the plurality of electronic components include a plurality of filters 3, a first inductor 8, and an IC (Integrated Circuit) chip 10.
  • the IC chip 10 includes a first switch 4, a second switch 5, and a plurality of amplifiers 6.
  • the IC chip 10 further includes a plurality of second inductors 9. In other words, the plurality of second inductors 9 are provided in the IC chip 10. Further, the IC chip 10 further includes a third switch 2 and a fourth switch 7.
  • the mounting board 13 has a first main surface 131 and a second main surface 132 facing each other in the thickness direction D1 of the mounting board 13.
  • the mounting substrate 13 is, for example, a printed wiring board, an LTCC (Low Temperature Co-fired Ceramics) substrate, an HTCC (High Temperature Co-fired Ceramics) substrate, and a resin multilayer substrate.
  • the mounting substrate 13 is, for example, a multilayer substrate including a plurality of dielectric layers and a plurality of conductive layers. The plurality of dielectric layers and the plurality of conductive layers are laminated in the thickness direction D1 of the mounting substrate 13. The plurality of conductive layers are formed in a predetermined pattern determined for each layer.
  • Each of the plurality of conductive layers includes one or a plurality of conductor portions in one plane orthogonal to the thickness direction D1 of the mounting substrate 13.
  • the material of each conductive layer is, for example, copper.
  • the plurality of conductive layers include a ground layer. In the high frequency module 1, a plurality of ground terminals 185 and a ground layer are electrically connected via a via conductor or the like included in the mounting substrate 13.
  • the mounting board 13 is not limited to the printed wiring board and the LTCC board, but may be a wiring structure.
  • the wiring structure is, for example, a multi-layer structure.
  • the multilayer structure includes at least one insulating layer and at least one conductive layer.
  • the insulating layer is formed in a predetermined pattern. When there are a plurality of insulating layers, the plurality of insulating layers are formed in a predetermined pattern determined for each layer.
  • the conductive layer is formed in a predetermined pattern different from the predetermined pattern of the insulating layer. When there are a plurality of conductive layers, the plurality of conductive layers are formed in a predetermined pattern determined for each layer.
  • the conductive layer may include one or more rewiring sections.
  • the first surface of the two surfaces facing each other in the thickness direction of the multilayer structure is the first main surface 131 of the mounting board 13, and the second surface is the second main surface 132 of the mounting board 13.
  • the wiring structure may be, for example, an interposer.
  • the interposer may be an interposer using a silicon substrate, or may be a substrate composed of multiple layers.
  • the first main surface 131 and the second main surface 132 of the mounting board 13 are separated in the thickness direction D1 of the mounting board 13 and intersect with the thickness direction D1 of the mounting board 13.
  • the first main surface 131 of the mounting board 13 is orthogonal to, for example, the thickness direction D1 of the mounting board 13, but may include, for example, the side surface of the conductor portion as a surface not orthogonal to the thickness direction D1.
  • the second main surface 132 of the mounting board 13 is orthogonal to, for example, the thickness direction D1 of the mounting board 13, but includes, for example, the side surface of the conductor portion as a surface not orthogonal to the thickness direction D1. You may.
  • first main surface 131 and the second main surface 132 of the mounting substrate 13 may be formed with fine irregularities, concave portions or convex portions.
  • the mounting board 13 has a rectangular shape in a plan view from the thickness direction D1 of the mounting board 13, but the mounting board 13 is not limited to this, and may be, for example, a square shape.
  • Each of the signal paths r11 to r13 shown in FIG. 1 includes at least one of a plurality of wirings composed of a conductor portion of the mounting substrate 13, a via conductor, and the like.
  • the signal path r11 includes wiring connecting the filter 31 and the first selection terminal 41 of the first switch 4, the first common terminal 40 of the first switch 4, and the first terminal 81 of the first inductor 8. (See FIG. 1), the wiring connecting the second terminal 82 of the first inductor 8 (see FIG. 1) and the second common terminal 50 of the second switch 5, and the second switch.
  • the wiring that connects the second selection terminal 51 and the second inductor 91 of No. 5 and the wiring that connects the second inductor 91 and the amplifier 61 are included.
  • the signal path r12 includes wiring connecting the filter 32 and the first selection terminal 42 of the first switch 4, the first common terminal 40 of the first switch 4, and the first terminal 81 of the first inductor 8.
  • the signal path r13 includes wiring connecting the filter 33 and the first selection terminal 43 of the first switch 4, the first common terminal 40 of the first switch 4, and the first terminal 81 of the first inductor 8.
  • Each of the three filters 3 is, for example, a one-chip electronic component.
  • Each of the three filters 3 is, for example, a ladder type filter and has a plurality of (for example, four) series arm resonators and a plurality of (for example, three) parallel arm resonators.
  • Each of the three filters 3 is, for example, an elastic wave filter, and each of the plurality of series arm resonators and the plurality of parallel arm resonators is composed of elastic wave resonators.
  • the surface acoustic wave filter is, for example, a surface acoustic wave filter that utilizes a surface acoustic wave.
  • each of the plurality of series arm resonators and the plurality of parallel arm resonators is, for example, a SAW (Surface Acoustic Wave) resonator.
  • Each of the three filters 3 has, for example, a substrate having a first main surface and a second main surface, and a circuit unit as a receiving filter formed on the first main surface side of the substrate.
  • the substrate is, for example, a piezoelectric substrate.
  • the piezoelectric substrate is, for example, a lithium tantalate substrate, a lithium niobate substrate, or the like.
  • the circuit unit has a plurality of IDT (Interdigital Transducer) electrodes corresponding to a plurality of series arm resonators and a plurality of IDT electrodes corresponding to a plurality of parallel arm resonators.
  • IDT Interdigital Transducer
  • the three filters 3 are mounted on the first main surface 131 of the mounting board 13. Therefore, the three filters 3 are arranged on the first main surface 131 of the mounting board 13.
  • the outer peripheral shape of each of the three filters 3 is a quadrangular shape.
  • each of the three filters 3 the substrate is not limited to the piezoelectric substrate, and may be, for example, a silicon substrate.
  • each of the three filters 3 has a low sound velocity film provided on the first main surface of the substrate and a piezoelectric layer provided on the low sound velocity film.
  • the plurality of IDT electrodes are provided on the piezoelectric layer.
  • the bass velocity film is provided directly or indirectly on the substrate.
  • the piezoelectric layer is provided directly or indirectly on the bass velocity film. In the bass film, the sound velocity of the bulk wave propagating in the bass film is slower than the sound velocity of the bulk wave propagating in the piezoelectric layer.
  • the material of the piezoelectric layer is, for example, lithium tantalate.
  • the material of the bass velocity film is, for example, silicon oxide.
  • the thickness of the piezoelectric layer is, for example, 3.5 ⁇ or less when the wavelength of the elastic wave determined by the electrode finger period of the IDT electrode is ⁇ .
  • the thickness of the bass sound film is, for example, 2.0 ⁇ or less.
  • the piezoelectric layer may be formed of, for example, lithium tantalate, lithium niobate, zinc oxide, aluminum nitride, or lead zirconate titanate.
  • the bass sound film may contain at least one material selected from the group consisting of silicon oxide, glass, silicon nitride, tantalum oxide, and a compound obtained by adding fluorine, carbon, or boron to silicon oxide.
  • Substrates are made from silicon, aluminum nitride, aluminum oxide, silicon carbide, silicon nitride, sapphire, lithium tantalate, lithium niobate, crystal, alumina, zirconia, cozilite, mulite, steatite, forsterite, magnesia and diamond. It suffices to contain at least one material selected from the group.
  • Each of the three filters 3 may include, for example, an adhesion layer interposed between the bass velocity film and the piezoelectric layer.
  • the adhesion layer is made of, for example, a resin (epoxy resin, polyimide resin).
  • each of the three filters 3 may be provided with a dielectric film between the low sound velocity film and the piezoelectric layer, either on the piezoelectric layer or below the low sound velocity film.
  • each of the three filters 3 may have, for example, a hypersonic film interposed between the substrate and the hypersonic film.
  • the hypersonic film is provided directly or indirectly on the substrate.
  • the low sound velocity film is provided directly or indirectly on the high sound velocity film.
  • the piezoelectric layer is provided directly or indirectly on the bass velocity film.
  • the sound velocity of the bulk wave propagating in the hypersonic film is faster than the sound velocity of the elastic wave propagating in the piezoelectric layer.
  • the bass film the sound velocity of the bulk wave propagating in the bass film is slower than the sound velocity of the bulk wave propagating in the piezoelectric layer.
  • the treble speed film is made of diamond-like carbon, aluminum nitride, aluminum oxide, silicon carbide, silicon nitride, silicon, sapphire, lithium tantalate, lithium niobate, piezoelectric materials such as crystal, alumina, zirconia, cordierite, mulite, and steatite. , Various ceramics such as forsterite, magnesia, diamond, or a material containing each of the above materials as a main component, and a material containing a mixture of the above materials as a main component.
  • Each of the three filters 3 may further have, for example, a spacer layer and a cover member.
  • the spacer layer and the cover member are provided on the first main surface side of the substrate.
  • the spacer layer surrounds a plurality of IDT electrodes in a plan view from the thickness direction D1 of the mounting substrate 13.
  • the material of the spacer layer is, for example, a synthetic resin such as an epoxy resin or a polyimide.
  • the cover member is arranged in the spacer layer so as to face the substrate in the thickness direction D1 of the mounting substrate 13.
  • the material of the cover member is, for example, a synthetic resin such as an epoxy resin or a polyimide.
  • Each of the three filters 3 has a space surrounded by a substrate, a spacer layer, and a cover member. If each of the three filters 3 has a cover member, it has a plurality of terminals exposed from the cover member.
  • the first inductor 8 is a surface mount inductor and is mounted on the first main surface 131 of the mounting board 13. Therefore, the first inductor 8 is arranged on the first main surface 131 of the mounting board 13.
  • the surface mount inductor for example, a wound inductor in which a conductor for forming a coil is wound around a non-magnetic core can be adopted.
  • the first inductor 8 is a surface mount inductor as described above, and has a first terminal 81 (see FIG. 1) and a second terminal 82 (see FIG. 1).
  • the first common terminal 40 of the first switch 4 is connected to the first terminal 81 of the first inductor 8
  • the second common terminal 50 of the second switch 5 is connected to the second terminal 82.
  • the outer peripheral shape of the first inductor 8 is a quadrangular shape in a plan view from the thickness direction D1 of the mounting substrate 13.
  • the IC chip 10 includes a first switch 4, a second switch 5, a plurality of amplifiers 6, a plurality of second inductors 9, a third switch 2, and a fourth switch 7. I'm out.
  • the first switch 4 includes a first common terminal 40, three first selection terminals 41 to 43, and a plurality of FETs (Field Effect Transistors).
  • the second switch 5 includes a second common terminal 50, three second selection terminals 51 to 53, and a plurality of FETs.
  • the third switch 2 includes a third common terminal 20, three third selection terminals 21 to 23, and a plurality of FETs.
  • the fourth switch 7 includes a fourth common terminal 70, three fourth selection terminals 71 to 73, and a plurality of FETs.
  • the plurality of second inductors 9 are, for example, flat coils.
  • the IC chip 10 is a single chip in which a first switch 4, a second switch 5, a plurality of amplifiers 6, a plurality of second inductors 9, a third switch 2, and a fourth switch 7 are integrated. It is a semiconductor chip. More specifically, the IC chip 10 includes a substrate having a first main surface and a second main surface facing each other, and the first switch 4, the second switch 5, and the third switch are on the first main surface side of the substrate. 2. A fourth switch 7, a plurality of amplifiers 6, and a plurality of second inductors 9 are formed.
  • the substrate is, for example, a silicon substrate.
  • the second inductor 9 is composed of conductor portions having a predetermined pattern provided in the insulating layer on the first main surface of the substrate.
  • the IC chip 10 is mounted on the second main surface 132 of the mounting board 13 so that the first main surface of the first main surface and the second main surface of the board is on the second main surface 132 side of the mounting board 13. There is.
  • the outer peripheral shape of the IC chip 10 is a quadrangular shape in a plan view from the thickness direction D1 of the mounting substrate 13.
  • the plurality of external connection terminals 18 are arranged on the second main surface 132 of the mounting board 13.
  • the material of the plurality of external connection terminals 18 is, for example, a metal (for example, copper or a copper alloy).
  • Each of the plurality of external connection terminals 18 is a columnar electrode.
  • the columnar electrode is, for example, a columnar electrode.
  • the plurality of external connection terminals 18 have the same shape, but may have different shapes.
  • the plurality of external connection terminals 18 include an antenna terminal 181 and an antenna terminal 182, a signal output terminal 183, and a plurality of ground terminals 185. Further, the plurality of external connection terminals 18 include a control terminal 186 (see FIG. 2A) for receiving a digital control signal from the signal processing circuit 301 to the IC chip 10.
  • the control terminal 186 is connected to, for example, the IC chip 10.
  • the IC chip 10 is a control unit that controls the first switch 4, the second switch 5, the third switch 2, the fourth switch 7, and the like according to the control signal input from the signal processing circuit 301 through the control terminal 186. It has.
  • the control unit also controls a plurality of amplifiers 6.
  • the ground terminal 185 is electrically connected to the ground layer of the mounting board 13 as described above.
  • the ground layer is the circuit ground of the high frequency module 1.
  • the high frequency module 1 further includes a first resin layer 14.
  • the first resin layer 14 is provided on the first main surface 131 of the mounting substrate 13.
  • the first resin layer 14 covers a plurality of electronic components mounted on the first main surface 131 of the mounting substrate 13.
  • the plurality of electronic components include a plurality of filters 3 and a first inductor 8.
  • the first resin layer 14 contains a resin.
  • the first resin layer 14 may contain a filler in addition to the resin.
  • the high frequency module 1 further includes a second resin layer 15.
  • the second resin layer 15 is provided on the second main surface 132 of the mounting substrate 13.
  • the second resin layer 15 covers the electronic components mounted on the second main surface 132 of the mounting board 13 and a part of each of the plurality of external connection terminals 18.
  • the electronic component includes the IC chip 10.
  • the second resin layer 15 is formed so as to expose the tip surface of each of the plurality of external connection terminals 18.
  • the second resin layer 15 contains a resin.
  • the second resin layer 15 may contain a filler in addition to the resin.
  • the material of the second resin layer 15 may be the same material as the material of the first resin layer 14, or may be a different material.
  • the second resin layer 15 may be provided so as to expose the second main surface of the substrate in the IC chip 10.
  • the high frequency module 1 further includes a shield layer 16.
  • the material of the shield layer 16 is, for example, metal.
  • the shield layer 16 covers the main surface 141 and the outer peripheral surface 143 of the first resin layer 14, the outer peripheral surface 133 of the mounting substrate 13, and the outer peripheral surface 153 of the second resin layer 15.
  • the shield layer 16 is in contact with the ground layer included in the mounting substrate 13. As a result, in the high frequency module 1, the potential of the shield layer 16 can be made the same as the potential of the ground layer.
  • the plurality of filters 3, the first inductor 8, and the IC chip 10 overlap in a plan view from the thickness direction D1 of the mounting substrate 13.
  • the high-frequency module 1 includes a plurality of filters 31 to 33, a plurality of amplifiers 61 to 63, a first switch 4, a second switch 5, and a third. It includes one inductor 8, a plurality of second inductors 91 to 93, and a mounting board 13.
  • the plurality of filters 31 to 33 can be connected to the antenna terminal 181.
  • the first switch 4 has a first common terminal 40 and a plurality of first selection terminals 41 to 43. In the first switch 4, a plurality of filters 31 to 33 are connected to the plurality of first selection terminals 41 to 43.
  • the second switch 5 has a second common terminal 50 and a plurality of second selection terminals 51 to 53.
  • the first inductor 8 is a common path between the first common terminal 40 and the second common terminal 50 among the plurality of signal paths r1 to r3 between the plurality of filters 31 to 33 and the plurality of amplifiers 61 to 63. It is provided in r10.
  • the plurality of second inductors 91 to 93 are provided one-to-one in the portions r11 to r13 of the plurality of signal paths r1 to r3 that are different from the common path r10.
  • the mounting board 13 has a first main surface 131 and a second main surface 132 facing each other.
  • the first inductor 8 is a surface mount inductor arranged on the first main surface 131 of the mounting board 13.
  • the plurality of second inductors 91 to 93 are inductors provided in the IC chip 10 including the plurality of amplifiers 61 to 63.
  • the high frequency module 1 according to the first embodiment can be miniaturized. More specifically, the high frequency module 1 according to the first embodiment includes a surface mount inductor in the common path r10 of the signal paths r1 to r3 between the plurality of filters 31 to 33 and the plurality of amplifiers 61 to 63. Since the 1 inductor 8 is provided, the mounting board 13 has a plurality of matching circuits (input matching circuits) corresponding to a plurality of amplifiers 61 to 63 in a one-to-one manner, as compared with the case where the plurality of matching circuits (input matching circuits) include different surface mount inductors. It is possible to reduce the outer size as seen from the thickness direction D1.
  • the first inductor 8 is a surface mount inductor, it is possible to increase the inductance and Q value of the first inductor 8 provided in the common path r10.
  • the inductance of each of the plurality of second inductors 9 provided in the IC chip 10 can be made smaller than the inductance of the first inductor 8. Therefore, in the high frequency module 1 according to the first embodiment, the occupied area of the plurality of second inductors 9 in the IC chip 10 when viewed from the thickness direction D1 of the mounting substrate 13 can be reduced, and the size can be reduced.
  • the communication device 300 includes a high frequency module 1 and a signal processing circuit 301.
  • the signal processing circuit 301 is connected to the high frequency module 1.
  • the signal processing circuit 301 performs signal processing on a high frequency signal.
  • the communication device 300 includes the high frequency module 1, it is possible to reduce the size.
  • the plurality of electronic components constituting the signal processing circuit 301 may be mounted on the above-mentioned circuit board, for example, or a circuit board (first circuit board) different from the circuit board (first circuit board) on which the high frequency module 1 is mounted. It may be mounted on the second circuit board).
  • the high frequency module 1a according to the modified example is different from the high frequency module 1 according to the first embodiment in that a plurality of external connection terminals 18 are ball bumps. Further, the high frequency module 1a according to the modified example is different from the high frequency module 1 according to the first embodiment in that the second resin layer 15 of the high frequency module 1 according to the first embodiment is not provided.
  • the high-frequency module 1a according to the modified example has an underfill portion provided in a gap between the IC chip 10 flip-chip mounted on the second main surface 132 of the mounting board 13 and the second main surface 132 of the mounting board 13. May be provided.
  • the material of the ball bumps constituting each of the plurality of external connection terminals 18 is, for example, gold, copper, solder, or the like.
  • the plurality of external connection terminals 18 may include an external connection terminal 18 composed of ball bumps and an external connection terminal 18 composed of columnar electrodes.
  • the high frequency module 1a according to the modified example can be miniaturized as in the high frequency module 1 according to the first embodiment.
  • the high-frequency module 1b according to the second embodiment is different from the high-frequency module 1 according to the first embodiment in that a plurality of second inductors 9 are inductors including a conductor pattern 95 formed on the mounting substrate 13.
  • Each of the plurality of second inductors 9 may include a via conductor in addition to the corresponding conductor pattern 95, or may include two or more conductor patterns 95.
  • two or more corresponding conductor patterns 95 are arranged apart from each other in the thickness direction D1 of the mounting board 13, and are adjacent to each other in the thickness direction D1 of the mounting board 13.
  • a via conductor connecting the conductor patterns 95 to each other is included.
  • the inductance of the first inductor 8 is larger than the inductance of each of the plurality of second inductors 9, as in the high frequency module 1 according to the first embodiment.
  • the inductance of the first inductor 8 is, for example, 10 nH or more and 25 nH or less, and more preferably 15 nH or more and 20 nH or less.
  • the inductance of each of the plurality of second inductors 9 is, for example, 0.5 nH or more and 5 nH or less, and more preferably 1 nH or more and 3 nH or less.
  • the inductances of the plurality of second inductors 9 are different from each other.
  • the inductance of the first inductor 8 is 15 nH
  • the inductances of the second inductor 91, the second inductor 92, and the second inductor 93 are 1 nH, 2 nH, and 3 nH, respectively.
  • the high frequency module 1b according to the second embodiment is different in that the IC chip 10b is provided instead of the IC chip 10 in the high frequency module 1 according to the first embodiment.
  • the IC chip 10b includes a plurality of (for example, three) amplifiers 6, a first switch 4, a second switch 5, a third switch 2, and a fourth switch 7, but a plurality (for example, three).
  • the second inductor 9 of 3) is not included.
  • the IC chip 10b has a plurality of terminals 110 (see FIG. 4) to which a plurality (three) second inductors 9 separate from the IC chip 10b are connected one-to-one.
  • the plurality of terminals 110 of the IC chip 10b include a terminal 111 to which the second inductor 91 is connected, a terminal 112 to which the second inductor 92 is connected, and a terminal 113 to which the second inductor 93 is connected. include.
  • the second inductor 91 has a first end and a second end. In the second inductor 91, the first end thereof is connected to the second selection terminal 51 of the second switch 5, and the second end thereof is connected to the terminal 111 of the IC chip 10b.
  • the second inductor 92 has a first end and a second end. In the second inductor 92, the first end thereof is connected to the second selection terminal 52 of the second switch 5, and the second end thereof is connected to the terminal 112 of the IC chip 10b.
  • the second inductor 93 has a first end and a second end. In the second inductor 93, the first end thereof is connected to the second selection terminal 53 of the second switch 5, and the second end thereof is connected to the terminal 113 of the IC chip 10b.
  • the high frequency module 1b includes a plurality of filters 31 to 33, a plurality of amplifiers 61 to 63, a first switch 4, a second switch 5, a first inductor 8, and a plurality of second inductors 91. ⁇ 93 and the mounting board 13 are provided.
  • the plurality of filters 31 to 33 can be connected to the antenna terminal 181.
  • the first switch 4 has a first common terminal 40 and a plurality of first selection terminals 41 to 43.
  • a plurality of filters 31 to 33 are connected to the plurality of first selection terminals 41 to 43.
  • the second switch 5 has a second common terminal 50 and a plurality of second selection terminals 51 to 53.
  • the first inductor 8 is a common path between the first common terminal 40 and the second common terminal 50 among the plurality of signal paths r1 to r3 between the plurality of filters 31 to 33 and the plurality of amplifiers 61 to 63. It is provided in r10.
  • the plurality of second inductors 91 to 93 are provided one-to-one in the portions r11 to r13 of the plurality of signal paths r1 to r3 that are different from the common path r10.
  • the mounting board 13 has a first main surface 131 and a second main surface 132 facing each other.
  • the first inductor 8 is a surface mount inductor arranged on the first main surface 131 of the mounting board 13.
  • the plurality of second inductors 9 are inductors including the conductor pattern 95 formed on the mounting substrate 13.
  • the high frequency module 1b according to the second embodiment can be miniaturized. More specifically, the high frequency module 1b according to the second embodiment includes a surface mount inductor in the common path r10 of the signal paths r1 to r3 between the plurality of filters 31 to 33 and the plurality of amplifiers 61 to 63. Since the 1 inductor 8 is provided, the size is reduced as compared with the case where a plurality of matching circuits (input matching circuits) corresponding to one-to-one with the plurality of amplifiers 61 to 63 include different surface mount inductors. It becomes possible.
  • the first inductor 8 is a surface mount inductor, it is possible to increase the inductance and Q value of the first inductor 8 provided in the common path r10.
  • the inductance of each of the plurality of second inductors 9 formed on the mounting substrate 13 can be made smaller than the inductance of the first inductor 8. Therefore, the high frequency module 1b according to the second embodiment can be miniaturized.
  • Each conductor pattern 95 of the plurality of second inductors 9 is formed in the mounting substrate 13.
  • the communication device 300b according to the second embodiment includes the high frequency module 1b, it is possible to reduce the size.
  • the predetermined frequency band includes, for example, a mid band band and a high band band.
  • the high frequency module 1c according to the third embodiment is a high frequency module capable of corresponding to the mid band band and the high band band.
  • the midband band includes, for example, Band1, Band3, Band4, Band11, Band25, Band70, Band34 and Band39.
  • Band 34 and Band 39 are communication bands used for communication corresponding to TDD (Time Division Duplex) as a communication method.
  • the high band includes, for example, Band 7, Band 30, Band 40, Band 41, Band 53, n75 and n76.
  • the communication standard of the communication band included in the predetermined frequency band is, for example, the LTE standard or the 5G NR standard.
  • the first terminal 81 is connected to the node N1 of the common path r10 and the second terminal 82 is connected to the ground with respect to the first inductor 8 provided in the common path r10. In that respect, it differs from the high frequency module 1 according to the first embodiment.
  • the inductance of the first inductor 8 is larger than the inductance of each of the plurality of second inductors 9, as in the high frequency module 1 according to the first embodiment.
  • the inductance of the first inductor 8 is, for example, 5 nH or more and 15 nH or less.
  • the inductance of each of the plurality of second inductors 9 is, for example, 0.5 nH or more and 5 nH or less.
  • the inductances of the plurality of second inductors 9 are different from each other.
  • the inductance of the first inductor 8 is 15 nH
  • the inductances of the second inductor 91, the second inductor 92, and the second inductor 93 are 1 nH, 2 nH, and 3 nH, respectively.
  • the high frequency module 1c includes a plurality of filters 31 to 33, a plurality of amplifiers 61 to 63, a first switch 4, a second switch 5, and a first. It includes one inductor 8, a plurality of second inductors 91 to 93, and a mounting board 13 (see FIGS. 2A and 2B).
  • the plurality of filters 31 to 33 can be connected to the antenna terminal 181.
  • the first switch 4 has a first common terminal 40 and a plurality of first selection terminals 41 to 43. In the first switch 4, a plurality of filters 31 to 33 are connected to the plurality of first selection terminals 41 to 43.
  • the second switch 5 has a second common terminal 50 and a plurality of second selection terminals 51 to 53.
  • a plurality of amplifiers 61 to 63 are connected to the plurality of second selection terminals 51 to 53.
  • the first inductor 8 is a common path between the first common terminal 40 and the second common terminal 50 among the plurality of signal paths r1 to r3 between the plurality of filters 31 to 33 and the plurality of amplifiers 61 to 63. It is provided in r10.
  • the plurality of second inductors 91 to 93 are provided one-to-one in the portions r11 to r13 of the plurality of signal paths r1 to r3 that are different from the common path r10.
  • the mounting board 13 has a first main surface 131 and a second main surface 132 facing each other.
  • the first inductor 8 is a surface mount inductor arranged on the first main surface 131 of the mounting board 13.
  • the plurality of second inductors 91 to 93 are inductors provided in the IC chip 10 including the plurality of amplifiers 61 to 63. Therefore, the high frequency module 1c according to the third embodiment can be miniaturized like the high frequency module 1 according to the first embodiment.
  • the communication device 300c according to the third embodiment includes the high frequency module 1c, it is possible to reduce the size.
  • the predetermined frequency band includes, for example, a low band band, a mid band band, and a high band band.
  • the high frequency module 1d according to the fourth embodiment is a high frequency module capable of corresponding to the low band band, the mid band band, and the high band band.
  • the low band band includes Band71, Band28A, Band28B, Band12, Band13, Band14, Band20, Band26 and Band8.
  • the midband band includes, for example, Band1, Band3, Band4, Band11, Band25, Band70, Band34 and Band39.
  • the high band includes, for example, Band 7, Band 30, Band 40, Band 41, Band 53, n75 and n76.
  • the communication standard of the communication band included in the predetermined frequency band is, for example, the LTE standard or the 5G NR standard.
  • Band34, Band39, Band40, Band41, and Band42 are communication bands used for communication corresponding to TDD (Time Division Duplex) as a communication method. Since the third switch 2 has two third common terminals 20A and 20B, the high frequency module 1d can support both FDD (Frequency Division Duplex) and TDD as a communication method.
  • the high frequency module 1d according to the fourth embodiment is different from the high frequency module 1 according to the first embodiment in that the third inductor 12 is further provided.
  • the third inductor 12 is provided between the common path r10 and the ground (ground terminal 185).
  • the third inductor 12 is a surface mount inductor arranged on the first main surface 131 of the mounting board 13.
  • the third inductor 12 has a first terminal 121 and a second terminal 122.
  • the first terminal 121 is connected to the node N1 between the first common terminal 40 of the first switch 4 and the first inductor 8 in the common path r10, and the second terminal 122 is grounded (FIGS. 8A and 8A and).
  • 8B it is connected to the ground terminal 185) that overlaps with the third inductor 12 in the thickness direction D1 of the mounting board 13.
  • the matching circuit for impedance matching between the filter 31 and the amplifier 61 includes the first inductor 8, the second inductor 91, and the third inductor 12. Further, in the high frequency module 1d, a matching circuit for impedance matching between the filter 32 and the amplifier 62 includes a first inductor 8, a second inductor 92, and a third inductor 12. Further, in the high frequency module 1d, a matching circuit for impedance matching between the filter 33 and the amplifier 63 includes a first inductor 8, a second inductor 93, and a third inductor 12. In short, in the high frequency module 1d, one first inductor 8 and one third inductor 12 are shared in three matching circuits.
  • the inductance of the first inductor 8 is larger than the inductance of each of the plurality of second inductors 9, as in the high frequency module 1 according to the first embodiment.
  • the inductance of the third inductor 12 is larger than the inductance of each of the plurality of second inductors 9.
  • the inductance of the first inductor 8 is, for example, 5 nH or more and 15 nH or less.
  • the inductance of each of the plurality of second inductors 9 is, for example, 0.5 nH or more and 2 nH or less.
  • the inductances of the plurality of second inductors 9 are different from each other.
  • the inductance of the third inductor 12 is, for example, 5 nH or more and 15 nH or less.
  • the first inductor 8 is a surface mount inductor arranged on the first main surface 131 of the mounting board 13. Further, the plurality of second inductors 91 to 93 are inductors provided in the IC chip 10 including the plurality of amplifiers 61 to 63. Therefore, the high frequency module 1d according to the fourth embodiment can be miniaturized like the high frequency module 1 according to the first embodiment.
  • the high frequency module 1d according to the fourth embodiment includes the third inductor 12, it becomes possible to support communication in a wider predetermined frequency band as compared with the high frequency module 1 according to the first embodiment, and the low band It becomes possible to correspond to the band, the mid band band, and the high band band.
  • the high frequency module 1d since the high frequency module 1d according to the fourth embodiment includes a third inductor 12 serving as a shunt inductor between the input terminal of the amplifier 6 made of a low noise amplifier and the filter 3, the amplifier 6 is controlled by a control unit that controls the amplifier 6. It is possible to shorten the switching time when turning on.
  • the communication device 300d according to the fourth embodiment includes the high frequency module 1d, it is possible to reduce the size.
  • the above embodiments 1 to 4 are only one of various embodiments of the present invention.
  • the above-described embodiments 1 to 4 can be variously modified according to the design and the like as long as the object of the present invention can be achieved.
  • the number of first selection terminals of the first switch 4 and the number of filters 3 connected to the first switch 4 may be different.
  • the number of the second selection terminals of the second switch 5 and the number of the amplifiers 6 connected to the second switch 5 may be different.
  • the number of the third selection terminals of the third switch 2 and the number of the filters 3 connected to the third switch 2 may be different.
  • the number of the fourth selection terminals of the fourth switch 7 and the number of the amplifiers 6 connected to the fourth switch 7 may be different.
  • the mounting board 13 may be a component-embedded board.
  • the IC chip 10 may include at least a plurality of amplifiers 6 and a plurality of second inductors 9, and the first switch 4 and the second switch 5 may be included.
  • the high frequency module 1 may have an IC chip including a first switch 4, a second switch 5, a third switch 2, and a fourth switch 7, in addition to the IC chip 10.
  • the second switch 5, the third switch 2, and the fourth switch 7 may each have four switch ICs (Integrated Circuits).
  • the IC chip 10b may include at least a plurality of amplifiers 6, and includes the first switch 4, the second switch 5, the third switch 2, and the fourth switch 7. That is not essential. Further, the IC chips 10 and 10b are not limited to the case where they are arranged on the second main surface 132 of the mounting board 13, and may be arranged on the first main surface 131 of the mounting board 13.
  • the plurality of filters 3 are elastic wave filters that utilize elastic surface waves, but are not limited to these, and may be, for example, elastic wave filters that utilize elastic boundary waves, galvanized iron waves, and the like.
  • each of the plurality of series arm resonators and the plurality of parallel arm resonators is not limited to the SAW resonator, and may be, for example, a BAW (Bulk Acoustic Wave) resonator.
  • BAW Bulk Acoustic Wave
  • each of the plurality of filters 3 may be an LC filter.
  • At least one of the plurality of filters 3 may be a duplexer used for communication corresponding to TDD (Time Division Duplex).
  • the high frequency modules 1, 1a, 1b, 1c, and 1d may include a signal path for transmission in addition to the plurality of signal paths r1 to r3.
  • the conductor patterns 95 of the plurality of second inductors 9 are not limited to the case where they are formed in the mounting substrate 13, for example, the first main surface of the mounting substrate 13. It may be formed in 131.
  • the plurality of amplifiers 61 to 63 may be power amplifiers that amplify the transmission signal which is a high frequency signal from the signal processing circuit 301 and output it to the corresponding signal path among the signal paths r1 to r3.
  • the high frequency modules 1, 1a, 1b, 1c, and 1d have a signal input terminal instead of the signal output terminal 183.
  • the input terminal of the amplifier 6 can be connected to the signal processing circuit 301 via the signal input terminal.
  • the signal input terminal is a terminal for inputting a high frequency signal (transmission signal) from an external circuit (for example, a signal processing circuit 301) into the high frequency modules 1, 1a, 1b, 1c, and 1d.
  • the signal paths r1 to r3 are signal paths for transmission.
  • each of the plurality of filters 31 to 33 pass the transmission signal from the amplifier 6 corresponding to one-to-one among the plurality of amplifiers 61 to 63.
  • each of the plurality of matching circuits is an output matching circuit provided between the output terminal of the corresponding amplifier 6 and the corresponding filter 3.
  • the high frequency modules 1, 1a, 1b, 1c, and 1d may further include a control circuit for controlling the plurality of amplifiers 6.
  • the control circuit is, for example, a control IC (Integrated Circuit) that controls a power amplifier.
  • an IC chip (GaAs-based IC chip) including the plurality of amplifiers 6 is the first main component of the mounting board 13.
  • the IC chip arranged on the surface 131 and including the first switch 4, the second switch 5, the third switch 2, and the fourth switch 7 is arranged on the second main surface 132 of the mounting board 13.
  • the IC chip including the plurality of amplifiers 6 is not limited to the GaAs-based IC chip, and may be, for example, a Si-based IC chip, a SiGe-based IC chip, or a GaN-based IC chip.
  • the high frequency modules 1, 1a, 1b, 1c, and 1d may include circuit elements provided in the mounting board 13 in addition to a plurality of electronic components mounted on the mounting board 13.
  • the high frequency modules 1 to 1d may include a multiplexer, a coupler, etc. between the antenna terminal 181 and the third switch 2.
  • the multiplexer is, for example, a diplexer or a triplexer.
  • the number of the third common terminals 20 in the third switch 2 is not limited to two, and may be one or three or more.
  • the high frequency module (1; 1a; 1b; 1c; 1d) includes a plurality of filters (3), a plurality of amplifiers (6), a first switch (4), and a second switch (5). ), A first inductor (8), a plurality of second inductors (9), and a mounting board (13).
  • the plurality of filters (3) can be connected to the antenna terminal (181).
  • the first switch (4) has a first common terminal (40) and a plurality of first selection terminals (41 to 43). In the first switch (4), a plurality of filters (3) are connected to a plurality of first selection terminals (41 to 43).
  • the second switch (5) has a second common terminal (50) and a plurality of second selection terminals (51 to 53).
  • the first inductor (8) is a first common terminal (40) and a second common terminal (50) of a plurality of signal paths (r1 to r3) between the plurality of amplifiers (6) and the plurality of filters (3).
  • the plurality of second inductors (9) are provided one-to-one in a portion (r11 to r13) of the plurality of signal paths (r1 to r3) different from the common path (r10).
  • the mounting substrate (13) has a first main surface (131) and a second main surface (132) facing each other.
  • the first inductor (8) is a surface mount inductor arranged on the first main surface (131) of the mounting substrate (13).
  • the plurality of second inductors (9) are an inductor provided in an IC chip (10; 10b) including a plurality of amplifiers (6), or a conductor pattern (95) formed on a mounting substrate (13). It is an inductor containing.
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the first aspect can be miniaturized.
  • the IC chip (10; 10b) is mounted on the second main surface (132) of the mounting substrate (13). Have been placed.
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the second aspect can be further miniaturized.
  • the first switch (4) and the second switch (5) are IC chips (10; 10b). ) Is included.
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the third aspect can be further miniaturized.
  • the inductance of the first inductor (8) is a plurality of second inductors (1; 1a; 1b; 1c; 1d). 9) It is larger than each inductance.
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the fourth aspect can be further miniaturized.
  • each of the plurality of amplifiers (6) is a low noise amplifier.
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the fifth aspect can be further miniaturized.
  • the different portions correspond to each of the plurality of second inductors (9). It is a portion between the second selection terminals (51 to 53) and the amplifier (6) in the signal path (r1 to r3).
  • the high frequency module (1; 1a; 1b; 1c; 1d) it is possible to reduce the NF (Noise Figure) of the low noise amplifier constituting each of the plurality of amplifiers (6).
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the seventh aspect further includes a third switch (2) in any one of the first to sixth aspects.
  • the third switch (2) has a third common terminal (20) and a plurality of third selection terminals (21 to 23).
  • the third common terminal (20) is connected to the antenna terminal (181).
  • a plurality of third selection terminals (21 to 23) are connected to the plurality of filters (3).
  • the third switch (2) is included in the IC chip (10; 10b).
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the eighth aspect can be miniaturized.
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the ninth aspect further includes a fourth switch (7) in the seventh or eighth aspect.
  • the fourth switch (7) has a fourth common terminal (70) and a plurality of fourth selection terminals (71 to 73).
  • the fourth common terminal (70) is connected to the external connection terminal (18).
  • a plurality of fourth selection terminals (71 to 73) are connected to the plurality of amplifiers (6).
  • the fourth switch (7) is included in the IC chip (10; 10b).
  • the high frequency module (1; 1a; 1b; 1c; 1d) according to the tenth aspect can be miniaturized.
  • the first inductor (8) is the first terminal (81) and the second terminal. (82).
  • the first common terminal (40) is connected to the first terminal (81)
  • the second common terminal (50) is connected to the second terminal (82).
  • the first inductor (8) has a first terminal (81) and a second terminal (82).
  • the first terminal (81) is connected to the node (N1) of the common path (r10), and the second terminal (82) is connected to the ground (ground terminal 185).
  • the high frequency module (1d) according to the thirteenth aspect further includes a third inductor (12) in the eleventh aspect.
  • the third inductor (12) is provided between the common path (r10) and the ground (ground terminal 185).
  • the third inductor (12) is a surface mount inductor arranged on the first main surface (131) of the mounting substrate (13).
  • the communication device (300; 300b; 300c; 300d) according to the fourteenth aspect includes the high frequency module (1; 1a; 1b; 1c; 1d) according to any one of the first to thirteenth aspects and signal processing.
  • the circuit (301) is provided.
  • the signal processing circuit (301) is connected to a high frequency module (1; 1a; 1b; 1c; 1d).
  • the signal processing circuit (301) performs signal processing on a high frequency signal.
  • the communication device (300; 300b; 300c; 300d) according to the fourteenth aspect can be miniaturized.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Transceivers (AREA)

Abstract

小型化を図る。高周波モジュール(1)では、第1スイッチ(4)は、複数のフィルタ(3)が接続されている。第2スイッチ(5)は、複数の増幅器(6)が接続されている。第1インダクタ(8)は、複数の増幅器(6)と複数のフィルタ(3)との間の複数の信号経路(r1~r3)のうち、第1スイッチ(4)の第1共通端子(40)と第2スイッチ(5)の第2共通端子(50)との間の共通経路(r10)に設けられている。複数の第2インダクタ(9)は、複数の信号経路(r1~r3)のうち共通経路(r10)とは異なる部分(r11~r13)に一対一に設けられている。第1インダクタ(8)は、実装基板の第1主面に配置されている表面実装型インダクタである。複数の第2インダクタ(9)は、複数の増幅器(6)を含むICチップ(10)内に設けられているインダクタ、又は、実装基板に形成されている導体パターンを含むインダクタである。

Description

高周波モジュール及び通信装置
 本発明は、一般に高周波モジュール及び通信装置に関し、より詳細には、複数のフィルタ及び複数の増幅器を備える高周波モジュール、及びそれを備える通信装置に関する。
 従来、複数のフィルタと、複数の増幅器と、第2スイッチICと、複数の増幅器に一対一に接続されている複数のインダクタ(整合素子)と、を備えるフロントエンドモジュール(高周波モジュール)が知られている(例えば、特許文献1参照)。
 第2スイッチICは、1つの共通端子及び複数の選択端子を有し、複数の選択端子に複数のフィルタが接続されている。複数のインダクタの各々は、第2スイッチICの共通端子と、複数の増幅器のうち対応する増幅器との間の経路に設けられている。ここにおいて、複数のインダクタは、互いに異なる経路に設けられている。
国際公開第2019/054176号
 特許文献1に開示されたフロントエンドモジュール等の高周波モジュールでは、複数のインダクタの各々のサイズが大きくなりやすく、高周波モジュールの小型化を望まれる場合がある。
 本発明の目的は、小型化を図ることが可能な高周波モジュール及び通信装置を提供することにある。
 本発明の一態様に係る高周波モジュールは、複数のフィルタと、複数の増幅器と、第1スイッチと、第2スイッチと、第1インダクタと、複数の第2インダクタと、実装基板と、を備える。前記複数のフィルタは、アンテナ端子に接続可能である。前記第1スイッチは、第1共通端子及び複数の第1選択端子を有する。前記第1スイッチは、前記複数の第1選択端子に前記複数のフィルタが接続されている。前記第2スイッチは、第2共通端子及び複数の第2選択端子を有する。前記第2スイッチは、前記複数の第2選択端子に前記複数の増幅器が接続されている。前記第1インダクタは、前記複数のフィルタと前記複数の増幅器との間の複数の信号経路のうち、前記第1共通端子と前記第2共通端子との間の共通経路に設けられている。前記複数の第2インダクタは、前記複数の信号経路のうち前記共通経路とは異なる部分に一対一に設けられている。前記実装基板は、互いに対向する第1主面及び第2主面を有する。前記第1インダクタは、前記実装基板の前記第1主面に配置されている表面実装型インダクタである。前記複数の第2インダクタは、前記複数の増幅器を含むICチップ内に設けられているインダクタ、又は、前記実装基板に形成されている導体パターンを含むインダクタである。
 本発明の一態様に係る通信装置は、上記一態様に係る高周波モジュールと、信号処理回路と、を備える。前記信号処理回路は、前記高周波モジュールに接続されている。前記信号処理回路は、高周波信号に対する信号処理を行う。
 本発明の上記態様に係る高周波モジュール及び通信装置は、小型化を図ることが可能となる。
図1は、実施形態1に係る高周波モジュール及びそれを備える通信装置の回路図である。 図2Aは、同上の高周波モジュールの平面図である。図2Bは、同上の高周波モジュールを示し、図2AのA-A線断面図である。 図3は、実施形態1の変形例に係る高周波モジュールの断面図である。 図4は、実施形態2に係る高周波モジュール及びそれを備える通信装置の回路図である。 図5は、同上の高周波モジュールの断面図である。 図6は、実施形態3に係る高周波モジュール及びそれを備える通信装置の回路図である。 図7は、実施形態4に係る高周波モジュール及びそれを備える通信装置の回路図である。 図8Aは、同上の高周波モジュールの平面図である。図8Bは、同上の高周波モジュールを示し、図8AのA-A線断面図である。
 以下の実施形態等において参照する図2A、図2B、図3、図8A及び図8Bは、いずれも模式的な図であり、図中の各構成要素の大きさや厚さそれぞれの比が、必ずしも実際の寸法比を反映しているとは限らない。
 (実施形態1)
 以下、実施形態1に係る高周波モジュール1及び通信装置300について、図1、図2A及び図2Bを参照して説明する。
 (1)高周波モジュール及び通信装置
 (1.1)高周波モジュール及び通信装置の回路構成
 実施形態1に係る高周波モジュール1及び通信装置300の回路構成について、図1を参照して説明する。
 実施形態1に係る高周波モジュール1は、例えば、通信装置300に用いられる。通信装置300は、例えば、携帯電話(例えば、スマートフォン)であるが、これに限らず、例えば、ウェアラブル端末(例えば、スマートウォッチ)等であってもよい。高周波モジュール1は、例えば、4G(第4世代移動通信)規格、5G(第5世代移動通信)規格に対応可能なモジュールである。4G規格は、例えば、3GPP LTE(Long Term Evolution)規格である。5G規格は、例えば、5G NR(New Radio)である。高周波モジュール1は、キャリアアグリゲーション及びデュアルコネクティビティに対応可能なモジュールである。
 高周波モジュール1は、例えば、信号処理回路301から入力された送信信号を増幅してアンテナ311又はアンテナ312に出力できるように構成されている。また、高周波モジュール1は、アンテナ311又はアンテナ312から入力された受信信号を増幅して信号処理回路301に出力できるように構成されている。信号処理回路301は、高周波モジュール1の構成要素ではなく、高周波モジュール1を備える通信装置300の構成要素である。実施形態1に係る高周波モジュール1は、例えば、通信装置300の備える信号処理回路301によって制御される。通信装置300は、高周波モジュール1と、信号処理回路301と、を備える。通信装置300は、アンテナ311を更に備える。また、通信装置300は、アンテナ311とは異なるアンテナ312を更に備える。通信装置300は、高周波モジュール1が実装された回路基板を更に備える。回路基板は、例えば、プリント配線板である。回路基板は、グランド電位が与えられるグランド電極を有する。
 信号処理回路301は、例えば、RF信号処理回路302と、ベースバンド信号処理回路303と、を含む。RF信号処理回路302は、例えばRFIC(Radio Frequency Integrated Circuit)であり、高周波信号に対する信号処理を行う。RF信号処理回路302は、例えば、ベースバンド信号処理回路303から出力された高周波信号(送信信号)に対してアップコンバート等の信号処理を行い、信号処理が行われた高周波信号を出力する。また、RF信号処理回路302は、例えば、高周波モジュール1から出力された高周波信号(受信信号)に対してダウンコンバート等の信号処理を行い、信号処理が行われた高周波信号をベースバンド信号処理回路303へ出力する。ベースバンド信号処理回路303は、例えばBBIC(Baseband Integrated Circuit)である。ベースバンド信号処理回路303は、ベースバンド信号からI相信号及びQ相信号を生成する。ベースバンド信号は、例えば、外部から入力される音声信号、画像信号等である。ベースバンド信号処理回路303は、I相信号とQ相信号とを合成することでIQ変調処理を行って、送信信号を出力する。この際、送信信号は、所定周波数の搬送波信号を、当該搬送波信号の周期よりも長い周期で振幅変調した変調信号(IQ信号)として生成される。ベースバンド信号処理回路303で処理された受信信号は、例えば、画像信号として画像表示のために、又は、音声信号として通話のために使用される。高周波モジュール1は、アンテナ311又はアンテナ312と信号処理回路301のRF信号処理回路302との間で高周波信号(受信信号、送信信号)を伝達する。
 実施形態1に係る高周波モジュール1は、複数(例えば、3つ)のフィルタ3と、複数(例えば、3つ)の増幅器6と、第1スイッチ4と、第2スイッチ5と、第1インダクタ8と、複数(例えば、3つ)の第2インダクタ9と、を備える。複数(例えば、3つ)のフィルタ3は、アンテナ端子181及びアンテナ端子182に接続可能である。第1スイッチ4は、第1共通端子40及び複数(例えば、3つ)の第1選択端子41~43を有する。第1スイッチ4は、複数の第1選択端子41~43に複数のフィルタ3が接続されている。ここにおいて、第1スイッチ4は、複数の第1選択端子41~43に複数のフィルタ3が一対一に接続されている。第2スイッチ5は、第2共通端子50及び複数(例えば、3つ)の第2選択端子51~53を有する。第2スイッチ5は、複数の第2選択端子51~53に複数の増幅器6が接続されている。ここにおいて、第2スイッチ5は、複数の第2選択端子51~53に複数の増幅器6が一対一に接続されている。第1インダクタ8は、複数のフィルタ3と複数の増幅器6との間の複数の信号経路r1~r3のうち第1共通端子40と第2共通端子50との間の共通経路r10に設けられている。複数の第2インダクタ9は、複数の信号経路r1~r3のうち共通経路r10とは異なる部分r11~r13に一対一に設けられている。以下では、3つの第2インダクタ9を区別する場合、3つの第2インダクタ9を、それぞれ、第2インダクタ91、第2インダクタ92及び第2インダクタ93とも称する。
 また、実施形態1に係る高周波モジュール1は、実装基板13(図2A及び2B参照)を備える。実装基板13は、互いに対向する第1主面131及び第2主面132を有する。
 実施形態1に係る高周波モジュール1は、複数のフィルタ31~33と複数の増幅器61~63との間の信号経路r1~r3のうち共通経路r10に表面実装型インダクタからなる第1インダクタ8を設けてあるので、小型化を図ることが可能となる。ここにおいて、実施形態1に係る高周波モジュール1は、複数の増幅器61~63に対応する複数の整合回路(入力整合回路)が互いに異なる表面実装型インダクタを含んでいる場合と比べて、実装基板13の厚さ方向D1(図2B参照)から見た外形サイズの小型化を図ることが可能となる。
 また、実施形態1に係る高周波モジュール1は、第3スイッチ2を更に備える。第3スイッチ2は、第3共通端子20及び複数(例えば、3つ)の第3選択端子21~23を有する。第3スイッチ2は、第3共通端子20を2つ有する。第3スイッチ2では、2つの第3共通端子20のうち一方の第3共通端子20がアンテナ端子181に接続され、他方の第3共通端子20がアンテナ端子182に接続されている。第3スイッチ2では、複数の第3選択端子21~23が複数のフィルタ3に接続されている。ここにおいて、第3スイッチ2では、複数の第3選択端子21~23が複数のフィルタ3に一対一に接続されている。
 また、実施形態1に係る高周波モジュール1は、第4スイッチ7を更に備える。第4スイッチ7は、第4共通端子70及び複数(例えば、3つ)の第4選択端子71~73を有する。第4スイッチ7では、第4共通端子70が外部接続端子18(信号出力端子183)に接続されている。第4スイッチ7では、複数の第4選択端子71~73が複数の増幅器6に接続されている。ここにおいて、第4スイッチ7では、複数の第4選択端子71~73が複数の増幅器6に一対一に接続されている。
 (1.2)高周波モジュールの回路構成における各構成要素
 (1.2.1)フィルタ
 高周波モジュール1では、3つのフィルタ3の各々が受信フィルタである。3つのフィルタ3の各々は、第1端子(ここでは、入力端子)及び第2端子(ここでは、出力端子)を有する。3つのフィルタ3は、互いに異なる通過帯域を有する。以下では、3つのフィルタ3を区別する場合、3つのフィルタ3を、それぞれ、フィルタ31、フィルタ32及びフィルタ33とも称する。3つのフィルタ3は、アンテナ端子181に接続可能である。ここにおいて、3つのフィルタ3は、第3スイッチ2を介してアンテナ端子181に接続される。同様に、3つのフィルタ3は、アンテナ端子182に接続可能である。ここにおいて、3つのフィルタ3は、第3スイッチ2を介してアンテナ端子182に接続される。アンテナ端子181には、例えば、通信装置300の有するアンテナ311が接続される。アンテナ端子182には、例えば、通信装置300の有するアンテナ312が接続される。フィルタ31の第1端子(入力端子)は、第3スイッチ2の第3選択端子21に接続されている。フィルタ31の第2端子(出力端子)は、第1スイッチ4の第1選択端子41に接続されている。フィルタ32の第1端子は、第3スイッチ2の第3選択端子22に接続されている。フィルタ32の第2端子は、第1スイッチ4の第1選択端子42に接続されている。フィルタ33の第1端子は、第3スイッチ2の第3選択端子23に接続されている。フィルタ33の第2端子は、第1スイッチ4の第1選択端子43に接続されている。
 フィルタ31は、例えば、所定周波数帯域に含まれる第1通信バンドの受信帯域を通過帯域とする受信フィルタである。フィルタ32は、例えば、所定周波数帯域に含まれる第2通信バンドの受信帯域を通過帯域とする受信フィルタである。フィルタ33は、例えば、所定周波数帯域に含まれる第3通信バンドの受信帯域を通過帯域とする受信フィルタである。第1通信バンドと第2通信バンドと第3通信バンドとは互いに異なる。高周波モジュール1では、所定周波数帯域は、例えば、ローバンド帯である。ローバンド帯は、例えば、Band71、Band28A、Band28B、Band12、Band13、Band14、Band20、Band26及びBand8を含む。所定周波数帯域に含まれる通信バンドの通信規格は、例えば、LTE規格又は5G NR規格である。4G LTE規格と同じ周波数帯を使用している5G NR規格の周波数帯は、それと同じ帯域番号を持ち、5G NR規格の周波数帯では帯域番号に接頭辞「n」がつく。
 (1.2.2)増幅器
 3つの増幅器6の各々は、入力端子及び出力端子を有し、入力端子に入力された高周波信号を増幅して出力端子から出力する。
 高周波モジュール1では、3つの増幅器6の各々がローノイズアンプである。したがって、3つの増幅器6の各々は、入力端子に入力された高周波信号である受信信号の振幅を低雑音で増幅して出力端子から出力する。以下では、3つの増幅器6を区別する場合、3つの増幅器6を、それぞれ、増幅器61、増幅器62及び増幅器63とも称する。増幅器61は、第1通信バンドの受信帯域の高周波信号を増幅して出力する。増幅器62は、第2通信バンドの受信帯域の高周波信号を増幅して出力する。増幅器63は、第3通信バンドの受信帯域の高周波信号を増幅して出力する。高周波モジュール1は、3つの増幅器6の出力端子が第4スイッチ7を介して接続される信号出力端子183を更に備える。
 高周波モジュール1では、3つの増幅器61~63が、3つのフィルタ31~33と一対一に対応している。増幅器61の入力端子は、第2インダクタ91を介して第2スイッチ5の第2選択端子51に接続されている。増幅器61の出力端子は、第4スイッチ7の第4選択端子71に接続されている。増幅器62の入力端子は、第2インダクタ92を介して第2スイッチ5の第2選択端子52に接続されている。増幅器62の出力端子は、第4スイッチ7の第4選択端子72に接続されている。増幅器63の入力端子は、第2インダクタ93を介して第2スイッチ5の第2選択端子53に接続されている。増幅器63の出力端子は、第4スイッチ7の第4選択端子73に接続されている。
 増幅器61は、フィルタ31を通過した高周波信号を増幅して出力する。また、増幅器62は、フィルタ32を通過した高周波信号を増幅して出力する。また、増幅器63は、フィルタ33を通過した高周波信号を増幅して出力する。
 (1.2.3)第1スイッチ
 第1スイッチ4は、第1共通端子40と、3つの第1選択端子41~43と、を有する。第1共通端子40は、第2スイッチ5の第2共通端子50に接続されている。より詳細には、第1共通端子40は、第1インダクタ8を介して、第2スイッチ5の第2共通端子50に接続されている。第1選択端子41は、フィルタ31の第2端子(出力端子)に接続されている。第1選択端子42は、フィルタ32の第2端子(出力端子)に接続されている。第1選択端子43は、フィルタ33の第2端子(出力端子)に接続されている。第1スイッチ4は、例えば、第1共通端子40に3つの第1選択端子41~43のうち少なくとも1つ以上を接続可能なスイッチである。ここで、第1スイッチ4は、例えば、一対一及び一対多の接続が可能なスイッチである。
 第1スイッチ4は、高周波モジュール1の外部回路(例えば、信号処理回路301)によって制御される。第1スイッチ4は、例えば、信号処理回路301から入力される制御信号にしたがって、第1共通端子40と3つの第1選択端子41~43との接続状態を切り替える。第1スイッチ4は、例えば、信号処理回路301から入力されるデジタルの制御信号にしたがって、第1共通端子40と3つの第1選択端子41~43との接続状態を切り替えるように構成されていればよい。
 (1.2.4)第2スイッチ
 第2スイッチ5は、第2共通端子50と、3つの第2選択端子51~53と、を有する。第2共通端子50は、第1スイッチ4の第1共通端子40に接続されている。より詳細には、第2共通端子50は、第1インダクタ8を介して第1スイッチ4の第1共通端子40に接続されている。第2選択端子51は、増幅器61に接続されている。より詳細には、第2選択端子51は、第2インダクタ91を介して増幅器61の入力端子に接続されている。第2選択端子52は、増幅器62に接続されている。より詳細には、第2選択端子52は、第2インダクタ92を介して増幅器62の入力端子に接続されている。第2選択端子53は、増幅器63に接続されている。より詳細には、第2選択端子53は、第2インダクタ93を介して増幅器63の入力端子に接続されている。第2スイッチ5は、例えば、第2共通端子50に3つの第2選択端子51~53のうち少なくとも1つ以上を接続可能なスイッチである。ここで、第2スイッチ5は、例えば、一対一及び一対多の接続が可能なスイッチである。
 第2スイッチ5は、高周波モジュール1の外部回路(例えば、信号処理回路301)によって制御される。第2スイッチ5は、例えば、信号処理回路301から入力される制御信号にしたがって、第2共通端子50と3つの第2選択端子51~53との接続状態を切り替える。第2スイッチ5は、例えば、信号処理回路301から入力されるデジタルの制御信号にしたがって、第2共通端子50と3つの第2選択端子51~53との接続状態を切り替えるように構成されていればよい。
 (1.2.5)第3スイッチ
 第3スイッチ2は、第3共通端子20と、3つの第3選択端子21~23と、を有する。第3スイッチ2は、アンテナ端子181に接続されるスイッチ(アンテナスイッチとも呼ばれる)である。第3スイッチ2は、第3共通端子20を2つ有している。以下では、2つの第3共通端子20を区別する場合、2つの第3共通端子20を、それぞれ、第3共通端子20A及び第3共通端子20Bと称することもある。第3スイッチ2では、第3共通端子20Aが、アンテナ端子181に接続されている。アンテナ端子181には、アンテナ311が接続される。また、第3スイッチ2では、第3共通端子20Bが、アンテナ端子182に接続されている。アンテナ端子182には、アンテナ312が接続される。第3選択端子21は、フィルタ31の第1端子(入力端子)に接続されている。第3選択端子22は、フィルタ32の第1端子(入力端子)に接続されている。第3選択端子23は、フィルタ33の第1端子(入力端子)に接続されている。第3スイッチ2は、例えば、2つの第3共通端子20の各々に3つの第3選択端子21~23のうち少なくとも1つ以上を接続可能なスイッチである。ここで、第3スイッチ2は、例えば、2つの第3共通端子20の各々に関して、一対一及び一対多の接続が可能なスイッチである。
 第3スイッチ2は、高周波モジュール1の外部回路(例えば、信号処理回路301)によって制御される。第3スイッチ2は、例えば、信号処理回路301から入力される制御信号にしたがって、第3共通端子20と3つの第3選択端子21~23との接続状態を切り替える。第3スイッチ2は、例えば、信号処理回路301から入力されるデジタルの制御信号にしたがって、第3共通端子20と3つの第3選択端子21~23との接続状態を切り替えるように構成されていればよい。
 (1.2.6)第4スイッチ
 第4スイッチ7は、第4共通端子70と、3つの第4選択端子71~73と、を有する。第4共通端子70は、信号出力端子183に接続されている。信号出力端子183は、例えば、通信装置300の備える信号処理回路301と接続される。第4選択端子71は、増幅器61に接続されている。より詳細には、第4選択端子71は、増幅器61の出力端子に接続されている。第4選択端子72は、増幅器62に接続されている。より詳細には、第4選択端子72は、増幅器62の出力端子に接続されている。第4選択端子73は、増幅器63に接続されている。より詳細には、第4選択端子73は、増幅器63の出力端子に接続されている。第4スイッチ7は、例えば、第4共通端子70に3つの第4選択端子71~73のうち少なくとも1つ以上を接続可能なスイッチである。ここで、第4スイッチ7は、例えば、一対一及び一対多の接続が可能なスイッチである。
 第4スイッチ7は、高周波モジュール1の外部回路(例えば、信号処理回路301)によって制御される。第4スイッチ7は、例えば、信号処理回路301から入力される制御信号にしたがって、第4共通端子70と3つの第4選択端子71~73との接続状態を切り替える。第4スイッチ7は、例えば、信号処理回路301から入力されるデジタルの制御信号にしたがって、第4共通端子70と3つの第4選択端子71~73との接続状態を切り替えるように構成されていればよい。
 (1.2.7)信号経路
 高周波モジュール1は、複数(例えば、3つ)のフィルタ31~33と複数(例えば、3つ)の増幅器61~63との間の複数(例えば、3つ)の信号経路r1~r3を有する。ここにおいて、信号経路r1は、フィルタ31と増幅器61との間で信号経路である。高周波モジュール1では、信号経路r1上に、第1スイッチ4の選択端子41、第1スイッチ4の第1共通端子40、第2スイッチ5の第2共通端子50及び第2スイッチ5の第2選択端子51がある。信号経路r2は、フィルタ32と増幅器62との間の信号経路である。高周波モジュール1では、信号経路r2上に、第1スイッチ4の選択端子42、第1スイッチ4の第1共通端子40、第2スイッチ5の第2共通端子50及び第2スイッチ5の第2選択端子52がある。信号経路r3は、フィルタ33と増幅器63との間の信号経路である。高周波モジュール1では、信号経路r3上に、第1スイッチ4の選択端子43、第1スイッチ4の第1共通端子40、第2スイッチ5の第2共通端子50及び第2スイッチ5の第2選択端子53がある。
 3つの信号経路r1~r3は、第1共通端子40と第2共通端子50との間で共通する信号経路である1つの共通経路r10を含んでいる。また、3つの信号経路r1~r3は、共通経路r10とは異なる部分r11~r13を含んでいる。信号経路r1のうち共通経路r10とは異なる部分r11は、フィルタ31と第1スイッチ4の第1選択端子41との間の信号経路と、第2スイッチ5の第2選択端子51と増幅器61との間の信号経路と、を含む。信号経路r2のうち共通経路r10とは異なる部分r12は、フィルタ32と第1スイッチ4の第1選択端子42との間の信号経路と、第2スイッチ5の第2選択端子52と増幅器62との間の信号経路と、を含む。信号経路r3のうち共通経路r10とは異なる部分r13は、フィルタ33と第1スイッチ4の第1選択端子43との間の信号経路と、第2スイッチ5の第2選択端子53と増幅器63との間の信号経路と、を含む。
 (1.2.8)第1インダクタ及び複数の第2インダクタ
 第1インダクタ8は、複数の信号経路r1~r3のうち、第1共通端子40と第2共通端子50との間の共通経路r10に設けられている。複数の第2インダクタ91~93は、複数の信号経路r1~r3のうち共通経路r10とは異なる部分r11~r13に一対一に設けられている。
 高周波モジュール1では、フィルタ31と増幅器61とのインピーダンス整合をとるための整合回路(増幅器61を構成するローノイズアンプの入力端子側に設けられる入力整合回路)が、第1インダクタ8と第2インダクタ91とを含んでいる。また、高周波モジュール1では、フィルタ32と増幅器62とのインピーダンス整合をとるための整合回路(増幅器62を構成するローノイズアンプの入力端子側に設けられる入力整合回路)が、第1インダクタ8と第2インダクタ92とを含んでいる。また、高周波モジュール1では、フィルタ33と増幅器63とのインピーダンス整合をとるための整合回路(増幅器63を構成するローノイズアンプの入力端子側に設けられる入力整合回路)が、第1インダクタ8と第2インダクタ93とを含んでいる。要するに、高周波モジュール1では、1つの第1インダクタ8が3つの整合回路において共用されている。
 高周波モジュール1では、第1インダクタ8のインダクタンスは、複数の第2インダクタ9それぞれのインダクタンスよりも大きい。第1インダクタ8のインダクタンスは、例えば、10nH以上25nH以下であり、より好ましくは15nH以上20nH以下である。複数の第2インダクタ9の各々のインダクタンスは、例えば、0.5nH以上5nH以下であり、より好ましくは1nH以上3nH以下である。複数の第2インダクタ9のインダクタンスは、互いに異なる。例えば、第1インダクタ8のインダクタンスが15nHの場合、第2インダクタ91、第2インダクタ92及び第2インダクタ93のインダクタンスは、それぞれ、1nH、2nH及び3nHである。
 (1.2.9)外部接続端子
 高周波モジュール1は、複数の外部接続端子18を備えている。複数の外部接続端子18は、アンテナ端子181と、アンテナ端子182と、信号出力端子183と、複数のグランド端子185(図2A参照)と、を含む。複数のグランド端子185は、通信装置300の備える上述の回路基板のグランド電極と電気的に接続されてグランド電位が与えられる端子である。
 (1.3)高周波モジュールの構造
 以下、高周波モジュール1の構造について図2A及び図2Bを参照して説明する。
 高周波モジュール1は、複数(例えば、3つ)のフィルタ3と、複数(例えば、3つ)の増幅器6と、第1スイッチ4(図1参照)と、第2スイッチ5(図1参照)と、第1インダクタ8と、複数(例えば、3つ)の第2インダクタ9(図1参照)と、実装基板13と、を備える。
 実装基板13は、高周波モジュール1における複数の電子部品が実装される基板である。ここにおいて、実装されるとは、電子部品が実装基板13に配置されること(機械的に接続されること)と、電子部品が実装基板13(の適宜の導体部)と電気的に接続されることと、を含む。高周波モジュール1では、複数の電子部品は、複数のフィルタ3と、第1インダクタ8と、IC(Integrated Circuit)チップ10と、を含む。ICチップ10は、第1スイッチ4と、第2スイッチ5と、複数の増幅器6と、を含んでいる。ICチップ10は、複数の第2インダクタ9を更に含む。言い換えれば、複数の第2インダクタ9は、ICチップ10内に設けられている。またICチップ10は、第3スイッチ2及び第4スイッチ7を更に含む。
 実装基板13は、実装基板13の厚さ方向D1において互いに対向する第1主面131及び第2主面132を有する。実装基板13は、例えば、プリント配線板、LTCC(Low Temperature Co-fired Ceramics)基板、HTCC(High Temperature Co-fired Ceramics)基板、樹脂多層基板である。ここにおいて、実装基板13は、例えば、複数の誘電体層及び複数の導電層を含む多層基板である。複数の誘電体層及び複数の導電層は、実装基板13の厚さ方向D1において積層されている。複数の導電層は、層ごとに定められた所定パターンに形成されている。複数の導電層の各々は、実装基板13の厚さ方向D1に直交する一平面内において1つ又は複数の導体部を含む。各導電層の材料は、例えば、銅である。複数の導電層は、グランド層を含む。高周波モジュール1では、複数のグランド端子185とグランド層とが、実装基板13の有するビア導体等を介して電気的に接続されている。
 実装基板13は、プリント配線板、LTCC基板に限らず、配線構造体であってもよい。配線構造体は、例えば、多層構造体である。多層構造体は、少なくとも1つの絶縁層と、少なくとも1つの導電層とを含む。絶縁層は、所定パターンに形成されている。絶縁層が複数の場合は、複数の絶縁層は、層ごとに定められた所定パターンに形成されている。導電層は、絶縁層の所定パターンとは異なる所定パターンに形成されている。導電層が複数の場合は、複数の導電層は、層ごとに定められた所定パターンに形成されている。導電層は、1つ又は複数の再配線部を含んでもよい。配線構造体では、多層構造体の厚さ方向において互いに対向する2つの面のうち第1面が実装基板13の第1主面131であり、第2面が実装基板13の第2主面132である。配線構造体は、例えば、インタポーザであってもよい。インタポーザは、シリコン基板を用いたインタポーザであってもよいし、多層で構成された基板であってもよい。
 実装基板13の第1主面131及び第2主面132は、実装基板13の厚さ方向D1において離れており、実装基板13の厚さ方向D1に交差する。実装基板13における第1主面131は、例えば、実装基板13の厚さ方向D1に直交しているが、例えば、厚さ方向D1に直交しない面として導体部の側面等を含んでいてもよい。また、実装基板13における第2主面132は、例えば、実装基板13の厚さ方向D1に直交しているが、例えば、厚さ方向D1に直交しない面として、導体部の側面等を含んでいてもよい。また、実装基板13の第1主面131及び第2主面132は、微細な凹凸又は凹部又は凸部が形成されていてもよい。実装基板13の厚さ方向D1からの平面視で、実装基板13は、長方形状であるが、これに限らず、例えば、正方形状であってもよい。
 図1に示した信号経路r11~r13の各々は、実装基板13の導体部、ビア導体等により構成される複数の配線のうち少なくとも1つの配線を含んでいる。例えば、信号経路r11は、フィルタ31と第1スイッチ4の第1選択端子41とを接続している配線と、第1スイッチ4の第1共通端子40と第1インダクタ8の第1端子81(図1参照)とを接続している配線と、第1インダクタ8の第2端子82(図1参照)と第2スイッチ5の第2共通端子50とを接続している配線と、第2スイッチ5の第2選択端子51と第2インダクタ91とを接続している配線と、第2インダクタ91と増幅器61とを接続している配線と、を含んでいる。また、信号経路r12は、フィルタ32と第1スイッチ4の第1選択端子42とを接続している配線と、第1スイッチ4の第1共通端子40と第1インダクタ8の第1端子81とを接続している配線と、第1インダクタ8の第2端子82と第2スイッチ5の第2共通端子50とを接続している配線と、第2スイッチ5の第2選択端子52と第2インダクタ92とを接続している配線と、第2インダクタ92と増幅器62とを接続している配線と、を含んでいる。また、信号経路r13は、フィルタ33と第1スイッチ4の第1選択端子43とを接続している配線と、第1スイッチ4の第1共通端子40と第1インダクタ8の第1端子81とを接続している配線と、第1インダクタ8の第2端子82と第2スイッチ5の第2共通端子50とを接続している配線と、第2スイッチ5の第2選択端子53と第2インダクタ93とを接続している配線と、第2インダクタ93と増幅器63とを接続している配線と、を含んでいる。
 3つのフィルタ3の各々は、例えば、1チップの電子部品である。3つのフィルタ3の各々は、例えば、ラダー型フィルタであり、複数(例えば、4つ)の直列腕共振子と、複数(例えば、3つ)の並列腕共振子と、を有する。3つのフィルタ3の各々は、例えば、弾性波フィルタであり、複数の直列腕共振子及び複数の並列腕共振子の各々が弾性波共振子により構成されている。弾性波フィルタは、例えば、弾性表面波を利用する表面弾性波フィルタである。
 表面弾性波フィルタでは、複数の直列腕共振子及び複数の並列腕共振子の各々は、例えば、SAW(Surface Acoustic Wave)共振子である。
 3つのフィルタ3の各々は、例えば、第1主面及び第2主面を有する基板と、この基板の第1主面側に形成されている受信用フィルタとしての回路部と、を有する。基板は、例えば、圧電体基板である。圧電体基板は、例えば、リチウムタンタレート基板、リチウムニオベイト基板等である。回路部は、複数の直列腕共振子に対応する複数のIDT(Interdigital Transducer)電極と、複数の並列腕共振子に対応する複数のIDT電極と、を有している。
 3つのフィルタ3は、図2Aに示すように、実装基板13の第1主面131に実装されている。したがって、3つのフィルタ3は、実装基板13の第1主面131に配置されている。実装基板13の厚さ方向D1からの平面視で、3つのフィルタ3の各々の外周形状は、四角形状である。
 3つのフィルタ3の各々では、基板は、圧電体基板に限らず、例えば、シリコン基板であってもよい。この場合、3つのフィルタ3の各々は、基板の第1主面上に設けられた低音速膜と、低音速膜上に設けられた圧電体層と、を有する。複数のIDT電極は、圧電体層上に設けられている。低音速膜は、基板上に直接的又は間接的に設けられている。また、圧電体層は、低音速膜上に直接的又は間接的に設けられている。低音速膜では、圧電体層を伝搬するバルク波の音速よりも、低音速膜を伝搬するバルク波の音速が低速である。圧電体層の材料は、例えば、リチウムタンタレートである。低音速膜の材料は、例えば、酸化ケイ素である。圧電体層の厚さは、例えば、IDT電極の電極指周期で定まる弾性波の波長をλとしたときに、3.5λ以下である。低音速膜の厚さは、例えば、2.0λ以下である。
 圧電体層は、例えば、リチウムタンタレート、リチウムニオベイト、酸化亜鉛、窒化アルミニウム、又は、チタン酸ジルコン酸鉛のいずれかにより形成されていればよい。また、低音速膜は、酸化ケイ素、ガラス、酸窒化ケイ素、酸化タンタル、酸化ケイ素にフッ素又は炭素又はホウ素を加えた化合物からなる群から選択される少なくとも1種の材料を含んでいればよい。また、基板は、シリコン、窒化アルミニウム、酸化アルミニウム、炭化ケイ素、窒化ケイ素、サファイア、リチウムタンタレート、リチウムニオベイト、水晶、アルミナ、ジルコニア、コージライト、ムライト、ステアタイト、フォルステライト、マグネシア及びダイヤモンドからなる群から選択される少なくとも1種の材料を含んでいればよい。
 3つのフィルタ3の各々は、例えば低音速膜と圧電体層との間に介在する密着層を含んでいてもよい。密着層は、例えば、樹脂(エポキシ樹脂、ポリイミド樹脂)からなる。また、3つのフィルタ3の各々は、低音速膜と圧電体層との間、圧電体層上、又は低音速膜下のいずれかに誘電体膜を備えていてもよい。
 また、3つのフィルタ3の各々は、例えば、基板と低音速膜との間に介在する高音速膜を有していてもよい。ここにおいて、高音速膜は、基板上に直接的又は間接的に設けられている。低音速膜は、高音速膜上に直接的又は間接的に設けられている。圧電体層は、低音速膜上に直接的又は間接的に設けられている。高音速膜では、圧電体層を伝搬する弾性波の音速よりも、高音速膜を伝搬するバルク波の音速が高速である。低音速膜では、圧電体層を伝搬するバルク波の音速よりも、低音速膜を伝搬するバルク波の音速が低速である。
 高音速膜は、ダイヤモンドライクカーボン、窒化アルミニウム、酸化アルミニウム、炭化ケイ素、窒化ケイ素、シリコン、サファイア、リチウムタンタレート、リチウムニオベイト、水晶等の圧電体、アルミナ、ジルコニア、コージライト、ムライト、ステアタイト、フォルステライト等の各種セラミック、マグネシア、ダイヤモンド、又は、上記各材料を主成分とする材料、上記各材料の混合物を主成分とする材料からなる。
 3つのフィルタ3の各々は、例えば、スペーサ層と、カバー部材と、を更に有してもよい。スペーサ層及びカバー部材は、基板の第1主面側に設けられる。スペーサ層は、実装基板13の厚さ方向D1からの平面視で、複数のIDT電極を囲んでいる。スペーサ層の材料は、例えば、エポキシ樹脂、ポリイミド等の合成樹脂である。カバー部材は、実装基板13の厚さ方向D1において基板に対向するようにスペーサ層に配置されている。カバー部材の材料は、例えば、エポキシ樹脂、ポリイミド等の合成樹脂である。3つのフィルタ3の各々は、基板とスペーサ層とカバー部材とで囲まれた空間を有する。3つのフィルタ3の各々はカバー部材を有する場合、カバー部材から露出する複数の端子を有する。
 第1インダクタ8は、表面実装型インダクタであり、実装基板13の第1主面131に実装されている。したがって、第1インダクタ8は、実装基板13の第1主面131に配置されている。表面実装型インダクタとしては、例えば、非磁性コアにコイル形成のための導体が巻かれている巻線インダクタを採用することができる。第1インダクタ8は、上述のように表面実装型インダクタであり、第1端子81(図1参照)及び第2端子82(図1参照)を有している。高周波モジュール1では、第1インダクタ8の第1端子81に第1スイッチ4の第1共通端子40が接続され、第2端子82に第2スイッチ5の第2共通端子50が接続されている。実装基板13の厚さ方向D1からの平面視で、第1インダクタ8の外周形状は、四角形状である。
 ICチップ10は、上述のように、第1スイッチ4と、第2スイッチ5と、複数の増幅器6と、複数の第2インダクタ9と、第3スイッチ2と、第4スイッチ7と、を含んでいる。第1スイッチ4は、第1共通端子40と3つの第1選択端子41~43と複数のFET(Field Effect Transistor)とを含む。また、第2スイッチ5は、第2共通端子50と3つの第2選択端子51~53と複数のFETとを含む。また、第3スイッチ2は、第3共通端子20と3つの第3選択端子21~23と複数のFETとを含む。また、第4スイッチ7は、第4共通端子70と3つの第4選択端子71~73と複数のFETとを含む。複数の第2インダクタ9は、例えば、平面コイルである。
 ICチップ10は、第1スイッチ4と、第2スイッチ5と、複数の増幅器6と、複数の第2インダクタ9と、第3スイッチ2と、第4スイッチ7とが集積化された1チップの半導体チップである。より詳細には、ICチップ10は、互いに対向する第1主面及び第2主面を有する基板を備え、この基板の第1主面側に第1スイッチ4、第2スイッチ5、第3スイッチ2、第4スイッチ7、複数の増幅器6及び複数の第2インダクタ9が形成されている。基板は、例えば、シリコン基板である。ここにおいて、第2インダクタ9は、基板の第1主面上の絶縁層内に設けられている所定パターンの導体部により構成されている。ICチップ10は、基板の第1主面及び第2主面のうち第1主面が実装基板13の第2主面132側となるように実装基板13の第2主面132に実装されている。実装基板13の厚さ方向D1からの平面視で、ICチップ10の外周形状は、四角形状である。
 複数の外部接続端子18は、実装基板13の第2主面132に配置されている。複数の外部接続端子18の材料は、例えば、金属(例えば、銅、銅合金)である。複数の外部接続端子18の各々は、柱状電極である。ここにおいて、柱状電極は、例えば、円柱状の電極である。複数の外部接続端子18は、同じ形状であるが、異なる形状であってもよい。
 複数の外部接続端子18は、上述のように、アンテナ端子181、アンテナ端子182、信号出力端子183及び複数のグランド端子185を含んでいる。また、複数の外部接続端子18は、信号処理回路301からICチップ10へのデジタルの制御信号を受け付けるための制御端子186(図2A参照)を含んでいる。制御端子186は、例えば、ICチップ10に接続されている。ここにおいて、ICチップ10は、信号処理回路301から制御端子186を通して入力された制御信号にしたがって、第1スイッチ4、第2スイッチ5、第3スイッチ2、第4スイッチ7等を制御する制御部を備えている。制御部は、複数の増幅器6も制御する。グランド端子185は、上述のように実装基板13のグランド層と電気的に接続されている。グランド層は高周波モジュール1の回路グランドである。
 高周波モジュール1は、第1樹脂層14を更に備える。第1樹脂層14は、実装基板13の第1主面131上に設けられている。第1樹脂層14は、実装基板13の第1主面131に実装されている複数の電子部品を覆っている。ここにおいて、複数の電子部品は、複数のフィルタ3と、第1インダクタ8と、を含む。第1樹脂層14は、樹脂を含む。第1樹脂層14は、樹脂の他にフィラーを含んでいてもよい。
 また、高周波モジュール1は、第2樹脂層15を更に備える。第2樹脂層15は、実装基板13の第2主面132上に設けられている。第2樹脂層15は、実装基板13の第2主面132に実装されている電子部品と複数の外部接続端子18それぞれの一部とを覆っている。ここにおいて、電子部品は、ICチップ10を含む。第2樹脂層15は、複数の外部接続端子18の各々における先端面を露出させるように形成されている。第2樹脂層15は、樹脂を含む。第2樹脂層15は、樹脂の他にフィラーを含んでいてもよい。第2樹脂層15の材料は、第1樹脂層14の材料と同じ材料であってもよいし、異なる材料であってもよい。第2樹脂層15は、ICチップ10における基板の第2主面を露出させるように設けられていてもよい。
 また、高周波モジュール1は、シールド層16を更に備える。シールド層16の材料は、例えば、金属である。シールド層16は、第1樹脂層14の主面141及び外周面143と、実装基板13の外周面133と、第2樹脂層15の外周面153と、を覆っている。シールド層16は、実装基板13の有するグランド層と接触している。これにより、高周波モジュール1では、シールド層16の電位をグランド層の電位と同じにすることができる。
 高周波モジュール1では、実装基板13の厚さ方向D1からの平面視で、複数のフィルタ3及び第1インダクタ8とICチップ10とが重なっている。
 (3)まとめ
 (3.1)高周波モジュール
 実施形態1に係る高周波モジュール1は、複数のフィルタ31~33と、複数の増幅器61~63と、第1スイッチ4と、第2スイッチ5と、第1インダクタ8と、複数の第2インダクタ91~93と、実装基板13と、を備える。複数のフィルタ31~33は、アンテナ端子181に接続可能である。第1スイッチ4は、第1共通端子40及び複数の第1選択端子41~43を有する。第1スイッチ4は、複数の第1選択端子41~43に複数のフィルタ31~33が接続されている。第2スイッチ5は、第2共通端子50及び複数の第2選択端子51~53を有する。第2スイッチ5は、複数の第2選択端子51~53に複数の増幅器61~63が接続されている。第1インダクタ8は、複数のフィルタ31~33と複数の増幅器61~63との間の複数の信号経路r1~r3のうち、第1共通端子40と第2共通端子50との間の共通経路r10に設けられている。複数の第2インダクタ91~93は、複数の信号経路r1~r3のうち共通経路r10とは異なる部分r11~r13に一対一に設けられている。実装基板13は、互いに対向する第1主面131及び第2主面132を有する。第1インダクタ8は、実装基板13の第1主面131に配置されている表面実装型インダクタである。複数の第2インダクタ91~93は、複数の増幅器61~63を含むICチップ10内に設けられているインダクタである。
 実施形態1に係る高周波モジュール1は、小型化を図ることが可能となる。より詳細には、実施形態1に係る高周波モジュール1は、複数のフィルタ31~33と複数の増幅器61~63との間の信号経路r1~r3のうち共通経路r10に表面実装型インダクタからなる第1インダクタ8を設けてあるので、複数の増幅器61~63に一対一に対応する複数の整合回路(入力整合回路)が互いに異なる表面実装型インダクタを含んでいる場合と比べて、実装基板13の厚さ方向D1から見た外形サイズの小型化を図ることが可能となる。
 実施形態1に係る高周波モジュール1では、第1インダクタ8が表面実装型インダクタであることにより、共通経路r10に設けられる第1インダクタ8のインダクタンス及びQ値を高くすることが可能となる。これにより、実施形態1に係る高周波モジュール1では、ICチップ10内に設けられている複数の第2インダクタ9それぞれのインダクタンスを第1インダクタ8のインダクタンスよりも小さくすることができる。よって、実施形態1に係る高周波モジュール1では、実装基板13の厚さ方向D1から見たときのICチップ10における複数の第2インダクタ9の占有領域を小さくすることができ、小型化を図れる。
 (3.2)通信装置
 実施形態1に係る通信装置300は、高周波モジュール1と、信号処理回路301と、を備える。信号処理回路301は、高周波モジュール1に接続されている。信号処理回路301は、高周波信号に対する信号処理を行う。
 実施形態1に係る通信装置300は、高周波モジュール1を備えるので、小型化を図ることが可能となる。信号処理回路301を構成する複数の電子部品は、例えば、上述の回路基板に実装されていてもよいし、高周波モジュール1が実装された回路基板(第1回路基板)とは別の回路基板(第2回路基板)に実装されていてもよい。
 (4)高周波モジュールの変形例
 実施形態1の変形例に係る高周波モジュール1aについて、図3を参照して説明する。変形例に係る高周波モジュール1aに関し、実施形態1に係る高周波モジュール1と同様の構成要素については、同一の符号を付して説明を省略する。
 変形例に係る高周波モジュール1aは、複数の外部接続端子18がボールバンプである点で、実施形態1に係る高周波モジュール1と相違する。また、変形例に係る高周波モジュール1aは、実施形態1に係る高周波モジュール1の第2樹脂層15を備えていない点で、実施形態1に係る高周波モジュール1と相違する。変形例に係る高周波モジュール1aは、実装基板13の第2主面132にフリップチップ実装されているICチップ10と実装基板13の第2主面132との間の隙間に設けられたアンダーフィル部を備えていてもよい。
 複数の外部接続端子18の各々を構成するボールバンプの材料は、例えば、金、銅、はんだ等である。
 複数の外部接続端子18は、ボールバンプにより構成された外部接続端子18と、柱状電極により構成された外部接続端子18と、を含んでいてもよい。
 変形例に係る高周波モジュール1aは、実施形態1に係る高周波モジュール1と同様、小型化を図ることが可能となる。
 (実施形態2)
 実施形態2に係る高周波モジュール1b及び通信装置300bについて、図4及び図5を参照して説明する。実施形態2に係る高周波モジュール1b及び通信装置300bに関し、実施形態1に係る高周波モジュール1及び通信装置300と同様の構成要素については、同一の符号を付して説明を省略する。
 実施形態2に係る高周波モジュール1bは、複数の第2インダクタ9が実装基板13に形成されている導体パターン95を含むインダクタである点で、実施形態1に係る高周波モジュール1と相違する。複数の第2インダクタ9の各々は、対応する導体パターン95の他に、ビア導体を含んでいてもよいし、導体パターン95を2つ以上含んでいてもよい。ここにおいて、複数の第2インダクタ9の各々では、対応する2つ以上の導体パターン95が実装基板13の厚さ方向D1において離れて配置されており、実装基板13の厚さ方向D1において隣り合う導体パターン95同士を接続しているビア導体を含む。
 高周波モジュール1bでは、実施形態1に係る高周波モジュール1と同様、第1インダクタ8のインダクタンスは、複数の第2インダクタ9それぞれのインダクタンスよりも大きい。第1インダクタ8のインダクタンスは、例えば、10nH以上25nH以下であり、より好ましくは15nH以上20nH以下である。複数の第2インダクタ9の各々のインダクタンスは、例えば、0.5nH以上5nH以下であり、より好ましくは1nH以上3nH以下である。複数の第2インダクタ9のインダクタンスは、互いに異なる。例えば、第1インダクタ8のインダクタンスが15nHの場合、第2インダクタ91、第2インダクタ92及び第2インダクタ93のインダクタンスは、それぞれ、1nH、2nH及び3nHである。
 また、実施形態2に係る高周波モジュール1bは、実施形態1に係る高周波モジュール1におけるICチップ10の代わりに、ICチップ10bを備えている点で相違する。
 ICチップ10bは、複数(例えば、3つ)の増幅器6と、第1スイッチ4と、第2スイッチ5と、第3スイッチ2と、第4スイッチ7と、を含んでいるが、複数(例えば、3つ)の第2インダクタ9を含んでいない。また、ICチップ10bは、ICチップ10bとは別体の複数(3つ)の第2インダクタ9が一対一に接続される複数の端子110(図4参照)を有している。ここにおいて、ICチップ10bの複数の端子110は、第2インダクタ91が接続される端子111と、第2インダクタ92が接続される端子112と、第2インダクタ93が接続される端子113と、を含む。第2インダクタ91は、第1端及び第2端を有する。第2インダクタ91では、その第1端が第2スイッチ5の第2選択端子51に接続され、その第2端がICチップ10bの端子111に接続されている。第2インダクタ92は、第1端及び第2端を有する。第2インダクタ92では、その第1端が第2スイッチ5の第2選択端子52に接続され、その第2端がICチップ10bの端子112に接続されている。第2インダクタ93は、第1端及び第2端を有する。第2インダクタ93では、その第1端が第2スイッチ5の第2選択端子53に接続され、その第2端がICチップ10bの端子113に接続されている。
 実施形態2に係る高周波モジュール1bは、複数のフィルタ31~33と、複数の増幅器61~63と、第1スイッチ4と、第2スイッチ5と、第1インダクタ8と、複数の第2インダクタ91~93と、実装基板13と、を備える。複数のフィルタ31~33は、アンテナ端子181に接続可能である。第1スイッチ4は、第1共通端子40及び複数の第1選択端子41~43を有する。第1スイッチ4は、複数の第1選択端子41~43に複数のフィルタ31~33が接続されている。第2スイッチ5は、第2共通端子50及び複数の第2選択端子51~53を有する。第2スイッチ5は、複数の第2選択端子51~53に複数の増幅器61~63が接続されている。第1インダクタ8は、複数のフィルタ31~33と複数の増幅器61~63との間の複数の信号経路r1~r3のうち、第1共通端子40と第2共通端子50との間の共通経路r10に設けられている。複数の第2インダクタ91~93は、複数の信号経路r1~r3のうち共通経路r10とは異なる部分r11~r13に一対一に設けられている。実装基板13は、互いに対向する第1主面131及び第2主面132を有する。第1インダクタ8は、実装基板13の第1主面131に配置されている表面実装型インダクタである。複数の第2インダクタ9は、実装基板13に形成されている導体パターン95を含むインダクタである。
 実施形態2に係る高周波モジュール1bは、小型化を図ることが可能となる。より詳細には、実施形態2に係る高周波モジュール1bは、複数のフィルタ31~33と複数の増幅器61~63との間の信号経路r1~r3のうち共通経路r10に表面実装型インダクタからなる第1インダクタ8を設けてあるので、複数の増幅器61~63に一対一に対応する複数の整合回路(入力整合回路)が互いに異なる表面実装型インダクタを含んでいる場合と比べて、小型化を図ることが可能となる。
 実施形態2に係る高周波モジュール1bでは、第1インダクタ8が表面実装型インダクタであることにより、共通経路r10に設けられる第1インダクタ8のインダクタンス及びQ値を高くすることが可能となる。これにより、実施形態2に係る高周波モジュール1bでは、実装基板13に形成されている複数の第2インダクタ9それぞれのインダクタンスを第1インダクタ8のインダクタンスよりも小さくすることができる。よって、実施形態2に係る高周波モジュール1bでは、小型化を図れる。複数の第2インダクタ9の各々の導体パターン95は、実装基板13内に形成されている。
 実施形態2に係る通信装置300bは、高周波モジュール1bを備えるので、小型化を図ることが可能となる。
 (実施形態3)
 実施形態3に係る高周波モジュール1c及び通信装置300cについて、図6を参照して説明する。実施形態3に係る高周波モジュール1c及び通信装置300cに関し、実施形態1に係る高周波モジュール1及び通信装置300と同様の構成要素については、同一の符号を付して説明を省略する。
 実施形態3に係る高周波モジュール1cでは、所定周波数帯域は、例えば、ミッドバンド帯とハイバンド帯とを含む。言い換えれば、実施形態3に係る高周波モジュール1cは、ミッドバンド帯とハイバンド帯とに対応可能な高周波モジュールである。ミッドバンド帯は、例えば、Band1、Band3、Band4、Band11、Band25、Band70、Band34及びBand39を含む。Band34及びBand39は、通信方式としてTDD(Time Division Duplex)に対応した通信に利用される通信バンドである。ハイバンド帯は、例えば、Band7、Band30、Band40、Band41、Band53、n75及びn76を含む。所定周波数帯域に含まれる通信バンドの通信規格は、例えば、LTE規格又は5G NR規格である。
 実施形態3に係る高周波モジュール1cは、共通経路r10に設けられている第1インダクタ8に関し、第1端子81が共通経路r10のノードN1に接続され、第2端子82がグランドに接続されている点で、実施形態1に係る高周波モジュール1と相違する。
 高周波モジュール1cでは、実施形態1に係る高周波モジュール1と同様、第1インダクタ8のインダクタンスは、複数の第2インダクタ9それぞれのインダクタンスよりも大きい。第1インダクタ8のインダクタンスは、例えば、5nH以上15nH以下である。複数の第2インダクタ9の各々のインダクタンスは、例えば、0.5nH以上5nH以下である。複数の第2インダクタ9のインダクタンスは、互いに異なる。例えば、第1インダクタ8のインダクタンスが15nHの場合、第2インダクタ91、第2インダクタ92及び第2インダクタ93のインダクタンスは、それぞれ、1nH、2nH及び3nHである。
 実施形態3に係る高周波モジュール1cは、実施形態1に係る高周波モジュール1と同様、複数のフィルタ31~33と、複数の増幅器61~63と、第1スイッチ4と、第2スイッチ5と、第1インダクタ8と、複数の第2インダクタ91~93と、実装基板13(図2A及び2B参照)と、を備える。複数のフィルタ31~33は、アンテナ端子181に接続可能である。第1スイッチ4は、第1共通端子40及び複数の第1選択端子41~43を有する。第1スイッチ4は、複数の第1選択端子41~43に複数のフィルタ31~33が接続されている。第2スイッチ5は、第2共通端子50及び複数の第2選択端子51~53を有する。第2スイッチ5は、複数の第2選択端子51~53に複数の増幅器61~63が接続されている。第1インダクタ8は、複数のフィルタ31~33と複数の増幅器61~63との間の複数の信号経路r1~r3のうち、第1共通端子40と第2共通端子50との間の共通経路r10に設けられている。複数の第2インダクタ91~93は、複数の信号経路r1~r3のうち共通経路r10とは異なる部分r11~r13に一対一に設けられている。実装基板13は、互いに対向する第1主面131及び第2主面132を有する。第1インダクタ8は、実装基板13の第1主面131に配置されている表面実装型インダクタである。複数の第2インダクタ91~93は、複数の増幅器61~63を含むICチップ10内に設けられているインダクタである。したがって、実施形態3に係る高周波モジュール1cは、実施形態1に係る高周波モジュール1と同様、小型化を図ることが可能となる。
 実施形態3に係る通信装置300cは、高周波モジュール1cを備えるので、小型化を図ることが可能となる。
 (実施形態4)
 実施形態4に係る高周波モジュール1d及び通信装置300dについて、図7、図8A及び図8Bを参照して説明する。実施形態4に係る高周波モジュール1d及び通信装置300dに関し、実施形態1に係る高周波モジュール1及び通信装置300と同様の構成要素については、同一の符号を付して説明を省略する。
 実施形態4に係る高周波モジュール1dでは、所定周波数帯域は、例えば、ローバンド帯とミッドバンド帯とハイバンド帯とを含む。言い換えれば、実施形態4に係る高周波モジュール1dは、ローバンド帯とミッドバンド帯とハイバンド帯とに対応可能な高周波モジュールである。ローバンド帯は、Band71、Band28A、Band28B、Band12、Band13、Band14、Band20、Band26及びBand8を含む。ミッドバンド帯は、例えば、Band1、Band3、Band4、Band11、Band25、Band70、Band34及びBand39を含む。ハイバンド帯は、例えば、Band7、Band30、Band40、Band41、Band53、n75及びn76を含む。所定周波数帯域に含まれる通信バンドの通信規格は、例えば、LTE規格又は5G NR規格である。Band34、Band39、Band40、Band41、Band42は、通信方式としてTDD(Time Division Duplex)に対応した通信に利用される通信バンドである。高周波モジュール1dは、第3スイッチ2が2つの第3共通端子20A、20Bを有しているので、通信方式としてFDD(Frequency Division Duplex)とTDDとの両方に対応できる。
 実施形態4に係る高周波モジュール1dは、第3インダクタ12を更に備える点で、実施形態1に係る高周波モジュール1と相違する。
 第3インダクタ12は、共通経路r10とグランド(グランド端子185)との間に設けられている。第3インダクタ12は、実装基板13の第1主面131に配置されている表面実装型インダクタである。第3インダクタ12は、第1端子121及び第2端子122を有する。第3インダクタ12では、第1端子121が共通経路r10において第1スイッチ4の第1共通端子40と第1インダクタ8との間のノードN1に接続され、第2端子122がグランド(図8A及び8Bでは、実装基板13の厚さ方向D1において第3インダクタ12に重なるグランド端子185)に接続されている。
 高周波モジュール1dでは、フィルタ31と増幅器61とのインピーダンス整合をとるための整合回路が、第1インダクタ8と第2インダクタ91と第3インダクタ12とを含んでいる。また、高周波モジュール1dでは、フィルタ32と増幅器62とのインピーダンス整合をとるための整合回路が、第1インダクタ8と第2インダクタ92と第3インダクタ12とを含んでいる。また、高周波モジュール1dでは、フィルタ33と増幅器63とのインピーダンス整合をとるための整合回路が、第1インダクタ8と第2インダクタ93と第3インダクタ12とを含んでいる。要するに、高周波モジュール1dでは、1つの第1インダクタ8及び1つの第3インダクタ12が3つの整合回路において共用されている。
 高周波モジュール1dでは、実施形態1に係る高周波モジュール1と同様、第1インダクタ8のインダクタンスは、複数の第2インダクタ9それぞれのインダクタンスよりも大きい。また、第3インダクタ12のインダクタンスは、複数の第2インダクタ9それぞれのインダクタンスよりも大きい。第1インダクタ8のインダクタンスは、例えば、5nH以上15nH以下である。複数の第2インダクタ9の各々のインダクタンスは、例えば、0.5nH以上2nH以下である。複数の第2インダクタ9のインダクタンスは、互いに異なる。第3インダクタ12のインダクタンスは、例えば、5nH以上15nH以下である。
 実施形態4に係る高周波モジュール1dでは、実施形態1に係る高周波モジュール1と同様、第1インダクタ8は、実装基板13の第1主面131に配置されている表面実装型インダクタである。また、複数の第2インダクタ91~93は、複数の増幅器61~63を含むICチップ10内に設けられているインダクタである。したがって、実施形態4に係る高周波モジュール1dは、実施形態1に係る高周波モジュール1と同様、小型化を図ることが可能となる。
 また、実施形態4に係る高周波モジュール1dは、第3インダクタ12を備えることにより、実施形態1に係る高周波モジュール1と比べて、より広い所定周波数帯域での通信に対応することが可能となり、ローバンド帯とミッドバンド帯とハイバンド帯とに対応可能となる。
 また、実施形態4に係る高周波モジュール1dは、ローノイズアンプからなる増幅器6の入力端子とフィルタ3との間にシャントインダクタとなる第3インダクタ12を備えるので、増幅器6を制御する制御部によって増幅器6をオンさせるときのスイッチング時間を短くすることが可能となる。
 実施形態4に係る通信装置300dは、高周波モジュール1dを備えるので、小型化を図ることが可能となる。
 (その他の変形例)
 上記の実施形態1~4は、本発明の様々な実施形態の一つに過ぎない。上記の実施形態1~4は、本発明の目的を達成できれば、設計等に応じて種々の変更が可能である。
 例えば、高周波モジュール1、1a、1b、1c、1dでは、第1スイッチ4の有する第1選択端子の数と、第1スイッチ4に接続されるフィルタ3の数とが異なっていてもよい。また、高周波モジュール1、1a、1b、1c、1dでは、第2スイッチ5の有する第2選択端子の数と、第2スイッチ5に接続される増幅器6の数とが異なっていてもよい。また、高周波モジュール1、1a、1b、1c、1dでは、第3スイッチ2の有する第3選択端子の数と、第3スイッチ2に接続されるフィルタ3の数とが異なっていてもよい。また、高周波モジュール1、1a、1b、1c、1dでは、第4スイッチ7の有する第4選択端子の数と、第4スイッチ7に接続される増幅器6の数とが異なっていてもよい。
 また、実装基板13は、部品内蔵基板であってもよい。
 また、高周波モジュール1、1a、1c、1dでは、ICチップ10は、少なくとも、複数の増幅器6と、複数の第2インダクタ9と、を含んでいればよく、第1スイッチ4、第2スイッチ5、第3スイッチ2及び第4スイッチ7を含むことは必須ではない。例えば、高周波モジュール1は、ICチップ10とは別に、第1スイッチ4と第2スイッチ5と第3スイッチ2と第4スイッチ7とを含むICチップを有してもよいし、第1スイッチ4、第2スイッチ5、第3スイッチ2及び第4スイッチ7の各々を構成する4つのスイッチIC(Integrated Circuit)を有してもよい。また、実施形態2に係る高周波モジュール1bでは、ICチップ10bは、少なくとも複数の増幅器6を含んでいればよく、第1スイッチ4、第2スイッチ5、第3スイッチ2及び第4スイッチ7を含むことは必須ではない。また、ICチップ10、10bは、実装基板13の第2主面132に配置される場合に限らず、実装基板13の第1主面131に配置されてもよい。
 また、複数のフィルタ3は、弾性表面波を利用する弾性波フィルタであるが、これに限らず、例えば、弾性境界波、板波等を利用する弾性波フィルタであってもよい。
 弾性波フィルタでは、複数の直列腕共振子及び複数の並列腕共振子の各々は、SAW共振子に限らず、例えば、BAW(Bulk Acoustic Wave)共振子であってもよい。
 また、複数のフィルタ3の各々は、LCフィルタであってもよい。
 また、複数のフィルタ3のうち少なくとも1つのフィルタ3が、TDD(Time Division Duplex)に対応した通信に利用されるデュプレクサであってもよい。また、高周波モジュール1、1a、1b、1c、1dは、複数の信号経路r1~r3とは別に送信用の信号経路を備えていてもよい。
 また、実施形態2に係る高周波モジュール1bでは、複数の第2インダクタ9の各々の導体パターン95は、実装基板13内に形成されている場合に限らず、例えば、実装基板13の第1主面131に形成されていてもよい。
 また、複数の増幅器61~63は、信号処理回路301からの高周波信号である送信信号を増幅して信号経路r1~r3のうち対応する信号経路に出力するパワーアンプであってもよい。この場合、高周波モジュール1、1a、1b、1c、1dは、信号出力端子183の代わりに信号入力端子を有する。ここにおいて、増幅器6の入力端子は、信号入力端子を介して信号処理回路301と接続可能である。信号入力端子は、外部回路(例えば、信号処理回路301)からの高周波信号(送信信号)を高周波モジュール1、1a、1b、1c、1dに入力するための端子である。信号経路r1~r3は、送信用の信号経路となる。また、複数のフィルタ31~33は、複数の増幅器61~63のうち一対一に対応する増幅器6からの送信信号を通過させる。また、複数の整合回路の各々は、対応する増幅器6の出力端子と対応するフィルタ3との間に設けられた出力整合回路となる。複数の増幅器6の各々がパワーアンプの場合、高周波モジュール1、1a、1b、1c、1dは、複数の増幅器6を制御する制御回路を更に備えてもよい。制御回路は、例えば、パワーアンプを制御する制御IC(Integrated Circuit)である。
 複数の増幅器6の各々がパワーアンプの場合、高周波モジュール1、1a、1b、1c、1dでは、例えば、複数の増幅器6を含むICチップ(GaAs系ICチップ)が、実装基板13の第1主面131に配置され、第1スイッチ4と第2スイッチ5と第3スイッチ2と第4スイッチ7とを含むICチップが、実装基板13の第2主面132に配置される。ここで、複数の増幅器6を含むICチップは、GaAs系ICチップに限らず、例えば、Si系ICチップ又はSiGe系ICチップ又はGaN系ICチップであってもよい。
 高周波モジュール1、1a、1b、1c、1dは、実装基板13に実装される複数の電子部品の他に、実装基板13内に設けられる回路素子を含んでもよい。
 また、高周波モジュール1~1dは、アンテナ端子181と第3スイッチ2との間にマルチプレクサ、カプラ等を備えていてもよい。マルチプレクサは、例えば、ダイプレクサ、トリプレクサである。
 また、第3スイッチ2における第3共通端子20の数は、2つに限らず、1つでもよいし、3つ以上でもよい。
 (態様)
 本明細書には、以下の態様が開示されている。
 第1の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、複数のフィルタ(3)と、複数の増幅器(6)と、第1スイッチ(4)と、第2スイッチ(5)と、第1インダクタ(8)と、複数の第2インダクタ(9)と、実装基板(13)と、を備える。複数のフィルタ(3)は、アンテナ端子(181)に接続可能である。第1スイッチ(4)は、第1共通端子(40)及び複数の第1選択端子(41~43)を有する。第1スイッチ(4)は、複数の第1選択端子(41~43)に複数のフィルタ(3)が接続されている。第2スイッチ(5)は、第2共通端子(50)及び複数の第2選択端子(51~53)を有する。第2スイッチ(5)は、複数の第2選択端子(51~53)に複数の増幅器(6)が接続されている。第1インダクタ(8)は、複数の増幅器(6)と複数のフィルタ(3)との間の複数の信号経路(r1~r3)のうち第1共通端子(40)と第2共通端子(50)との間の共通経路(r10)に設けられている。複数の第2インダクタ(9)は、複数の信号経路(r1~r3)のうち共通経路(r10)とは異なる部分(r11~r13)に一対一に設けられている。実装基板(13)は、互いに対向する第1主面(131)及び第2主面(132)を有する。第1インダクタ(8)は、実装基板(13)の第1主面(131)に配置されている表面実装型インダクタである。複数の第2インダクタ(9)は、複数の増幅器(6)を含むICチップ(10;10b)内に設けられているインダクタ、又は、実装基板(13)に形成されている導体パターン(95)を含むインダクタである。
 第1の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、小型化を図ることが可能となる。
 第2の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第1の態様において、ICチップ(10;10b)は、実装基板(13)の第2主面(132)に配置されている。
 第2の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、より小型化を図ることが可能となる。
 第3の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第1又は2の態様において、第1スイッチ(4)及び第2スイッチ(5)は、ICチップ(10;10b)に含まれている。
 第3の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、より小型化を図ることが可能となる。
 第4の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第1~3の態様のいずれか一つにおいて、第1インダクタ(8)のインダクタンスは、複数の第2インダクタ(9)それぞれのインダクタンスよりも大きい。
 第4の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、より小型化を図ることが可能となる。
 第5の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第1~4の態様のいずれか一つにおいて、複数の増幅器(6)の各々は、ローノイズアンプである。
 第5の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、より小型化を図ることが可能となる。
 第6の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第5の態様において、複数の第2インダクタ(9)の各々において上記異なる部分(r11~r13)は、対応する信号経路(r1~r3)において第2選択端子(51~53)と増幅器(6)との間の部分である。
 第6の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、複数の増幅器(6)の各々を構成するローノイズアンプのNF(Noise Figure)を小さくすることが可能となる。
 第7の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、第1~6の態様のいずれか一つにおいて、第3スイッチ(2)を更に備える。第3スイッチ(2)は、第3共通端子(20)及び複数の第3選択端子(21~23)を有する。第3スイッチ(2)では、第3共通端子(20)がアンテナ端子(181)に接続されている。第3スイッチ(2)では、複数の第3選択端子(21~23)が複数のフィルタ(3)に接続されている。
 第8の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第7の態様において、第3スイッチ(2)は、ICチップ(10;10b)に含まれている。
 第8の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、小型化を図ることが可能となる。
 第9の態様に係る高周波モジュール(1;1a;1b;1c;1d)は、第7又は8の態様において、第4スイッチ(7)を更に備える。第4スイッチ(7)は、第4共通端子(70)及び複数の第4選択端子(71~73)を有する。第4スイッチ(7)では、第4共通端子(70)が外部接続端子(18)に接続されている。第4スイッチ(7)では、複数の第4選択端子(71~73)が複数の増幅器(6)に接続されている。
 第10の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、第9の態様において、第4スイッチ(7)は、ICチップ(10;10b)に含まれている。
 第10の態様に係る高周波モジュール(1;1a;1b;1c;1d)では、小型化を図ることが可能となる。
 第11の態様に係る高周波モジュール(1;1a;1b;1d)では、第1~10の態様のいずれか一つにおいて、第1インダクタ(8)は、第1端子(81)及び第2端子(82)を有する。第1インダクタ(8)では、第1端子(81)に第1共通端子(40)が接続され、第2端子(82)に第2共通端子(50)が接続されている。
 第12の態様に係る高周波モジュール(1c)では、第1~10の態様のいずれか一つにおいて、第1インダクタ(8)は、第1端子(81)及び第2端子(82)を有する。第1インダクタ(8)では、第1端子(81)が共通経路(r10)のノード(N1)に接続され、第2端子(82)がグランド(グランド端子185)に接続されている。
 第13の態様に係る高周波モジュール(1d)は、第11の態様において、第3インダクタ(12)を更に備える。第3インダクタ(12)は、共通経路(r10)とグランド(グランド端子185)との間に設けられている。第3インダクタ(12)は、実装基板(13)の第1主面(131)に配置されている表面実装型インダクタである。
 第14の態様に係る通信装置(300;300b;300c;300d)は、第1~13の態様のいずれか一つに記載の高周波モジュール(1;1a;1b;1c;1d)と、信号処理回路(301)と、を備える。信号処理回路(301)は、高周波モジュール(1;1a;1b;1c;1d)に接続されている。信号処理回路(301)は、高周波信号に対する信号処理を行う。
 第14の態様に係る通信装置(300;300b;300c;300d)は、小型化を図ることが可能となる。
 1、1a、1b、1c、1d 高周波モジュール
 2 第3スイッチ
 20、20A、20B 第3共通端子
 21~23 第3選択端子
 3 フィルタ
 31~33 フィルタ
 4 第1スイッチ
 40 第1共通端子
 41~43 第1選択端子
 5 第2スイッチ
 50 第2共通端子
 51~53 第2選択端子
 6 増幅器
 61~63 増幅器
 7 第4スイッチ
 70 第4共通端子
 71~73 第4選択端子
 8 第1インダクタ
 81 第1端子
 82 第2端子
 9 第2インダクタ
 91~93 第2インダクタ
 95 導体パターン
 10、10b ICチップ
 110 端子
 111~113 端子
 12 第3インダクタ
 121 第1端子
 122 第2端子
 13 実装基板
 131 第1主面
 132 第2主面
 133 外周面
 14 第1樹脂層
 141 主面
 143 外周面
 15 第2樹脂層
 151 主面
 153 外周面
 18 外部接続端子
 181 アンテナ端子
 182 アンテナ端子
 183 信号出力端子
 185 グランド端子
 186 制御端子
 300、300b、300c、300d 通信装置
 301 信号処理回路
 302 RF信号処理回路
 303 ベースバンド信号処理回路
 311 アンテナ
 312 アンテナ
 D1 厚さ方向
 r1~r3 信号経路
 r10 共通経路
 r11~r13 部分

Claims (14)

  1.  アンテナ端子に接続可能な複数のフィルタと、
     複数の増幅器と、
     第1共通端子及び複数の第1選択端子を有し、前記複数の第1選択端子に前記複数のフィルタが接続されている第1スイッチと、
     第2共通端子及び複数の第2選択端子を有し、前記複数の第2選択端子に前記複数の増幅器が接続されている第2スイッチと、
     前記複数のフィルタと前記複数の増幅器との間の複数の信号経路のうち、前記第1共通端子と前記第2共通端子との間の共通経路に設けられている第1インダクタと、
     前記複数の信号経路のうち前記共通経路とは異なる部分に一対一に設けられている複数の第2インダクタと、
     互いに対向する第1主面及び第2主面を有する実装基板と、を備え、
     前記第1インダクタは、前記実装基板の前記第1主面に配置されている表面実装型インダクタであり、
     前記複数の第2インダクタは、
      前記複数の増幅器を含むICチップ内に設けられているインダクタ、
      又は、前記実装基板に形成されている導体パターンを含むインダクタである、
     高周波モジュール。
  2.  前記ICチップは、前記実装基板の前記第2主面に配置されている、
     請求項1に記載の高周波モジュール。
  3.  前記第1スイッチ及び前記第2スイッチは、前記ICチップに含まれている、
     請求項1又は2に記載の高周波モジュール。
  4.  前記第1インダクタのインダクタンスは、前記複数の第2インダクタそれぞれのインダクタンスよりも大きい、
     請求項1~3のいずれか一項に記載の高周波モジュール。
  5.  前記複数の増幅器の各々は、ローノイズアンプである、
     請求項1~4のいずれか一項に記載の高周波モジュール。
  6.  前記複数の第2インダクタの各々において前記異なる部分は、対応する信号経路において第2選択端子と増幅器との間の部分である、
     請求項5に記載の高周波モジュール。
  7.  第3共通端子及び複数の第3選択端子を有し、前記第3共通端子が前記アンテナ端子に接続され、前記複数の第3選択端子が前記複数のフィルタに接続されている、第3スイッチを更に備える、
     請求項1~6のいずれか一項に記載の高周波モジュール。
  8.  前記第3スイッチは、前記ICチップに含まれている、
     請求項7に記載の高周波モジュール。
  9.  第4共通端子及び複数の第4選択端子を有し、前記第4共通端子が外部接続端子に接続され、前記複数の第4選択端子が前記複数の増幅器に接続されている、第4スイッチを更に備える、
     請求項7又は8に記載の高周波モジュール。
  10.  前記第4スイッチは、前記ICチップに含まれている、
     請求項9に記載の高周波モジュール。
  11.  前記第1インダクタは、第1端子及び第2端子を有し、前記第1端子に前記第1共通端子が接続され、前記第2端子に前記第2共通端子が接続されている、
     請求項1~10のいずれか一項に記載の高周波モジュール。
  12.  前記第1インダクタは、第1端子及び第2端子を有し、前記第1端子が前記共通経路のノードに接続され、前記第2端子がグランドに接続されている、
     請求項1~10のいずれか一項に記載の高周波モジュール。
  13.  前記共通経路とグランドとの間に設けられている第3インダクタを更に備え、
     前記第3インダクタは、前記実装基板の前記第1主面に配置されている表面実装型インダクタである、
     請求項11に記載の高周波モジュール。
  14.  請求項1~13のいずれか一項に記載の高周波モジュールと、
     前記高周波モジュールに接続されており、高周波信号に対する信号処理を行う信号処理回路と、を備える、
     通信装置。
PCT/JP2020/045266 2020-02-07 2020-12-04 高周波モジュール及び通信装置 WO2021157177A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202080095174.4A CN115039345B (zh) 2020-02-07 2020-12-04 高频模块以及通信装置
US17/807,512 US20220321154A1 (en) 2020-02-07 2022-06-17 High-frequency module and communication apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020019941 2020-02-07
JP2020-019941 2020-02-07

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/807,512 Continuation US20220321154A1 (en) 2020-02-07 2022-06-17 High-frequency module and communication apparatus

Publications (1)

Publication Number Publication Date
WO2021157177A1 true WO2021157177A1 (ja) 2021-08-12

Family

ID=77200494

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/045266 WO2021157177A1 (ja) 2020-02-07 2020-12-04 高周波モジュール及び通信装置

Country Status (3)

Country Link
US (1) US20220321154A1 (ja)
CN (1) CN115039345B (ja)
WO (1) WO2021157177A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019054176A1 (ja) * 2017-09-15 2019-03-21 株式会社村田製作所 高周波回路、フロントエンド回路および通信装置
WO2019065419A1 (ja) * 2017-09-29 2019-04-04 株式会社村田製作所 高周波モジュールおよび通信装置
WO2019065569A1 (ja) * 2017-09-29 2019-04-04 株式会社村田製作所 高周波回路および通信装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007150566A (ja) * 2005-11-25 2007-06-14 Hitachi Metals Ltd マルチバンド用アンテナスイッチモジュール
JP6965581B2 (ja) * 2016-08-05 2021-11-10 株式会社村田製作所 高周波モジュール及び通信装置
WO2018110577A1 (ja) * 2016-12-16 2018-06-21 株式会社村田製作所 高周波モジュール及び通信装置
JP2019068205A (ja) * 2017-09-29 2019-04-25 株式会社村田製作所 高周波回路、フロントエンドモジュールおよび通信装置
JP2019192992A (ja) * 2018-04-20 2019-10-31 株式会社村田製作所 フロントエンドモジュールおよび通信装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019054176A1 (ja) * 2017-09-15 2019-03-21 株式会社村田製作所 高周波回路、フロントエンド回路および通信装置
WO2019065419A1 (ja) * 2017-09-29 2019-04-04 株式会社村田製作所 高周波モジュールおよび通信装置
WO2019065569A1 (ja) * 2017-09-29 2019-04-04 株式会社村田製作所 高周波回路および通信装置

Also Published As

Publication number Publication date
CN115039345B (zh) 2023-11-14
US20220321154A1 (en) 2022-10-06
CN115039345A (zh) 2022-09-09

Similar Documents

Publication Publication Date Title
WO2021002296A1 (ja) 高周波モジュール及び通信装置
KR102599294B1 (ko) 고주파 모듈 및 통신 장치
WO2021044691A1 (ja) 高周波モジュール及び通信装置
CN213585766U (zh) 高频模块和通信装置
WO2021002454A1 (ja) 高周波モジュール及び通信装置
WO2021002157A1 (ja) 高周波モジュール及び通信装置
WO2021124691A1 (ja) 高周波モジュール及び通信装置
JP2022024343A (ja) 高周波モジュール及び通信装置
JP2022018955A (ja) 高周波モジュール及び通信装置
CN114731170B (zh) 高频模块以及通信装置
WO2021002156A1 (ja) 高周波モジュール及び通信装置
WO2021002271A1 (ja) 高周波モジュール及び通信装置
CN113497637A (zh) 高频模块、高频电路以及通信装置
WO2022124262A1 (ja) 高周波モジュール及び通信装置
CN214707693U (zh) 高频模块和通信装置
CN213213453U (zh) 高频模块和通信装置
WO2021006080A1 (ja) 高周波モジュール及び通信装置
WO2021157177A1 (ja) 高周波モジュール及び通信装置
WO2021117294A1 (ja) 高周波モジュール及び通信装置
CN115514383B (zh) 高频模块以及通信装置
WO2022230682A1 (ja) 高周波モジュール及び通信装置
US20240106468A1 (en) High frequency module, communication apparatus, and method for manufacturing high frequency module
WO2023047957A1 (ja) 高周波モジュール、及び、通信装置
WO2020250734A1 (ja) 高周波回路、高周波モジュール及び通信装置
JP2023098190A (ja) 方向性結合器、高周波モジュール及び通信装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20917541

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20917541

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP