WO2021106248A1 - リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法 - Google Patents

リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法 Download PDF

Info

Publication number
WO2021106248A1
WO2021106248A1 PCT/JP2020/022197 JP2020022197W WO2021106248A1 WO 2021106248 A1 WO2021106248 A1 WO 2021106248A1 JP 2020022197 W JP2020022197 W JP 2020022197W WO 2021106248 A1 WO2021106248 A1 WO 2021106248A1
Authority
WO
WIPO (PCT)
Prior art keywords
indium phosphide
substrate
back surface
wafer
phosphide substrate
Prior art date
Application number
PCT/JP2020/022197
Other languages
English (en)
French (fr)
Inventor
俊介 岡
英樹 栗田
鈴木 健二
Original Assignee
Jx金属株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jx金属株式会社 filed Critical Jx金属株式会社
Priority to US17/289,491 priority Critical patent/US11901170B2/en
Priority to EP20880338.7A priority patent/EP3862133A4/en
Priority to CN202080006105.1A priority patent/CN113207308A/zh
Publication of WO2021106248A1 publication Critical patent/WO2021106248A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • H01L21/02021Edge treatment, chamfering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • H01L21/02019Chemical etching
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B28WORKING CEMENT, CLAY, OR STONE
    • B28DWORKING STONE OR STONE-LIKE MATERIALS
    • B28D5/00Fine working of gems, jewels, crystals, e.g. of semiconductor material; apparatus or devices therefor
    • B28D5/04Fine working of gems, jewels, crystals, e.g. of semiconductor material; apparatus or devices therefor by tools other than rotary type, e.g. reciprocating tools
    • B28D5/042Fine working of gems, jewels, crystals, e.g. of semiconductor material; apparatus or devices therefor by tools other than rotary type, e.g. reciprocating tools by cutting with blades or wires mounted in a reciprocating frame
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B28WORKING CEMENT, CLAY, OR STONE
    • B28DWORKING STONE OR STONE-LIKE MATERIALS
    • B28D5/00Fine working of gems, jewels, crystals, e.g. of semiconductor material; apparatus or devices therefor
    • B28D5/04Fine working of gems, jewels, crystals, e.g. of semiconductor material; apparatus or devices therefor by tools other than rotary type, e.g. reciprocating tools
    • B28D5/045Fine working of gems, jewels, crystals, e.g. of semiconductor material; apparatus or devices therefor by tools other than rotary type, e.g. reciprocating tools by cutting with wires or closed-loop blades
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/186Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/08Etching
    • C30B33/10Etching in solutions or melts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • H01L21/02013Grinding, lapping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02392Phosphides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds

Definitions

  • the present invention relates to an indium phosphide substrate, a semiconductor epitaxial wafer, and a method for manufacturing an indium phosphide substrate.
  • Indium phosphide is a group III-V compound semiconductor material composed of group III indium (In) and group V phosphorus (P).
  • the characteristics as a semiconductor material are a band gap of 1.35 eV and electron mobility of -5400 cm 2 / V ⁇ s, and the electron mobility under a high electric field is higher than that of other general semiconductor materials such as silicon and gallium arsenide. It has the characteristic of becoming.
  • the stable crystal structure under normal temperature and pressure is a cubic zinchalerite type structure, and its lattice constant is larger than that of compound semiconductors such as gallium arsenide (GaAs) and gallium phosphide (GaP). It has the characteristic of having a lattice constant.
  • Indium phosphide ingots which are the raw material for indium phosphide substrates, are usually sliced to a predetermined thickness, ground to a desired shape, appropriately mechanically polished, and then removed from polishing debris and damage caused by polishing. Therefore, it is used for etching, precision polishing (polishing), and the like.
  • An epitaxial crystal layer may be provided on the main surface of the indium phosphide substrate by epitaxial growth (Patent Document 1).
  • the indium phosphide substrate When carrying out this epitaxial growth, the indium phosphide substrate is generally supported by a susceptor from the back surface side. At this time, if the back surface of the indium phosphide substrate has a large warp, the contact between the back surface of the substrate and the susceptor becomes non-uniform.
  • the contact between the back surface of the substrate and the susceptor is non-uniform, the in-plane distribution of heat conduction to the substrate is also non-uniform, so that the substrate temperature during epitaxial growth is non-uniform.
  • the quality of the generated epitaxial crystal layer deteriorates, and there arises a problem that the performance of the semiconductor epitaxial wafer deteriorates, such as the emission wavelength shifting.
  • the present invention has been made to solve the above problems, and provides a method for manufacturing an indium phosphide substrate, a semiconductor epitaxial wafer, and an indium phosphide substrate in which the warpage of the back surface of the substrate is satisfactorily suppressed. The purpose.
  • the present invention is an indium phosphide substrate having a main surface for forming an epitaxial crystal layer and a back surface on the opposite side of the main surface, with the back surface of the indium phosphide substrate facing up. It is an indium phosphide substrate characterized in that the WARP value on the back surface is 3.5 ⁇ m or less, which is measured in this state.
  • the indium phosphide substrate of the present invention has a WARP value of 1.8 to 3.5 ⁇ m as measured with the back surface of the indium phosphide substrate facing up.
  • the indium phosphide substrate of the present invention has a WARP value of 1.8 to 3.4 ⁇ m as measured with the back surface of the indium phosphide substrate facing up.
  • the indium phosphide substrate of the present invention has a WARP value of 1.8 to 3.4 ⁇ m as measured with the back surface of the indium phosphide substrate facing up.
  • the diameter of the substrate is 100 mm or less.
  • the indium phosphide substrate of the present invention has a WARP value of 1.8 to 2.2 ⁇ m as measured with the back surface of the indium phosphide substrate facing up.
  • the diameter of the substrate is 76.2 mm or less.
  • the WARP value on the back surface is 2.2 ⁇ m or less, and the diameter of the substrate is 50.8 mm or less.
  • the present invention is a semiconductor epitaxial wafer having an epitaxial crystal layer on the main surface of the indium phosphide substrate according to the embodiment of the present invention.
  • the present invention includes a step of cutting a wafer from an ingot of indium phosphate with a wire saw, a step of etching the cut wafer, and a step of chamfering the outer peripheral portion of the wafer after etching.
  • a step of polishing at least one surface of the chamfered wafer and a step of etching the polished wafer are included, and the step of cutting the wafer from the ingot of indium phosphate with a wire saw is a step of cutting the wire in the horizontal direction.
  • the new wire supply speed of the wire is 10 to 60 m / min, including the step of moving the stage on which the ingot of the indium phosphate is placed in the vertical direction toward the wire while constantly sending the new wire while reciprocating to the wire.
  • the reciprocating speed of the wire is 300 to 350 m / min
  • the vertical movement speed of the stage on which the ingot of indium phosphate is placed is 200 to 400 ⁇ m / min
  • the viscosity of the abrasive grains of the wire saw is
  • the present invention is 300 to 400 mPa ⁇ s
  • the step of etching the cut wafer is etched by a total of 5 to 15 ⁇ m from both sides
  • the step of etching the polished wafer is etched by a total of 8 to 15 ⁇ m from both sides.
  • an indium phosphide substrate a semiconductor epitaxial wafer, and an indium phosphide substrate in which the warp of the back surface of the substrate is satisfactorily suppressed.
  • the indium phosphide (InP) substrate of the present embodiment has a main surface for forming an epitaxial crystal layer and a back surface opposite to the main surface.
  • the main surface for forming the epitaxial crystal layer is a surface for actually performing epitaxial growth when the indium phosphide substrate is used as a substrate for epitaxial growth for forming a semiconductor device structure.
  • the maximum diameter of the main surface of the indium phosphide substrate is not particularly limited, but may be 50 to 151 mm or 50 to 101 mm.
  • the planar shape of the indium phosphide substrate may be circular or rectangular such as a quadrangle.
  • the thickness of the indium phosphide substrate is not particularly limited, but is preferably 300 to 900 ⁇ m, more preferably 300 to 700 ⁇ m, for example. Especially when the diameter is large, if the indium phosphide substrate is less than 300 ⁇ m, it may crack, and if it exceeds 900 ⁇ m, the base metal crystal may be wasted.
  • the indium phosphate substrate may contain Zn (zinc) as a dopant (impurity) so that the carrier concentration is 1 ⁇ 10 16 cm -3 or more and 1 ⁇ 10 19 cm -3 or less, and S (sulfur) is a carrier.
  • the concentration may be 1 ⁇ 10 16 cm -3 or more and 1 ⁇ 10 19 cm -3 or less, and Sn (tin) may be contained as a carrier concentration of 1 ⁇ 10 16 cm -3 or more and 1 ⁇ 10 19 cm -3 or less.
  • Fe (iron) may be contained so that the carrier concentration is 1 ⁇ 10 6 cm -3 or more and 1 ⁇ 10 9 cm -3 or less.
  • the WARP value of the back surface is controlled to 3.5 ⁇ m or less, which is measured on one side surface with the back surface facing up and excluding the outer peripheral portion having a width of 3 mm.
  • the WARP value of the back surface is controlled to 3.5 ⁇ m or less, which is measured on one side surface with the back surface facing up and excluding the outer peripheral portion having a width of 3 mm.
  • the in-plane distribution of heat conduction to the indium phosphide substrate becomes uniform, and the substrate temperature during epitaxial growth becomes uniform.
  • the quality of the generated epitaxial crystal layer is improved, and deterioration of the performance of the semiconductor epitaxial wafer such as a shift in the emission wavelength can be satisfactorily suppressed.
  • the "WARP value” will be described.
  • a triangle with three vertices is drawn on the measurement surface of the indium phosphide substrate so as to surround the center point of the substrate when the indium phosphide substrate is supported and measured without changing the original shape.
  • the plane including the triangle is used as a three-point reference plane. These three points have polar coordinates such that the center of the OF is 270 ° with the center of the substrate as the origin, and when the radius of the substrate is R, (0.97R, 90 °), (0.97R, 210 °). ), (0.97R, 330 °).
  • the total distance between the position and the three-point reference plane is the WARP value.
  • the WARP value can be measured using, for example, an Ultrasault manufactured by Corning Tropel, and can be measured by storing the indium phosphide substrate in a PP cassette with the back surface facing upward and automatically transporting the substrate. At this time, the substrate is measured in a non-adsorbed state so that the warp of the substrate does not change.
  • the indium phosphide substrate according to the embodiment of the present invention may have a WARP value of 1.8 to 3.5 ⁇ m on the back surface as measured with the back surface of the indium phosphide substrate facing up. It may be up to 3.4 ⁇ m. Further, when the diameter of the substrate is 100 mm or less, the WARP value on the back surface may be 1.8 to 3.4 ⁇ m, and when the diameter of the substrate is 76.2 mm or less, the WARP value on the back surface may be 1.8 to 3.4 ⁇ m. The value may be 1.8 to 2.2 ⁇ m, and when the diameter of the substrate is 50.8 mm or less, the WARP value on the back surface may be 2.2 ⁇ m or less.
  • the conditions for cutting the ingot with a wire saw are shown below.
  • ⁇ New wire supply speed 10 to 60 m / min
  • Wire reciprocating speed 300 to 350 m / min
  • Vertical movement speed of stage with ingot phosphate ingot 200 to 400 ⁇ m / min
  • Wire saw grinding Grain management The abrasive grain GC # 1200 and cutting oil PS-LP-500D are used, and the abrasive grain is controlled to be 300 to 400 mPa ⁇ s when the rotation speed of the rotor shaft of the viscometer is 60 rpm.
  • the viscosity can be measured with a TVB-10 viscometer manufactured by Toki Sangyo.
  • the cut wafer was subjected to a total of 5 from both sides with a mixed solution of 85% by mass phosphoric acid aqueous solution and 30% by mass hydrogen peroxide solution. Etch to ⁇ 15 ⁇ m. The wafer is etched by immersing the entire wafer in the etching solution.
  • the outer peripheral portion of the wafer is chamfered, and at least one surface, preferably both sides, of the chamfered wafer is polished.
  • the polishing process is also called a lapping process, and by polishing with a predetermined abrasive, unevenness on the wafer surface is removed while maintaining the flatness of the wafer.
  • the polished wafer is etched with a mixed solution of 85% by mass of an aqueous phosphoric acid solution, 30% by mass of hydrogen peroxide solution and ultrapure water for a total of 8 to 15 ⁇ m from both sides.
  • the wafer is etched by immersing the entire wafer in the etching solution.
  • the main surface of the wafer is polished with an abrasive for mirror polishing to finish it as a mirror surface.
  • the indium phosphide wafer according to the embodiment of the present invention is produced.
  • semiconductor epitaxial wafer By epitaxially growing a semiconductor thin film on the main surface of the indium phosphide substrate according to the embodiment of the present invention by a known method, an epitaxial crystal layer can be formed and a semiconductor epitaxial wafer can be produced.
  • a HEMT structure in which an InAlAs buffer layer, an InGaAs channel layer, an InAlAs spacer layer, and an InP electron supply layer are epitaxially grown may be formed on the main surface of the indium phosphide substrate.
  • a mirror-finished indium phosphide substrate is subjected to an etching treatment with an etching solution such as sulfuric acid / hydrogen peroxide solution, and silicon adhered to the substrate surface. Remove impurities such as (Si). With the back surface of the indium phosphide substrate after this etching treatment in contact with the susceptor and supported, molecular beam epitaxy (MBE) or metalorganic vapor phase growth (MOCVD) is applied to the main surface of the indium phosphide substrate. : Metalorganic Chemical Vapor Deposition) to form an epitaxial film.
  • MBE molecular beam epitaxy
  • MOCVD metalorganic vapor phase growth
  • the warp of the back surface is reduced as described above, so that the contact between the back surface of the substrate and the susceptor becomes uniform. Therefore, the in-plane distribution of heat conduction to the indium phosphide substrate becomes uniform, and epitaxial growth can be performed while making the substrate temperature uniform.
  • Examples 1 to 6 and Comparative Examples 1 to 5 were prepared as follows. First, a single crystal ingot of indium phosphide grown to a predetermined diameter was prepared. Next, the outer circumference of the ingot of a single crystal of indium phosphide was ground into a cylinder.
  • a wafer having a main surface and a back surface was cut out from the ground indium phosphide ingot.
  • both ends of the crystal of the ingot of indium phosphide were cut along a predetermined crystal plane using a wire saw, and a plurality of wafers were cut out to a predetermined thickness.
  • the wire was reciprocated in the horizontal direction to constantly send a new wire, and the stage on which the ingot of indium phosphide was placed was moved vertically toward the wire.
  • the wafer after cutting is subjected to a total of 85% by mass of a phosphoric acid aqueous solution and 30% by mass of a hydrogen peroxide solution from both sides. Etching was performed by the amount shown in Table 1 (etching after cutting). The wafer was etched by immersing the entire wafer in the etching solution.
  • the outer peripheral portion of the wafer was chamfered, and both sides of the wafer after chamfering were polished (wrapping). At this time, by polishing with a predetermined abrasive, the unevenness of the wafer surface was removed while maintaining the flatness of the wafer.
  • the main surface of the wafer was polished with an abrasive for mirror polishing to give a mirror surface, and then washed to prepare an indium phosphide substrate having the outer diameter of the wafer shown in Table 1.
  • Examples 1 to 6 and Comparative Examples 1 to 5 were stored in a PP cassette with their surfaces facing upward using Corning Tropel's Ultrasort, and were automatically transported to an outer circumference having a width of 3 mm.
  • the WARP value and the TTV value excluding the part were measured. The measurement was performed without adsorption.
  • the TTV value will be described.
  • the TTV Total Tickness Variation
  • the difference between the highest position and the lowest position of the measurement surface of the substrate as seen from the reference surface in the direction perpendicular to the reference surface is the TTV value.
  • the TTV value can be measured using, for example, an Ultrasort manufactured by Corning Tropel, and can be measured by storing the indium phosphide substrate in a PP cassette with the surface facing upward and automatically transporting the substrate. Table 1 shows the above-mentioned manufacturing conditions and evaluation results.
  • Example 1 the WARP value measured by placing the sheet on a flat surface with the back surface facing up is 3.5 ⁇ m or less, and good phosphideization such that the contact between the back surface of the substrate and the susceptor becomes uniform.
  • An indium substrate was obtained.
  • Comparative Examples 1 to 3 were indium phosphide substrates in which the respective parameters were not appropriate and the back surface warp was large in the cutting step using a wire saw.
  • the etching amount was not appropriate, the processing damage at the time of cutting could not be removed, and the back surface warp was large, resulting in an indium phosphide substrate.
  • Comparative Example 5 in the etching process after wrapping, the etching amount was not appropriate, processing damage during wrapping could not be removed, and the back surface warped was large, resulting in an indium phosphide substrate.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
  • Chemical Vapour Deposition (AREA)
  • Weting (AREA)
  • Grinding And Polishing Of Tertiary Curved Surfaces And Surfaces With Complex Shapes (AREA)
  • Processing Of Stones Or Stones Resemblance Materials (AREA)

Abstract

基板裏面の反りが良好に抑制されたリン化インジウム基板、半導体エピタキシャルウエハ及びリン化インジウム基板の製造方法を提供する。リン化インジウム基板は、エピタキシャル結晶層を形成するための主面と、主面の反対側の裏面とを有するリン化インジウム基板であって、リン化インジウム基板の裏面を上にした状態で測定した、裏面のWARP値が、3.5μm以下である。

Description

リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
 本発明は、リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法に関する。
 インジウムリン(InP)は、III族のインジウム(In)とV族のリン(P)とからなるIII-V族化合物半導体材料である。半導体材料としての特性は、バンドギャップ1.35eV、電子移動度~5400cm2/V・sであり、高電界下での電子移動度はシリコンやガリウム砒素といった他の一般的な半導体材料より高い値になるという特性を有している。また、常温常圧下での安定な結晶構造は立方晶の閃亜鉛鉱型構造であり、その格子定数は、ヒ化ガリウム(GaAs)やリン化ガリウム(GaP)等の化合物半導体と比較して大きな格子定数を有するという特徴を有している。
 リン化インジウム基板の原料となるリン化インジウムのインゴットは、通常、所定の厚さにスライシングされ、所望の形状に研削され、適宜機械研磨された後、研磨屑や研磨により生じたダメージを除去するために、エッチングや精密研磨(ポリシング)等に供される。
 リン化インジウム基板の主面には、エピタキシャル成長によってエピタキシャル結晶層を設けることがある(特許文献1)。
特開2003-218033号公報
 このエピタキシャル成長を実施する際、一般に、リン化インジウム基板を裏面側からサセプターで支持している。このとき、リン化インジウム基板の裏面の反りが大きいと、基板裏面とサセプターの接触が不均一となる。
 基板裏面とサセプターの接触が不均一であると、基板への熱伝導の面内分布も不均一となるため、エピタキシャル成長時の基板温度が不均一となる。その結果、生成するエピタキシャル結晶層の品質が低下し、発光波長がずれる等の半導体エピタキシャルウエハの性能の低下を引き起こす問題が生じる。
 本発明は、上記のような課題を解決するためになされたもので、基板裏面の反りが良好に抑制されたリン化インジウム基板、半導体エピタキシャルウエハ及びリン化インジウム基板の製造方法を提供することを目的とする。
 本発明は一実施形態において、エピタキシャル結晶層を形成するための主面と、前記主面の反対側の裏面とを有するリン化インジウム基板であって、前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、3.5μm以下であることを特徴とするリン化インジウム基板である。
 本発明のリン化インジウム基板は更に別の一実施形態において、前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~3.5μmである。
 本発明のリン化インジウム基板は更に別の一実施形態において、前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~3.4μmである。
 本発明のリン化インジウム基板は更に別の一実施形態において、前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~3.4μmであり、基板の直径が100mm以下である。
 本発明のリン化インジウム基板は更に別の一実施形態において、前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~2.2μmであり、基板の直径が76.2mm以下である。
 本発明のリン化インジウム基板は更に別の一実施形態において、前記裏面のWARP値が、2.2μm以下であり、基板の直径が50.8mm以下である。
 本発明は更に別の一実施形態において、本発明の実施形態に係るリン化インジウム基板の前記主面上に、エピタキシャル結晶層を備えた半導体エピタキシャルウエハである。
 本発明は更に別の一実施形態において、リン化インジウムのインゴットからウエハをワイヤーソーで切り出す工程と、前記切り出したウエハをエッチングする工程と、前記エッチング後のウエハの外周部分の面取りを行う工程と、前記面取り後のウエハの少なくとも一方の表面を研磨する工程と、前記研磨後のウエハをエッチングする工程とを含み、前記リン化インジウムのインゴットからウエハをワイヤーソーで切り出す工程は、ワイヤーを水平方向に往復させながら常に新線を送り続けるとともに、前記リン化インジウムのインゴットを載せたステージを前記ワイヤーへ向かって鉛直方向に移動させる工程を含み、前記ワイヤーの新線供給速度が10~60m/分であり、前記ワイヤーの往復速度が300~350m/分であり、前記リン化インジウムのインゴットを載せたステージの鉛直方向移動速度が200~400μm/分であり、前記ワイヤーソーの砥粒の粘度が300~400mPa・sであり、前記切り出したウエハをエッチングする工程は、両面から合計5~15μmだけエッチングし、前記研磨後のウエハをエッチングする工程は、両面から合計8~15μmだけエッチングする本発明に係るリン化インジウム基板の製造方法である。
 本発明の実施形態によれば、基板裏面の反りが良好に抑制されたリン化インジウム基板、半導体エピタキシャルウエハ及びリン化インジウム基板の製造方法を提供することができる。
 〔リン化インジウム基板〕
 以下、本実施形態のリン化インジウム基板の構成について説明する。
 本実施形態のリン化インジウム(InP)基板は、エピタキシャル結晶層を形成するための主面と、主面の反対側の裏面とを有する。
 エピタキシャル結晶層を形成するための主面は、リン化インジウム基板を、半導体素子構造の形成のためにエピタキシャル成長用の基板として使用する際に、実際にエピタキシャル成長を実施する面である。
 リン化インジウム基板の主面の最大径は特に限定されないが、50~151mmであってもよく、50~101mmであってもよい。リン化インジウム基板の平面形状は、円形であってもよく、四角形等の矩形であってもよい。
 リン化インジウム基板の厚みは特に限定されないが、例えば、300~900μmであるのが好ましく、300~700μmであるのがより好ましい。特に口径が大きい場合、リン化インジウム基板が300μm未満であると割れる恐れがあり、900μmを超えると母材結晶が無駄になるという問題が生じることがある。
 リン化インジウム基板は、ドーパント(不純物)として、Zn(亜鉛)をキャリア濃度が1×1016cm-3以上1×1019cm-3以下となるように含んでもよく、S(硫黄)をキャリア濃度が1×1016cm-3以上1×1019cm-3以下となるように含んでもよく、Sn(スズ)をキャリア濃度が1×1016cm-3以上1×1019cm-3以下となるように含んでもよく、Fe(鉄)をキャリア濃度が1×106cm-3以上1×109cm-3以下となるように含んでもよい。
 (WARP値)
 本発明の実施形態に係るリン化インジウム基板は、一側面において、裏面を上にした状態で幅3mmの外周部分を除外して測定した、裏面のWARP値が、3.5μm以下に制御されている。このような構成によれば、基板裏面の反りが良好に抑制されたリン化インジウム基板が得られる。より具体的には、エピタキシャル成長を実施する際、リン化インジウム基板を裏面側からサセプターで支持しても、基板裏面とサセプターの接触が均一になる。このため、リン化インジウム基板への熱伝導の面内分布が均一となり、エピタキシャル成長時の基板温度が均一となる。その結果、生成するエピタキシャル結晶層の品質が向上し、発光波長がずれる等の半導体エピタキシャルウエハの性能の低下を良好に抑制することができる。
 ここで、「WARP値」について説明する。リン化インジウム基板を支持し、元の形状を変えないように測定した場合において、リン化インジウム基板の測定面上に、基板中心点を囲むように、3点を頂点とする三角形を描いたとき、当該三角形を含む平面を3点基準面とする。この3点は、基板中心を原点としてOF中央部が270°となるような極座標を取り、基板の半径をRとおいたときに、(0.97R、90°)、(0.97R、210°)、(0.97R、330°)となる3点である。3点基準面と垂直な方向において、3点基準面から見た基板の測定面の最高位置と3点基準面との間の距離、及び、3点基準面から見た基板の測定面の最低位置と3点基準面との間の距離の合計がWARP値である。WARP値は、例えば、Corning Tropel社製Ultrasortを用いて測定することができ、リン化インジウム基板を、裏面を上側に向けてPP製カセットに収納し、自動搬送することで測定することができる。このとき、基板の反りが変化しないように、基板を非吸着状態で測定する。
 本発明の実施形態に係るリン化インジウム基板は、リン化インジウム基板の裏面を上にした状態で測定した、裏面のWARP値が、1.8~3.5μmであってもよく、1.8~3.4μmであってもよい。さらには、基板の直径が100mm以下である場合には、裏面のWARP値が1.8~3.4μmであってもよく、基板の直径が76.2mm以下である場合には、裏面のWARP値が1.8~2.2μmであってもよく、基板の直径が50.8mm以下である場合には、裏面のWARP値が2.2μm以下であってもよい。
 〔リン化インジウム基板の製造方法〕
 次に、本発明の実施形態に係るリン化インジウム基板の製造方法について説明する。
 リン化インジウム基板の製造方法としては、まず、公知の方法にてリン化インジウムのインゴットを作製する。
 次に、リン化インジウムのインゴットを研削して円筒にする。
 次に、研削したリン化インジウムのインゴットから主面及び裏面を有するウエハを切り出す。このとき、リン化インジウムのインゴットの結晶両端を所定の結晶面に沿って、ワイヤーソーを用いて切断し、複数のウエハを所定の厚みに切り出す。ウエハを切り出す工程では、ワイヤーを水平方向に往復させながら常に新線を送り続けるとともに、リン化インジウムのインゴットを載せたステージをワイヤーへ向かって鉛直方向に移動させる。
 ワイヤーソーによるインゴットの切断条件を以下に示す。
 ・ワイヤーの新線供給速度:10~60m/分
 ・ワイヤーの往復速度:300~350m/分
 ・リン化インジウムのインゴットを載せたステージの鉛直方向移動速度:200~400μm/分
 ・ワイヤーソーの砥粒の管理
 使用砥粒GC #1200、切削油PS-LP-500Dとし、砥粒は粘度計のロータ軸の回転速度60rpmのときに300~400mPa・sになるように管理する。当該粘度は、東機産業製TVB-10粘度計で測定することができる。
 次に、ワイヤーソーによる切断工程において生じた加工変質層を除去するために、切断後のウエハを85質量%のリン酸水溶液及び30質量%の過酸化水素水の混合溶液により、両面から合計5~15μmエッチングする。ウエハは、前記エッチング液中にウエハ全体を浸漬することで、エッチングする。
 次に、ウエハの外周部分の面取りを行い、面取り後のウエハの少なくとも一方の表面、好ましくは両面を研磨する。当該研磨工程はラッピング工程とも言われ、所定の研磨材で研磨することで、ウエハの平坦性を保ったままウエハ表面の凹凸を取り除く。
 次に、研磨後のウエハを85質量%のリン酸水溶液及び30質量%の過酸化水素水及び超純水の混合溶液により、両面から合計8~15μmだけエッチングする。ウエハは、前記エッチング液中にウエハ全体を浸漬することで、エッチングする。
 次に、ウエハの主面を鏡面研磨用の研磨材で研磨して鏡面に仕上げる。
 次に、洗浄を行うことで、本発明の実施形態に係るリン化インジウムウエハが製造される。
 〔半導体エピタキシャルウエハ〕
 本発明の実施形態に係るリン化インジウム基板の主面に対し、公知の方法で半導体薄膜をエピタキシャル成長させることで、エピタキシャル結晶層を形成し、半導体エピタキシャルウエハを作製することができる。当該エピタキシャル成長の例としては、リン化インジウム基板の主面に、InAlAsバッファ層、InGaAsチャネル層、InAlAsスペーサ層、InP電子供給層をエピタキシャル成長させたHEMT構造を形成してもよい。このようなHEMT構造を有する半導体エピタキシャルウエハを作製する場合、一般には、鏡面仕上げしたリン化インジウム基板に、硫酸/過酸化水素水などのエッチング溶液によるエッチング処理を施して、基板表面に付着したケイ素(Si)等の不純物を除去する。このエッチング処理後のリン化インジウム基板の裏面をサセプターに接触させて支持した状態で、リン化インジウム基板の主面に、分子線エピタキシャル成長法(MBE:Molecular Beam Epitaxy)又は有機金属気相成長(MOCVD:Metal Organic Chemical Vapor Deposition)によりエピタキシャル膜を形成する。
 このとき、本発明の実施形態に係るリン化インジウム基板は、裏面の反りが上述のように低減されているため、基板裏面とサセプターの接触が均一になる。このため、リン化インジウム基板への熱伝導の面内分布が均一となり、基板温度を均一にしながらエピタキシャル成長することができる。
 以下、本発明及びその利点をより良く理解するための実施例を提供するが、本発明はこれらの実施例に限られるものではない。
 実施例1~6及び比較例1~5を以下のように作製した。
 まず、所定の直径で育成したリン化インジウムの単結晶のインゴットを準備した。
 次に、リン化インジウムの単結晶のインゴットの外周を研削し、円筒にした。
 次に、研削したリン化インジウムのインゴットから主面及び裏面を有するウエハを切り出した。このとき、リン化インジウムのインゴットの結晶両端を所定の結晶面に沿って、ワイヤーソーを用いて切断し、複数のウエハを所定の厚みに切り出した。ウエハを切り出す工程では、ワイヤーを水平方向に往復させながら常に新線を送り続けるとともに、リン化インジウムのインゴットを載せたステージをワイヤーへ向かって鉛直方向に移動させた。
 ワイヤーソーによるインゴットの切断条件を以下に示す。
 ・ワイヤーの新線供給速度:10~60m/分
 ・ワイヤーの往復速度:表1に記載
 ・リン化インジウムのインゴットを載せたステージの鉛直方向移動速度:表1に記載
 ・ワイヤーソーの砥粒の管理
 使用砥粒GC #1200、切削油PS-LP-500Dとし、砥粒は粘度計のロータ軸の回転速度60rpmのときに表1に記載の粘度になるように管理した。当該粘度は、東機産業製TVB-10粘度計で測定した。
 次に、ワイヤーソーによる切断工程において生じた加工変質層を除去するために、切断後のウエハを85質量%のリン酸水溶液及び30質量%の過酸化水素水の混合溶液により、両面から合計で表1に記載の量だけエッチングした(切断後エッチング)。ウエハは、エッチング液中にウエハ全体を浸漬することで、エッチングした。
 次に、ウエハの外周部分の面取りを行い、面取り後のウエハの両面を研磨した(ラッピング)。このとき、所定の研磨材で研磨することで、ウエハの平坦性を保ったままウエハ表面の凹凸を取り除いた。
 次に、研磨後のウエハを85質量%のリン酸水溶液及び30質量%の過酸化水素水及び超純水の混合溶液により、両面から合計で表1に記載のエッチング量(表面からエッチングした厚み)だけエッチングした(ラップ後エッチング)。ウエハは、エッチング液中にウエハ全体を浸漬することで、エッチングした。
 次に、ウエハの主面を鏡面研磨用の研磨材で研磨して鏡面に仕上げた後、洗浄することで、表1に示すウエハ外径を有するリン化インジウム基板を作製した。
 (評価)
 ・裏面評価
 実施例1~6及び比較例1~5のサンプルについて、Corning Tropel社製Ultrasortを用いて、それぞれ裏面を上側に向けてPP製カセットに収納し、自動搬送にて、幅3mmの外周部分を除外したWARP値を測定した。当該測定は非吸着にて実施した。
 ・表面評価
 実施例1~6及び比較例1~5のサンプルについて、Corning Tropel社製Ultrasortを用いて、それぞれ表面を上側に向けてPP製カセットに収納し、自動搬送にて、幅3mmの外周部分を除外したWARP値及びTTV値を測定した。当該測定は非吸着にて実施した。
 なお、当該「TTV値」について説明する。TTV(Total Thickness Variation)は、リン化インジウム基板を支持し、測定面と反対の面を吸着し、吸着された面を基準面とする。基準面と垂直な方向において、基準面から見た基板の測定面の最高位置と最低位置との差がTTV値である。TTV値は、例えば、Corning Tropel社製Ultrasortを用いて測定することができ、リン化インジウム基板を、表面を上側に向けてPP製カセットに収納し、自動搬送することで測定することができる。
 前述の製造条件、評価の結果を表1に示す。
Figure JPOXMLDOC01-appb-T000001
 (評価結果)
 実施例1~6は、いずれも裏面を上にして平坦な面上に置いて測定したWARP値が3.5μm以下であり、基板裏面とサセプターとの接触が均一になるような良好なリン化インジウム基板が得られた。
 比較例1~3は、ワイヤーソーによる切断工程において、それぞれのパラメータが適切ではなく裏面そりが大きいリン化インジウム基板となった。
 比較例4は、切断後のエッチング工程において、エッチング量が適切ではなく切断時の加工ダメージを除去することができず裏面そりが大きいリン化インジウム基板となった。
 比較例5は、ラッピング後のエッチング工程において、エッチング量が適切ではなくラッピング時の加工ダメージを除去することができず裏面そりが大きいリン化インジウム基板となった。

Claims (8)

  1.  エピタキシャル結晶層を形成するための主面と、前記主面の反対側の裏面とを有するリン化インジウム基板であって、
     前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、3.5μm以下であることを特徴とするリン化インジウム基板。
  2.  前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~3.5μmである請求項1に記載のリン化インジウム基板。
  3.  前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~3.4μmである請求項2に記載のリン化インジウム基板。
  4.  前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~3.4μmであり、基板の直径が100mm以下である請求項3に記載のリン化インジウム基板。
  5.  前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、1.8~2.2μmであり、基板の直径が76.2mm以下である請求項3に記載のリン化インジウム基板。
  6.  前記リン化インジウム基板の前記裏面を上にした状態で測定した、前記裏面のWARP値が、2.2μm以下であり、基板の直径が50.8mm以下である請求項3に記載のリン化インジウム基板。
  7.  請求項1~6のいずれか一項に記載のリン化インジウム基板の前記主面上に、エピタキシャル結晶層を備えた半導体エピタキシャルウエハ。
  8.  リン化インジウムのインゴットからウエハをワイヤーソーで切り出す工程と、
     前記切り出したウエハをエッチングする工程と、
     前記エッチング後のウエハの外周部分の面取りを行う工程と、
     前記面取り後のウエハの少なくとも一方の表面を研磨する工程と、
     前記研磨後のウエハをエッチングする工程と、
    を含み、
     前記リン化インジウムのインゴットからウエハをワイヤーソーで切り出す工程は、ワイヤーを水平方向に往復させながら常に新線を送り続けるとともに、前記リン化インジウムのインゴットを載せたステージを前記ワイヤーへ向かって鉛直方向に移動させる工程を含み、前記ワイヤーの新線供給速度が10~60m/分であり、前記ワイヤーの往復速度が300~350m/分であり、前記リン化インジウムのインゴットを載せたステージの鉛直方向移動速度が200~400μm/分であり、前記ワイヤーソーの砥粒の粘度が300~400mPa・sであり、
     前記切り出したウエハをエッチングする工程は、両面から合計5~15μmだけエッチングし、
     前記研磨後のウエハをエッチングする工程は、両面から合計8~15μmだけエッチングする請求項1~6のいずれか一項に記載のリン化インジウム基板の製造方法。
PCT/JP2020/022197 2019-11-29 2020-06-04 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法 WO2021106248A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US17/289,491 US11901170B2 (en) 2019-11-29 2020-06-04 Indium phosphide substrate, semiconductor epitaxial wafer, and method for producing indium phosphide substrate
EP20880338.7A EP3862133A4 (en) 2019-11-29 2020-06-04 INDIUM PHOSPHIDE SUBSTRATE, EPITACTIC SEMICONDUCTOR WAFER AND METHOD OF MAKING AN INDIUM PHOSPHIDE SUBSTRATE
CN202080006105.1A CN113207308A (zh) 2019-11-29 2020-06-04 磷化铟基板、半导体外延晶片以及磷化铟基板的制造方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2019217551 2019-11-29
JP2019-217551 2019-11-29
JP2020078635A JP6761916B1 (ja) 2019-11-29 2020-04-27 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
JP2020-078635 2020-04-27

Publications (1)

Publication Number Publication Date
WO2021106248A1 true WO2021106248A1 (ja) 2021-06-03

Family

ID=72614626

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/022197 WO2021106248A1 (ja) 2019-11-29 2020-06-04 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法

Country Status (6)

Country Link
US (1) US11901170B2 (ja)
EP (1) EP3862133A4 (ja)
JP (1) JP6761916B1 (ja)
CN (1) CN113207308A (ja)
TW (1) TWI735256B (ja)
WO (1) WO2021106248A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6761915B1 (ja) * 2019-11-29 2020-09-30 Jx金属株式会社 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
JP6761917B1 (ja) * 2019-11-29 2020-09-30 Jx金属株式会社 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
CN114540033A (zh) * 2022-01-13 2022-05-27 北京通美晶体技术股份有限公司 一种磷化铟减薄腐蚀液及其应用

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0917755A (ja) * 1995-06-30 1997-01-17 Sumitomo Electric Ind Ltd Iii−v族化合物半導体結晶の切断方法
JP2003218033A (ja) 2002-01-21 2003-07-31 Nikko Materials Co Ltd エピタキシャル成長方法
JP2004043257A (ja) * 2002-07-12 2004-02-12 Dowa Mining Co Ltd 化合物半導体ウェハ及びその加工方法
JP2009182135A (ja) * 2008-01-30 2009-08-13 Sumitomo Electric Ind Ltd 化合物半導体基板の製造方法および化合物半導体基板
JP2014041911A (ja) * 2012-08-22 2014-03-06 Sumitomo Electric Ind Ltd 研磨用組成物および化合物半導体基板の製造方法
JP2016044094A (ja) * 2014-08-21 2016-04-04 三菱化学株式会社 非極性または半極性GaN基板

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3640645A1 (de) * 1986-11-28 1988-06-09 Wacker Chemitronic Verfahren zum zersaegen von kristallstaeben oder -bloecken vermittels innenlochsaege in duenne scheiben
JP2001297957A (ja) * 2000-04-17 2001-10-26 Nikko Materials Co Ltd 化合物半導体ウェハ
JP4525353B2 (ja) * 2005-01-07 2010-08-18 住友電気工業株式会社 Iii族窒化物基板の製造方法
JP2007030155A (ja) * 2005-06-24 2007-02-08 Sumitomo Electric Ind Ltd 窒化物半導体結晶の加工方法
JP2011077325A (ja) * 2009-09-30 2011-04-14 Sumitomo Electric Ind Ltd Iii族窒化物半導体基板の製造方法
US9018639B2 (en) * 2012-10-26 2015-04-28 Dow Corning Corporation Flat SiC semiconductor substrate
JP2015149335A (ja) * 2014-02-05 2015-08-20 住友電気工業株式会社 半導体積層体、半導体積層体の製造方法および半導体装置の製造方法
JP6172053B2 (ja) * 2014-05-28 2017-08-02 信越半導体株式会社 固定砥粒ワイヤ及びワイヤソー並びにワークの切断方法
JP2016171196A (ja) * 2015-03-12 2016-09-23 株式会社東芝 半導体装置の製造方法
CN105161397B (zh) * 2015-05-13 2019-02-05 北京通美晶体技术有限公司 一种异形半导体晶片、制备方法及晶片支承垫
US9806059B1 (en) * 2016-05-12 2017-10-31 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-stack package-on-package structures
US20180122749A1 (en) * 2016-11-01 2018-05-03 Advanced Semiconductor Engineering, Inc. Semiconductor wafer, semiconductor package and method for manufacturing the same
KR102086281B1 (ko) 2017-04-28 2020-03-06 제이엑스금속주식회사 반도체 웨이퍼 및 반도체 웨이퍼의 연마 방법
US20180358221A1 (en) * 2017-06-07 2018-12-13 Macom Technology Solutions Holdings, Inc. Reduction of wafer bow during growth of epitaxial films
CN109290874B (zh) * 2017-07-25 2021-02-02 北京通美晶体技术有限公司 背面有橄榄形凹坑的磷化铟晶片、制法及所用腐蚀液
CN109290875B (zh) * 2017-07-25 2021-06-22 北京通美晶体技术股份有限公司 背面有凹坑的磷化铟晶片、制法和制备其的腐蚀液
EP3714482A1 (en) * 2017-11-22 2020-09-30 IQE Plc. A strain-balanced semiconductor structure
US20210257809A1 (en) * 2017-11-22 2021-08-19 Iqe Plc Strain-balanced semiconductor structure
JP6424974B1 (ja) * 2018-01-25 2018-11-21 富士ゼロックス株式会社 半導体基板の製造方法
US11450552B2 (en) * 2019-08-01 2022-09-20 Micron Technology, Inc. Methods and apparatus for adjusting surface topography of a substrate support apparatus
JP6761915B1 (ja) 2019-11-29 2020-09-30 Jx金属株式会社 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
JP6761917B1 (ja) 2019-11-29 2020-09-30 Jx金属株式会社 リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
US20210217670A1 (en) * 2020-01-15 2021-07-15 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing semiconductor devices
US11387356B2 (en) * 2020-07-31 2022-07-12 Vanguard International Semiconductor Corporation Semiconductor structure and high-electron mobility transistor device having the same

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0917755A (ja) * 1995-06-30 1997-01-17 Sumitomo Electric Ind Ltd Iii−v族化合物半導体結晶の切断方法
JP2003218033A (ja) 2002-01-21 2003-07-31 Nikko Materials Co Ltd エピタキシャル成長方法
JP2004043257A (ja) * 2002-07-12 2004-02-12 Dowa Mining Co Ltd 化合物半導体ウェハ及びその加工方法
JP2009182135A (ja) * 2008-01-30 2009-08-13 Sumitomo Electric Ind Ltd 化合物半導体基板の製造方法および化合物半導体基板
JP2014041911A (ja) * 2012-08-22 2014-03-06 Sumitomo Electric Ind Ltd 研磨用組成物および化合物半導体基板の製造方法
JP2016044094A (ja) * 2014-08-21 2016-04-04 三菱化学株式会社 非極性または半極性GaN基板

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3862133A4

Also Published As

Publication number Publication date
EP3862133A1 (en) 2021-08-11
EP3862133A4 (en) 2022-07-06
TW202121518A (zh) 2021-06-01
US20220310381A1 (en) 2022-09-29
JP6761916B1 (ja) 2020-09-30
TWI735256B (zh) 2021-08-01
US11901170B2 (en) 2024-02-13
JP2021091590A (ja) 2021-06-17
CN113207308A (zh) 2021-08-03

Similar Documents

Publication Publication Date Title
JP6761916B1 (ja) リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
JP6761917B1 (ja) リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
JP6761915B1 (ja) リン化インジウム基板、半導体エピタキシャルウエハ、及びリン化インジウム基板の製造方法
TWI747695B (zh) 磷化銦基板
WO2022137728A1 (ja) リン化インジウム基板、リン化インジウム基板の製造方法及び半導体エピタキシャルウエハ
WO2022137727A1 (ja) リン化インジウム基板、リン化インジウム基板の製造方法及び半導体エピタキシャルウエハ
US20230082020A1 (en) Indium phosphide substrate
JP7055233B1 (ja) リン化インジウム基板

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2020880338

Country of ref document: EP

Effective date: 20210505

NENP Non-entry into the national phase

Ref country code: DE