WO2020180112A1 - 연성 회로 기판 및 이를 포함하는 무선 단말기 - Google Patents

연성 회로 기판 및 이를 포함하는 무선 단말기 Download PDF

Info

Publication number
WO2020180112A1
WO2020180112A1 PCT/KR2020/003079 KR2020003079W WO2020180112A1 WO 2020180112 A1 WO2020180112 A1 WO 2020180112A1 KR 2020003079 W KR2020003079 W KR 2020003079W WO 2020180112 A1 WO2020180112 A1 WO 2020180112A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal line
dielectric
plane
bent
viewed
Prior art date
Application number
PCT/KR2020/003079
Other languages
English (en)
French (fr)
Inventor
김상필
김익수
김병열
정희석
Original Assignee
주식회사 기가레인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 기가레인 filed Critical 주식회사 기가레인
Priority to CN202080015368.9A priority Critical patent/CN113439490A/zh
Priority to US17/428,332 priority patent/US20220110212A1/en
Publication of WO2020180112A1 publication Critical patent/WO2020180112A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/147Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0393Flexible materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • H05K5/0086Casings, cabinets or drawers for electric apparatus portable, e.g. battery operated apparatus
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]
    • H05K2201/052Branched

Definitions

  • the present invention relates to a flexible circuit board and a wireless terminal including the same.
  • the flexible circuit board 1 is disposed so that a partial section of the flexible circuit board 1 interviews the housing 2.
  • the flexible circuit board 1 is easily arranged in a narrow space inside a wireless terminal (eg, a smartphone, a tablet, a notebook, etc.).
  • the flexible circuit board 1 may include a plurality of signal lines used for the purpose of transmitting high-frequency signals between the antenna and the antenna element.
  • the size of the space occupied by the flexible circuit board 1 in the wireless terminal is also related to the arrangement relationship of the plurality of signal lines. That is, according to the above-described arrangement relationship of the plurality of signal lines, the space occupied by the flexible circuit board 1 in the wireless terminal may be reduced or increased, and accordingly, the size of the wireless terminal may be reduced or increased. In addition, according to the above-described arrangement relationship of the plurality of signal lines, the radius of curvature of the flexible circuit board 1 may increase or decrease, and accordingly, the flexible circuit board 1 may not be easily folded or may be easily folded. .
  • the technical object of the present invention includes proposing an arrangement relationship of a plurality of signal lines, and further, a flexible circuit board including a plurality of signal lines arranged according to the above arrangement relationship, and a wireless circuit board including such a flexible circuit board It includes providing a terminal.
  • the flexible circuit board includes: a first signal line extending on a first plane, a first dielectric extending along an extension direction of the first signal line while in contact with the first signal line, and the first And a second signal line extending on a second plane parallel to the plane, and a second dielectric material extending along an extension direction of the second signal line while being in contact with the second signal line.
  • the first signal line includes a first part overlapping with the second signal line and a second part not overlapping with the second signal line when viewed from a normal direction of the first plane, and the second signal The line includes a first portion that overlaps with the first signal line and a second portion that does not overlap with the first signal line when viewed in the normal direction.
  • the second portion of the first signal line is connected to the first portion of the first signal line and is formed by being bent on the first plane, and a direction toward which the first bent portion is bent From the first extended portion 1A extending on the first plane, the first B bent portion formed by being bent on the first plane from the extended portion 1A, and the first bent portion 1B from a direction toward which the first bent portion was bent.
  • the 2A extended portion extending on the second plane from a direction in which the 2A bent portion is bent and directed, a 2B bent portion formed by bending on the second plane from the extended 2A extended portion, and the 2B bent It may include a second B extension portion extending on the second plane from a direction toward which the portion is bent.
  • the flexible circuit board may include a third signal line extending on a third plane parallel to the second plane; And a third dielectric material extending along an extension direction of the third signal line while being in contact with the third signal line, wherein the third signal line includes the first signal line and the second signal line when viewed from the normal direction.
  • the length of the extended portion 1A is longer than the length of the extended portion 2A, and a distance between the vertical plane including the first portion of the first signal line and the extended portion 1B is, the vertical plane and the It is farther than the distance between the 2B extension parts, the length of the 2A extension part is longer than the length of the 3A extension part, and between the 2B extension part and the vertical plane including the first part of the second signal line The distance of may be greater than a distance between the vertical plane and the 3B extended portion.
  • the length of the extended portion 1A is shorter than the length of the extended portion 2A, and a distance between the vertical plane including the first portion of the first signal line and the extended portion 1B is, the vertical plane and the Closer than the distance between the 2B extended portions, the length of the 2A extended portion is shorter than the length of the 3A extended portion, and between the 2B extended portion and a vertical plane including the first portion of the second signal line A distance of may be closer than a distance between the vertical plane and the 3B extended portion.
  • a portion of the second dielectric that is in contact with the extended portion 2A when viewed in the normal direction, overlaps at least a portion of the portion of the first dielectric that is in contact with the extended portion of the first A, and the first signal line Do not overlap with each other, and when viewed from the normal direction, a portion of the third dielectric material that is in contact with the extended portion of the 3A overlaps at least a portion of the portion of the second dielectric that is in contact with the extended portion of the 2A, and the The second signal lines may not overlap each other.
  • a portion of the second dielectric that is in contact with the extended portion of the second B is at least partially overlapped with a portion of the first dielectric that is in contact with the extended portion of the first B when viewed in the normal direction, and the first signal line Do not overlap with each other, and when viewed in the normal direction, a portion of the third dielectric material that is in contact with the extended portion of the third B overlaps at least a portion of the portion of the second dielectric that is in contact with the extended portion of the second B, and the The second signal lines may not overlap each other.
  • a portion of the second dielectric that is in contact with the extended portion 2A when viewed in the normal direction, overlaps at least a portion of the portion of the first dielectric that is in contact with the extended portion of the first A, and the first signal line Do not overlap with each other, and when viewed in the normal direction, a portion of the second dielectric that is in contact with the extended portion of the second B overlaps at least a portion of the portion of the first dielectric that is in contact with the extended portion of the first B, and the A portion of the third dielectric that does not overlap with the first signal line and in contact with the extended portion of the 3A is at least part of the portion of the second dielectric that is in contact with the extended portion of the 2A when viewed in the normal direction Overlapped with the second signal line, and a portion of the third dielectric that is in contact with the extended portion of the 3B is a portion of the second dielectric that is in contact with the extended portion of the 2B when viewed in the normal direction At least part of and may overlap and may not
  • a first dielectric material that is parallel to the first plane and is disposed on a fourth plane between the first dielectric and the second dielectric, and overlaps the first dielectric and the second dielectric when viewed in the normal direction. It may further include an integrated dielectric.
  • the first integrated dielectric overlaps with any of the first dielectric and the second dielectric, between a portion overlapping the first dielectric and a portion overlapping the second dielectric when viewed in the normal direction. It may further include a portion corresponding to the portion not supported.
  • the first integrated dielectric overlaps with any of the first dielectric and the second dielectric, between a portion overlapping the first dielectric and a portion overlapping the second dielectric when viewed in the normal direction.
  • a portion corresponding to a portion that is not supported may not be included.
  • a first portion overlapping each other with the first signal line and the second signal line when viewed in the normal direction, and overlapping with any of the first signal line and the second signal line when viewed in the normal direction
  • a third signal line extending on a third plane parallel to the second plane, and including a second portion not supported
  • a third dielectric material extending along an extension direction of the third signal line while being in contact with the third signal line
  • a second integrated dielectric that is parallel to the first plane and lies on a fifth plane between the second dielectric and the third dielectric, and overlaps the second dielectric and the third dielectric when viewed in the normal direction. It may further include.
  • the second integrated dielectric overlaps with any of the second dielectric and the third dielectric between a portion overlapping the second dielectric and a portion overlapping the third dielectric when viewed in the normal direction. It may further include a portion corresponding to the portion not supported.
  • the second integrated dielectric overlaps with any of the second dielectric and the third dielectric between a portion overlapping the second dielectric and a portion overlapping the third dielectric when viewed in the normal direction.
  • a portion corresponding to a portion that is not supported may not be included.
  • first integrated dielectric and the first dielectric or between the first integrated dielectric and the second dielectric to couple between the first integrated dielectric and the first dielectric, or the first integrated dielectric
  • a first bonding sheet or a first prepreg bonding between the and the second dielectric material disposed between the second integrated dielectric and the second dielectric or between the second integrated dielectric and the third dielectric to couple the second integrated dielectric and the second dielectric, or A second bonding sheet or a second prepreg for bonding between the third dielectrics may be further included.
  • first shielding portion in contact with a portion of the first integrated dielectric material overlapping the second dielectric material when viewed in the normal direction; And a second shielding part contacting a portion of the second integrated dielectric material that overlaps the third dielectric material when viewed in the normal direction.
  • a first integrated ground contacting a portion of the first integrated dielectric material that overlaps the first dielectric material when viewed in the normal direction and having a shape corresponding to the shape of the first dielectric material when viewed in the normal direction;
  • a second integrated ground contacting a portion of the second integrated dielectric that overlaps the second dielectric when viewed in the normal direction, and having a shape corresponding to the shape of the second dielectric when viewed in the normal direction.
  • first shielding part and the second shielding part may each include a conductive paste or an electromagnetic interference (EMI) shielding film.
  • EMI electromagnetic interference
  • first integrated ground contacting the first integrated dielectric material and having a shape corresponding to a shape of the first integrated dielectric when viewed in the normal direction; And a second integrated ground contacting the second integrated dielectric and having a shape corresponding to the shape of the second integrated dielectric when viewed in the normal direction.
  • first shielding part and the second shielding part may each include a conductive paste or an electromagnetic interference (EMI) shielding film.
  • EMI electromagnetic interference
  • the second portion of the first signal line is connected to the first portion of the first signal line and is formed by being bent on the first plane, and a direction toward which the first bent portion is bent And a first extension portion 1A extending on the first plane, wherein the second portion of the second signal line is connected to the first portion of the second signal line and formed by being bent on the second plane. It may include a bent portion, and a second extended portion 2A extending on the second plane from a direction in which the bent portion 2A is bent and directed.
  • a portion of the second dielectric that is in contact with the extended portion 2A when viewed in the normal direction, overlaps at least a portion of the portion of the first dielectric that is in contact with the extended portion of the first A, and the first signal line And may not overlap each other.
  • the flexible circuit board further includes a third signal line extending on a third plane parallel to the second plane, and a third dielectric extending along the extending direction of the third signal line while being in contact with the third signal line.
  • the third signal line does not overlap with all of the first signal line and the second signal line, the first part, and any of the first signal line and the second signal line when viewed in the normal direction.
  • a portion of the third dielectric material in contact with the extended portion 3A overlaps at least a portion of a portion of the second dielectric material in contact with the extended portion 2A, and the second signal line And may not overlap each other.
  • the second portion of the first signal line is connected to the first portion of the first signal line and is formed by being bent on the first plane, and a direction toward which the first bent portion is bent From the first extended portion 1A extending on the first plane, the first B bent portion formed by being bent on the first plane from the extended portion 1A, and the first bent portion 1B from a direction toward which the first bent portion was bent.
  • the flexible circuit board may include a third signal line extending on a third plane parallel to the second plane; And a third dielectric material extending along an extension direction of the third signal line while being in contact with the third signal line, wherein the third signal line includes the first signal line and the second signal line when viewed from the normal direction.
  • the second part of the first signal line and the second part of the third signal line may be symmetrical with respect to the second part of the second signal line.
  • the length of the extended portion 3A is longer than the length of the extended portion 1A, and a distance between the vertical plane including the first portion of the third signal line and the extended portion 3B is the vertical plane and the second 1B may be longer than the distance between the extensions.
  • the flexible circuit board includes the two first portions of the first signal line, the two second portions of the first signal line, the two first portions of the second signal line, and the second signal. Including two second portions of a line, wherein the two second portions of the first signal line are symmetrically connected to each other, and each of the two first portions of the first signal line is the first signal line Is connected to one end of the second part of the second signal line, the two second parts of the second signal line are connected symmetrically to each other, and each of the two first parts of the second signal line is It may be connected to one end of the second part.
  • the wireless terminal includes a first signal line extending on a first plane, a first dielectric extending along an extension direction of the first signal line while being in contact with the first signal line, and the first plane. And a second signal line extending on a parallel second plane, and a second dielectric material extending along an extension direction of the second signal line while being in contact with the second signal line.
  • the first signal line includes a first part overlapping with the second signal line and a second part not overlapping with the second signal line when viewed from a normal direction of the first plane, and the second signal The line includes a first portion that overlaps with the first signal line and a second portion that does not overlap with the first signal line when viewed in the normal direction. At least a portion of the second portion of the first signal line and at least a portion of the second portion of the second signal line are each provided to be perpendicular to the first plane, while in contact with a surface within the wireless terminal Is placed.
  • a wireless terminal includes a battery, a first signal line extending on a first plane, a first dielectric extending along an extension direction of the first signal line while in contact with the first signal line, and the first signal line. And a second signal line extending on a second plane parallel to the first plane, and a second dielectric material extending along an extension direction of the second signal line while being in contact with the second signal line.
  • the first signal line includes a first part overlapping with the second signal line and a second part not overlapping with the second signal line when viewed from a normal direction of the first plane, and the second signal The line includes a first portion overlapping each other with the first signal line and a second portion not overlapping with the first signal line when viewed from the normal direction, wherein the second portion of the first signal line and the At least a portion of the second portion of the second signal line is disposed above or below the battery, respectively.
  • the flexible circuit board when the flexible circuit board includes a plurality of signal lines and a plurality of dielectrics, a first portion of the signal lines and the dielectrics in contact with the first portion are each other when viewed from a predetermined direction. Overlap. Accordingly, when viewed from a predetermined direction, the space occupied by the aforementioned signal lines and dielectrics on the flexible circuit board can be minimized.
  • the second part which is the remaining part of these signal lines, and the dielectrics in contact with the second part do not overlap with anything when viewed from a certain direction, that is, the second part and the dielectrics in contact with them are in a certain direction. When viewed from, they are arranged apart from each other. Accordingly, the radius of curvature for these second portions and the dielectrics in contact with them can be reduced, whereby a portion of the flexible circuit board can be easily folded. That is, according to an embodiment, a part of the flexible circuit board can be easily folded to interview the housing inside the wireless terminal.
  • FIG. 1 is a view illustrating a configuration in which a flexible circuit board is disposed in a conventional wireless terminal in a conventional wireless terminal.
  • FIG. 7 is a diagram illustrating a cross section of the first portion of FIGS. 2 to 6.
  • FIG. 8 to 10 are views for explaining a cross section of the second part of FIG. 2.
  • FIG. 11 is a view for explaining a cross section of the second portion of FIGS. 4 to 6.
  • FIGS. 12 is a view for explaining a cross section of the first portion of FIGS. 2 to 6.
  • FIG. 13 is a view for explaining a cross section of the second portion of FIGS. 2 and 3.
  • FIG. 14 is a diagram illustrating a cross section of the first portion of FIGS. 2 to 6.
  • 15 to 19 are views for explaining the lamination of FIG. 2.
  • 20 to 22 are views for explaining a shape in which a flexible circuit board is disposed in a wireless terminal.
  • 23 and 24 are views according to the second embodiment.
  • 25 and 26 are views according to the third embodiment.
  • FIG. 27 is a diagram illustrating a cross section of the second portion of FIG. 26.
  • 28 to 31 are diagrams for explaining a shape arranged in a wireless terminal.
  • FIGS. 2 to 6 are perspective views of the flexible circuit board shown in FIGS. 2 to 6.
  • a flexible circuit board 1 according to an embodiment of the present invention includes Embodiments 1 to 3 when looking at the drawings based on the drawings.
  • 2 to 6 are views according to the first embodiment
  • FIGS. 23 and 24 are views according to the second embodiment
  • FIGS. 25 and 26 are views according to the third embodiment.
  • Example 1 will be described, but with reference to FIG. 32 as well.
  • the first dielectric 11, the second dielectric 12, the third dielectric 13, and the first A signal line 21, a second signal line 22, and a third signal line 23 may be included.
  • the first signal line 21 extends on the first plane 101
  • the second signal line 22 extends on the second plane 102 parallel to the first plane 101
  • the third signal Line 23 extends on a third plane 103 parallel to both the first plane 101 and the second plane 102.
  • Each of these signal lines 21 to 23 is a configuration used for the purpose of transmitting a high frequency signal between an antenna and an antenna element.
  • the flexible circuit board 1 is electrically connected to the subboard 4 to which the antenna is electrically connected and the main board 3 to which the antenna element is electrically connected, so that a high frequency signal can be transmitted between the antenna and the antenna element. .
  • the first dielectric 11 has a width that is in contact with the first signal line 21 on an upper surface or a lower surface thereof and extends around the first signal line 21, along the extending direction of the first signal line 21. Is extended.
  • a dielectric may be configured to include a general dielectric material, and the following dielectrics are also the same.
  • the second dielectric 12 is located under the first dielectric 11, the second signal line 22 is in contact with the upper or lower surface, and has a width extended around the second signal line 22, 2 It extends along the extending direction of the signal line 22.
  • the third dielectric 13 is located under the second dielectric 12, the third signal line 23 is in contact with the upper or lower surface, has a width extended around the third signal line 23, 3 extends along the extending direction of the signal line 23.
  • the first signal line 21 is viewed from the normal direction of the first plane 101 (the'normal direction' in the following detailed description and claims refers to the normal direction of the first plane 101) It includes a first portion 100 overlapping each other with both the second signal line 22 and the third signal line 23, and also overlaps with both the second signal line 22 and the third signal line 23. It includes a second portion 200 that is not supported.
  • the second signal line 22 includes a first portion 100 overlapping with both the first signal line 21 and the third signal line 23 when viewed in the normal direction, and the first signal line (21) and a second portion (200) that does not overlap with either of the third signal lines (23).
  • the third signal line 23 includes a first portion 100 overlapping with both the first signal line 21 and the second signal line 22 when viewed in the normal direction, and the first signal line (21) and a second portion (200) that does not overlap with either of the second signal lines (22).
  • the first portion 100 that is a portion of these signal lines and the dielectric material in contact with the first portion 100 They overlap each other when viewed from a predetermined direction. Accordingly, when viewed from a predetermined direction, the space occupied by the aforementioned signal lines and dielectrics on the flexible circuit board can be minimized.
  • the second part 200 which is the remaining part of these signal lines, and the dielectrics in contact with the second part 200 do not overlap with anything when viewed from a predetermined direction, that is, these second parts 200 and Dielectrics in contact with them are disposed to be spaced apart from each other when viewed from a predetermined direction. Therefore, the thicknesses of the second portion 200 and the dielectrics in contact with them are distributed apart from each other and are smaller than the thickness of the first portion 100 and the dielectrics in contact with them, so that the radius of curvature can be reduced, This allows a part of the flexible circuit board to be easily folded. That is, according to an embodiment, a part of the flexible circuit board can be easily folded in order to interview the housing inside the wireless terminal.
  • Embodiment 1 shown in FIGS. 2 to 6 and 32 is exemplary.
  • the spirit of the present invention is not limited thereto.
  • the first dielectric 11 and the first signal line 21 and the related components are not included in the flexible circuit board 1, or the second dielectric 12 and the second signal line 22 ) And components related thereto may not be included, or the third dielectric 13 and the third signal line 23 and components related thereto may not be included.
  • the flexible circuit board 1 has a relationship between the first dielectric 11 and the second dielectric 12, the relationship between the second dielectric 12 and the third dielectric 13, which will be described above or below.
  • dielectrics and signal lines In the category that does not significantly deviate from any one of the relationship between the first signal line 21 and the second signal line 22 and the relationship between the second signal line 22 and the third signal line 23, dielectrics and signal lines And it may further include a configuration related thereto.
  • the first signal line 21 of the flexible circuit board 1 is the second part 200, which is connected to the first part 100 of the first signal line 21
  • the 1A bent portion 211A formed by bending on the plane 101, the 1A extended portion 221A extending on the first plane 101 from the direction in which the 1A bent portion 211A is bent and directed, and the extended
  • the first B bent portion 211B formed by being bent on the first plane 101 from the 1A extended portion 221A, and the first bent portion 211B extending on the first plane 101 from a direction toward which the first B bent portion 211B is bent. It may include an 1B extension portion 221B.
  • the second signal line 22 of the flexible circuit board 1 is a second part 200, which is connected to the first part 100 of the second signal line 22 and is bent on the second plane 102
  • the formed 2A bent portion 212A, the 2A extended portion 222A extending on the second plane 102 from the direction in which the 2A bent portion 212A is bent and directed, and the extended 2A extended portion 222A ), the second B bent portion 212B formed by being bent on the second plane 102, and a second extended portion 222B extending on the second plane 102 from the direction in which the 2nd B bent portion 212B is bent and directed It may include.
  • the third signal line 23 of the flexible circuit board 1 is a second part 200, which is connected to the first part 100 of the third signal line 23 and is bent on the third plane 103
  • the 3A bent portion 213A formed as a result, the 3A extended portion 223A extending on the third plane 103 from the direction in which the 3A bent portion 213A is bent and directed, and the extended 3A extended portion 223A A 3B bent portion 213B formed by bending on the third plane 103 from ), and a 3B extended portion 223B extending on the third plane 103 from a direction in which the 3B bent portion 213B is bent and directed It may include.
  • the 1A extension part 221A, the 2A extension part 222A, and the 3A extension part 223A may be folded or disposed to contact the housing 2, respectively. The same may be applied to the 1B extended portion 221B, the 2B extended portion 222B, and the 3B extended portion 223B.
  • the relative lengths between the 1A extension part 221A, the 2A extension part 222A, and the 3A extension part 223A included in the flexible circuit board 1 may be different.
  • the relative lengths between the 1B extended portion 221B, the 2B extended portion 222B, and the 3B extended portion 223B may also be different.
  • the length of the 1A extended portion 221A is longer than the length of the 2A extended portion 222A, and thus, the first signal line 21
  • the distance between the vertical plane 104 (the plane 104 perpendicular to the first plane 101, shown in FIG. 32) and the first B extension part 221B comprising the part 100 is the vertical plane ( It may be longer than a distance between 104) and the 2B extended portion 222B.
  • the length of the 2A extension part 222A is longer than the length of the 3A extension part 223A, and the vertical plane 104 including the first part 100 of the second signal line 22 and the second B extension
  • the distance between the portions 222B may be greater than the distance between the vertical plane 104 and the third B extension portion 223B.
  • the length of the 1A extended portion 221A is shorter than the length of the 2A extended portion 222A, and the first signal line 21 is The distance between the vertical plane 104 including the portion 100 and the first B extended portion 221B may be closer than the distance between the vertical plane 104 and the second B extended portion 222B.
  • the length of the 2A extension part 222A is shorter than the length of the 3A extension part 223A, and the vertical plane 104 including the first part 100 of the second signal line 22 and the second B extension The distance between the portions 222B may be closer than the distance between the vertical plane 104 and the third B extension portion 223B.
  • the flexible circuit board 1 may be disposed so that the first dielectric 11, the second dielectric 12 and the third dielectric 13 partially overlap each other when viewed in a normal direction.
  • the space occupied by each of the dielectrics 11 to 13 when viewed from the normal direction may be smaller than that of the other embodiment.
  • a portion of the second dielectric 12 in contact with the 2A extended portion 222A is a normal
  • at least a portion of the first dielectric 11 may overlap with a portion of the first dielectric 11 that is in contact with the first extended portion 221A, and may not overlap with the first signal line 21.
  • portion of the third dielectric 13 in contact with the 3A extended portion 223A is at least part of the portion of the second dielectric 12 in contact with the 2A extended portion 222A when viewed in the normal direction. May overlap, and may not overlap with the second signal line 22.
  • the length between the first signal line 21 of the 1A extended portion 221A and the second signal line 22 of the 2A extended portion 222A is the first signal line of the 1B extended portion 221B ( 21) and the second dielectric 12 of the 2B extended portion 222B may be formed to be shorter than the length.
  • the length between the second signal line 22 of the 2A extended portion 222A and the third signal line 23 of the 3A extended portion 223A is the second signal line of the 2B extended portion 222B ( 22) and the third dielectric 13 of the third extended portion 223B may be formed shorter than the length.
  • the second dielectric 12 of the 2A extended portion 222A is positioned to at least partially overlap the first dielectric 11 of the 1A extended portion 221A in the normal direction, and the 3A extended portion 223A
  • the third dielectric 13 is positioned so as to partially overlap the second dielectric 12 of the 2A extended portion 222A in a normal direction, the width of the overlapped portion is reduced.
  • the dielectrics 11 to 13 are disposed to partially overlap each other, as shown in FIG. 5, a portion of the second dielectric 12 in contact with the 2B extended portion 222B, When viewed in the normal direction, at least a portion of the first dielectric 11 may overlap with a portion of the first dielectric 11 in contact with the first B extension portion 221B, and may not overlap with the first signal line 21.
  • the portion of the third dielectric 13 in contact with the 3B extended portion 223B is at least partially from the portion of the second dielectric 12 in contact with the 2B extended portion 222B when viewed in the normal direction. May overlap, and may not overlap with the second signal line 22.
  • the length between the first signal line 21 of the 1A extended portion 221A and the second signal line 22 of the 2A extended portion 222A is the first signal line of the 1B extended portion 221B ( 21) and the second dielectric 12 of the 2B extended portion 222B may be formed to be longer than a length.
  • the length between the second signal line 22 of the 2A extended portion 222A and the third signal line 23 of the 3A extended portion 223A is the second signal line of the 2B extended portion 222B ( 22) and the third dielectric 13 of the third extended portion 223B may be formed to be longer than a length.
  • the second dielectric 12 of the 2B extension part 222B is positioned so as to partially overlap the first dielectric 11 of the 1B extension part 221B in the normal direction, and the 3B extension part 223B
  • the third dielectric 13 is positioned so as to partially overlap the second dielectric 12 of the 2B extension portion 222B in the normal direction, the width of the overlapped portion is reduced.
  • a portion of the second dielectric 12 in contact with the 2A extended portion 222A is a normal When viewed from the direction, at least a part of the first dielectric 11 overlaps with a portion of the first dielectric 11 in contact with the extended portion 221A, and does not overlap with the first signal line 21, while the second dielectric 12
  • the portion of the portion in contact with the 2B extended portion 222B is at least partially overlapped with the portion of the first dielectric 11 in contact with the 1B extended portion 221B when viewed in the normal direction, and the first signal line ( 21) may not overlap each other.
  • the portion of the third dielectric 13 in contact with the 3A extended portion 223A is at least part of the portion of the second dielectric 12 in contact with the 2A extended portion 222A when viewed in the normal direction. Overlapping and not overlapping with the second signal line 22, the portion of the third dielectric 13 in contact with the 3B extended portion 223B is, when viewed from the normal direction, in the second dielectric 12 At least a portion of the portion in contact with the 2B extended portion 222B may overlap and may not overlap with the second signal line 22.
  • the second dielectric 12 of the 2A extended portion 222A is positioned to at least partially overlap the first dielectric 11 of the 1A extended portion 221A in the normal direction, and the 3A extended portion 223A
  • the third dielectric 13 is positioned to at least partially overlap the second dielectric 12 of the 2A extended portion 222A in the normal direction, and the second dielectric 12 of the 2B extended portion 222B extends the first B
  • the first dielectric 11 of the portion 221B is at least partially overlapped in the normal direction
  • the third dielectric 13 of the third extended portion 223B is the second dielectric 12 of the second extended portion 222B. If it is positioned so as to overlap at least partially in the normal direction, the width of the overlapped portion is reduced.
  • 7, 12, and 14 are views for explaining a cross section of the first portion 100 of each signal line 21 to 23 of FIGS. 2 to 6.
  • FIGS. 7, 12, and 14 illustrate cross-sections showing various exemplary embodiments of the surfaces where the first signal line 21, the second signal line 22, and the third signal line 23 are interviewed. It is a drawing.
  • FIG. 7 is a diagram illustrating a cross section showing an embodiment in which the first signal line 21, the second signal line 22, and the third signal line 23 are all in contact with the upper surface.
  • FIG. 12 is a diagram illustrating a cross section showing an embodiment in which the first signal line 21 contacts the upper surface, and the second signal line 22 and the third signal line 23 contact the lower surface.
  • FIG. 14 is a diagram illustrating a cross section showing an embodiment in which the first signal line 21 and the second signal line 22 are in contact with the upper surface and the third signal line 23 is in contact with the lower surface.
  • 8 to 10 and 13 are views for explaining cross-sections of the second portion 200 of each signal line 21 to 23 of FIG. 2.
  • 11 is a view for explaining a cross-section of the second portion 200 of each signal line 21 to 23 of FIGS. 4 to 6.
  • the flexible circuit board 1 may further include any one or more of the first integrated dielectric 31 and the second integrated dielectric 32, as shown in FIGS. 7 to 14. have.
  • the first integrated dielectric 31 is positioned between the lower portion of the first dielectric 11 and the upper portion of the second dielectric 12.
  • the first integrated dielectric 31 is parallel to the first plane 101 and on a fourth plane (the fourth plane itself is not shown in the drawing) between the first dielectric 11 and the second dielectric 12. Can be set on.
  • the second integrated dielectric 32 is positioned between the lower portion of the second dielectric 12 and the upper portion of the third dielectric 13.
  • the second integrated dielectric 32 is parallel to the first plane 101 and on a fifth plane (the fifth plane itself is not shown in the drawing) between the second dielectric 12 and the third dielectric 13. Can be set on.
  • each of the first integrated dielectric 31 and the second integrated dielectric 32 has at least a portion of each of the first dielectric 11, the second dielectric 12, and the third dielectric 13 when viewed in the normal direction. Can overlap.
  • the first integrated dielectric 31 may include a portion overlapping the first dielectric 11 and a portion overlapping the second dielectric 12 when viewed in a normal direction. In addition, when viewed in the normal direction, the first integrated dielectric 31 is formed between a portion overlapping with the first dielectric 11 and a portion overlapping with the second dielectric 12. A portion corresponding to a portion not overlapping with any of the dielectrics 12 may be configured not to be included.
  • the second integrated dielectric 32 may include a portion overlapping the second dielectric 12 and a portion overlapping the third dielectric 13 when viewed in a normal direction.
  • the second integrated dielectric 32 when viewed in the normal direction, is formed between the second dielectric 12 and the third dielectric 13 and the second dielectric 12 and the third dielectric.
  • a portion corresponding to a portion that does not overlap with any of the dielectrics 13 may be configured not to be included.
  • the first integrated dielectric 31 may include a portion overlapping the first dielectric 11 and a portion overlapping the second dielectric 12 when viewed in a normal direction.
  • the first integrated dielectric 31 is formed between a portion overlapping with the first dielectric 11 and a portion overlapping with the second dielectric 12. It may be configured to further include a portion corresponding to a portion that does not overlap with any of the two dielectrics 12.
  • the second integrated dielectric 32 may include a portion overlapping the second dielectric 12 and a portion overlapping the third dielectric 13 when viewed in a normal direction.
  • the second integrated dielectric 32 when viewed in the normal direction, is formed between the second dielectric 12 and the third dielectric 13 and the second dielectric 12 and the second dielectric. It may be configured to further include a portion corresponding to a portion that does not overlap with any of the three dielectrics 13.
  • the first integrated dielectric 31 The upper one side of is positioned to overlap the first dielectric 11 when viewed from the normal direction, and the other lower side of the first integrated dielectric 31 may be positioned to overlap the second dielectric 12 when viewed from the normal direction.
  • the first integrated dielectric 31 is positioned between the first dielectric 11 and the second dielectric 12, and the second integrated dielectric 32 is positioned between the second dielectric 12 and the third dielectric 13.
  • the first dielectric 11 and the second dielectric 12 are directly rubbed against each other and damaged by the first integrated dielectric 31 can be prevented.
  • damage by direct friction between the second dielectric 12 and the third dielectric 13 may be prevented by the second integrated dielectric 32.
  • the first integrated dielectric 31 may be directly heat-melted bonded to the first dielectric 11 and the second dielectric 12 or may be bonded to one of the bonding sheet 50 and the prepreg 50 as a medium.
  • the second integrated dielectric 32 may be directly heat-melted bonded to the second dielectric 12 and the third dielectric 13 or may be bonded to one of the bonding sheet 50 and the prepreg 50 as a medium.
  • the first dielectric 11 and the second dielectric 12 are folded in a combined state with the first integrated dielectric 31
  • these components are not separately folded. That is, these components may be folded together based on the first integrated dielectric 31 and the second integrated dielectric 32.
  • the flexible circuit board 1 may further include a first integrated ground 41 and a second integrated ground 42, as shown in FIGS. 7 to 14.
  • the first integrated ground 41 is in contact with the upper or lower surface of the first integrated dielectric 31.
  • the second integrated ground 42 contacts the upper or lower surface of the second integrated dielectric 32.
  • the first integrated ground 41 is positioned so that a part of the first dielectric 11 and the second dielectric 12 overlaps in a normal direction. That is, the first integrated ground 41 is in contact with a portion of the first integrated dielectric 31 that overlaps with the first dielectric 11 when viewed in the normal direction, and the first integrated dielectric 31 is It may have a shape corresponding to the shape.
  • the second integrated ground 42 is positioned to partially overlap the second dielectric 12 and the third dielectric 13 in the normal direction. That is, the second integrated ground 42 is in contact with a portion of the second integrated dielectric 32 that overlaps with the second dielectric 12 when viewed from the normal direction, and the second integrated dielectric 32 when viewed from the normal direction. It may have a shape corresponding to the shape of.
  • each of these integrated grounds 41 and 42 can be configured in various embodiments as follows.
  • the first integrated ground 41 may include a portion overlapping the first dielectric 11 and a portion overlapping the second dielectric 12 when viewed in the normal direction. I can.
  • the first integrated ground 41 is between the first dielectric 11 and the second dielectric 12 and the first dielectric 11 and the second dielectric 12 when viewed in the normal direction. It may be configured to further include a portion corresponding to a portion that does not overlap with any of the dielectrics 12.
  • the second integrated ground 42 may include a portion overlapping the second dielectric 12 and a portion overlapping the third dielectric 13 when viewed in a normal direction.
  • the second integrated ground 42 is between the second dielectric 12 and the third dielectric 13 and the second dielectric 12 and the third dielectric material when viewed in the normal direction. It may be configured to further include a portion corresponding to a portion that does not overlap with any of the dielectrics 13.
  • the first integrated ground 41 includes a portion overlapping the first dielectric 11 and a portion overlapping the second dielectric 12 when viewed in the normal direction. can do.
  • the first integrated ground 41 is between a portion overlapping with the first dielectric 11 and a portion overlapping with the second dielectric 12.
  • the portion corresponding to the portion that does not overlap with any of the two dielectrics 12 may be configured not to be included.
  • the second integrated ground 42 may include a portion overlapping the second dielectric 12 and a portion overlapping the third dielectric 13 when viewed in a normal direction.
  • the second integrated ground 42 is, when viewed in the normal direction, between the portion overlapping the second dielectric 11 and the portion overlapping the second dielectric 12, the first dielectric 11 and the second dielectric.
  • the portion corresponding to the portion that does not overlap with any of the two dielectrics 12 may be configured not to be included.
  • the flexible circuit board 1 further includes a first shielding part 81 and a second shielding part 82 as shown in FIGS. 8 to 10 and 13.
  • Each of the first shielding part 81 and the second shielding part 82 may be implemented to include a conductive paste or an EMI shielding film.
  • first shielding part 81 and the second shielding part 82 can be applied in various embodiments.
  • the first shield 81 is a second of the first integrated ground 41
  • the portion overlapping the dielectric 12 in the normal direction may be replaced, and the second shield 82 may replace a portion of the second integrated ground 42 that overlaps the third dielectric 13 in the normal direction.
  • the first shielding part 81 replaces a portion of the first integrated ground 41 that overlaps the second dielectric 12 in the normal direction
  • the second shielding part 82 May replace a portion of the second integrated ground 42 that overlaps the second dielectric 12 in the normal direction.
  • the first shielding part 81 is a second of the first integrated ground 41 In contact with a portion overlapping the dielectric 12 in the normal direction, the second shielding portion 82 may contact a portion of the second integrated ground 42 that overlaps the third dielectric 13 in the normal direction.
  • the flexible circuit board 1 includes a fourth dielectric 14, a fifth dielectric 15, an outer ground 60, and a side ground 70. ).
  • the fourth dielectric 14 is positioned above the first dielectric 11 and the outer ground 60 is in contact with the upper or lower surface.
  • the fourth dielectric 14 may be directly heat-melt bonded to the first dielectric 11 or may be bonded to one of the bonding sheet 50 and the prepreg 50 as a medium.
  • the fifth dielectric 15 is located under the second dielectric 12 and the outer ground 60 contacts the upper or lower surface.
  • the fifth dielectric 15 may be directly heat-melted bonded to the second dielectric 12 or may be bonded to one of the bonding sheet 50 and the prepreg 50 as a medium.
  • the first dielectric 11, the second dielectric 12, and the third dielectric 13 are positioned between the fourth dielectric 14 and the fifth dielectric 15 in the normal direction.
  • the side ground 70 may be in contact with the same surface as the surface in which the first signal line 21 is in contact with the first dielectric 11 and may be spaced apart on both sides of the first signal line 21.
  • the side ground 70 may be in contact with the same surface as the surface in which the second signal line 22 contacts the second dielectric 12 and may be spaced apart on both sides of the second signal line 22.
  • the side ground 70 may be in contact with the same surface as the surface in which the third signal line 23 contacts the third dielectric 13 and may be spaced apart on both sides of the third signal line 23.
  • one side of the side ground 70 in contact with the first dielectric 11 is a second
  • One side of the side ground 70 in contact with the dielectric 12 may overlap in a normal direction.
  • one side of the side ground 70 in contact with the second dielectric 12 is a side ground in contact with the third dielectric 13. It may overlap in the normal direction with one side of (70).
  • 15 to 19 are views for explaining the lamination of FIG. 2.
  • the flexible circuit board 1 according to the embodiment of the present invention may be stacked in the following order, as shown in FIGS. 15 to 19.
  • a first dielectric 11 to which the first signal line 21 contacts is stacked on an upper or lower surface.
  • a first integrated dielectric 31 is stacked.
  • the first dielectric 11 may be disposed to be skewed to the left or the right of the lower portion of the first integrated dielectric 31.
  • a second dielectric 12 is stacked on the top or bottom surface to which the second signal line 22 contacts.
  • the second dielectric 12 may be arranged to be skewed to the left or right of the top of the first integrated dielectric 31.
  • a second integrated dielectric 32 is deposited.
  • the second dielectric 12 may be arranged to be skewed to the left or right of the lower portion of the second integrated dielectric 32.
  • a third dielectric 13 is stacked on the top or bottom surface to which the third signal line 23 contacts.
  • the third dielectric 13 may be arranged to be skewed to the left or the right of the top of the second integrated dielectric 32.
  • 20 to 22 are views for explaining a configuration in which the flexible circuit board 1 is disposed in a wireless terminal.
  • the flexible circuit board 1 according to the embodiment of the present invention, as shown in Figs. 20 and 21, includes the following features.
  • the flexible circuit board 1 includes two first portions 100 and two second portions 200 of a first signal line 21, and two first portions 100 and a second portion of the second signal line 22. It may include two portions 200, two first portions 100 and two second portions 200 of the third signal line 23. In addition, dielectrics 11 to 13 may be disposed in contact with each of the first and second portions 100 and 200.
  • the two second portions 200 of the first signal line 21 are symmetrically connected to each other, and each of the two first portions 100 of the first signal line 21 is a first signal line 21 It may be connected to one end of the second portion 200 of.
  • two second portions 200 of the second signal line 22 are symmetrically connected to each other, and each of the two first portions 100 of the second signal line 22 is a second signal line 22 It may be connected to one end of the second portion 200 of.
  • the second portions 200 of each of the signal lines 21 to 23 may be symmetrical to each other, for example, line-symmetrical as shown in FIG. 20 or point-symmetrical as shown in FIG. 21.
  • the flexible circuit board 1 may be disposed inside a wireless terminal, and in this case includes the following features.
  • Each signal line (21 to 23), and dielectrics (11 to 13) in contact with each signal line (21 to 23) are provided to be perpendicular to the first plane 101, to be disposed while contacting with respect to the surface in the wireless terminal I can.
  • a portion of the second portion 200 of each signal line 21 to 23, and a portion of each of the dielectrics 11 to 13 include a portion folded along a direction perpendicular to the first plane 101 You may.
  • 23 and 24 are views according to the second embodiment.
  • the flexible circuit board 1 includes a first dielectric 11, a second dielectric 12, a third dielectric 13, and a first signal.
  • a line 21, a second signal line 22, and a third signal line 23 may be included.
  • the first signal line 21 of the flexible circuit board 1 is the second part 200, which is connected to the first part 100 of the first signal line 21 A 1A bent portion 211A formed by bending on the plane 101, and a 1A extended portion 221A extending on the first plane 101 from a direction in which the 1A bent portion 211A is bent and directed. have.
  • the second signal line 22 of the flexible circuit board 1 is a second part 200, which is connected to the first part 100 of the second signal line 22 and is bent on the second plane 102
  • the 2A bent portion 212A formed as a result may include a second extended portion 222A extending on the second plane 102 from a direction in which the 2A second bent portion 212A is bent and directed.
  • the third signal line 23 of the flexible circuit board 1 is a second part 200, which is connected to the first part 100 of the third signal line 23 and is bent on the third plane 103 A 3A bent portion 213A formed as a result, and a 3A extended portion 223A extending on the third plane 103 from a direction in which the 3A bent portion 213A is bent and faced may be included.
  • the angle at which each of the 1A bent portion 211A, the 2nd bent portion 212A, and the 3A bent portion 213A is bent on each plane may be within 30 degrees to 120 degrees, for example, 90 degrees. However, it is not limited thereto. This also applies to the 1B bent portion 211B, the 2B bent portion 212B, and the 3B bent portion 213B.
  • the 1A extension part 221A, the 2A extension part 222A, and the 3A extension part 223A may be folded or disposed to contact the housing 2.
  • the first dielectric 11, the second dielectric 12, and the third dielectric 13 may be disposed to partially overlap when viewed in a normal direction, Accordingly, the space occupied by each of the dielectrics 11 to 13 when viewed from the normal direction may be smaller than that of the non-existent embodiment.
  • the dielectrics 11 to 13 are disposed to partially overlap each other, as shown in FIG. 24, that is, a portion of the second dielectric 12 in contact with the 2A extended portion 222A is .
  • a portion of the first dielectric 11 may overlap with a portion of the first dielectric 11 in contact with the extended portion 221A and may not overlap with the first signal line 21.
  • the portion of the third dielectric 13 in contact with the 3A extended portion 223A is at least part of the portion of the first dielectric 11 in contact with the 2A extended portion 222A when viewed in the normal direction. May overlap, and may not overlap with the second signal line 22.
  • the second dielectric 12 of the 2A extended portion 222A is positioned to at least partially overlap the first dielectric 11 of the 1A extended portion 221A in the normal direction, and the 3A extended portion 223A
  • the third dielectric 13 is positioned so as to partially overlap the second dielectric 12 of the 2A extended portion 222A in a normal direction, the width of the overlapped portion is reduced.
  • 25 and 26 are views according to the third embodiment.
  • the flexible circuit board 1 includes a first dielectric 11, a second dielectric 12, a third dielectric 13, and a first signal.
  • a line 21, a second signal line 22, and a third signal line 23 may be included.
  • the first signal line 21 of the flexible circuit board 1 is the second part 200, which is connected to the first part 100 of the first signal line 21
  • the 1A bent portion 211A formed by bending on the plane 101, the 1A extended portion 221A extending on the first plane 101 from the direction in which the 1A bent portion 211A is bent and directed, and the extended
  • the first B bent portion 211B formed by being bent on the first plane 101 from the 1A extended portion 221A, and the first bent portion 211B extending on the first plane 101 from a direction toward which the first B bent portion 211B is bent. It may include an 1B extension portion 221B.
  • the second signal line 22 of the flexible circuit board 1 is a second part 200, which is connected to the first part 100 of the second signal line 22 and extends on the second plane 102. It may include a second 2B extension portion (222B).
  • the third signal line 23 of the flexible circuit board 1 is a second part 200, which is connected to the first part 100 of the third signal line 23 and is bent on the third plane 103
  • the 3A bent portion 213A formed as a result, the 3A extended portion 223A extending on the third plane 103 from the direction in which the 3A bent portion 213A is bent and directed, and the extended 3A extended portion 223A A 3B bent portion 213B formed by bending on the third plane 103 from ), and a 3B extended portion 223B extending on the third plane 103 from a direction in which the 3B bent portion 213B is bent and directed It may include.
  • the angle at which each of the 1A bent portion 211A and the 3A bent portion 213A is bent may be within 30° to 120°, for example, 90°, but is not limited thereto. The same may be applied to the 1B bent portion 211B and the 3B bent portion 213B.
  • the 1B extension part 221B, the 2B extension part 222B, and the 3B extension part 223B may be folded or disposed to be in contact with the housing 2.
  • the 1B bent part 211B may be directly extended from the 1A bent part 211A except for the 1A extended part 221A, and the 3A bent part 213A except for the 3A extended part 223A. ) From the 3B bent portion 213B may be directly extended.
  • the flexible circuit board 1 according to the embodiment of the present invention, as shown in Fig. 25, includes the following features.
  • the second portion 200 of the third signal line 23 is symmetrical with the second portion 200 of the first signal line 21 around the second portion 200 of the second signal line 22, It can also be symmetrical about the bent part.
  • the flexible circuit board 1 As shown in FIG. 26, the flexible circuit board 1 according to the embodiment of the present invention has a different shape because only the portions of FIG. 25 and the third dielectric 13 described above are different, and the other configurations are formed identically. I can. Accordingly, the parts that are not described will be referred to for FIG. 25.
  • the third dielectric 13 is positioned above the first dielectric 11, the third signal line 23 is in contact with the upper or lower surface, and the third signal line 23 ), and may extend along the extension direction of the third signal line 23.
  • the length of the 3A extended part 223A is longer than the length of the 1A extended part 221A, and the vertical plane 104 including the first part 100 of the third signal line 23 and the third B
  • the distance between the extended portions 223B may be greater than the distance between the vertical plane 104 and the first B extended portion 221B.
  • the first signal line 21 and the third signal line 23 are positioned symmetrically around the second signal line 22, and in FIG. 26, the second signal line 22 is It is a shape in which the first signal line 21 and the third signal line 23 are located skewed toward one side.
  • FIG. 27 is a diagram illustrating a partial cross section of the flexible circuit board 1 shown in FIG. 26.
  • the flexible circuit board 1 may further include at least one of the first integrated dielectric 31 and the second integrated dielectric 32 as shown in FIG. 27.
  • the first integrated dielectric 31 is positioned between the lower portion of the first dielectric 11 and the upper portion of the second dielectric 12.
  • the second integrated dielectric 32 is positioned between the upper portion of the first dielectric 11 and the lower portion of the third dielectric 13.
  • 28 to 31 are views for explaining a configuration in which the flexible circuit board 1 is disposed in a wireless terminal.
  • the flexible circuit board 1 may be disposed in a wireless terminal. At this time, at least a portion of the second portion 200 of the first signal line 21, the second portion 200 of the second signal line 22, and the second portion 200 of the third signal line 23 May be disposed above or below the battery 5 as shown in FIGS. 28 to 31, respectively.
  • the wireless terminal so that the 1B extension part 221B, the 2B extension part 222B, and the 3B extension part 223B pass under the battery 5 Can be placed inside.
  • FIG. 28 is a view as viewed from the front of the arrangement of the 1B extension part 221B, the 2B extension part 222B, and the 3B extension part 223B
  • FIG. 29 is a 1B extension part 221B
  • It is a side view of the cross section of the arrangement of the 2B extension part 222B and the 3B extension part 223B.
  • FIG. 30 is a view as viewed from the front of the arrangement of the 1B extended portion 221B, the 2B extended portion 222B, and the 3B extended portion 223B
  • FIG. 31 is a first B extended portion 221B
  • It is a side view of the cross section of the arrangement of the 2B extension part 222B and the 3B extension part 223B.
  • the first part 100 and the first part 100 which are part of these signal lines Dielectrics in contact with each other overlap each other when viewed from a predetermined direction. Accordingly, when viewed from a predetermined direction, the space occupied by the aforementioned signal lines and dielectrics on the flexible circuit board can be minimized.
  • the second part 200 which is the remaining part of these signal lines, and the dielectrics in contact with the second part 200 do not overlap with anything when viewed from a predetermined direction, that is, these second parts 200 and Dielectrics in contact with them are disposed to be spaced apart from each other when viewed from a predetermined direction. Accordingly, the radius of curvature of the second portion 200 and the dielectrics in contact with them can be reduced, and thus, a portion of the flexible circuit board can be easily folded.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

일 실시예에 따른 연성 회로 기판은, 제1 평면 상에서 연장되는 제1 신호 라인과, 상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체와, 상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인과 상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함한다. 상기 제1 신호 라인은 상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고, 상기 제2 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함한다.

Description

연성 회로 기판 및 이를 포함하는 무선 단말기
본 발명은 연성 회로 기판 및 이를 포함하는 무선 단말기에 관한 것이다.
도 1에 도시된 바와 같이, 연성 회로 기판(1)은 일부 구간이 하우징(2)에 면접하도록 배치된다. 이렇게 배치될 경우, 연성 회로 기판(1)은 무선 단말기(예를 들어, 스마트폰, 태블릿, 노트북 등) 내부의 협소한 공간에 배치되기 용이하다. 여기서 연성 회로 기판(1)은 안테나 및 안테나 소자 사이에서 고주파 신호를 전송하는 목적으로 사용되는 신호 라인을 복수 개 포함할 수 있다.
이 때, 연성 회로 기판(1)이 무선 단말기 내에서 차지하는 공간의 크기는, 복수 개의 신호 라인의 배치 관계와도 관련 있다. 즉, 전술한 복수 개의 신호 라인의 배치 관계에 따라, 연성 회로 기판(1)이 무선 단말기 내에서 차지하는 공간이 줄어들거나 늘어날 수 있으며, 이에 따라 무선 단말기의 사이즈 역시 줄어들거나 늘어날 수 있게 된다. 또한, 전술한 복수 개의 신호 라인의 배치 관계에 따라, 연성 회로 기판(1)의 곡률반경이 증가하거나 감소할 수 있으며, 이에 따라 연성 회로 기판(1)이 용이하게 접히지 않거나 용이하게 접힐 수 있게 된다.
본 발명의 기술적 과제는, 복수 개의 신호 라인의 배치 관계를 제안하는 것을 포함하며, 또한, 전술한 배치 관계에 따라 배치된 복수 개의 신호 라인을 포함하는 연성 회로 기판 및 이러한 연성 회로 기판을 포함하는 무선 단말기를 제공하는 것을 포함한다.
다만, 본 발명의 기술적 과제가 이에 한정되는 것만은 아니다.
일 실시예에 따른 연성 회로 기판은, 제1 평면 상에서 연장되는 제1 신호 라인과, 상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체와, 상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인과 상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함한다. 상기 제1 신호 라인은 상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고, 상기 제2 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함한다.
또한, 상기 제1 신호 라인의 상기 제2 부분은 상기 제1 신호 라인의 상기 제1 부분과 연결되되 상기 제1 평면 상에서 절곡되어서 형성된 제1A 절곡 부분과, 상기 제1A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1A 연장 부분과, 상기 연장된 제1A 연장 부분으로부터 상기 제1 평면 상에서 절곡되어서 형성된 제1B 절곡 부분과, 상기 제1B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1B 연장 부분을 포함하며, 상기 제2 신호 라인의 상기 제2 부분은 상기 제2 신호 라인의 상기 제1 부분과 연결되되 상기 제2 평면 상에서 절곡되어서 형성된 제2A 절곡 부분과, 상기 제2A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제2 평면 상에서 연장된 제2A 연장 부분과, 상기 연장된 제2A 연장 부분으로부터 상기 제2 평면 상에서 절곡되어서 형성된 제2B 절곡 부분과, 상기 제2B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제2 평면 상에서 연장된 제2B 연장 부분을 포함할 수 있다.
또한, 상기 연성 회로 기판은 상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인; 및 상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체를 더 포함하며, 상기 제3 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 모두와 겹쳐지는 제1 부분과, 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어느 것과도 겹쳐지지 않는 제2 부분을 포함하되, 상기 제3 신호 라인의 상기 제2 부분은 상기 제3 신호 라인의 상기 제1 부분과 연결되되 상기 제3 평면 상에서 절곡되어서 형성된 제3A 절곡 부분과, 상기 제3A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3A 연장 부분과, 상기 연장된 제3A 연장 부분으로부터 상기 제3 평면 상에서 절곡되어서 형성된 제3B 절곡 부분과, 상기 제3B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3B 연장 부분을 포함할 수 있다.
또한, 상기 제1A 연장 부분의 길이는 상기 제2A 연장 부분의 길이보다 길고, 상기 제1 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제1B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제2B 연장 부분 사이의 거리보다 멀며, 상기 제2A 연장 부분의 길이는 상기 제3A 연장 부분의 길이보다 길고, 상기 제2 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제2B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제3B 연장 부분 사이의 거리보다 멀 수 있다.
또한, 상기 제1A 연장 부분의 길이는 상기 제2A 연장 부분의 길이보다 짧고, 상기 제1 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제1B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제2B 연장 부분 사이의 거리보다 가까우며, 상기 제2A 연장 부분의 길이는 상기 제3A 연장 부분의 길이보다 짧고, 상기 제2 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제2B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제3B 연장 부분 사이의 거리보다 가까울 수 있다.
또한, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않고, 상기 제3 유전체 중 상기 제3A 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않을 수 있다.
또한, 상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않고, 상기 제3 유전체 중 상기 제3B 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않을 수 있다.
또한, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않으며, 상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않고, 상기 제3 유전체 중 상기 제3A 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않고, 상기 제3 유전체 중 상기 제3B 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않을 수 있다.
또한, 상기 제1 평면과 평행하면서 상기 제1 유전체와 상기 제2 유전체 사이에 있는 제4 평면 상에 놓이되, 상기 법선 방향에서 보았을 때 상기 제1 유전체 및 상기 제2 유전체와 겹쳐지는 제1 통합 유전체를 더 포함할 수 있다.
또한, 상기 제1 통합 유전체는 상기 법선 방향에서 보았을 때, 상기 제1 유전체와 겹쳐지는 부분과 상기 제2 유전체와 겹쳐지는 부분의 사이에서, 상기 제1 유전체 및 상기 제2 유전체 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함할 수 있다.
또한, 상기 제1 통합 유전체는 상기 법선 방향에서 보았을 때, 상기 제1 유전체와 겹쳐지는 부분과 상기 제2 유전체와 겹쳐지는 부분의 사이에서, 상기 제1 유전체 및 상기 제2 유전체 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않을 수 있다.
또한, 상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분과, 상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어떤 것과도 겹쳐지지 않는 제2 부분을 포함하면서, 상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인; 상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체; 및 상기 제1 평면과 평행하면서 상기 제2 유전체와 상기 제3 유전체 사이에 있는 제5 평면 상에 놓이며, 상기 법선 방향에서 보았을 때 상기 제2 유전체 및 상기 제3 유전체와 겹쳐지는 제2 통합 유전체를 더 포함할 수 있다.
또한, 상기 제2 통합 유전체는 상기 법선 방향에서 보았을 때, 상기 제2 유전체와 겹쳐지는 부분 및 상기 제3 유전체와 겹쳐지는 부분의 사이에서, 상기 제2 유전체 및 상기 제3 유전체 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함할 수 있다.
또한, 상기 제2 통합 유전체는 상기 법선 방향에서 보았을 때, 상기 제2 유전체와 겹쳐지는 부분 및 상기 제3 유전체와 겹쳐지는 부분의 사이에서, 상기 제2 유전체 및 상기 제3 유전체 중 어떤 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않을 수 있다.
또한, 상기 제1 통합 유전체와 상기 제1 유전체 사이 또는 상기 제1 통합 유전체와 상기 제2 유전체 사이에 배치되어서, 상기 제1 통합 유전체와 상기 제1 유전체 간을 결합시키거나 또는 상기 제1 통합 유전체와 상기 제2 유전체 간을 결합시키는 제1 본딩시트 또는 제1 프리프레그; 및 상기 제2 통합 유전체와 상기 제2 유전체 사이 또는 상기 제2 통합 유전체와 상기 제3 유전체 사이에 배치되어서, 상기 제2 통합 유전체와 상기 제2 유전체 간을 결합시키거나 또는 상기 제2 통합 유전체와 상기 제3 유전체 간을 결합시키는 제2 본딩시트 또는 제2 프리프레그를 더 포함할 수 있다.
또한, 상기 법선 방향에서 보았을 때 상기 제1 통합 유전체 중에서 상기 제2 유전체와 겹쳐지는 부분에 접하는 제1 차폐부; 및 상기 법선 방향에서 보았을 때 상기 제2 통합 유전체 중에서 상기 제3 유전체와 겹쳐지는 부분에 접하는 제2 차폐부를 더 포함할 수 있다.
또한, 상기 법선 방향에서 보았을 때 상기 제1 통합 유전체 중에서 상기 제1 유전체와 겹쳐지는 부분에 접하며, 상기 법선 방향에서 보았을 때 상기 제1 유전체의 형상과 대응되는 형상을 갖는 제1 통합 그라운드; 및 상기 법선 방향에서 보았을 때 상기 제2 통합 유전체 중에서 상기 제2 유전체와 겹쳐지는 부분에 접하며, 상기 법선 방향에서 보았을 때 상기 제2 유전체의 형상과 대응되는 형상을 갖는 제2 통합 그라운드를 더 포함할 수 있다.
또한, 상기 제1 차폐부 및 상기 제2 차폐부는 각각 전도성 페이스트 또는 EMI(electromagnetic interference) 차폐 필름을 포함할 수 있다.
또한, 상기 제1 통합 유전체에 접하며, 상기 법선 방향에서 보았을 때 상기 제1 통합 유전체의 형상과 대응되는 형상을 갖는 제1 통합 그라운드; 및 상기 제2 통합 유전체에 접하며, 상기 법선 방향에서 보았을 때 상기 제2 통합 유전체의 형상과 대응되는 형상을 갖는 제2 통합 그라운드를 더 포함할 수 있다.
[규칙 제91조에 의한 정정 24.04.2020] 
또한, 상기 법선 방향에서 보았을 때 상기 제1 통합 그라운드 중에서 상기 제2 유전체와 겹쳐지는 부분에 접하는 제1 차폐부; 및 상기 법선 방향에서 보았을 때 상기 제2 통합 그라운드 중에서 상기 제3 유전체와 겹쳐지는 부분에 접하는 제2 차폐부를 더 포함할 수 있다.
또한, 상기 제1 차폐부 및 상기 제2 차폐부는 각각 전도성 페이스트 또는 EMI(electromagnetic interference) 차폐 필름을 포함할 수 있다.
또한, 상기 제1 신호 라인의 상기 제2 부분은 상기 제1 신호 라인의 상기 제1 부분과 연결되되 상기 제1 평면 상에서 절곡되어서 형성된 제1A 절곡 부분과, 상기 제1A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1A 연장 부분을 포함하며, 상기 제2 신호 라인의 상기 제2 부분은 상기 제2 신호 라인의 상기 제1 부분과 연결되되 상기 제2 평면 상에서 절곡되어서 형성된 제2A 절곡 부분과, 상기 제2A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제2 평면 상에서 연장된 제2A 연장 부분을 포함할 수 있다.
또한, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않을 수 있다.
또한, 상기 연성 회로 기판은 상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인 및 상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체를 더 포함하며, 상기 제3 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 모두와 제1 부분과, 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어느 것과도 겹쳐지지 않는 제2 부분을 포함하고, 상기 제3 신호 라인의 상기 제2 부분은 상기 제3 신호 라인의 상기 제1 부분과 연결되되 상기 제3 평면 상에서 절곡되어서 형성된 제3A 절곡 부분과, 상기 제3A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3A 연장 부분을 포함할 수 있다.
또한, 상기 제3 유전체 중 상기 제3A 연장 부분에 접해있는 부분은 상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않을 수 있다.
또한, 상기 제1 신호 라인의 상기 제2 부분은 상기 제1 신호 라인의 상기 제1 부분과 연결되되 상기 제1 평면 상에서 절곡되어서 형성된 제1A 절곡 부분과, 상기 제1A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1A 연장 부분과, 상기 연장된 제1A 연장 부분으로부터 상기 제1 평면 상에서 절곡되어서 형성된 제1B 절곡 부분과, 상기 제1B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1B 연장 부분을 포함하며, 상기 제2 신호 라인의 상기 제2 부분은 상기 제2 신호 라인의 상기 제1 부분과 연결되어서 상기 제2 평면 상에서 연장되는 제2B 연장 부분을 포함할 수 있다.
또한, 상기 연성 회로 기판은 상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인; 및 상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체를 더 포함하며, 상기 제3 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 모두와 겹쳐지는 제1 부분과, 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어느 것과도 겹쳐지지 않는 제2 부분을 포함하되, 상기 제3 신호 라인의 상기 제2 부분은 상기 제3 신호 라인의 상기 제1 부분과 연결되되 상기 제3 평면 상에서 절곡되어서 형성된 제3A 절곡 부분과, 상기 제3A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3A 연장 부분과, 상기 연장된 제3A 연장 부분으로부터 상기 제3 평면 상에서 절곡되어서 형성된 제3B 절곡 부분과, 상기 제3B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3B 연장 부분을 포함할 수 있다.
또한, 상기 법선 방향에서 보았을 때, 상기 제2 신호 라인의 상기 제2 부분을 기준으로 상기 제1 신호 라인의 상기 제2 부분과 상기 제3 신호 라인의 상기 제2 부분은 대칭일 수 있다.
또한, 상기 제3A 연장 부분의 길이는 상기 제1A 연장 부분의 길이보다 길고, 상기 제3 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제3B 연장 부분 사이의 거리는 상기 수직 평면과 상기 제1B 연장 부분 사이의 거리보다 멀 수 있다.
또한, 상기 연성 회로 기판은 상기 제1 신호 라인의 상기 제1 부분 2개, 상기 제1 신호 라인의 상기 제2 부분 2개, 상기 제2 신호 라인의 상기 제1 부분 2개 및 상기 제2 신호 라인의 상기 제2 부분 2개를 포함하되, 상기 제1 신호 라인의 상기 제2 부분 2개는 서로 대칭되어서 연결되고, 상기 제1 신호 라인의 상기 제1 부분 2개 각각은 상기 제1 신호 라인의 상기 제2 부분의 일단에 연결되며, 상기 제2 신호 라인의 상기 제2 부분 2개는 서로 대칭되어서 연결되고, 상기 제2 신호 라인의 상기 제1 부분 2개 각각은 상기 제2 신호 라인의 상기 제2 부분의 일단에 연결될 수 있다.
일 실시예에 따른 무선 단말기는 제1 평면 상에서 연장되는 제1 신호 라인과, 상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체와, 상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인과, 상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함한다. 상기 제1 신호 라인은 상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고, 상기 제2 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함한다. 상기 제1 신호 라인의 상기 제2 부분의 적어도 일부와 상기 제2 신호 라인의 상기 제2 부분의 적어도 일부는 각각, 상기 제1 평면에 대해 수직하도록 마련된, 상기 무선 단말기 내의 면에 대해서, 접하면서 배치된다.
다른 실시예에 따른 무선 단말기는 배터리와, 제1 평면 상에서 연장되는 제1 신호 라인과, 상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체와, 상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인과, 상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함한다. 상기 제1 신호 라인은 상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고, 상기 제2 신호 라인은 상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하되, 상기 제1 신호 라인의 상기 제2 부분과 상기 제2 신호 라인의 상기 제2 부분의 적어도 일부는 각각 상기 배터리의 상부 또는 하부에 배치된다.
일 실시예에 따르면, 연성 회로 기판이 복수 개의 신호 라인과 복수 개의 유전체를 포함하고 있는 경우, 이들 신호 라인 중 일부분인 제1 부분 및 이러한 제1 부분과 접해있는 유전체들은 소정의 방향에서 보았을 때 서로 겹쳐진다. 따라서 소정 방향에서 보았을 때 전술한 신호 라인과 유전체들이 연성 회로 기판에서 차지하는 공간은 최소화될 수 있다.
아울러, 이들 신호 라인 중 나머지 부분인 제2 부분 및 이러한 제2 부분과 접해있는 유전체들은 소정의 방향에서 보았을 때 어느 것과도 겹쳐지지 않도록, 즉 이들 제2 부분 및 이들과 접해있는 유전체들은 소정의 방향에서 보았을 때 서로 이격되어서 배치된다. 따라서 이들 제2 부분 및 이들과 접해있는 유전체들에 대한 곡률 반경이 감소될 수 있으며, 이로써 연성 회로 기판의 일부는 용이하게 접힐 수 있다. 즉, 일 실시예에 따르면, 연성 회로 기판의 일부는 무선 단말기 내부의 하우징에 면접하기 위해, 용이하게 접힐 수 있다.
도 1은 종래의 무선 단말기에 종래의 무선 단말기에 연성 회로 기판이 배치된 형상을 설명하는 도면이다.
도 2 내지 도 6은 실시예 1에 따른 도면이다.
도 7은 도 2 내지 도 6의 제1 부분의 단면을 설명하는 도면이다.
도 8 내지 도 10은 도 2의 제2 부분의 단면을 설명하는 도면이다.
도 11은 도 4 내지 도 6의 제2 부분의 단면을 설명하는 도면이다.
도 12는 도 2 내지 도 6의 제1 부분의 단면을 설명하는 도면이다.
도 13은 도 2 및 도 3의 제2 부분의 단면을 설명하는 도면이다.
도 14는 도 2 내지 도 6의 제1 부분의 단면을 설명하는 도면이다.
도 15 내지 도 19는 도 2의 적층을 설명하는 도면이다.
도 20 내지 도 22는 연성 회로 기판이 무선 단말기에 배치된 형상을 설명하는 도면이다.
도 23 및 도 24는 실시예 2에 따른 도면이다.
도 25 및 도 26은 실시예 3에 따른 도면이다.
도 27은 도 26의 제2 부분의 단면을 설명하는 도면이다.
도 28 내지 도 31은 무선 단말기에 배치된 형상을 설명하는 도면이다.
도 32은 도 2 내지 도 6에 도시된 연성 회로 기판의 사시도이다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도면에 기초하여 살펴보면 실시예 1 내지 실시예 3를 포함한다. 이 중 도 2 내지 도 6은 실시예 1에 따른 도면이고, 도 23 및 도 24는 실시예 2에 따른 도면이며, 도 25 및 도 26은 실시예 3에 따른 도면이다.
먼저, 실시예 1에 대해 살펴보되, 도 32도 함께 참조해서 살펴보기로 한다.
실시예 1에 따른 연성 회로 기판(1)은, 도 2 내지 도 6 및 도 32에 도시된 바와 같이, 제1 유전체(11), 제2 유전체(12), 제3 유전체(13), 제1 신호 라인(21), 제2 신호 라인(22) 및 제3 신호 라인(23)을 포함할 수 있다.
먼저, 제1 신호 라인(21)은 제1 평면(101) 상에서 연장되고, 제2 신호 라인(22)은 제1 평면(101)과 평행한 제2 평면(102) 상에서 연장되며, 제3 신호 라인(23)은 제1 평면(101) 및 제2 평면(102) 모두와 평행한 제3 평면(103) 상에서 연장된다. 이러한 신호 라인(21 내지 23) 각각은 안테나 및 안테나 소자 사이에서 고주파 신호를 전송하는 목적으로 사용되는 구성이다. 예컨대, 연성 회로 기판(1)은 안테나가 전기적으로 연결되는 서브보드(4)와 안테나 소자가 전기적으로 연결되는 메인보드(3)에 전기적으로 연결되어 고주파 신호를 안테나 및 안테나 소자 사이에서 전송할 수 있다.
제1 유전체(11)는 상면 또는 하면에 제1 신호 라인(21)이 접하고, 제1 신호 라인(21)을 중심으로 확장된 폭을 구비하고, 제1 신호 라인(21)의 연장 방향을 따라서 연장된다. 이러한 유전체는 일반적인 유전 물질을 포함하도록 구성될 수 있으며, 이하의 유전체 역시 마찬가지이다.
제2 유전체(12)는 제1 유전체(11)의 하부에 위치하고, 상면 또는 하면에 제2 신호 라인(22)이 접하고, 제2 신호 라인(22)을 중심으로 확장된 폭을 구비하고, 제2 신호 라인(22)의 연장 방향을 따라서 연장된다.
제3 유전체(13)는 제2 유전체(12)의 하부에 위치하고, 상면 또는 하면에 제3 신호 라인(23)이 접하고, 제3 신호 라인(23)을 중심으로 확장된 폭을 구비하고, 제3 신호 라인(23)의 연장 방향을 따라서 연장된다.
여기서, 제1 신호 라인(21)은 제1 평면(101)의 법선 방향(이하의 상세한 설명 및 청구항에서 '법선 방향'은 제1 평면(101)의 법선 방향을 가리키는 것으로 함)의 에서 보았을 때 제2 신호 라인(22) 및 제3 신호 라인(23) 모두와 서로 겹쳐지는 제1 부분(100)을 포함하고, 또한 제2 신호 라인(22) 및 제3 신호 라인(23) 어느 것과도 겹쳐지지 않는 제2 부분(200)을 포함한다.
또한, 제2 신호 라인(22)은 법선 방향에서 보았을 때 제1 신호 라인(21) 및 제3 신호 라인(23) 모두와 서로 겹쳐지는 제1 부분(100)을 포함하고, 또한 제1 신호 라인(21) 및 제3 신호 라인(23) 어느 것과도 겹쳐지지 않는 제2 부분(200)을 포함한다.
또한, 제3 신호 라인(23)은 법선 방향에서 보았을 때 제1 신호 라인(21) 및 제2 신호 라인(22) 모두와 서로 겹쳐지는 제1 부분(100)을 포함하고, 또한 제1 신호 라인(21) 및 제2 신호 라인(22) 어느 것과도 겹쳐지지 않는 제2 부분(200)을 포함한다.
여기서, 일 실시예에 따르면, 연성 회로 기판이 복수 개의 신호 라인과 복수 개의 유전체를 포함하고 있는 경우, 이들 신호 라인 중 일부분인 제1 부분(100) 및 이러한 제1 부분(100)과 접해있는 유전체들은 소정의 방향에서 보았을 때 서로 겹쳐진다. 따라서 소정 방향에서 보았을 때 전술한 신호 라인과 유전체들이 연성 회로 기판에서 차지하는 공간은 최소화될 수 있다.
아울러, 이들 신호 라인 중 나머지 부분인 제2 부분(200) 및 이러한 제2 부분(200)과 접해있는 유전체들은 소정의 방향에서 보았을 때 어느 것과도 겹쳐지지 않도록, 즉 이들 제2 부분(200) 및 이들과 접해있는 유전체들은 소정의 방향에서 보았을 때 서로 이격되어서 배치된다. 따라서 이들 제2 부분(200) 및 이들과 접해있는 유전체들에 대한 두께가 이격 분산되어 제1 부분(100) 및 이들과 접해있는 유전체들에 대한 두께에 비해 작아져 곡률 반경이 감소될 수 있으며, 이로써 연성 회로 기판의 일부는 용이하게 접힐 수 있다. 즉, 일 실시예에 따르면, 연성 회로 기판의 일부는 무선 단말기 내부의 하우징에 면접하기 위해, 용이하게 접힐 수 있다.한편, 도 2 내지 도 6 및 도 32에 도시된 실시예 1은 예시적인 것에 불과하며, 본 발명의 사상이 이에 한정되는 것은 아니다. 예컨대, 실시예에 따라 연성 회로 기판(1)에는 제1 유전체(11)와 제1 신호 라인(21) 및 이와 관련되는 구성이 포함되지 않거나, 제2 유전체(12)와 제2 신호 라인(22) 및 이와 관련되는 구성이 포함되지 않거나, 제3 유전체(13)와 제3 신호 라인(23) 및 이와 관련되는 구성이 포함되지 않을 수 있다.
뿐만 아니라, 연성 회로 기판(1)은 전술한 또는 이하에서 설명될 제1 유전체(11)와 제2 유전체(12) 간의 관계, 제2 유전체(12)와 제3 유전체(13) 간의 관계, 제1 신호 라인(21)과 제2 신호 라인(22) 간의 관계, 제2 신호 라인(22)과 제3 신호 라인(23) 간의 관계 중 어느 하나의 관계를 크게 벗어나지 않는 범주에서, 유전체 및 신호 라인 및 이와 관련되는 구성을 더 포함할 수도 있다.
도 2 내지 도 6 및 도 32를 통해 앞에 설명한 바는 실시예 1에 적용될 수 있음은 물론이고, 뒤에 설명하는 실시예 2 및 실시예 3에도 적용될 수 있다.
본 발명의 실시예에 따르면, 연성 회로 기판(1)의 제1 신호 라인(21)은 제2 부분(200)으로서, 제1 신호 라인(21)의 제1 부분(100)과 연결되되 제1 평면(101) 상에서 절곡되어서 형성된 제1A 절곡 부분(211A)과, 제1A 절곡 부분(211A)이 절곡되어서 향하는 방향으로부터 제1 평면(101) 상에서 연장된 제1A 연장 부분(221A)과, 연장된 제1A 연장 부분(221A)으로부터 제1 평면(101) 상에서 절곡되어서 형성된 제1B 절곡 부분(211B)과, 제1B 절곡 부분(211B)이 절곡되어서 향하는 방향으로부터 제1 평면(101) 상에서 연장된 제1B 연장 부분(221B)을 포함할 수 있다.
또한, 연성 회로 기판(1)의 제2 신호 라인(22)은 제2 부분(200)으로서, 제2 신호 라인(22)의 제1 부분(100)과 연결되되 제2 평면(102) 상에서 절곡되어서 형성된 제2A 절곡 부분(212A)과, 제2A 절곡 부분(212A)이 절곡되어서 향하는 방향으로부터 제2 평면(102) 상에서 연장된 제2A 연장 부분(222A)과, 연장된 제2A 연장 부분(222A)으로부터 제2 평면(102) 상에서 절곡되어서 형성된 제2B 절곡 부분(212B)과, 제2B 절곡 부분(212B)이 절곡되어서 향하는 방향으로부터 제2 평면(102) 상에서 연장된 제2B 연장 부분(222B)을 포함할 수 있다.
또한, 연성 회로 기판(1)의 제3 신호 라인(23)은 제2 부분(200)으로서, 제3 신호 라인(23)의 제1 부분(100)과 연결되되 제3 평면(103) 상에서 절곡되어서 형성된 제3A 절곡 부분(213A)과, 제3A 절곡 부분(213A)이 절곡되어서 향하는 방향으로부터 제3 평면(103) 상에서 연장된 제3A 연장 부분(223A)과, 연장된 제3A 연장 부분(223A)으로부터 제3 평면(103) 상에서 절곡되어서 형성된 제3B 절곡 부분(213B)과, 제3B 절곡 부분(213B)이 절곡되어서 향하는 방향으로부터 제3 평면(103) 상에서 연장된 제3B 연장 부분(223B)을 포함할 수 있다.
여기서, 제1A 연장 부분(221A), 제2A 연장 부분(222A) 및 제3A 연장 부분(223A)은 각각 접어지거나 하우징(2)에 접하도록 배치될 수 있다. 이는 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)에서도 동일하게 적용될 수 있다.
한편, 다양한 실시예에 따라, 연성 회로 기판(1)에 포함된 제1A 연장 부분(221A), 제2A 연장 부분(222A) 및 제3A 연장 부분(223A) 간의 상대적 길이는 상이할 수 있으며, 또한 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B) 간의 상대적 길이 역시 상이할 수 있다.
상대적 길이가 상이한 하나의 예시로서, 도 2에 도시된 바와 같이, 제1A 연장 부분(221A)의 길이는 제2A 연장 부분(222A)의 길이보다 길고, 따라서, 제1 신호 라인(21)의 제1 부분(100)을 포함하는 수직 평면(104)(도 32에 도시되어 있는, 제1 평면(101)과 수직인 평면(104))과 제1B 연장 부분(221B) 사이의 거리는, 수직 평면(104)과 제2B 연장 부분(222B) 사이의 거리보다 멀 수 있다.
또한, 제2A 연장 부분(222A)의 길이는 제3A 연장 부분(223A)의 길이보다 길고, 제2 신호 라인(22)의 제1 부분(100)을 포함하는 수직 평면(104)과 제2B 연장 부분(222B) 사이의 거리는, 수직 평면(104)과 제3B 연장 부분(223B) 사이의 거리보다 멀 수 있다.
상대적 길이가 상이한 또 하나의 예시로서, 도 3에 도시된 바와 같이, 제1A 연장 부분(221A)의 길이는 제2A 연장 부분(222A)의 길이보다 짧고, 제1 신호 라인(21)의 제1 부분(100)을 포함하는 수직 평면(104)과 제1B 연장 부분(221B) 사이의 거리는, 수직 평면(104)과 제2B 연장 부분(222B) 사이의 거리보다 가까울 수 있다.
또한, 제2A 연장 부분(222A)의 길이는 제3A 연장 부분(223A)의 길이보다 짧고, 제2 신호 라인(22)의 제1 부분(100)을 포함하는 수직 평면(104)과 제2B 연장 부분(222B) 사이의 거리는, 수직 평면(104)과 제3B 연장 부분(223B) 사이의 거리보다 가까울 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 제1 유전체(11), 제2 유전체(12) 및 제3 유전체(13)가 법선 방향에서 보았을 때 서로 간에 일부가 겹쳐지도록 배치될 수 있으며, 이로써 법선 방향에서 보았을 때 각각의 유전체(11 내지 13)가 차지하는 공간이 그렇지 않은 실시예에 비해 적을 수 있다.
유전체들(11 내지 13)이 서로 간에 일부가 겹쳐지도록 배치되는 하나의 예시로서, 도 4에 도시된 바와 같이, 제2 유전체(12) 중 제2A 연장 부분(222A)에 접해있는 부분은, 법선 방향에서 보았을 때, 제1 유전체(11) 중 제1A 연장 부분(221A)에 접해있는 부분과는 적어도 일부가 겹치고, 제1 신호 라인(21)과는 서로 겹치지 않을 수 있다.
또한, 제3 유전체(13) 중 제3A 연장 부분(223A)에 접해있는 부분은, 법선 방향에서 보았을 때, 제2 유전체(12) 중 제2A 연장 부분(222A)에 접해있는 부분과는 적어도 일부가 겹치고, 제2 신호 라인(22)과는 서로 겹치지 않을 수 있다.
즉, 제1A 연장 부분(221A)의 제1 신호 라인(21) 및 제2A 연장 부분(222A)의 제2 신호 라인(22) 사이의 길이는 제1B 연장 부분(221B)의 제1 신호 라인(21) 및 제2B 연장 부분(222B)의 제2 유전체(12) 사이의 길이보다 짧게 형성될 수 있다. 또한, 제2A 연장 부분(222A)의 제2 신호 라인(22) 및 제3A 연장 부분(223A)의 제3 신호 라인(23) 사이의 길이는 제2B 연장 부분(222B)의 제2 신호 라인(22) 및 제3B 연장 부분(223B)의 제3 유전체(13) 사이의 길이보다 짧게 형성될 수 있다.
이와 같이, 제2A 연장 부분(222A)의 제2 유전체(12)가 제1A 연장 부분(221A)의 제1 유전체(11)에 법선 방향으로 적어도 일부 겹치도록 위치하고, 제3A 연장 부분(223A)의 제3 유전체(13)가 제2A 연장 부분(222A)의 제2 유전체(12)에 법선 방향으로 적어도 일부 겹치도록 위치하면, 겹쳐진 부위의 폭이 좁아지는 효과가 있다.
이로써 법선 방향에서 보았을 때 각각의 유전체(11 내지 13)가 차지하는 공간이 그렇지 않은 실시예에 비해 작아짐으로써, 연성 회로 기판(1)이 배치되는 공간이 좁은 경우(예를 들어, 배치되는 공간 주위에 소자가 배치되어 연성 회로 기판(1)이 배치되는 공간이 좁아진 경우)의 배치에 유리한 효과가 있다.
유전체들(11 내지 13)이 서로 간에 일부가 겹쳐지도록 배치되는 또 하나의 예시로서, 도 5에 도시된 바와 같이, 제2 유전체(12) 중 제2B 연장 부분(222B)에 접해있는 부분은, 법선 방향에서 보았을 때, 제1 유전체(11) 중 제1B 연장 부분(221B)에 접해있는 부분과는 적어도 일부가 겹치고, 제1 신호 라인(21)과는 서로 겹치지 않을 수 있다. 또한, 제3 유전체(13) 중 제3B 연장 부분(223B)에 접해있는 부분은, 법선 방향에서 보았을 때, 제2 유전체(12) 중 제2B 연장 부분(222B)에 접해있는 부분과는 적어도 일부가 겹치고, 제2 신호 라인(22)과는 서로 겹치지 않을 수 있다.
즉, 제1A 연장 부분(221A)의 제1 신호 라인(21) 및 제2A 연장 부분(222A)의 제2 신호 라인(22) 사이의 길이는 제1B 연장 부분(221B)의 제1 신호 라인(21) 및 제2B 연장 부분(222B)의 제2 유전체(12)의 사이의 길이보다 길게 형성될 수 있다. 또한, 제2A 연장 부분(222A)의 제2 신호 라인(22) 및 제3A 연장 부분(223A)의 제3 신호 라인(23) 사이의 길이는 제2B 연장 부분(222B)의 제2 신호 라인(22) 및 제3B 연장 부분(223B)의 제3 유전체(13)의 사이의 길이보다 길게 형성될 수 있다.
이와 같이, 제2B 연장 부분(222B)의 제2 유전체(12)가 제1B 연장 부분(221B)의 제1 유전체(11)에 법선 방향으로 적어도 일부 겹치도록 위치하고, 제3B 연장 부분(223B)의 제3 유전체(13)가 제2B 연장 부분(222B)의 제2 유전체(12)에 법선 방향으로 적어도 일부 겹치도록 위치하면, 겹쳐진 부위의 폭이 좁아지는 효과가 있다.
이로써 법선 방향에서 보았을 때 각각의 유전체(11 내지 13)가 차지하는 공간이 그렇지 않은 실시예에 비해 작아짐으로써, 연성 회로 기판(1)이 배치되는 공간이 좁은 경우(예를 들어, 배치되는 공간 주위에 소자가 배치되어 연성 회로 기판(1)이 배치되는 공간이 좁아진 경우)의 배치에 유리한 효과가 있다.
유전체들(11 내지 13)이 서로 간에 일부가 겹쳐지도록 배치되는 또 다른 예시로서, 도 6에 도시된 바와 같이, 제2 유전체(12) 중 제2A 연장 부분(222A)에 접해있는 부분은, 법선 방향에서 보았을 때, 제1 유전체(11) 중 제1A 연장 부분(221A)에 접해있는 부분과는 적어도 일부가 겹치고, 제1 신호 라인(21)과는 서로 겹치지 않으면서, 제2 유전체(12) 중 제2B 연장 부분(222B)에 접해있는 부분은, 법선 방향에서 보았을 때, 제1 유전체(11) 중 제1B 연장 부분(221B)에 접해있는 부분과는 적어도 일부가 겹치고, 제1 신호 라인(21)과는 서로 겹치지 않을 수 있다.
또한, 제3 유전체(13) 중 제3A 연장 부분(223A)에 접해있는 부분은, 법선 방향에서 보았을 때, 제2 유전체(12) 중 제2A 연장 부분(222A)에 접해있는 부분과는 적어도 일부가 겹치고, 제2 신호 라인(22)과는 서로 겹치지 않으면서, 제3 유전체(13) 중 제3B 연장 부분(223B)에 접해있는 부분은, 법선 방향에서 보았을 때, 제2 유전체(12) 중 제2B 연장 부분(222B)에 접해있는 부분과는 적어도 일부가 겹치고, 제2 신호 라인(22)과는 서로 겹치지 않을 수 있다.
이와 같이, 제2A 연장 부분(222A)의 제2 유전체(12)가 제1A 연장 부분(221A)의 제1 유전체(11)에 법선 방향으로 적어도 일부 겹치도록 위치하고, 제3A 연장 부분(223A)의 제3 유전체(13)가 제2A 연장 부분(222A)의 제2 유전체(12)에 법선 방향으로 적어도 일부 겹치도록 위치하며, 제2B 연장 부분(222B)의 제2 유전체(12)가 제1B 연장 부분(221B)의 제1 유전체(11)에 법선 방향으로 적어도 일부 겹치도록 위치하고, 제3B 연장 부분(223B)의 제3 유전체(13)가 제2B 연장 부분(222B)의 제2 유전체(12)에 법선 방향으로 적어도 일부 겹치도록 위치하면, 겹쳐진 부위의 폭이 좁아지는 효과가 있다.
이로써 법선 방향에서 보았을 때 각각의 유전체(11 내지 13)가 차지하는 공간이 그렇지 않은 실시예에 비해 작아짐으로써, 연성 회로 기판(1)이 배치되는 공간이 좁은 경우(예를 들어, 배치되는 공간 주위에 소자가 배치되어 연성 회로 기판(1)이 배치되는 공간이 좁아진 경우)의 배치에 유리한 효과가 있다.
도 7, 도 12 및 도 14는 도 2 내지 도 6의 각 신호 라인(21 내지 23)의 제1 부분(100)의 단면을 설명하는 도면이다.
또한, 도 7, 도 12 및 도 14는 제1 신호 라인(21), 제2 신호 라인(22) 및 제3 신호 라인(23)이 면접하는 면에 대한, 다양한 실시예를 보여주는 단면을 설명하는 도면이다.
이 중, 도 7은 제1 신호 라인(21), 제2 신호 라인(22) 및 제3 신호 라인(23)이 모두 상면에 접하는 실시예를 보여주는 단면을 설명하는 도면이다.
또한, 도 12는 제1 신호 라인(21)은 상면에 접하고, 제2 신호 라인(22) 및 제3 신호 라인(23)은 하면에 접하는 실시예를 보여주는 단면을 설명하는 도면이다.
또한, 도 14는 제1 신호 라인(21) 및 제2 신호 라인(22)은 상면에 접하고, 제3 신호 라인(23)은 하면에 접하는 실시예를 보여주는 단면을 설명하는 도면이다.
도 8 내지 도 10 및 도 13은 도 2의 각 신호 라인(21 내지 23)의 제2 부분(200)의 단면을 설명하는 도면이다.
도 11은 도 4 내지 도 6의 각 신호 라인(21 내지 23)의 제2 부분(200)의 단면을 설명하는 도면이다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 7 내지 도 14에 도시된 바와 같이, 제1 통합 유전체(31) 및 제2 통합 유전체(32) 중 어느 하나 이상을 더 포함할 수 있다.
제1 통합 유전체(31)는 제1 유전체(11)의 하부 및 제2 유전체(12)의 상부 사이에 위치한다. 예컨대 제1 통합 유전체(31)는 제1 평면(101)과 평행하면서 제1 유전체(11)와 제2 유전체(12) 사이에 있는 제4 평면(제4 평면 자체는 도면 상에 미도시) 상에 놓일 수 있다.
제2 통합 유전체(32)는 제2 유전체(12)의 하부 및 제3 유전체(13)의 상부 사이에 위치한다. 예컨대 제2 통합 유전체(32)는 제1 평면(101)과 평행하면서 제2 유전체(12)와 제3 유전체(13) 사이에 있는 제5 평면(제5 평면 자체는 도면 상에 미도시) 상에 놓일 수 있다.
여기서, 제1 통합 유전체(31) 및 제2 통합 유전체(32) 각각은, 법선 방향에서 보았을 때 제1 유전체(11), 제2 유전체(12) 및 제3 유전체(13) 각각과 적어도 일부가 겹쳐질 수 있다.
이렇게 통합 유전체(31,32)들이 유전체들(11 내지 13) 각각과 겹쳐지는 제1 예시에 대해 도 8을 참조해서 보다 구체적으로 살펴보기로 한다. 제1 통합 유전체(31)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분을 포함할 수 있다. 또한 제1 통합 유전체(31)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분의 사이에서, 이러한 제1 유전체(11) 및 제2 유전체(12) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않도록 구성될 수 있다.
또한, 제2 통합 유전체(32)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분을 포함할 수 있다. 또한 제2 통합 유전체(32)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분의 사이에서, 이러한 제2 유전체(12) 및 제3 유전체(13) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않도록 구성될 수 있다.
이와 달리, 통합 유전체(31,32)들이 유전체들(11 내지 13) 각각과 겹쳐지는 제2 예시에 대해 도 9를 참조해서 보다 구체적으로 살펴보기로 한다. 제1 통합 유전체(31)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분을 포함할 수 있다. 또한, 제1 통합 유전체(31)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분의 사이에서, 이러한 제1 유전체(11) 및 제2 유전체(12) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함하도록 구성될 수도 있다.
또한, 제2 통합 유전체(32)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분을 포함할 수 있다. 또한, 제2 통합 유전체(32)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분의 사이에서, 이러한 제2 유전체(12) 및 제3 유전체(13) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함하도록 구성될 수도 있다.전술한 2가지 예시(제1 예시 및 제2 예시) 각각에서, 제1 통합 유전체(31)의 상부 일측은 법선 방향에서 봤을 때 제1 유전체(11)와 겹쳐지도록 위치하고, 제1 통합 유전체(31)의 하부 타측은 법선 방향에서 봤을 때 제2 유전체(12)와 겹쳐지도록 위치할 수 있다.
이와 같이, 제1 유전체(11) 및 제2 유전체(12) 사이에 제1 통합 유전체(31)가 위치하고, 제2 유전체(12) 및 제3 유전체(13) 사이에 제2 통합 유전체(32)가 위치되어서 연성 회로 기판(1)의 일부가 접어지는 경우, 제1 유전체(11) 및 제2 유전체(12)가 서로 직접적으로 마찰되어 손상되는 것이 제1 통합 유전체(31)에 의해 방지될 수 있으며, 또한, 제2 유전체(12) 및 제3 유전체(13)가 서로 직접적으로 마찰되어 손상되는 것이 제2 통합 유전체(32)에 의해 방지될 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)에서는, 도 7 내지 도 14에 도시된 바와 같이, 다음 특징을 포함할 수 있다.
제1 통합 유전체(31)는 제1 유전체(11) 및 제2 유전체(12)와 직접적인 열용융 접착되거나, 본딩시트(50) 및 프리프레그(50) 중 어느 하나를 매개체로 결합될 수 있다.
제2 통합 유전체(32)는 제2 유전체(12) 및 제3 유전체(13)와 직접적인 열용융 접착되거나, 본딩시트(50) 및 프리프레그(50) 중 어느 하나를 매개체로 결합될 수 있다.
이와 같이, 각 신호 라인(21 내지 23)의 제2 부분(200)이 접어지면서, 제1 유전체(11) 및 제2 유전체(12)가 제1 통합 유전체(31)와 결합된 상태로 접어지고, 제2 유전체(12) 및 제3 유전체(13)가 제2 통합 유전체(32)와 결합된 상태로 접어질 경우에는, 이들 구성요소들이 개별적으로 따로 접히지 않는다. 즉, 이들 구성요소들은 제1 통합 유전체(31) 및 제2 통합 유전체(32)를 기준으로 함께 접어질 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 7 내지 도 14에 도시된 바와 같이, 제1 통합 그라운드(41) 및 제2 통합 그라운드(42)를 더 포함할 수 있다.
제1 통합 그라운드(41)는 제1 통합 유전체(31)의 상면 또는 하면에 접한다.
제2 통합 그라운드(42)는 제2 통합 유전체(32)의 상면 또는 하면에 접한다.
제1 통합 그라운드(41)는, 제1 유전체(11) 및 제2 유전체(12)와 법선 방향에서 일부가 겹치도록 위치한다. 즉, 제1 통합 그라운드(41)는 법선 방향에서 보았을 때 제1 통합 유전체(31) 중에서 제1 유전체(11)와 겹쳐지는 부분에 접하며, 또한 법선 방향에서 보았을 때 제1 통합 유전체(31)의 형상과 대응되는 형상을 가질 수 있다.
제2 통합 그라운드(42)는, 제2 유전체(12) 및 제3 유전체(13)와 법선 방향에서 일부가 겹치도록 위치한다. 즉, 제2 통합 그라운드(42)는, 법선 방향에서 보았을 때 제2 통합 유전체(32) 중에서 제2 유전체(12)와 겹쳐지는 부분에 접하며, 또한 법선 방향에서 보았을 때 제2 통합 유전체(32)의 형상과 대응되는 형상을 가질 수 있다.
여기서 이러한 각각의 통합 그라운드(41,42)는 다음과 같은 다양한 실시예로서 구성 가능하다.
예컨대, 도 9를 참조해서 보다 구체적으로 살펴보면, 제1 통합 그라운드(41)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분을 포함할 수 있다. 또한, 제1 통합 그라운드(41)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분의 사이에서, 제1 유전체(11) 및 제2 유전체(12) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함하도록 구성될 수 있다.
또한, 제2 통합 그라운드(42)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분을 포함할 수 있다. 또한, 제2 통합 그라운드(42)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분의 사이에서, 제2 유전체(12) 및 제3 유전체(13) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함하도록 구성될 수 있다.
이와 달리, 도 10을 참조해서 보다 구체적으로 살펴보면, 제1 통합 그라운드(41)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분을 포함할 수 있다. 또한, 제1 통합 그라운드(41)는 법선 방향에서 보았을 때, 제1 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분의 사이에서, 이러한 제1 유전체(11) 및 제2 유전체(12) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않도록 구성될 수도 있다.
또한, 제2 통합 그라운드(42)는 법선 방향에서 보았을 때, 제2 유전체(12)와 겹쳐지는 부분과 제3 유전체(13)와 겹쳐지는 부분을 포함할 수 있다. 또한, 제2 통합 그라운드(42)는 법선 방향에서 보았을 때, 제2 유전체(11)와 겹쳐지는 부분과 제2 유전체(12)와 겹쳐지는 부분의 사이에서, 이러한 제1 유전체(11) 및 제2 유전체(12) 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않도록 구성될 수도 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 8 내지 도 10 및 도 13에 도시된 바와 같이, 제1 차폐부(81) 및 제2 차폐부(82)를 더 포함한다.
이러한 제1 차폐부(81) 및 제2 차폐부(82) 각각은 전도성 페이스트 또는 EMI 차폐 필름을 포함하도록 구현 가능하다.
아울러, 이러한 제1 차폐부(81) 및 제2 차폐부(82)는 다양한 실시예로 적용 가능하다.
제1 차폐부(81) 및 제2 차폐부(82)의 적용 실시예로서, 도 8 및 도 10에 도시된 바와 같이, 제1 차폐부(81)는 제1 통합 그라운드(41) 중에서 제2 유전체(12)와 법선 방향에서 겹쳐지는 부분을 대체하고, 제2 차폐부(82)는 제2 통합 그라운드(42) 중에서 제3 유전체(13)와 법선 방향에서 겹쳐지는 부분을 대체할 수 있다.
이와 달리, 도 13에 도시된 바와 같이, 제1 차폐부(81)는 제1 통합 그라운드(41) 중에서 제2 유전체(12)와 법선 방향에서 겹쳐지는 부분을 대체하고, 제2 차폐부(82)는 제2 통합 그라운드(42) 중에서 제2 유전체(12)와 법선 방향에서 겹쳐지는 부분을 대체할 수 있다.
또는, 제1 차폐부(81) 및 제2 차폐부(82)의 다른 적용 실시예로서, 도 9에 도시된 바와 같이, 제1 차폐부(81)는 제1 통합 그라운드(41) 중에서 제2 유전체(12)와 법선 방향으로 겹쳐지는 부분에 접하고, 제2 차폐부(82)는 제2 통합 그라운드(42) 중에서 제3 유전체(13)와 법선 방향으로 겹쳐지는 부분에 접할 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 7 내지 도 14에 도시된 바와 같이, 제4 유전체(14), 제5 유전체(15), 외측 그라운드(60) 및 측면 그라운드(70)를 포함한다.
제4 유전체(14)는 제1 유전체(11)의 상부에 위치하고, 상면 또는 하면에 외측 그라운드(60)가 접한다.
이때, 제4 유전체(14)는 제1 유전체(11)와 직접적인 열용융 접착되거나, 본딩시트(50) 및 프리프레그(50) 중 어느 하나를 매개체로 결합될 수 있다.
제5 유전체(15)는 제2 유전체(12) 하부에 위치하고, 상면 또는 하면에 외측 그라운드(60)가 접한다.
이때, 제5 유전체(15)는 제2 유전체(12)와 직접적인 열용융 접착되거나, 본딩시트(50) 및 프리프레그(50) 중 어느 하나를 매개체로 결합할 수 있다.
즉, 법선 방향에서 제4 유전체(14) 및 제5 유전체(15)의 사이에 제1 유전체(11), 제2 유전체(12) 및 제3 유전체(13)가 위치한다.
측면 그라운드(70)는 제1 신호 라인(21)이 제1 유전체(11)에 접하는 면과 동일한 면에 접하고, 제1 신호 라인(21)을 중심으로 양측에 이격되어 위치할 수 있다.
또한, 측면 그라운드(70)는 제2 신호 라인(22)이 제2 유전체(12)에 접하는 면과 동일한 면에 접하고, 제2 신호 라인(22)을 중심으로 양측에 이격되어 위치할 수 있다.
또한, 측면 그라운드(70)는 제3 신호 라인(23)이 제3 유전체(13)에 접하는 면과 동일한 면에 접하고, 제3 신호 라인(23)을 중심으로 양측에 이격되어 위치할 수 있다.
이때, 도 11에 도시된 바와 같이, 제1 유전체(11) 및 제2 유전체(12)가 법선 방향에서 겹쳐지는 경우, 제1 유전체(11)에 접하는 측면 그라운드(70)의 일측은, 제2 유전체(12)에 접하는 측면 그라운드(70)의 일측과 법선 방향에서 겹쳐질 수 있다.
또한, 제2 유전체(12) 및 제3 유전체(13)가 법선 방향에서 겹쳐지는 경우, 제2 유전체(12)에 접하는 측면 그라운드(70)의 일측은, 제3 유전체(13)에 접하는 측면 그라운드(70)의 일측과 법선 방향에서 겹쳐질 수 있다.
도 15 내지 도 19는 도 2의 적층을 설명하는 도면이다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 15 내지 도 19에 도시된 바와 같이, 다음 순서로 적층될 수 있다.
먼저, 도 15에 도시된 바와 같이, 상면 또는 하면에 제1 신호 라인(21)이 접하는 제1 유전체(11)가 적층된다.
다음으로, 도 16에 도시된 바와 같이, 제1 통합 유전체(31)가 적층된다. 이 때 제1 유전체(11)는 제1 통합 유전체(31)의 하부 중 좌측 또는 우측에 치우치도록 배치될 수 있다.
다음으로, 도 17에 도시된 바와 같이, 상면 또는 하면에 제2 신호 라인(22)이 접하는 제2 유전체(12)가 적층된다. 이 때, 제2 유전체(12)는 제1 통합 유전체(31)의 상부 중 좌측 또는 우측에 치우치도록 배치될 수 있다.
다음으로, 도 18에 도시된 바와 같이, 제2 통합 유전체(32)가 적층된다. 이 때 제2 유전체(12)는 제2 통합 유전체(32)의 하부 중 좌측 또는 우측에 치우치도록 배치될 수 있다.
다음으로, 도 19에 도시된 바와 같이, 상면 또는 하면에 제3 신호 라인(23)이 접하는 제3 유전체(13)가 적층된다. 이 때 제3 유전체(13)는 제2 통합 유전체(32)의 상부 중 좌측 또는 우측에 치우치도록 배치될 수 있다.
앞에 설명한 적층은 도 2를 기준으로 설명하였으나 다른 도면 또한 이와 같은 방법으로 적층될 수 있다.
도 20 내지 도 22은 무선 단말기에 연성 회로 기판(1)이 배치된 형상을 설명하는 도면이다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 20 및 도 21에 도시된 바와 같이, 다음 특징을 포함한다.
연성 회로 기판(1)은 제1 신호 라인(21)의 제1 부분(100) 2개와 제2 부분(200) 2개, 제2 신호 라인(22)의 제1 부분(100) 2개와 제2 부분(200) 2개, 제3 신호 라인(23)의 제1 부분(100) 2개와 제2 부분(200) 2개를 포함할 수 있다. 아울러, 각각의 제1 부분(100)과 제2 부분(200)을 따라서 유전체들(11 내지 13)이 접해서 배치될 수 있다.
이 때 제1 신호 라인(21)의 제2 부분(200) 2개는 서로 대칭되어서 연결되고, 제1 신호 라인(21)의 제1 부분(100) 2개 각각은 제1 신호 라인(21)의 제2 부분(200)의 일단에 연결될 수 있다. 또한, 제2 신호 라인(22)의 제2 부분(200) 2개는 서로 대칭되어서 연결되고, 제2 신호 라인(22)의 제1 부분(100) 2개 각각은 제2 신호 라인(22)의 제2 부분(200)의 일단에 연결될 수 있다. 이는 제3 신호 라인(23)과 제3 유전체(13)에 대해서도 마찬가지이다.
이 때, 각 신호 라인(21 내지 23)의 제2 부분(200)은 서로 대칭, 예컨대 도 20에 도시된 바와 같이 선대칭되는 형상이거나 또는 도 21에 도시된 바와 같이 점대칭되는 형상일 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 22에 도시된 바와 같이, 무선 단말기 내부에 배치될 수 있으며, 이 경우 다음 특징을 포함한다.
각 신호 라인(21 내지 23), 그리고 각 신호 라인(21 내지 23)에 접하는 유전체(11 내지 13)는 제1 평면(101)에 대해 수직하도록 마련된, 무선 단말기 내의 면에 대해, 접하면서 배치될 수 있다. 이를 위해, 각 신호 라인(21 내지 23)의 제2 부분(200)의 일부와, 각 유전체(11 내지 13) 중 일부는, 제1 평면(101)에 대해 수직한 방향을 따라 접히는 부분을 포함할 수도 있다.
도 7 내지 도 22를 통해 앞에 설명한 바는 실시예 1에 적용될 수 있음은 물론이고, 뒤에 설명하는 실시예 2 및 실시예 3에도 적용될 수 있다.
도 23 및 도 24는 실시예 2에 따른 도면이다.
다음으로, 실시예 2를 설명하고자 한다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 23 및 도 24에 도시된 바와 같이, 제1 유전체(11), 제2 유전체(12), 제3 유전체(13), 제1 신호 라인(21), 제2 신호 라인(22) 및 제3 신호 라인(23)을 포함할 수 있다.
본 발명의 실시예에 따르면, 연성 회로 기판(1)의 제1 신호 라인(21)은 제2 부분(200)으로서, 제1 신호 라인(21)의 제1 부분(100)과 연결되되 제1 평면(101) 상에서 절곡되어서 형성된 제1A 절곡 부분(211A)과, 제1A 절곡 부분(211A)이 절곡되어서 향하는 방향으로부터 제1 평면(101) 상에서 연장된 제1A 연장 부분(221A)을 포함할 수 있다.
또한, 연성 회로 기판(1)의 제2 신호 라인(22)은 제2 부분(200)으로서, 제2 신호 라인(22)의 제1 부분(100)과 연결되되 제2 평면(102) 상에서 절곡되어서 형성된 제2A 절곡 부분(212A)과, 제2A 절곡 부분(212A)이 절곡되어서 향하는 방향으로부터 제2 평면(102) 상에서 연장된 제2A 연장 부분(222A)을 포함할 수 있다.
또한, 연성 회로 기판(1)의 제3 신호 라인(23)은 제2 부분(200)으로서, 제3 신호 라인(23)의 제1 부분(100)과 연결되되 제3 평면(103) 상에서 절곡되어서 형성된 제3A 절곡 부분(213A)과, 제3A 절곡 부분(213A)이 절곡되어서 향하는 방향으로부터 제3 평면(103) 상에서 연장된 제3A 연장 부분(223A)을 포함할 수 있다.
이 때, 제1A 절곡 부분(211A), 제2A 절곡 부분(212A) 및 제3A 절곡 부분(213A) 각각이 각각의 평면 상에서 절곡되는 각도는 30도 내지 120도 이내일 수 있으며, 예컨대 90도일 수 있으나 이에 한정되는 것은 아니다. 이는 제1B 절곡 부분(211B), 제2B 절곡 부분(212B) 및 제3B 절곡 부분(213B)에 대해서도 마찬가지이다.
또한, 제1A 연장 부분(221A), 제2A 연장 부분(222A) 및 제3A 연장 부분(223A)은 접어지거나 하우징(2)에 접하도록 배치될 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 제1 유전체(11), 제2 유전체(12) 및 제3 유전체(13)가 법선 방향에서 보았을 때 일부가 겹쳐지도록 배치될 수 있으며, 이로써 법선 방향에서 보았을 때 각각의 유전체(11 내지 13)가 차지하는 공간이 그렇지 않은 실시예에 비해 적을 수 있다.
유전체들(11 내지 13)이 서로 간에 일부가 겹쳐지도록 배치되는 하나의 예시로서, 도 24에 도시된 바와 같이, 즉, 제2 유전체(12) 중 제2A 연장 부분(222A)에 접해있는 부분은, 법선 방향에서 보았을 때, 제1 유전체(11) 중 제1A 연장 부분(221A)에 접해있는 부분과는 적어도 일부가 겹치고, 제1 신호 라인(21)과는 서로 겹치지 않을 수 있다. 또한, 제3 유전체(13) 중 제3A 연장 부분(223A)에 접해있는 부분은, 법선 방향에서 보았을 때, 제1 유전체(11) 중 제2A 연장 부분(222A)에 접해있는 부분과는 적어도 일부가 겹치고, 제2 신호 라인(22)과는 서로 겹치지 않을 수 있다.
이와 같이, 제2A 연장 부분(222A)의 제2 유전체(12)가 제1A 연장 부분(221A)의 제1 유전체(11)에 법선 방향으로 적어도 일부 겹치도록 위치하고, 제3A 연장 부분(223A)의 제3 유전체(13)가 제2A 연장 부분(222A)의 제2 유전체(12)에 법선 방향으로 적어도 일부 겹치도록 위치하면, 겹쳐진 부위의 폭이 좁아지는 효과가 있다.
이로써 법선 방향에서 보았을 때 각각의 유전체(11 내지 13)가 차지하는 공간이 그렇지 않은 실시예에 비해 작아짐으로써, 연성 회로 기판(1)이 배치되는 공간이 좁은 경우(예를 들어, 배치되는 공간 주위에 소자가 배치되어 연성 회로 기판(1)이 배치되는 공간이 좁아진 경우)의 배치에 유리한 효과가 있다.
도 25 및 도 26은 실시예 3에 따른 도면이다.
다음으로, 실시예 3을 설명하고자 한다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 25 및 도 26에 도시된 바와 같이, 제1 유전체(11), 제2 유전체(12), 제3 유전체(13), 제1 신호 라인(21), 제2 신호 라인(22) 및 제3 신호 라인(23)을 포함할 수 있다.
본 발명의 실시예에 따르면, 연성 회로 기판(1)의 제1 신호 라인(21)은 제2 부분(200)으로서, 제1 신호 라인(21)의 제1 부분(100)과 연결되되 제1 평면(101) 상에서 절곡되어서 형성된 제1A 절곡 부분(211A)과, 제1A 절곡 부분(211A)이 절곡되어서 향하는 방향으로부터 제1 평면(101) 상에서 연장된 제1A 연장 부분(221A)과, 연장된 제1A 연장 부분(221A)으로부터 제1 평면(101) 상에서 절곡되어서 형성된 제1B 절곡 부분(211B)과, 제1B 절곡 부분(211B)이 절곡되어서 향하는 방향으로부터 제1 평면(101) 상에서 연장된 제1B 연장 부분(221B)을 포함할 수 있다.
또한, 연성 회로 기판(1)의 제2 신호 라인(22)은 제2 부분(200)으로서, 제2 신호 라인(22)의 제1 부분(100)과 연결되되 제2 평면(102) 상에서 연장된 제2B 연장 부분(222B)을 포함할 수 있다.
또한, 연성 회로 기판(1)의 제3 신호 라인(23)은 제2 부분(200)으로서, 제3 신호 라인(23)의 제1 부분(100)과 연결되되 제3 평면(103) 상에서 절곡되어서 형성된 제3A 절곡 부분(213A)과, 제3A 절곡 부분(213A)이 절곡되어서 향하는 방향으로부터 제3 평면(103) 상에서 연장된 제3A 연장 부분(223A)과, 연장된 제3A 연장 부분(223A)으로부터 제3 평면(103) 상에서 절곡되어서 형성된 제3B 절곡 부분(213B)과, 제3B 절곡 부분(213B)이 절곡되어서 향하는 방향으로부터 제3 평면(103) 상에서 연장된 제3B 연장 부분(223B)을 포함할 수 있다.
이 때, 제1A 절곡 부분(211A) 및 제3A 절곡 부분(213A) 각각이 절곡되는 각도는 30도 내지 120도 이내의 각도일 수 있으며, 예컨대 90도일 수 있으나 이에 한정되는 것은 아니다. 이는 제1B 절곡 부분(211B) 및 제3B 절곡 부분(213B)에서도 동일하게 적용될 수 있다.
또한, 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)은 접어지거나 하우징(2)에 접하도록 배치될 수 있다.
또한, 제1A 연장 부분(221A)을 제외하고 제1A 절곡 부분(211A)으로부터 제1B 절곡 부분(211B)이 바로 연장될 수 있고, 제3A 연장 부분(223A)을 제외하고 제3A 절곡 부분(213A)으로부터 제3B 절곡 부분(213B)이 바로 연장될 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 25에 도시된 바와 같이, 다음 특징을 포함한다.
제3 신호 라인(23)의 제2 부분(200)은 제2 신호 라인(22)의 제2 부분(200)을 중심으로 제1 신호 라인(21)의 제2 부분(200)과 대칭되며, 절곡된 부분에 대해서도 대칭될 수 있다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 26에 도시된 바와 같이, 앞에 설명한 도 25와 제3 유전체(13) 부분만이 상이하고 다른 구성은 동일하게 형성됨으로써 다른 형상을 가질 수 있다. 이에, 설명되지 않은 부분은 도 25에 대한 것을 원용하기로 한다.
이러한 도 25와 다른 형상을 가지는 실시예로서, 제3 유전체(13)는 제1 유전체(11)의 상부에 위치하고, 상면 또는 하면에 제3 신호 라인(23)이 접하고, 제3 신호 라인(23)을 중심으로 확장된 폭을 구비하고, 제3 신호 라인(23)의 연장 방향을 따라서 연장될 수 있다.
이 때, 제3A 연장 부분(223A)의 길이는 제1A 연장 부분(221A)의 길이보다 길고, 제3 신호 라인(23)의 제1 부분(100)을 포함하는 수직 평면(104)과 제3B 연장 부분(223B) 사이의 거리는 수직 평면(104)과 제1B 연장 부분(221B) 사이의 거리보다 멀 수 있다.
즉, 도 25에서는 제2 신호 라인(22)을 중심으로 제1 신호 라인(21) 및 제3 신호 라인(23)이 좌우 대칭되게 위치하는 형상이고, 도 26에서는 제2 신호 라인(22)을 중심으로 제1 신호 라인(21) 및 제3 신호 라인(23)이 일측으로 치우치게 위치하는 형상이다.
도 27은 도 26에 도시된 연성 회로 기판(1)에 대한 일부 단면을 설명하는 도면이다.
본 발명의 실시예에 따른 연성 회로 기판(1)은, 도 27에 도시된 바와 같이, 제1 통합 유전체(31) 및 제2 통합 유전체(32) 중 적어도 어느 하나를 더 포함할 수 있다.
제1 통합 유전체(31)는 제1 유전체(11)의 하부 및 제2 유전체(12)의 상부 사이에 위치한다.
제2 통합 유전체(32)는 제1 유전체(11)의 상부 및 제3 유전체(13)의 하부 사이에 위치한다.
도 28 내지 도 31은 무선 단말기에 연성 회로 기판(1)이 배치된 형상을 설명하는 도면이다.
본 발명의 실시예에 따른 연성 회로 기판(1)은 무선 단말기에 배치될 수 있다. 이 때, 제1 신호 라인(21)의 제2 부분(200)과 제2 신호 라인(22)의 제2 부분(200) 및 제3 신호 라인(23)의 제2 부분(200)의 적어도 일부는 각각, 도 28 내지 31에 도시된 바와 같이 배터리(5)의 상부 또는 하부에 배치될 수 있다.
보다 구체적으로 살펴보면, 도 28 및 도 29에 도시된 바와 같이, 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)이 배터리(5) 하부로 지나가도록 무선 단말기 내부에 배치될 수 있다.
이때, 도 28은 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)의 배치를 정면에서 바라본 도면이고, 또한, 도 29는 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)의 배치의 단면을 측면에서 바라본 도면이다.
이와 달리, 도 30 및 도 31에 도시된 바와 같이, 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)이 배터리(5)의 상부로 지나가도록 무선 단말기 내부에 배치될 수도 있다. 이때, 도 30은 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)의 배치를 정면에서 바라본 도면이고, 또한, 도 31은 제1B 연장 부분(221B), 제2B 연장 부분(222B) 및 제3B 연장 부분(223B)의 배치의 단면을 측면에서 바라본 도면이다.
이상에서 살펴본 바와 같이, 일 실시예에 따르면, 연성 회로 기판이 복수 개의 신호 라인과 복수 개의 유전체를 포함하고 있는 경우, 이들 신호 라인 중 일부분인 제1 부분(100) 및 이러한 제1 부분(100)과 접해있는 유전체들은 소정의 방향에서 보았을 때 서로 겹쳐진다. 따라서 소정 방향에서 보았을 때 전술한 신호 라인과 유전체들이 연성 회로 기판에서 차지하는 공간은 최소화될 수 있다.
아울러, 이들 신호 라인 중 나머지 부분인 제2 부분(200) 및 이러한 제2 부분(200)과 접해있는 유전체들은 소정의 방향에서 보았을 때 어느 것과도 겹쳐지지 않도록, 즉 이들 제2 부분(200) 및 이들과 접해있는 유전체들은 소정의 방향에서 보았을 때 서로 이격되어서 배치된다. 따라서 이들 제2 부분(200) 및 이들과 접해있는 유전체들에 대한 곡률 반경이 감소될 수 있으며, 이로써 연성 회로 기판의 일부는 용이하게 접힐 수 있다.

Claims (32)

  1. 제1 평면 상에서 연장되는 제1 신호 라인;
    상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체;
    상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인; 및
    상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함하며,
    상기 제1 신호 라인은,
    상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고,
    상기 제2 신호 라인은,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하는
    연성 회로 기판.
  2. 제 1 항에 있어서,
    상기 제1 신호 라인의 상기 제2 부분은,
    상기 제1 신호 라인의 상기 제1 부분과 연결되되 상기 제1 평면 상에서 절곡되어서 형성된 제1A 절곡 부분과, 상기 제1A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1A 연장 부분과, 상기 연장된 제1A 연장 부분으로부터 상기 제1 평면 상에서 절곡되어서 형성된 제1B 절곡 부분과, 상기 제1B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1B 연장 부분을 포함하며,
    상기 제2 신호 라인의 상기 제2 부분은,
    상기 제2 신호 라인의 상기 제1 부분과 연결되되 상기 제2 평면 상에서 절곡되어서 형성된 제2A 절곡 부분과, 상기 제2A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제2 평면 상에서 연장된 제2A 연장 부분과, 상기 연장된 제2A 연장 부분으로부터 상기 제2 평면 상에서 절곡되어서 형성된 제2B 절곡 부분과, 상기 제2B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제2 평면 상에서 연장된 제2B 연장 부분을 포함하는
    연성 회로 기판.
  3. 제 2 항에 있어서,
    상기 연성 회로 기판은,
    상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인; 및
    상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체를 더 포함하며,
    상기 제3 신호 라인은,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 모두와 겹쳐지는 제1 부분과, 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어느 것과도 겹쳐지지 않는 제2 부분을 포함하되,
    상기 제3 신호 라인의 상기 제2 부분은,
    상기 제3 신호 라인의 상기 제1 부분과 연결되되 상기 제3 평면 상에서 절곡되어서 형성된 제3A 절곡 부분과, 상기 제3A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3A 연장 부분과, 상기 연장된 제3A 연장 부분으로부터 상기 제3 평면 상에서 절곡되어서 형성된 제3B 절곡 부분과, 상기 제3B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3B 연장 부분을 포함하는
    연성 회로 기판.
  4. 제 3 항에 있어서,
    상기 제1A 연장 부분의 길이는 상기 제2A 연장 부분의 길이보다 길고,
    상기 제1 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제1B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제2B 연장 부분 사이의 거리보다 멀며,
    상기 제2A 연장 부분의 길이는 상기 제3A 연장 부분의 길이보다 길고,
    상기 제2 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제2B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제3B 연장 부분 사이의 거리보다 먼
    연성 회로 기판.
  5. 제 3 항에 있어서,
    상기 제1A 연장 부분의 길이는 상기 제2A 연장 부분의 길이보다 짧고,
    상기 제1 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제1B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제2B 연장 부분 사이의 거리보다 가까우며,
    상기 제2A 연장 부분의 길이는 상기 제3A 연장 부분의 길이보다 짧고,
    상기 제2 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제2B 연장 부분 사이의 거리는, 상기 수직 평면과 상기 제3B 연장 부분 사이의 거리보다 가까운
    연성 회로 기판.
  6. 제 3 항에 있어서,
    상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않고,
    상기 제3 유전체 중 상기 제3A 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않는
    연성 회로 기판.
  7. 제 3 항에 있어서,
    상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않고,
    상기 제3 유전체 중 상기 제3B 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않는
    연성 회로 기판.
  8. 제 3 항에 있어서,
    상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않으며,
    상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않고,
    상기 제3 유전체 중 상기 제3A 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않고,
    상기 제3 유전체 중 상기 제3B 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2B 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않는
    연성 회로 기판.
  9. 제 1 항에 있어서,
    상기 제1 평면과 평행하면서 상기 제1 유전체와 상기 제2 유전체 사이에 있는 제4 평면 상에 놓이되, 상기 법선 방향에서 보았을 때 상기 제1 유전체 및 상기 제2 유전체와 겹쳐지는 제1 통합 유전체를 더 포함하는
    연성 회로 기판.
  10. 제 9 항에 있어서,
    상기 제1 통합 유전체는,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체와 겹쳐지는 부분과 상기 제2 유전체와 겹쳐지는 부분의 사이에서, 상기 제1 유전체 및 상기 제2 유전체 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함하는
    연성 회로 기판.
  11. 제 9 항에 있어서,
    상기 제1 통합 유전체는,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체와 겹쳐지는 부분과 상기 제2 유전체와 겹쳐지는 부분의 사이에서, 상기 제1 유전체 및 상기 제2 유전체 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않는
    연성 회로 기판.
  12. 제 9 항에 있어서,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분과, 상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어떤 것과도 겹쳐지지 않는 제2 부분을 포함하면서, 상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인;
    상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체; 및
    상기 제1 평면과 평행하면서 상기 제2 유전체와 상기 제3 유전체 사이에 있는 제5 평면 상에 놓이며, 상기 법선 방향에서 보았을 때 상기 제2 유전체 및 상기 제3 유전체와 겹쳐지는 제2 통합 유전체를 더 포함하는
    연성 회로 기판.
  13. 제 12 항에 있어서,
    상기 제2 통합 유전체는,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체와 겹쳐지는 부분 및 상기 제3 유전체와 겹쳐지는 부분의 사이에서, 상기 제2 유전체 및 상기 제3 유전체 중 어느 것과도 겹쳐지지 않는 부분에 대응되는 부분을 더 포함하는
    연성 회로 기판.
  14. 제 12 항에 있어서,
    상기 제2 통합 유전체는,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체와 겹쳐지는 부분 및 상기 제3 유전체와 겹쳐지는 부분의 사이에서, 상기 제2 유전체 및 상기 제3 유전체 중 어떤 것과도 겹쳐지지 않는 부분에 대응되는 부분은, 포함하지 않는
    연성 회로 기판.
  15. 제 12 항에 있어서,
    상기 제1 통합 유전체와 상기 제1 유전체 사이 또는 상기 제1 통합 유전체와 상기 제2 유전체 사이에 배치되어서, 상기 제1 통합 유전체와 상기 제1 유전체 간을 결합시키거나 또는 상기 제1 통합 유전체와 상기 제2 유전체 간을 결합시키는 제1 본딩시트 또는 제1 프리프레그; 및
    상기 제2 통합 유전체와 상기 제2 유전체 사이 또는 상기 제2 통합 유전체와 상기 제3 유전체 사이에 배치되어서, 상기 제2 통합 유전체와 상기 제2 유전체 간을 결합시키거나 또는 상기 제2 통합 유전체와 상기 제3 유전체 간을 결합시키는 제2 본딩시트 또는 제2 프리프레그를 더 포함하는
    연성 회로 기판.
  16. 제 12 항에 있어서,
    상기 법선 방향에서 보았을 때 상기 제1 통합 유전체 중에서 상기 제2 유전체와 겹쳐지는 부분에 접하는 제1 차폐부; 및
    상기 법선 방향에서 보았을 때 상기 제2 통합 유전체 중에서 상기 제3 유전체와 겹쳐지는 부분에 접하는 제2 차폐부를 더 포함하는
    연성 회로 기판.
  17. 제 16 항에 있어서,
    상기 법선 방향에서 보았을 때 상기 제1 통합 유전체 중에서 상기 제1 유전체와 겹쳐지는 부분에 접하며, 상기 법선 방향에서 보았을 때 상기 제1 유전체의 형상과 대응되는 형상을 갖는 제1 통합 그라운드; 및
    상기 법선 방향에서 보았을 때 상기 제2 통합 유전체 중에서 상기 제2 유전체와 겹쳐지는 부분에 접하며, 상기 법선 방향에서 보았을 때 상기 제2 유전체의 형상과 대응되는 형상을 갖는 제2 통합 그라운드를 더 포함하는
    연성 회로 기판.
  18. 제 16 항에 있어서,
    상기 제1 차폐부 및 상기 제2 차폐부는 각각,
    전도성 페이스트 또는 EMI(electromagnetic interference) 차폐 필름을 포함하는
    연성 회로 기판.
  19. 제 12 항에 있어서,
    상기 제1 통합 유전체에 접하며, 상기 법선 방향에서 보았을 때 상기 제1 통합 유전체의 형상과 대응되는 형상을 갖는 제1 통합 그라운드; 및
    상기 제2 통합 유전체에 접하며, 상기 법선 방향에서 보았을 때 상기 제2 통합 유전체의 형상과 대응되는 형상을 갖는 제2 통합 그라운드를 더 포함하는
    연성 회로 기판.
  20. [규칙 제91조에 의한 정정 24.04.2020]
    제 19 항에 있어서,
    상기 법선 방향에서 보았을 때 상기 제1 통합 그라운드 중에서 상기 제2 유전체와 겹쳐지는 부분에 접하는 제1 차폐부; 및
    상기 법선 방향에서 보았을 때 상기 제2 통합 그라운드 중에서 상기 제3 유전체와 겹쳐지는 부분에 접하는 제2 차폐부를 더 포함하는
    연성 회로 기판.
  21. 제 20 항에 있어서,
    상기 제1 차폐부 및 상기 제2 차폐부는 각각,
    전도성 페이스트 또는 EMI(electromagnetic interference) 차폐 필름을 포함하는
    연성 회로 기판.
  22. 제 1 항에 있어서,
    상기 제1 신호 라인의 상기 제2 부분은,
    상기 제1 신호 라인의 상기 제1 부분과 연결되되 상기 제1 평면 상에서 절곡되어서 형성된 제1A 절곡 부분과, 상기 제1A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1A 연장 부분을 포함하며,
    상기 제2 신호 라인의 상기 제2 부분은,
    상기 제2 신호 라인의 상기 제1 부분과 연결되되 상기 제2 평면 상에서 절곡되어서 형성된 제2A 절곡 부분과, 상기 제2A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제2 평면 상에서 연장된 제2A 연장 부분을 포함하는
    연성 회로 기판.
  23. 제 22 항에 있어서,
    상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제1 유전체 중 상기 제1A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제1 신호 라인과는 서로 겹치지 않는
    연성 회로 기판.
  24. 제 22 항에 있어서,
    상기 연성 회로 기판은,
    상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인; 및
    상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체를 더 포함하며,
    상기 제3 신호 라인은,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 모두와 제1 부분과, 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어느 것과도 겹쳐지지 않는 제2 부분을 포함하고,
    상기 제3 신호 라인의 상기 제2 부분은,
    상기 제3 신호 라인의 상기 제1 부분과 연결되되 상기 제3 평면 상에서 절곡되어서 형성된 제3A 절곡 부분과, 상기 제3A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3A 연장 부분을 포함하는
    연성 회로 기판.
  25. 제 24 항에 있어서,
    상기 제3 유전체 중 상기 제3A 연장 부분에 접해있는 부분은,
    상기 법선 방향에서 보았을 때, 상기 제2 유전체 중 상기 제2A 연장 부분에 접해있는 부분과는 적어도 일부가 겹치고, 상기 제2 신호 라인과는 서로 겹치지 않는
    연성 회로 기판.
  26. 제 1 항에 있어서,
    상기 제1 신호 라인의 상기 제2 부분은,
    상기 제1 신호 라인의 상기 제1 부분과 연결되되 상기 제1 평면 상에서 절곡되어서 형성된 제1A 절곡 부분과, 상기 제1A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1A 연장 부분과, 상기 연장된 제1A 연장 부분으로부터 상기 제1 평면 상에서 절곡되어서 형성된 제1B 절곡 부분과, 상기 제1B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제1 평면 상에서 연장된 제1B 연장 부분을 포함하며,
    상기 제2 신호 라인의 상기 제2 부분은,
    상기 제2 신호 라인의 상기 제1 부분과 연결되어서 상기 제2 평면 상에서 연장되는 제2B 연장 부분을 포함하는
    연성 회로 기판.
  27. 제 26 항에 있어서,
    상기 연성 회로 기판은,
    상기 제2 평면과 평행한 제3 평면 상에서 연장되는 제3 신호 라인; 및
    상기 제3 신호 라인에 접한 채로 상기 제3 신호 라인의 연장 방향을 따라 연장되는 제3 유전체를 더 포함하며,
    상기 제3 신호 라인은,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인 및 상기 제2 신호 라인 모두와 겹쳐지는 제1 부분과, 상기 제1 신호 라인 및 상기 제2 신호 라인 중 어느 것과도 겹쳐지지 않는 제2 부분을 포함하되,
    상기 제3 신호 라인의 상기 제2 부분은,
    상기 제3 신호 라인의 상기 제1 부분과 연결되되 상기 제3 평면 상에서 절곡되어서 형성된 제3A 절곡 부분과, 상기 제3A 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3A 연장 부분과, 상기 연장된 제3A 연장 부분으로부터 상기 제3 평면 상에서 절곡되어서 형성된 제3B 절곡 부분과, 상기 제3B 절곡 부분이 절곡되어서 향하는 방향으로부터 상기 제3 평면 상에서 연장된 제3B 연장 부분을 포함하는
    연성 회로 기판.
  28. 제 27 항에 있어서,
    상기 법선 방향에서 보았을 때, 상기 제2 신호 라인의 상기 제2 부분을 기준으로 상기 제1 신호 라인의 상기 제2 부분과 상기 제3 신호 라인의 상기 제2 부분은 대칭인
    연성 회로 기판.
  29. 제 27 항에 있어서,
    상기 제3A 연장 부분의 길이는 상기 제1A 연장 부분의 길이보다 길고,
    상기 제3 신호 라인의 상기 제1 부분을 포함하는 수직 평면과 상기 제3B 연장 부분 사이의 거리는 상기 수직 평면과 상기 제1B 연장 부분 사이의 거리보다 먼
    연성 회로 기판.
  30. 제 1 항에 있어서,
    상기 연성 회로 기판은,
    상기 제1 신호 라인의 상기 제1 부분 2개, 상기 제1 신호 라인의 상기 제2 부분 2개, 상기 제2 신호 라인의 상기 제1 부분 2개 및 상기 제2 신호 라인의 상기 제2 부분 2개를 포함하되,
    상기 제1 신호 라인의 상기 제2 부분 2개는 서로 대칭되어서 연결되고, 상기 제1 신호 라인의 상기 제1 부분 2개 각각은 상기 제1 신호 라인의 상기 제2 부분의 일단에 연결되며,
    상기 제2 신호 라인의 상기 제2 부분 2개는 서로 대칭되어서 연결되고, 상기 제2 신호 라인의 상기 제1 부분 2개 각각은 상기 제2 신호 라인의 상기 제2 부분의 일단에 연결되는
    연성 회로 기판.
  31. 무선 단말기로서,
    제1 평면 상에서 연장되는 제1 신호 라인;
    상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체;
    상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인; 및
    상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함하며,
    상기 제1 신호 라인은,
    상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고,
    상기 제2 신호 라인은,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하며,
    상기 제1 신호 라인의 상기 제2 부분의 적어도 일부와 상기 제2 신호 라인의 상기 제2 부분의 적어도 일부는 각각,
    상기 제1 평면에 대해 수직하도록 마련된, 상기 무선 단말기 내의 면에 대해서, 접하면서 배치되는
    무선 단말기.
  32. 배터리;
    제1 평면 상에서 연장되는 제1 신호 라인;
    상기 제1 신호 라인에 접한 채로 상기 제1 신호 라인의 연장 방향을 따라 연장되는 제1 유전체;
    상기 제1 평면과 평행한 제2 평면 상에서 연장되는 제2 신호 라인; 및
    상기 제2 신호 라인에 접한 채로 상기 제2 신호 라인의 연장 방향을 따라 연장되는 제2 유전체를 포함하며,
    상기 제1 신호 라인은,
    상기 제1 평면의 법선 방향에서 보았을 때 상기 제2 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제2 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하고,
    상기 제2 신호 라인은,
    상기 법선 방향에서 보았을 때 상기 제1 신호 라인과 서로 겹쳐지는 제1 부분 및 상기 제1 신호 라인과 서로 겹쳐지지 않는 제2 부분을 포함하되,
    상기 제1 신호 라인의 상기 제2 부분과 상기 제2 신호 라인의 상기 제2 부분의 적어도 일부는 각각,
    상기 배터리의 상부 또는 하부에 배치되는
    무선 단말기.
PCT/KR2020/003079 2019-03-04 2020-03-04 연성 회로 기판 및 이를 포함하는 무선 단말기 WO2020180112A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202080015368.9A CN113439490A (zh) 2019-03-04 2020-03-04 柔性电路板以及包括其的无线终端机
US17/428,332 US20220110212A1 (en) 2019-03-04 2020-03-04 Flexible circuit board and wireless terminal comprising same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0024643 2019-03-04
KR20190024643 2019-03-04

Publications (1)

Publication Number Publication Date
WO2020180112A1 true WO2020180112A1 (ko) 2020-09-10

Family

ID=72337925

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2020/003079 WO2020180112A1 (ko) 2019-03-04 2020-03-04 연성 회로 기판 및 이를 포함하는 무선 단말기

Country Status (4)

Country Link
US (1) US20220110212A1 (ko)
KR (1) KR102575831B1 (ko)
CN (1) CN113439490A (ko)
WO (1) WO2020180112A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210149493A (ko) 2020-06-02 2021-12-09 삼성전자주식회사 복수의 인쇄 회로 기판을 포함하는 전자 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007258593A (ja) * 2006-03-24 2007-10-04 Sumitomo Bakelite Co Ltd 電子機器
US20100016039A1 (en) * 2006-07-25 2010-01-21 Mayumi Tokuyama Flexible printed board, electronic apparatus mounted with this, and folding method for flexible printed board
JP2010040888A (ja) * 2008-08-07 2010-02-18 Nec Saitama Ltd フレキシブルプリント基板
KR20100127253A (ko) * 2008-03-25 2010-12-03 스미토모 베이클리트 컴퍼니 리미티드 리지드 플렉스 회로판의 제조 방법 및 리지드 플렉스 회로판
JP2012209479A (ja) * 2011-03-30 2012-10-25 Nikon Corp フレキシブル基板および電子機器

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8847696B2 (en) * 2002-03-18 2014-09-30 Qualcomm Incorporated Flexible interconnect cable having signal trace pairs and ground layer pairs disposed on opposite sides of a flexible dielectric
JP2010050166A (ja) * 2008-08-19 2010-03-04 Shin Etsu Polymer Co Ltd プリント配線板
KR101475425B1 (ko) * 2012-06-15 2014-12-22 주식회사 엘지화학 신규한 전지팩 접속 구조를 포함하는 모바일 디바이스
TW201415743A (zh) * 2012-10-09 2014-04-16 Adv Flexible Circuits Co Ltd 軟性電路排線之分束結構
KR102432541B1 (ko) * 2015-09-24 2022-08-17 주식회사 기가레인 벤딩 내구성이 개선된 연성회로기판 및 그 제조방법
KR102622767B1 (ko) * 2016-02-11 2024-01-09 주식회사 기가레인 연성회로기판
KR102059277B1 (ko) 2018-12-11 2019-12-24 주식회사 기가레인 벤딩 신뢰성이 개선된 연성회로기판 및 이의 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007258593A (ja) * 2006-03-24 2007-10-04 Sumitomo Bakelite Co Ltd 電子機器
US20100016039A1 (en) * 2006-07-25 2010-01-21 Mayumi Tokuyama Flexible printed board, electronic apparatus mounted with this, and folding method for flexible printed board
KR20100127253A (ko) * 2008-03-25 2010-12-03 스미토모 베이클리트 컴퍼니 리미티드 리지드 플렉스 회로판의 제조 방법 및 리지드 플렉스 회로판
JP2010040888A (ja) * 2008-08-07 2010-02-18 Nec Saitama Ltd フレキシブルプリント基板
JP2012209479A (ja) * 2011-03-30 2012-10-25 Nikon Corp フレキシブル基板および電子機器

Also Published As

Publication number Publication date
CN113439490A (zh) 2021-09-24
KR20200106460A (ko) 2020-09-14
US20220110212A1 (en) 2022-04-07
KR102575831B1 (ko) 2023-09-07

Similar Documents

Publication Publication Date Title
WO2017196100A2 (ko) 기판 커넥터
WO2012064064A2 (ko) 전기적 잡음을 상쇄시키는 평형된 컨버터 및 자기에너지전달소자
WO2020111304A1 (ko) 리셉터클 커넥터
WO2020149632A1 (en) Wireless power relaying device and display system that distributes power wirelessly
WO2021010776A1 (en) Flexible cable
WO2020256396A1 (ko) 기판 커넥터
WO2021118301A1 (en) Printed circuit board and electronic device including the same
WO2022265243A1 (ko) 표시 장치 및 그것을 포함하는 전자 장치
WO2020180112A1 (ko) 연성 회로 기판 및 이를 포함하는 무선 단말기
WO2020075927A1 (ko) 전자 장치
WO2023033364A1 (ko) 표시 장치 및 그것을 포함하는 전자 장치
WO2020076040A1 (ko) 리셉터클 커넥터
WO2022030830A1 (ko) 탄성 부재 및 이를 포함하는 디스플레이 장치
WO2019045124A1 (ko) 디스플레이 디바이스
WO2020159098A1 (ko) 무선 통신 장치
WO2018034483A1 (ko) 근거리 통신용 안테나 모듈
WO2020122425A1 (ko) 벤딩 신뢰성이 개선된 연성회로기판 및 이의 제조방법
WO2021187789A1 (ko) 기판 커넥터
WO2018004228A1 (ko) 지문센싱 장치 및 이를 포함하는 터치 디바이스
WO2019050255A1 (ko) 인쇄 회로 기판 어셈블리
WO2020130373A1 (ko) 차폐성이 향상된 벤딩부를 포함하는 연성회로기판 및 이의 제조방법
WO2016186447A1 (ko) 안테나 일체형 연성회로기판
WO2022035070A1 (ko) 기판 커넥터
WO2024106801A1 (ko) 지문센서 기판 및 이를 포함하는 지문센서 패키지
WO2022045603A1 (ko) 기판 커넥터

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20766510

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20766510

Country of ref document: EP

Kind code of ref document: A1