WO2020004663A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2020004663A1
WO2020004663A1 PCT/JP2019/025990 JP2019025990W WO2020004663A1 WO 2020004663 A1 WO2020004663 A1 WO 2020004663A1 JP 2019025990 W JP2019025990 W JP 2019025990W WO 2020004663 A1 WO2020004663 A1 WO 2020004663A1
Authority
WO
WIPO (PCT)
Prior art keywords
control signal
signal line
light emission
emission control
pixel array
Prior art date
Application number
PCT/JP2019/025990
Other languages
English (en)
French (fr)
Inventor
鈴木 隆信
Original Assignee
京セラ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京セラ株式会社 filed Critical 京セラ株式会社
Priority to JP2020527706A priority Critical patent/JP7036921B2/ja
Priority to KR1020217001165A priority patent/KR102586374B1/ko
Priority to US17/254,911 priority patent/US11430377B2/en
Priority to CN201980042805.3A priority patent/CN112384965B/zh
Priority to EP19826599.3A priority patent/EP3816975A4/en
Publication of WO2020004663A1 publication Critical patent/WO2020004663A1/ja
Priority to JP2022032773A priority patent/JP7247392B2/ja
Priority to US17/881,102 priority patent/US11769446B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays

Definitions

  • the present disclosure relates to a display device having a light emitting element such as a light emitting diode in a light emitting unit.
  • Patent Literature 1 discloses a display device including a display panel in which a plurality of light-emitting diodes are arranged in a matrix, and a gate driver and a source driver provided on a periphery of the display panel.
  • the display device of the present disclosure includes: a substrate; A pixel array in which a plurality of light emitting units are arranged in a matrix, the pixel array being arranged on the first surface side of the substrate; A plurality of light emission control signal lines arranged for each column of the pixel array on the first surface side; A plurality of scanning signal lines arranged for each row of the pixel array on the first surface side; A scanning signal line driving circuit arranged on the side of the first surface, for driving the plurality of scanning signal lines; A drive control signal line arranged on the side of the first surface, for supplying a scan line drive control signal to the scan signal line drive circuit;
  • the drive control signal line includes at least one first portion extending in a row direction of the pixel array; a second portion connected to the at least one first portion and extending in a column direction of the pixel array; A plurality of third portions connected to the first portion and opposite to the at least one first portion and extending in a row direction of the pixel array.
  • the plurality of light emission control signal lines include at least one first light emission control signal line and at least one second light emission control signal line, and when viewed in plan, the at least one first light emission control signal line The number of intersections between a line and the at least one first portion is smaller than the number of intersections between the at least one second light emission control signal line and the plurality of third portions.
  • the display device of the present disclosure includes: a substrate; A pixel array in which a plurality of light emitting units are arranged in a matrix, the pixel array being arranged on the first surface side of the substrate; A plurality of light emission control signal lines arranged for each column of the pixel array on the first surface side; A plurality of scanning signal lines arranged for each row of the pixel array on the first surface side; A scanning signal line driving circuit arranged on the side of the first surface, for driving the plurality of scanning signal lines; A drive control signal line arranged on the side of the first surface for supplying a scan line drive control signal to the scan signal line drive circuit, and at least one first portion extending in a row direction of the pixel array; A second portion connected to the at least one first portion and extending in a column direction of the pixel array; and a row of the pixel array connected to the second portion and opposite the at least one first portion.
  • a drive control signal line including a plurality of third portions extending in the direction;
  • a compensation signal line that is disposed on the first surface side and that is supplied with an inverted signal of the scanning line driving control signal or a signal having a polarity opposite to that of the scanning line driving control signal.
  • the plurality of light emission control signal lines include at least one first light emission control signal line and at least one second light emission control signal line, and when viewed in plan, the at least one first light emission control signal line The number of intersections between a line and the at least one first portion is smaller than the number of intersections between the at least one second light emission control signal line and the plurality of third portions.
  • the compensation signal line includes a fourth portion extending in a column direction of the pixel array, and a plurality of fifth portions connected to the fourth portion and extending in a row direction of the pixel array.
  • the number of intersections between the first light emission control signal line and the plurality of fifth portions is smaller than the number of intersections between the second light emission control signal line and the plurality of fifth portions.
  • the display device of the present disclosure includes a substrate, A pixel array in which a plurality of light emitting units are arranged in a matrix, the pixel array being arranged on the first surface side of the substrate; A plurality of light emission control signal lines arranged for each column of the pixel array on the first surface side; A plurality of scanning signal lines arranged for each row of the pixel array on the first surface side; A scanning signal line driving circuit arranged on the side of the first surface, for driving the plurality of scanning signal lines; A drive control signal line arranged on the side of the first surface for supplying a scan line drive control signal to the scan signal line drive circuit, and at least one first portion extending in a row direction of the pixel array; A second portion connected to the at least one first portion and extending in a column direction of the pixel array; and a row of the pixel array connected to the second portion and opposite the at least one first portion.
  • a drive control signal line including a plurality of third portions extending in the direction;
  • a compensation signal line arranged on the side of the first surface.
  • the plurality of light emission control signal lines include at least one first light emission control signal line and at least one second light emission control signal line, and when viewed in plan, the at least one first light emission control signal line The number of intersections between a line and the at least one first portion is smaller than the number of intersections between the at least one second light emission control signal line and the plurality of third portions.
  • a fourth portion extending in a column direction of the pixel array, a plurality of fifth portions extending in a row direction of the pixel array, and a fourth portion extending in a column direction of the pixel array;
  • a sixth portion extending to the same side as the plurality of fifth portions with respect to the fourth portion, When viewed in a plan view, the number of intersections between the first light emission control signal line and the plurality of fifth portions is greater than the number of intersections between the second light emission control signal line and the plurality of fifth portions.
  • a signal having the same polarity as the scanning line drive control signal is supplied to the sixth portion from outside.
  • the scanning signal line driving circuit can be arranged in the image display unit, and the display device can be made without a frame.
  • the display device of the present disclosure it is possible to provide a frameless display device capable of suppressing color unevenness of a displayed image.
  • FIG. 2 is a diagram illustrating a schematic configuration of a display device according to the first embodiment.
  • FIG. 2 is a block circuit diagram illustrating a basic configuration of the display device according to the first embodiment.
  • FIG. 2 is a plan view illustrating a wiring layout in the display device of the first embodiment.
  • FIG. 3 is a circuit diagram illustrating an example of a light emitting unit. It is a circuit diagram showing another example of a light emitting section.
  • FIG. 9 is a circuit diagram showing still another example of the light emitting unit.
  • FIG. 3 is a circuit diagram illustrating an example of a scanning signal line address decoding circuit of the scanning signal line driving circuit.
  • FIG. 3 is a circuit diagram illustrating an example of a scanning signal line driver circuit of the scanning signal line driving circuit.
  • FIG. 9 is a diagram illustrating a truth table of the scanning signal line address decode circuit.
  • FIG. 9 is a plan view illustrating a wiring layout in a display device according to a second embodiment.
  • FIG. 4 is a signal waveform diagram illustrating a write operation in the display device of the first embodiment.
  • FIG. 9 is a signal waveform diagram illustrating a write operation in the display device of the second embodiment.
  • FIG. 13 is a plan view illustrating a wiring layout in a display device according to a third embodiment.
  • FIG. 14 is a plan view illustrating a wiring layout in a display device according to a fourth embodiment.
  • FIG. 11 is a signal waveform diagram illustrating a write operation in a display device of a comparative example.
  • FIG. 15 is a signal waveform diagram illustrating a write operation in the display device of the fifth embodiment.
  • FIG. 19 is a signal waveform diagram illustrating a write operation in the display device of the sixth embodiment.
  • FIG. 19 is a signal waveform diagram illustrating a write operation in the display device of the seventh embodiment.
  • the display device of the present disclosure may include well-known components such as a circuit board, a wiring conductor, a control IC, and an LSI that are not illustrated.
  • FIG. 1 is a diagram illustrating a schematic configuration of a display device according to a first embodiment
  • FIG. 2 is a block circuit diagram illustrating a basic configuration of the display device according to the first embodiment
  • FIG. FIG. 4 is a plan view showing a wiring layout in the display device of FIG. 4A is a circuit diagram illustrating an example of a light emitting unit
  • FIG. 4B is a circuit diagram illustrating another example of the light emitting unit
  • FIG. 4C is a circuit diagram illustrating another example of the light emitting unit.
  • FIG. 5A is a circuit diagram illustrating an example of a scanning signal line address decoding circuit of the scanning signal line driving circuit
  • FIG. 5B is a circuit diagram illustrating an example of a scanning signal line driver circuit of the scanning signal line driving circuit.
  • FIG. 5C is a diagram showing a truth table of the scanning signal line address decode circuit.
  • wiring other than the light emission control signal line, the scanning signal line, and the drive control signal line is omitted, and the light emission control signal line, the scan signal line, and the drive control signal line are indicated by hatching.
  • FIG. 3 shows a wiring layout in the case where the wiring layer is composed of two layers. When the wiring layer includes three or more layers, the wiring layout may be different from the wiring layout shown in FIG.
  • the signal lines arranged in different wiring layers can be connected, for example, via wiring interlayer contacts.
  • the display device 1 of the present embodiment includes a substrate 2, a pixel array 3, a plurality of emission control signal lines 4, a plurality of scanning signal lines 5, a scanning signal line drive circuit 6, and a drive control signal line 7.
  • the substrate 2 is an insulating substrate such as a glass substrate, and has a first surface (one main surface) 2a and a second surface (the other main surface) 2b opposite to the first surface 2a.
  • the pixel array 3, the emission control signal line 4, the scanning signal line 5, the scanning signal line driving circuit 6 and the driving control signal line 7 are arranged on the first surface 2 a side of the substrate 2.
  • the substrate 2 has an image display unit 2c on the first surface 2a side.
  • the image display unit 2c has a pixel array 3, a scanning signal line drive circuit 6, and a drive control unit.
  • the signal line 7 is arranged.
  • a drive element for driving the light emission control signal line 4 and the scanning signal line 5 may be arranged on the second surface 2 b side of the substrate 2.
  • the drive element may be mounted on the second surface 2b by means such as a COG (Chip On Glass) method.
  • a circuit board Flexible Printed Circuit: FPC
  • FPC Flexible Printed Circuit
  • the pixel array 3 is configured by arranging a plurality of light-emitting portions (hereinafter, sometimes referred to as pixels) 8 in a matrix of m rows and n columns on the first surface 2a side of the substrate 2 (m and n are the same). Natural number).
  • Each light emitting unit 8 includes a light emitting element 9, a thin film transistor (TFT) 10, and a capacitive element 11.
  • TFT thin film transistor
  • a case where both the number m of rows and the number n of columns of the pixel array 3 are 256 will be described, but the number m of rows and the number n of columns of the pixel array may be a number other than 256. Further, the number m of rows of the pixel array 3 and the number n of columns of the pixel array 3 may be different from each other.
  • the light emitting element 9 for example, a light emitting diode (Light Emitting Diode: LED) can be used.
  • the light emitting element 9 may be, for example, a microchip LED, a monolithic LED, or the like.
  • the light emitting element 9 may be a self-luminous element, and may be, for example, an organic electroluminescence (Electro Luminescence: EL) element, an inorganic EL element, a semiconductor laser element, or the like.
  • EL organic electroluminescence
  • each light emitting unit 8 includes two TFTs 10a and 10b and one capacitive element 11.
  • Each of the TFTs 10a and 10b has a semiconductor film made of, for example, amorphous silicon, low-temperature polycrystalline silicon, or the like, and has three terminals that are a gate electrode, a source electrode, and a drain electrode.
  • the substrate 2 is a glass substrate and the TFTs 10a and 10b have a semiconductor film made of low-temperature polycrystalline silicon
  • the TFT can be directly formed on the substrate 2 by a thin film forming method such as a CVD (Chemical Vapor Deposition) method. it can.
  • the TFTs 10a and 10b function as switching elements by applying a voltage of a predetermined potential to the gate electrodes to flow a current through a semiconductor film (channel) between the source electrode and the drain electrode.
  • the light emitting section 8 shown in FIG. 4A has a TFT 10a which is an n-channel TFT and a TFT 10b which is a p-channel TFT.
  • the TFT 10a When a high-level signal is input to the gate electrode, the TFT 10a conducts between the source electrode and the drain electrode, turns on, and the current flows.
  • the TFT 10 a is used as a switch element for inputting a light emission signal to the light emitting element 9.
  • a level (voltage) of a light emission control signal hereinafter, also referred to as an image signal
  • Sig which is a signal transmitted through the light emission control signal line 4
  • the TFT 10b When a low-level signal is input to the gate electrode, the TFT 10b conducts between the source electrode and the drain electrode, turns on, and the current flows.
  • the TFT 10b activates the light emitting element 9 based on a potential difference (light emission signal) between a positive voltage (about 3 V to 5 V: VDD) and a negative voltage (about -3 V to 0 V: VSS) according to the level (voltage) of the light emission control signal Sig. It is used as a driving element for current driving.
  • a light emission control signal is input to the gate electrode, and a potential difference (light emission signal) corresponding to the level of the light emission control signal is applied to the positive electrode (anode electrode) and the negative electrode (cathode electrode) of the light emitting element 9. .
  • the capacitance element 11 is arranged on a connection line connecting the gate electrode and the source electrode of the TFT 10b.
  • the capacitor element 11 functions as a storage capacitor that holds the voltage of the light emission control signal input to the gate electrode of the TFT 10b until the next rewrite (one frame period).
  • FIG. 4A shows an example in which each light-emitting unit 8 is configured to include the n-channel TFT 10a and the p-channel TFT 10b.
  • each light-emitting unit 8 has two n-channel TFTs, for example, as shown in FIG. 4B. It may be configured to include the channel type TFTs 10c and 10d.
  • each light emitting unit 8 may include two p-channel TFTs.
  • FIGS. 4A and 4B show an example in which each light emitting unit 8 is configured to include one light emitting element 9.
  • each light emitting unit 8 has a sub light emission for red light emission. It may have a configuration including a portion 8R, a sub-light-emitting portion 8G for green light emission, and a sub-light-emitting portion 8B for blue light emission.
  • the red light emitting sub-light emitting portion 8R has a red light emitting element 9R made of a red LED or the like
  • the green light emitting sub light emitting portion 8G has a green light emitting element 9G made of a green LED or the like, and has a blue light emitting sub-light emitting portion.
  • the unit 8B may include a blue light emitting element 9B including a blue LED or the like.
  • a display device capable of full-color display is provided.
  • Each of the light-emitting units 8 includes, for example, a sub-light-emitting unit for emitting white light, a yellow-light emitting unit, and a sub-light-emitting unit 8R for emitting red light, a sub-light emitting unit 8G for emitting green light, and a sub-light emitting unit 8B for emitting blue light. May be provided.
  • each light emitting unit 8 has a sub light emitting unit for white light emission
  • the power consumption at the time of white light emission is reduced as compared with the case of expressing white using the sub light emitting units 8R, 8G, 8B.
  • each light-emitting unit 8 has a sub-light-emitting unit for yellow light emission
  • color rendering can be improved as compared with the case where yellow is expressed using the sub-light-emitting units 8R, 8G, and 8B.
  • FIG. 4C shows an example in which the scanning signal lines GLR, GLG, and GLB of the sub-light emitting units 8R, 8G, and 8B are connected to each other, but the scanning signal lines GLR, GLG, and GLB may be separately arranged.
  • the light emission control signal lines SLR, SLG, and SLB of the sub-light emitting units 8R, 8G, and 8B are, for example, time-division-divided into light emission control signals through one light emission control signal line to the sub-light emitting units 8R, 8G, and 8B. It may be connected to an output time-division driving circuit.
  • the plurality of emission control signal lines 4 (SL1, SL2,...) are arranged for each column of the pixel array 3 on the first surface 2a side of the substrate 2.
  • the light emission control signal line 4 is connected to an image signal input terminal of the driving element.
  • Each light emission control signal line 4 supplies an image signal to a light emission unit 8 belonging to a column of the pixel array 3 in which the light emission control signal line 4 is arranged.
  • a switching element 12 may be connected to the input end of the light emission control signal line 4.
  • a CMOS transfer gate element can be used as the switching element 12.
  • the CMOS transfer gate element is configured by connecting a source electrode and a drain electrode of a p-channel TFT and an n-channel TFT.
  • Each source electrode of the CMOS transfer gate element is connected to an image signal input terminal of the driving element via a side conductor formed on the side surface 2d of the substrate 2.
  • Each drain electrode of the CMOS transfer gate element is connected to a light emission control signal line 4.
  • the gate electrode of the p-channel TFT and the gate electrode of the n-channel TFT are control input electrodes.
  • the side conductor is made of a conductive material such as copper (Cu), aluminum (Al), silver (Ag), and molybdenum (Mo), and is disposed on the side surface 2d connecting the first surface 2a and the second surface 2b of the substrate 2. Have been.
  • a method of forming the side conductor for example, a method of forming a conductor film on a predetermined portion of the side surface 2d by a thin film forming method such as a plating method, an evaporation method, or a CVD method, or a method of applying a conductor paste to a predetermined portion of the side surface 2d And baking to form a conductor layer, and forming a groove in a predetermined portion of the side surface 2d by etching or the like, and then applying a conductor paste to the groove and baking to form a conductor layer. Formation method.
  • the plurality of scanning signal lines 5 (GL1, GL2,...) are arranged for each row of the pixel array 3 on the first surface 2a side of the substrate 2.
  • the scanning signal line 5 is connected to a scanning signal line driving circuit 6.
  • Each scanning signal line 5 supplies a scanning line driving signal to the light emitting unit 8 belonging to the row of the pixel array 3 where the scanning signal line 5 is arranged.
  • the scanning signal line driving circuit 6 includes a scanning signal line address decoding circuit (hereinafter, sometimes referred to as a decoding circuit) 6a and a scanning signal line driver circuit (hereinafter, sometimes referred to as a driver circuit) 6b.
  • a decoding circuit hereinafter, sometimes referred to as a decoding circuit
  • a driver circuit hereinafter, sometimes referred to as a driver circuit
  • one decode circuit 6a is arranged for each row of the pixel array 3.
  • the decode circuit 6a is configured by a logical OR circuit of a NOR (NOR), for example, as shown in FIG. 5A.
  • the scan line selection signal generated by the drive element is input to the decode circuit 6a.
  • the scanning line selection signals include, for example, 16 selection signals A0 to A7 and inverted selection signals XA0 to XA7 obtained by inverting each of the selection signals A0 to A7. It is sufficient if eight signals are selected from these signals.
  • the scanning line selection signal is generated by the driving element, and is input to the input units IN0 to IN7 of the decoding circuit 6a via eight of the sixteen scanning line selection signal lines 14 (GS0 to GS15).
  • the decoding circuit 6a outputs a high-level signal when all of the eight input signals are low-level signals, and at least one of the eight input signals is a high-level signal. In this case, a low level signal is output.
  • the output signal DEC of the decode circuit 6a is input to the driver circuit 6b.
  • the driver circuit 6b is arranged at the subsequent stage of the decode circuit 6a. As shown in FIG. 5B, the driver circuit 6b is configured by a logical gate circuit of a logical product (AND). The driver circuit 6b receives an output signal DEC of the decode circuit 6a and a scanning line drive control signal (hereinafter, sometimes referred to as a drive control signal) GATE_EN generated by the drive element. The driver circuit 6b outputs a high-level signal when both the output signal DEC of the decode circuit 6a and the drive control signal GATE_EN are high-level signals, and outputs the high-level signal among the output signal DEC of the decode circuit 6a and the drive control signal GATE_EN.
  • a drive control signal hereinafter, sometimes referred to as a drive control signal
  • the output signal of the driver circuit 6b is input to the scanning signal lines 5 (GL1, GL2,%) Of the row of the pixel array 3 where the driver circuit 6b is arranged.
  • a logical gate circuit of a NOR is replaced with a logical gate circuit of a plurality of NORs (NOR) connected in parallel and a logical AND (NAND) of a logical AND.
  • An increase in the circuit scale is suppressed by using a logic gate circuit and an inverter circuit that inverts the output of the NAND circuit.
  • the driver circuit 6b shown in FIG. 5B the logical gate circuit of the logical product (AND) is replaced with the logical gate circuit of the logical NAND (NAND) and the output of the logical gate circuit of the logical NAND (NAND). With this configuration, an increase in the circuit scale (the number of gates) is suppressed.
  • FIGS. 2 and 3 show an example in which one driver circuit 6b is arranged in each row of the pixel array 3. However, in each row of the pixel array 3, the driver circuit 6b shown in FIGS. Another driver circuit configured similarly to the circuit 6b may be provided. In addition, for example, as shown in FIGS. 2 and 3, at the input portion of the driver circuit 6b, the drive control signal GATE_EN branches into two, one of which is input to the driver circuit 6b, and the other is input to the driver circuit 6b. Instead, they may extend in the row direction of the pixel array 3.
  • the output signal DEC of the decode circuit 6a is branched into two, one of which is input to the driver circuit 6b, the other is not input to the driver circuit 6b, but is not input to the driver circuit 6b. May be extended.
  • the drive control signal GATE_EN that is not input to the driver circuit 6b and the output signal DEC of the decode circuit 6a may be input to another driver circuit. According to such a configuration, it is possible to suppress a delay in driving timing of the scanning signal line 5 in the row direction of the pixel array 3.
  • the drive control signal line 7 is disposed on the first surface 2a side of the substrate 2, and supplies the drive control signal GATE_EN generated by the drive element to the scan signal line driver circuit 6b.
  • the drive control signal line 7 is connected to a signal input pad 15 arranged in a peripheral area of the image display unit 2c on the first surface 2a side of the substrate 2.
  • the signal input pad 15 is connected to the drive element via, for example, a side conductor formed on the side surface 2 d of the substrate 2.
  • the signal input pad 15 may be connected to a drive element via a through conductor penetrating from the first surface 2a of the substrate 2 to the second surface 2b.
  • the drive control signal line 7 is provided with an electrostatic discharge protection circuit 16.
  • the electrostatic discharge protection circuit 16 may be provided near one end of the drive control signal line 7 connected to the signal input pad 15, for example, as shown in FIG.
  • the drive control signal line 7 includes at least one first portion 7a, a second portion 7b, and a plurality of third portions 7c, as shown in FIGS. 2 and 3, for example.
  • the first portion 7a extends in the row direction of the pixel array 3.
  • the second portion 7b is connected to the first portion 7a and extends in the column direction of the pixel array 3.
  • the third portion 7c is connected to the second portion 7b and extends in the row direction of the pixel array 3.
  • the third portion 7c extends on the opposite side of the second portion 7b from the first portion 7a.
  • the first portion 7a is a trunk portion
  • the second portion 7b is a branch portion branched from the trunk portion
  • the third portion 7c is a branch line portion.
  • the drive control signal line 7 includes two third portions 7c. It can be routed so as to be input to the above driver circuit 6b. In this case, the number of the third portions 7c is smaller than the number of rows of the pixel array 3.
  • the light emission control signal line 4 includes at least one first light emission control signal line 4a and at least one second light emission control signal line 4b.
  • the first light emission control signal line 4a and the second light emission control signal line 4b are different from each other in the number of intersections with the drive control signal line 7 when viewed in plan, and the first light emission control signal line 4a and the drive control signal line 7, the number of intersections with the first portion 7a is smaller than the number of intersections between the second light emission control signal line 4b and the third portion 7c of the drive control signal line 7.
  • the light emission control signal line crossing the first portion 7a which is the trunk line portion is the first light emission control signal line 4a
  • the light emission control signal line crossing the third portion 7c which is the branch line portion is the second light emission control signal line.
  • the signal line 4b is the signal line 4b.
  • the wiring density of the drive control signal line 7 in the region adjacent to the first light emission control signal line 4a on the first surface 2a side of the substrate 2 is the second light emission
  • the wiring density of the drive control signal line 7 in a region adjacent to the control signal line 4b is lower than the wiring density.
  • the scanning signal line driving circuit 6 and the driving control signal line 7 for supplying the driving control signal GATE_EN to the scanning signal line driving circuit 6 are arranged in the image display unit 2c.
  • the scanning line selection signal lines GS0 to GS15 for supplying the selection signals A0 to A7 and the inversion selection signals XA0 to XA7 to the drive circuit 6 are provided on the first surface 2a side of the pixel on which the first emission control signal line 4a is arranged. It can be arranged adjacent to a column (for example, the first to sixth columns of the pixel array 3 in the display device 1 shown in FIGS. 1 to 3). This makes it possible to eliminate the frame of the display device 1.
  • the display device 1 includes N first light emission control signal lines 4a (N is a natural number), and the N first light emission control signal lines are arranged in the first to Nth columns of the pixel array 3. It may be. According to such a configuration, the wiring density in the vicinity of the first to N-th columns of the pixel array 3 is lower than the wiring density in the vicinity other than the first to N-th columns. As a result, the scanning line selection signal lines GS0 to GS15 are connected to the signal input pads 15 arranged in the peripheral area of the image display unit 2c, and the scanning line selection signal lines GS0 to GS15 are connected to the first column to the Since the scanning line selection signal lines GS0 to GS15 can be easily arranged since they can be arranged in the vicinity of N columns.
  • the signal input pad 15 is connected to the driving element via a side conductor formed on the side surface 2d of the substrate 2, for example.
  • the signal input pad 15 may be connected to a drive element via a through conductor penetrating from the first surface 2a of the substrate 2 to the second surface 2b.
  • an electrostatic discharge protection circuit 16 is provided for each of the scanning line selection signal lines GS0 to GS15.
  • the electrostatic discharge protection circuit 16 may be provided near one end of the scanning line selection signal lines GS0 to GS15 connected to the signal input pad 15.
  • FIG. 6 is a plan view showing a wiring layout in the display device of the second embodiment
  • FIG. 7A is a signal waveform diagram showing a write operation in the display device of the first embodiment
  • FIG. FIG. 7 is a signal waveform diagram illustrating a write operation in the display device according to the embodiment.
  • wirings other than the light emission control signal line, the scanning signal line, and the drive control signal line are omitted, and the light emission control signal line, the scan signal line, and the drive control signal line are hatched.
  • the display device 1A according to the second embodiment differs from the display device 1 according to the first embodiment in the configuration of the first light emission control signal line 4a, and the other configuration is the same.
  • the same reference numerals as those of the display device 1 are attached, and the detailed description is omitted.
  • the light emission control signal lines 4 and the drive control signal lines 7 are arranged on the first surface 2a side of the substrate 2 and cross each other in a plan view.
  • the light emission control signal line 4 and the drive control signal line 7 are arranged on different wiring layers of a plurality of wiring layers included in the display device 1.
  • the light emission control signal line 4 and the drive control signal line 7 are formed by an interlayer insulating film. Are insulated from each other. Therefore, a portion where the light emission control signal line 4 and the drive control signal line 7 intersect in a plan view has a structure in which the interlayer insulating film is interposed between the light emission control signal line 4 and the drive control signal line 7, and a parasitic capacitance occurs.
  • the wiring layout of the drive control signal lines 7 is different between a pixel column in which the first light emission control signal lines 4 a are arranged and a pixel column in which the second light emission control signal lines 4 b are arranged. Therefore, the parasitic column generated between the emission control signal line 4 and the drive control signal line 7 between the pixel column where the first emission control signal line 4a is arranged and the pixel column where the second emission control signal line 4b is arranged. Different capacities.
  • the light emission control signal line 4 and the drive control signal line 7 may differ between pixel columns due to the capacitive coupling via the parasitic capacitance.
  • the drive current of the light emitting element 9 differs between adjacent pixel columns, and stripe-shaped color unevenness extending along the pixel columns may occur.
  • FIG. 7A shows a state in which all of the selection signals A0 to A7 are at the low level and the output of the decoding circuit 6a arranged in the first row of the pixel array 3 is at the high level.
  • An operation of writing an image signal of the same level to the pixel in the column (P11 shown in FIG. 3) and the pixel in the first row and the seventh column (P17 shown in FIG. 3) is shown. Note that the operation of P11 is substantially the same for the pixels in the second to sixth columns in the first row of the pixel array 3, and the operation of P17 is performed for the pixels in the eighth and subsequent columns in the first row of the pixel array 3. This is also substantially the same.
  • Image signals Sig1 and Sig7 at the same level are supplied to the light emission control signal line SL1 arranged in the first column of the pixel array 3 and the light emission control signal line SL7 arranged in the seventh column of the pixel array 3. .
  • the drive control signal GATE_EN transitions from a low level to a high level while the output of the decode circuit 6a arranged in the first row of the pixel array 3 is at a high level, the scanning signal line GL1 is activated.
  • the TFT 10a of each pixel in the first row of the pixel array 3 is turned on, and writing of the respective potentials of the light emission control signal lines SL1 and SL7 to the pixel nodes Vg of P11 and P17 is performed. Be started. Thereafter, when the drive control signal GATE_EN transitions from the high level to the low level and the scanning signal line GL1 is deactivated, the potentials of the pixel nodes Vg of P11 and P17 are held, but when the drive control signal GATE_EN falls.
  • the image signal Sig1 is depressed by ⁇ Sig1 and the image signal Sig7 is depressed by ⁇ Sig7 by capacitive coupling via the parasitic capacitance between the light emission control signal line 4 and the drive control signal line 7. Further, in response to the drop of the image signals Sig1 and Sig7, the potential V11 of the pixel node Vg of P11 is lowered by ⁇ V11, and the potential V17 of the pixel node Vg of P17 is lowered by ⁇ V17.
  • a parasitic capacitance generated between the first light emission control signal line 4a and the drive control signal line 7 is smaller than a parasitic capacitance generated between the second light emission control signal line 4b and the drive control signal line 7.
  • ⁇ Sig1 is smaller than ⁇ Sig7. Accordingly, ⁇ V11 becomes smaller than ⁇ V17, and the potential held at the pixel node Vg at P11 becomes higher than the potential held at the pixel node Vg at P17. As a result, the driving current of the light-emitting element 9 in P11 and P17 during the light-emitting period is different, so that the difference between the light-emitting luminance of P11 and the light-emitting luminance of P17 occurs, and the light-emitting element may be visually recognized as uneven color.
  • Color unevenness caused by the parasitic capacitance between the light emission control signal line 4 and the drive control signal line 7 is corrected in advance for at least one of the light emission control signals Sig1 and Sig7 supplied to the light emission control signal lines SL1 and SL7.
  • This can be offset, but requires a correction circuit and a correction process for correcting the light emission control signal.
  • Such a correction circuit, correction processing, and the like may cause an increase in manufacturing cost of the display device, an increase in power consumption of the display device, and the like.
  • the display device 1A of the second embodiment by changing the configuration of the light emission control signal line 4, color unevenness is suppressed without correcting the light emission control signal.
  • the display device 1A of the present embodiment has a configuration in which, for example, as shown in FIG. 6, the first light emission control signal line 4a has a first wide portion 4c at a position overlapping the drive control signal line 7 in plan view. According to such a configuration, the parasitic capacitance between the first light emission control signal line 4a and the drive control signal line 7 is increased, and the parasitic capacitance between the second light emission control signal line 4b and the drive control signal line 7 is increased. Can approach capacity.
  • the first wide portion 4c may be any shape that increases the parasitic capacitance between the first light emission control signal line 4a and the drive control signal line 7, and the shape when viewed in plan is, for example, a circular shape or a square shape. , A rectangular shape or the like, or another shape.
  • the shape of the first wide portion 4c in a plan view is rectangular, and the length direction of the first wide portion 4c substantially matches the row direction of the pixel array 3. This can increase the parasitic capacitance between the first wide portion 4c and the drive control signal line 7 while suppressing an increase in the area of the first wide portion 4c.
  • the shapes of the first wide portions 4c formed on the plurality of first light emission control signal lines 4a may be different from each other.
  • FIG. 7B is a signal waveform diagram showing a write operation in the display device 1A of the second embodiment.
  • the selection signals A0 to A7, the scanning signal line GL1, and the drive control signal GATE_EN are the same as those in the waveform diagram shown in FIG. 7A, and therefore the description is omitted, and the light emission control signals Sig1 and Sig7 are omitted. Only the potentials V11 and V17 of the pixel nodes Vg of the pixels P11 and P17 will be described.
  • the parasitic capacitance between the first light emission control signal line 4a and the drive control signal line 7 is changed to the parasitic capacitance between the second light emission control signal line 4b and the drive control signal line 7. You can get closer. Therefore, as shown in FIG. 7B, the amount ⁇ Sig1 by which the light emission control signal Sig1 is depressed when the drive control signal GATE_EN falls can be made closer to the amount ⁇ Sig7 by which the light emission control signal Sig7 is depressed. As a result, the amount ⁇ V11 by which the pixel potential V11 is depressed can be made closer to the amount ⁇ V17 by which the pixel potential V17 is depressed.
  • the drive current of the light emitting element 9 during the light emission period of P11 and P17 can be made substantially equal, so that color unevenness can be suppressed.
  • the display device 1 ⁇ / b> A of the second embodiment the display device can be made without a frame and color unevenness can be suppressed.
  • FIG. 8 is a plan view showing a wiring layout in the display device of the third embodiment.
  • wirings other than the light emission control signal line, the scanning signal line, and the drive control signal line are omitted, and the light emission control signal line, the scan signal line, and the drive control signal line are hatched.
  • the display device 1B according to the third embodiment is different from the display device 1 according to the first embodiment in that the drive control signal line has a capacitance adjusting conductor, and the other configuration is the same.
  • the drive control signal line has a capacitance adjusting conductor
  • the display device 1B of the present embodiment is configured such that the drive control signal line 7 has the capacitance adjusting conductor 7d.
  • the capacitance adjusting conductor 7d is connected to the second portion 7b of the drive control signal line 7 and extends in the row direction of the pixel array 3 as shown in FIG. 8, for example.
  • the capacitance adjusting conductor 7d extends on the same side as the first portion 7a with respect to the second portion 7b, and intersects the first light emission control signal line 4a. According to such a configuration, the parasitic capacitance between the first light emission control signal line 4a and the drive control signal line 7 is increased, and the parasitic capacitance between the second light emission control signal line 4b and the drive control signal line 7 is increased. Can be approached.
  • the display device 1B of the present embodiment the display device can be made without a frame and color unevenness can be suppressed.
  • FIG. 8 shows an example in which the width of the capacitance adjusting conductor 7d is larger than the width of the first portion 7a, the width of the capacitance adjusting conductor 7d is equal to the width of the first portion 7a. And may be smaller than the width of the first portion 7a.
  • FIG. 8 shows an example in which two capacitance adjusting conductors 7d are arranged. However, only one capacitance adjusting conductor 7d may be arranged, or three or more capacitance adjusting conductors 7d may be arranged.
  • FIG. 8 shows an example in which one end of the capacitance adjustment conductor 7d is connected to the second portion 7b and the other end is an open end, but the other end of the capacitance adjustment conductor 7d has a drive end.
  • the control signal GATE_EN may be given. Further, when a plurality of capacitance adjusting conductors 7d are arranged, the other ends of the capacitance adjusting conductors 7d may be connected to each other. The plurality of capacitance adjusting conductors 7d may have different widths from each other.
  • FIG. 9 is a plan view showing a wiring layout in the display device of the fourth embodiment.
  • wirings other than the light emission control signal line, the scan signal line, and the drive control signal line are omitted, and the light emission control signal line, the scan signal line, and the drive control signal line are indicated by hatching.
  • the display device 1C according to the fourth embodiment is different from the display device 1B according to the third embodiment in that the first light emission control line has the second wide portion. Are given the same reference numerals as those of the display device 1, and detailed description is omitted.
  • the display device 1C of the present embodiment has a configuration in which, for example, as shown in FIG. 9, the first light emission control signal line 4a has the second wide portion 4d at a portion overlapping the capacitance adjusting conductor 7d in plan view.
  • the parasitic capacitance between the first light emission control signal line 4a and the drive control signal line 7 can be increased. Thereby, it is possible to suppress color unevenness due to a parasitic capacitance between the light emission control signal line 4 and the drive control signal line 7.
  • the width of the capacitance adjusting conductor 7d is larger than the width of the first portion 7a, the parasitic capacitance generated between the second wide portion 4d and the capacitance adjusting conductor 7d can be effectively increased. . Thereby, color unevenness due to the parasitic capacitance between the light emission control signal line 4 and the drive control signal line 7 can be effectively suppressed.
  • FIG. 9 shows a case where the plurality of second wide portions 4d have the same shape, but the plurality of second wide portions 4d may have different shapes.
  • FIG. 9 shows an example in which two capacitance adjusting conductors 7d are arranged, but only one capacitance adjusting conductor 7d may be arranged, or three or more capacitance adjusting conductors 7d may be arranged. Further, FIG. 9 shows an example in which one end of the capacitance adjustment conductor 7d is connected to the second portion 7b and the other end is an open end.
  • the control signal GATE_EN may be given. Further, when a plurality of capacitance adjusting conductors 7d are arranged, the other ends of the capacitance adjusting conductors 7d may be connected to each other.
  • the plurality of capacitance adjusting conductors 7d may have different widths from each other.
  • FIG. 10 is a diagram illustrating a schematic configuration of a display device according to a fifth embodiment
  • FIG. 11 is a block circuit diagram illustrating a basic configuration of the display device according to the fifth embodiment
  • FIG. FIG. 4 is a plan view showing a wiring layout in the display device of FIG.
  • FIG. 13A is a signal waveform diagram showing a write operation in the display device of the comparative example
  • FIG. 13B is a signal waveform diagram showing a write operation in the display device of the fifth embodiment.
  • FIG. 14 is a plan view showing a wiring layout according to a modification of the fifth embodiment.
  • the same components as those in the above-described embodiment are denoted by the same reference numerals, and detailed description is omitted.
  • FIG. 10 is a diagram illustrating a schematic configuration of a display device according to a fifth embodiment
  • FIG. 11 is a block circuit diagram illustrating a basic configuration of the display device according to the fifth embodiment
  • FIG. FIG. 4 is a plan view showing a
  • FIG. 12 shows a wiring layout in the case where the wiring layer is composed of two layers. When the number of wiring layers is three or more, the wiring layout may be different from the wiring layout shown in FIG.
  • the signal lines arranged in different wiring layers can be connected, for example, via wiring interlayer contacts.
  • the display device 1D of the present embodiment includes a substrate 2, a pixel array 3, a plurality of emission control signal lines 4, a plurality of scanning signal lines 5, a scanning signal line driving circuit 6, a driving control signal line 7, and a compensation signal line 13. It has.
  • the substrate 2 has an image display unit 2c on the side of the first surface 2a.
  • the image display unit 2c includes a pixel array 3, a scanning signal line driving circuit 6, and a drive control signal line. 7 and a compensation signal line 13 are arranged.
  • a switching element 12 may be connected to the input end of the light emission control signal line 4.
  • one decode circuit 6a is arranged for each row of the pixel array 3.
  • FIGS. 11 and 12 show an example in which one driver circuit 6b is arranged in each row of the pixel array 3. However, in each row of the pixel array 3, the driver circuit 6b shown in FIGS. Another driver circuit configured similarly to the circuit 6b may be provided. In addition, for example, as shown in FIGS. 11 and 12, at the input portion of the driver circuit 6b, the drive control signal GATE_EN branches into two, one of which is input to the driver circuit 6b, and the other is input to the driver circuit 6b. Alternatively, it may extend in the row direction of the pixel array 3.
  • the output signal DEC of the decode circuit 6a is branched into two, one of which is input to the driver circuit 6b, the other is not input to the driver circuit 6b, but is not input to the driver circuit 6b. May be extended.
  • the drive control signal GATE_EN that is not input to the driver circuit 6b and the output signal DEC of the decode circuit 6a may be input to another driver circuit. According to such a configuration, it is possible to suppress a delay in driving timing of the scanning signal line 5 in the row direction of the pixel array 3.
  • the electrostatic discharge protection circuit 16 may be provided near one end of the drive control signal line 7 connected to the signal input pad 15 as shown in FIG. 11, for example.
  • the drive control signal line 7 includes at least one first portion 7a, a second portion 7b, and a plurality of third portions 7c, as shown in FIGS. 11 and 12, for example.
  • the first portion 7a extends in the row direction of the pixel array 3.
  • the second portion 7b is connected to the first portion 7a and extends in the column direction of the pixel array 3.
  • the third portion 7c is connected to the second portion 7b and extends in the row direction of the pixel array 3.
  • the third portion 7c extends on the opposite side of the second portion 7b from the first portion 7a.
  • the first portion 7a is a trunk portion
  • the second portion 7b is a branch portion branched from the trunk portion
  • the third portion 7c is a branch line portion.
  • the drive control signal line 7 includes two third portions 7c. It can be routed so as to be input to the above driver circuit 6b. In this case, the number of the third portions 7c is smaller than the number of rows of the pixel array 3.
  • the scanning signal line driving circuit 6 and the driving control signal line 7 for supplying the driving control signal GATE_EN to the scanning signal line driving circuit 6 are arranged in the image display unit 2c, and the scanning signal line
  • the scanning line selection signal lines GS0 to GS15 for supplying the selection signals A0 to A7 and the inversion selection signals XA0 to XA7 to the drive circuit 6 are provided on the first surface 2a side of the pixel on which the first emission control signal line 4a is arranged. It can be arranged adjacent to a column (for example, the first to sixth columns of the pixel array 3 in the display device 1D shown in FIGS. 10 to 12). This makes it possible to make the display device 1 a frameless display device.
  • the display device 1D has N first light emission control signal lines 4a (N is a natural number), and the N first light emission control signal lines are arranged in the first to Nth columns of the pixel array 3. It may be.
  • the electrostatic discharge protection circuit 16 may be provided near one end of the scanning line selection signal lines GS0 to GS15 connected to the signal input pad 15.
  • the display device 1D has a plurality of wiring layers insulated from each other by an interlayer insulating film.
  • the light emission control signal line 4 and the drive control signal line 7 are arranged in different wiring layers among a plurality of wiring layers.
  • a portion where the light emission control signal line 4 and the drive control signal line 7 intersect in a plan view has a structure in which an interlayer insulating film is interposed between the light emission control signal line 4 and the drive control signal line 7, and a parasitic capacitance occurs. Therefore, the light emission control signal line 4 receives coupling noise caused by the drive control signal GATE_EN due to capacitive coupling caused by a parasitic capacitance generated at the intersection of the light emission control signal line 4 and the drive control signal line 7.
  • the number of intersections between the first light emission control signal line 4a and the drive control signal line 7 is smaller than the number of intersections between the second light emission control signal line 4b and the drive control signal line 7. Therefore, the coupling noise caused by the drive control signal GATE_EN received by the first light emission control signal line 4a is smaller than the coupling noise caused by the drive control signal GATE_EN received by the second light emission control signal line 4b. I have.
  • the first light emission control signal line 4a and the second light emission control signal line 4b Even when an image signal of the same level (voltage) is input to the line 4b, the light-emitting unit 8 connected to the first light-emission control signal line 4a due to a change in the level of the image signal caused by a difference in coupling noise. And the potential written to the pixel node of the light emitting unit 8 connected to the second light emission control signal line 4b may be different from each other.
  • the light-emitting unit 8 connected to the first light-emitting control signal line 4a and the light-emitting unit 8 connected to the second light-emitting control signal line 4b have different emission luminances because the driving current of the light-emitting element 9 is different. As a result, color unevenness may occur in the displayed image.
  • the display device 1 ⁇ / b> D is provided on the first surface 2 a side of the substrate 2 as a configuration for reducing a difference in coupling noise received by the first light emission control signal line 4 a and the second light emission control signal line 4 b. It has a compensation signal line 13 to be arranged. As shown in FIGS. 10 to 12, for example, the compensation signal line 13 includes a fourth portion 13a extending in the column direction of the pixel array 3 and a plurality of third portions connected to the fourth portion 13a and extending in the row direction of the pixel array 3. And five portions 13b.
  • the number of intersections between the first light emission control signal line 4a and the plurality of fifth portions 13b is equal to the number of intersections between the second light emission control signal line 4b and the plurality of fifth portions 13b. Less than the number of intersections.
  • the compensation signal line 13 is supplied with a compensation signal for reducing a difference in coupling noise received by the first light emission control signal line 4a and the second light emission control signal line 4b.
  • a compensation signal for reducing a difference in coupling noise received by the first light emission control signal line 4a and the second light emission control signal line 4b.
  • an inverted signal ZGATE_EN of the drive control signal GATE_EN or a signal CTL_NZ having a polarity opposite to that of the drive control signal GATE_EN is used as the compensation signal.
  • the compensation signal may be supplied from an external driving element or a circuit board, for example, or may be generated in the display device 1D based on a signal supplied from the external driving element or the circuit board.
  • the compensation signal transmitted through the compensation signal line 13 affects the image signal transmitted through the light emission control signal line 4 via the capacitive coupling.
  • the compensation signal is an inverted signal ZGATE_EN obtained by inverting the drive control signal GATE_EN, or a signal CTL_NZ that operates with a polarity opposite to that of the drive control signal GATE_EN, the light emission control signal line 4 receives the light emission control signal line 4. , The coupling noise caused by the drive control signal GATE_EN.
  • the number of intersections between the first light emission control signal line 4a and the fifth portion 13b is greater than the number of intersections between the second light emission control signal line 4b and the fifth portion 13b. Is also decreasing. Therefore, the influence of the compensation signal on the second light emission control signal line 4b is greater than the influence of the compensation signal on the first light emission control signal line 4a. Therefore, according to the display device 1D of the present embodiment, it is possible to reduce the difference in the coupling noise received by the first light emission control signal line 4a and the second light emission control signal line 4b, and to reduce the displayed image. Color unevenness can be suppressed.
  • the compensation signal line 13 may have a configuration in which the number of intersections between the first light emission control signal line 4a and the fifth portion 13b is zero when viewed in plan. .
  • the compensation signal does not substantially affect the image signal transmitted through the first light emission control signal line 4a, but affects only the image signal transmitted through the second light emission control signal line 4b. .
  • This makes it possible to cancel the coupling noise caused by the drive control signal GATE_EN, which is received by the second light emission control signal line 4b, and furthermore, it is possible to suppress the color unevenness of the displayed image.
  • the inverted signal ZGATE_EN of the drive control signal GATE_EN may be generated using the inverter circuit 17 that inverts the drive control signal GATE_EN.
  • the inverter circuit 17 may be configured by, for example, a CMOS inverter.
  • the inverter circuit 17 is disposed in the image display section 2c, for example, as shown in FIGS. 10 to 12, the input section is connected to the drive control signal line 7, and the output section is connected to the compensation signal line 13. Is also good.
  • the inverted signal ZGATE_EN can be generated in the image display unit 2c, so that a signal line or the like when the inverted signal ZGATE_EN is supplied from the outside can be omitted.
  • FIGS. 10 to 12 show an example in which one inverter circuit 17 is arranged between the drive control signal line 7 and the compensation signal line 13, the drive control signal line 7 and the compensation signal line 13 A plurality of inverter circuits 17 may be arranged between them.
  • the number of the plurality of fifth portions 13b of the compensation signal line 13 is reduced to the number of the plurality of third portions 7c of the drive control signal line 7, as shown in FIG. Equally, a configuration in which the plurality of fifth portions 13b and the plurality of third portions 7c are alternately arranged in the column direction of the pixel array 3 may be employed.
  • the third portion 7c of the drive control signal line 7 and the fifth portion 13b of the compensation signal line 13 are arranged in a pair, the second portion 7b of the second emission control signal line 4b Coupling noise caused by the drive control signal GATE_EN transmitting the three portions 7 can be effectively reduced by the influence of the compensation signal transmitted through the fifth portion 13b paired with the third portion 7c. This makes it possible to effectively suppress color unevenness of the displayed image.
  • FIG. 13A is a signal waveform diagram showing a write operation in the display device of the comparative example
  • FIG. 13B is a signal waveform diagram showing a write operation in the display device of the fifth embodiment.
  • the display device of the comparative example is different from the display device 1D shown in FIGS. 10 to 12 in that the display device does not include the compensation signal line 13 and the inverter circuit 17, and the other configuration is the same.
  • the same components are denoted by the same reference numerals as those of the display device 1D, and the detailed description is omitted.
  • FIG. 13A shows a state where all of the selection signals A0 to A7 are at the low level and the output of the decoding circuit 6a arranged in the first row of the pixel array 3 is at the high level.
  • An operation of writing an image signal of the same level to a pixel in a column (corresponding to P11 shown in FIG. 12) and a pixel in a first row and seventh column (corresponding to P17 shown in FIG. 12) is shown. Note that the operation of P11 is substantially the same for the pixels in the second to sixth columns in the first row of the pixel array 3, and the operation of P17 is performed for the pixels in the eighth and subsequent columns in the first row of the pixel array 3. This is also substantially the same.
  • Image signals Sig1 and Sig7 at the same level are supplied to the light emission control signal line SL1 arranged in the first column of the pixel array 3 and the light emission control signal line SL7 arranged in the seventh column of the pixel array 3. Shall be.
  • the drive control signal GATE_EN transitions from a low level to a high level while the output of the decode circuit 6a arranged in the first row of the pixel array 3 is at a high level, the scanning signal line GL1 is activated.
  • the TFT 10a of each pixel in the first row of the pixel array 3 is turned on, and writing of the respective potentials of the light emission control signal lines SL1 and SL7 to the pixel nodes Vg of P11 and P17 is performed. Be started. Thereafter, when the drive control signal GATE_EN transitions from the high level to the low level and the scanning signal line GL1 is deactivated, the potentials of the pixel nodes Vg of P11 and P17 are held, but when the drive control signal GATE_EN falls.
  • the image signal Sig1 is depressed by ⁇ Sig1 and the image signal Sig7 is depressed by ⁇ Sig7 by capacitive coupling via the parasitic capacitance between the light emission control signal line 4 and the drive control signal line 7. Further, in response to the drop of the image signals Sig1 and Sig7, the potential V11 of the pixel node Vg of P11 is lowered by ⁇ V11, and the potential V17 of the pixel node Vg of P17 is lowered by ⁇ V17.
  • a parasitic capacitance generated between the first light emission control signal line 4a and the drive control signal line 7 is smaller than a parasitic capacitance generated between the second light emission control signal line 4b and the drive control signal line 7.
  • ⁇ Sig1 is smaller than ⁇ Sig7. Accordingly, ⁇ V11 becomes smaller than ⁇ V17, and the potential held at the pixel node Vg at P11 becomes higher than the potential held at the pixel node Vg at P17. Therefore, in the display device of the comparative example, the drive current of the light-emitting element 9 during the light-emission period is different between P11 and P17. Color unevenness occurs.
  • FIG. 13B is a signal waveform diagram showing a write operation in the display device 1D of the present embodiment.
  • the operations of the selection signals A0 to A7, the scanning signal line GL1, and the drive control signal GATE_EN are the same as those in the signal waveform diagram shown in FIG. Only the signals Sig1 and Sig7 and the potentials V11 and V17 of the pixel nodes Vg of the pixels P11 and P17 will be described.
  • the capacitive coupling between the second emission control signal line 4b and the drive control signal line 7 can be reduced by the compensation signal transmitted through the compensation signal line 13, and as a result, the first The difference in coupling noise between the light emission control signal line 4a and the second light emission control signal line 4b can be reduced. Therefore, in the display device 1D, ⁇ Sig7 when the drive control signal GATE_EN falls can approach ⁇ Sig1 when the drive control signal GATE_EN falls. As a result, ⁇ V17 when the drive control signal GATE_EN falls can approach ⁇ V11 when the drive control signal GATE_EN falls.
  • the driving current of the light emitting element 9 in P17 can be made closer to the driving current of the light emitting element 9 in P11, so that the color unevenness of the displayed image can be suppressed. Therefore, according to the display device 1D of the present embodiment, it is possible to provide a display device without a frame, which can suppress color unevenness of a displayed image.
  • FIG. 14 is a plan view showing a wiring layout according to a modification of the fifth embodiment.
  • wirings other than the light emission control signal line, the scanning signal line, the drive control signal line, and the compensation signal line are omitted, and the light emission control signal line, the scan signal line, the drive control signal line, and the compensation signal line are omitted.
  • the display device 1E of this modification is different from the display device 1D of the fifth embodiment in the configuration of the compensation signal line 13, and the other configuration is the same. The same reference numerals are given and detailed description is omitted.
  • the number of the plurality of fifth portions 13b of the compensation signal line 13 is smaller than the number of the plurality of third portions 7c of the drive control signal line 7,
  • the line width of the plurality of fifth portions 13b is larger than the line width of the plurality of third portions 7c. According to such a configuration, the area where the fifth portion 13b and the second light emission control signal line 4b overlap with each other is increased as compared with the case where the line width of the fifth portion 13b is equal to or less than the line width of the third portion 7c. As a result, the parasitic capacitance generated between the fifth portion 13b and the second light emission control signal line 4b can be increased.
  • the display device 1E of the modification similarly to the display device 1D of the fifth embodiment, it is possible to provide a frameless display device capable of suppressing color unevenness. Further, according to the display device 1E of the modified example, since the number of the plurality of fifth portions 13b of the compensation signal line 13 can be reduced, the wiring of the image display unit 2c can be easily arranged.
  • FIG. 14 shows an example in which the compensation signal line 13 has two fifth portions 13b, the compensation signal line 13 may have three or more fifth portions 13b.
  • FIG. 15 is a plan view showing a wiring layout in the display device of the sixth embodiment
  • FIG. 16 is a signal waveform diagram showing a write operation in the display device of the sixth embodiment.
  • wirings other than the light emission control signal line, the scanning signal line, the drive control signal line, and the compensation signal line are omitted, and the light emission control signal line, the scan signal line, the drive control signal line, and the compensation signal line are omitted.
  • the display device 1F according to the sixth embodiment differs from the display device 1D according to the fifth embodiment in the configuration of the compensation signal line 13, and the other configuration is the same. The same reference numerals are given and the detailed description is omitted.
  • the compensation signal line 13 has a fourth portion 13a extending in the column direction of the pixel array 3, and a plurality of fifth portions connected to the fourth portion 13a and extending in the row direction of the pixel array 3. 13b, and a sixth portion 13c connected to the fourth portion 13a and extending on the opposite side of the fourth portion 13a from the plurality of fifth portions 13b.
  • the number of intersections between the first light emission control signal line 4a and the plurality of fifth portions 13b is equal to the number of intersections between the second light emission control signal line 4b and the plurality of fifth portions 13b. Less than the number of intersections.
  • the compensation signal line 13 is supplied with a compensation signal for reducing a difference in coupling noise between the first light emission control signal line 4a and the second light emission control signal line 4b.
  • a signal CTL_NZ having a polarity opposite to that of the drive control signal GATE_EN is used as the compensation signal.
  • the compensation signal is supplied to the sixth portion 13c of the compensation signal line 13 from an external driving element, a circuit board, or the like.
  • the compensation signal is a signal CTL_NZ having a polarity opposite to that of the drive control signal GATE_EN, so that the light emission control signal line 4 receives the light emission control signal line 4 and reduces the coupling noise caused by the drive control signal GATE_EN. affect.
  • the number of intersections between the first light emission control signal line 4a and the fifth portion 13b is equal to the number of intersections between the second light emission control signal line 4b and the fifth portion 13b. Less than the number of intersections.
  • the effect of the compensation signal on the second light emission control signal line 4b is greater than the effect of the compensation signal on the first light emission control signal line 4a. Therefore, according to the display device 1F of the present embodiment, it is possible to reduce the difference between the coupling noises received by the first light emission control signal line 4a and the second light emission control signal line 4b, and thus display is performed. Color unevenness of an image can be suppressed.
  • the signal CTL_NZ having a polarity opposite to that of the drive control signal GATE_EN used as the compensation signal may be a signal that operates with the polarity opposite to that of the drive control signal GATE_EN.
  • the signal CTL_NZ is a signal obtained by inverting the polarity of the drive control signal GATE_EN.
  • the drive control signal GATE_EN may be a signal obtained by amplifying or attenuating a signal obtained by inverting the sign of the drive control signal GATE_EN and changing the signal level.
  • the timing of the rise of the compensation signal may coincide with the timing of the rise of the drive control signal GATE_EN, or may be different.
  • the timing of the fall of the compensation signal may coincide with or may be different from the timing of the fall of the drive control signal GATE_EN.
  • the signal level of the compensation signal, the timing of rising and falling, and the like can be set separately from the signal level of the driving control signal GATE_EN, the timing of rising and falling, and the like. This makes it possible to externally adjust the level of color unevenness by adjusting the signal level of the compensation signal, the timing of rising and falling, and the like.
  • the compensation signal line 13 may have a configuration in which the number of intersections between the first light emission control signal line 4a and the fifth portion 13b is zero when viewed in plan. According to such a configuration, the compensation signal does not substantially affect the image signal transmitted through the first light emission control signal line 4a, but affects only the image signal transmitted through the second light emission control signal line 4b. . This makes it possible to cancel the coupling noise caused by the drive control signal GATE_EN received by the second light-emission control signal line 4b, and to suppress color unevenness of the displayed image.
  • the number of the plurality of fifth portions 13b of the compensation signal line 13 is reduced to the number of the plurality of third portions 7c of the drive control signal line 7, as shown in FIG. Equally, a configuration in which the plurality of fifth portions 13b and the plurality of third portions 7c are alternately arranged in the column direction of the pixel array 3 may be employed.
  • the third portion 7c of the drive control signal line 7 and the fifth portion 13b of the compensation signal line 13 are arranged in a pair, the second portion 7b of the second emission control signal line 4b Coupling noise caused by the drive control signal GATE_EN transmitting the third portion 7c can be effectively reduced by the influence of the compensation signal transmitted through the fifth portion 13b paired with the third portion 7c. This makes it possible to effectively suppress color unevenness of the displayed image.
  • the capacitive coupling between the second emission control signal line 4b and the drive control signal line 7 can be reduced by the compensation signal transmitted through the compensation signal line 13, and as a result, the first The difference in coupling noise between the light emission control signal line 4a and the second light emission control signal line 4b can be reduced. Therefore, in the display device 1F, ⁇ Sig7 when the drive control signal GATE_EN falls can be made closer to ⁇ Sig1 when the drive control signal GATE_EN falls. As a result, ⁇ V17 when the drive control signal GATE_EN falls can approach ⁇ V11 when the drive control signal GATE_EN falls.
  • the driving current of the light emitting element 9 in P17 can be made closer to the driving current of the light emitting element 9 in P11, so that color unevenness of a displayed image can be suppressed. Therefore, according to the display device 1F of the present embodiment, it is possible to provide a frameless display device capable of suppressing color unevenness of a displayed image.
  • FIG. 17 is a plan view showing a wiring layout according to a modification of the sixth embodiment.
  • wirings other than the light emission control signal line, the scanning signal line, the drive control signal line, and the compensation signal line are omitted, and the light emission control signal line, the scan signal line, the drive control signal line, and the compensation signal line are omitted.
  • the display device 1G of this modified example is different from the display device 1F of the second embodiment in the configuration of the fifth portion 13b of the compensation signal line 13 and is otherwise the same. Are denoted by the same reference numerals as in the display device 1F, and detailed description is omitted.
  • the number of the plurality of fifth portions 13b of the compensation signal line 13 is smaller than the number of the plurality of third portions 7c of the drive control signal line 7,
  • the line width of the plurality of fifth portions 13b is larger than the line width of the plurality of third portions 7c. According to such a configuration, the area where the fifth portion 13b and the second light emission control signal line 4b overlap with each other is increased as compared with the case where the line width of the fifth portion 13b is equal to or less than the line width of the third portion 7c. As a result, the parasitic capacitance generated between the fifth portion 13b and the second light emission control signal line 4b can be increased.
  • the difference in the coupling noise between the first light emission control signal line 4a and the second light emission control signal line 4b can be reduced by the number of the fifth portions 13b smaller than the number of the third portions 7c. . Therefore, according to the display device 1G of the modification, similarly to the display device 1F of the sixth embodiment, it is possible to provide a frameless display device capable of suppressing color unevenness. Further, according to the display device 1G of the modified example, since the number of the plurality of fifth portions 13b of the compensation signal line 13 can be reduced, the wiring of the image display unit 2c can be easily arranged.
  • FIG. 17 shows an example in which the compensation signal line 13 has two fifth portions 13b, the compensation signal line 13 may have three or more fifth portions 13b.
  • FIG. 18 is a plan view showing a wiring layout in the display device of the seventh embodiment
  • FIG. 19 is a signal waveform diagram showing a write operation in the display device of the seventh embodiment.
  • wirings other than the light emission control signal line, the scan signal line, the drive control signal line, and the compensation signal line are omitted, and the light emission control signal line, the scan signal line, the drive control signal line, and the compensation signal line are omitted.
  • the display device 1H of the seventh embodiment is different from the display device 1D of the fifth embodiment in the configuration of the compensation signal line 13 and the other configuration is the same.
  • the same reference numerals are given and the detailed description is omitted.
  • the compensation signal line 13 has a fourth portion 13a extending in the column direction of the pixel array 3, and a plurality of fifth portions connected to the fourth portion 13a and extending in the row direction of the pixel array 3. 13b and a sixth portion 13c connected to the fourth portion 13a and extending on the same side as the plurality of fifth portions 13b with respect to the fourth portion 13a.
  • the number of intersections between the first emission control signal line 4a and the fifth portion 13b is equal to the number of intersections between the second emission control signal line 4b and the fifth portion 13b. More than the number.
  • the compensation signal line 13 is supplied with a compensation signal for reducing a difference in coupling noise between the first light emission control signal line 4a and the second light emission control signal line 4b.
  • a signal CTL_NZ having the same polarity as the drive control signal GATE_EN is used as the compensation signal.
  • the compensation signal is supplied to the sixth portion 13c of the compensation signal line 13 from an external driving element, a circuit board, or the like.
  • the compensation signal line 13 and the light emission control signal line 4 intersect in a plan view, capacitive coupling due to parasitic capacitance occurs at the intersection of the light emission control signal line 4 and the compensation signal line 13.
  • the compensation signal transmitted through the compensation signal line 13 affects the image signal transmitted through the light emission control signal line 4 via this capacitive coupling. Since the compensation signal is the signal CTL_NZ that operates with the same polarity as the drive control signal GATE_EN, the light-emission control signal line 4 increases the coupling noise caused by the drive control signal GATE_EN with respect to the light-emission control signal line 4. Influence.
  • the display device 1H when viewed in a plan view, the number of intersections between the first light emission control signal line 4a and the fifth portion 13b is greater than the number of intersections between the second light emission control signal line 4b and the fifth portion 13b. Is also increasing. Therefore, the influence of the compensation signal on the first light emission control signal line 4a is greater than the influence of the compensation signal on the second light emission control signal line 4b. Therefore, according to the display device 1H of the present embodiment, the coupling noise received by the first light emission control signal line 4a and the second light emission control signal line 4b are increased by increasing the coupling noise received by the first light emission control signal line 4a. This makes it possible to reduce the difference in ring noise, and consequently, it is possible to suppress color unevenness in a displayed image.
  • FIG. 19 is a signal waveform diagram showing a write operation in the display device 1H of the present embodiment.
  • the operations of the selection signals A0 to A7, the scanning signal line GL1, and the drive control signal GATE_EN are the same as those shown in FIG. 13A, FIG. 13B, and FIG. Are omitted, and only the light emission control signals Sig1 and Sig7 and the potentials V11 and V17 of the pixel nodes of the pixels P11 and P17 will be described.
  • the capacitance coupling between the first emission control signal line 4a and the drive control signal line 7 can be increased by the compensation signal transmitted through the compensation signal line 13, and as a result, the first The difference in coupling noise between the light emission control signal line 4a and the second light emission control signal line 4b can be reduced. Therefore, in the display device 1H, the amount ⁇ Sig1 by which the light emission control signal Sig1 is depressed when the drive control signal GATE_EN falls can be made closer to the amount ⁇ Sig7 by which the light emission control signal Sig7 is depressed. As a result, the amount ⁇ V11 by which the pixel potential V11 is depressed can be made closer to the amount ⁇ V17 by which the pixel potential V17 is depressed.
  • the driving current of the light emitting element 9 in P11 can be made closer to the driving current of the light emitting element 9 in P17, so that the color unevenness of the displayed image can be suppressed. Therefore, according to the display device 1H of the present embodiment, it is possible to provide a frameless display device capable of suppressing color unevenness of a displayed image.
  • the compensation signal may be a signal obtained by amplifying or attenuating the drive control signal GATE_EN and changing the signal level (voltage).
  • the timing of the rise of the compensation signal may coincide with the timing of the rise of the drive control signal GATE_EN, or may be different.
  • the timing of the fall of the compensation signal may coincide with or may be different from the timing of the fall of the drive control signal GATE_EN.
  • the signal level of the compensation signal, the timing of rising and falling, and the like can be set separately from the signal level of the driving control signal GATE_EN, the timing of rising and falling, and the like. Therefore, by adjusting the signal level of the compensation signal, the timing of rising and falling, and the like, it is possible to externally adjust the level of color unevenness.
  • the compensation signal line 13 may be configured such that the number of intersections between the second light emission control signal line 4b and the fifth portion 13b is zero, as shown in FIG. 18, for example. According to such a configuration, the compensation signal does not substantially affect the image signal transmitted through the second light emission control signal line 4b, but only affects the image signal transmitted through the first light emission control signal line 4a. . Thus, the coupling noise caused by the drive control signal GATE_EN received by the first light emission control signal line 4a is effectively brought close to the coupling noise caused by the drive control signal GATE_EN received by the second light emission control signal line 4b. be able to.
  • the line width of the fifth portion 13b may be larger than the line width of the sixth portion 13c.
  • FIG. 19 shows an example in which the compensation signal line 13 has two fifth portions 13b, the compensation signal line 13 may have three or more fifth portions 13b.
  • FIG. 19 shows an example in which one end of the fifth portion 13b is connected to the fourth portion 13a and the other end is an open end, but the other end of the fifth portion 13b is electrically connected. It may be connected. Thus, the compensation signal transmitted through the fifth portion 13b can be stabilized.
  • the display devices according to the present disclosure are not limited to the above-described embodiments, and may include appropriate design changes and improvements.
  • the light emitting section is not limited to a configuration including a self-luminous type light emitting element, but may include a liquid crystal display element and a backlight.
  • the light emitting element may be constituted by a reflective liquid crystal display element from which a backlight is omitted.
  • the display device of the present disclosure can be applied to various electronic devices.
  • the electronic device include a complex and large-sized display device (multi-display), an automobile route guidance system (car navigation system), a ship route guidance system, an aircraft route guidance system, a smartphone terminal, a mobile phone, a tablet terminal, and a personal computer.
  • Digital assistants (PDAs) video cameras, digital still cameras, electronic organizers, electronic dictionaries, personal computers, copiers, game device terminals, televisions, product display tags, price display tags, commercial programmable display devices, cars
  • ATMs automatic teller machines

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

額縁レス化を実現可能な表示装置を提供する。表示装置1は、基板2と、基板2の第1面2aの側に配置された画素アレイ3、発光制御信号線4、走査信号線5、走査信号線4を駆動する走査信号線駆動回路6、および走査信号線駆動回路6に走査線駆動制御信号GATE_ENを供給する駆動制御信号線7とを備える。駆動制御信号線7は、画素アレイ3の行方向に延びる第1部分7aと、第1部分7aに接続され、画素アレイ3の列方向に延びる第2部分7bと、第2部分7bに接続され、第1部分7aとは反対側の、画素アレイ3の行方向に延びる第3部分7cとを含む。発光制御信号線4は、第1発光制御信号線4aと第2発光制御信号線4bとを含み、第1発光制御信号線4aと第1部分7aとの交差箇所の数が、第2発光制御信号線4bと第3部分7cとの交差箇所の数よりも少ない。

Description

表示装置
 本開示は、発光ダイオード等の発光素子を発光部に有する表示装置に関する。
 従来、発光ダイオード等の発光素子を含む発光部を複数有する、バックライト装置が不要な自発光型の表示装置が知られている。例えば、特許文献1は、複数の発光ダイオードが行列状に配置された表示パネルと、表示パネルの周縁に設けられたゲートドライバおよびソースドライバとを備える表示装置を開示している。
特開2015-197543号公報
 近年、表示装置においては、画像表示部を拡張することが求められており、画像表示部周縁の額縁部分の幅を狭める、または額縁部分を実質的に無くす(以下、総称して、「額縁レス化する」という)ことが求められている。特許文献1に記載されているような従来の表示装置は、ゲートドライバおよびソースドライバが画像表示部の周縁に設けられているため、額縁レス化することが困難であった。
 また近年、表示装置における画像表示部を拡張することが求められており、それに伴って、画像表示部周縁の額縁部分の幅をきわめて狭めた表示装置、または額縁部分を実質的に無くした表示装置(以下、総称して、「額縁レスの表示装置」という)を提供することが求められている。特許文献1に記載されているような従来の表示装置は、ゲートドライバ、ソースドライバ等のドライバ回路が画像表示部の周縁に設けられているため、額縁レスの表示装置とすることが困難であった。また、額縁レスの表示装置を提供するために、単に、ドライバ回路およびドライバ回路に制御信号を供給するための制御信号線を画像表示部に配置した場合、制御信号線を伝達する制御信号が発光素子の駆動電流に影響を与え、表示される画像に色むらが発生する虞がある。
 本開示の表示装置は、基板と、
 前記基板の第1面の側に配置される、複数の発光部が行列状に配列されてなる画素アレイと、
 前記第1面の側に前記画素アレイの列毎に配置される複数本の発光制御信号線と、
 前記第1面の側に前記画素アレイの行毎に配置される複数本の走査信号線と、
 前記第1面の側に配置される、前記複数の走査信号線を駆動する走査信号線駆動回路と、
 前記第1面の側に配置される、前記走査信号線駆動回路に走査線駆動制御信号を供給する駆動制御信号線と、を備え、
 前記駆動制御信号線は、前記画素アレイの行方向に延びる少なくとも1つの第1部分と、前記少なくとも1つの第1部分に接続され、前記画素アレイの列方向に延びる第2部分と、前記第2部分に接続され、前記少なくとも1つの第1部分とは反対側の、前記画素アレイの行方向に延びる複数の第3部分とを含み、
 前記複数の発光制御信号線は、少なくとも1本の第1発光制御信号線と少なくとも1本の第2発光制御信号線とを含み、平面視したときに、前記少なくとも1本の第1発光制御信号線と前記少なくとも1つの第1部分との交差箇所の数が、前記少なくとも1本の第2発光制御信号線と前記複数の第3部分との交差箇所の数よりも少ない。
 本開示の表示装置は、基板と、
 前記基板の第1面の側に配置される、複数の発光部が行列状に配列されてなる画素アレイと、
 前記第1面の側に前記画素アレイの列毎に配置される複数本の発光制御信号線と、
 前記第1面の側に前記画素アレイの行毎に配置される複数本の走査信号線と、
 前記第1面の側に配置される、前記複数の走査信号線を駆動する走査信号線駆動回路と、
 前記第1面の側に配置される、前記走査信号線駆動回路に走査線駆動制御信号を供給する駆動制御信号線であって、前記画素アレイの行方向に延びる少なくとも1つの第1部分と、前記少なくとも1つの第1部分に接続され、前記画素アレイの列方向に延びる第2部分と、前記第2部分に接続され、前記少なくとも1つの第1部分とは反対側の、前記画素アレイの行方向に延びる複数の第3部分とを含む駆動制御信号線と、
 前記第1面の側に配置され、前記走査線駆動制御信号の反転信号、または前記走査線駆動制御信号と逆極性の信号が供給される補償信号線と、を備える。前記複数の発光制御信号線は、少なくとも1本の第1発光制御信号線と少なくとも1本の第2発光制御信号線とを含み、平面視したときに、前記少なくとも1本の第1発光制御信号線と前記少なくとも1つの第1部分との交差箇所の数が、前記少なくとも1本の第2発光制御信号線と前記複数の第3部分との交差箇所の数よりも少ない。前記補償信号線は、前記画素アレイの列方向に延びる第4部分と、前記第4部分に接続され、前記画素アレイの行方向に延びる複数の第5部分とを含み、平面視したときに、前記第1発光制御信号線と前記複数の第5部分との交差箇所の数が、前記第2発光制御信号線と前記複数の第5部分との交差箇所の数よりも少ない。
 また、本開示の表示装置は、基板と、
 前記基板の第1面の側に配置される、複数の発光部が行列状に配列されてなる画素アレイと、
 前記第1面の側に前記画素アレイの列毎に配置される複数本の発光制御信号線と、
 前記第1面の側に前記画素アレイの行毎に配置される複数本の走査信号線と、
 前記第1面の側に配置される、前記複数の走査信号線を駆動する走査信号線駆動回路と、
 前記第1面の側に配置される、前記走査信号線駆動回路に走査線駆動制御信号を供給する駆動制御信号線であって、前記画素アレイの行方向に延びる少なくとも1つの第1部分と、前記少なくとも1つの第1部分に接続され、前記画素アレイの列方向に延びる第2部分と、前記第2部分に接続され、前記少なくとも1つの第1部分とは反対側の、前記画素アレイの行方向に延びる複数の第3部分とを含む駆動制御信号線と、
 前記第1面の側に配置される補償信号線と、を備える。前記複数の発光制御信号線は、少なくとも1本の第1発光制御信号線と少なくとも1本の第2発光制御信号線とを含み、平面視したときに、前記少なくとも1本の第1発光制御信号線と前記少なくとも1つの第1部分との交差箇所の数が、前記少なくとも1本の第2発光制御信号線と前記複数の第3部分との交差箇所の数よりも少ない。前記補償信号線は、前記画素アレイの列方向に延びる第4部分と、前記第4部分に接続され、前記画素アレイの行方向に延びる複数の第5部分と、前記第4部分に接続され、前記第4部分に対して前記複数の第5部分と同じ側に延びる第6部分とを含み、
 平面視したときに、前記第1発光制御信号線と前記複数の第5部分との交差箇所の数が、前記第2発光制御信号線と前記複数の第5部分との交差箇所の数よりも多く、
 前記走査線駆動制御信号と同極性の信号が、外部から前記第6部分に供給される。
 本開示の表示装置によれば、走査信号線駆動回路を画像表示部に配置することができ、表示装置を額縁レス化することが可能になる。
 また本開示の表示装置によれば、表示される画像の色むらを抑制可能な、額縁レスの表示装置を提供することができる。
 本開示の目的、特色、および利点は、下記の詳細な説明と図面とからより明確になるであろう。   
第1実施形態の表示装置の概略構成を示す図である。 第1実施形態の表示装置の基本構成を示すブロック回路図である。 第1実施形態の表示装置における配線レイアウトを示す平面図である。 発光部の一例を示す回路図である。 発光部の他の一例を示す回路図である。 発光部のさらに他の一例を示す回路図である。 走査信号線駆動回路の走査信号線アドレスデコード回路の一例を示す回路図である。 走査信号線駆動回路の走査信号線ドライバ回路の一例を示す回路図である。 走査信号線アドレスデコード回路の真理値表を示す図である。 第2実施形態の表示装置における配線レイアウトを示す平面図である。 第1実施形態の表示装置における書き込み動作を示す信号波形図である。 第2実施形態の表示装置における書き込み動作を示す信号波形図である。 第3実施形態の表示装置における配線レイアウトを示す平面図である。 第4実施形態の表示装置における配線レイアウトを示す平面図である。 第5実施形態の表示装置の概略構成を示す図である。 第5実施形態の表示装置の基本構成を示すブロック回路図である。 第5実施形態の表示装置における配線レイアウトを示す平面図である。 比較例の表示装置における書き込み動作を示す信号波形図である。 第5実施形態の表示装置における書き込み動作を示す信号波形図である。 第5実施形態の変形例における配線レイアウトを示す平面図である。 第6実施形態の表示装置における配線レイアウトを示す平面図である。 第6実施形態の表示装置における書き込み動作を示す信号波形図である。 第6実施形態の変形例における配線レイアウトを示す平面図である。 第7実施形態の表示装置における配線レイアウトを示す平面図である。 第7実施形態の表示装置における書き込み動作を示す信号波形図である。
 以下に、本開示の表示装置の実施の形態について、図面を参照しつつ説明する。以下で参照する各図は、本開示の表示装置の実施の形態における構成部材のうち、本開示の表示装置を説明するための主要部を示している。したがって、本開示の表示装置は、図に示されていない回路基板、配線導体、制御IC、LSI等の周知の構成部材を備えていてもよい。
 図1は、第1実施形態の表示装置の概略構成を示す図であり、図2は、第1実施形態の表示装置の基本構成を示すブロック回路図であり、図3は、第1実施形態の表示装置における配線レイアウトを示す平面図である。図4Aは、発光部の一例を示す回路図であり、図4Bは、発光部の他の一例を示す回路図であり、図4Cは、発光部のさらに他の一例を示す回路図である。図5Aは、走査信号線駆動回路の走査信号線アドレスデコード回路の一例を示す回路図であり、図5Bは、走査信号線駆動回路の走査信号線ドライバ回路の一例を示す回路図であり、図5Cは、走査信号線アドレスデコード回路の真理値表を示す図である。なお、図3では、発光制御信号線、走査信号線および駆動制御信号線以外の配線を省略するとともに、発光制御信号線、走査信号線および駆動制御信号線にハッチングを付して示している。また、図3は、配線層が2層からなる場合の配線レイアウトを示している。配線層が3層以上からなる場合には、図3に示す配線レイアウトとは異なる配線レイアウトであってもよい。異なる配線層に配置された信号線は、例えば、配線層間コンタクトを介して接続することができる。
 本実施形態の表示装置1は、基板2、画素アレイ3、複数本の発光制御信号線4、複数本の走査信号線5、走査信号線駆動回路6および駆動制御信号線7を備えている。
 基板2は、ガラス基板等の絶縁性基板であり、第1面(一方主面)2aおよび第1面2aとは反対側の第2面(他方主面)2bを有している。画素アレイ3、発光制御信号線4、走査信号線5、走査信号線駆動回路6および駆動制御信号線7は、基板2の第1面2aの側に配置されている。また、基板2は、第1面2aの側に画像表示部2cを有しており、例えば図1に示すように、画像表示部2cには画素アレイ3、走査信号線駆動回路6および駆動制御信号線7が配置されている。
 基板2の第2面2b側には、発光制御信号線4および走査信号線5を駆動する駆動素子が配置されていてもよい。駆動素子は、例えば、第2面2bにCOG(Chip On Glass)方式等の手段によって搭載されていてもよい。また、駆動素子の代わりに、発光制御信号線4および走査信号線5の駆動信号を入出力するための回路基板(Flexible Printed Circuit:FPC)が基板2の第2面2b側に配設されていてもよい。
 画素アレイ3は、基板2の第1面2aの側に複数の発光部(以下、画素という場合がある)8がm行n列の行列状に配置されて構成されている(m,nは自然数)。各発光部8は、発光素子9、薄膜トランジスタ(Thin Film Transistor:TFT)10および容量素子11を含んでいる。以下では、画素アレイ3の行数mおよび列数nの両方が256である場合について説明するが、画素アレイの行数mおよび列数nは256以外の数であってもよい。また、画素アレイ3の行数mと画素アレイ3の列数nとは互いに異なっていてもよい。
 発光素子9としては、例えば、発光ダイオード(Light Emitting Diode:LED)を使用することができる。発光素子9は、例えば、マイクロチップ型のLED、モノリシック型のLED等であってもよい。また、発光素子9は、自発光型の素子であればよく、例えば、有機エレクトロルミネッセンス(Electro Luminescence:EL)素子、無機EL素子、半導体レーザ素子等であってもよい。
 本実施形態の表示装置1では、例えば図4Aおよび図4Bに示すように、各発光部8が、2つのTFT10a、TFT10bおよび1つの容量素子11を含んでいる。TFT10a,10bは、例えば、アモルファスシリコン、低温多結晶シリコン等からなる半導体膜を有し、ゲート電極、ソース電極およびドレイン電極である3端子を有している。基板2がガラス基板であり、TFT10a,10bが低温多結晶シリコンから成る半導体膜を有する場合、基板2上にTFTをCVD(Chemical Vapor Deposition)法等の薄膜形成法によって直接的に形成することができる。TFT10a,10bは、ゲート電極に所定電位の電圧を印加することにより、ソース電極とドレイン電極との間の半導体膜(チャネル)に電流を流す、スイッチング素子として機能する。
 図4Aに示した発光部8は、nチャネル型TFTであるTFT10aと、pチャネル型TFTであるTFT10bとを有している。TFT10aは、ゲート電極にハイレベルの信号が入力されることによって、ソース電極とドレイン電極との間が導通しオン状態となり電流が流れる。TFT10aは、発光素子9に発光信号を入力するためのスイッチ素子として用いられている。TFT10aがオン状態になると、発光制御信号線4を伝達する信号である発光制御信号(以下、画像信号という場合がある)Sigのレベル(電圧)が画素ノードVgに書き込まれる。TFT10bは、ゲート電極にローレベルの信号が入力されることによって、ソース電極とドレイン電極との間が導通しオン状態となり電流が流れる。TFT10bは、発光制御信号Sigのレベル(電圧)に応じた、正電圧(3V~5V程度:VDD)と負電圧(-3V~0V程度:VSS)との電位差(発光信号)から発光素子9を電流駆動するための駆動素子として用いられている。TFT10bは、ゲート電極に発光制御信号が入力されており、発光制御信号のレベルに応じた電位差(発光信号)が発光素子9の正電極(アノード電極)および負電極(カソード電極)に印加される。容量素子11は、TFT10bのゲート電極とソース電極とを接続する接続線上に配置されている。容量素子11は、TFT10bのゲート電極に入力された発光制御信号の電圧を次の書き換えまでの期間(1フレームの期間)保持する保持容量として機能する。
 図4Aでは、各発光部8が、nチャネル型TFT10aとpチャネル型TFT10bとを含んで構成されている例を示したが、各発光部8は、例えば図4Bに示すように、2つのnチャネル型TFT10c,10dを含んで構成されていてもよい。また、図示しないが、各発光部8は、2つのpチャネル型TFTを含んで構成されていてもよい。
 図4Aおよび図4Bでは、各発光部8が1つの発光素子9を含んで構成されている例を示したが、例えば図4Cに示すように、各発光部8は、赤色発光用の副発光部8R、緑色発光用の副発光部8Gおよび青色発光用の副発光部8Bを有する構成であってもよい。赤色発光用の副発光部8Rは赤色LED等から成る赤色発光素子9Rを有し、緑色発光用の副発光部8Gは緑色LED等から成る緑色発光素子9Gを有し、青色発光用の副発光部8Bは青色LED等から成る青色発光素子9Bを有していてもよい。これにより、フルカラー表示が可能な表示装置となる。また、各発光部8は、赤色発光用の副発光部8R、緑色発光用の副発光部8Gおよび青色発光用の副発光部8Bに加えて、例えば、白色発光用の副発光部、黄色発光用の副発光部等を有していてもよい。各発光部8が白色発光用の副発光部を有している場合、副発光部8R,8G,8Bを用いて白色を表現する場合と比較して、白色発光時の消費電力を低減することができる。各発光部8が黄色発光用の副発光部を有している場合、副発光部8R,8G,8Bを用いて黄色を表現する場合と比較して、演色性を向上させることができる。
 図4Cでは、副発光部8R,8G,8Bの走査信号線GLR,GLG,GLBが互いに接続されている例を示したが、走査信号線GLR,GLG,GLBは別個に配置されていてもよい。又は、副発光部8R,8G,8Bの発光制御信号線SLR,SLG,SLBは、例えば、副発光部8R,8G,8Bに1本の発光制御信号線を介して発光制御信号を時分割で出力する時分割駆動回路に接続されていてもよい。
 複数の発光制御信号線4(SL1,SL2,…)は、基板2の第1面2aの側に画素アレイ3の列毎に配置されている。発光制御信号線4は、駆動素子の画像信号入力端子と接続されている。各発光制御信号線4は、該発光制御信号線4が配置されている画素アレイ3の列に属する発光部8に画像信号を供給する。
 図2および図3に示すように、発光制御信号線4の入力端部には、スイッチング素子12が接続されていてもよい。スイッチング素子12としては、例えば、CMOSトランスファゲート素子を用いることができる。CMOSトランスファゲート素子は、pチャネルTFTとnチャネルTFTとを、ソース電極同士を接続し、ドレイン電極同士を接続して構成される。CMOSトランスファゲート素子の各ソース電極は、基板2の側面2dに形成された側面導体を介して、駆動素子の画像信号入力端子に接続される。CMOSトランスファゲート素子の各ドレイン電極は、発光制御信号線4に接続されている。pチャネルTFTのゲート電極およびnチャネルTFTのゲート電極は、制御入力電極とされている。pチャネルTFTのゲート電極にローレベルの信号が入力され、かつnチャネルTFTのゲート電極にハイレベルの信号が入力されている場合に、ソース電極とドレイン電極との間に電流が流れて画像信号が発光制御信号線4に入力される。
 側面導体は、銅(Cu)、アルミニウム(Al)、銀(Ag)、モリブデン(Mo)等の導体材料からなり、基板2の第1面2aと第2面2bとを接続する側面2dに配置されている。側面導体を形成する方法としては、例えば、側面2dにおける所定部位にメッキ法、蒸着法、CVD法等の薄膜形成法等によって導体膜を成膜する方法、側面2dにおける所定部位に導体ペーストを塗布し焼成して導体層を作製する圧膜形成法、および側面2dの所定部位にエッチング法等によって溝を形成し、次にその溝に導体ペーストを塗布し焼成して導体層を作製する圧膜形成法が挙げられる。
 複数の走査信号線5(GL1,GL2,…)は、基板2の第1面2aの側に画素アレイ3の行毎に配置されている。走査信号線5は、走査信号線駆動回路6に接続されている。各走査信号線5は、該走査信号線5が配置されている画素アレイ3の行に属する発光部8に走査線駆動信号を供給する。
 走査信号線駆動回路6は、走査信号線アドレスデコード回路(以下、デコード回路という場合がある)6a、および走査信号線ドライバ回路(以下、ドライバ回路という場合がある)6bを含んでいる。
 本実施形態の表示装置1では、画素アレイ3の行毎に1つのデコード回路6aが配置されている。デコード回路6aは、例えば図5Aに示すように、否定論理和(NOR)の論理ゲート回路によって構成されている。デコード回路6aには、駆動素子によって生成される走査線選択信号が入力される。
 画素アレイ3の行数が256である場合、走査線選択信号は、例えば、8個の選択信号A0~A7、および選択信号A0~A7の各々を反転させた反転選択信号XA0~XA7の16個の信号から選択される8個の信号であればよい。走査線選択信号は、駆動素子によって生成され、16本の走査線選択信号線14(GS0~GS15)のうちの8本を介して、デコード回路6aの入力部IN0~IN7に入力される。デコード回路6aは、入力された8個の信号の全てがローレベルの信号である場合にハイレベルの信号を出力し、入力された8個の信号のうちの少なくとも1つがハイレベルの信号である場合にローレベルの信号を出力する。デコード回路6aの出力信号DECは、ドライバ回路6bに入力される。
 ドライバ回路6bは、デコード回路6aの後段に配置されている。ドライバ回路6bは、図5Bに示すように、論理積(AND)の論理ゲート回路によって構成されている。ドライバ回路6bには、デコード回路6aの出力信号DEC、および駆動素子によって生成される走査線駆動制御信号(以下、駆動制御信号という場合がある)GATE_ENが入力される。ドライバ回路6bは、デコード回路6aの出力信号DECおよび駆動制御信号GATE_ENの両方がハイレベルの信号である場合にハイレベルの信号を出力し、デコード回路6aの出力信号DECおよび駆動制御信号GATE_ENのうちの少なくとも1つがローレベルの信号である場合にローレベルの信号を出力する。ドライバ回路6bの出力信号は、画素アレイ3の、該ドライバ回路6bが配置されている行の走査信号線5(GL1,GL2,…)に入力される。
 上記構成の走査信号線駆動回路6によれば、選択信号A0~A7および反転選択信号XA0~XA7の組み合わせが2=256通りあるので、走査線選択信号線GS0~GS15に入力する選択信号A0~A7および反転選択信号XA0~XA7によって、走査信号線5(GL1,GL2,…)のうちの1つを選択することができる。デコード回路6aには、図5Cに示す真理値表に従って、走査信号線のうちの1つ(選択GL)が選択されるように、選択信号A0~A7および反転選択信号XA0~XA7のうちの8個を入力すればよい。
 なお、図5Aに示したデコード回路6aでは、否定論理和(NOR)の論理ゲート回路を、並列に接続された複数の否定論理和(NOR)の論理ゲート回路と、否定論理積(NAND)の論理ゲート回路および該否定論理積(NAND)の論理ゲート回路の出力を反転させるインバータ回路とで構成することによって、回路規模(ゲート数)の増大を抑制している。また、図5Bに示したドライバ回路6bでは、論理積(AND)の論理ゲート回路を、否定論理積(NAND)の論理ゲート回路と、該否定論理積(NAND)の論理ゲート回路の出力を反転させるインバータ回路とで構成することによって、回路規模(ゲート数)の増大を抑制している。
 図2および図3では、画素アレイ3の各行に1つのドライバ回路6bが配置されている例を示したが、画素アレイ3の各行に図2および図3に示したドライバ回路6b、および該ドライバ回路6bと同様に構成された別のドライバ回路が配置されていてもよい。また、例えば図2および図3に示すように、ドライバ回路6bの入力部において、駆動制御信号GATE_ENが2つに分岐し、分岐した一方がドライバ回路6bに入力され、他方がドライバ回路6bに入力されず画素アレイ3の行方向に延びていてもよい。さらに、ドライバ回路6bの入力部において、デコード回路6aの出力信号DECが2つに分岐し、分岐した一方がドライバ回路6bに入力され、他方がドライバ回路6bに入力されず画素アレイ3の行方向に延びていてもよい。ドライバ回路6bに入力されない駆動制御信号GATE_EN、およびデコード回路6aの出力信号DECは、上記別のドライバ回路に入力される構成であってもよい。このような構成によれば、画素アレイ3の行方向における走査信号線5の駆動タイミングの遅延を抑制することができる。
 駆動制御信号線7は、基板2の第1面2a側に配置されており、駆動素子によって生成される駆動制御信号GATE_ENを走査信号線ドライバ回路6bに供給する。駆動制御信号線7は、基板2の第1面2a側における画像表示部2cの周辺領域に配置された信号入力パッド15に接続されている。信号入力パッド15は、例えば、基板2の側面2dに形成された側面導体を介して、駆動素子に接続されている。信号入力パッド15は、基板2の第1面2aから第2面2bに貫通する貫通導体を介して、駆動素子に接続されていてもよい。また、駆動制御信号線7には、静電気放電保護回路16が設けられている。静電気放電保護回路16は、例えば図2に示すように、駆動制御信号線7の、信号入力パッド15に接続された一端の近傍に設けられていてもよい。
 駆動制御信号線7は、例えば図2および図3に示すように、少なくとも1つの第1部分7aと、第2部分7bと、複数の第3部分7cとを含んでいる。第1部分7aは、画素アレイ3の行方向に延びている。第2部分7bは、第1部分7aに接続され、画素アレイ3の列方向に延びている。第3部分7cは、第2部分7bに接続され、画素アレイ3の行方向に延びている。第3部分7cは、第2部分7bに対して第1部分7aとは反対側に延びている。換言すると、第1部分7aは幹線部であり、第2部分7bは幹線部から枝分かれする分枝部であり、第3部分7cは分枝線部である。なお、図2および図3では、画素アレイ3の各画素行に1つの第3部分7cが配置されている例を示したが、駆動制御信号線7は、1つの第3部分7cが2つ以上のドライバ回路6bに入力されるように引き回すことができる。この場合には、第3部分7cの数が画素アレイ3の行数よりも小さくなる。
 発光制御信号線4は、少なくとも1本の第1発光制御信号線4aと、少なくとも1本の第2発光制御信号線4bとを含んでいる。第1発光制御信号線4aと第2発光制御信号線4bとは、平面視したときの駆動制御信号線7との交差箇所の数が互いに異なり、第1発光制御信号線4aと駆動制御信号線7の第1部分7aとの交差箇所の数が、第2発光制御信号線4bと駆動制御信号線7の第3部分7cとの交差箇所の数よりも少なくなっている。すなわち、幹線部である第1部分7aと交差する発光制御信号線が第1発光制御信号線4aであり、分枝線部である第3部分7cと交差する発光制御信号線が第2発光制御信号線4bである。また、換言すると、本実施形態の表示装置1は、基板2の第1面2aの側で、第1発光制御信号線4aと隣接する領域における駆動制御信号線7の配線密度が、第2発光制御信号線4bと隣接する領域における駆動制御信号線7の配線密度よりも低くなっている。
 本実施形態の表示装置1によれば、走査信号線駆動回路6と走査信号線駆動回路6に駆動制御信号GATE_ENを供給する駆動制御信号線7とを画像表示部2cに配置し、走査信号線駆動回路6に選択信号A0~A7および反転選択信号XA0~XA7を供給する走査線選択信号線GS0~GS15を、第1面2aの側に、第1発光制御信号線4aが配置されている画素列(例えば、図1~図3に示した表示装置1における画素アレイ3の第1列~第6列)に隣接して配置することが可能になる。これにより、表示装置1を額縁レス化することが可能になる。
 表示装置1は、第1発光制御信号線4aがN本存在し(Nは自然数)、N本の第1発光制御信号線は画素アレイ3の第1列~第N列に配置されている構成であってもよい。このような構成によれば、画素アレイ3の第1列~第N列の近傍領域における配線密度が、第1列~第N列以外の近傍領域における配線密度よりも低くなる。これにより、走査線選択信号線GS0~GS15を画像表示部2cの周辺領域に配置された信号入力パッド15に接続するとともに、走査線選択信号線GS0~GS15を画素アレイ3の第1列~第N列の近傍領域に配置することができるので、走査線選択信号線GS0~GS15の引き回しが容易になる。なお、信号入力パッド15は、例えば、基板2の側面2dに形成された側面導体を介して、駆動素子に接続されている。信号入力パッド15は、基板2の第1面2aから第2面2bに貫通する貫通導体を介して、駆動素子に接続されていてもよい。また、走査線選択信号線GS0~GS15には、静電気放電保護回路16がそれぞれ設けられている。静電気放電保護回路16は、例えば図2に示すように、走査線選択信号線GS0~GS15の、信号入力パッド15に接続された一端の近傍に設けられていてもよい。
 次に、第2実施形態の表示装置について説明する。図6は、第2実施形態の表示装置における配線レイアウトを示す平面図であり、図7Aは、第1実施形態の表示装置における書き込み動作を示す信号波形図であり、図7Bは、第2実施形態の表示装置における書き込み動作を示す信号波形図である。なお、図6では、発光制御信号線、走査信号線および駆動制御信号線以外の配線を省略するとともに、発光制御信号線、走査信号線および駆動制御信号線にハッチングを付して示している。第2実施形態の表示装置1Aは、第1実施形態の表示装置1に対して、第1発光制御信号線4aの構成が異なり、その他については、同様の構成であるので、同様の構成には表示装置1と同じ参照符号を付して詳細な説明は省略する。
 第1実施形態の表示装置1では、発光制御信号線4および駆動制御信号線7は、基板2の第1面2a側に配置され、平面視で互いに交差している。発光制御信号線4および駆動制御信号線7は、表示装置1が備える複数層の配線層の異なる配線層に配置されており、発光制御信号線4と駆動制御信号線7とは、層間絶縁膜によって互いに絶縁されている。そのため、発光制御信号線4と駆動制御信号線7とが平面視で交差する箇所は、発光制御信号線4と駆動制御信号線7とで層間絶縁膜を挟む構造となり、寄生容量が発生する。表示装置1は、第1発光制御信号線4aが配置された画素列と第2発光制御信号線4bが配置された画素列とで、駆動制御信号線7の配線レイアウトが異なる。そのため、第1発光制御信号線4aが配置された画素列と第2発光制御信号線4bが配置された画素列とで、発光制御信号線4と駆動制御信号線7との間に発生する寄生容量が異なる。したがって、画素アレイ3の隣接する画素列にそれぞれ配置された2本の発光制御信号線4に対して、同じレベルの画像信号を供給したとしても、発光制御信号線4と駆動制御信号線7との間の寄生容量を介した容量カップリングにより、発光部8に書き込まれる信号レベルに画素列間で差が生じることがある。その結果、発光素子9の駆動電流が隣接する画素列間で異なり、画素列に沿って延びる筋状の色むらを生じることがある。
 図7Aを参照して、第1実施形態の表示装置1における書き込み動作について説明する。図7Aは、選択信号A0~A7の全てがローレベルであり、画素アレイ3の第1行に配置されたデコード回路6aの出力がハイレベルである状態で、画素アレイ3の第1行第1列の画素(図3に示すP11)および第1行第7列の画素(図3に示すP17)に同一レベルの画像信号を書き込む動作を示している。なお、P11の動作は、画素アレイ3の第1行における第2列~第6列の画素についても概略同様であり、P17の動作は、画素アレイ3の第1行における第8列以降の画素についても概略同様である。
 画素アレイ3の第1列に配置された発光制御信号線SL1、および画素アレイ3の第7列に配置された発光制御信号線SL7には、同一レベルの画像信号Sig1,Sig7が供給されている。画素アレイ3の第1行に配置されたデコード回路6aの出力がハイレベルである状態で、駆動制御信号GATE_ENがローレベルからハイレベルに遷移すると、走査信号線GL1が活性化する。走査信号線GL1が活性化すると、画素アレイ3の第1行の各画素のTFT10aがオン状態になり、P11,P17の画素ノードVgへの発光制御信号線SL1,SL7のそれぞれの電位の書き込みが開始される。その後、駆動制御信号GATE_ENがハイレベルからローレベルに遷移し、走査信号線GL1が非活性化すると、P11,P17の画素ノードVgの電位が保持されるが、駆動制御信号GATE_ENが立ち下がる際に、発光制御信号線4と駆動制御信号線7との間の寄生容量を介した容量カップリングによって、画像信号Sig1がΔSig1だけ押し下げられ、画像信号Sig7がΔSig7だけ押し下げられる。さらに、画像信号Sig1,Sig7の低下に応じて、P11の画素ノードVgの電位V11がΔV11だけ押し下げられ、P17の画素ノードVgの電位V17がΔV17だけ押し下げられる。ここで、第1発光制御信号線4aと駆動制御信号線7との間に発生する寄生容量は、第2発光制御信号線4bと駆動制御信号線7との間に発生する寄生容量よりも小さいため、ΔSig1はΔSig7よりも小さくなる。それに応じて、ΔV11はΔV17よりも小さくなり、P11の画素ノードVgに保持される電位が、P17の画素ノードVgに保持される電位よりも高くなる。これにより、P11とP17とでは発光期間における発光素子9の駆動電流に差が生じるため、P11の発光輝度とP17の発光輝度とに差が発生し、色むらとして視認されることがある。
 上述の、発光制御信号線4と駆動制御信号線7との間の寄生容量に起因する色むらは、発光制御信号線SL1,SL7に供給する発光制御信号Sig1,Sig7の少なくとも一方を予め補正することによって、相殺することができるが、発光制御信号を補正するための補正回路、補正処理等が必要となる。そのような補正回路、補正処理等は、表示装置の製造コストの増大、表示装置の消費電力の増大等を招く虞がある。第2実施形態の表示装置1Aでは、発光制御信号線4の構成を変更することによって、発光制御信号に対する補正を行うことなく、色むらを抑制している。
 本実施形態の表示装置1Aは、例えば図6に示すように、第1発光制御信号線4aが平面視で駆動制御信号線7と重なる部位に第1幅広部4cを有する構成となっている。このような構成によれば、第1発光制御信号線4aと駆動制御信号線7との間の寄生容量を増大させて、第2発光制御信号線4bと駆動制御信号線7との間の寄生容量に近付けることができる。
 第1幅広部4cは、第1発光制御信号線4aと駆動制御信号線7との間の寄生容量を増大させる形状であればよく、平面視したときの形状が、例えば、円形状、正方形状、矩形状等であってもよく、その他の形状であってもよい。本実施形態では、平面視での第1幅広部4cの形状を矩形状とするとともに、第1幅広部4cの長さ方向を画素アレイ3の行方向に略一致させている。これにより、第1幅広部4cの面積の増大を抑制しつつ、駆動制御信号線7との間の寄生容量を増大させることができる。また、複数本の第1発光制御信号線4aが存在する場合、複数本の第1発光制御信号線4aに形成される第1幅広部4cの形状は互いに異なっていてもよい。
 図7Bは、第2実施形態の表示装置1Aにおける書き込み動作を示す信号波形図である。図7Bに示す波形図において、選択信号A0~A7、走査信号線GL1、および駆動制御信号GATE_ENについては、図7Aに示した波形図と同様であるので説明を省略し、発光制御信号Sig1,Sig7および画素P11,P17の画素ノードVgの電位V11,V17についてのみ説明する。
 本実施形態の表示装置1Aでは、第1発光制御信号線4aと駆動制御信号線7との間の寄生容量を、第2発光制御信号線4bと駆動制御信号線7との間の寄生容量に近付けることができる。そのため、図7Bに示すように、駆動制御信号GATE_ENが立ち下がる際の発光制御信号Sig1が押し下げられる量ΔSig1を、発光制御信号Sig7が押し下げられる量ΔSig7に近付けることができる。その結果、画素電位V11が押し下げられる量ΔV11を、画素電位V17が押し下げられる量ΔV17に近付けることができる。これにより、P11とP17との発光期間における発光素子9の駆動電流を実質的に等しくできるため、色むらを抑制することができる。このように、第2実施形態の表示装置1Aによれば、表示装置を額縁レス化することができるとともに、色むらを抑制することができる。
 次に、本開示の第3実施形態の表示装置について説明する。図8は、第3実施形態の表示装置における配線レイアウトを示す平面図である。なお、図8では、発光制御信号線、走査信号線および駆動制御信号線以外の配線を省略するとともに、発光制御信号線、走査信号線および駆動制御信号線にハッチングを付して示している。第3実施形態の表示装置1Bは、第1実施形態の表示装置1に対して、駆動制御信号線が容量調整導体を有する点で異なり、その他については、同様の構成であるので、同様の構成には表示装置1と同じ参照符号を付して詳細な説明は省略する。
 本実施形態の表示装置1Bは、駆動制御信号線7が容量調整導体7dを有する構成とされている。容量調整導体7dは、例えば図8に示すように、駆動制御信号線7の第2部分7bに接続され、画素アレイ3の行方向に延びている。また、容量調整導体7dは、第2部分7bに対して第1部分7aと同じ側に延び、第1発光制御信号線4aと交差している。このような構成によれば、第1発光制御信号線4aと駆動制御信号線7との間の寄生容量を増大させ、第2発光制御信号線4bと駆動制御信号線7との間の寄生容量に近付けることができる。その結果、発光制御信号線4と駆動制御信号線7との間の寄生容量に起因する色むらを抑制することができる。したがって、本実施形態の表示装置1Bによれば、表示装置を額縁レス化することができるとともに、色むらを抑制することができる。
 なお、図8では、容量調整導体7dの幅が第1部分7aの幅よりも大きくなっている例を示したが、容量調整導体7dの幅は、第1部分7aの幅と同等であってもよく、第1部分7aの幅よりも小さくてもよい。また、図8では、2本の容量調整導体7dが配置されている例を示したが、容量調整導体7dは、1本だけ配置されていてもよく、3本以上配置されていてもよい。また、図8では、容量調整導体7dは一端部が第2部分7bに接続され、他端部が開放端とされている例を示したが、容量調整導体7dの他端部には、駆動制御信号GATE_ENが与えられていてもよい。さらに、複数本の容量調整導体7dが配置されている場合には、容量調整導体7dの他端部同士が接続されていてもよい。また、複数本の容量調整導体7dは、互いに異なる幅を有していてもよい。
 次に、本開示の第4実施形態の表示装置について説明する。図9は、第4実施形態の表示装置における配線レイアウトを示す平面図である。なお、図9では、発光制御信号線、走査信号線および駆動制御信号線以外の配線については省略するとともに、発光制御信号線、走査信号線および駆動制御信号線にハッチングを付して示している。第4実施形態の表示装置1Cは、第3実施形態の表示装置1Bに対して、第1発光制御線が第2幅広部を有する点で異なり、その他については、同様の構成であるので、同様の構成には表示装置1と同じ参照符号を付して詳細な説明は省略する。
 本実施形態の表示装置1Cは、例えば図9に示すように、第1発光制御信号線4aが、平面視で容量調整導体7dと重なる部位に第2幅広部4dを有する構成となっている。このような構成によれば、第1発光制御信号線4aと駆動制御信号線7との間の寄生容量を増大させることができる。これにより、発光制御信号線4と駆動制御信号線7との間の寄生容量に起因する色むらを抑制することができる。また、容量調整導体7dの幅が第1部分7aの幅よりも大きい場合には、第2幅広部4dと容量調整導体7dとの間に発生する寄生容量を効果的に増大されることができる。これにより、発光制御信号線4と駆動制御信号線7との間の寄生容量に起因する色むらを効果的に抑制することができる。
 なお、図9では、複数の第2幅広部4dが同一形状を有している場合を示したが、複数の第2幅広部4dは互いに異なる形状を有していてもよい。また、図9では、2本の容量調整導体7dが配置されている例を示したが、容量調整導体7dは、1本だけ配置されていてもよく、3本以上配置されていてもよい。さらに、図9では、容量調整導体7dは一端部が第2部分7bに接続され、他端部が開放端とされている例を示したが、容量調整導体7dの他端部には、駆動制御信号GATE_ENが与えられていてもよい。さらに、複数本の容量調整導体7dが配置されている場合には、容量調整導体7dの他端部同士が接続されていてもよい。複数本の容量調整導体7dは、互いに異なる幅を有していてもよい。
 図10は、第5実施形態の表示装置の概略構成を示す図であり、図11は、第5実施形態の表示装置の基本構成を示すブロック回路図であり、図12は、第5実施形態の表示装置における配線レイアウトを示す平面図である。図13Aは、比較例の表示装置における書き込み動作を示す信号波形図であり、図13Bは、第5実施形態の表示装置における書き込み動作を示す信号波形図である。図14は、第5実施形態の変形例における配線レイアウトを示す平面図である。本実施形態において、上述の実施形態と同様の構成には同じ参照符号を付して詳細な説明は省略する。なお、図12では、発光制御信号線、走査信号線および駆動制御信号線以外の配線を省略するとともに、発光制御信号線、走査信号線、駆動制御信号線および調整信号線にハッチングを付して示している。また、図12は、配線層が2層からなる場合の配線レイアウトを示している。配線層が3層以上からなる場合には、図12に示す配線レイアウトとは異なる配線レイアウトであってもよい。異なる配線層に配置された信号線は、例えば、配線層間コンタクトを介して接続することができる。
 本実施形態の表示装置1Dは、基板2、画素アレイ3、複数本の発光制御信号線4、複数本の走査信号線5、走査信号線駆動回路6、駆動制御信号線7および補償信号線13を備えている。
 基板2は、第1面2aの側に画像表示部2cを有しており、例えば図10に示すように、画像表示部2cには画素アレイ3、走査信号線駆動回路6、駆動制御信号線7および補償信号線13が配置されている。
 図11および図12に示すように、発光制御信号線4の入力端部には、スイッチング素子12が接続されていてもよい。
 本実施形態の表示装置1Dでは、画素アレイ3の行毎に1つのデコード回路6aが配置されている。
 図11および図12では、画素アレイ3の各行に1つのドライバ回路6bが配置されている例を示したが、画素アレイ3の各行に図11および図12に示したドライバ回路6b、および該ドライバ回路6bと同様に構成された別のドライバ回路が配置されていてもよい。また、例えば図11および12に示すように、ドライバ回路6bの入力部において、駆動制御信号GATE_ENが2つに分岐し、分岐した一方がドライバ回路6bに入力され、他方がドライバ回路6bに入力されず画素アレイ3の行方向に延びていてもよい。さらに、ドライバ回路6bの入力部において、デコード回路6aの出力信号DECが2つに分岐し、分岐した一方がドライバ回路6bに入力され、他方がドライバ回路6bに入力されず画素アレイ3の行方向に延びていてもよい。ドライバ回路6bに入力されない駆動制御信号GATE_EN、およびデコード回路6aの出力信号DECは、上記別のドライバ回路に入力される構成であってもよい。このような構成によれば、画素アレイ3の行方向における走査信号線5の駆動タイミングの遅延を抑制することができる。
 静電気放電保護回路16は、例えば図11に示すように、駆動制御信号線7の、信号入力パッド15に接続された一端の近傍に設けられていてもよい。
 駆動制御信号線7は、例えば図11および図12に示すように、少なくとも1つの第1部分7aと、第2部分7bと、複数の第3部分7cとを含んでいる。第1部分7aは、画素アレイ3の行方向に延びている。第2部分7bは、第1部分7aに接続され、画素アレイ3の列方向に延びている。第3部分7cは、第2部分7bに接続され、画素アレイ3の行方向に延びている。第3部分7cは、第2部分7bに対して第1部分7aとは反対側に延びている。換言すると、第1部分7aは幹線部であり、第2部分7bは幹線部から枝分かれする分枝部であり、第3部分7cは分枝線部である。なお、図11および図12では、画素アレイ3の各画素行に1つの第3部分7cが配置されている例を示したが、駆動制御信号線7は、1つの第3部分7cが2つ以上のドライバ回路6bに入力されるように引き回すことができる。この場合には、第3部分7cの数が画素アレイ3の行数よりも小さくなる。
 本実施形態の表示装置1Dによれば、走査信号線駆動回路6と走査信号線駆動回路6に駆動制御信号GATE_ENを供給する駆動制御信号線7とを画像表示部2cに配置し、走査信号線駆動回路6に選択信号A0~A7および反転選択信号XA0~XA7を供給する走査線選択信号線GS0~GS15を、第1面2aの側に、第1発光制御信号線4aが配置されている画素列(例えば、図10~図12に示した表示装置1Dにおける画素アレイ3の第1列~第6列)に隣接して配置することが可能になる。これにより、表示装置1を額縁レスの表示装置とすることが可能になる。
 表示装置1Dは、第1発光制御信号線4aがN本存在し(Nは自然数)、N本の第1発光制御信号線は画素アレイ3の第1列~第N列に配置されている構成であってもよい。静電気放電保護回路16は、例えば図11に示すように、走査線選択信号線GS0~GS15の、信号入力パッド15に接続された一端の近傍に設けられていてもよい。
 表示装置1Dは、層間絶縁膜によって互いに絶縁されている複数層の配線層を有している。発光制御信号線4および駆動制御信号線7は、複数層の配線層における異なる配線層に配置されている。発光制御信号線4と駆動制御信号線7とが平面視で交差する箇所は、発光制御信号線4と駆動制御信号線7とで層間絶縁膜を挟む構造となり、寄生容量が発生する。そのため、発光制御信号線4は、発光制御信号線4と駆動制御信号線7との交差箇所に発生する寄生容量による容量カップリングによって、駆動制御信号GATE_ENに起因するカップリングノイズを受ける。表示装置1Dは、第1発光制御信号線4aと駆動制御信号線7との交差箇所の数が、第2発光制御信号線4bと駆動制御信号線7との交差箇所の数よりも少なくなっているため、第1発光制御信号線4aが受ける、駆動制御信号GATE_ENに起因するカップリングノイズが、第2発光制御信号線4bが受ける、駆動制御信号GATE_ENに起因するカップリングノイズよりも小さくなっている。第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減するための構成を備えていない表示装置では、第1発光制御信号線4aおよび第2発光制御信号線4bに同一レベル(電圧)の画像信号を入力したときであっても、カップリングノイズの差に起因する画像信号のレベルの変動によって、第1発光制御信号線4aに接続された発光部8の画素ノードに書き込まれる電位、および第2発光制御信号線4bに接続された発光部8の画素ノードに書き込まれる電位が互いに異なることがある。この場合、第1発光制御信号線4aに接続された発光部8と第2発光制御信号線4bに接続された発光部8とは、発光素子9の駆動電流が異なることから、発光輝度が異なり、その結果、表示される画像に色むらが発生することがある。
 本実施形態の表示装置1Dは、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減するための構成として、基板2の第1面2aの側に配置される補償信号線13を有している。補償信号線13は、例えば図10~図12に示すように、画素アレイ3の列方向に延びる第4部分13aと、第4部分13aに接続され、画素アレイ3の行方向に延びる複数の第5部分13bとを有している。補償信号線13は、平面視したときに、第1発光制御信号線4aと複数の第5部分13bとの交差箇所の数が、第2発光制御信号線4bと複数の第5部分13bとの交差箇所の数よりも少なくなっている。
 補償信号線13には、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減するための補償信号が供給される。本実施形態では、補償信号として、駆動制御信号GATE_ENの反転信号ZGATE_EN、または駆動制御信号GATE_ENと逆極性の信号CTL_NZが用いられる。補償信号は、例えば、外部の駆動素子または回路基板から供給されてもよく、外部の駆動素子または回路基板から供給される信号に基づいて、表示装置1D内で生成されてもよい。
 補償信号線13と発光制御信号線4とは平面視で交差しているため、発光制御信号線4と補償信号線13との交差箇所には寄生容量による容量カップリングが発生する。補償信号線13を伝達する補償信号は、この容量カップリングを介して、発光制御信号線4を伝達する画像信号に影響を及ぼす。補償信号は、駆動制御信号GATE_ENを反転させた反転信号ZGATE_EN、または駆動制御信号GATE_ENとは逆極性で動作する信号CTL_NZであるため、発光制御信号線4に対して、発光制御信号線4が受ける、駆動制御信号GATE_ENに起因するカップリングノイズを低減するように影響を及ぼす。
 本実施形態では、平面視したときに、第1発光制御信号線4aと第5部分13bとの交差箇所の数が、第2発光制御信号線4bと第5部分13bとの交差箇所の数よりも少なくなっている。そのため、補償信号が第2発光制御信号線4bに及ぼす影響は、補償信号が第1発光制御信号線4aに及ぼす影響よりも大きくなる。したがって、本実施形態の表示装置1Dによれば、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減することが可能になり、表示される画像の色むらを抑制することができる。
 図11および図12に示すように、補償信号線13は、平面視したときに、第1発光制御信号線4aと第5部分13bとの交差箇所の数が0である構成であってもよい。このような構成によれば、補償信号は、実質的に、第1発光制御信号線4aを伝達する画像信号には影響せず、第2発光制御信号線4bを伝達する画像信号だけに影響する。これにより、第2発光制御信号線4bが受ける、駆動制御信号GATE_ENに起因するカップリングノイズを相殺することが可能になり、ひいては、表示される画像の色むらを抑制することができる。
 補償信号として、駆動制御信号GATE_ENの反転信号ZGATE_ENを用いる場合、反転信号ZGATE_ENは、駆動制御信号GATE_ENを反転させるインバータ回路17を用いて生成されていてもよい。インバータ回路17は、例えば、CMOSインバータによって構成されていてもよい。また、インバータ回路17は、例えば図10~図12に示すように、画像表示部2cに配置され、入力部が駆動制御信号線7に接続され、出力部が補償信号線13に接続されていてもよい。これにより、反転信号ZGATE_ENを画像表示部2c内で生成することができるので、反転信号ZGATE_ENを外部から供給する場合の信号線等を省略することができる。なお、図10~図12では、駆動制御信号線7と補償信号線13との間に1つのインバータ回路17が配置されている例を示したが、駆動制御信号線7と補償信号線13との間に複数のインバータ回路17が配置されていてもよい。
 駆動制御信号線7および補償信号線13は、例えば図12に示すように、補償信号線13の複数の第5部分13bの数が、駆動制御信号線7の複数の第3部分7cの数に等しく、複数の第5部分13bと複数の第3部分7cとが画素アレイ3の列方向に交互に配置されている構成であってもよい。このような構成によれば、駆動制御信号線7の第3部分7cと補償信号線13の第5部分13bとが対をなして配置されるので、第2発光制御信号線4bが受ける、第3部分7を伝達する駆動制御信号GATE_ENに起因するカップリングノイズを、該第3部分7cと対をなす第5部分13bを伝達する補償信号の影響によって、効果的に低減することができる。これにより、表示される画像の色むらを効果的に抑制することができる。
 次に、図13Aおよび図13Bを参照して、本実施形態の表示装置1Dおよび比較例の表示装置における画像信号の書き込み動作について説明する。図13Aは、比較例の表示装置における書き込み動作を示す信号波形図であり、図13Bは、第5実施形態の表示装置における書き込み動作を示す信号波形図である。なお、比較例の表示装置は、図10~図12に示す表示装置1Dに対して、補償信号線13およびインバータ回路17を有していない点で異なり、その他については、同様の構成であるので、同様の構成には表示装置1Dと同じ参照符号を付して詳細な説明は省略する。
 図13Aは、選択信号A0~A7の全てがローレベルであり、画素アレイ3の第1行に配置されたデコード回路6aの出力がハイレベルである状態で、画素アレイ3の第1行第1列の画素(図12に示すP11に対応する)および第1行第7列の画素(図12に示すP17に対応する)に同一レベルの画像信号を書き込む動作を示している。なお、P11の動作は、画素アレイ3の第1行における第2列~第6列の画素についても概略同様であり、P17の動作は、画素アレイ3の第1行における第8列以降の画素についても概略同様である。
 画素アレイ3の第1列に配置された発光制御信号線SL1、および画素アレイ3の第7列に配置された発光制御信号線SL7には、同一レベルの画像信号Sig1,Sig7が供給されているものとする。画素アレイ3の第1行に配置されたデコード回路6aの出力がハイレベルである状態で、駆動制御信号GATE_ENがローレベルからハイレベルに遷移すると、走査信号線GL1が活性化する。走査信号線GL1が活性化すると、画素アレイ3の第1行の各画素のTFT10aがオン状態になり、P11,P17の画素ノードVgへの発光制御信号線SL1,SL7のそれぞれの電位の書き込みが開始される。その後、駆動制御信号GATE_ENがハイレベルからローレベルに遷移し、走査信号線GL1が非活性化すると、P11,P17の画素ノードVgの電位が保持されるが、駆動制御信号GATE_ENが立ち下がる際に、発光制御信号線4と駆動制御信号線7との間の寄生容量を介した容量カップリングによって、画像信号Sig1がΔSig1だけ押し下げられ、画像信号Sig7がΔSig7だけ押し下げられる。さらに、画像信号Sig1,Sig7の低下に応じて、P11の画素ノードVgの電位V11がΔV11だけ押し下げられ、P17の画素ノードVgの電位V17がΔV17だけ押し下げられる。ここで、第1発光制御信号線4aと駆動制御信号線7との間に発生する寄生容量は、第2発光制御信号線4bと駆動制御信号線7との間に発生する寄生容量よりも小さいため、ΔSig1はΔSig7よりも小さくなる。それに応じて、ΔV11はΔV17よりも小さくなり、P11の画素ノードVgに保持される電位が、P17の画素ノードVgに保持される電位よりも高くなる。そのため、比較例の表示装置では、発光期間における発光素子9の駆動電流がP11とP17とで異なり、その結果、P11の発光輝度とP17の発光輝度とに差が発生し、表示される画像に色むらが発生する。
 図13Bは、本実施形態の表示装置1Dにおける書き込み動作を示す信号波形図である。図13Bに示す信号波形図において、選択信号A0~A7、走査信号線GL1、および駆動制御信号GATE_ENの動作については、図13Aに示した信号波形図と同様であるので説明を省略し、発光制御信号Sig1,Sig7、および画素P11,P17の画素ノードVgの電位V11,V17についてのみ説明する。
 本実施形態の表示装置1Dでは、補償信号線13を伝達する補償信号によって、第2発光制御信号線4bと駆動制御信号線7との容量カップリングを低減することができ、その結果、第1発光制御信号線4aと第2発光制御信号線4bとにおけるカップリングノイズの差を低減することができる。したがって、表示装置1Dでは、駆動制御信号GATE_ENが立ち下がる際のΔSig7を、駆動制御信号GATE_ENが立ち下がる際のΔSig1に近付けることができる。その結果、駆動制御信号GATE_ENが立ち下がる際のΔV17を、駆動制御信号GATE_ENが立ち下がる際のΔV11に近付けることができる。これにより、表示装置1の発光期間では、P17における発光素子9の駆動電流を、P11における発光素子9の駆動電流に近付けることができるため、表示される画像の色むらを抑制することができる。したがって、本実施形態の表示装置1Dによれば、表示され画像の色むらを抑制可能な、額縁レスの表示装置を提供することができる。
 次に、第5実施形態の変形例について説明する。図14は、第5実施形態の変形例における配線レイアウトを示す平面図である。なお、図14では、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線以外の配線を省略するとともに、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線にハッチングを付して示している。本変形例の表示装置1Eは、第5実施形態の表示装置1Dに対して、補償信号線13の構成が異なり、その他については、同様の構成であるので、同様の構成には表示装置1Dと同じ参照符号を付して詳細な説明は省略する。
 本変形例の表示装置1Eは、例えば図14に示すように、補償信号線13の複数の第5部分13bの数が、駆動制御信号線7の複数の第3部分7cの数よりも少なく、複数の第5部分13bの線幅が、複数の第3部分7cの線幅よりも大きい構成とされている。このような構成によれば、第5部分13bの線幅が第3部分7cの線幅以下である場合と比較して、第5部分13bと第2発光制御信号線4bとが重なる面積を増大させ、第5部分13bと第2発光制御信号線4bとの間に発生する寄生容量を増大させることができる。これにより、第3部分7cの数よりも少ない数の第5部分13bによって、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減することが可能になる。したがって、変形例の表示装置1Eによれば、第5実施形態の表示装置1Dと同様に、色むらを抑制可能な額縁レスの表示装置を提供すことができる。また、変形例の表示装置1Eによれば、補償信号線13の複数の第5部分13bの数を低減することができるため、画像表示部2cにおける配線の引き回しが容易になる。なお、図14では、補償信号線13が2つの第5部分13bを有している例を示したが、補償信号線13は、3つ以上の第5部分13bを有していてもよい。
 次に、第6実施形態の表示装置について説明する。図15は、第6実施形態の表示装置における配線レイアウトを示す平面図であり、図16は、第6実施形態の表示装置における書き込み動作を示す信号波形図である。なお、図15では、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線以外の配線を省略するとともに、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線にハッチングを付して示している。第6実施形態の表示装置1Fは、第5実施形態の表示装置1Dに対して、補償信号線13の構成が異なり、その他については、同様の構成であるので、同様の構成には表示装置1Dと同じ参照符号を付して詳細な説明は省略する。
 本実施形態の表示装置1Fでは、補償信号線13が、画素アレイ3の列方向に延びる第4部分13aと、第4部分13aに接続され、画素アレイ3の行方向に延びる複数の第5部分13bと、第4部分13aに接続され、第4部分13aに対して複数の第5部分13bとは反対側に延びる第6部分13cとを有している。補償信号線13は、平面視したときに、第1発光制御信号線4aと複数の第5部分13bとの交差箇所の数が、第2発光制御信号線4bと複数の第5部分13bとの交差箇所の数よりも少なくなっている。
 補償信号線13には、第1発光制御信号線4aと第2発光制御信号線4bとにおけるカップリングノイズの差を低減するための補償信号が供給される。本実施形態では、補償信号として、駆動制御信号GATE_ENと逆極性の信号CTL_NZが用いられる。補償信号は、補償信号線13の第6部分13cに外部の駆動素子、回路基板等から供給される。補償信号は、駆動制御信号GATE_ENと逆極性の信号CTL_NZであるため、発光制御信号線4に対して、発光制御信号線4が受ける、駆動制御信号GATE_ENに起因するカップリングノイズを低減するように影響を及ぼす。
 上記のように、本実施形態では、平面視したときに、第1発光制御信号線4aと第5部分13bとの交差箇所の数が、第2発光制御信号線4bと第5部分13bとの交差箇所の数よりも少なくなっている。これにより、補償信号が第2発光制御信号線4bに及ぼす影響は、補償信号が第1発光制御信号線4aに及ぼす影響よりも大きくなる。したがって、本実施形態の表示装置1Fによれば、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減することが可能になり、ひいては、表示される画像の色むらを抑制することができる。
 補償信号として用いられる、駆動制御信号GATE_ENと逆極性の信号CTL_NZは、駆動制御信号GATE_ENとは逆極性で動作する信号であればよく、例えば、駆動制御信号GATE_ENの正負を逆にした信号であってもよく、駆動制御信号GATE_ENの正負を逆にした信号を増幅または減衰し、信号レベルを変更した信号であってもよい。また、補償信号の立ち上がりのタイミングは、駆動制御信号GATE_ENの立ち上がりのタイミングと一致していてもよく、異なっていてもよい。また、補償信号の立ち下がりのタイミングは、駆動制御信号GATE_ENの立ち下がりのタイミングと一致していてもよく、異なっていてもよい。本実施形態では、補償信号の信号レベル、立ち上がりおよび立ち下がりのタイミング等を、駆動制御信号GATE_ENの信号レベル、立ち上がりおよび立ち下がりのタイミング等とは別個に設定することができる。これにより、補償信号の信号レベル、立ち上がりおよび立ち下がりのタイミング等を調整することにより、色むらのレベルを外部から調整することが可能になる。
 図15に示すように、補償信号線13は、平面視したときに、第1発光制御信号線4aと第5部分13bとの交差箇所の数が0である構成であってもよい。このような構成によれば、補償信号は、実質的に、第1発光制御信号線4aを伝達する画像信号には影響せず、第2発光制御信号線4bを伝達する画像信号だけに影響する。これにより、第2発光制御信号線4bが受ける駆動制御信号GATE_ENに起因するカップリングノイズを相殺することが可能になり、ひいては、表示される画像の色むらを抑制することができる。
 駆動制御信号線7および補償信号線13は、例えば図15に示すように、補償信号線13の複数の第5部分13bの数が、駆動制御信号線7の複数の第3部分7cの数に等しく、複数の第5部分13bと複数の第3部分7cとが画素アレイ3の列方向に交互に配置されている構成であってもよい。このような構成によれば、駆動制御信号線7の第3部分7cと補償信号線13の第5部分13bとが対をなして配置されるので、第2発光制御信号線4bが受ける、第3部分7cを伝達する駆動制御信号GATE_ENに起因するカップリングノイズを、該第3部分7cと対をなす第5部分13bを伝達する補償信号の影響によって、効果的に低減することができる。これにより、表示される画像の色むらを効果的に抑制することができる。
 次に、図16を参照して、本実施形態の表示装置1Fにおける画像信号の書き込み動作について説明する。図16に示す信号波形図において、選択信号A0~A7、走査信号線GL1、および駆動制御信号GATE_ENの動作については、図13Aおよび図13Bに示した信号波形図と同様であるので説明を省略し、発光制御信号Sig1,Sig7および画素P11,P17の画素ノードの電位V11,V17についてのみ説明する。
 本実施形態の表示装置1Fでは、補償信号線13を伝達する補償信号によって、第2発光制御信号線4bと駆動制御信号線7との容量カップリングを低減することができ、その結果、第1発光制御信号線4aと第2発光制御信号線4bとにおけるカップリングノイズの差を低減することができる。したがって、表示装置1Fでは、駆動制御信号GATE_ENが立ち下がる際のΔSig7を、駆動制御信号GATE_ENが立ち下がる際のΔSig1に近付けることができる。その結果、駆動制御信号GATE_ENが立ち下がる際のΔV17を、駆動制御信号GATE_ENが立ち下がる際のΔV11に近付けることができる。これにより、表示装置1Fの発光期間では、P17における発光素子9の駆動電流を、P11における発光素子9の駆動電流に近付けることができるため、表示される画像の色むらを抑制することができる。したがって、本実施形態の表示装置1Fによれば、表示され画像の色むらを抑制可能な、額縁レスの表示装置を提供することができる。
 次に、第6実施形態の表示装置の変形例について説明する。図17は、第6実施形態の変形例における配線レイアウトを示す平面図である。なお、図17では、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線以外の配線を省略するとともに、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線にハッチングを付して示している。本変形例の表示装置1Gは、第2実施形態の表示装置1Fに対して、補償信号線13の第5部分13bの構成が異なり、その他については、同様の構成であるので、同様の構成には表示装置1Fと同じ参照符号を付して詳細な説明は省略する。
 本変形例の表示装置1Gは、例えば図17に示すように、補償信号線13の複数の第5部分13bの数が、駆動制御信号線7の複数の第3部分7cの数よりも少なく、複数の第5部分13bの線幅が、複数の第3部分7cの線幅よりも大きい構成とされている。このような構成によれば、第5部分13bの線幅が第3部分7cの線幅以下である場合と比較して、第5部分13bと第2発光制御信号線4bとが重なる面積を増大させ、第5部分13bと第2発光制御信号線4bとの間に発生する寄生容量を増大させることができる。これにより、第3部分7cの数よりも少ない数の第5部分13bによって、第1発光制御信号線4aと第2発光制御信号線4bとにおけるカップリングノイズの差を低減することが可能になる。したがって、変形例の表示装置1Gによれば、第6実施形態の表示装置1Fと同様に、色むらを抑制可能な額縁レスの表示装置を提供すことができる。また、変形例の表示装置1Gによれば、補償信号線13の複数の第5部分13bの数を低減することができるため、画像表示部2cにおける配線の引き回しが容易になる。なお、図17では、補償信号線13が2つの第5部分13bを有している例を示したが、補償信号線13は、3つ以上の第5部分13bを有していてもよい。
 次に、第7実施形態の表示装置について説明する。図18は、第7実施形態の表示装置における配線レイアウトを示す平面図であり、図19は、第7実施形態の表示装置における書き込み動作を示す信号波形図である。なお、図18では、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線以外の配線を省略するとともに、発光制御信号線、走査信号線、駆動制御信号線、および補償信号線にハッチングを付して示している。第7実施形態の表示装置1Hは、第5実施形態の表示装置1Dに対して、補償信号線13の構成が異なり、その他については、同様の構成であるので、同様の構成には表示装置1Dと同じ参照符号を付して詳細な説明は省略する。
 本実施形態の表示装置1Hでは、補償信号線13が、画素アレイ3の列方向に延びる第4部分13aと、第4部分13aに接続され、画素アレイ3の行方向に延びる複数の第5部分13bと、第4部分13aに接続され、第4部分13aに対して複数の第5部分13bと同じ側に延びる第6部分13cとを有している。補償信号線13は、平面視したときに、前記第1発光制御信号線4aと第5部分13bとの交差箇所の数が、第2発光制御信号線4bと第5部分13bとの交差箇所の数よりも多くなっている。
 補償信号線13には、第1発光制御信号線4aと第2発光制御信号線4bとにおけるカップリングノイズの差を低減するための補償信号が供給される。本実施形態では、補償信号として、駆動制御信号GATE_ENと同極性の信号CTL_NZが用いられる。補償信号は、補償信号線13の第6部分13cに外部の駆動素子、回路基板等から供給される。
 補償信号線13と発光制御信号線4とは平面視で交差しているため、発光制御信号線4と補償信号線13との交差箇所には寄生容量による容量カップリングが発生する。補償信号線13を伝達する補償信号は、この容量カップリングを介して、発光制御信号線4を伝達する画像信号に影響する。補償信号は、駆動制御信号GATE_ENと同極性で動作する信号CTL_NZであるため、発光制御信号線4に対して、発光制御信号線4が受ける、駆動制御信号GATE_ENに起因するカップリングノイズを増大させるように影響を及ぼす。
 表示装置1Hでは、平面視したときに、第1発光制御信号線4aと第5部分13bとの交差箇所の数が、第2発光制御信号線4bと第5部分13bとの交差箇所の数よりも多くなっている。そのため、補償信号が第1発光制御信号線4aに及ぼす影響は、補償信号が第2発光制御信号線4bに及ぼす影響よりも大きくなる。したがって、本実施形態の表示装置1Hによれば、第1発光制御信号線4aが受けるカップリングノイズを増大させることによって、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減することが可能になり、ひいては、表示される画像の色むらを抑制することができる。
 図19は、本実施形態の表示装置1Hにおける書き込み動作を示す信号波形図である。図19に示す信号波形図において、選択信号A0~A7、走査信号線GL1、および駆動制御信号GATE_ENの動作については、図13A、図13Bおよび図16に示した信号波形図と同様であるので説明を省略し、発光制御信号Sig1,Sig7および画素P11,P17の画素ノードの電位V11,V17についてのみ説明する。
 本実施形態の表示装置1Hでは、補償信号線13を伝達する補償信号によって、第1発光制御信号線4aと駆動制御信号線7との容量カップリングを増大させることができ、その結果、第1発光制御信号線4aと第2発光制御信号線4bとにおけるカップリングノイズの差を低減することができる。したがって、表示装置1Hでは、駆動制御信号GATE_ENが立ち下がる際の発光制御信号Sig1が押し下げられる量ΔSig1を、発光制御信号Sig7が押し下げられる量ΔSig7に近付けることができる。その結果、画素電位V11が押し下げられる量ΔV11を、画素電位V17が押し下げられる量ΔV17に近付けることができる。これにより、表示装置1Hの発光期間では、P11における発光素子9の駆動電流を、P17における発光素子9の駆動電流に近付けることができるため、表示される画像の色むらを抑制することができる。したがって、本実施形態の表示装置1Hによれば、表示され画像の色むらを抑制可能な、額縁レスの表示装置を提供することができる。
 補償信号は、駆動制御信号GATE_ENを増幅または減衰し、信号レベル(電圧)を変更した信号であってもよい。補償信号の立ち上がりのタイミングは、駆動制御信号GATE_ENの立ち上がりのタイミングと一致していてもよく、異なっていてもよい。また、補償信号の立ち下がりのタイミングは、駆動制御信号GATE_ENの立ち下がりのタイミングと一致していてもよく、異なっていてもよい。本実施形態では、補償信号の信号レベル、立ち上がりおよび立ち下がりのタイミング等を、駆動制御信号GATE_ENの信号レベル、立ち上がりおよび立ち下がりのタイミング等とは別個に設定することができる。したがって、補償信号の信号レベル、立ち上がりおよび立ち下がりのタイミング等を調整することにより、色むらのレベルを外部から調整することが可能になる。
 補償信号線13は、例えば図18に示すように、第2発光制御信号線4bと第5部分13bとの交差箇所の数が0であるように構成されていてもよい。このような構成によれば、補償信号は、実質的に、第2発光制御信号線4bを伝達する画像信号には影響せず、第1発光制御信号線4aを伝達する画像信号だけに影響する。これにより、第1発光制御信号線4aが受ける、駆動制御信号GATE_ENに起因するカップリングノイズを、第2発光制御信号線4bが受ける、駆動制御信号GATE_ENに起因するカップリングノイズに効果的に近付けることができる。
 補償信号線13は、第5部分13bの線幅が、第6部分13cの線幅よりも大きくなっていてもよい。これにより、第5部分13bの数の増大を抑制しつつ、第5部分13bと第1発光制御信号線4aとが重なる面積を増大させ、第5部分13bと第2発光制御信号線4bとの間に発生する寄生容量を増大させることができる。ひいては、駆動制御信号線7の第3部分7cの数よりも少ない数の第5部分13bによって、第1発光制御信号線4aと第2発光制御信号線4bとが受けるカップリングノイズの差を低減することが可能になる。また、補償信号線13の複数の第5部分13bの数を低減することができるため、画像表示部2cにおける配線の引き回しが容易になる。なお、図19では、補償信号線13が2つの第5部分13bを有している例を示したが、補償信号線13は、3つ以上の第5部分13bを有していてもよい。また、図19では、第5部分13bは、一端が第4部分13aに接続され、他端が開放端とされている例を示したが、第5部分13bは、他端同士が電気的に接続されていてもよい。これにより、第5部分13bを伝達する補償信号を安定させることができる。
 以上、本開示の表示装置の実施の形態について説明したが、本開示の表示装置は、上記実施の形態に限定されるものではなく、適宜の設計的変更、改良を含んでいてもよい。例えば、発光部は、自発光型の発光素子を含む構成に限定されず、液晶表示素子とバックライトとを含んで構成されていてもよい。発光素子は、バックライトが省略された反射型の液晶表示素子によって構成されていてもよい。
 本開示は、その精神または主要な特徴から逸脱することなく、他のいろいろな形態で実施できる。したがって、前述の実施形態はあらゆる点で単なる例示に過ぎず、本開示の範囲は特許請求の範囲に示すものであって、明細書本文には何ら拘束されない。さらに、特許請求の範囲に属する変形や変更は全て本開示の範囲内のものである。
 本開示の表示装置は、各種の電子機器に適用できる。その電子機器としては、例えば、複合型かつ大型の表示装置(マルチディスプレイ)、自動車経路誘導システム(カーナビゲーションシステム)、船舶経路誘導システム、航空機経路誘導システム、スマートフォン端末、携帯電話、タブレット端末、パーソナルデジタルアシスタント(PDA)、ビデオカメラ、デジタルスチルカメラ、電子手帳、電子辞書、パーソナルコンピュータ、複写機、ゲーム機器の端末装置、テレビジョン、商品表示タグ、価格表示タグ、商業用のプリグラマブル表示装置、カーオーディオ、デジタルオーディオプレイヤー、ファクシミリ、プリンター、現金自動預け入れ払い機(ATM)、自動販売機、デジタル表示式腕時計、スマートウォッチなどがある。
 1,1A,1B,1C,1D,1E,1F,1G,1H 表示装置
 2   基板
 2a  第1面
 2b  第2面
 2c  画像表示部
 2d  側面
 3   画素アレイ
 4   発光制御信号線
 4a  第1発光制御信号線
 4b  第2発光制御信号線
 4c  第1幅広部
 4d  第2幅広部
 5   走査信号線
 6   走査信号線駆動回路
 6a  走査信号線アドレスデコード回路
 6b  走査信号線ドライバ回路
 7   駆動制御信号線
 7a  第1部分
 7b  第2部分
 7c  第3部分
 7d  容量調整導体
 8   発光部
 9   発光素子
 10  薄膜トランジスタ(TFT)
 11  容量素子
 12  スイッチング素子
 13  補償信号線
 13a 第4部分
 13b 第5部分
 13c 第6部分
 14  走査線選択信号線
 15  信号入力パッド
 16  静電気放電保護回路
 17  インバータ回路

Claims (18)

  1.  基板と、
     前記基板の第1面の側に配置される、複数の発光部が行列状に配列されてなる画素アレイと、
     前記第1面の側に前記画素アレイの列毎に配置される複数本の発光制御信号線と、
     前記第1面の側に前記画素アレイの行毎に配置される複数本の走査信号線と、
     前記第1面の側に配置される、前記複数の走査信号線を駆動する走査信号線駆動回路と、
     前記第1面の側に配置される、前記走査信号線駆動回路に走査線駆動制御信号を供給する駆動制御信号線と、を備え、
     前記駆動制御信号線は、前記画素アレイの行方向に延びる少なくとも1つの第1部分と、前記少なくとも1つの第1部分に接続され、前記画素アレイの列方向に延びる第2部分と、前記第2部分に接続され、前記少なくとも1つの第1部分とは反対側の、前記画素アレイの行方向に延びる複数の第3部分とを含み、
     前記複数の発光制御信号線は、少なくとも1本の第1発光制御信号線と少なくとも1本の第2発光制御信号線とを含み、平面視したときに、前記少なくとも1本の第1発光制御信号線と前記少なくとも1つの第1部分との交差箇所の数が、前記少なくとも1本の第2発光制御信号線と前記複数の第3部分との交差箇所の数よりも少ない、表示装置。
  2.  前記少なくとも1本の第1発光制御信号線は、N本存在し、前記画素アレイの第1列~第N列に配置されている、請求項1に記載の表示装置。
  3.  前記第1面の側に配置される、前記走査信号線駆動回路に走査線選択信号を供給する複数本の走査線選択信号線をさらに備え、
     前記複数本の走査線選択信号線は、前記画素アレイの、前記少なくとも1本の第1発光制御信号線に対応する列に隣接して配置されている、請求項1または2に記載の表示装置。
  4.  前記第1面の側に位置する画像表示部をさらに備え、
     前記画素アレイ、前記走査信号線駆動回路、および前記駆動制御信号線は、前記画像表示部に配置されている、請求項1~3のいずれか1つに記載の表示装置。
  5.  平面視において、前記少なくとも1本の第1発光制御信号線は、前記駆動制御信号線と重なる部位に第1幅広部を有している、請求項1~4のいずれか1つに記載の表示装置。
  6.  前記駆動制御信号線の前記第2部分に接続され、平面視で前記少なくとも1本の第1発光制御信号線と重なる容量調整導体をさらに備える、請求項1~5のいずれか1つに記載の表示装置。
  7.  平面視において、前記少なくとも1本の第1発光制御信号線は、前記容量調整導体と重なる部位に第2幅広部を有している、請求項6に記載の表示装置。
  8.  前記複数の発光部は、各々、少なくとも1つの発光ダイオードを含む、請求項1~7のいずれか1つに記載の表示装置。
  9.  基板と、
     前記基板の第1面の側に配置される、複数の発光部が行列状に配列されてなる画素アレイと、
     前記第1面の側に前記画素アレイの列毎に配置される複数本の発光制御信号線と、
     前記第1面の側に前記画素アレイの行毎に配置される複数本の走査信号線と、
     前記第1面の側に配置される、前記複数の走査信号線を駆動する走査信号線駆動回路と、
     前記第1面の側に配置される、前記走査信号線駆動回路に走査線駆動制御信号を供給する駆動制御信号線であって、前記画素アレイの行方向に延びる少なくとも1つの第1部分と、前記少なくとも1つの第1部分に接続され、前記画素アレイの列方向に延びる第2部分と、前記第2部分に接続され、前記少なくとも1つの第1部分とは反対側の、前記画素アレイの行方向に延びる複数の第3部分とを含む駆動制御信号線と、
     前記第1面の側に配置され、前記走査線駆動制御信号の反転信号、または前記走査線駆動制御信号と逆極性の信号が供給される補償信号線と、を備え、
     前記複数の発光制御信号線は、少なくとも1本の第1発光制御信号線と少なくとも1本の第2発光制御信号線とを含み、平面視したときに、前記少なくとも1本の第1発光制御信号線と前記少なくとも1つの第1部分との交差箇所の数が、前記少なくとも1本の第2発光制御信号線と前記複数の第3部分との交差箇所の数よりも少なく、
     前記補償信号線は、前記画素アレイの列方向に延びる第4部分と、前記第4部分に接続され、前記画素アレイの行方向に延びる複数の第5部分とを含み、
     平面視したときに、前記第1発光制御信号線と前記複数の第5部分との交差箇所の数が、前記第2発光制御信号線と前記複数の第5部分との交差箇所の数よりも少ない、表示装置。
  10.  平面視したときに、前記第1発光制御信号線と前記補償信号線の前記複数の第5部分との交差箇所の数が0である、請求項9に記載の表示装置。
  11.  前記補償信号線は、インバータ回路を介して、前記駆動制御信号線に接続されている、請求項9または10に記載の表示装置。
  12.  前記補償信号線の前記複数の第5部分の数が、前記駆動制御信号線の前記複数の第3部分の数に等しく、
     前記複数の第3部分および前記複数の第5部分は、前記画素アレイの列方向に交互に配置されている、請求項11に記載の表示装置。
  13.  前記補償信号線の前記複数の第5部分の数が、前記駆動制御信号線の前記複数の第3部分の数よりも少なく、
     前記複数の第5部分の線幅が、前記複数の第3部分の線幅よりも大きい、請求項11に記載の表示装置。
  14.  前記補償信号線は、前記第4部分に接続され、前記第4部分に対して前記複数の第5部分とは反対側に延びる第6部分を有し、
     前記前記走査線駆動制御信号と逆極性の信号が、外部から前記第6部分に供給される、請求項9または10に記載の表示装置。
  15.  前記補償信号線の前記複数の第5部分の数が、前記駆動制御信号線の前記複数の第3部分の数に等しく、
     前記複数の第3部分および前記複数の第5部分は、前記画素アレイの列方向に交互に配置されている、請求項14に記載の表示装置。
  16.  前記補償信号線の前記複数の第5部分の数が、前記駆動制御信号線の前記複数の第3部分の数よりも少なく、
     前記複数の第5部分の線幅が、前記複数の第3部分の線幅よりも大きい、請求項14に記載の表示装置。
  17.  基板と、
     前記基板の第1面の側に配置される、複数の発光部が行列状に配列されてなる画素アレイと、
     前記第1面の側に前記画素アレイの列毎に配置される複数本の発光制御信号線と、
     前記第1面の側に前記画素アレイの行毎に配置される複数本の走査信号線と、
     前記第1面の側に配置される、前記複数の走査信号線を駆動する走査信号線駆動回路と、
     前記第1面の側に配置される、前記走査信号線駆動回路に走査線駆動制御信号を供給する駆動制御信号線であって、前記画素アレイの行方向に延びる少なくとも1つの第1部分と、前記少なくとも1つの第1部分に接続され、前記画素アレイの列方向に延びる第2部分と、前記第2部分に接続され、前記少なくとも1つの第1部分とは反対側の、前記画素アレイの行方向に延びる複数の第3部分とを含む駆動制御信号線と、
     前記第1面の側に配置される補償信号線と、を備え、
     前記複数の発光制御信号線は、少なくとも1本の第1発光制御信号線と少なくとも1本の第2発光制御信号線とを含み、平面視したときに、前記少なくとも1本の第1発光制御信号線と前記少なくとも1つの第1部分との交差箇所の数が、前記少なくとも1本の第2発光制御信号線と前記複数の第3部分との交差箇所の数よりも少なく、
     前記補償信号線は、前記画素アレイの列方向に延びる第4部分と、前記第4部分に接続され、前記画素アレイの行方向に延びる複数の第5部分と、前記第4部分に接続され、前記第4部分に対して前記複数の第5部分と同じ側に延びる第6部分とを含み、
     平面視したときに、前記第1発光制御信号線と前記複数の第5部分との交差箇所の数が、前記第2発光制御信号線と前記複数の第5部分との交差箇所の数よりも多く、
     前記走査線駆動制御信号と同極性の信号が、外部から前記第6部分に供給される、表示装置。
  18.  前記複数の発光部は、各々、少なくとも1つの発光ダイオードを含む、請求項9~17のいずれか1つに記載の表示装置。
PCT/JP2019/025990 2018-06-29 2019-06-28 表示装置 WO2020004663A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2020527706A JP7036921B2 (ja) 2018-06-29 2019-06-28 表示装置
KR1020217001165A KR102586374B1 (ko) 2018-06-29 2019-06-28 표시 장치
US17/254,911 US11430377B2 (en) 2018-06-29 2019-06-28 Display device
CN201980042805.3A CN112384965B (zh) 2018-06-29 2019-06-28 显示装置
EP19826599.3A EP3816975A4 (en) 2018-06-29 2019-06-28 INDICATOR
JP2022032773A JP7247392B2 (ja) 2018-06-29 2022-03-03 表示装置
US17/881,102 US11769446B2 (en) 2018-06-29 2022-08-04 Display device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2018-124151 2018-06-29
JP2018124151 2018-06-29
JP2018124152 2018-06-29
JP2018-124152 2018-06-29

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US17/254,911 A-371-Of-International US11430377B2 (en) 2018-06-29 2019-06-28 Display device
US17/881,102 Continuation US11769446B2 (en) 2018-06-29 2022-08-04 Display device

Publications (1)

Publication Number Publication Date
WO2020004663A1 true WO2020004663A1 (ja) 2020-01-02

Family

ID=68987225

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/025990 WO2020004663A1 (ja) 2018-06-29 2019-06-28 表示装置

Country Status (6)

Country Link
US (2) US11430377B2 (ja)
EP (1) EP3816975A4 (ja)
JP (2) JP7036921B2 (ja)
KR (1) KR102586374B1 (ja)
CN (1) CN112384965B (ja)
WO (1) WO2020004663A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220277689A1 (en) * 2019-11-29 2022-09-01 Boe Technology Group Co., Ltd. Array substrate, display panel, spliced display panel and display driving method

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11430377B2 (en) * 2018-06-29 2022-08-30 Kyocera Corporation Display device
KR20220126329A (ko) * 2021-03-08 2022-09-16 삼성디스플레이 주식회사 표시 장치

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10197851A (ja) * 1997-01-07 1998-07-31 Toshiba Corp 液晶表示装置
JP2006251534A (ja) * 2005-03-11 2006-09-21 Sharp Corp 表示装置
WO2011065045A1 (ja) * 2009-11-30 2011-06-03 シャープ株式会社 走査信号線駆動回路およびこれを備えた表示装置
WO2012108891A1 (en) * 2011-02-10 2012-08-16 Global Oled Technology, Llc Digital display with integrated computing circuit
WO2014069529A1 (ja) * 2012-10-30 2014-05-08 シャープ株式会社 アクティブマトリクス基板、表示パネル及びそれを備えた表示装置
CN104238214A (zh) * 2014-07-24 2014-12-24 京东方科技集团股份有限公司 一种阵列基板及显示面板
WO2015045710A1 (ja) * 2013-09-26 2015-04-02 シャープ株式会社 表示パネル及びそれを備えた表示装置
JP2015197543A (ja) 2014-03-31 2015-11-09 ソニー株式会社 実装基板および電子機器
WO2016080498A1 (ja) * 2014-11-21 2016-05-26 シャープ株式会社 アクティブマトリクス基板及び表示パネル
US20170025070A1 (en) * 2015-07-22 2017-01-26 Samsung Display Co., Ltd. Display device

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100410786C (zh) * 2001-10-03 2008-08-13 夏普株式会社 有源矩阵型显示装置及其数据线切换电路、开关部驱动电路、扫描线驱动电路
JP4461710B2 (ja) * 2002-05-29 2010-05-12 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4145637B2 (ja) * 2002-11-25 2008-09-03 シャープ株式会社 アクティブマトリクス基板及び表示装置
WO2009128179A1 (ja) * 2008-04-17 2009-10-22 シャープ株式会社 Tftアレイ基板、及び、液晶表示装置
US8279145B2 (en) * 2009-02-17 2012-10-02 Global Oled Technology Llc Chiplet driver pairs for two-dimensional display
WO2013105347A1 (ja) * 2012-01-10 2013-07-18 ソニー株式会社 表示装置および表示方法
KR20140024572A (ko) * 2012-08-20 2014-03-03 삼성디스플레이 주식회사 표시판
CN105164743B (zh) * 2013-03-15 2018-05-25 夏普株式会社 有源矩阵基板、有源矩阵基板的制造方法以及显示面板
US10121440B2 (en) 2014-04-28 2018-11-06 Sharp Kabushiki Kaisha Display device
KR20160002511A (ko) * 2014-06-30 2016-01-08 삼성디스플레이 주식회사 표시장치
CN104269428B (zh) * 2014-09-16 2017-10-10 京东方科技集团股份有限公司 一种阵列基板及其显示装置
US10627688B2 (en) * 2014-11-21 2020-04-21 Sharp Kabushiki Kaisha Active matrix substrate and display panel
CN104464533B (zh) * 2014-12-10 2017-03-15 京东方科技集团股份有限公司 一种显示面板、显示装置
CN104536176B (zh) * 2014-12-25 2017-07-14 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN104464603A (zh) * 2014-12-30 2015-03-25 京东方科技集团股份有限公司 一种显示面板及显示装置
CN104849928B (zh) * 2015-04-16 2019-04-05 上海中航光电子有限公司 一种tft阵列基板、显示面板及显示装置
KR102635916B1 (ko) * 2016-09-30 2024-02-08 엘지디스플레이 주식회사 표시패널 및 이를 포함하는 보더리스 타입의 표시장치
US10957755B2 (en) * 2016-11-15 2021-03-23 Lg Display Co., Ltd. Display panel having a gate driving circuit arranged distributively in a display region of the display panel and organic light-emitting diode display device using the same
CN106782416B (zh) * 2017-03-02 2019-12-13 上海天马微电子有限公司 一种显示面板及显示装置
CN206947350U (zh) * 2017-06-29 2018-01-30 京东方科技集团股份有限公司 一种有机电致发光显示面板及显示装置
CN207517694U (zh) * 2017-12-05 2018-06-19 京东方科技集团股份有限公司 一种阵列基板及显示装置
US11430377B2 (en) * 2018-06-29 2022-08-30 Kyocera Corporation Display device

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10197851A (ja) * 1997-01-07 1998-07-31 Toshiba Corp 液晶表示装置
JP2006251534A (ja) * 2005-03-11 2006-09-21 Sharp Corp 表示装置
WO2011065045A1 (ja) * 2009-11-30 2011-06-03 シャープ株式会社 走査信号線駆動回路およびこれを備えた表示装置
WO2012108891A1 (en) * 2011-02-10 2012-08-16 Global Oled Technology, Llc Digital display with integrated computing circuit
WO2014069529A1 (ja) * 2012-10-30 2014-05-08 シャープ株式会社 アクティブマトリクス基板、表示パネル及びそれを備えた表示装置
WO2015045710A1 (ja) * 2013-09-26 2015-04-02 シャープ株式会社 表示パネル及びそれを備えた表示装置
JP2015197543A (ja) 2014-03-31 2015-11-09 ソニー株式会社 実装基板および電子機器
CN104238214A (zh) * 2014-07-24 2014-12-24 京东方科技集团股份有限公司 一种阵列基板及显示面板
WO2016080498A1 (ja) * 2014-11-21 2016-05-26 シャープ株式会社 アクティブマトリクス基板及び表示パネル
US20170025070A1 (en) * 2015-07-22 2017-01-26 Samsung Display Co., Ltd. Display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220277689A1 (en) * 2019-11-29 2022-09-01 Boe Technology Group Co., Ltd. Array substrate, display panel, spliced display panel and display driving method
US11688336B2 (en) * 2019-11-29 2023-06-27 Boe Technology Group Co., Ltd. Array substrate, display panel, spliced display panel and display driving method

Also Published As

Publication number Publication date
JPWO2020004663A1 (ja) 2021-06-24
EP3816975A1 (en) 2021-05-05
EP3816975A4 (en) 2022-07-06
US11769446B2 (en) 2023-09-26
JP7036921B2 (ja) 2022-03-15
CN112384965A (zh) 2021-02-19
US20220375402A1 (en) 2022-11-24
KR102586374B1 (ko) 2023-10-10
US20210264849A1 (en) 2021-08-26
JP2022071138A (ja) 2022-05-13
CN112384965B (zh) 2023-04-18
US11430377B2 (en) 2022-08-30
KR20210019542A (ko) 2021-02-22
JP7247392B2 (ja) 2023-03-28

Similar Documents

Publication Publication Date Title
CN108074532B (zh) 显示面板以及使用显示面板的有机发光二极管显示装置
KR102571354B1 (ko) 전계발광 표시장치
EP3355358B1 (en) Display device including an emission layer
JP7247392B2 (ja) 表示装置
WO2021082793A1 (zh) 显示面板及其驱动方法、显示装置
US11600685B2 (en) Display panel and display device using same
KR102220553B1 (ko) 표시 패널 및 그것을 포함하는 표시 장치
KR20190036461A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
JP2010060648A (ja) 画像表示装置
CN112435622A (zh) 显示基板及其驱动方法、显示装置
CN110970467A (zh) 显示装置
WO2021253392A1 (zh) 显示基板及其制作方法、显示装置
JP2013044891A (ja) 表示装置及び電子機器
JP2012181396A (ja) 電気光学装置および電子機器
KR20220092016A (ko) 듀얼 데이터배선을 포함하는 표시장치
CN115394201B (zh) 显示面板和显示装置
CN112820229B (zh) 显示装置
WO2021020042A1 (ja) 表示装置
KR102520698B1 (ko) Oled 표시패널
CN115769296A (zh) 显示基板及其制备方法、显示装置
US9286829B2 (en) Display device
JP6885807B2 (ja) 表示装置
US20240122007A1 (en) Display apparatus
WO2023236012A1 (zh) 显示面板及其制备方法、显示装置
KR102459073B1 (ko) 표시장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19826599

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2020527706

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20217001165

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2019826599

Country of ref document: EP