WO2017056146A1 - 信号伝送回路および内視鏡システム - Google Patents

信号伝送回路および内視鏡システム Download PDF

Info

Publication number
WO2017056146A1
WO2017056146A1 PCT/JP2015/077278 JP2015077278W WO2017056146A1 WO 2017056146 A1 WO2017056146 A1 WO 2017056146A1 JP 2015077278 W JP2015077278 W JP 2015077278W WO 2017056146 A1 WO2017056146 A1 WO 2017056146A1
Authority
WO
WIPO (PCT)
Prior art keywords
current
terminal
conversion circuit
transistor
circuit
Prior art date
Application number
PCT/JP2015/077278
Other languages
English (en)
French (fr)
Inventor
義雄 萩原
Original Assignee
オリンパス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by オリンパス株式会社 filed Critical オリンパス株式会社
Priority to JP2017542520A priority Critical patent/JPWO2017056146A1/ja
Priority to PCT/JP2015/077278 priority patent/WO2017056146A1/ja
Publication of WO2017056146A1 publication Critical patent/WO2017056146A1/ja
Priority to US15/886,262 priority patent/US10588487B2/en

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00004Operational features of endoscopes characterised by electronic signal processing
    • A61B1/00009Operational features of endoscopes characterised by electronic signal processing of image signals during a use of endoscope
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00004Operational features of endoscopes characterised by electronic signal processing
    • A61B1/00006Operational features of endoscopes characterised by electronic signal processing of control signals
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00011Operational features of endoscopes characterised by signal transmission
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00011Operational features of endoscopes characterised by signal transmission
    • A61B1/00018Operational features of endoscopes characterised by signal transmission using electrical cables
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/04Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor combined with photographic or television appliances
    • A61B1/045Control thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/50Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower
    • H03F3/505Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower with field-effect devices
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00043Operational features of endoscopes provided with output arrangements
    • A61B1/00045Display arrangement

Definitions

  • the present invention relates to a signal transmission circuit and an endoscope system.
  • FIG. 9 shows a configuration of a conventional signal transmission circuit 1100.
  • the signal transmission circuit 1100 is a first example of the prior art.
  • the signal transmission circuit 1100 includes an impedance conversion circuit 1120 and a current-voltage conversion circuit 1130.
  • a drive circuit 1110 is arranged on the input side of the signal transmission circuit 1100.
  • the drive circuit 1110 includes a transistor M10.
  • the transistor M10 is an NMOS transistor.
  • the drain terminal of the transistor M10 is connected to the power supply VDD.
  • the source terminal of the transistor M10 is connected to the transmission cable CB11.
  • the input signal VIN is input to the gate terminal of the transistor M10.
  • the drive circuit 1110 converts the input signal VIN into a current by the mutual conductance gm of the transistor M10.
  • the current value generated by the drive circuit 1110 is I IN .
  • the current generated by the drive circuit 1110 is input to the impedance conversion circuit 1120 via the transmission cable CB11 and the matching element Z11 for impedance matching.
  • the impedance conversion circuit 1120 has a current output circuit 1150.
  • the current output circuit 1150 includes a transistor M11 and a transistor M12 that form a current mirror.
  • the transistors M11 and M12 are NMOS transistors.
  • the drain terminal of the transistor M11 is connected to the input terminal Tin.
  • the source terminal of the transistor M11 is connected to the ground GND.
  • the gate terminal of the transistor M11 is connected to the drain terminal of the transistor M11.
  • the drain terminal of the transistor M12 is connected to the output terminal Tout.
  • the source terminal of the transistor M12 is connected to the ground GND.
  • the gate terminal of the transistor M12 is connected to the gate terminal of the transistor M11.
  • the current generated by the drive circuit 1110 is input to the input terminal Tin. This current flows between the drain terminal and the source terminal of the transistor M11. A current corresponding to the mirror ratio between the transistor M11 and the transistor M12 flows between the drain terminal and the source terminal of the transistor M12. Assume that the W / L ratio of the transistors M11 and M12 is the same. When the coefficient of the transistor M11 is m and the coefficient of the transistor M12 is n, the current value of the current flowing through the transistor M12 is (n / m) ⁇ I IN . When the coefficients of the transistors M11 and M12 are the same, the currents flowing in the transistors M11 and M12 are the same.
  • the impedance conversion circuit 1120 outputs a current having a current value of I OUT from the output terminal Tout.
  • the impedance conversion circuit 1120 is a current conversion circuit having a low input impedance and a high output impedance.
  • the current-voltage conversion circuit 1130 includes a feedback resistor R12 and an operational amplifier OP11.
  • the first terminal of the feedback resistor R12 is connected to the inverting input terminal of the operational amplifier OP11.
  • the second terminal of the feedback resistor R12 is connected to the output terminal of the operational amplifier OP11.
  • the inverting input terminal of the operational amplifier OP11 is connected to the impedance conversion circuit 1120.
  • the non-inverting input terminal of the operational amplifier OP11 is connected to a power source that outputs a reference voltage VREF.
  • the current output from the impedance conversion circuit 1120 is input to the current-voltage conversion circuit 1130.
  • the current-voltage conversion circuit 1130 converts a current into a voltage and outputs the voltage as an output signal VOUT.
  • FIG. 10 shows a configuration of a conventional signal transmission circuit 1101.
  • the signal transmission circuit 1101 is a second example of the prior art.
  • the signal transmission circuit 1101 includes an impedance conversion circuit 1121 and a current-voltage conversion circuit 1130.
  • a drive circuit 1110 is arranged on the input side of the signal transmission circuit 1101.
  • Each of drive circuit 1110 and current-voltage conversion circuit 1130 is the same as each of drive circuit 1110 and current-voltage conversion circuit 1130 in FIG. Therefore, the description of the drive circuit 1110 and the current-voltage conversion circuit 1130 is omitted.
  • the impedance conversion circuit 1121 includes a transistor M13, a current source CS11, and a current source CS12.
  • the transistor M13 is an NMOS transistor.
  • the transistor M13 is a gate-grounded transistor.
  • the source terminal of the transistor M13 is connected to the input terminal Tin.
  • the drain terminal of the transistor M13 is connected to the output terminal Tout.
  • the gate terminal of the transistor M13 is connected to the power supply V11.
  • the first terminal of the current source CS11 is connected to the power supply VDD.
  • the second terminal of the current source CS11 is connected to the output terminal Tout.
  • the first terminal of the current source CS12 is connected to the input terminal Tin.
  • the second terminal of the current source CS12 is connected to the ground GND.
  • a current source CS11, a transistor M13, and a current source CS12 are connected in series between the power supply VDD and the ground GND.
  • the current generated by the drive circuit 1110 is input to the input terminal Tin.
  • a constant current having a current value I 1 flows to the current source CS12.
  • Constant current current value is I 2 flows in the current source CS11.
  • the impedance conversion circuit 1121 outputs a current having a current value of I OUT from the output terminal Tout.
  • the impedance conversion circuit 1121 is a current conversion circuit having a low input impedance and a high output impedance.
  • Patent Document 1 A circuit equivalent to the signal transmission circuit 1100 and the signal transmission circuit 1101 is disclosed in Patent Document 1.
  • a problem of the signal transmission circuit 1100 will be described. It is assumed that the resistance value R of the feedback resistor R12 is 1 [K ⁇ ]. Suppose the maximum value V IN_MAX voltage value V IN of the input signal VIN is 2.0 [V], and the minimum value V IN_MIN voltage value V IN of the input signal VIN is 1.0 [V]. It is assumed that the maximum value I IN_MAX of the current value I IN input to the impedance conversion circuit 1120 is 2.0 [mA], and the minimum value I IN_MIN of the current value I IN is 1.0 [mA]. . When the voltage value V IN of the input signal VIN is at the maximum value V IN_MAX, current I IN is the maximum value I IN_MAX.
  • V REF a voltage value of the reference voltage.
  • R is the resistance value of the feedback resistor R12.
  • V OUT V REF ⁇ R ⁇ I OUT (22)
  • the maximum value V OUT_MAX voltage value V OUT of the output signal VOUT is 3.0 [V]
  • the and the minimum value V out_min voltage value V OUT of the output signal VOUT is 2.0 [V].
  • the voltage value V OUT of the output signal VOUT is from 2.0 [V] 3.0 [V] . Since the voltage value V REF of the reference voltage is 1.0 [V], the current-voltage conversion circuit 1130 needs a linear output characteristic in the range of 1.0 [V] to 3.0 [V]. . As described above, the current-voltage conversion circuit 1130 requires linear output characteristics even in the range of 1.0 [V] to 2.0 [V] that is not in the range of the voltage value of the output signal VOUT. This is because the minimum value V IN_MIN to the corresponding offset voltage (1.0 [V]) by the offset current of the voltage value V IN of the input signal VIN (1.0 [mA]) is outputted from the impedance conversion circuit 1120 It is. In the subsequent circuit, linear input characteristics are required in the same range as the above range. For example, the subsequent circuit is an AD conversion circuit.
  • the signal transmission circuit 1101 also has the same problem as described above depending on the constant current (I 2 ) flowing through the current source CS11 and the constant current (I 1 ) flowing through the current source CS12.
  • An object of the present invention is to provide a signal transmission circuit and an endoscope system that can reduce an offset current based on an offset voltage of an input signal.
  • the signal transmission circuit includes an impedance conversion circuit and a current-voltage conversion circuit.
  • the first current is input to the impedance conversion circuit.
  • the impedance conversion circuit outputs a second current corresponding to the first current.
  • the current-voltage conversion circuit converts the second current output from the impedance conversion circuit into a voltage.
  • the impedance conversion circuit includes a first current source and a current output circuit.
  • the first current source generates a reference current.
  • the current output circuit outputs the second current corresponding to a difference or sum between the first current and the reference current.
  • the signal transmission circuit is disposed between the impedance conversion circuit and the current-voltage conversion circuit, and the impedance conversion circuit and the current- You may further have a switch which switches on and off of electrical connection with a voltage converter circuit.
  • the impedance conversion circuit may convert the first current input to the impedance conversion circuit into the reference current when the switch is off.
  • the first current source may hold the reference current when the switch is off.
  • the impedance conversion circuit may output the second current when the switch is on.
  • the impedance conversion circuit may further include a first transistor and a second transistor.
  • the first transistor and the second transistor may constitute a current mirror.
  • the first current source and the second transistor may be connected in series between a first power source and a second power source.
  • the first current may be input to the first transistor.
  • the second transistor may be connected to the switch.
  • the current output circuit may further include a transistor and a second current source.
  • the first current source, the transistor, and the second current source may be connected in series between a first power source and a second power source.
  • the transistor may have a first terminal, a second terminal, and a control terminal. Any one of the first terminal and the second terminal may be connected to the switch, and the control terminal may be connected to a third power source.
  • the first current source may be connected to a terminal connected to the switch among the first terminal and the second terminal.
  • the second current source may be connected to a terminal different from the terminal to which the first current source is connected, of the first terminal and the second terminal. Of the first terminal and the second terminal, the first current may be input to a terminal different from the terminal to which the first current source is connected.
  • the endoscope system includes an endoscope scope and the signal transmission circuit.
  • the endoscope scope includes an image sensor and a transmission buffer.
  • the image sensor outputs an image signal.
  • the transmission buffer is disposed inside or outside the imaging device and outputs the first current based on the imaging signal.
  • the signal transmission circuit is connected to the transmission buffer.
  • the current output circuit outputs the second current corresponding to the difference or sum between the first current and the reference current. For this reason, the signal transmission circuit and the endoscope system can reduce the offset current based on the offset voltage of the input signal.
  • 1 is a circuit diagram showing a configuration of a signal transmission circuit according to a first embodiment of the present invention. It is a circuit diagram which shows the structure of the signal transmission circuit of the modification of the 1st Embodiment of this invention. It is a circuit diagram which shows the structure of the signal transmission circuit of the 2nd Embodiment of this invention. It is a circuit diagram which shows the structure of the signal transmission circuit of the 1st modification of the 2nd Embodiment of this invention. It is a circuit diagram which shows the structure of the signal transmission circuit of the 2nd modification of the 2nd Embodiment of this invention. It is a circuit diagram which shows the structure of the signal transmission circuit of the 3rd Embodiment of this invention.
  • FIG. 1 shows a configuration of a signal transmission circuit 100 according to the first embodiment of the present invention.
  • the signal transmission circuit 100 includes an impedance conversion circuit 120 and a current-voltage conversion circuit 130.
  • the impedance conversion circuit 120 and the current-voltage conversion circuit 130 constitute a signal processing circuit.
  • a drive circuit 110 is disposed on the input side of the signal transmission circuit 100.
  • the drive circuit 110 includes a transistor M0.
  • the transistor M0 is an NMOS transistor.
  • the transistor M0 has a source terminal, a drain terminal, and a gate terminal.
  • the drain terminal of the transistor M0 is connected to the power supply VDD.
  • the source terminal of the transistor M0 is connected to the transmission cable CB1.
  • the input signal VIN is input to the gate terminal of the transistor M0.
  • the drive circuit 110 converts the input signal VIN into a first current by the mutual conductance gm of the transistor M0.
  • the current value of the first current is I IN .
  • the first current generated by the drive circuit 110 is input to the impedance conversion circuit 120 via the transmission cable CB1 and the matching element Z1 for impedance matching.
  • the matching element Z1 is disposed between the transmission cable CB1 and the impedance conversion circuit 120.
  • the matching element Z1 may be disposed between the drive circuit 110 and the transmission cable CB1.
  • the matching element Z1 may be disposed between the drive circuit 110 and the transmission cable CB1 and between the transmission cable CB1 and the impedance conversion circuit 120.
  • the first current generated by the drive circuit 110 is input to the impedance conversion circuit 120.
  • the impedance conversion circuit 120 outputs a second current corresponding to the first current.
  • the impedance conversion circuit 120 is a current conversion circuit having a low input impedance and a high output impedance.
  • the impedance conversion circuit 120 includes a current source 140 and a current output circuit 150.
  • the current source 140 is a constant current source.
  • the current source 140 generates a reference current.
  • the current value output from the current source 140 is controlled by the control signal ⁇ CTRL.
  • the current output circuit 150 outputs a second current corresponding to the difference between the first current and the reference current.
  • the current value of the first current input to the impedance conversion circuit 120 is I IN
  • the current value of the reference current is I 2
  • the second current output from the impedance conversion circuit 120 is input to the current-voltage conversion circuit 130.
  • the current-voltage conversion circuit 130 converts the second current into a voltage and outputs the voltage as the output signal VOUT.
  • V REF is a voltage value of the reference voltage of the current-voltage conversion circuit 130.
  • R is the resistance value of the internal resistance of the current-voltage conversion circuit 130.
  • V OUT V REF ⁇ R ⁇ I OUT (2)
  • the resistance value R of the internal resistance of the current-voltage conversion circuit 130 is 1 [K ⁇ ].
  • the maximum value V IN_MAX voltage value V IN of the input signal VIN is 2.0 [V]
  • the minimum value V IN_MIN voltage value V IN of the input signal VIN is 1.0 [V].
  • the maximum value I IN_MAX of the current value I IN input to the impedance conversion circuit 120 is 2.0 [mA]
  • the minimum value I IN_MIN of the current value I IN is 1.0 [mA].
  • current I IN is the maximum value I IN_MAX.
  • the voltage value V IN of the input signal VIN is the minimum value V IN_MIN
  • current I IN is the minimum value I IN_MIN.
  • the current value I 2 of the reference current is controlled to be the same as the current value input to the impedance conversion circuit 120 when the reference level input signal VIN is input to the signal transmission circuit 100.
  • Voltage V IN of the input signal VIN reference level is the same as the maximum value V IN_MAX.
  • the current value input to the impedance conversion circuit 120 is the maximum value I IN_MAX .
  • the current value I OUT output from the impedance conversion circuit 120 is expressed by Expression (3) by Expression (1).
  • I OUT I IN — MAX ⁇ I IN (3)
  • the current-voltage conversion circuit 130 requires linear output characteristics in the range of 0 [V] to 1.0 [V]. Therefore, compared with the prior art, the voltage range that requires linear output characteristics in the current-voltage conversion circuit 130 is reduced. As a result, the current-voltage conversion circuit 130 can be easily designed.
  • the current output circuit 150 may output a second current corresponding to the sum of the first current and the reference current.
  • the reference current may include a constant current component.
  • the second current may be a current obtained by removing a constant current component from the sum of the first current and the reference current.
  • the signal transmission circuit 100 includes the impedance conversion circuit 120 and the current-voltage conversion circuit 130.
  • the first current is input to the impedance conversion circuit 120.
  • the impedance conversion circuit 120 outputs a second current corresponding to the first current.
  • the current-voltage conversion circuit 130 converts the second current output from the impedance conversion circuit 120 into a voltage.
  • the impedance conversion circuit 120 includes a current source 140 (first current source) and a current output circuit 150.
  • the current source 140 generates a reference current.
  • the current output circuit 150 outputs a second current corresponding to the difference or sum between the first current and the reference current.
  • the signal transmission circuit of each aspect of the present invention may not have a configuration corresponding to at least one of the drive circuit 110, the transmission cable CB1, and the matching element Z1.
  • the current output circuit 150 outputs a second current corresponding to the difference or sum between the first current and the reference current. For this reason, the signal transmission circuit 100 can reduce the offset current based on the offset voltage of the input signal.
  • FIG. 2 shows a configuration of the signal transmission circuit 101 according to a modification of the first embodiment.
  • the signal transmission circuit 101 includes an impedance conversion circuit 120 and a current-voltage conversion circuit 130.
  • the signal transmission circuit 101 is the same as the signal transmission circuit 100 shown in FIG. The difference between the configuration shown in FIG. 2 and the configuration shown in FIG. 1 will be described.
  • a drive circuit 111 is disposed on the input side of the signal transmission circuit 101.
  • the drive circuit 111 includes a transistor M0a and a resistor R1.
  • the resistor R1 has a first terminal and a second terminal. A first terminal of the resistor R1 is connected to the power supply VDD.
  • the transistor M0a is a PMOS transistor.
  • the transistor M0a has a source terminal, a drain terminal, and a gate terminal.
  • the source terminal of the transistor M0a is connected to the second terminal of the resistor R1.
  • the drain terminal of the transistor M0a is connected to the transmission cable CB1.
  • the input signal VIN is input to the gate terminal of the transistor M0a.
  • the drive circuit 111 outputs a current corresponding to the voltage of the input signal VIN and the resistance value of the resistor R1.
  • the drive circuit 111 outputs a current corresponding to the resistance value of the resistor R1. For this reason, the design of the current value output from the drive circuit 111 is easy.
  • FIG. 3 shows the configuration of the signal transmission circuit 102 according to the second embodiment of the present invention.
  • the signal transmission circuit 102 includes an impedance conversion circuit 122, a current-voltage conversion circuit 132, and a switch SW1.
  • the impedance conversion circuit 122 and the current-voltage conversion circuit 132 constitute a signal processing circuit. The difference between the configuration shown in FIG. 3 and the configuration shown in FIG. 1 will be described.
  • the impedance conversion circuit 122 includes a current source 142 and a current output circuit 152.
  • the current source 142 includes a transistor Mr, a switch SW2, and a capacitive element C1.
  • the transistor Mr is a PMOS transistor.
  • the transistor Mr has a source terminal, a drain terminal, and a gate terminal.
  • the source terminal of the transistor Mr is connected to the power supply VDD.
  • the drain terminal of the transistor Mr is connected to the output terminal Tout.
  • the gate terminal of the transistor Mr is connected to the capacitive element C1. A current corresponding to the voltage of the capacitive element C1 flows between the source terminal of the transistor Mr and the drain terminal of the transistor Mr.
  • the switch SW2 has a first terminal and a second terminal.
  • the first terminal of the switch SW2 is connected to the gate terminal of the transistor Mr.
  • the second terminal of the switch SW2 is connected to the drain terminal of the transistor Mr.
  • Switch SW2 is an element that can be switched on and off. When the switch SW2 is on, the first terminal of the capacitor C1 is electrically connected to the output terminal Tout.
  • the capacitive element C1 has a first terminal and a second terminal.
  • the first terminal of the capacitive element C1 is connected to the gate terminal of the transistor Mr and the first terminal of the switch SW2.
  • the second terminal of the capacitive element C1 is connected to the power supply VDD.
  • the switch SW2 and the capacitive element C1 constitute a sample and hold circuit.
  • the switch SW2 samples the voltage at the output terminal Tout.
  • the capacitive element C1 holds the voltage sampled by the switch SW2. That is, the capacitive element C1 is a sampling capacitor.
  • the current source 142 is a constant current source.
  • the value of the current the current source 142 outputs is I 2.
  • the current output circuit 152 includes a transistor M1 and a transistor M2 that constitute a current mirror.
  • the transistors M1 and M2 are NMOS transistors.
  • the transistors M1 and M2 have a source terminal, a drain terminal, and a gate terminal.
  • the drain terminal of the transistor M1 is connected to the input terminal Tin.
  • the source terminal of the transistor M1 is connected to the ground GND.
  • the gate terminal of the transistor M1 is connected to the drain terminal of the transistor M1.
  • the drain terminal of the transistor M2 is connected to the output terminal Tout.
  • the source terminal of the transistor M2 is connected to the ground GND.
  • the gate terminal of the transistor M2 is connected to the gate terminal of the transistor M1.
  • the transistor M2 is connected to the switch SW1 via the output terminal Tout.
  • a current source 142 and a transistor M2 are connected in series between the power supply VDD and the ground GND.
  • the first current generated by the drive circuit 110 is input to the input terminal Tin.
  • the first current is input to the transistor M1 through the input terminal Tin.
  • the first current flows between the drain terminal and the source terminal of the transistor M1.
  • a current corresponding to the mirror ratio between the transistor M1 and the transistor M2 flows between the drain terminal and the source terminal of the transistor M2.
  • the W / L ratio of the transistors M1 and M2 is the same.
  • the coefficient of the transistor M1 is m and the coefficient of the transistor M2 is n
  • the current value of the current flowing through the transistor M2 is (n / m) ⁇ I IN .
  • the coefficients of the transistors M1 and M2 are the same, the currents flowing through the transistors M1 and M2 are the same.
  • the impedance conversion circuit 122 outputs a current whose current value is I OUT from the output terminal Tout.
  • the impedance conversion circuit 122 is a current conversion circuit having a low input impedance and a high output im
  • the switch SW1 is disposed between the impedance conversion circuit 122 and the current-voltage conversion circuit 132.
  • the switch SW1 has a first terminal and a second terminal. A first terminal of the switch SW1 is connected to the impedance conversion circuit 122. The second terminal of the switch SW1 is connected to the current-voltage conversion circuit 132.
  • the switch SW1 switches on and off the electrical connection between the impedance conversion circuit 122 and the current-voltage conversion circuit 132.
  • the switch SW1 When the switch SW1 is on, the impedance conversion circuit 122 and the current-voltage conversion circuit 132 are electrically connected.
  • the switch SW1 When the switch SW1 is off, the impedance conversion circuit 122 and the current-voltage conversion circuit 132 are electrically insulated.
  • the current-voltage conversion circuit 132 includes a feedback resistor R2 and an operational amplifier OP1.
  • the feedback resistor R2 has a first terminal and a second terminal.
  • the operational amplifier OP1 has a non-inverting input terminal, an inverting input terminal, and an output terminal.
  • the first terminal of the feedback resistor R2 is connected to the inverting input terminal of the operational amplifier OP1.
  • the second terminal of the feedback resistor R2 is connected to the output terminal of the operational amplifier OP1.
  • the inverting input terminal of the operational amplifier OP1 is connected to the second terminal of the switch SW1.
  • the non-inverting input terminal of the operational amplifier OP1 is connected to a power source that outputs a reference voltage VREF.
  • the current output from the impedance conversion circuit 122 is input to the current-voltage conversion circuit 132.
  • the current-voltage conversion circuit 132 converts a current into a voltage and outputs the voltage as an output signal VOUT.
  • FIG. 3 other than the above, the configuration shown in FIG. 3 is the same as the configuration shown in FIG.
  • Each signal of the reference level and the signal level is input to the signal transmission circuit 102 as the input signal VIN.
  • the voltage value V IN of the input signal VIN of the signal level is the maximum value V IN_MAX
  • current I IN is the maximum value I IN_MAX.
  • the voltage value V IN of the input signal VIN of the signal level is the minimum value V IN_MIN
  • current I IN is the minimum value I IN_MIN.
  • Maximum value V IN_MAX voltage value V IN of the input signal VIN and the minimum value V IN_MIN voltage value V IN of the input signal VIN is known.
  • Voltage V IN of the input signal VIN reference level is the same as the maximum value V IN_MAX voltage value V IN of the input signal VIN.
  • the switch SW1 is controlled to be off and the switch SW2 is controlled to be on.
  • the impedance conversion circuit 122 and the current-voltage conversion circuit 132 are electrically insulated.
  • the reference level input signal VIN is input to the signal transmission circuit 102.
  • the current value I IN of the first current input to the impedance conversion circuit 122 is I IN_MAX .
  • the first current is input to the transistor M1.
  • the transistor M2 outputs a reference current having the same current value as the first current. Since the switch SW1 is off, the same current as the current flowing through the transistor M2 flows through the transistor Mr. That is, the reference current flows through the transistor Mr.
  • the voltage necessary for the reference current to flow through the transistor Mr is sampled by the capacitor C1 by the switch SW2.
  • the capacitive element C1 holds the sampled voltage.
  • the switch SW1 is controlled to be on and the switch SW2 is controlled to be off.
  • the impedance conversion circuit 122 and the current-voltage conversion circuit 132 are electrically connected.
  • the current value I 2 of the current flowing through the transistor Mr is fixed to the I IN_MAX.
  • the current output circuit 152 outputs a second current corresponding to the difference between the first current and the reference current.
  • the current value I OUT of the second current is expressed by Expression (5).
  • I OUT I IN — MAX ⁇ I IN (5)
  • Voltage V OUT of the output signal VOUT is represented by the formula (2) shown in the first embodiment.
  • the resistance value R of the internal resistance of the current-voltage conversion circuit 132 is 1 [K ⁇ ].
  • the maximum value V IN_MAX voltage value V IN of the input signal VIN is 2.0 [V]
  • the minimum value V IN_MIN voltage value V IN of the input signal VIN is 1.0 [V].
  • the maximum value I IN_MAX of the current value I IN input to the impedance conversion circuit 122 is 2.0 [mA]
  • the minimum value I IN_MIN of the current value I IN is 1.0 [mA].
  • the current value I OUT of the second current is 0 [mA] to 1.0 [mA].
  • the voltage value V REF of the reference voltage is 1.0 [V]
  • the formula (2) the maximum value V OUT_MAX voltage value V OUT of the output signal VOUT is 1.0 [V]
  • the output signal minimum value V out_min voltage value V OUT at VOUT is 0 [V]. That is, the current-voltage conversion circuit 132 requires linear output characteristics in the range of 0 [V] to 1.0 [V]. Therefore, compared with the prior art, the voltage range that requires linear output characteristics in the current-voltage conversion circuit 132 is reduced. As a result, the current-voltage conversion circuit 132 can be easily designed.
  • each transistor used in the signal transmission circuit 102 may be opposite to the above conductivity type.
  • a MOS (Metal Oxide Semiconductor) transistor is used, but a bipolar transistor may be used.
  • the signal transmission circuit 102 includes the switch SW1.
  • the switch SW1 is disposed between the impedance conversion circuit 122 and the current-voltage conversion circuit 132, and switches on and off the electrical connection between the impedance conversion circuit 122 and the current-voltage conversion circuit 132.
  • the impedance conversion circuit 122 converts the first current input to the impedance conversion circuit 122 into a reference current when the switch SW1 is off.
  • the current source 142 (first current source) holds the reference current when the switch SW1 is off.
  • the impedance conversion circuit 122 outputs a second current when the switch SW1 is on.
  • the impedance conversion circuit 122 includes a transistor M1 (first transistor) and a transistor M2 (second transistor).
  • the transistor M1 and the transistor M2 constitute a current mirror. Between the first power supply (power supply VDD) and the second power supply (ground GND), the current source 142 and the transistor M2 are connected in series. The first current is input to the transistor M1.
  • the transistor M2 is connected to the switch SW1.
  • the signal transmission circuit 102 can reduce the offset current based on the offset voltage of the input signal.
  • FIG. 4 shows the configuration of the signal transmission circuit 103 according to the first modification of the second embodiment.
  • the signal transmission circuit 103 includes an impedance conversion circuit 122, a current-voltage conversion circuit 133, and a switch SW1.
  • the impedance conversion circuit 122 and the current-voltage conversion circuit 133 constitute a signal processing circuit. The difference between the configuration shown in FIG. 4 and the configuration shown in FIG. 3 will be described.
  • the current-voltage conversion circuit 132 shown in FIG. 3 is changed to a current-voltage conversion circuit 133.
  • the current-voltage conversion circuit 133 has a resistor R3.
  • the resistor R3 has a first terminal and a second terminal. The first terminal of the resistor R3 is connected to the second terminal of the switch SW1. A second terminal of the resistor R3 is connected to the ground GND.
  • FIG. 5 shows a configuration of the signal transmission circuit 104 of the second modification example of the second embodiment.
  • the signal transmission circuit 104 includes an impedance conversion circuit 124, a current-voltage conversion circuit 132, and a switch SW1.
  • the impedance conversion circuit 124 and the current-voltage conversion circuit 132 constitute a signal processing circuit.
  • the configuration shown in FIG. 5 will be described while referring to differences from the configuration shown in FIG.
  • the impedance conversion circuit 124 includes a current source 142, a current output circuit 152, and a current source CS1.
  • the current source CS1 has a first terminal and a second terminal.
  • the first terminal of the current source CS1 is connected to the power supply VDD.
  • the second terminal of the current source CS1 is connected to the input terminal Tin.
  • the current source CS1 is a constant current source.
  • the value of the current the current source CS1 is output is I 1.
  • the current flowing through the transistor M1 can be changed according to the current output from the current source CS1. For this reason, the degree of freedom in designing the current output circuit 152 is increased.
  • FIG. 6 shows the configuration of the signal transmission circuit 105 according to the third embodiment of the present invention.
  • the signal transmission circuit 105 includes an impedance conversion circuit 125, a current-voltage conversion circuit 132, and a switch SW1.
  • the impedance conversion circuit 125 and the current-voltage conversion circuit 132 constitute a signal processing circuit. The difference between the configuration illustrated in FIG. 6 and the configuration illustrated in FIG. 3 will be described.
  • the impedance conversion circuit 125 includes a current source 142 and a current output circuit 155.
  • the current output circuit 155 includes a transistor M3 and a current source CS2.
  • the transistor M3 is an NMOS transistor.
  • the transistor M3 is a gate-grounded transistor.
  • the transistor M3 has a source terminal, a drain terminal, and a gate terminal.
  • the source terminal of the transistor M3 is connected to the input terminal Tin.
  • the drain terminal of the transistor M3 is connected to the output terminal Tout. Therefore, the drain terminal of the transistor M3 is connected to the switch SW1 and the current source 142 via the output terminal Tout.
  • the gate terminal of the transistor M3 is connected to the power supply V1.
  • the power supply V1 may be the same as the power supply VDD.
  • the current source CS2 has a first terminal and a second terminal.
  • the first terminal of the current source CS2 is connected to the input terminal Tin.
  • the second terminal of the current source CS2 is connected to the ground GND.
  • the current source CS2 is a constant current source.
  • the value of the current the current source CS2 is output is I 1.
  • a current source 142, a transistor M3, and a current source CS2 are connected in series between the power supply VDD and the ground GND.
  • the first current generated by the drive circuit 110 is input to the input terminal Tin.
  • the first current is input to the source terminal of the transistor M3 via the input terminal Tin.
  • the sum of the current value I IN input to the impedance conversion circuit 125 and the current value I 2 flowing through the current source 142 is the current value I 1 flowing through the current source CS 2 and the current value I OUT output from the output terminal Tout. Is the same as the sum of That is, Expression (7) is satisfied.
  • I IN + I 2 I 1 + I OUT (7)
  • the impedance conversion circuit 125 outputs a current whose current value is I OUT from the output terminal Tout.
  • the impedance conversion circuit 125 is a current conversion circuit having a low input impedance and a high output impedance.
  • Each signal of the reference level and the signal level is input to the signal transmission circuit 105 as the input signal VIN.
  • the voltage value V IN of the input signal VIN of the signal level is the maximum value V IN_MAX
  • current I IN is the maximum value I IN_MAX.
  • the voltage value V IN of the input signal VIN of the signal level is the minimum value V IN_MIN
  • current I IN is the minimum value I IN_MIN.
  • Maximum value V IN_MAX voltage value V IN of the input signal VIN and the minimum value V IN_MIN voltage value V IN of the input signal VIN is known.
  • Voltage V IN of the input signal VIN reference level is the same as the maximum value V IN_MAX voltage value V IN of the input signal VIN.
  • the switch SW1 is controlled to be off and the switch SW2 is controlled to be on.
  • the impedance conversion circuit 125 and the current-voltage conversion circuit 132 are electrically insulated.
  • the reference level input signal VIN is input to the signal transmission circuit 105.
  • Current I 2 of the reference current is represented by the formula (9).
  • the reference current includes a current (constant current component) output from the current source CS2.
  • I 2 I 1 ⁇ I IN_MAX (9)
  • the switch SW1 is controlled to be on and the switch SW2 is controlled to be off.
  • the impedance conversion circuit 125 and the current-voltage conversion circuit 132 are electrically connected.
  • the current value I 2 of the current flowing through the transistor Mr is fixed to the value indicated by the equation (9).
  • the current output circuit 155 outputs a second current.
  • the current value I OUT of the second current is expressed by Expression (10) by Expression (7) and Expression (9). That is, the current output circuit 155 outputs a second current corresponding to the sum of the first current and the reference current.
  • Voltage V OUT of the output signal VOUT is represented by the formula (2) shown in the first embodiment.
  • the resistance value R of the internal resistance of the current-voltage conversion circuit 132 is 1 [K ⁇ ].
  • the maximum value V IN_MAX voltage value V IN of the input signal VIN is 2.0 [V]
  • the minimum value V IN_MIN voltage value V IN of the input signal VIN is 1.0 [V].
  • the maximum value I IN_MAX of the current value I IN input to the impedance conversion circuit 125 is 2.0 [mA]
  • the minimum value I IN_MIN of the current value I IN is 1.0 [mA].
  • the current value I OUT of the second current is ⁇ 1.0 [mA] to 0 [mA]. If the voltage value V REF of the reference voltage is 1.0 [V], the formula (2), the maximum value V OUT_MAX voltage value V OUT of the output signal VOUT is 2.0 [V], and the output signal minimum value V out_min voltage value V OUT of VOUT is 1.0 [V]. That is, the current-voltage conversion circuit 132 requires linear output characteristics in the range of 1.0 [V] to 2.0 [V]. Therefore, compared with the prior art, the voltage range that requires linear output characteristics in the current-voltage conversion circuit 132 is reduced. As a result, the current-voltage conversion circuit 132 can be easily designed.
  • each transistor used in the signal transmission circuit 105 may be opposite to the above conductivity type.
  • a MOS (Metal Oxide Semiconductor) transistor is used, but a bipolar transistor may be used.
  • the impedance conversion circuit 125 may include a current source CS1.
  • the current output circuit 155 includes the transistor M3 and the current source CS2 (second current source).
  • a current source 142, a transistor M3, and a current source CS2 are connected in series between the first power supply (power supply VDD) and the second power supply (ground GND).
  • the transistor M3 has a first terminal (source terminal), a second terminal (drain terminal), and a control terminal (gate terminal). Any one of the first terminal and the second terminal is connected to the switch SW1, and the control terminal is connected to the power source V1 (third power source).
  • the current source 142 is connected to a terminal connected to the switch SW1 among the first terminal and the second terminal.
  • the current source CS2 is connected to a terminal different from the terminal to which the current source 142 is connected among the first terminal and the second terminal. Of the first terminal and the second terminal, the first current is input to a terminal different from the terminal to which the current source 142 is connected.
  • the signal transmission circuit 105 can reduce the offset current based on the offset voltage of the input signal.
  • FIG. 7 shows a configuration of an endoscope system 1 according to the fourth embodiment of the present invention.
  • the endoscope system 1 includes an endoscope scope 2, a transmission cable 3, an operation unit 4, a connector unit 5, a processor 6, and a display device 7.
  • the endoscope scope 2 has an insertion portion 70 that is inserted into a subject.
  • the insertion part 70 is a part of the transmission cable 3.
  • the insertion unit 70 is inserted into the subject.
  • the endoscope scope 2 generates an imaging signal (image data) by capturing an image inside the subject.
  • the endoscope scope 2 outputs the generated imaging signal to the processor 6.
  • the imaging unit 20 illustrated in FIG. 8 is disposed at the distal end 71 of the insertion unit 70.
  • the operation portion 4 is connected to the end opposite to the tip 71.
  • the operation unit 4 receives various operations on the endoscope scope 2.
  • the transmission cable 3 connects the imaging unit 20 and the connector unit 5 of the endoscope scope 2.
  • the imaging signal generated by the imaging unit 20 is output to the connector unit 5 via the transmission cable 3.
  • the connector unit 5 is connected to the endoscope scope 2 and the processor 6.
  • the connector unit 5 performs predetermined signal processing on the imaging signal output from the endoscope scope 2. Further, the connector unit 5 performs A / D conversion of the analog imaging signal into a digital signal.
  • the connector unit 5 outputs an imaging signal that is a digital signal to the processor 6.
  • the processor 6 performs predetermined image processing on the imaging signal output from the connector unit 5 and generates an image signal. Furthermore, the processor 6 comprehensively controls the entire endoscope system 1.
  • Display device 7 displays an image corresponding to the image signal processed by processor 6.
  • the display device 7 displays various information related to the endoscope system 1.
  • the endoscope system 1 has a light source device that generates illumination light irradiated on a subject. In FIG. 7, the light source device is omitted.
  • FIG. 8 shows an internal configuration of the endoscope system 1.
  • the endoscope system 1 includes an imaging unit 20, a transmission cable 3, a connector unit 5, and a processor 6.
  • the imaging unit 20 includes a first chip 21 and a second chip 22.
  • the first chip 21 includes a light receiving unit 23, a reading unit 24, a timing generation unit 25, and a buffer 26.
  • the imaging unit 20 functions as an imaging element.
  • the imaging unit 20 outputs an imaging signal.
  • the light receiving unit 23 includes a plurality of pixels and generates an imaging signal based on the incident light.
  • the reading unit 24 reads the imaging signal generated by the light receiving unit 23. Furthermore, the reading unit 24 generates a reference signal.
  • the timing generation unit 25 generates a timing signal based on the reference clock signal and the synchronization signal output from the connector unit 5. The timing signal generated by the timing generation unit 25 is output to the reading unit 24.
  • the reading unit 24 reads the imaging signal according to the timing signal.
  • the buffer 26 temporarily holds the imaging signal and the reference signal read from the light receiving unit 23.
  • the first chip 21 outputs an imaging signal from the buffer 26.
  • the second chip 22 has a buffer 27.
  • the buffer 27 outputs the imaging signal output from the first chip 21 to the connector unit 5 via the transmission cable 3.
  • the buffer 27 includes a drive circuit 110 or a drive circuit 111.
  • the imaging signal is input to the drive circuit 110 or the drive circuit 111 as the input signal VIN.
  • the combination of circuits mounted on the first chip 21 and the second chip 22 can be appropriately changed according to the design.
  • the buffer 27 is disposed inside the imaging unit 20.
  • the buffer 27 may be disposed inside the endoscope scope 2 and outside the imaging unit 20.
  • a power supply stabilizing capacitor C100 is disposed between a signal line for transmitting a power supply voltage and a signal line for transmitting a ground voltage.
  • the connector unit 5 includes an analog front end unit 51 (hereinafter referred to as an AFE unit 51), a preprocessing unit 52, and a control signal generation unit 53.
  • the connector unit 5 electrically connects the endoscope scope 2 (imaging unit 20) and the processor 6.
  • the connector unit 5 and the imaging unit 20 are connected by the transmission cable 3.
  • the transmission cable 3 corresponds to the transmission cable CB1.
  • the connector unit 5 and the processor 6 are connected by a coil cable.
  • the AFE unit 51 (imaging signal processing circuit) calculates the difference between the reference signal and the imaging signal. Further, the AFE unit 51 performs A / D conversion on the imaging signal based on this difference. The AFE unit 51 outputs the imaging signal converted into a digital signal by A / D conversion to the preprocessing unit 52.
  • the AFE unit 51 includes any one of the signal transmission circuit 100, the signal transmission circuit 101, the signal transmission circuit 102, the signal transmission circuit 103, the signal transmission circuit 104, and the signal transmission circuit 105.
  • the pre-processing unit 52 performs predetermined signal processing such as vertical line removal and noise removal on the digital imaging signal output from the AFE unit 51.
  • the preprocessing unit 52 outputs the imaged signal subjected to the signal processing to the processor 6.
  • a reference clock signal serving as a reference for the operation of each unit of the endoscope scope 2 is supplied from the processor 6 to the control signal generation unit 53.
  • the frequency of the reference clock signal is 27 MHz.
  • the control signal generation unit 53 generates a synchronization signal indicating the start position of each frame based on the reference clock signal.
  • the control signal generation unit 53 outputs the reference clock signal and the synchronization signal to the timing generation unit 25 of the imaging unit 20 via the transmission cable 3.
  • the synchronization signal generated by the control signal generation unit 53 includes a horizontal synchronization signal and a vertical synchronization signal.
  • the processor 6 is a control device that comprehensively controls the entire endoscope system 1.
  • the processor 6 includes a power supply unit 61, an image signal processing unit 62, a clock generation unit 63, and a control unit 64.
  • the power supply unit 61 generates a power supply voltage.
  • the power supply unit 61 outputs the power supply voltage and the ground voltage to the imaging unit 20 via the connector unit 5 and the transmission cable 3.
  • the image signal processing unit 62 (image signal generation circuit) performs predetermined image processing on the digital imaging signal processed by the preprocessing unit 52.
  • the predetermined image processing includes synchronization processing, white balance (WB) adjustment processing, gain adjustment processing, gamma correction processing, digital analog (D / A) conversion processing, format conversion processing, and the like.
  • the image signal processing unit 62 converts the imaging signal into an image signal by this image processing. That is, the image signal processing unit 62 processes an imaging signal (difference signal) based on the difference calculated by the AFE unit 51 and generates an image signal based on the imaging signal.
  • the image signal processing unit 62 outputs the generated image signal to the display device 7.
  • the clock generator 63 generates a reference clock signal that is a reference for the operation of each unit of the endoscope system 1.
  • the clock generation unit 63 outputs the generated reference clock signal to the control signal generation unit 53.
  • the control unit 64 controls the AFE unit 51 by outputting a control signal to the AFE unit 51.
  • the control unit 64 controls the current value output by the current source 140 by outputting the control signal ⁇ CTRL to the AFE unit 51.
  • the control unit 64 controls the on / off of the switch SW1 and the switch SW2 by outputting a control signal to the AFE unit 51.
  • the display device 7 displays an image captured by the imaging unit 20 based on the image signal output from the image signal processing unit 62.
  • the display device 7 includes a display panel such as a liquid crystal or an organic EL (Electro Luminescence).
  • the endoscope system 1 has an endoscope scope 2 and a signal transmission circuit.
  • the endoscope scope 2 includes an imaging unit 20 (imaging device) and a buffer 27 (transmission buffer).
  • the imaging unit 20 outputs an imaging signal.
  • the buffer 27 is disposed inside or outside the imaging unit 20 and outputs a first current based on the imaging signal.
  • the signal transmission circuit is connected to the buffer 27.
  • the endoscope system 1 includes any one of a signal transmission circuit 100, a signal transmission circuit 101, a signal transmission circuit 102, a signal transmission circuit 103, a signal transmission circuit 104, and a signal transmission circuit 105.
  • the endoscope system according to each aspect of the present invention may not have a configuration corresponding to at least one of the transmission cable 3, the operation unit 4, the processor 6, and the display device 7.
  • the endoscope system according to each aspect of the present invention may not have a configuration corresponding to at least one of the preprocessing unit 52 and the control signal generation unit 53.
  • the endoscope system 1 having a signal transmission circuit has been described.
  • the signal transmission circuit can be applied to apparatuses and systems other than the endoscope system 1.
  • the endoscope system 1 can reduce the offset current based on the offset voltage of the input signal, as in the above embodiments.
  • the signal transmission circuit and the endoscope system can reduce the offset current based on the offset voltage of the input signal.

Abstract

信号伝送回路は、インピーダンス変換回路と電流-電圧変換回路とを有する。第1の電流が前記インピーダンス変換回路に入力される。前記インピーダンス変換回路は、前記第1の電流に応じた第2の電流を出力する。前記電流-電圧変換回路は、前記インピーダンス変換回路から出力される前記第2の電流を電圧に変換する。前記インピーダンス変換回路は、第1の電流源と電流出力回路とを有する。前記第1の電流源は、基準電流を生成する。前記電流出力回路は、前記第1の電流と前記基準電流との差分または和に応じた前記第2の電流を出力する。

Description

信号伝送回路および内視鏡システム
 本発明は、信号伝送回路および内視鏡システムに関する。
 図9は、従来技術の信号伝送回路1100の構成を示している。信号伝送回路1100は、従来技術の第1の例である。信号伝送回路1100は、インピーダンス変換回路1120と電流-電圧変換回路1130とを有する。信号伝送回路1100の入力側にドライブ回路1110が配置されている。
 ドライブ回路1110は、トランジスタM10を有する。トランジスタM10は、NMOSトランジスタである。トランジスタM10のドレイン端子は、電源VDDに接続されている。トランジスタM10のソース端子は、伝送ケーブルCB11に接続されている。入力信号VINがトランジスタM10のゲート端子に入力される。ドライブ回路1110は、入力信号VINをトランジスタM10の相互コンダクタンスgmにより電流に変換する。ドライブ回路1110によって生成された電流値は、IINである。ドライブ回路1110によって生成された電流は、伝送ケーブルCB11と、インピーダンスマッチング用のマッチング素子Z11とを介してインピーダンス変換回路1120に入力される。
 インピーダンス変換回路1120は、電流出力回路1150を有する。電流出力回路1150は、カレントミラーを構成するトランジスタM11とトランジスタM12とを有する。トランジスタM11とトランジスタM12とは、NMOSトランジスタである。トランジスタM11のドレイン端子は、入力端子Tinに接続されている。トランジスタM11のソース端子は、グランドGNDに接続されている。トランジスタM11のゲート端子は、トランジスタM11のドレイン端子に接続されている。トランジスタM12のドレイン端子は、出力端子Toutに接続されている。トランジスタM12のソース端子は、グランドGNDに接続されている。トランジスタM12のゲート端子は、トランジスタM11のゲート端子に接続されている。
 ドライブ回路1110によって生成された電流が入力端子Tinに入力される。この電流は、トランジスタM11のドレイン端子とソース端子との間に流れる。トランジスタM11とトランジスタM12とのミラー比に応じた電流がトランジスタM12のドレイン端子とソース端子との間に流れる。トランジスタM11とトランジスタM12とのW/L比が同じであると仮定する。トランジスタM11の係数がmであり、トランジスタM12の係数がnである場合、トランジスタM12に流れる電流の電流値は(n/m)×IINである。トランジスタM11とトランジスタM12との係数が同一である場合、トランジスタM11とトランジスタM12とに流れる電流は同一である。インピーダンス変換回路1120は、電流値がIOUTである電流を出力端子Toutから出力する。インピーダンス変換回路1120は、低入力インピーダンスかつ高出力インピーダンスの電流変換回路である。
 電流-電圧変換回路1130は、帰還抵抗R12とオペアンプOP11とを有する。帰還抵抗R12の第1の端子は、オペアンプOP11の反転入力端子に接続されている。帰還抵抗R12の第2の端子は、オペアンプOP11の出力端子に接続されている。オペアンプOP11の反転入力端子は、インピーダンス変換回路1120に接続されている。オペアンプOP11の非反転入力端子は、基準電圧VREFを出力する電源に接続されている。
 インピーダンス変換回路1120から出力された電流が電流-電圧変換回路1130に入力される。電流-電圧変換回路1130は、電流を電圧に変換し、かつ電圧を出力信号VOUTとして出力する。
 図10は、従来技術の信号伝送回路1101の構成を示している。信号伝送回路1101は、従来技術の第2の例である。信号伝送回路1101は、インピーダンス変換回路1121と電流-電圧変換回路1130とを有する。信号伝送回路1101の入力側にドライブ回路1110が配置されている。
 ドライブ回路1110と電流-電圧変換回路1130との各々は、図9におけるドライブ回路1110と電流-電圧変換回路1130との各々と同一である。このため、ドライブ回路1110と電流-電圧変換回路1130とについての説明を省略する。
 インピーダンス変換回路1121は、トランジスタM13と、電流源CS11と、電流源CS12とを有する。トランジスタM13は、NMOSトランジスタである。トランジスタM13は、ゲート接地型のトランジスタである。トランジスタM13のソース端子は、入力端子Tinに接続されている。トランジスタM13のドレイン端子は、出力端子Toutに接続されている。トランジスタM13のゲート端子は、電源V11に接続されている。
 電流源CS11の第1の端子は、電源VDDに接続されている。電流源CS11の第2の端子は、出力端子Toutに接続されている。電流源CS12の第1の端子は、入力端子Tinに接続されている。電流源CS12の第2の端子は、グランドGNDに接続されている。電源VDDとグランドGNDとの間に、電流源CS11と、トランジスタM13と、電流源CS12とが直列に接続されている。
 ドライブ回路1110によって生成された電流が入力端子Tinに入力される。電流値がIである定電流が電流源CS12に流れる。電流値がIである定電流が電流源CS11に流れる。インピーダンス変換回路1121は、電流値がIOUTである電流を出力端子Toutから出力する。インピーダンス変換回路1121は、低入力インピーダンスかつ高出力インピーダンスの電流変換回路である。
 信号伝送回路1100および信号伝送回路1101と同等の回路が特許文献1に開示されている。
日本国特開2004-23135号公報
 信号伝送回路1100の問題点について説明する。帰還抵抗R12の抵抗値Rは1[KΩ]であると仮定する。入力信号VINの電圧値VINの最大値VIN_MAXは2.0[V]であり、かつ入力信号VINの電圧値VINの最小値VIN_MINは1.0[V]であると仮定する。インピーダンス変換回路1120に入力される電流値IINの最大値IIN_MAXは2.0[mA]であり、かつその電流値IINの最小値IIN_MINは1.0[mA]であると仮定する。入力信号VINの電圧値VINが最大値VIN_MAXであるとき、電流値IINは最大値IIN_MAXである。入力信号VINの電圧値VINが最小値VIN_MINであるとき、電流値IINは最小値IIN_MINである。インピーダンス変換回路1120から出力される電流値IOUTは、式(21)で表される。
 IOUT=-IIN ・・・(21)
 出力信号VOUTの電圧値VOUTは、式(22)で表される。式(22)において、VREFは基準電圧の電圧値である。式(22)において、Rは帰還抵抗R12の抵抗値である。
 VOUT=VREF-R×IOUT ・・・(22)
 基準電圧の電圧値VREFが1.0[V]である場合、式(21)と式(22)とにより、出力信号VOUTの電圧値VOUTの最大値VOUT_MAXは3.0[V]であり、かつ出力信号VOUTの電圧値VOUTの最小値VOUT_MINは2.0[V]である。入力信号VINの電圧値VINが最大値VIN_MAXであるとき、電圧値VOUTは最大値VOUT_MAXである。入力信号VINの電圧値VINが最小値VIN_MINであるとき、電圧値VOUTは最小値VOUT_MINである。
 上記のように、出力信号VOUTの電圧値VOUTは2.0[V]から3.0[V]である。基準電圧の電圧値VREFが1.0[V]であるため、電流-電圧変換回路1130は、1.0[V]から3.0[V]の範囲において線形な出力特性を必要とする。このように、電流-電圧変換回路1130は、出力信号VOUTの電圧値の範囲ではない1.0[V]から2.0[V]の範囲においても線形な出力特性を必要とする。これは、入力信号VINの電圧値VINの最小値VIN_MINに相当するオフセット電圧(1.0[V])によるオフセット電流(1.0[mA])がインピーダンス変換回路1120から出力されるためである。後段の回路において、上記の範囲と同一の範囲において線形な入力特性を必要とする。例えば、後段の回路は、AD変換回路である。
 信号伝送回路1101においても、電流源CS11に流れる定電流(I)と電流源CS12に流れる定電流(I)とによっては、上記と同様の問題がある。
 本発明は、入力信号のオフセット電圧に基づくオフセット電流を低減することができる信号伝送回路および内視鏡システムを提供することを目的とする。
 本発明の第1の態様によれば、信号伝送回路は、インピーダンス変換回路と電流-電圧変換回路とを有する。第1の電流が前記インピーダンス変換回路に入力される。前記インピーダンス変換回路は、前記第1の電流に応じた第2の電流を出力する。前記電流-電圧変換回路は、前記インピーダンス変換回路から出力される前記第2の電流を電圧に変換する。前記インピーダンス変換回路は、第1の電流源と電流出力回路とを有する。前記第1の電流源は、基準電流を生成する。前記電流出力回路は、前記第1の電流と前記基準電流との差分または和に応じた前記第2の電流を出力する。
 本発明の第2の態様によれば、第1の態様において、前記信号伝送回路は、前記インピーダンス変換回路と前記電流-電圧変換回路との間に配置され、かつ前記インピーダンス変換回路と前記電流-電圧変換回路との電気的接続のオンとオフとを切り替えるスイッチをさらに有してもよい。前記インピーダンス変換回路は、前記スイッチがオフであるときに前記インピーダンス変換回路に入力された前記第1の電流を前記基準電流に変換してもよい。前記第1の電流源は、前記スイッチがオフであるときに前記基準電流を保持してもよい。前記インピーダンス変換回路は、前記スイッチがオンであるときに前記第2の電流を出力してもよい。
 本発明の第3の態様によれば、第2の態様において、前記インピーダンス変換回路は、第1のトランジスタと第2のトランジスタとをさらに有してもよい。前記第1のトランジスタと前記第2のトランジスタとは、カレントミラーを構成してもよい。第1の電源と第2の電源との間に、前記第1の電流源と、前記第2のトランジスタとが直列に接続されてもよい。前記第1の電流は、前記第1のトランジスタに入力されてもよい。前記第2のトランジスタは、前記スイッチに接続されてもよい。
 本発明の第4の態様によれば、第2の態様において、前記電流出力回路は、トランジスタと第2の電流源とをさらに有してもよい。第1の電源と第2の電源との間に、前記第1の電流源と、前記トランジスタと、前記第2の電流源とが直列に接続されてもよい。前記トランジスタは、第1の端子と第2の端子と制御端子とを有してもよい。前記第1の端子と前記第2の端子とのいずれか1つは前記スイッチに接続され、かつ前記制御端子は第3の電源に接続されてもよい。前記第1の電流源は、前記第1の端子と前記第2の端子とのうち、前記スイッチと接続される端子に接続されてもよい。前記第2の電流源は、前記第1の端子と前記第2の端子とのうち、前記第1の電流源が接続される端子と異なる端子に接続されてもよい。前記第1の端子と前記第2の端子とのうち、前記第1の電流源が接続される端子と異なる端子に前記第1の電流が入力されてもよい。
 本発明の第5の態様によれば、内視鏡システムは、内視鏡スコープと、前記信号伝送回路とを有する。前記内視鏡スコープは、撮像素子と、伝送バッファとを有する。前記撮像素子は、撮像信号を出力する。前記伝送バッファは、前記撮像素子の内部または外部に配置され、かつ前記撮像信号に基づく前記第1の電流を出力する。前記信号伝送回路は、前記伝送バッファに接続されている。
 上記の各態様によれば、電流出力回路は、第1の電流と基準電流との差分または和に応じた第2の電流を出力する。このため、信号伝送回路および内視鏡システムは、入力信号のオフセット電圧に基づくオフセット電流を低減することができる。
本発明の第1の実施形態の信号伝送回路の構成を示す回路図である。 本発明の第1の実施形態の変形例の信号伝送回路の構成を示す回路図である。 本発明の第2の実施形態の信号伝送回路の構成を示す回路図である。 本発明の第2の実施形態の第1の変形例の信号伝送回路の構成を示す回路図である。 本発明の第2の実施形態の第2の変形例の信号伝送回路の構成を示す回路図である。 本発明の第3の実施形態の信号伝送回路の構成を示す回路図である。 本発明の第4の実施形態の内視鏡システムの構成を示す模式図である。 本発明の第4の実施形態の内視鏡システムの構成を示すブロック図である。 従来技術の信号伝送回路の構成を示す回路図である。 従来技術の信号伝送回路の構成を示す回路図である。
 図面を参照し、本発明の実施形態を説明する。
 (第1の実施形態)
 図1は、本発明の第1の実施形態の信号伝送回路100の構成を示している。図1に示すように、信号伝送回路100は、インピーダンス変換回路120と電流-電圧変換回路130とを有する。インピーダンス変換回路120と電流-電圧変換回路130とは、信号処理回路を構成する。信号伝送回路100の入力側にドライブ回路110が配置されている。
 ドライブ回路110は、トランジスタM0を有する。トランジスタM0は、NMOSトランジスタである。トランジスタM0は、ソース端子と、ドレイン端子と、ゲート端子とを有する。トランジスタM0のドレイン端子は、電源VDDに接続されている。トランジスタM0のソース端子は、伝送ケーブルCB1に接続されている。入力信号VINがトランジスタM0のゲート端子に入力される。ドライブ回路110は、入力信号VINをトランジスタM0の相互コンダクタンスgmにより第1の電流に変換する。第1の電流の電流値は、IINである。ドライブ回路110によって生成された第1の電流は、伝送ケーブルCB1と、インピーダンスマッチング用のマッチング素子Z1とを介してインピーダンス変換回路120に入力される。
 図1においてマッチング素子Z1は、伝送ケーブルCB1とインピーダンス変換回路120との間に配置されている。マッチング素子Z1は、ドライブ回路110と伝送ケーブルCB1との間に配置されてもよい。マッチング素子Z1は、ドライブ回路110と伝送ケーブルCB1との間および伝送ケーブルCB1とインピーダンス変換回路120との間に配置されてもよい。
 ドライブ回路110によって生成された第1の電流がインピーダンス変換回路120に入力される。インピーダンス変換回路120は、第1の電流に応じた第2の電流を出力する。インピーダンス変換回路120は、低入力インピーダンスかつ高出力インピーダンスの電流変換回路である。インピーダンス変換回路120は、電流源140と、電流出力回路150とを有する。
 電流源140は、定電流源である。電流源140は、基準電流を生成する。電流源140が出力する電流値は、制御信号φCTRLによって制御される。電流出力回路150は、第1の電流と基準電流との差分に応じた第2の電流を出力する。
 インピーダンス変換回路120に入力される第1の電流の電流値はIINであり、かつ基準電流の電流値はIである。インピーダンス変換回路120から出力される電流値IOUTは、式(1)で表される。
 IOUT=I-IIN ・・・(1)
 インピーダンス変換回路120から出力された第2の電流が電流-電圧変換回路130に入力される。電流-電圧変換回路130は、第2の電流を電圧に変換し、かつ電圧を出力信号VOUTとして出力する。
 出力信号VOUTの電圧値VOUTは、式(2)で表される。式(2)において、VREFは、電流-電圧変換回路130の基準電圧の電圧値である。式(2)において、Rは電流-電圧変換回路130の内部抵抗の抵抗値である。
 VOUT=VREF-R×IOUT ・・・(2)
 電流-電圧変換回路130の内部抵抗の抵抗値Rは1[KΩ]であると仮定する。入力信号VINの電圧値VINの最大値VIN_MAXは2.0[V]であり、かつ入力信号VINの電圧値VINの最小値VIN_MINは1.0[V]であると仮定する。インピーダンス変換回路120に入力される電流値IINの最大値IIN_MAXは2.0[mA]であり、かつその電流値IINの最小値IIN_MINは1.0[mA]であると仮定する。入力信号VINの電圧値VINが最大値VIN_MAXであるとき、電流値IINは最大値IIN_MAXである。入力信号VINの電圧値VINが最小値VIN_MINであるとき、電流値IINは最小値IIN_MINである。
 基準電流の電流値Iは、基準レベルの入力信号VINが信号伝送回路100に入力されたときにインピーダンス変換回路120に入力される電流値と同一になるように制御される。基準レベルの入力信号VINの電圧値VINは、最大値VIN_MAXと同一である。このとき、インピーダンス変換回路120に入力される電流値は、最大値IIN_MAXである。このため、インピーダンス変換回路120から出力される電流値IOUTは、式(1)により式(3)で表される。
 IOUT=IIN_MAX-IIN ・・・(3)
 電流値IINが1.0[mA]から2.0[mA]であり、かつ電流値IIN_MAXが2.0[mA]である場合、インピーダンス変換回路120から出力される電流値IOUTは、式(3)により式(4)で表される。
 0≦IOUT≦IIN_MAX-IIN_MIN ・・・(4)
 式(4)に示すように、最大値VIN_MAXの入力信号VINが信号伝送回路100に入力されたとき、インピーダンス変換回路120から出力される電流値IOUTはゼロである。このため、インピーダンス変換回路120から出力される電流値IOUTはオフセット電流を含まない。
 基準電圧の電圧値VREFが1.0[V]である場合、式(2)と式(4)とにより、出力信号VOUTの電圧値VOUTの最大値VOUT_MAXは1.0[V]であり、かつ出力信号VOUTの電圧値VOUTの最小値VOUT_MINは0[V]である。つまり、電流-電圧変換回路130は、0[V]から1.0[V]の範囲において線形な出力特性を必要とする。したがって、従来技術と比較して、電流-電圧変換回路130において線形な出力特性を必要とする電圧の範囲が縮小する。この結果、電流-電圧変換回路130の設計が容易になる。
 電流出力回路150は、第1の電流と基準電流との和に応じた第2の電流を出力してもよい。基準電流は、定電流成分を含んでもよい。第2の電流は、第1の電流と基準電流との和から定電流成分を除いた電流であってもよい。
 上記のように、信号伝送回路100は、インピーダンス変換回路120と電流-電圧変換回路130とを有する。第1の電流がインピーダンス変換回路120に入力される。インピーダンス変換回路120は、第1の電流に応じた第2の電流を出力する。電流-電圧変換回路130は、インピーダンス変換回路120から出力される第2の電流を電圧に変換する。インピーダンス変換回路120は、電流源140(第1の電流源)と電流出力回路150とを有する。電流源140は、基準電流を生成する。電流出力回路150は、第1の電流と基準電流との差分または和に応じた第2の電流を出力する。
 本発明の各態様の信号伝送回路は、ドライブ回路110と、伝送ケーブルCB1と、マッチング素子Z1との少なくとも1つに対応する構成を有していなくてもよい。
 第1の実施形態では、電流出力回路150は、第1の電流と基準電流との差分または和に応じた第2の電流を出力する。このため、信号伝送回路100は、入力信号のオフセット電圧に基づくオフセット電流を低減することができる。
 (第1の実施形態の変形例)
 図2は、第1の実施形態の変形例の信号伝送回路101の構成を示している。図2に示すように、信号伝送回路101は、インピーダンス変換回路120と電流-電圧変換回路130とを有する。信号伝送回路101は、図1に示す信号伝送回路100と同一である。図2に示す構成について、図1に示す構成と異なる点を説明する。
 信号伝送回路101の入力側にドライブ回路111が配置されている。ドライブ回路111は、トランジスタM0aと抵抗R1とを有する。抵抗R1は、第1の端子と第2の端子とを有する。抵抗R1の第1の端子は、電源VDDに接続されている。トランジスタM0aは、PMOSトランジスタである。トランジスタM0aは、ソース端子と、ドレイン端子と、ゲート端子とを有する。トランジスタM0aのソース端子は、抵抗R1の第2の端子に接続されている。トランジスタM0aのドレイン端子は、伝送ケーブルCB1に接続されている。入力信号VINがトランジスタM0aのゲート端子に入力される。ドライブ回路111は、入力信号VINの電圧と抵抗R1の抵抗値とに応じた電流を出力する。
 上記以外の点については、図2に示す構成は、図1に示す構成と同様である。
 ドライブ回路111は、抵抗R1の抵抗値に応じた電流を出力する。このため、ドライブ回路111が出力する電流値の設計が容易である。
 (第2の実施形態)
 図3は、本発明の第2の実施形態の信号伝送回路102の構成を示している。図3に示すように、信号伝送回路102は、インピーダンス変換回路122と、電流-電圧変換回路132と、スイッチSW1とを有する。インピーダンス変換回路122と電流-電圧変換回路132とは、信号処理回路を構成する。図3に示す構成について、図1に示す構成と異なる点を説明する。
 インピーダンス変換回路122は、電流源142と電流出力回路152とを有する。電流源142は、トランジスタMrと、スイッチSW2と、容量素子C1とを有する。例えば、トランジスタMrは、PMOSトランジスタである。トランジスタMrは、ソース端子と、ドレイン端子と、ゲート端子とを有する。
 トランジスタMrのソース端子は、電源VDDに接続されている。トランジスタMrのドレイン端子は、出力端子Toutに接続されている。トランジスタMrのゲート端子は、容量素子C1に接続されている。容量素子C1の電圧に応じた電流がトランジスタMrのソース端子とトランジスタMrのドレイン端子との間に流れる。
 スイッチSW2は、第1の端子と第2の端子とを有する。スイッチSW2の第1の端子は、トランジスタMrのゲート端子に接続されている。スイッチSW2の第2の端子は、トランジスタMrのドレイン端子に接続されている。
 スイッチSW2は、オンとオフとを切り替えることができる素子である。スイッチSW2がオンである場合、容量素子C1の第1の端子は、出力端子Toutに電気的に接続される。
 容量素子C1は、第1の端子と第2の端子とを有する。容量素子C1の第1の端子は、トランジスタMrのゲート端子とスイッチSW2の第1の端子とに接続されている。容量素子C1の第2の端子は、電源VDDに接続されている。
 スイッチSW2と容量素子C1とは、サンプルホールド回路を構成する。スイッチSW2は、出力端子Toutの電圧をサンプリングする。容量素子C1は、スイッチSW2によってサンプリングされた電圧を保持する。つまり、容量素子C1は、サンプリング容量である。
 電流源142は、定電流源である。電流源142が出力する電流の電流値はIである。
 電流出力回路152は、カレントミラーを構成するトランジスタM1とトランジスタM2とを有する。トランジスタM1とトランジスタM2とは、NMOSトランジスタである。トランジスタM1とトランジスタM2とは、ソース端子と、ドレイン端子と、ゲート端子とを有する。トランジスタM1のドレイン端子は、入力端子Tinに接続されている。トランジスタM1のソース端子は、グランドGNDに接続されている。トランジスタM1のゲート端子は、トランジスタM1のドレイン端子に接続されている。トランジスタM2のドレイン端子は、出力端子Toutに接続されている。トランジスタM2のソース端子は、グランドGNDに接続されている。トランジスタM2のゲート端子は、トランジスタM1のゲート端子に接続されている。トランジスタM2は、出力端子Toutを介してスイッチSW1に接続されている。電源VDDとグランドGNDとの間に、電流源142とトランジスタM2とが直列に接続されている。
 ドライブ回路110によって生成された第1の電流が入力端子Tinに入力される。第1の電流は、入力端子Tinを介してトランジスタM1に入力される。第1の電流は、トランジスタM1のドレイン端子とソース端子との間に流れる。トランジスタM1とトランジスタM2とのミラー比に応じた電流がトランジスタM2のドレイン端子とソース端子との間に流れる。トランジスタM1とトランジスタM2とのW/L比が同じであると仮定する。トランジスタM1の係数がmであり、トランジスタM2の係数がnである場合、トランジスタM2に流れる電流の電流値は(n/m)×IINである。トランジスタM1とトランジスタM2との係数が同一である場合、トランジスタM1とトランジスタM2とに流れる電流は同一である。インピーダンス変換回路122は、電流値がIOUTである電流を出力端子Toutから出力する。インピーダンス変換回路122は、低入力インピーダンスかつ高出力インピーダンスの電流変換回路である。
 スイッチSW1は、インピーダンス変換回路122と電流-電圧変換回路132との間に配置されている。スイッチSW1は、第1の端子と第2の端子とを有する。スイッチSW1の第1の端子は、インピーダンス変換回路122に接続されている。スイッチSW1の第2の端子は、電流-電圧変換回路132に接続されている。
 スイッチSW1は、インピーダンス変換回路122と電流-電圧変換回路132との電気的接続のオンとオフとを切り替える。スイッチSW1がオンである場合、インピーダンス変換回路122と電流-電圧変換回路132とは電気的に接続される。スイッチSW1がオフである場合、インピーダンス変換回路122と電流-電圧変換回路132とは、電気的に絶縁される。
 電流-電圧変換回路132は、帰還抵抗R2とオペアンプOP1とを有する。帰還抵抗R2は、第1の端子と第2の端子とを有する。オペアンプOP1は、非反転入力端子と、反転入力端子と、出力端子とを有する。帰還抵抗R2の第1の端子は、オペアンプOP1の反転入力端子に接続されている。帰還抵抗R2の第2の端子は、オペアンプOP1の出力端子に接続されている。オペアンプOP1の反転入力端子は、スイッチSW1の第2の端子に接続されている。オペアンプOP1の非反転入力端子は、基準電圧VREFを出力する電源に接続されている。
 インピーダンス変換回路122から出力された電流が電流-電圧変換回路132に入力される。電流-電圧変換回路132は、電流を電圧に変換し、かつ電圧を出力信号VOUTとして出力する。
 上記以外の点については、図3に示す構成は、図1に示す構成と同様である。
 信号伝送回路102の動作を説明する。説明を容易にするために、トランジスタM1とトランジスタM2とのミラー比は1であると仮定する。入力信号VINとして、基準レベルと信号レベルとの各々の信号が信号伝送回路102に入力される。信号レベルの入力信号VINの電圧値VINが最大値VIN_MAXであるとき、電流値IINは最大値IIN_MAXである。信号レベルの入力信号VINの電圧値VINが最小値VIN_MINであるとき、電流値IINは最小値IIN_MINである。入力信号VINの電圧値VINの最大値VIN_MAXと入力信号VINの電圧値VINの最小値VIN_MINとは、既知である。基準レベルの入力信号VINの電圧値VINは、入力信号VINの電圧値VINの最大値VIN_MAXと同一である。
 第1の期間において、スイッチSW1はオフに制御され、かつスイッチSW2はオンに制御される。これによって、インピーダンス変換回路122と電流-電圧変換回路132とは、電気的に絶縁される。基準レベルの入力信号VINが信号伝送回路102に入力される。
 基準レベルの入力信号VINが信号伝送回路102に入力されたとき、インピーダンス変換回路122に入力される第1の電流の電流値IINは、IIN_MAXである。第1の電流は、トランジスタM1に入力される。トランジスタM2は、第1の電流と電流値が同一である基準電流を出力する。スイッチSW1がオフであるため、トランジスタM2に流れる電流と同一の電流がトランジスタMrに流れる。つまり、基準電流がトランジスタMrに流れる。トランジスタMrに基準電流が流れるのに必要な電圧がスイッチSW2によって容量素子C1にサンプリングされる。容量素子C1は、サンプリングされた電圧を保持する。
 第1の期間よりも後の第2の期間において、スイッチSW1はオンに制御され、かつスイッチSW2はオフに制御される。これによって、インピーダンス変換回路122と電流-電圧変換回路132とは、電気的に接続される。また、トランジスタMrに流れる電流の電流値IはIIN_MAXに固定される。
 その後、信号レベルの入力信号VINが信号伝送回路102に入力される。電流出力回路152は、第1の電流と基準電流との差分に応じた第2の電流を出力する。第2の電流の電流値IOUTは、式(5)で表される。
 IOUT=IIN_MAX-IIN ・・・(5)
 出力信号VOUTの電圧値VOUTは、第1の実施形態に示す式(2)で表される。
 電流-電圧変換回路132の内部抵抗の抵抗値Rは1[KΩ]であると仮定する。入力信号VINの電圧値VINの最大値VIN_MAXは2.0[V]であり、かつ入力信号VINの電圧値VINの最小値VIN_MINは1.0[V]であると仮定する。インピーダンス変換回路122に入力される電流値IINの最大値IIN_MAXは2.0[mA]であり、かつその電流値IINの最小値IIN_MINは1.0[mA]であると仮定する。
 電流値IINが1.0[mA]から2.0[mA]であり、かつ電流値IIN_MAXが2.0[mA]である場合、インピーダンス変換回路122から出力される電流値IOUTは、式(5)により式(6)で表される。
 0≦IOUT≦IIN_MAX-IIN_MIN ・・・(6)
 式(6)に示すように、最大値VIN_MAXの入力信号VINが信号伝送回路102に入力されたとき、インピーダンス変換回路122から出力される電流値IOUTはゼロである。このため、インピーダンス変換回路122から出力される電流値IOUTはオフセット電流を含まない。
 式(6)により、第2の電流の電流値IOUTは、0[mA]から1.0[mA]である。基準電圧の電圧値VREFが1.0[V]である場合、式(2)により、出力信号VOUTの電圧値VOUTの最大値VOUT_MAXは1.0[V]であり、かつ出力信号VOUTの電圧値VOUTの最小値VOUT_MINは0[V]である。つまり、電流-電圧変換回路132は、0[V]から1.0[V]の範囲において線形な出力特性を必要とする。したがって、従来技術と比較して、電流-電圧変換回路132において線形な出力特性を必要とする電圧の範囲が縮小する。この結果、電流-電圧変換回路132の設計が容易になる。
 信号伝送回路102に使用される各トランジスタの導電型は、上記の導電型と逆であってもよい。信号伝送回路102においてMOS(Metal Oxide Semiconductor)トランジスタが使用されているが、バイポーラトランジスタが使用されてもよい。
 上記のように、信号伝送回路102は、スイッチSW1を有する。スイッチSW1は、インピーダンス変換回路122と電流-電圧変換回路132との間に配置され、かつインピーダンス変換回路122と電流-電圧変換回路132との電気的接続のオンとオフとを切り替える。インピーダンス変換回路122は、スイッチSW1がオフであるときにインピーダンス変換回路122に入力された第1の電流を基準電流に変換する。電流源142(第1の電流源)は、スイッチSW1がオフであるときに基準電流を保持する。インピーダンス変換回路122は、スイッチSW1がオンであるときに第2の電流を出力する。
 インピーダンス変換回路122は、トランジスタM1(第1のトランジスタ)とトランジスタM2(第2のトランジスタ)とを有する。トランジスタM1とトランジスタM2とは、カレントミラーを構成する。第1の電源(電源VDD)と第2の電源(グランドGND)との間に、電流源142と、トランジスタM2とが直列に接続される。第1の電流は、トランジスタM1に入力される。トランジスタM2は、スイッチSW1に接続される。
 第2の実施形態では、第1の実施形態と同様に、信号伝送回路102は、入力信号のオフセット電圧に基づくオフセット電流を低減することができる。
 (第1の変形例)
 図4は、第2の実施形態の第1の変形例の信号伝送回路103の構成を示している。図4に示すように、信号伝送回路103は、インピーダンス変換回路122と、電流-電圧変換回路133と、スイッチSW1とを有する。インピーダンス変換回路122と電流-電圧変換回路133とは、信号処理回路を構成する。図4に示す構成について、図3に示す構成と異なる点を説明する。
 信号伝送回路103において、図3に示す電流-電圧変換回路132が電流-電圧変換回路133に変更される。電流-電圧変換回路133は、抵抗R3を有する。抵抗R3は、第1の端子と第2の端子とを有する。抵抗R3の第1の端子は、スイッチSW1の第2の端子に接続されている。抵抗R3の第2の端子は、グランドGNDに接続されている。
 上記以外の点については、図4に示す構成は、図3に示す構成と同様である。
 (第2の変形例)
 図5は、第2の実施形態の第2の変形例の信号伝送回路104の構成を示している。図5に示すように、信号伝送回路104は、インピーダンス変換回路124と、電流-電圧変換回路132と、スイッチSW1とを有する。インピーダンス変換回路124と電流-電圧変換回路132とは、信号処理回路を構成する。図5に示す構成について、図3に示す構成と異なる点を説明する。
 信号伝送回路104において、図3に示すインピーダンス変換回路122がインピーダンス変換回路124に変更される。インピーダンス変換回路124は、電流源142と、電流出力回路152と、電流源CS1とを有する。
 電流源CS1は、第1の端子と第2の端子とを有する。電流源CS1の第1の端子は、電源VDDに接続されている。電流源CS1の第2の端子は、入力端子Tinに接続されている。電流源CS1は、定電流源である。電流源CS1が出力する電流の電流値はIである。
 上記以外の点については、図5に示す構成は、図3に示す構成と同様である。
 インピーダンス変換回路124に入力された電流(IIN)と、電流源CS1が出力する電流(I)との和(IM1)がトランジスタM1に流れる。電流源CS1が出力する電流に応じて、トランジスタM1に流れる電流を変更することができる。このため、電流出力回路152の設計の自由度が大きくなる。
 (第3の実施形態)
 図6は、本発明の第3の実施形態の信号伝送回路105の構成を示している。図6に示すように、信号伝送回路105は、インピーダンス変換回路125と、電流-電圧変換回路132と、スイッチSW1とを有する。インピーダンス変換回路125と電流-電圧変換回路132とは、信号処理回路を構成する。図6に示す構成について、図3に示す構成と異なる点を説明する。
 信号伝送回路105において、図3に示すインピーダンス変換回路122がインピーダンス変換回路125に変更される。インピーダンス変換回路125は、電流源142と電流出力回路155とを有する。電流出力回路155は、トランジスタM3と電流源CS2とを有する。
 トランジスタM3は、NMOSトランジスタである。トランジスタM3は、ゲート接地型のトランジスタである。トランジスタM3は、ソース端子と、ドレイン端子と、ゲート端子とを有する。トランジスタM3のソース端子は、入力端子Tinに接続されている。トランジスタM3のドレイン端子は、出力端子Toutに接続されている。したがって、トランジスタM3のドレイン端子は、出力端子Toutを介してスイッチSW1と電流源142とに接続されている。トランジスタM3のゲート端子は、電源V1に接続されている。電源V1は、電源VDDと同一であってもよい。
 電流源CS2は、第1の端子と第2の端子とを有する。電流源CS2の第1の端子は、入力端子Tinに接続されている。電流源CS2の第2の端子は、グランドGNDに接続されている。電流源CS2は、定電流源である。電流源CS2が出力する電流の電流値はIである。電源VDDとグランドGNDとの間に、電流源142と、トランジスタM3と、電流源CS2とが直列に接続されている。
 ドライブ回路110によって生成された第1の電流が入力端子Tinに入力される。第1の電流は、入力端子Tinを介してトランジスタM3のソース端子に入力される。インピーダンス変換回路125に入力される電流値IINと、電流源142に流れる電流値Iとの和は、電流源CS2に流れる電流値Iと、出力端子Toutから出力される電流値IOUTとの和と同一である。つまり、式(7)が満たされる。
 IIN+I=I+IOUT ・・・(7)
 インピーダンス変換回路125は、電流値がIOUTである電流を出力端子Toutから出力する。インピーダンス変換回路125は、低入力インピーダンスかつ高出力インピーダンスの電流変換回路である。
 上記以外の点については、図6に示す構成は、図3に示す構成と同様である。
 信号伝送回路105の動作を説明する。入力信号VINとして、基準レベルと信号レベルとの各々の信号が信号伝送回路105に入力される。信号レベルの入力信号VINの電圧値VINが最大値VIN_MAXであるとき、電流値IINは最大値IIN_MAXである。信号レベルの入力信号VINの電圧値VINが最小値VIN_MINであるとき、電流値IINは最小値IIN_MINである。入力信号VINの電圧値VINの最大値VIN_MAXと入力信号VINの電圧値VINの最小値VIN_MINとは、既知である。基準レベルの入力信号VINの電圧値VINは、入力信号VINの電圧値VINの最大値VIN_MAXと同一である。
 第1の期間において、スイッチSW1はオフに制御され、かつスイッチSW2はオンに制御される。これによって、インピーダンス変換回路125と電流-電圧変換回路132とは、電気的に絶縁される。基準レベルの入力信号VINが信号伝送回路105に入力される。
 基準レベルの入力信号VINが信号伝送回路105に入力されたとき、インピーダンス変換回路125に入力される第1の電流の電流値IINは、IIN_MAXである。スイッチSW1がオフであるため、式(7)においてIOUTはゼロである。このため、式(8)が満たされる。
 IIN_MAX+I=I ・・・(8)
 式(8)を満たす電流値Iを有する電流がトランジスタMrに流れる。つまり、基準電流がトランジスタMrに流れる。トランジスタMrに基準電流が流れるのに必要な電圧がスイッチSW2によって容量素子C1にサンプリングされる。容量素子C1は、サンプリングされた電圧を保持する。基準電流の電流値Iは、式(9)で表される。基準電流は、電流源CS2が出力する電流(定電流成分)を含む。
 I=I-IIN_MAX ・・・(9)
 第1の期間よりも後の第2の期間において、スイッチSW1はオンに制御され、かつスイッチSW2はオフに制御される。これによって、インピーダンス変換回路125と電流-電圧変換回路132とは、電気的に接続される。また、トランジスタMrに流れる電流の電流値Iは式(9)が示す値に固定される。
 その後、信号レベルの入力信号VINが信号伝送回路105に入力される。電流出力回路155は、第2の電流を出力する。第2の電流の電流値IOUTは、式(7)と式(9)とにより式(10)で表される。つまり、電流出力回路155は、第1の電流と基準電流との和に応じた第2の電流を出力する。第2の電流は、第1の電流と基準電流との和から電流源CS2の定電流成分を除いた電流である。
 IOUT=IIN+I-I
    =IIN-IIN_MAX ・・・(10)
 出力信号VOUTの電圧値VOUTは、第1の実施形態に示す式(2)で表される。
 電流-電圧変換回路132の内部抵抗の抵抗値Rは1[KΩ]であると仮定する。入力信号VINの電圧値VINの最大値VIN_MAXは2.0[V]であり、かつ入力信号VINの電圧値VINの最小値VIN_MINは1.0[V]であると仮定する。インピーダンス変換回路125に入力される電流値IINの最大値IIN_MAXは2.0[mA]であり、かつその電流値IINの最小値IIN_MINは1.0[mA]であると仮定する。
 電流値IINが1.0[mA]から2.0[mA]であり、かつ電流値IIN_MAXが2.0[mA]である場合、インピーダンス変換回路125から出力される電流値IOUTは、式(10)により式(11)で表される。
 IIN_MIN-IIN_MAX≦IOUT≦0 ・・・(11)
 式(11)に示すように、最大値VIN_MAXの入力信号VINが信号伝送回路105に入力されたとき、インピーダンス変換回路125から出力される電流値IOUTはゼロである。このため、インピーダンス変換回路125から出力される電流値IOUTはオフセット電流を含まない。
 式(11)により、第2の電流の電流値IOUTは、-1.0[mA]から0[mA]である。基準電圧の電圧値VREFが1.0[V]である場合、式(2)により、出力信号VOUTの電圧値VOUTの最大値VOUT_MAXは2.0[V]であり、かつ出力信号VOUTの電圧値VOUTの最小値VOUT_MINは1.0[V]である。つまり、電流-電圧変換回路132は、1.0[V]から2.0[V]の範囲において線形な出力特性を必要とする。したがって、従来技術と比較して、電流-電圧変換回路132において線形な出力特性を必要とする電圧の範囲が縮小する。この結果、電流-電圧変換回路132の設計が容易になる。
 信号伝送回路105に使用される各トランジスタの導電型は、上記の導電型と逆であってもよい。信号伝送回路105においてMOS(Metal Oxide Semiconductor)トランジスタが使用されているが、バイポーラトランジスタが使用されてもよい。
 電流-電圧変換回路132の代わりに電流-電圧変換回路133が使用されてもよい。インピーダンス変換回路125は、電流源CS1を有してもよい。
 上記のように、電流出力回路155は、トランジスタM3と電流源CS2(第2の電流源)とを有する。第1の電源(電源VDD)と第2の電源(グランドGND)との間に、電流源142と、トランジスタM3と、電流源CS2とが直列に接続される。トランジスタM3は、第1の端子(ソース端子)と第2の端子(ドレイン端子)と制御端子(ゲート端子)とを有する。第1の端子と第2の端子とのいずれか1つはスイッチSW1に接続され、かつ制御端子は電源V1(第3の電源)に接続される。電流源142は、第1の端子と第2の端子とのうち、スイッチSW1と接続される端子に接続される。電流源CS2は、第1の端子と第2の端子とのうち、電流源142が接続される端子と異なる端子に接続される。第1の端子と第2の端子とのうち、電流源142が接続される端子と異なる端子に第1の電流が入力される。
 第3の実施形態では、第1の実施形態と同様に、信号伝送回路105は、入力信号のオフセット電圧に基づくオフセット電流を低減することができる。
 (第4の実施形態)
 図7は、本発明の第4の実施形態の内視鏡システム1の構成を示している。図7に示すように、内視鏡システム1は、内視鏡スコープ2と、伝送ケーブル3と、操作部4と、コネクタ部5と、プロセッサ6と、表示装置7とを有する。
 内視鏡スコープ2は、被検体に挿入される挿入部70を有する。挿入部70は、伝送ケーブル3の一部である。挿入部70は、被検体の内部に挿入される。内視鏡スコープ2は、被検体の内部の画像を撮像することにより撮像信号(画像データ)を生成する。内視鏡スコープ2は、生成された撮像信号をプロセッサ6に出力する。図8に示す撮像部20が挿入部70の先端71に配置されている。挿入部70において、先端71と反対側の端部に、操作部4が接続される。操作部4は、内視鏡スコープ2に対する各種操作を受け付ける。
 伝送ケーブル3は、内視鏡スコープ2の撮像部20とコネクタ部5とを接続する。撮像部20によって生成された撮像信号は、伝送ケーブル3を介してコネクタ部5に出力される。
 コネクタ部5は、内視鏡スコープ2とプロセッサ6とに接続されている。コネクタ部5は、内視鏡スコープ2から出力された撮像信号に所定の信号処理を行う。さらに、コネクタ部5は、アナログの撮像信号をデジタル信号にA/D変換する。コネクタ部5は、デジタル信号である撮像信号をプロセッサ6に出力する。
 プロセッサ6は、コネクタ部5から出力された撮像信号に所定の画像処理を行い、かつ画像信号を生成する。さらに、プロセッサ6は、内視鏡システム1の全体を統括的に制御する。
 表示装置7は、プロセッサ6によって処理された画像信号に対応する画像を表示する。また、表示装置7は、内視鏡システム1に関する各種情報を表示する。
 内視鏡システム1は、被検体に照射される照明光を生成する光源装置を有する。図7では、光源装置は省略されている。
 図8は、内視鏡システム1の内部の構成を示している。図8に示すように、内視鏡システム1は、撮像部20と、伝送ケーブル3と、コネクタ部5と、プロセッサ6とを有する。
 撮像部20は、第1のチップ21と、第2のチップ22とを有する。第1のチップ21は、受光部23と、読み出し部24と、タイミング生成部25と、バッファ26とを有する。撮像部20は、撮像素子として機能する。撮像部20は、撮像信号を出力する。
 受光部23は、複数の画素を有し、入射した光に基づく撮像信号を生成する。読み出し部24は、受光部23によって生成された撮像信号を読み出す。さらに、読み出し部24は、基準信号を生成する。タイミング生成部25は、コネクタ部5から出力された基準クロック信号と同期信号とに基づいてタイミング信号を生成する。タイミング生成部25によって生成されたタイミング信号は読み出し部24に出力される。読み出し部24は、タイミング信号に従って撮像信号を読み出す。バッファ26は、受光部23から読み出された撮像信号と基準信号とを一時的に保持する。第1のチップ21は、バッファ26から撮像信号を出力する。
 第2のチップ22は、バッファ27を有する。バッファ27は、第1のチップ21から出力された撮像信号を、伝送ケーブル3を介して、コネクタ部5に出力する。バッファ27は、ドライブ回路110またはドライブ回路111を含む。撮像信号が入力信号VINとしてドライブ回路110またはドライブ回路111に入力される。第1のチップ21と第2のチップ22とに搭載される回路の組み合わせは、設計に応じて適宜変更可能である。図8に示す内視鏡システム1において、バッファ27は撮像部20の内部に配置されている。バッファ27は、内視鏡スコープ2の内部であって、かつ撮像部20の外部に配置されてもよい。
 プロセッサ6によって生成された電源電圧と、グランド電圧とが伝送ケーブル3によって撮像部20に伝送される。撮像部20において、電源電圧を伝送する信号線と、グランド電圧を伝送する信号線との間には、電源安定用のコンデンサC100が配置されている。
 コネクタ部5は、アナログ・フロント・エンド部51(以下、AFE部51という)と、前処理部52と、制御信号生成部53とを有する。コネクタ部5は、内視鏡スコープ2(撮像部20)とプロセッサ6とを電気的に接続する。コネクタ部5と撮像部20とは、伝送ケーブル3により接続される。伝送ケーブル3は、伝送ケーブルCB1に対応する。コネクタ部5とプロセッサ6とは、コイルケーブルにより接続される。
 AFE部51(撮像信号処理回路)は、基準信号と撮像信号との差を演算する。さらに、AFE部51は、この差に基づく撮像信号にA/D変換を行う。AFE部51は、A/D変換によりデジタル信号に変換された撮像信号を前処理部52に出力する。AFE部51は、信号伝送回路100と信号伝送回路101と信号伝送回路102と信号伝送回路103と信号伝送回路104と信号伝送回路105とのいずれか1つを含む。
 前処理部52は、AFE部51から出力されたデジタルの撮像信号に対して、縦ライン除去およびノイズ除去等の所定の信号処理を行う。前処理部52は、信号処理が行われた撮像信号をプロセッサ6に出力する。
 内視鏡スコープ2の各部の動作の基準となる基準クロック信号がプロセッサ6から制御信号生成部53に供給される。例えば、基準クロック信号の周波数は、27MHzである。制御信号生成部53は、基準クロック信号に基づいて、各フレームのスタート位置を表す同期信号を生成する。制御信号生成部53は、基準クロック信号と同期信号とを、伝送ケーブル3を介して撮像部20のタイミング生成部25に出力する。制御信号生成部53によって生成される同期信号は、水平同期信号と垂直同期信号とを含む。
 プロセッサ6は、内視鏡システム1の全体を統括的に制御する制御装置である。プロセッサ6は、電源部61と、画像信号処理部62と、クロック生成部63と、制御部64とを有する。
 電源部61は、電源電圧を生成する。電源部61は、電源電圧とグランド電圧とを、コネクタ部5と伝送ケーブル3とを介して撮像部20に出力する。
 画像信号処理部62(画像信号生成回路)は、前処理部52によって処理されたデジタルの撮像信号に対して、所定の画像処理を行う。所定の画像処理は、同時化処理、ホワイトバランス(WB)調整処理、ゲイン調整処理、ガンマ補正処理、デジタルアナログ(D/A)変換処理、およびフォーマット変換処理等である。画像信号処理部62は、この画像処理により、撮像信号を画像信号に変換する。つまり、画像信号処理部62は、AFE部51によって演算された差に基づく撮像信号(差信号)を処理し、かつ、撮像信号に基づく画像信号を生成する。画像信号処理部62は、生成された画像信号を表示装置7に出力する。
 クロック生成部63は、内視鏡システム1の各部の動作の基準となる基準クロック信号を生成する。クロック生成部63は、生成された基準クロック信号を制御信号生成部53に出力する。
 制御部64は、制御信号をAFE部51に出力することにより、AFE部51を制御する。例えば、制御部64は、制御信号φCTRLをAFE部51に出力することにより、電流源140が出力する電流値を制御する。制御部64は、制御信号をAFE部51に出力することにより、スイッチSW1とスイッチSW2とのオンとオフとを制御する。
 表示装置7は、画像信号処理部62から出力された画像信号に基づいて、撮像部20が撮像した画像を表示する。表示装置7は、液晶または有機EL(Electro Luminescence)等の表示パネルを有する。
 内視鏡システム1は、内視鏡スコープ2と、信号伝送回路とを有する。内視鏡スコープ2は、撮像部20(撮像素子)と、バッファ27(伝送バッファ)とを有する。撮像部20は、撮像信号を出力する。バッファ27は、撮像部20の内部または外部に配置され、かつ撮像信号に基づく第1の電流を出力する。信号伝送回路は、バッファ27に接続されている。内視鏡システム1は、信号伝送回路100と信号伝送回路101と信号伝送回路102と信号伝送回路103と信号伝送回路104と信号伝送回路105とのいずれか1つを有する。
 本発明の各態様の内視鏡システムは、伝送ケーブル3と、操作部4と、プロセッサ6と、表示装置7との少なくとも1つに対応する構成を有していなくてもよい。本発明の各態様の内視鏡システムは、前処理部52と制御信号生成部53との少なくとも1つに対応する構成を有していなくてもよい。
 第4の実施形態では、信号伝送回路を有する内視鏡システム1について説明した。しかし、内視鏡システム1以外の装置およびシステムに対しても信号伝送回路は適用することができる。
 第4の実施形態では、上記の各実施形態と同様に、内視鏡システム1は、入力信号のオフセット電圧に基づくオフセット電流を低減することができる。
 以上、本発明の好ましい実施形態を説明したが、本発明はこれら実施形態およびその変形例に限定されることはない。本発明の趣旨を逸脱しない範囲で、構成の付加、省略、置換、およびその他の変更が可能である。また、本発明は前述した説明によって限定されることはなく、添付のクレームの範囲によってのみ限定される。
 本発明の各実施形態によれば、信号伝送回路および内視鏡システムは、入力信号のオフセット電圧に基づくオフセット電流を低減することができる。
 1 内視鏡システム
 2 内視鏡スコープ
 3 伝送ケーブル
 4 操作部
 5 コネクタ部
 6 プロセッサ
 7 表示装置
 20 撮像部
 21 第1のチップ
 22 第2のチップ
 23 受光部
 24 読み出し部
 25 タイミング生成部
 26,27 バッファ
 51 アナログ・フロント・エンド部
 52 前処理部
 53 制御信号生成部
 61 電源部
 62 画像信号処理部
 63 クロック生成部
 64 制御部
 70 挿入部
 71 先端
 100,101,102,103,104,105,1100,1101 信号伝送回路
 110,111,1110 ドライブ回路
 120,122,124,125,1120,1121 インピーダンス変換回路
 130,132,133,1130 電流-電圧変換回路
 140,142 電流源
 150,152,155,1150 電流出力回路

Claims (5)

  1.  第1の電流が入力され、かつ前記第1の電流に応じた第2の電流を出力するインピーダンス変換回路と、
     前記インピーダンス変換回路から出力される前記第2の電流を電圧に変換する電流-電圧変換回路と、
     を有し、
     前記インピーダンス変換回路は、
     基準電流を生成する第1の電流源と、
     前記第1の電流と前記基準電流との差分または和に応じた前記第2の電流を出力する電流出力回路と、
     を有する
     信号伝送回路。
  2.  前記インピーダンス変換回路と前記電流-電圧変換回路との間に配置され、かつ前記インピーダンス変換回路と前記電流-電圧変換回路との電気的接続のオンとオフとを切り替えるスイッチをさらに有し、
     前記インピーダンス変換回路は、前記スイッチがオフであるときに前記インピーダンス変換回路に入力された前記第1の電流を前記基準電流に変換し、
     前記第1の電流源は、前記スイッチがオフであるときに前記基準電流を保持し、
     前記インピーダンス変換回路は、前記スイッチがオンであるときに前記第2の電流を出力する
     請求項1に記載の信号伝送回路。
  3.  前記インピーダンス変換回路は、第1のトランジスタと第2のトランジスタとをさらに有し、
     前記第1のトランジスタと前記第2のトランジスタとは、カレントミラーを構成し、
     第1の電源と第2の電源との間に、前記第1の電流源と、前記第2のトランジスタとが直列に接続され、
     前記第1の電流は、前記第1のトランジスタに入力され、
     前記第2のトランジスタは、前記スイッチに接続される
     請求項2に記載の信号伝送回路。
  4.  前記電流出力回路は、トランジスタと第2の電流源とをさらに有し、
     第1の電源と第2の電源との間に、前記第1の電流源と、前記トランジスタと、前記第2の電流源とが直列に接続され、
     前記トランジスタは、第1の端子と第2の端子と制御端子とを有し、
     前記第1の端子と前記第2の端子とのいずれか1つは前記スイッチに接続され、かつ前記制御端子は第3の電源に接続され、
     前記第1の電流源は、前記第1の端子と前記第2の端子とのうち、前記スイッチと接続される端子に接続され、
     前記第2の電流源は、前記第1の端子と前記第2の端子とのうち、前記第1の電流源が接続される端子と異なる端子に接続され、
     前記第1の端子と前記第2の端子とのうち、前記第1の電流源が接続される端子と異なる端子に前記第1の電流が入力される
     請求項2に記載の信号伝送回路。
  5.  撮像信号を出力する撮像素子と、
     前記撮像素子の内部または外部に配置され、かつ前記撮像信号に基づく前記第1の電流を出力する伝送バッファと、
     を有する内視鏡スコープと、
     前記伝送バッファに接続された請求項1から請求項4のいずれか一項に記載の信号伝送回路と、
     を有する内視鏡システム。
PCT/JP2015/077278 2015-09-28 2015-09-28 信号伝送回路および内視鏡システム WO2017056146A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017542520A JPWO2017056146A1 (ja) 2015-09-28 2015-09-28 信号伝送回路および内視鏡システム
PCT/JP2015/077278 WO2017056146A1 (ja) 2015-09-28 2015-09-28 信号伝送回路および内視鏡システム
US15/886,262 US10588487B2 (en) 2015-09-28 2018-02-01 Signal transmission circuit and endoscope system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2015/077278 WO2017056146A1 (ja) 2015-09-28 2015-09-28 信号伝送回路および内視鏡システム

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/886,262 Continuation US10588487B2 (en) 2015-09-28 2018-02-01 Signal transmission circuit and endoscope system

Publications (1)

Publication Number Publication Date
WO2017056146A1 true WO2017056146A1 (ja) 2017-04-06

Family

ID=58422848

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/077278 WO2017056146A1 (ja) 2015-09-28 2015-09-28 信号伝送回路および内視鏡システム

Country Status (3)

Country Link
US (1) US10588487B2 (ja)
JP (1) JPWO2017056146A1 (ja)
WO (1) WO2017056146A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4223342A2 (en) 2018-06-04 2023-08-09 Fisher & Paykel Healthcare Limited Interface assemblies for respiratory therapy

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004023135A (ja) * 2002-06-12 2004-01-22 Sony Corp 電流−電圧変換回路および固体撮像素子
WO2014171316A1 (ja) * 2013-04-18 2014-10-23 オリンパスメディカルシステムズ株式会社 撮像素子、撮像装置および内視鏡システム
WO2015141333A1 (ja) * 2014-03-17 2015-09-24 オリンパス株式会社 撮像装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7796870B2 (en) * 2007-01-16 2010-09-14 Capso Vision, Inc. Lighting control for in vivo capsule camera
JP2008288769A (ja) * 2007-05-16 2008-11-27 Panasonic Corp 高周波回路、半導体装置、および高周波電力増幅装置
JP6324159B2 (ja) * 2014-03-28 2018-05-16 オリンパス株式会社 カプセル内視鏡
EP3195789A4 (en) * 2015-04-16 2018-04-18 Olympus Corporation Endoscope and endoscope system
JP6682845B2 (ja) * 2015-12-21 2020-04-15 セイコーエプソン株式会社 発振器、電子機器、及び、移動体

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004023135A (ja) * 2002-06-12 2004-01-22 Sony Corp 電流−電圧変換回路および固体撮像素子
WO2014171316A1 (ja) * 2013-04-18 2014-10-23 オリンパスメディカルシステムズ株式会社 撮像素子、撮像装置および内視鏡システム
WO2015141333A1 (ja) * 2014-03-17 2015-09-24 オリンパス株式会社 撮像装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4223342A2 (en) 2018-06-04 2023-08-09 Fisher & Paykel Healthcare Limited Interface assemblies for respiratory therapy

Also Published As

Publication number Publication date
US10588487B2 (en) 2020-03-17
JPWO2017056146A1 (ja) 2018-07-12
US20180153374A1 (en) 2018-06-07

Similar Documents

Publication Publication Date Title
CN108702470B (zh) 摄像元件和电子设备
JP4694214B2 (ja) 比較器、ad変換回路、半導体装置、および撮像装置
JP2008271159A (ja) 固体撮像装置
US9621776B2 (en) Imaging element, imaging device and endoscope system
US11770105B2 (en) Methods and apparatus for driver calibration
KR20210056342A (ko) 고체 촬상 소자 및 전자 기기
WO2017056146A1 (ja) 信号伝送回路および内視鏡システム
JPWO2009096192A1 (ja) バッファ回路及びそれを備えたイメージセンサチップ並びに撮像装置
US9693002B2 (en) Image sensor, imaging device, endoscope, and endoscope system
US11096566B2 (en) Endoscope system
CN105531987A (zh) 摄像装置、内窥镜、内窥镜系统以及摄像装置的驱动方法
JPWO2018116539A1 (ja) 撮像素子、撮像装置および内視鏡
CN110740276A (zh) 减少图像传感器中输入斜坡信号串扰的方法、差分电路
US9407850B2 (en) Image sensor and adjustment method thereof
JP6949738B2 (ja) 逐次比較型a/d変換装置、撮像装置および内視鏡
JP6422319B2 (ja) 撮像装置、及びそれを用いた撮像システム
WO2017022119A1 (ja) 撮像装置および内視鏡システム
US20160198073A1 (en) Driving circuit and photographic module using the same
WO2022064669A1 (ja) 撮像装置および内視鏡システム
KR101709840B1 (ko) 홀 센서 모듈 및 광학 이미지 안정화 모듈
JP5034843B2 (ja) Ccd出力信号処理回路
JP2010148008A (ja) 固体撮像装置
JPH11122508A (ja) ビデオカメラ及びクランプ回路
JP2011124648A (ja) 可変利得増幅回路、撮像装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15905301

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017542520

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15905301

Country of ref document: EP

Kind code of ref document: A1