WO2016084483A1 - リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法 - Google Patents

リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法 Download PDF

Info

Publication number
WO2016084483A1
WO2016084483A1 PCT/JP2015/078363 JP2015078363W WO2016084483A1 WO 2016084483 A1 WO2016084483 A1 WO 2016084483A1 JP 2015078363 W JP2015078363 W JP 2015078363W WO 2016084483 A1 WO2016084483 A1 WO 2016084483A1
Authority
WO
WIPO (PCT)
Prior art keywords
lead
lead frame
inner lead
terminal portion
wiring board
Prior art date
Application number
PCT/JP2015/078363
Other languages
English (en)
French (fr)
Inventor
悦宏 神山
宗一郎 梅田
Original Assignee
新電元工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新電元工業株式会社 filed Critical 新電元工業株式会社
Priority to US15/124,472 priority Critical patent/US9966327B2/en
Priority to JP2016561442A priority patent/JP6193510B2/ja
Priority to CN201580005842.9A priority patent/CN107112308B/zh
Priority to EP15863679.5A priority patent/EP3226292B1/en
Publication of WO2016084483A1 publication Critical patent/WO2016084483A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • H01L23/49551Cross section geometry characterised by bent parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4842Mechanical treatment, e.g. punching, cutting, deforming, cold welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49531Additional leads the additional leads being a wiring board
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • H01L23/49582Metallic layers on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/62Protection against overvoltage, e.g. fuses, shunts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a lead frame, a semiconductor device, a lead frame manufacturing method, and a semiconductor device manufacturing method.
  • a semiconductor device in which a metal lead and a conductive pattern of a wiring board are joined with solder and then a lead (inner lead), a mounting surface of the wiring board, and an electronic component mounted on the wiring board are sealed with a mold resin.
  • a heat sink may be provided on the exposed surface opposite to the mounting surface of the wiring board, which is not covered with the mold resin, in order to improve the heat dissipation performance.
  • the above semiconductor device has a larger package size than a discrete product such as a switching element, if the package warps when the temperature changes, the contact area between the wiring board and the heat sink decreases and the heat dissipation performance deteriorates.
  • the warping of the package occurs according to the difference in linear expansion coefficient between the mold resin and the wiring board. For this reason, in order to reduce the warpage of the package when the temperature changes, the difference in the linear expansion coefficient is reduced by using a mold resin having a small linear expansion coefficient.
  • Patent Document 1 discloses a solder joint reliability between a lead and a lead inside the semiconductor device (internal lead) by forming a protrusion having a flat circular top on the lead by doweling. It is described to improve.
  • a mold resin having a small linear expansion coefficient is used in order to reduce the warpage of the package when the temperature changes.
  • the difference in the coefficient of linear expansion between the mold resin and the lead becomes large, and when the lead expands / shrinks due to a temperature change, the movement of the lead is limited by the mold resin.
  • a large stress is applied to the solder for joining the lead and the wiring board.
  • stress tends to concentrate on the peripheral edge of the tip of the lead.
  • solder cracks may occur and the resistance value of the solder joint portion may increase.
  • Patent Document 1 since the area of the terminal portion (soldering surface) at the tip of the lead needs to be larger than before in order to perform doweling processing, the problem that miniaturization and high density of the semiconductor device are hindered. There is.
  • a groove is formed on the mounting surface of the wiring board, a lead is aligned with the groove, and solder bonding is performed to secure a solder thickness corresponding to the depth of the groove, thereby generating a solder crack. It is conceivable to suppress this.
  • the lead must be mounted with high accuracy in accordance with the position of the groove of the wiring board. For this reason, there is a problem that the conditions for the alignment accuracy of the lead frame and the tolerance of each component (lead frame or the like) become strict, and as a result, the cost of the semiconductor device increases.
  • the present invention has been made on the basis of the above technical recognition.
  • the purpose of the present invention is to use a solder that joins a terminal portion of a lead and a wiring board when the temperature changes even when a mold resin having a small linear expansion coefficient is used. It is to provide a lead frame, a semiconductor device, a lead frame manufacturing method, and a semiconductor device manufacturing method capable of suppressing the occurrence of cracks.
  • a lead frame is A lead portion having an inner lead and an outer lead connected to the inner lead; A frame portion that supports the lead portion, The inner lead is provided with a terminal portion having a facing surface facing the conductive pattern of the wiring board and a back surface opposite to the facing surface, The peripheral portion of the terminal portion is provided with a solder thickness securing portion in which the opposing surface is recessed toward the back side and formed thinner than the central region of the opposing surface, and a concave portion is formed on the back surface. It is characterized by flatness.
  • the solder thickness securing portion may be provided at least at the tip of the terminal portion.
  • the solder thickness securing portion may be provided in a U shape along the outer periphery of the terminal portion.
  • the inner lead includes a lead connection portion that electrically connects the terminal portion and the outer lead, and the solder thickness securing portion extends from the terminal portion toward the outer lead to the middle of the lead connection portion. You may make it exist.
  • the solder thickness securing portion may be formed by thinning the peripheral portion of the terminal portion by crushing.
  • a method for manufacturing a semiconductor device includes: Preparing a wiring substrate having an insulating substrate and a conductive pattern provided on the insulating substrate; Preparing the lead frame; Mounting electronic components on the mounting surface of the wiring board; Soldering the terminal portion of the lead frame to the conductive pattern of the wiring board; Sealing the electronic component, the mounting surface of the wiring board, and the inner lead with a sealing resin; Cutting off the frame portion of the lead frame; It is characterized by providing.
  • a semiconductor device includes: A wiring board having an insulating substrate and a conductive pattern provided on the insulating substrate, wherein electronic components are mounted on a mounting surface; A lead portion having an inner lead and an outer lead connected to the inner lead; A sealing resin portion for sealing the electronic component, the mounting surface of the wiring board, and the inner lead;
  • the inner lead has a facing surface facing the conductive pattern of the wiring board and a back surface opposite to the facing surface, and is provided with a terminal portion joined to the conductive pattern by solder, The peripheral portion of the terminal portion is provided with a solder thickness securing portion in which the opposing surface is recessed toward the back side and formed thinner than the central region of the opposing surface, and a concave portion is provided in the central region of the back surface. It is not formed and is flat.
  • a lead frame manufacturing method includes: A method of manufacturing a lead frame including an inner lead provided with a terminal portion having a facing surface facing a conductive pattern of a wiring board, and a lead portion having an outer lead connected to the inner lead, By performing a crushing process that compresses the metal thin plate material with a pair of upper and lower molds, a portion of one main surface of the metal thin plate material that becomes the opposed surface becomes a peripheral portion of the terminal portion of the inner lead.
  • the crushing step of forming a thin portion of a predetermined shape, the opposing surface is recessed toward the back side, and is formed thinner than the central region of the opposing surface; Forming an inner lead in which a solder thickness securing portion is provided on the peripheral edge of the terminal portion by punching the metal thin plate material so that the cutting line B passes through the bottom surface of the thin portion; It is characterized by providing.
  • a preliminary punching step of punching the metal sheet material to form a temporary inner lead having a shape larger than the inner lead may be further provided.
  • a U-shaped thin portion may be formed along the outer periphery of the terminal portion.
  • the opposing surface facing the conductive pattern of the wiring board is recessed toward the back side of the terminal portion at the peripheral edge portion of the terminal portion of the lead, and is formed thinner than the central region of the opposing surface of the terminal portion.
  • a solder thickness securing portion is provided, and no concave portion is formed in the central region of the back surface, which is flat.
  • FIG. 1 is a plan view of a lead frame 1 according to an embodiment of the present invention.
  • (A) is a top view of the front-end
  • (b) is a side view of the front-end
  • (c) is sectional drawing which follows the II line
  • FIG. 6 is a plan view for explaining the method for manufacturing the lead frame 1 according to the embodiment. It is a top view for demonstrating the manufacturing method of the lead frame 1 which concerns on embodiment after FIG. 3A.
  • FIG. 3A is a cross-sectional view taken along line II in FIG. 3B (4)
  • FIG. 3B is a cross-sectional view taken along line II-II in FIG. 3B (4).
  • 1 is a perspective view of a semiconductor device 30 according to an embodiment of the present invention.
  • 3 is a cross-sectional view of a semiconductor device 30 enlarged around a tip portion of an inner lead 3.
  • FIG. 6 is
  • the lead frame 1 includes a plurality of lead portions 2 and a frame portion 5 that supports the plurality of lead portions 2.
  • Each lead portion 2 has an inner lead 3 and an outer lead 4 connected to the inner lead 3.
  • the lead frame 1 also includes a plurality of lead portions 13 so as to face the lead portion 2. For example, when the lead frame 1 is applied to a semiconductor device with a switching power supply, the lead portion 2 becomes a power supply terminal, a ground terminal, a current output terminal, and the like, and the lead portion 13 becomes a control terminal that receives a control signal of the switching element. .
  • the inner lead 3 is a portion of the lead portion 2 that is finally resin-sealed by a resin sealing portion 25 (described later). As shown in FIGS. 2A and 2B, the inner lead 3 has a terminal portion 3a and a lead connection portion 3d. The lead connecting portion 3d is connected to the outer lead 4, and electrically connects the terminal portion 3a and the outer lead 4.
  • the terminal portion 3a is provided at the tip portion of the inner lead 3 as shown in FIGS. As shown in FIG. 2B, the terminal portion 3a has a facing surface 3b and a back surface 3c opposite to the facing surface 3b.
  • the facing surface 3b is a surface facing a conductive pattern of the wiring board (a conductive pattern 22 of the wiring board 20 described later), and is also called a soldering surface.
  • the terminal portion 3a is formed at the tip of the inner lead 3 by bending the inner lead 3 with a bent portion 3e.
  • a solder thickness securing portion 6 for securing a solder thickness is provided at the peripheral edge of the terminal portion 3a.
  • the solder thickness securing portion 6 is formed so that the opposing surface 3b is recessed toward the back surface 3c side and is thinner than the central region of the opposing surface 3b.
  • the recessed part is not formed in the center area
  • the solder thickness securing portion 6 is provided in a U shape along the outer periphery of the terminal portion 3a. Thereby, it becomes possible to ensure the solder thickness over the entire outer periphery of the terminal portion 3a. As a result, the solder thickness can be ensured regardless of the direction (for example, the longitudinal direction or the short direction) of the wiring board, so that the occurrence of solder cracks can be suppressed.
  • the solder thickness securing portion 6 is formed by thinning the peripheral portion of the terminal portion 3a by a crushing process (coining process), as will be described later in detail in the description of the manufacturing method of the lead frame 1.
  • the solder thickness securing portion 6 is not limited to the U-shape, and may be provided at least at the tip of the terminal portion 3a where the stress on the solder is most concentrated (region C1 in FIG. 2A). Good.
  • the solder thickness securing portion 6 may extend from the terminal portion 3a toward the outer lead 4 to the middle of the lead connection portion 3d. Thereby, the reliability of the solder joint between the terminal part 3a and a wiring board can be improved more.
  • the solder thickness securing portion 6 is provided on the peripheral edge portion of the terminal portion 3a of the inner lead 3.
  • the solder thickness securing portion 6 is provided on the peripheral edge portion of the terminal portion 3a of the inner lead 3.
  • the terminal portion 3a of the lead portion 2 and the wiring board (for example, a wiring to be described later) can be used when the temperature changes. It is possible to suppress the occurrence of cracks in the solder joining the substrate 20).
  • solder thickness securing portion 6 when the lead frame 1 is mounted on the wiring board, excess solder can be absorbed by the solder thickness securing portion 6, so that solder bridges between adjacent conductive patterns can be suppressed.
  • the solder thickness securing part 6 is formed by crushing, the solder thickness securing part 6 can be provided without increasing the area of the terminal part. Therefore, the semiconductor device using the lead frame 1 (for example, a semiconductor device 30 described later) is not increased in size, and the semiconductor device can be reduced in size and density.
  • a thin metal sheet 10 made of a metal such as a copper alloy is prepared. Then, as shown in FIG. 3A (1), the thin metal plate material 10 is punched to form a temporary inner lead 11 having a shape larger than that of the inner lead 3 (preliminary punching step). In some cases, the preliminary removal step is not performed.
  • a crushing process for compressing the peripheral edge portion (metal thin plate material 10) of the temporary inner lead 11 with a pair of upper and lower molds (not shown) is performed (crushing process step).
  • a crushing processing area A indicates a range where crushing processing is performed.
  • the peripheral portion of the temporary inner lead 11 bulges outward by the collapsed volume so that the thin portion 12 is formed.
  • the thin-walled portion 12 having a predetermined shape is formed.
  • the thin portion 12 is formed such that the facing surface 3b is recessed toward the back surface 3c side and is thinner than the central region of the facing surface 3b.
  • the shape of the thin portion 12 is determined according to the shape of the solder thickness securing portion 6 and is not limited to the U-shape.
  • the metal sheet 10 is punched out so that the cutting line B passes through the thin portion 12 (re-drawing step).
  • the inner lead 3 in which the solder thickness securing portion 6 is provided at the peripheral edge of the terminal portion 3a is formed.
  • the solder thickness securing portion 6 is formed so that the facing surface 3b is recessed toward the back surface 3c side and is thinner than the central region C2 of the facing surface 3b.
  • the present embodiment it is possible to easily process the terminal portion 3a having a small area by crushing. In this way, by applying the crushing process to the inner lead 3, it is possible to form the solder thickness securing portion 6 on the peripheral portion of the terminal portion 3a while avoiding the enlargement of the terminal portion 3a.
  • FIG. 5 is a cross-sectional view of the semiconductor device 30 enlarged around the tip portion of the inner lead 3, but the sealing resin portion 25 is not shown.
  • the semiconductor device 30 includes a wiring board 20, lead parts 2 and 13 soldered to the wiring board 20, a sealing resin part 25, a switching element 24 mounted on the wiring board 20, A thermistor 28, a shunt resistor 29, and a connection wire 27 are provided.
  • the wiring board 20 includes an insulating substrate 21 and conductive patterns 22 and 23 provided on the insulating substrate 21.
  • the insulating substrate 21 is made of, for example, ceramic, but is not limited thereto.
  • the conductive patterns 22 and 23 are made of, for example, copper, but are not limited thereto.
  • the conductive pattern 23 is connected to, for example, a heat sink (not shown) in order to improve heat dissipation.
  • Various electronic components are mounted on the mounting surface (surface on which the conductive pattern 22 is formed) of the wiring board 20.
  • a switching element 24 such as a power MOSFET, a thermistor 28, and a shunt resistor 29 are mounted on the mounting surface.
  • connection wires 27 Thereby, for example, a switching power supply circuit is configured.
  • the sealing resin portion 25 is made of a cured resin and seals the mounting surface of the wiring board 20 shown in FIG. 5, the electronic components mounted on the wiring board 20, the connection wires 27, and the inner leads 3.
  • the facing surface 3 b of the terminal portion 3 a of the inner lead 3 faces the conductive pattern 22 of the wiring substrate 20 and is joined to the conductive pattern 22 by solder 26. .
  • the solder thickness securing portion 6 is provided at the peripheral portion of the terminal portion 3a, the thickness of the solder 26 at the peripheral portion of the terminal portion 3a is thicker than the central region by the depth of the solder thickness securing portion 6. . Since the solder 26 plays a role of a buffer material when stress is generated, the stress at the peripheral edge of the terminal portion 3a is relieved by providing the solder thickness securing portion 6. Therefore, according to the present embodiment, even when a mold resin having a small linear expansion coefficient is used as the material of the sealing resin portion 25, the lead portion 2 (terminal portion 3a) and the wiring board 20 are bonded together when the temperature changes. It is possible to suppress the occurrence of cracks in the solder 26 to be performed.
  • the solder thickness securing portion 6 can be provided without increasing the area of the terminal portion 3a, the semiconductor device 30 can be prevented from being enlarged. Further, since the alignment accuracy required when the lead frame 1 is mounted on the wiring board 20 is not different from the conventional one, an increase in the cost of the semiconductor device 30 can be prevented.
  • the wiring board 20 and the lead frame 1 are prepared. Thereafter, various electronic components (such as the switching element 24) are mounted on the mounting surface of the wiring board 20.
  • the terminal portion 3 a of the lead frame 1 is soldered to the conductive pattern 22 of the wiring board 20.
  • solder thickness securing portion 6 solder bridges between the adjacent conductive patterns 22 can be suppressed.
  • connection wires 27 various electronic components and the conductive pattern 22 and between the electronic components are electrically connected by the connection wires 27.
  • the semiconductor device 30 is manufactured by cutting off the frame portion 5 of the lead frame 1.
  • the alignment accuracy between the wiring board 20 and the lead frame 1 is not different from the conventional one. Therefore, according to the present embodiment, it is possible to avoid an increase in the cost of the semiconductor device 30 by avoiding strict conditions for the alignment accuracy of the lead frame 1 and the tolerance of each component such as the lead frame 1 and the wiring board 20. be able to.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Geometry (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

【課題】線膨張係数の小さいモールド樹脂を用いても、温度変化時に、リードの端子部と配線基板とを接合するはんだにクラックが発生することを抑制する。 【解決手段】実施形態に係るリードフレーム1は、インナーリード3およびこのインナーリード3に接続されたアウターリード4を有するリード部2と、リード部2を支持するフレーム部5とを備え、インナーリード3には、配線基板の導電パターンと対向する対向面3bおよび対向面3bと反対側の背面3cを有する端子部3aが設けられ、端子部3aの周縁部には、対向面3bが背面3c側に向かって凹み、対向面3bの中央領域よりも薄く形成されたはんだ厚確保部6が設けられ、背面3cの中央領域には凹部が形成されておらず平坦である。

Description

リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法
 本発明は、リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法に関する。
 従来、金属製のリードと配線基板の導電パターンとをはんだで接合した後、リード(インナーリード)、配線基板の実装面および配線基板に実装された電子部品をモールド樹脂で封止した半導体装置が知られている。このような半導体装置では、放熱性能を高めるために、モールド樹脂で覆われていない、配線基板の実装面と反対側の露出面にヒートシンクが設けられることがある。
 しかしながら、上記の半導体装置はスイッチング素子等のディスクリート製品に比べてパッケージサイズが大きいため、温度変化時にパッケージが反ると、配線基板とヒートシンクとの接触面積が減少し放熱性能が低下する。パッケージの反りは、モールド樹脂と配線基板との間の線膨張係数の差に応じて発生する。このことから、温度変化時におけるパッケージの反りを小さくするために、線膨張係数の小さいモールド樹脂を用いることにより線膨張係数の差を小さくしている。
 なお、特許文献1には、ダボ出し加工によってリードに平坦な円形状のトップを有する突起部を形成することで、リードと、半導体装置内部のリード(内部リード)との間のはんだ接合信頼性を向上させることが記載されている。
特開2011-249395号公報
 上記のように、温度変化時におけるパッケージの反りを小さくするために、線膨張係数の小さいモールド樹脂を用いられる。しかしながら、その場合、今度はモールド樹脂とリードとの間の線膨張係数の差が大きくなり、温度変化によりリードが膨張/収縮する際、モールド樹脂によりリードの動きを制限される。このため、リードと配線基板を接合するはんだに大きな応力が加わる。特に、リードの先端の周縁部に応力が集中し易い。その結果、例えば車載用途等の温度変化の過酷な環境下では、はんだクラックが発生してはんだ接合部分の抵抗値が増加するおそれがあった。
 特許文献1の場合、ダボ出し加工を行うためにリード先端の端子部(はんだ付け面)の面積を従来よりも広くする必要があるため、半導体装置の小型化・高密度化が妨げられるという問題がある。
 その他の手段として、例えば、配線基板の実装面に溝を形成しておき、当該溝にリードを位置合せしてはんだ接合することで溝の深さ分のはんだ厚を確保し、はんだクラックの発生を抑制することが考えられる。しかしながら、この場合には、リードを配線基板の溝の位置に合わせて高い精度で搭載しなければならない。このため、リードフレームの位置合せ精度や各部品(リードフレーム等)の公差に対する条件が厳しくなり、その結果、半導体装置のコストが上昇するという問題がある。
 本発明は、上記の技術的認識に基づいてなされたものであり、その目的は、線膨張係数の小さいモールド樹脂を用いても、温度変化時に、リードの端子部と配線基板とを接合するはんだにクラックが発生することを抑制することが可能なリードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法を提供することである。
 本発明の一態様に係るリードフレームは、
 インナーリードおよび前記インナーリードに接続されたアウターリードを有するリード部と、
 前記リード部を支持するフレーム部と、を備え、
 前記インナーリードには、配線基板の導電パターンと対向する対向面および前記対向面と反対側の背面を有する端子部が設けられ、
 前記端子部の周縁部には、前記対向面が前記背面側に向かって凹み、前記対向面の中央領域よりも薄く形成されたはんだ厚確保部が設けられ、前記背面には凹部が形成されておらず平坦であることを特徴とする。
 また、前記リードフレームにおいて、
 前記はんだ厚確保部は、少なくとも前記端子部の先端に設けられているようにしてもよい。
 また、前記リードフレームにおいて、
 前記はんだ厚確保部は、前記端子部の外周に沿ってコの字形状に設けられているようにしてもよい。
 また、前記リードフレームにおいて、
 前記インナーリードは、前記端子部と前記アウターリードを電気的に接続するリード接続部を有し、前記はんだ厚確保部は、前記端子部から前記アウターリードに向かって前記リード接続部の途中まで延在しているようにしてもよい。
 また、前記リードフレームにおいて、
 前記はんだ厚確保部は、前記端子部の周縁部をつぶし加工により薄肉化することにより形成されているようにしてもよい。
 本発明の一態様に係る半導体装置の製造方法は、
 絶縁基板および前記絶縁基板上に設けられた導電パターンを有する配線基板を用意する工程と、
 前記リードフレームを用意する工程と、
 前記配線基板の前記実装面に電子部品を実装する工程と、
 前記配線基板の前記導電パターンに前記リードフレームの前記端子部をはんだ接合する工程と、
 前記電子部品、前記配線基板の前記実装面、および前記インナーリードを封止樹脂で封止する工程と、
 前記リードフレームの前記フレーム部を切り落とす工程と、
 を備えることを特徴とする。
 本発明の一態様に係る半導体装置は、
 絶縁基板および前記絶縁基板上に設けられた導電パターンを有し、実装面に電子部品が実装された配線基板と、
 インナーリードおよび前記インナーリードに接続されたアウターリードを有するリード部と、
 前記電子部品、前記配線基板の前記実装面、および前記インナーリードを封止する封止樹脂部と、を備え、
 前記インナーリードには、前記配線基板の導電パターンと対向する対向面および前記対向面と反対側の背面を有し、前記導電パターンにはんだにより接合された端子部が設けられ、
 前記端子部の周縁部には、前記対向面が前記背面側に向かって凹み、前記対向面の中央領域よりも薄く形成されたはんだ厚確保部が設けられ、前記背面の中央領域には凹部が形成されておらず平坦であることを特徴とする。
 本発明の一態様に係るリードフレームの製造方法は、
 配線基板の導電パターンと対向する対向面を有する端子部が設けられたインナーリード、および前記インナーリードに接続されたアウターリードを有するリード部を備えるリードフレームを製造する方法であって、
 上下一対の金型で金属薄板材を圧縮するつぶし加工を行うことにより、前記対向面となる前記金属薄板材の一方の主面のうち、前記インナーリードの前記端子部の周縁部となる部分に、前記対向面が背面側に向かって凹み、前記対向面の中央領域よりも薄く形成された所定形状の薄肉部を形成するつぶし加工工程と、
 切断線Bが前記薄肉部の底面を通るように前記金属薄板材を打ち抜くことにより、前記端子部の周縁部にはんだ厚確保部が設けられたインナーリードを形成する工程と、
 を備えることを特徴とする。
 また、前記リードフレームの製造方法において、
 前記つぶし加工工程の前に、前記金属薄板材を打ち抜き加工して、前記インナーリードよりも大きい形状の仮インナーリードを形成する予備抜き工程をさらに備えてもよい。
 また、前記リードフレームの製造方法において、
 前記つぶし加工工程において、前記端子部の外周に沿ってコの字形状の薄肉部を形成するようにしてもよい。
 本発明によれば、リードの端子部の周縁部に、配線基板の導電パターンと対向する対向面が端子部の背面側に向かって凹み、端子部の対向面の中央領域よりも薄く形成されたはんだ厚確保部が設けられ、当該背面の中央領域には凹部が形成されておらず平坦である。
これにより、応力の集中し易い端子部の周縁において、リードの端子部と配線基板を接合するはんだの厚みを確保することができ、半導体装置の封止樹脂として線膨張係数の小さいモールド樹脂を用いた場合においても、温度変化時に、はんだクラックの発生を抑制することができる。
本発明の実施形態に係るリードフレーム1の平面図である。 (a)はインナーリード3の先端部分の平面図であり、(b)はインナーリード3の先端部分の側面図であり、(c)は(a)のI-I線に沿う断面図である。 実施形態に係るリードフレーム1の製造方法を説明するための平面図である。 図3Aに続く、実施形態に係るリードフレーム1の製造方法を説明するための平面図である。 (a)は図3B(4)のI-I線に沿う断面図であり、(b)は図3B(4)のII-II線に沿う断面図である。 本発明の実施形態に係る半導体装置30の斜視図である。 インナーリード3の先端部分を中心に拡大した半導体装置30の断面図である。
 以下、図面を参照しつつ本発明の実施形態について説明する。なお、各図において同等の機能を有する構成要素には同一の符号を付し、同一符号の構成要素の詳しい説明は繰り返さない。
(リードフレーム)
 まず、本発明の実施形態に係るリードフレーム1について、図1および図2を参照して説明する。
 リードフレーム1は、図1に示すように、複数本のリード部2と、これら複数本のリード部2を支持するフレーム部5とを備えている。各リード部2は、インナーリード3と、インナーリード3に接続されたアウターリード4とを有する。また、図1に示すように、リードフレーム1は、リード部2と向かい合うように、複数本のリード部13も備えている。例えば、リードフレーム1がスイッチング電源の半導体装置に適用される場合、リード部2は電源端子、接地端子、電流出力端子等となり、リード部13はスイッチング素子の制御信号を受信する制御端子等となる。
 インナーリード3は、リード部2のうち、最終的に樹脂封止部25(後述)により樹脂封止される部分である。インナーリード3は、図2(a)および図2(b)に示すように、端子部3aおよびリード接続部3dを有する。リード接続部3dは、アウターリード4に連結されており、端子部3aとアウターリード4を電気的に接続する。
 端子部3aは、図1および図2に示すように、インナーリード3の先端部分に設けられている。この端子部3aは、図2(b)に示すように、対向面3bと、対向面3bと反対側の背面3cとを有する。対向面3bは、配線基板の導電パターン(後述の配線基板20の導電パターン22)と対向する面であり、はんだ付け面とも呼ばれる。この端子部3aは、例えば、図2(b)に示すように、インナーリード3を折り曲げ部3eで折り曲げることによりインナーリード3の先端部分に形成される。
 図2(a)~(c)に示すように、端子部3aの周縁部には、はんだ厚を確保するためのはんだ厚確保部6が設けられている。このはんだ厚確保部6は、対向面3bが背面3c側に向かって凹み、対向面3bの中央領域よりも薄く形成されている。また、図2(b)および図2(c)に示すように、端子部3aの背面3cの中央領域には、凹部が形成されておらず、平坦である。
 より詳しくは、はんだ厚確保部6は、図2(a)に示すように、端子部3aの外周に沿ってコの字形状に設けられている。これにより、端子部3aの外周全体にわたって、はんだ厚を確保することができるようになる。その結果、配線基板がどのような方向(例えば長手方向または短手方向)に反っても、はんだ厚が確保されるため、はんだクラックの発生を抑制することができる。
 はんだ厚確保部6は、後ほどリードフレーム1の製造方法に関する説明で詳しく説明するように、端子部3aの周縁部をつぶし加工(コイニング加工)により薄肉化することにより形成されている。
 なお、はんだ厚確保部6は、コの字形状に限られるものではなく、はんだへの応力が最も集中する端子部3aの先端(図2(a)の領域C1)に少なくとも設けられていればよい。
 また、図2(a)および図2(b)に示すように、はんだ厚確保部6は、端子部3aからアウターリード4に向かってリード接続部3dの途中まで延在していてもよい。これにより、端子部3aと配線基板との間のはんだ接合の信頼性をより向上させることができる。
 上記のように、実施形態に係るリードフレーム1では、インナーリード3の端子部3aの周縁部にはんだ厚確保部6が設けられている。これにより、端子部3aと配線基板の導電パターンをはんだで接合した場合に、応力の集中し易い端子部3aの周縁においてはんだの厚みをはんだ厚確保部6の深さ分だけ多く確保することができる。はんだは応力発生時に緩衝材の役割を果たすことから、はんだ厚確保部6を設けることで端子部3a周縁の応力が緩和される。よって、本実施形態によれば、半導体装置の封止樹脂として線膨張係数の小さいモールド樹脂を用いた場合においても、温度変化時において、リード部2の端子部3aと配線基板(例えば後述の配線基板20)とを接合するはんだにクラックが発生することを抑制することができる。
 さらに、リードフレーム1を配線基板に実装する際、はんだ厚確保部6に余剰はんだを吸収することができるため、隣接する導電パターン間のはんだブリッジを抑制することができる。
 また、本実施形態では、はんだ厚確保部6はつぶし加工により形成されるため、端子部の面積を広げることなく、はんだ厚確保部6を設けることができる。このため、リードフレーム1を用いた半導体装置(例えば、後述の半導体装置30)の大型化を招かず、半導体装置の小型化・高密度化を図ることができる。
 また、後ほど半導体装置の製造方法において説明するように、リードフレーム1を配線基板に実装する際に必要となる位置合せ精度は従来と変わらないため、半導体装置のコストの上昇を防止することができる。
(リードフレームの製造方法)
 次に、上述のリードフレーム1の製造方法について、図3Aおよび図3Bを参照して説明する。
 まず、銅合金などの金属からなる薄板状の金属薄板材10を用意する。そして、図3A(1)に示すように、この金属薄板材10を打ち抜き加工して、インナーリード3よりも大きい形状の仮インナーリード11を形成する(予備抜き工程)。なお、本予備抜き工程は行わない場合もある。
 次に、図3A(2)に示すように、上下一対の金型(図示せず)で仮インナーリード11の周縁部(金属薄板材10)を圧縮するつぶし加工を行う(つぶし加工工程)。なお、図3A(2)中、つぶし加工領域Aは、つぶし加工を行う範囲を示している。つぶし加工により、図3B(3)に示すように、仮インナーリード11の周縁部は潰された体積分だけ外側に膨らみ、薄肉部12が形成される。
 より詳しくは、つぶし加工により、仮インナーリード11の周縁部(金属薄板材10)の一方の主面(対向面3bとなる面)のうち、インナーリード3の端子部3aの周縁部となる部分に所定形状の薄肉部12を形成する。この薄肉部12は、対向面3bが背面3c側に向かって凹み、対向面3bの中央領域よりも薄く形成されている。なお、端子部3aの外周に沿ってコの字形状の薄肉部12を形成してもよい。ただし、薄肉部12の形状は、はんだ厚確保部6の形状に応じて決まるものであり、コの字形に限られるものではない。
 次に、図3B(3)に示すように、切断線Bが薄肉部12を通るように金属薄板材10を打ち抜く(抜き直し工程)。これにより、図3B(4)、図4(a)および図4(b)に示すように、端子部3aの周縁部にはんだ厚確保部6が設けられたインナーリード3を形成する。はんだ厚確保部6は、図3B(4)および図4(b)に示すように、対向面3bが背面3c側に向かって凹み、対向面3bの中央領域C2よりも薄く形成されている。
 上記のように、本実施形態によれば、つぶし加工により、面積の小さい端子部3aに対しても容易に加工を行うことができる。このようにインナーリード3に対してつぶし加工を施すことで端子部3aの大型化を回避しつつ、端子部3aの周縁部にはんだ厚確保部6を形成することができる。
(半導体装置)
 次に、上述のリードフレーム1を用いた半導体装置30について、図5および図6を参照して説明する。なお、図5では、半導体装置30の内部構造を示すために、封止樹脂部25は透明であると仮定して図示している。また、図6は、インナーリード3の先端部分を中心に拡大した半導体装置30の断面図であるが、封止樹脂部25は図示していない。
 半導体装置30は、図5に示すように、配線基板20と、配線基板20にはんだ接合されたリード部2,13と、封止樹脂部25と、配線基板20に実装されたスイッチング素子24、サーミスタ28およびシャント抵抗29と、接続ワイヤ27とを備える。
 配線基板20は、図6に示すように、絶縁基板21と、絶縁基板21上に設けられた導電パターン22,23とを有する。絶縁基板21は、例えばセラミックからなるが、これに限られるものではない。また、導電パターン22,23は例えば銅からなるが、これに限られるものではない。なお、導電パターン23は、例えば、放熱性を高めるためにヒートシンク(図示せず)と接続される。
 配線基板20の実装面(導電パターン22が形成された面)には、各種電子部品が実装されている。例えば、パワーMOSFET等のスイッチング素子24、サーミスタ28およびシャント抵抗29が実装面に実装されている。これらの電子部品と導電パターン22の間、および電子部品間は接続ワイヤ27により電気的に接続される。これにより、例えばスイッチング電源回路が構成される。
 封止樹脂部25は、硬化した樹脂からなり、図5に示す配線基板20の実装面、配線基板20に実装された電子部品、接続ワイヤ27およびインナーリード3を封止している。
 半導体装置30においては、図6に示すように、インナーリード3の端子部3aの対向面3bは、配線基板20の導電パターン22と対向しており、導電パターン22にはんだ26により接合されている。
 端子部3aの周縁部にははんだ厚確保部6が設けられているため、端子部3aの周縁部におけるはんだ26の厚みは中央領域よりもはんだ厚確保部6の深さ分だけ厚くなっている。はんだ26は応力発生時に緩衝材の役割を果たすことから、はんだ厚確保部6を設けることで端子部3a周縁の応力が緩和される。よって、本実施形態によれば、封止樹脂部25の材料として線膨張係数の小さいモールド樹脂を用いた場合においても、温度変化時に、リード部2(端子部3a)と配線基板20とを接合するはんだ26にクラックが発生することを抑制することができる。
 さらに、端子部3aの面積を広げることなくはんだ厚確保部6を設けることができるため、半導体装置30の大型化を防止することができる。また、リードフレーム1を配線基板20に実装する際に必要となる位置合せ精度は従来と変わらないため、半導体装置30のコストの上昇を防止することができる。
(半導体装置の製造方法)
 次に、上述した半導体装置30の製造方法について説明する。
 まず、配線基板20およびリードフレーム1を用意する。その後、配線基板20の実装面に各種電子部品(スイッチング素子24等)を実装する。
 次に、配線基板20とリードフレーム1との間の位置合せを行った後、配線基板20の導電パターン22にリードフレーム1の端子部3aをはんだ接合する。この際、はんだ厚確保部6に余剰はんだを吸収することができるため、隣接する導電パターン22間のはんだブリッジを抑制することができる。
 次に、各種電子部品と導電パターン22の間、および電子部品間を接続ワイヤ27により電気的に接続する。
 次に、各種電子部品、配線基板20の実装面およびインナーリード3を封止樹脂で封止し封止樹脂部25を形成する。最後に、リードフレーム1のフレーム部5を切り落として、半導体装置30が作製される。
 上記の半導体装置30の製造方法によれば、リードフレーム1を配線基板20に実装する際、配線基板20とリードフレーム1との間の位置合せの精度は従来と変わらない。よって、本実施形態によれば、リードフレーム1の位置合せ精度や、リードフレーム1や配線基板20等の各部品の公差に対する条件が厳しくなることを回避し、半導体装置30のコストの上昇を防ぐことができる。
 上記の記載に基づいて、当業者であれば、本発明の追加の効果や種々の変形を想到できるかもしれないが、本発明の態様は、上述した個々の実施形態に限定されるものではない。異なる実施形態にわたる構成要素を適宜組み合わせてもよい。特許請求の範囲に規定された内容及びその均等物から導き出される本発明の概念的な思想と趣旨を逸脱しない範囲で種々の追加、変更及び部分的削除が可能である。
1 リードフレーム
2,13 リード部
3 インナーリード
3a 端子部
3b 対向面
3c 背面
3d リード接続部
3e 折り曲げ部
4 アウターリード
5 フレーム部
6 はんだ厚確保部
10 金属薄板材
11 仮インナーリード
12 薄肉部
20 配線基板
21 絶縁基板
22,23 導電パターン
24 スイッチング素子
25 樹脂封止部
26 はんだ
27 接続ワイヤ
28 サーミスタ
29 シャント抵抗
30 半導体装置
A つぶし加工領域
B 切断線
C1 領域
C2 中央領域

Claims (10)

  1.  インナーリードおよび前記インナーリードに接続されたアウターリードを有するリード部と、
     前記リード部を支持するフレーム部と、を備え、
     前記インナーリードには、配線基板の導電パターンと対向する対向面および前記対向面と反対側の背面を有する端子部が設けられ、
     前記端子部の周縁部には、前記対向面が前記背面側に向かって凹み、前記対向面の中央領域よりも薄く形成されたはんだ厚確保部が設けられ、前記背面には凹部が形成されておらず平坦である、
     ことを特徴とするリードフレーム。
  2.  前記はんだ厚確保部は、少なくとも前記端子部の先端に設けられていることを特徴とする請求項1に記載のリードフレーム。
  3.  前記はんだ厚確保部は、前記端子部の外周に沿ってコの字形状に設けられていることを特徴とする請求項1に記載のリードフレーム。
  4.  前記インナーリードは、前記端子部と前記アウターリードを電気的に接続するリード接続部を有し、前記はんだ厚確保部は、前記端子部から前記アウターリードに向かって前記リード接続部の途中まで延在していることを特徴とする請求項1~3のいずれかに記載のリードフレーム。
  5.  前記はんだ厚確保部は、前記端子部の周縁部をつぶし加工により薄肉化することにより形成されていることを特徴とする請求項1~4のいずれかに記載のリードフレーム。
  6.  絶縁基板および前記絶縁基板上に設けられた導電パターンを有する配線基板を用意する工程と、
     請求項1~5のいずれかに記載のリードフレームを用意する工程と、
     前記配線基板の前記実装面に電子部品を実装する工程と、
     前記配線基板の前記導電パターンに前記リードフレームの前記端子部をはんだ接合する工程と、
     前記電子部品、前記配線基板の前記実装面、および前記インナーリードを封止樹脂で封止する工程と、
     前記リードフレームの前記フレーム部を切り落とす工程と、
     を備えることを特徴とする半導体装置の製造方法。
  7.  絶縁基板および前記絶縁基板上に設けられた導電パターンを有し、実装面に電子部品が実装された配線基板と、
     インナーリードおよび前記インナーリードに接続されたアウターリードを有するリード部と、
     前記電子部品、前記配線基板の前記実装面、および前記インナーリードを封止する封止樹脂部と、を備え、
     前記インナーリードには、前記配線基板の導電パターンと対向する対向面および前記対向面と反対側の背面を有し、前記導電パターンにはんだにより接合された端子部が設けられ、
     前記端子部の周縁部には、前記対向面が前記背面側に向かって凹み、前記対向面の中央領域よりも薄く形成されたはんだ厚確保部が設けられ、前記背面の中央領域には凹部が形成されておらず平坦であることを特徴とする半導体装置。
  8.  配線基板の導電パターンと対向する対向面を有する端子部が設けられたインナーリード、および前記インナーリードに接続されたアウターリードを有するリード部を備えるリードフレームを製造する方法であって、
     上下一対の金型で金属薄板材を圧縮するつぶし加工を行うことにより、前記対向面となる前記金属薄板材の一方の主面のうち、前記インナーリードの前記端子部の周縁部となる部分に、前記対向面が背面側に向かって凹み、前記対向面の中央領域よりも薄く形成された所定形状の薄肉部を形成するつぶし加工工程と、
     切断線が前記薄肉部の底面を通るように前記金属薄板材を打ち抜くことにより、前記端子部の周縁部にはんだ厚確保部が設けられたインナーリードを形成する工程と、
     を備えることを特徴とするリードフレームの製造方法。
  9.  前記つぶし加工工程の前に、前記金属薄板材を打ち抜き加工して、前記インナーリードよりも大きい形状の仮インナーリードを形成する予備抜き工程をさらに備えることを特徴とする請求項8に記載のリードフレームの製造方法。
  10.  前記つぶし加工工程において、前記端子部の外周に沿ってコの字形状の薄肉部を形成することを特徴とする請求項8または9に記載のリードフレームの製造方法。
PCT/JP2015/078363 2014-11-27 2015-10-06 リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法 WO2016084483A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US15/124,472 US9966327B2 (en) 2014-11-27 2015-10-06 Lead frame, semiconductor device, method for manufacturing lead frame, and method for manufacturing semiconductor device
JP2016561442A JP6193510B2 (ja) 2014-11-27 2015-10-06 リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法
CN201580005842.9A CN107112308B (zh) 2014-11-27 2015-10-06 引线框、半导体装置、引线框的制造方法、以及半导体装置的制造方法
EP15863679.5A EP3226292B1 (en) 2014-11-27 2015-10-06 Lead frame, semiconductor device, method for manufacturing lead frame, and method for manufacturing semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-240477 2014-11-27
JP2014240477 2014-11-27

Publications (1)

Publication Number Publication Date
WO2016084483A1 true WO2016084483A1 (ja) 2016-06-02

Family

ID=56074061

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/078363 WO2016084483A1 (ja) 2014-11-27 2015-10-06 リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法

Country Status (5)

Country Link
US (1) US9966327B2 (ja)
EP (1) EP3226292B1 (ja)
JP (1) JP6193510B2 (ja)
CN (1) CN107112308B (ja)
WO (1) WO2016084483A1 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018041956A (ja) * 2016-09-06 2018-03-15 エイブリック株式会社 半導体装置の製造方法
JP6346717B1 (ja) * 2017-02-20 2018-06-20 新電元工業株式会社 電子装置及び接続体
WO2018150556A1 (ja) * 2017-02-20 2018-08-23 新電元工業株式会社 電子装置及び接続子
WO2019082343A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置
WO2019082346A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置、及び、半導体装置の製造方法
WO2019082344A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置の製造方法
WO2019082345A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置、及び、半導体装置の製造方法
WO2022249808A1 (ja) * 2021-05-27 2022-12-01 株式会社デンソー 半導体装置
JP7422646B2 (ja) 2020-11-27 2024-01-26 三菱電機株式会社 半導体装置および半導体装置の製造方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101821588B1 (ko) * 2016-04-22 2018-01-25 주식회사 코아비스 방열 성능을 개선한 연료펌프 모듈 및 이를 제조하는 연료펌프 모듈 제조방법
DE102016112289B4 (de) * 2016-07-05 2020-07-30 Danfoss Silicon Power Gmbh Leiterrahmen und Verfahren zur Herstellung desselben
US11404353B2 (en) * 2017-02-20 2022-08-02 Shindengen Electric Manufacturing Co., Ltd. Electronic device, connection body, and manufacturing method for electronic device
JP6780635B2 (ja) 2017-12-22 2020-11-04 三菱電機株式会社 半導体モジュール
JP7238277B2 (ja) 2018-06-14 2023-03-14 富士電機株式会社 半導体装置、リードフレーム及び半導体装置の製造方法
CN112119491A (zh) * 2018-11-05 2020-12-22 富士电机株式会社 引线框配线构造和半导体模块
JP6738968B1 (ja) * 2018-12-19 2020-08-12 新電元工業株式会社 半導体装置、及び、半導体装置の製造方法
US11889618B2 (en) * 2019-04-25 2024-01-30 Kyocera Corporation Wiring board, electronic component package, and electronic apparatus
US20220310409A1 (en) * 2021-03-24 2022-09-29 Littelfuse, Inc. Method to connect power terminal to substrate within semiconductor package

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH029158A (ja) * 1988-06-27 1990-01-12 T & K Internatl Kenkyusho:Kk 半導体素子の樹脂封止成形方法及びこれに用いられる半導体リードフレーム
JPH0311607A (ja) * 1989-06-08 1991-01-18 Shinko Electric Ind Co Ltd 電子装置のリード取り付け構造

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5512728A (en) * 1978-07-14 1980-01-29 Hitachi Ltd Regin sealing type power transistor
US4846700A (en) * 1987-04-06 1989-07-11 Dennis Richard K Lead frame for semi-conductor device
JPH07111370A (ja) * 1993-10-13 1995-04-25 Fuji Electric Co Ltd 半導体装置
JP4308528B2 (ja) * 2001-01-31 2009-08-05 株式会社ルネサステクノロジ 半導体装置及びその製造方法
JP4860939B2 (ja) * 2005-04-08 2012-01-25 ローム株式会社 半導体装置
JP2007165714A (ja) 2005-12-15 2007-06-28 Renesas Technology Corp 半導体装置
WO2008075654A1 (ja) * 2006-12-18 2008-06-26 Shiima Electronics Inc. リードフレーム、その製造方法及びそのリードフレームを搭載した半導体装置
JP5270614B2 (ja) * 2010-05-24 2013-08-21 三菱電機株式会社 半導体装置
JP2012064855A (ja) * 2010-09-17 2012-03-29 Toshiba Corp 半導体装置
WO2012137685A1 (ja) * 2011-04-01 2012-10-11 富士電機株式会社 半導体装置およびその製造方法
JP2013123016A (ja) 2011-12-12 2013-06-20 Denso Corp 半導体装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH029158A (ja) * 1988-06-27 1990-01-12 T & K Internatl Kenkyusho:Kk 半導体素子の樹脂封止成形方法及びこれに用いられる半導体リードフレーム
JPH0311607A (ja) * 1989-06-08 1991-01-18 Shinko Electric Ind Co Ltd 電子装置のリード取り付け構造

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3226292A4 *

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018041956A (ja) * 2016-09-06 2018-03-15 エイブリック株式会社 半導体装置の製造方法
JP6346717B1 (ja) * 2017-02-20 2018-06-20 新電元工業株式会社 電子装置及び接続体
WO2018150556A1 (ja) * 2017-02-20 2018-08-23 新電元工業株式会社 電子装置及び接続子
WO2018150557A1 (ja) * 2017-02-20 2018-08-23 新電元工業株式会社 電子装置及び接続体
JPWO2018150556A1 (ja) * 2017-02-20 2019-02-21 新電元工業株式会社 電子装置及び接続子
US10910292B2 (en) 2017-02-20 2021-02-02 Shindengen Electric Manufacturing Co., Ltd. Electronic device and connection body
US10896868B2 (en) 2017-02-20 2021-01-19 Shindengen Electric Manufacturing Co., Ltd. Electronic device and connector
JPWO2019082344A1 (ja) * 2017-10-26 2020-04-16 新電元工業株式会社 半導体装置の製造方法
WO2019082345A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置、及び、半導体装置の製造方法
JPWO2019082346A1 (ja) * 2017-10-26 2020-04-09 新電元工業株式会社 半導体装置、及び、半導体装置の製造方法
WO2019082344A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置の製造方法
JPWO2019082343A1 (ja) * 2017-10-26 2020-04-16 新電元工業株式会社 半導体装置
WO2019082346A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置、及び、半導体装置の製造方法
WO2019082343A1 (ja) * 2017-10-26 2019-05-02 新電元工業株式会社 半導体装置
US11069538B2 (en) 2017-10-26 2021-07-20 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device and method of manufacturing semiconductor device
US11075091B2 (en) 2017-10-26 2021-07-27 Shindengen Electric Manufacturing Co., Ltd. Method for manufacturing semiconductor device
US11075154B2 (en) 2017-10-26 2021-07-27 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device and method of manufacturing semiconductor device
US11309232B2 (en) 2017-10-26 2022-04-19 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device
JP7422646B2 (ja) 2020-11-27 2024-01-26 三菱電機株式会社 半導体装置および半導体装置の製造方法
WO2022249808A1 (ja) * 2021-05-27 2022-12-01 株式会社デンソー 半導体装置

Also Published As

Publication number Publication date
US9966327B2 (en) 2018-05-08
JP6193510B2 (ja) 2017-09-06
CN107112308A (zh) 2017-08-29
CN107112308B (zh) 2019-06-14
EP3226292A4 (en) 2018-08-01
EP3226292B1 (en) 2019-05-29
EP3226292A1 (en) 2017-10-04
US20170025331A1 (en) 2017-01-26
JPWO2016084483A1 (ja) 2017-04-27

Similar Documents

Publication Publication Date Title
JP6193510B2 (ja) リードフレーム、半導体装置、リードフレームの製造方法、および半導体装置の製造方法
TWI278980B (en) Lead frame and semiconductor package therefor
JP5414644B2 (ja) 半導体装置
JPWO2015151273A1 (ja) 半導体装置
JP5935374B2 (ja) 半導体モジュールの製造方法
JP6213450B2 (ja) 回路構成体
JP4967701B2 (ja) 電力半導体装置
JP6260566B2 (ja) 回路構成体
US9859195B1 (en) Semiconductor device
JP6165025B2 (ja) 半導体モジュール
JP6048238B2 (ja) 電子装置
JP6092645B2 (ja) 半導体装置
JP2014090103A (ja) モールドパッケージおよびその製造方法
JP2009164240A (ja) 半導体装置
JP6391430B2 (ja) 電子制御装置およびその製造方法
JP2013258354A (ja) モールドパッケージおよびその製造方法
JP5124329B2 (ja) 半導体装置
JP4235417B2 (ja) 表面実装型電子部品及びその製造方法
JP5233973B2 (ja) モールドパッケージの製造方法
JP5522225B2 (ja) 電子装置の製造方法
WO2021020456A1 (ja) 半導体パッケージおよび半導体装置
JP2008053515A (ja) 半導体装置およびその製造方法
JP2015005687A (ja) 樹脂パッケージとこの樹脂パッケージを用いた電子機器
JP2017050478A (ja) 抵抗器
US20200136332A1 (en) Contact Element, Power Semiconductor Module with a Contact Element and Method for Producing a Contact Element

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2016561442

Country of ref document: JP

Kind code of ref document: A

REEP Request for entry into the european phase

Ref document number: 2015863679

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2015863679

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15863679

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15124472

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE