WO2015178374A1 - はんだバンプの形成方法及びはんだボール固定用はんだペースト - Google Patents

はんだバンプの形成方法及びはんだボール固定用はんだペースト Download PDF

Info

Publication number
WO2015178374A1
WO2015178374A1 PCT/JP2015/064318 JP2015064318W WO2015178374A1 WO 2015178374 A1 WO2015178374 A1 WO 2015178374A1 JP 2015064318 W JP2015064318 W JP 2015064318W WO 2015178374 A1 WO2015178374 A1 WO 2015178374A1
Authority
WO
WIPO (PCT)
Prior art keywords
solder
paste
bump
solder paste
ball
Prior art date
Application number
PCT/JP2015/064318
Other languages
English (en)
French (fr)
Inventor
司 八十嶋
将 中川
石川 雅之
Original Assignee
三菱マテリアル株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱マテリアル株式会社 filed Critical 三菱マテリアル株式会社
Priority to KR1020167017907A priority Critical patent/KR20170008718A/ko
Priority to CN201580003945.1A priority patent/CN105900224B/zh
Publication of WO2015178374A1 publication Critical patent/WO2015178374A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • H01L2021/60007Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process
    • H01L2021/60022Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process using bump connectors, e.g. for flip chip mounting
    • H01L2021/60045Pre-treatment step of the bump connectors prior to bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • H01L2021/60007Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process
    • H01L2021/60022Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process using bump connectors, e.g. for flip chip mounting
    • H01L2021/60067Aligning the bump connectors with the mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • H01L2021/60007Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process
    • H01L2021/60022Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process using bump connectors, e.g. for flip chip mounting
    • H01L2021/60225Arrangement of bump connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • H01L2021/60007Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process
    • H01L2021/60022Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process using bump connectors, e.g. for flip chip mounting
    • H01L2021/60225Arrangement of bump connectors prior to mounting
    • H01L2021/6024Arrangement of bump connectors prior to mounting wherein the bump connectors are disposed only on the mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

 このはんだバンプの形成方法は、基板の電極の上に、はんだペーストを塗布するとともに、前記はんだペーストの上に、はんだボールを搭載して仮固定する工程と、次いで、前記はんだペースト及び前記はんだボールをリフロー処理する工程を有する。 このはんだボール固定用はんだペーストは、はんだ粉末とフラックスとを含有し、はんだ粉末の平均粒径が0.1μm~10μmであり、フラックスの混合量が75体積%~93体積%である。

Description

はんだバンプの形成方法及びはんだボール固定用はんだペースト
 本発明は、半導体デバイスをフリップチップ実装等により基板に接続するために、はんだボールを用いてはんだバンプを形成する方法に関する。
 本願は、2014年5月20日に、日本に出願された特願2014-104345号に基づき優先権を主張し、その内容をここに援用する。
 近年、ネットワーク情報社会の急速な進展に伴い、半導体デバイスの高機能化・小型化に対応した高密度のチップの実装方法として、フリップチップ実装が普及している。このフリップチップ実装において、半導体デバイスを接続するためにウエハやインターポーザーに設けられるはんだバンプを、はんだボールを用いて形成する方法がある。はんだボールは、小球状のはんだであり、ウエハやインターポーザーの電極上に搭載して用いられる。
 一般に、ウエハとインターポーザーとの間のバンプはインナーバンプと称され、インターポーザーは、インナーバンプを介してウエハに実装される(フリップチップ実装)。一方、インターポーザーとマザーボード基板との間のバンプはアウターバンプと称される。このアウターバンプは、インナーバンプより大きなはんだボールを用いて形成され、インターポーザーは、アウターバンプによってマザーボード基板に接合される。
 インナーバンプとして、ウエハやインターポーザーにはんだボールを搭載する際には、まず、はんだボールを仮固定するためのフラックスを電極上に印刷し、その後、はんだボールを搭載する。そして、窒素雰囲気中のリフロー炉ではんだボールは溶融されてバンプとなる。しかしながら、フラックスがリフロー処理時に軟化し流動するため、搭載したはんだボールも流動する。これにより、電極上からはんだボールが転げ落ちてバンプが形成されないおそれがあった。また、特に狭ピッチ(間隔が狭いピッチ)では、隣同士のボールが溶融して結合するおそれがあり、はんだバンプの高さばらつきの原因になることがあった。
 特許文献1には、電極表面の酸化の防止及びはんだボールの濡れ性の向上等のために、電極の上にプリコート用はんだペーストを印刷等で塗ってリフロー処理することにより、電極の上に薄く均一で平滑性に優れるプリコートを形成し、そのプリコートの上にはんだボールを搭載してリフロー処理することが開示されている。
 これによれば、プリコートが電極に対して高い濡れ性を発揮するので、はんだボールのリフロー処理時には、プリコートのはんだとはんだボールのはんだとが互いに溶融して、電極の上にはんだバンプを好適に形成することができる。また、平滑で均一なプリコートが形成されるので、リフロー処理時のはんだボールの流動も低減できると想定される。
 特許文献1に記載のプリコート処理の手法は、従来より、主にアウターバンプの形成法として知られている。もちろん、インナーバンプの形成法としても用いられる技術ではある。ただし、はんだボールを用いた、より簡便で、より確実なインナーバンプ及びアウターバンプの形成方法が求められていた。
特開2012-179624号公報
 本発明は、このような背景の下、フラックスを印刷してボールを搭載・固着する手法や特許文献1に記載のプリコート処理を施してボールを搭載・接合する方法に代わり、より簡便でかつ確実にはんだボールを仮固定でき、歩留まり及び高さ精度を向上させたはんだバンプ(インナーバンプまたはアウターバンプ)を形成する方法、及びはんだボールを固定するためのはんだペーストを提供することを目的とする。
 本発明の一態様に係るはんだバンプの形成方法は、基板の電極の上に、はんだペーストを塗布するとともに、前記はんだペーストの上に、はんだボールを搭載して仮固定する工程と、次いで、前記はんだペースト及び前記はんだボールをリフロー処理する工程を有する。
 すなわち、はんだペーストの粘着力によって、はんだボールを電極上に仮固定する。また、はんだペーストがはんだ粉末を含む場合、リフロー処理時には、従来技術のフラックスだけではんだボールを仮固定する場合と異なり、このはんだ粉末がはんだボールとともに溶融して一体化する。このため、はんだボールが転げ落ちることはない。なお、基板としては、前述したウエハ、インターポーザーのいずれをも含む。
 本発明の一態様に係るはんだバンプの形成方法において、前記はんだペーストは、はんだ粉末を含有し、前記はんだ粉末の平均粒径が0.1μm~10μmであってもよい。
 はんだ粉末の平均粒径が大き過ぎると、電極上の塗布厚さ(はんだペーストの塗膜の厚さ)に高さばらつきが生じるおそれがあり、そのはんだペースト上に搭載したはんだボールに傾きが生じ易い。また、はんだ粉末の平均粒径が大きいと、ボイドも発生し易くなる。一方、はんだ粉末の平均粒径が小さ過ぎると、はんだ粉末の製造が困難になるとともに、リフロー処理時に溶融し難くなる。このような観点から、はんだ粉末の平均粒径は0.1μm~10μmが好ましい。
 本発明の一態様に係るはんだバンプの形成方法において、前記はんだペーストは、フラックスを含有し、前記はんだペースト中の前記フラックスの混合量は75体積%~93体積%であってもよい。
 フラックスの量が多過ぎると、従来技術のフラックスだけではんだボールを仮固定する場合と同様の状態となって、はんだボールが転げ落ち易くなる。フラックスの量が少な過ぎると、相対的にはんだ粉末の量が多くなることから、はんだペーストの塗膜の厚さに高さばらつきが生じるおそれがある。このような観点から、はんだペースト中のフラックス量は、75体積%~93体積%が好ましい。
 本発明の一態様に係るはんだボール固定用はんだペーストは、はんだ粉末とフラックスとを含有し、前記はんだ粉末の平均粒径が0.1μm~10μmであり、前記フラックスの混合量が75体積%~93体積%である。
 このようなはんだ粉末とフラックスとを含有したはんだペーストを用いることにより、はんだボールを簡便で確実に仮固定することができる。
 本発明の一態様によれば、はんだペーストを塗布してはんだボールを搭載するという簡便な方法で、はんだボールを仮固定でき、はんだボールの転げ落ちを防止して、確実にはんだバンプ(インナーバンプ、アウターバンプ)を形成でき、歩留まり、高さ精度を向上させることができる。
本発明の一実施形態の方法を適用してバンプ電極を形成する工程を順に示した断面図である。
 以下、本発明の実施形態を、図面を参照しながら説明する。ここでは、インナーバンプ向けインターポーザーに形成する場合(インターポーザーのうち、インナーバンプが形成される箇所にはんだバンプを形成する場合)を記載する。ここでは記載しないが、インナーバンプ向けウエハ側に形成する場合(ウエハのうち、インナーバンプが形成される箇所にはんだバンプを形成する場合)、アウターバンプ向けの場合(インターポーザーとマザーボード基板のうち、アウターバンプが形成される箇所にはんだバンプを形成する場合)も、大きな違いはなく、いずれにも本実施形態を適用することができる。
 図1(d)が本実施形態の方法を適用して形成されたバンプ電極10を示しており、基板1の電極パッド2の上にはんだバンプ3が形成されている。フリップチップ実装では、多数のはんだバンプが形成されるが、図1には、はんだバンプ3を1個のみ記載した。
 基板1は、半導体パッケージ用有機基板と、この有機基板の表面に形成された回路層、絶縁層等を具備する。基板1の表面に電極パッド2が露出している。電極パッド2には、Sn又はAu/Ni/Cuなどのメタライズ層を使用することも可能であるが、Cu又は酸化防止膜をコートさせたCuを用いるのが好適である。
 また、はんだバンプ3となるはんだボールやはんだボール固定用はんだペーストの材料としては、Sn-Ag合金、Pb-Sn合金、Sn-Bi合金、Sn-Zn合金、Sn-Sb合金、Sn-Cu合金、Sn-Ag-Cu合金等のように、Snと添加成分からなるSn系合金が好適である。より具体的には、後述する実施例に記載の組成を有する合金が挙げられる。
 次に、このように構成されたバンプ電極10を基板1の上に製造する方法(バンプの形成方法)について、図1に示す工程順に説明する。
(レジスト層形成工程)
 予め、基板1の上にレジスト層11を形成し、このレジスト層11に露光、現像処理を施すことにより、レジスト層11のうち、各電極パッド2に相当する位置に開口部12を形成する(図1(a))。これにより、開口部12を介して各電極パッド2の上面が露出した状態とする。このレジスト層11の厚さは、例えば15μm~20μmとされ、開口部12の内径は、得られるはんだバンプ3の外径に対応して設定される。
(はんだペースト塗布工程)
 次に、図1(b)に示すように、厚み10μm~30μmのステンシルマスク13でレジスト層11の上面を覆う。なお、ステンシルマスク13には、レジスト層11の開口部12に相当し、かつはんだペースト14を充填する部分に、開口部が設けられている。ステンシルマスク13でレジスト層11を覆った状態で、スクリーン印刷により、基板1のレジスト層11の上方から、はんだペースト14を塗布して、レジスト層11の開口部12内にはんだペースト14を充填する。
 このはんだペースト(本実施形態のはんだボール固定用はんだペースト)14は、はんだ粉末とフラックスとを含有し、粘着性を有する。
 はんだ粉末は、アトマイズ法等によって製造され、その材料は、前述した合金の中から選択できるが、後述するはんだボール15と同じ材料によって構成される。はんだ粉末の平均粒径は、0.1μm~10μmであり、好ましくは2μm~6μmである。
 また、フラックスは、ロジン等の樹脂成分、活性剤、チクソ剤、及び溶剤を含有しており、ハロゲンフリータイプ、活性(RA)タイプ、弱活性(RMA)タイプ、水溶性タイプ等のフラックスを用いることができる。
 フラックス中の樹脂成分としては、ガムロジン、ウッドロジン、トール油ロジン、不均化ロジン、重合ロジン、水素添加ロジンおよびこれらの誘導体等のロジン類、ならびにこれらの編成物であるロジン系変性樹脂等が挙げられる。
 活性剤としては、有機酸、非解離性のハロゲン含有化合物、解離型のハロゲン含有化合物、アミン類、イミダゾール類などが挙げられる。
 有機酸としては、プロピオン酸、酪酸、吉草酸、カプロン酸、エナント酸、カプリン酸、ラウリル酸、ミリスチン酸、ペンタデシル酸、パルミチン酸、マルガリン酸、ステアリン酸、ツベルクロステアリン酸、アラキジン酸、ベヘン酸、リグノセリン酸、グリコール酸、シュウ酸、マロン酸、コハク酸、グルタル酸、アジピン酸、ピメリン酸、スベリン酸、アゼライン酸、セバシン酸、フマル酸、マレイン酸、酒石酸、ジグリコール酸、ダイマー酸、レブリン酸、乳酸、アクリル酸、安息香酸、サリチル酸、アニス酸、クエン酸、ピコリン酸等が挙げられる。
 非解離性のハロゲン含有化合物としては、2,3-ジブロモプロパノール、2,3-ジブロモブタンジオール、1,4-ジブロモ-2-ブタノール、トリブロモネオペンチルアルコール等の臭素化アルコール;1,3-ジクロロ-2-プロパノール、1,4-ジクロロ-2-ブタノール等の塩素化アルコール;3-フルオロカテコール等のフッ素化アルコール;その他のこれらに類する化合物が挙げられる。
 解離型のハロゲン含有化合物としては、メチルアミン、ジメチルアミン、トリメチルアミン、エチルアミン、ジエチルアミン、トリエチルアミン、n-プロピルアミン、ジ-n-プロピルアミン、トリ-n-プロピルアミン、イソプロピルアミン、ジイソプロピルアミン、ブチルアミン、ジブチルアミン、トリブチルアミン、シクロヘキシルアミン、モノエタノールアミン、ジエタノールアミン、トリエタノールアミン等の比較的炭素数の小さいアミンの塩化水素酸塩および臭化水素酸塩;イミダゾール、2-メチルイミダゾール、2-エチルイミダゾール、2-メチル-4-メチルイミダゾール、2-メチル-4-エチルイミダゾール、2-エチル-4-エチルイミダゾール、2-プロピルイミダゾール、2-プロピル-4-プロピルイミダゾール等のイミダゾールの塩化水素酸塩および臭化水素酸塩等が挙げられる。
 チクソ剤としては、飽和脂肪酸アミド、飽和脂肪酸ビスアミド類;ジベンジリデンソルビトール類;硬化ヒマシ油等が挙げられる。
 溶剤としては、ヘキシルジグリコール、(2-エチルヘキシル)ジグリコール、フェニルグリコール、ブチルカルビトール、オクタンジオール、αテルピネオール、βテルピネオール、テトラエチレングリコールジメチルエーテル、トリメリト酸トリス(2-エチルヘキシル)、セバシン酸ビス(2-エチルヘキシル)等が挙げられる。
 フラックス中の樹脂成分の含有量は、30質量%~50質量%であり、好ましくは40質量%~50質量%である。
 フラックス中の活性剤の含有量は、0.1質量%~5質量%であり、好ましくは0.5質量%~3質量%である。
 フラックス中のチクソ剤の含有量は、0質量%~10質量%であり、好ましくは3質量%~8質量%である。
 フラックス中の溶剤の含有量は、30質量%~65質量%であり、好ましくは40質量%~60質量%である。
 はんだ粉末とフラックスとの混合比率は、フラックスの混合量(混合比率)が75体積%~93体積%となるように設定される。フラックスの混合量は、好ましくは75体積%~89体積%である。
 つまり、このはんだペースト14は、通常のはんだバンプ形成用のはんだペーストに用いられているはんだ粉末とは異なり、平均粒径が小さく、また、フラックスの混合比率(混合量)も大きい。
 開口部12内を埋めるようにはんだペースト14を塗布し、次いでステンシルマスク13を除去すると、ステンシルマスク13の厚さの分、レジスト層11の開口部12から上方にわずかに突出した状態を有するように、はんだペースト14が塗布される。このはんだペースト14の塗布量としては、塗布厚さが5μm~30μmとなる量が望ましい。ここで、はんだペースト14の塗布厚さとは、レジスト層11の上面から突出した部分の厚さであり、塗布厚さは、好ましくは5~20μmである。
(はんだボール搭載工程)
 はんだペースト14が乾燥しないうちに、はんだペースト14の上に、はんだボール搭載機(図示略)を用いて、はんだボール15を搭載する(図1(c))。前述したように、基板1上のレジスト層11には複数の開口部12が形成されており、各開口部12にはんだボール15が搭載される。
 このはんだボール15としては、バンプ間のピッチ(距離)にもよるが、例えば、ボール径が70μm~90μmのはんだボールを用いる。
 このはんだボール15をはんだペースト14の上に搭載すると、その重量により、図1(c)に示すようにはんだボール15の一部がはんだペースト14内に沈み込んだ状態となる。はんだペースト14は、粘着性を有しているので、はんだボール15の下面にはんだペースト14が粘着する。これにより、はんだペースト14の上にはんだボール15が仮固定される。なお、はんだペースト14は、通常、乾燥固化せず、前述したように、はんだペースト14の粘着性で、はんだボール15は仮固定される。
(リフロー処理工程)
 次に、リフロー処理を行い、はんだペースト14及びはんだボール15を加熱して溶融させる。このリフロー処理では、窒素雰囲気、低酸素雰囲気、又は還元雰囲気中で、加熱する。加熱温度(リフロー処理温度)は、はんだボール及びはんだペーストに用いられているはんだの融点(液相線温度)より30℃~50℃高い温度に設定する。
 このリフロー処理においては、はんだペースト14に含まれるフラックスが、はんだペースト14中のはんだ粉末及びはんだボール15の表面の酸化膜や汚れを除去し、その後に溶融されるはんだ粉末やはんだボール15は電極に濡れ、バンプを形成する。
 このリフロー処理により、図1(d)に示すように、基板1の電極パッド2の上にはんだバンプ3が形成され、バンプ電極10が形成される。
 なお、このリフロー処理工程において、リフロー処理温度(はんだの融点(液相線温度)+30℃~50℃)に至る昇温プロファイルが二段階以上の温度プロファイルとなるように加熱してもよく、温度がはんだ溶融温度に到達するまでの間に、はんだ溶融温度より低い温度で所定の時間保持する予熱処理を伴う温度プロファイルを適用してもよい。
 このようにして、はんだペーストの粘着力を利用してはんだボールを仮固定しているので、安定してはんだボールを搭載することができる。また、リフロー処理時にも、フラックスだけではんだボールを仮固定する場合と異なり、はんだペースト中のはんだ粉末が溶融してはんだボールと一体化するので、はんだボールが転げ落ちることはない。
 この場合、はんだペースト中のはんだ粉末の平均粒径が0.1μm~10μmと小さいので、はんだペーストを塗布したときの厚さ(塗布厚さ)にばらつきが生じることが少なく、ボイドの発生も防止できる。また、はんだペースト中のフラックスの混合比率(混合量)が大きいので、同様に、塗布厚さにばらつきが生じることが少ない。
 従って、リフロー処理により得られるはんだバンプの高さばらつきを小さくすることができ、高密度の実装に有利である。
 はんだボール及びボール固定用はんだペーストには、同一のはんだ種(はんだ合金)を使用した。はんだ合金として、Sn-3.0質量%Ag-0.5質量%Cu(略してSAC305と記載する)、Sn-0.7質量%Cu、又はPb-63質量%Snを用いた。表1に示す平均粒径を有するはんだ粉末を用い、表1のフラックスの混合比率ではんだ粉末とフラックスを混合して、はんだペーストを作製した。厚さ20μmのレジスト層に直径75μmの開口部を2000個形成した。これら開口部内にはんだペーストを塗布した。次いで、直径が90μmのはんだボールを搭載した。このはんだボールは、ボール固定用はんだペースト中のはんだ粉末と同一の組成を有する。
 そして、窒素雰囲気下で、はんだの融点より30℃高い温度で60秒間のリフロー処理工程を施した。次いで、はんだボールが転げ落ちたか否かを確認するとともに、はんだバンプの高さのばらつきを測定した。
 はんだボールが転げ落ちた状態をミッシングといい、このミッシングが5個以上生じていた試料をD(bad)と評価した。ミッシングが1~4個生じていた試料をC(fair)と評価した。ミッシングが生じていなかった試料をB(good)とした。
 はんだバンプの高さばらつきは、以下のように評価した。各はんだバンプの高さを測定して、その標準偏差σを求めた。3σの値が10μm未満の試料をA(excellent)と評価した。3σの値が10μm以上15μm未満であり、はんだバンプの高さに若干のばらつきが認められる試料をB(good)と評価した。3σの値が15μm以上であった試料をC(fair)と評価した。
 これらの結果を表1に示す。なお、表1中の“はんだ粉末の融点”は、はんだ粉末を構成するはんだ合金の融点である。
Figure JPOXMLDOC01-appb-T000001
 この表1に示されるように、はんだペーストにはんだボールを搭載してリフロー処理することにより、はんだボールの転げ落ちの発生を防止することができた。また、はんだ粉末の平均粒径とフラックス混合量を調整することで、より一層、はんだボールの転げ落ちを抑制することができ、かつはんだバンプの高さのばらつきも抑制できた。
 なお、本発明は上記実施形態に限定されるものではなく、本発明の要件を逸脱しない範囲において種々の変更を加えることが可能である。
 本実施形態のはんだバンプの形成方法及びはんだボール固定用はんだペーストにより、簡便な方法で、はんだボールを仮固定でき、はんだボールの転げ落ちを防止できる。また、はんだバンプの高さのばらつきを抑制できる。これにより、高い歩留りで、精度良くはんだバンプ(インナーバンプ、アウターバンプ)を形成できる。従って、本実施形態のはんだバンプの形成方法及びはんだボール固定用はんだペーストは、フリップチップ実装の工程に好適に適用できる。
1…基板
2…電極パッド
3…はんだバンプ
10…バンプ電極
11…レジスト層
12…開口部
13…ステンシルマスク
14…はんだペースト
15…はんだボール

Claims (4)

  1.  基板の電極の上に、はんだペーストを塗布するとともに、前記はんだペーストの上に、はんだボールを搭載して仮固定する工程と、
     次いで、前記はんだペースト及び前記はんだボールをリフロー処理する工程を有することを特徴とするはんだバンプの形成方法。
  2.  前記はんだペーストは、はんだ粉末を含有し、前記はんだ粉末の平均粒径が0.1μm~10μmであることを特徴とする請求項1記載のはんだバンプの形成方法。
  3.  前記はんだペーストは、フラックスを含有し、前記はんだペースト中の前記フラックスの混合量は75体積%~93体積%であることを特徴とする請求項1又は2記載のはんだバンプの形成方法。
  4.  はんだ粉末とフラックスとを含有し、前記はんだ粉末の平均粒径が0.1μm~10μmであり、前記フラックスの混合量が75体積%~93体積%であることを特徴とするはんだボール固定用はんだペースト。
PCT/JP2015/064318 2014-05-20 2015-05-19 はんだバンプの形成方法及びはんだボール固定用はんだペースト WO2015178374A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020167017907A KR20170008718A (ko) 2014-05-20 2015-05-19 솔더 범프의 형성 방법 및 솔더볼 고정용 솔더 페이스트
CN201580003945.1A CN105900224B (zh) 2014-05-20 2015-05-19 焊接凸点的形成方法及焊球固定用焊膏

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-104345 2014-05-20
JP2014104345A JP2015220396A (ja) 2014-05-20 2014-05-20 はんだバンプの形成方法及びはんだボール固定用はんだペースト

Publications (1)

Publication Number Publication Date
WO2015178374A1 true WO2015178374A1 (ja) 2015-11-26

Family

ID=54554042

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/064318 WO2015178374A1 (ja) 2014-05-20 2015-05-19 はんだバンプの形成方法及びはんだボール固定用はんだペースト

Country Status (5)

Country Link
JP (1) JP2015220396A (ja)
KR (1) KR20170008718A (ja)
CN (1) CN105900224B (ja)
TW (1) TWI636140B (ja)
WO (1) WO2015178374A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6187536B2 (ja) * 2015-05-14 2017-08-30 三菱マテリアル株式会社 はんだバンプ製造方法および下地形成用ペースト
KR102397018B1 (ko) * 2017-08-29 2022-05-17 한국전자통신연구원 반도체 패키지의 제조 방법
KR20210021543A (ko) * 2018-06-26 2021-02-26 쇼와덴코머티리얼즈가부시끼가이샤 땜납 입자 및 땜납 입자의 제조 방법
TWI826476B (zh) * 2018-06-26 2023-12-21 日商力森諾科股份有限公司 各向異性導電膜及其製造方法以及連接結構體的製造方法
CN111725081A (zh) * 2020-06-08 2020-09-29 北京时代民芯科技有限公司 一种针对塑封倒装焊基板的不同尺寸sop制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012124427A (ja) * 2010-12-10 2012-06-28 Panasonic Corp 電子部品の製造方法および半導体装置の製造方法
JP2013093471A (ja) * 2011-10-26 2013-05-16 Hitachi Chemical Co Ltd はんだプリコート及びその形成方法、並びにはんだプリコート付き基板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3565047B2 (ja) * 1998-10-07 2004-09-15 松下電器産業株式会社 半田バンプの形成方法および半田バンプの実装方法
JP3860355B2 (ja) * 1999-03-24 2006-12-20 松下電器産業株式会社 半田バンプの形成方法
JP2001068848A (ja) * 1999-08-24 2001-03-16 Furukawa Electric Co Ltd:The 半田組成物およびそれを用いた半田供給方法
CN101818323A (zh) * 2010-05-24 2010-09-01 中南大学 包覆改性锡基或铟基无铅焊料合金粉末的方法
JP5754582B2 (ja) 2011-02-28 2015-07-29 三菱マテリアル株式会社 プリコート用ハンダペースト
JP2013004929A (ja) * 2011-06-21 2013-01-07 Mitsubishi Materials Corp はんだバンプ製造方法および下地形成用ペースト

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012124427A (ja) * 2010-12-10 2012-06-28 Panasonic Corp 電子部品の製造方法および半導体装置の製造方法
JP2013093471A (ja) * 2011-10-26 2013-05-16 Hitachi Chemical Co Ltd はんだプリコート及びその形成方法、並びにはんだプリコート付き基板

Also Published As

Publication number Publication date
TW201610173A (zh) 2016-03-16
JP2015220396A (ja) 2015-12-07
KR20170008718A (ko) 2017-01-24
CN105900224B (zh) 2019-04-02
TWI636140B (zh) 2018-09-21
CN105900224A (zh) 2016-08-24

Similar Documents

Publication Publication Date Title
WO2016076220A1 (ja) ソルダペースト用フラックス、ソルダペースト及びはんだ接合体
WO2015178374A1 (ja) はんだバンプの形成方法及びはんだボール固定用はんだペースト
JP6528102B2 (ja) フラックス及びはんだ材料
TWI681953B (zh) 助焊劑
KR102242412B1 (ko) 플럭스 조성물, 솔더 페이스트 조성물 및 전자 회로 기판
JP5952849B2 (ja) フラックス及びソルダペースト
JP4672352B2 (ja) バンプ形成用ハンダペースト
JP5160576B2 (ja) ソルダペーストと、これを用いたピングリッドアレイパッケージ用基板及びピングリッドアレイパッケージ、並びにピングリッドアレイパッケージ用基板の製造方法
JP5998875B2 (ja) はんだバンプの製造方法
JP6222415B1 (ja) フラックス
WO2019022193A1 (ja) はんだペースト用フラックス、はんだペースト、はんだペーストを用いたはんだバンプの形成方法及び接合体の製造方法
TW201607992A (zh) 助焊劑組成物
JP6566095B2 (ja) はんだペースト用フラックス、はんだペースト、はんだペーストを用いたはんだバンプの形成方法及び接合体の製造方法
JP6263885B2 (ja) はんだバンプ製造方法
WO2009150759A1 (ja) はんだ接合方法及びはんだ継手
JP6130421B2 (ja) 電子部品の接合方法、並びに、その方法に用いるはんだ組成物および前処理剤
JP6374298B2 (ja) フラックス及びフラックスを用いた接合方法
JP5635561B2 (ja) はんだ組成物
JP2016157766A (ja) はんだバンプのリフロー方法
WO2019117041A1 (ja) ソルダペースト、接合構造体及び接合構造体の製造方法
JP6187536B2 (ja) はんだバンプ製造方法および下地形成用ペースト
JP2010056267A (ja) 接合不良のないバンプの形成方法
JP2018098373A (ja) はんだバンプ形成方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15795966

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20167017907

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15795966

Country of ref document: EP

Kind code of ref document: A1