WO2015049788A1 - 半導体装置およびその製造方法、並びに電力変換器 - Google Patents
半導体装置およびその製造方法、並びに電力変換器 Download PDFInfo
- Publication number
- WO2015049788A1 WO2015049788A1 PCT/JP2013/077062 JP2013077062W WO2015049788A1 WO 2015049788 A1 WO2015049788 A1 WO 2015049788A1 JP 2013077062 W JP2013077062 W JP 2013077062W WO 2015049788 A1 WO2015049788 A1 WO 2015049788A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- semiconductor device
- region
- conductivity type
- silicide layer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 102
- 238000004519 manufacturing process Methods 0.000 title claims description 49
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 127
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 127
- 239000004020 conductor Substances 0.000 claims description 69
- IJGRMHOSHXDMSA-UHFFFAOYSA-N nitrogen Substances N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 65
- 229910052757 nitrogen Inorganic materials 0.000 claims description 33
- 239000000463 material Substances 0.000 claims description 32
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims description 31
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 31
- 238000000034 method Methods 0.000 claims description 25
- 239000000758 substrate Substances 0.000 claims description 25
- 239000012535 impurity Substances 0.000 claims description 24
- 150000004767 nitrides Chemical class 0.000 claims description 17
- 238000005498 polishing Methods 0.000 claims description 8
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 claims 1
- 238000005516 engineering process Methods 0.000 abstract description 2
- 230000015556 catabolic process Effects 0.000 description 16
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 14
- 239000013078 crystal Substances 0.000 description 14
- 230000008901 benefit Effects 0.000 description 12
- 238000012423 maintenance Methods 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 229910052759 nickel Inorganic materials 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 238000004544 sputter deposition Methods 0.000 description 5
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 230000007547 defect Effects 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000005468 ion implantation Methods 0.000 description 3
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 3
- 230000002195 synergetic effect Effects 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 102100038576 F-box/WD repeat-containing protein 1A Human genes 0.000 description 2
- 102100028146 F-box/WD repeat-containing protein 2 Human genes 0.000 description 2
- 101001030691 Homo sapiens F-box/WD repeat-containing protein 1A Proteins 0.000 description 2
- 101001060245 Homo sapiens F-box/WD repeat-containing protein 2 Proteins 0.000 description 2
- 101000709368 Mus musculus S-phase kinase-associated protein 2 Proteins 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 2
- 229910021334 nickel silicide Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 229910021341 titanium silicide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/083—Anode or cathode regions of thyristors or gated bipolar-mode devices
- H01L29/0834—Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66234—Bipolar junction transistors [BJT]
- H01L29/66325—Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
- H01L29/66333—Vertical insulated gate bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
Definitions
- the present invention relates to a semiconductor device including, for example, an insulated gate bipolar transistor (hereinafter referred to as an IGBT (Insulated Gate Bipolar Transistor)) and a manufacturing technique thereof, and can be applied to, for example, a power converter.
- IGBT Insulated Gate Bipolar Transistor
- Patent Document 1 describes a technology related to an IGBT using silicon carbide (SiC) as a main material.
- SiC silicon carbide
- a collector electrode is formed so as to be in contact with the back surface of the p + collector layer.
- Silicon carbide which is a compound semiconductor material, has a band gap of about three times that of silicon (Si), which is a semiconductor material widely used in electronic equipment, and has a breakdown electric field strength of about 10 times. have.
- Si silicon
- high-quality crystal production techniques are advanced in silicon carbide having a 4h-type crystal structure.
- semiconductor elements using silicon carbide having a 4h-type crystal structure are actively researched for application to power devices for power control that require operation under high voltage where high reliability is required. Has been done.
- a diode, a power MOSFET (Metal-Oxide-Semiconductor-Field-Effect-Transistor), IGBT, etc. exist in the power device which uses silicon carbide which has 4h type crystal structure as a semiconductor material.
- the IGBT has a structure in which a bipolar transistor and a MOSFET are combined.
- the IGBT drives a current by utilizing an excess charge accumulation effect (conductivity modulation) of minority carriers by supplying holes from the collector electrode formed on the back surface to the drift layer. Therefore, by setting the impurity concentration of the drift layer to about 10 14 cm ⁇ 3, which is lower than that of the power MOSFET, a high breakdown voltage can be secured, while the on-resistance is reduced by reducing the resistance of the drift layer by conductivity modulation. Can be reduced. That is, the IGBT can maintain a high breakdown voltage when turned off while flowing a large current when turned on, as compared with a power MOSFET.
- silicon carbide has a band gap of about 3 times that of silicon and a breakdown electric field strength of about 10 times that of silicon. Therefore, an IGBT using silicon carbide as a main material (hereinafter referred to as SiC-IGBT in this specification) is more than an IGBT using silicon as a main material (hereinafter referred to as Si-IGBT in this specification). Even if the drift layer is thinned, the breakdown voltage can be secured. Furthermore, the fact that the drift layer having a low impurity concentration can be made thin means that the on-resistance can be reduced.
- SiC-IGBT has a trade-off compared to Si-IGBT due to the use of conductivity modulation peculiar to IGBT and the use of silicon carbide having a larger band gap than silicon as the main material. It is possible to achieve both a reduction in on-resistance and an improvement in breakdown voltage.
- SiC-IGBT can ensure a high breakdown voltage, so for example, as a power device having a high breakdown voltage of 10 kV or higher, research and development for application to switching elements in power plants and power transmission networks Is underway.
- the SiC-IGBT is a power device that is required to flow a large current and is required to be applied to a use that requires a high breakdown voltage, and therefore is durable against application of a high voltage. Sex is required. That is, if a high voltage is continuously applied to the SiC-IGBT, deterioration with time is accelerated, and the lifetime of the SiC-IGBT is likely to be limited. For example, shortening the life of a SiC-IGBT means that the frequency of replacement of electronic parts including the SiC-IGBT is increased accordingly, thereby increasing the maintenance cost and maintenance of the device equipped with the SiC-IGBT. This leads to complicated work. For this reason, the SiC-IGBT is desired to have a long life even under severe conditions where a high voltage is applied.
- An object of the present invention is to provide a semiconductor device having a high breakdown voltage and a long lifetime.
- the semiconductor device in one embodiment includes an insulated gate bipolar transistor.
- the insulated gate bipolar transistor is formed on (a) a first surface, a first conductivity type collector region having a second surface opposite to the first surface, and (b) a first surface of the collector region.
- a second conductivity type buffer layer ; (c) a second conductivity type drift layer formed on the buffer layer; and (d) a first conductivity type well region formed in the drift layer.
- the insulated gate bipolar transistor includes (e) a second conductivity type emitter region included in the well region, (f) a gate insulating film formed so as to contact the drift layer, the well region, and the emitter region.
- the collector electrode has (h1) a silicide layer in contact with the collector region, and (h2) a conductor layer in contact with the silicide layer, and the silicide layer has the same element as any element contained in the conductor layer. It is included.
- a method for manufacturing a semiconductor device is a method for manufacturing a semiconductor device including the above-described insulated gate bipolar transistor, and includes the following steps. That is, a method for manufacturing a semiconductor device according to an embodiment includes: (a) a base material portion comprising a semiconductor layer having a front surface, a back surface opposite to the front surface; and the collector region of the first conductivity type formed on the surface. Preparing a substrate comprising a second conductivity type buffer layer formed on the collector region and a second conductivity type drift layer formed on the buffer layer.
- an element portion including a well region, an emitter region, a gate insulating film, and a gate electrode is formed on the exposed surface side of the drift layer.
- the substrate is polished from the second surface side to make the thickness of the base material portion thinner than before polishing.
- the remaining base portion is silicided to form a silicide layer in contact with the collector region, (e) (D)
- a step of forming a conductor layer in contact with the silicide layer on the exposed surface side of the silicide layer is provided.
- the silicide layer contains the same element as any element contained in the conductor layer.
- a method for manufacturing a semiconductor device is a method for manufacturing a semiconductor device including the above-described insulated gate bipolar transistor, and includes the following steps. That is, a method for manufacturing a semiconductor device according to an embodiment includes: (a) a base material portion comprising a semiconductor layer having a front surface, a back surface opposite to the front surface; and the collector region of the first conductivity type formed on the surface. Providing a substrate comprising a second conductivity type buffer layer formed on the collector region and a second conductivity type drift layer formed on the buffer layer.
- a method of manufacturing a semiconductor device includes an element portion including a well region, an emitter region, a gate insulating film, and a gate electrode on the exposed surface side of the drift layer after the steps (b) and (a). And (c) and (b), the step of polishing the substrate from the second surface side of the base material portion to remove the base material portion and exposing the collector region is provided. Subsequently, in the method of manufacturing a semiconductor device in one embodiment, after the steps (d) and (c), the second conductive type exposed layer is formed by introducing the second conductive type impurity into the exposed surface of the collector region.
- the exposed layer is silicided to form a silicide layer in contact with the collector region.
- the silicide layer is formed on the exposed surface side of the silicide layer. Forming a conductor layer in contact with the layer.
- the silicide layer contains the same element as any element contained in the conductor layer.
- a semiconductor device having a high breakdown voltage and a long life can be provided.
- FIG. 3 is a cross-sectional view showing the configuration of the IGBT in the first embodiment.
- FIG. 3 is a flowchart showing a flow of manufacturing steps of the IGBT in the first embodiment.
- 7 is a cross-sectional view showing a manufacturing process of the IGBT in the first embodiment.
- FIG. 4 is a cross-sectional view showing the manufacturing process of the IGBT following FIG. 3.
- FIG. 5 is a cross-sectional view showing the manufacturing process of the IGBT following FIG. 4.
- FIG. 6 is a cross-sectional view showing the manufacturing process of the IGBT following FIG. 5.
- FIG. 7 is a cross-sectional view showing a manufacturing step of the IGBT following FIG. 6.
- FIG. 8 is a cross-sectional view showing a manufacturing step of the IGBT following FIG. 7.
- 6 is a flowchart showing a flow of manufacturing steps of an IGBT in the second embodiment.
- FIG. 10 is a cross-sectional view showing the manufacturing process of the IGBT in the second embodiment.
- FIG. 11 is a cross-sectional view showing a manufacturing step of the IGBT following FIG. 10.
- FIG. 12 is a cross-sectional view showing a manufacturing step of the IGBT following FIG. 11.
- FIG. 13 is a cross-sectional view showing a manufacturing step of the IGBT following FIG. 12.
- FIG. 14 is a cross-sectional view showing the manufacturing process of the IGBT, following FIG. 13.
- FIG. 13 is a cross-sectional view showing a manufacturing step of the IGBT following FIG. 13.
- FIG. 10 is a cross-sectional view showing a structure of an IGBT in a third embodiment. It is a circuit diagram which shows the structure of the submodule provided with several SiC-IGBT. It is a figure which shows the structural example of a multilevel converter.
- the constituent elements are not necessarily indispensable unless otherwise specified and apparently essential in principle. Needless to say.
- FIG. 1 is a cross-sectional view showing the configuration of the IGBT according to the first embodiment.
- the IGBT according to the first embodiment has a collector region CR composed of a p + type semiconductor region having an upper surface (first surface) and a lower surface (second surface) opposite to the upper surface.
- a buffer layer BUF made of an n + type semiconductor region is formed on the upper surface of the collector region CR.
- a drift layer DRL made of an n ⁇ type semiconductor region is formed on the buffer layer BUF, and a well region WL made of a p + type semiconductor region is formed in the drift layer DRL.
- an emitter region ER made of an n + type semiconductor region is formed so as to be included in the well region WL, and an emitter electrode EE is formed so as to be in contact with the emitter region ER and the well region WL.
- a gate insulating film GOX is formed so as to be in contact with the drift layer DRL, the well region WL, and the emitter region ER, and a gate electrode GE is formed on the gate insulating film GOX.
- a collector electrode CE is formed on the lower surface of the collector region CR, and the collector electrode CE is composed of a silicide layer SL in contact with the collector region CR and a conductor layer CL in contact with the silicide layer SL.
- a substrate layer is formed by the collector region CR, the buffer layer BUF, and the drift layer DRL, and this substrate layer is mainly made of silicon carbide.
- “Main material” refers to the material component that is the most contained among the constituent materials constituting the substrate layer.
- “mainly silicon carbide” means that the substrate layer material is carbonized. It means that it contains the most silicon.
- the intent of using the term “main material” in this specification is to express, for example, that the substrate layer is basically composed of silicon carbide, but does not exclude the case where other impurities are included. It is used for.
- the collector region CR and the well region WL are semiconductor regions in which p-type impurities (for example, aluminum (Al) or boron (B)) are introduced into silicon carbide.
- the buffer layer BUF, the drift layer DRL, and the emitter region ER are semiconductor regions in which an n-type impurity (for example, nitrogen (N), phosphorus (P), or arsenic (As)) is introduced into silicon carbide.
- the gate insulating film GOX is formed from a silicon oxide film formed by, for example, a thermal oxidation method or a CVD (Chemical Vapor Deposition) method, and the gate electrode GE is formed from, for example, a polysilicon film.
- the emitter electrode EE is formed of a conductive material such as a metal typified by aluminum and is configured to be electrically connected to the well region WL and the emitter region ER with a small contact resistance.
- a collector electrode CE is formed on the lower surface of the collector region CR, and this collector electrode CE is provided to reduce contact resistance when the semiconductor chip on which the IGBT is formed is mounted on the module.
- the collector electrode CE has a laminated structure of a silicide layer SL and a conductor layer CL.
- the silicide layer SL is formed of, for example, a nickel silicide layer made of silicon carbide and nickel, but is not limited to this. Aluminum other than nickel, molybdenum (Mo), cobalt (Co), titanium (Ti), platinum (pt) Or a metal silicide layer such as
- n-type impurities for silicon carbide are introduced into the silicide layer SL.
- the silicide layer SL contains nitrogen which is an n-type impurity with respect to silicon carbide.
- the silicide layer SL contains nitrogen at a concentration of 10 18 cm ⁇ 3 or more.
- the collector layer CE in the first embodiment has a conductor layer CL formed so as to be in contact with the silicide layer SL.
- the conductor layer CL has a function of preventing, for example, the surface of the silicide layer SL from being oxidized and forming an insulating film.
- a nitride layer such as titanium nitride (TiN) or tantalum nitride (TaN) is used.
- Consists of A gold film may be further formed so as to be in contact with the nitride layer.
- the silicide layer SL constituting the collector electrode CE contains nitrogen, and a nitride layer is formed so as to be in contact with the silicide layer SL. Yes. Therefore, in the IGBT according to the first embodiment, it can be said that the same element as any element contained in the conductor layer CL is contained in the silicide layer SL.
- the IGBT in the first embodiment is configured as described above, and the operation thereof will be described below. First, the operation of turning on the IGBT will be described.
- FIG. 1 by applying a sufficiently positive voltage between the gate electrode GE and the emitter region ER, the MOSFET is turned on, and the emitter region ER and the drift layer DRL are formed in the well region WL. It will be conducted through.
- the collector region CR and the buffer layer BUF drift layer DRL
- the buffer layer BUF drift layer DRL
- the IGBT is an effective device for increasing the breakdown voltage. That is, in the power MOSFET, it is necessary to increase the thickness of the epitaxial layer serving as the drift layer in order to increase the breakdown voltage, but in this case, the on-resistance also increases.
- the on-resistance can be made lower than that of the power MOSFET. That is, according to the IGBT, a device having a low on-resistance can be realized even when a higher breakdown voltage is achieved as compared with the power MOSFET.
- the operation of turning off the IGBT will be described.
- the MOSFET is turned off.
- the electron injection from the emitter electrode EE to the drift layer DRL is stopped, and the already injected electrons are reduced with a lifetime.
- the remaining electrons and holes directly flow out to the collector region CR and the emitter electrode EE side (tail current), respectively, and when the outflow is completed, the IGBT is turned off. In this way, the IGBT can be turned on / off.
- the buffer layer BUF having a higher impurity concentration than the drift layer DRL is formed below the drift layer DRL, and the depletion layer extending to the drift layer DRL stops at the buffer layer BUF. Will do.
- the buffer layer BUF suppresses the depletion layer from reaching the collector region CR, thereby preventing punch-through between the well region WL and the collector region CR. Become. That is, the buffer layer BUF functions as a field stop layer that suppresses the extension of the depletion layer. As described above, the IGBT is turned on / off.
- the feature of the first embodiment is that in the collector electrode CE including the silicide layer SL and the conductor layer CL, the same element as any element contained in the conductor layer CL is included in the silicide layer SL. In the point.
- both the silicide layer SL and the conductor layer CL contain the same type of element.
- the silicide layer SL and the conductor are caused by the interposition of the same type of element. Adhesion with the layer CL can be improved.
- the silicide layer SL and the conductor layer CL are formed of completely different elements.
- the affinity between the silicide layer SL and the conductor layer CL is higher than that in the case where the silicide layer SL is present, whereby the adhesion between the silicide layer SL and the conductor layer CL can be improved.
- the adhesion reliability between the silicide layer SL and the conductor layer CL constituting the collector electrode CE is improved, so that the lifetime of the IGBT can be extended.
- the reliability of the collector electrode CE is lowered even when deterioration with time is accelerated by severe use conditions such as application of a high voltage or flow of a large current. Since it is difficult to invite, the life of the IGBT can be extended. Therefore, according to the IGBT in the first embodiment, the replacement life of the electronic component including the IGBT is reduced due to the extension of the life of the IGBT, thereby reducing the maintenance cost of the device on which the IGBT is mounted and simplifying the maintenance work. Can be achieved.
- the silicide layer SL contains nitrogen
- the conductor layer CL is formed of a nitride layer made of titanium nitride or tantalum nitride.
- nitrogen is the same type of element contained in both the silicide layer SL and the conductor layer CL.
- the concentration of nitrogen contained in the silicide layer SL increases, the amount of element (nitrogen) common to the silicide layer SL and the conductor layer CL increases. It is considered that the adhesion reliability is improved. That is, from the viewpoint of improving the adhesion between the silicide layer SL and the conductor layer CL, the concentration of nitrogen contained in the silicide layer SL is desirably high.
- the concentration of nitrogen contained in the silicide layer SL is 10 18. It is desirable that it be cm ⁇ 3 or more.
- the configuration in which the silicide layer SL contains nitrogen and the conductor layer CL is formed of the nitride layer is a configuration useful for the IGBT from the viewpoint of extending the lifetime of the IGBT.
- excellent utility can be obtained when the above-described configuration is applied to the SiC-IGBT of the IGBT. This point will be described below.
- the silicide layer SL constituting a part of the collector electrode CE is formed so as to be in contact with the collector region CR.
- the collector region CR is a p-type semiconductor region in which p-type impurities are introduced into silicon carbide. Therefore, when the silicide layer SL is formed so as to be in contact with the collector region CR, generally, the silicide layer SL in contact with the collector region CR is formed by siliciding a part of the collector region CR which is a p-type semiconductor region. Can be considered.
- the p-type semiconductor region has more crystal defects and the quality is not better than that of the n-type semiconductor region. Therefore, in the silicide layer SL formed by siliciding a part of the collector region CR made of the p-type semiconductor region, the quality of the silicide layer SL may be deteriorated.
- a part of the collector region CR formed of the p-type semiconductor region is not silicided, but an n-type semiconductor layer in contact with the collector region CR is formed, and this n-type semiconductor layer is formed. It is conceivable to adopt a method of silicidizing the n-type semiconductor layer, or a method of silicidizing the surface region into which the n-type impurity has been introduced after counter-doping the n-type impurity in the surface region of the collector region CR.
- the silicide layer SL can be formed by silicidizing an n-type semiconductor region having fewer crystal defects and better quality than the p-type semiconductor region, thereby improving the quality of the silicide layer SL. can do.
- an n-type semiconductor region is formed by introducing nitrogen as an n-type impurity into silicon carbide, and the n-type semiconductor region is silicided to form a silicide layer SL.
- the silicide layer SL contains nitrogen. That is, in the SiC-IGBT, the n-type semiconductor region is silicided to form the silicide layer SL.
- the silicide layer SL contains nitrogen.
- the silicide layer SL is formed by silicidizing the n-type semiconductor region having fewer crystal defects and better quality than the p-type semiconductor region. The quality of itself can be improved.
- the silicide layer SL contains nitrogen and the conductor layer CL is formed of a nitride layer made of titanium nitride or tantalum nitride, the silicide layer SL and the conductor layer CL Therefore, the affinity between the silicide layer SL and the conductor layer CL is higher than when the layers are made of completely different elements, and thereby the adhesion between the silicide layer SL and the conductor layer CL can be improved.
- the silicide layer SL is formed by silicidizing the n-type semiconductor region having good quality, and thus the silicide layer SL.
- the first advantage that the quality of itself is improved and the second advantage that the adhesion between the silicide layer SL and the conductor layer CL is improved because the silicide layer SL contains nitrogen contained in the conductor layer CL. Can be obtained.
- the reliability of the SiC-IGBT can be improved by the synergistic effect of the first advantage and the second advantage described above. That is, according to the first embodiment, it is possible to extend the life of the SiC-IGBT.
- SiC-IGBT is expected to be applied to applications where a high voltage is applied and applications where a large current flows, as compared with Si-IGBT, and high reliability is required.
- the technical idea in the first embodiment is applied to the SiC-IGBT, a synergistic effect between the first advantage and the second advantage described above can be obtained.
- the reliability of the SiC-IGBT can be remarkably improved, and thereby the life of the SiC-IGBT can be extended. That is, the technical idea of the first embodiment has excellent utility in that it can realize a long life of the SiC-IGBT that is assumed to be used under severe conditions. I understand that.
- FIG. 2 is a flowchart showing the flow of the manufacturing process of the IGBT according to the first embodiment
- FIGS. 3 to 8 are cross-sectional views showing the manufacturing process of the IGBT according to the first embodiment.
- a substrate having silicon carbide as a main material is prepared (S101 in FIG. 2).
- the substrate includes, for example, a base portion 1S composed of an n-type semiconductor layer having a front surface and a back surface opposite to the front surface, and a collector region CR composed of a p-type semiconductor region formed on the surface of the base portion 1S. And a buffer layer BUF made of an n-type semiconductor layer formed on the collector region CR, and a drift layer DRL made of an n-type semiconductor layer formed on the buffer layer BUF.
- This substrate is obtained, for example, by preparing the base portion 1S and forming the collector region CR, the buffer layer BUF, and the drift layer DRL on the base portion 1S by using an epitaxial growth method. be able to.
- the n-type semiconductor layer is formed by introducing, for example, nitrogen as an n-type impurity (donor) into silicon carbide, and the p-type semiconductor region is formed into silicon carbide, for example, p-type typified by aluminum or boron. It can be formed by introducing an impurity (acceptor).
- the concentration of nitrogen introduced into the base material portion 1S is desirably, for example, 10 18 cm ⁇ 3 or more.
- an element portion including the well region WL, the emitter region ER, the emitter electrode EE, the gate insulating film GOX, and the gate electrode GE is formed on the exposed surface side of the drift layer DRL (FIG. 4). 2 S102).
- the well region WL is formed from a p-type semiconductor region in which p-type impurities are introduced into silicon carbide by, for example, an ion implantation method
- the emitter region ER is an n-type in which n-type impurities are introduced into silicon carbide by an ion implantation method. It is formed from a semiconductor region.
- the emitter electrode EE is made of, for example, an aluminum film formed by sputtering.
- the gate insulating film GOX is made of, for example, an insulating film such as a silicon oxide film, a silicon oxynitride film formed by a thermal oxidation method or a CVD method, a hafnium oxide film or an alumina film having a high dielectric constant film, and the gate electrode GE. Is made of, for example, a polysilicon film formed by a CVD method.
- the n-type semiconductor layer NL is left by polishing the substrate from the back surface side of the base material portion 1 ⁇ / b> S to make the thickness of the base material portion 1 ⁇ / b> S thinner than before polishing. (S103 in FIG. 2). Nitrogen that is an n-type impurity with respect to silicon carbide is introduced into the n-type semiconductor layer NL.
- a nickel film NF in contact with the n-type semiconductor layer NL is formed by using, for example, a sputtering method (S104 in FIG. 2).
- a heat treatment (silicidation treatment) is applied to the substrate to react the n-type semiconductor layer NL and the nickel film NF that are in contact with each other, thereby forming a silicide layer SL (FIG. 2). S105).
- the silicide layer SL since the silicide layer SL is formed using the n-type semiconductor layer NL containing nitrogen, the formed silicide layer SL contains nitrogen. Become.
- the silicide layer SL is formed by using the n-type semiconductor layer NL having fewer crystal defects and better quality than the p-type semiconductor layer, the quality of the silicide layer SL itself is improved. be able to.
- a nickel silicide layer is formed as the silicide layer SL.
- the layer SL may be formed.
- a conductor layer CL in contact with the silicide layer SL is formed on the exposed surface side of the silicide layer SL (S106 in FIG. 2).
- the conductor layer CL includes a nitride layer in contact with the silicide layer SL, and the nitride layer is formed of, for example, a titanium nitride layer or a tantalum nitride layer formed by a sputtering method.
- the collector electrode CE having a laminated structure of the silicide layer SL and the conductor layer CL can be formed.
- the silicide layer SL contains the same element as any element contained in the conductor layer CL. Specifically, both silicide layer SL and conductor layer CL (nitride layer) contain nitrogen. Therefore, according to the first embodiment, the affinity between the silicide layer SL and the conductor layer CL becomes higher than when the silicide layer SL and the conductor layer CL are formed of completely different elements. Thus, the adhesion between the silicide layer SL and the conductor layer CL can be improved.
- the SiC-IGBT in the first embodiment can be manufactured. According to the SiC-IGBT manufactured in this way, since the silicide layer SL is formed by siliciding the n-type semiconductor layer NL with good quality, the first advantage that the quality of the silicide layer SL itself is improved. Since the nitrogen contained in the conductor layer CL is also contained in the silicide layer SL, the second advantage of improving the adhesion between the silicide layer SL and the conductor layer CL can be obtained. Therefore, in the SiC-IGBT according to the first embodiment, the reliability of the SiC-IGBT can be improved by the synergistic effect of the first advantage and the second advantage described above. That is, according to the first embodiment, it is possible to extend the life of the SiC-IGBT.
- the n-type semiconductor layer NL by leaving the n-type semiconductor layer NL at the time of polishing, it is not necessary to polish a p-type semiconductor layer that is more expensive than the n-type semiconductor layer NL in epitaxial formation. Compared with, the film thickness in the epitaxial formation of the p-type semiconductor layer can be reduced, so that the manufacturing cost can be reduced.
- the element common to the silicide layer SL and the conductor layer CL is not limited to nitrogen. Since titanium is also present, the affinity between the silicide layer SL and the conductor layer CL is increased, and further improvement in the adhesion reliability between the silicide layer SL and the conductor layer CL can be expected.
- FIG. 9 is a flowchart showing the flow of the manufacturing process of the IGBT according to the second embodiment
- FIGS. 10 to 14 are cross-sectional views showing the manufacturing process of the IGBT according to the second embodiment.
- the processes up to the steps shown in FIGS. 3 to 4 of the first embodiment are the same (S201 to S202 in FIG. 9).
- the substrate is polished from the back surface side of the base material portion to remove the base material portion and expose the collector region CR (S203 in FIG. 9).
- an exposed layer EXL made of an n-type semiconductor layer is formed by introducing n-type impurities into the exposed surface of the collector region CR (S204 in FIG. 9).
- nitrogen which is an n-type impurity, is introduced (counter-doped) into the exposed region exposed from the exposed surface of the collector region CR by using an ion implantation method.
- the exposed layer EXL can be formed in the exposed region of the collector region CR.
- a nickel film NF in contact with the exposed layer EXL is formed by using, for example, a sputtering method (S205 in FIG. 9). Then, as shown in FIG. 13, by performing a heat treatment (silicidation treatment) on the substrate, the exposed layer EXL and the nickel film NF that are in contact with each other are reacted to form a silicide layer SL (S206 in FIG. 9). ). At this time, also in the second embodiment, the silicide layer SL contains nitrogen.
- a conductor layer CL in contact with the silicide layer SL is formed on the exposed surface side of the silicide layer SL (S207 in FIG. 9).
- the conductor layer CL includes a nitride layer in contact with the silicide layer SL, and the nitride layer is formed of, for example, a titanium nitride layer or a tantalum nitride layer formed by a sputtering method.
- the collector electrode CE having a laminated structure of the silicide layer SL and the conductor layer CL can be formed.
- the silicide layer SL contains the same element as any element contained in the conductor layer CL. Specifically, both silicide layer SL and conductor layer CL (nitride layer) contain nitrogen. Therefore, according to the second embodiment, the affinity between the silicide layer SL and the conductor layer CL becomes higher than that when the silicide layer SL and the conductor layer CL are formed from completely different elements. Thus, the adhesion between the silicide layer SL and the conductor layer CL can be improved. As described above, the SiC-IGBT in the second embodiment can be manufactured.
- FIG. 15 is a cross-sectional view showing the structure of the IGBT according to the third embodiment.
- the IGBT according to the third embodiment shown in FIG. 15 has a trench gate structure. Specifically, as shown in FIG. 15, in the IGBT according to the third embodiment, trench TR is formed so as to penetrate well region WL and reach drift layer DRL. A gate insulating film GOX is formed on the inner wall of the trench TR, and a gate electrode GE is formed so as to bury the inside of the trench TR via the gate insulating film GOX.
- the other components are substantially the same as the planar IGBT structure described in the first embodiment. That is, the collector electrode CE of the IGBT in the third embodiment has the same configuration as the collector electrode CE of the IGBT in the first embodiment.
- the technical idea of the present invention can also be applied to the IGBT according to the third embodiment, whereby the adhesion between the silicide layer SL and the conductor layer CL constituting the collector electrode CE can be improved. From the above, even in the IGBT according to the third embodiment having a trench gate structure, the life of the IGBT can be extended.
- SiC-IGBT can ensure a high withstand voltage, for example, as a power device having a high withstand voltage of 10 kV or higher, studies are proceeding toward application to switching elements in power plants and transmission networks. ing.
- FIG. 16 is a circuit diagram showing a configuration of a submodule including a plurality of SiC-IGBTs.
- the submodule SM for example, two IGBTQ1 and IGBTQ2 are connected in series, and a capacitive element CAP is connected so as to be in parallel with a combination of IGBTQ1 and IGBTQ2.
- a diode FWD1 is connected in parallel with the IGBT Q1, and a diode FWD2 is connected in parallel with the IGBT Q2.
- a multilevel converter (MMC: Modular Multilevel Converter) is configured by connecting a plurality of submodules SM configured in this manner in series and in parallel.
- MMC Modular Multilevel Converter
- This multi-level converter functions as a power converter in a DC power transmission substation, for example.
- FIG. 17 is a diagram illustrating a configuration example of a multi-level converter.
- the multilevel converter has a plurality of submodules SM shown in FIG. 16, and the plurality of submodules SM are connected in series and in parallel.
- the multilevel converter when 30 submodules SM are connected in series and a voltage of 450 kV is applied to the multilevel converter, a voltage load of 15 kV is applied to each submodule SM.
- the SiC-IGBT is used as a component of the submodule SM to which a high voltage is applied, the SiC-IGBT is required to have durability against the application of a high voltage. That is, when a high voltage is continuously applied to the SiC-IGBT, deterioration with time is likely to be accelerated, and the lifetime of the SiC-IGBT is likely to be limited.
- shortening the life of a SiC-IGBT means that the frequency of replacement of electronic parts including the SiC-IGBT is increased accordingly, thereby increasing the maintenance cost and maintenance of the device equipped with the SiC-IGBT. This leads to complicated work.
- the SiC-IGBT described in the first to third embodiments forms a silicide layer SL by silicidizing a high-quality n-type semiconductor region, the quality of the silicide layer SL itself is improved.
- the advantage and the advantage that the adhesion between the silicide layer SL and the conductor layer CL is improved by including the nitrogen contained in the conductor layer CL also in the silicide layer SL can be obtained.
- the SiC-IGBT according to the present invention reduces the reliability of the collector electrode CE even when it is used under severe use conditions such as application of a high voltage typified by a multilevel converter and flow of a large current. Therefore, it is possible to extend the life of the SiC-IGBT.
- the SiC-IGBT of the present invention when used for a multi-level converter, the frequency of replacement of electronic components including the SiC-IGBT is reduced due to the extension of the lifetime of the SiC-IGBT, thereby mounting the SiC-IGBT.
- the maintenance cost of the equipment to be reduced can be reduced and the maintenance work can be simplified.
- the technical idea of the present invention can be applied to Si-IGBTs and SiC-IGBTs, and is not particularly limited to SiC crystal structures, and is not limited to SiC-IGBTs composed of SiC having various crystal structures. Can be widely applied. Specifically, the technical idea of the present invention is not only from the 4h-type crystal structure that is mainly used in SiC-IGBT, but also from other crystal structures represented by 3C-type crystal structure and 6h-type structure.
- the SiC-IGBT can be applied, and the SiC-IGBT made of SiC having any crystal structure can achieve a remarkable effect that the life can be extended.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
IGBTを含む半導体装置の長寿命化を図ることができる技術を提供する。この目的を実現するため、本発明におけるIGBTは、シリサイド層SLと導体層CLとを含むIGBTのコレクタ電極CEにおいて、導体層CLに含有されるいずれかの元素と同一の元素が、シリサイド層SLに含まれるように構成されている。これにより、本発明によれば、シリサイド層SLと導体層CLの両方に同一種類の元素が含まれている結果、この同一種類の元素の介在に起因して、シリサイド層SLと導体層CLとの密着性を向上することができる。このことから、本発明によれば、IGBTの長寿命化を図ることができる。
Description
本発明は、例えば、絶縁ゲート型バイポーラトランジスタ(以下、本明細書では、IGBT(Insulated Gate Bipolar Transistor)という)を含む半導体装置およびその製造技術に関し、例えば電力変換器に適用可能である。
特開2013-089700号公報(特許文献1)には、炭化シリコン(SiC)を主材料として使用するIGBTに関する技術が記載されている。このIGBTには、p+コレクタ層の裏面と接するようにコレクタ電極が形成されている。
化合物半導体材料である炭化シリコンは、電子機器に広く用いられている半導体材料であるシリコン(Si)と比較して、約3倍のバンドギャップを有し、かつ、約10倍の絶縁破壊電界強度を有している。特に、この炭化シリコンの中でも、4h型の結晶構造を有する炭化シリコンにおいては、高品質な結晶作成技術が進んでいる。このため、4h型の結晶構造を有する炭化シリコンを用いた半導体素子は、高い信頼性を要求される高電圧下での動作が必要な電力制御用のパワーデバイスへの応用に向けて盛んに研究が行なわれている。4h型の結晶構造を有する炭化シリコンを半導体材料とするパワーデバイスには、例えば、ダイオード、パワーMOSFET(Metal Oxide Semiconductor Field Effect Transistor)、さらには、IGBTなどが存在する。
このようなパワーデバイスのうちのIGBTに着目すると、IGBTは、バイポーラトランジスタとMOSFETとを組み合わせた構造をしている。このIGBTは、オン時に、裏面に形成されているコレクタ電極からドリフト層への正孔供給による少数キャリアの過剰電荷蓄積効果(伝導度変調)を利用して、電流を駆動する。このため、ドリフト層の不純物濃度を1014cm-3程度とパワーMOSFETよりも低い不純物濃度とすることで、高い耐圧の確保ができる一方、伝導度変調によるドリフト層の低抵抗化によってオン抵抗を低減することができる。すなわち、IGBTでは、パワーMOSFETと比較して、オン時には大電流を流しながら、オフ時には高い耐圧を維持することができる。
特に、上述したように、炭化シリコンは、シリコンに比べて、約3倍のバンドギャップを有し、かつ、約10倍の絶縁破壊電界強度を有している。このことから、炭化シリコンを主材料として使用するIGBT(以下、本明細書でSiC-IGBTという)では、シリコンを主材料として使用するIGBT(以下、本明細書でSi-IGBTという)よりも、ドリフト層を薄くしても、耐圧を確保することができる。さらに、不純物濃度の小さいドリフト層を薄くできるということは、オン抵抗を低減できることを意味している。すなわち、SiC-IGBTは、IGBTに特有の伝導度変調を利用する点と、シリコンよりもバンドギャップの大きな炭化シリコンを主材料として使用する点とによって、Si-IGBTと比較して、トレードオフの関係にあるオン抵抗の低減と耐圧の向上とを両立できる。
したがって、SiC-IGBTは、高い耐圧を確保することが可能であることから、例えば、10kV以上の高い耐圧を有するパワーデバイスとして、発電所や送電網でのスイッチング素子への適用に向けて研究開発が進められている。
このように、SiC-IGBTは、大電流を流す必要があり、かつ、高耐圧が必要とされる用途への適用が検討されているパワーデバイスであるために、高電圧を印加することに対する耐久性が要求される。すなわち、SiC-IGBTに高電圧が印加され続けると、経時劣化が加速されることになり、SiC-IGBTの寿命が制限されやすくなる。例えば、SiC-IGBTの寿命が短くなるということは、それだけSiC-IGBTを含む電子部品の交換頻度が多くなることを意味し、これによって、SiC-IGBTを搭載する機器の維持費用の上昇やメンテナンス作業の煩雑化に繋がることになる。このことから、SiC-IGBTには、高電圧が印加されるという過酷な条件下であっても、長寿命化が望まれる。
本発明の目的は、高耐圧で長寿命の半導体装置を提供することにある。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
一実施の形態における半導体装置は、絶縁ゲート型バイポーラトランジスタを含む。この絶縁ゲート型バイポーラトランジスタは、(a)第1面、第1面とは反対側の第2面を有する第1導電型のコレクタ領域、(b)コレクタ領域の第1面上に形成された第2導電型のバッファ層、(c)バッファ層上に形成された第2導電型のドリフト層、(d)ドリフト層内に形成された第1導電型のウェル領域、を備える。また、絶縁ゲート型バイポーラトランジスタは、(e)ウェル領域に内包された第2導電型のエミッタ領域、(f)ドリフト層と、ウェル領域と、エミッタ領域とにわたって接するように形成されたゲート絶縁膜、(g)ゲート絶縁膜上に形成されたゲート電極、(h)コレクタ領域の前記第2面上に形成されたコレクタ電極、を備える。ここで、コレクタ電極は、(h1)コレクタ領域と接するシリサイド層、(h2)シリサイド層と接する導体層、を有し、シリサイド層には、導体層に含有されるいずれかの元素と同一の元素が含まれている。
また、一実施の形態における半導体装置の製造方法は、上述した絶縁ゲート型バイポーラトランジスタを含む半導体装置の製造方法であって、以下の工程を有する。すなわち、一実施の形態における半導体装置の製造方法は、(a)表面、表面とは反対側の裏面を有する半導体層からなる基材部、表面上に形成された第1導電型の前記コレクタ領域、コレクタ領域上に形成された第2導電型のバッファ層、バッファ層上に形成された第2導電型のドリフト層、からなる基板を用意する工程、を有する。次に、一実施の形態における半導体装置の製造方法は、(b)(a)工程後、ドリフト層の露出面側に、ウェル領域、エミッタ領域、ゲート絶縁膜、および、ゲート電極からなる素子部を形成する工程、(c)(b)工程後、基材部の第2面側から基板を研磨することにより、基材部の厚さを研磨前よりも薄くする工程、を有する。続いて、一実施の形態における半導体装置の製造方法は、(d)(c)工程後、残存する基材部をシリサイド化することにより、コレクタ領域と接するシリサイド層を形成する工程、(e)(d)工程後、シリサイド層の露出面側に、シリサイド層と接する導体層を形成する工程、を備える。ここで、シリサイド層には、導体層に含有されるいずれかの元素と同一の元素が含まれている。
さらに、一実施の形態における半導体装置の製造方法は、上述した絶縁ゲート型バイポーラトランジスタを含む半導体装置の製造方法であって、以下の工程を有する。すなわち、一実施の形態における半導体装置の製造方法は、(a)表面、表面とは反対側の裏面を有する半導体層からなる基材部、表面上に形成された第1導電型の前記コレクタ領域、コレクタ領域上に形成された第2導電型のバッファ層、バッファ層上に形成された第2導電型のドリフト層、からなる基板を用意する工程、を備える。次に、一実施の形態における半導体装置の製造方法は、(b)(a)工程後、ドリフト層の露出面側に、ウェル領域、エミッタ領域、ゲート絶縁膜、および、ゲート電極を含む素子部を形成する工程、(c)(b)工程後、基材部の第2面側から基板を研磨することにより、基材部を除去して、コレクタ領域を露出する工程、を備える。続いて、一実施の形態における半導体装置の製造方法は、(d)(c)工程後、コレクタ領域の露出面に第2導電型不純物を導入することにより、第2導電型の露出層を形成する工程、(e)(d)工程後、露出層をシリサイド化することにより、コレクタ領域と接するシリサイド層を形成する工程、(f)(e)工程後、シリサイド層の露出面側に、シリサイド層と接する導体層を形成する工程、を備える。ここで、シリサイド層には、導体層に含有されるいずれかの元素と同一の元素が含まれている。
一実施の形態によれば、高耐圧で長寿命の半導体装置を提供することができる。
以下の実施の形態においては便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明等の関係にある。
また、以下の実施の形態において、要素の数等(個数、数値、量、範囲等を含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除き、その特定の数に限定されるものではなく、特定の数以上でも以下でもよい。
さらに、以下の実施の形態において、その構成要素(要素ステップ等も含む)は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではないことは言うまでもない。
同様に、以下の実施の形態において、構成要素等の形状、位置関係等に言及するときは、特に明示した場合および原理的に明らかにそうではないと考えられる場合等を除き、実質的にその形状等に近似または類似するもの等を含むものとする。このことは、上記数値および範囲についても同様である。
また、実施の形態を説明するための全図において、同一の部材には原則として同一の符号を付し、その繰り返しの説明は省略する。なお、図面をわかりやすくするために平面図であってもハッチングを付す場合がある。
(実施の形態1)
<IGBTの構成>
図1は、本実施の形態1におけるIGBTの構成を示す断面図である。図1において、本実施の形態1におけるIGBTは、上面(第1面)と、上面とは反対側の下面(第2面)を有するp+型半導体領域からなるコレクタ領域CRを有しており、このコレクタ領域CRの上面上にn+型半導体領域からなるバッファ層BUFが形成されている。そして、バッファ層BUF上にn-型半導体領域からなるドリフト層DRLが形成され、このドリフト層DRL内にp+型半導体領域からなるウェル領域WLが形成されている。さらに、このウェル領域WLに内包されるようにn+型半導体領域からなるエミッタ領域ERが形成され、エミッタ領域ERとウェル領域WLに接するようにエミッタ電極EEが形成されている。そして、ドリフト層DRLと、ウェル領域WLと、エミッタ領域ERとにわたって接するようにゲート絶縁膜GOXが形成され、このゲート絶縁膜GOX上には、ゲート電極GEが形成されている。一方、コレクタ領域CRの下面には、コレクタ電極CEが形成されており、コレクタ電極CEは、コレクタ領域CRと接するシリサイド層SLと、シリサイド層SLと接する導体層CLから構成されている。
<IGBTの構成>
図1は、本実施の形態1におけるIGBTの構成を示す断面図である。図1において、本実施の形態1におけるIGBTは、上面(第1面)と、上面とは反対側の下面(第2面)を有するp+型半導体領域からなるコレクタ領域CRを有しており、このコレクタ領域CRの上面上にn+型半導体領域からなるバッファ層BUFが形成されている。そして、バッファ層BUF上にn-型半導体領域からなるドリフト層DRLが形成され、このドリフト層DRL内にp+型半導体領域からなるウェル領域WLが形成されている。さらに、このウェル領域WLに内包されるようにn+型半導体領域からなるエミッタ領域ERが形成され、エミッタ領域ERとウェル領域WLに接するようにエミッタ電極EEが形成されている。そして、ドリフト層DRLと、ウェル領域WLと、エミッタ領域ERとにわたって接するようにゲート絶縁膜GOXが形成され、このゲート絶縁膜GOX上には、ゲート電極GEが形成されている。一方、コレクタ領域CRの下面には、コレクタ電極CEが形成されており、コレクタ電極CEは、コレクタ領域CRと接するシリサイド層SLと、シリサイド層SLと接する導体層CLから構成されている。
ここで、本実施の形態1では、コレクタ領域CRと、バッファ層BUFと、ドリフト層DRLと、によって基板層が形成され、この基板層は、炭化シリコンを主材料としている。「主材料」とは、基板層を構成する構成材料のうち、最も多く含まれている材料成分のことをいい、例えば、「炭化シリコンを主材料としている」とは、基板層の材料が炭化シリコンを最も多く含んでいることを意味している。本明細書で「主材料」という言葉を使用する意図は、例えば、基板層が基本的に炭化シリコンから構成されているが、その他に不純物を含む場合を排除するものではないことを表現するために使用している。
コレクタ領域CRやウェル領域WLは、炭化シリコンにp型不純物(例えば、アルミニウム(Al)やホウ素(B))が導入された半導体領域である。また、バッファ層BUFやドリフト層DRLやエミッタ領域ERは、炭化シリコンにn型不純物(例えば、窒素(N)やリン(P)や砒素(As))が導入された半導体領域である。
ゲート絶縁膜GOXは、例えば、熱酸化法やCVD(Chemical Vapor Deposition)法で形成された酸化シリコン膜から形成され、ゲート電極GEは、例えば、ポリシリコン膜から形成される。また、エミッタ電極EEは、アルミニウムに代表される金属などの導電性材料から形成され、ウェル領域WLやエミッタ領域ERと小さな接触抵抗で電気的に接続されるように構成されている。
一方、コレクタ領域CRの下面には、コレクタ電極CEが形成されており、このコレクタ電極CEは、IGBTが形成された半導体チップをモジュールに実装する際の接触抵抗を低減するために設けられている。そして、コレクタ電極CEは、シリサイド層SLと導体層CLの積層構造から構成されている。シリサイド層SLは、例えば、炭化シリコンとニッケルからなるニッケルシリサイド層から形成されるが、これに限らず、ニッケル以外のアルミニウム、モリブデン(Mo)、コバルト(Co)、チタン(Ti)、プラチナ(pt)などの金属シリサイド層から形成することもできる。そして、本実施の形態1におけるIGBTでは、シリサイド層SLに、炭化シリコンに対してのn型不純物が導入されている。具体的に、シリサイド層SLには、炭化シリコンに対してn型不純物となる窒素が含まれている。特に、本実施の形態1においては、シリサイド層SLには、1018cm-3以上の濃度で窒素が含まれている。
そして、本実施の形態1におけるコレクタ電極CEは、シリサイド層SLと接するように導体層CLが形成されている。この導体層CLは、例えば、シリサイド層SLの表面が酸化されて絶縁膜が形成されることを防止する機能を有し、例えば、窒化チタン(TiN)や窒化タンタル(TaN)などの窒化物層から構成される。なお、窒化物層と接するように、さらに金膜が形成される場合もある。
以上のように構成されている本実施の形態1におけるIGBTにおいては、コレクタ電極CEを構成するシリサイド層SLに窒素が含有されており、このシリサイド層SLと接するように窒化物層が形成されている。したがって、本実施の形態1におけるIGBTでは、導体層CLに含有されるいずれかの元素と同一の元素がシリサイド層SLに含まれているということができる。
<IGBTの動作>
本実施の形態1におけるIGBTは、上記のように構成されており、以下に、その動作について説明する。まず、IGBTがターンオンする動作について説明する。図1において、ゲート電極GEとエミッタ領域ERとの間に充分な正の電圧を印加することにより、MOSFETがターンオンして、エミッタ領域ERとドリフト層DRLとが、ウェル領域WLに形成されるチャネルを介して導通することになる。この場合、コレクタ領域CRとバッファ層BUF(ドリフト層DRL)の間が順バイアスされ、コレクタ領域CRからバッファ層BUFを介してドリフト層DRLへ正孔注入が起こる。続いて、ドリフト層DRLに注入された正孔のプラス電荷と同じだけの電子がドリフト層DRLに集まる。これにより、ドリフト層DRLの抵抗低下が起こり(伝導度変調)、IGBTはオン状態となる。
本実施の形態1におけるIGBTは、上記のように構成されており、以下に、その動作について説明する。まず、IGBTがターンオンする動作について説明する。図1において、ゲート電極GEとエミッタ領域ERとの間に充分な正の電圧を印加することにより、MOSFETがターンオンして、エミッタ領域ERとドリフト層DRLとが、ウェル領域WLに形成されるチャネルを介して導通することになる。この場合、コレクタ領域CRとバッファ層BUF(ドリフト層DRL)の間が順バイアスされ、コレクタ領域CRからバッファ層BUFを介してドリフト層DRLへ正孔注入が起こる。続いて、ドリフト層DRLに注入された正孔のプラス電荷と同じだけの電子がドリフト層DRLに集まる。これにより、ドリフト層DRLの抵抗低下が起こり(伝導度変調)、IGBTはオン状態となる。
オン電圧には、コレクタ領域CRとドリフト層DRL(バッファ層BUF)との接合電圧が加わるが、ドリフト層DRLの抵抗値が伝導度変調により1桁以上低下するため、ドリフト層DRLの抵抗値がオン抵抗の大半を占めるようなる高耐圧では、パワーMOSFETよりもIGBTの方が低オン電圧となる。したがって、IGBTは、高耐圧化に有効なデバイスであることがわかる。すなわち、パワーMOSFETでは、高耐圧化を図るためにドリフト層となるエピタキシャル層の厚さを厚くする必要があるが、この場合、オン抵抗も上昇することになる。これに対し、IGBTにおいては、高耐圧化を図るために、ドリフト層DRLの厚さを厚くしても、IGBTのオン動作時には伝導度変調が生じる。このため、パワーMOSFETよりもオン抵抗を低くすることができるのである。つまり、IGBTによれば、パワーMOSFETと比較して、高耐圧化を図る場合であっても、低オン抵抗なデバイスを実現することができる。
続いて、IGBTがターンオフする動作について説明する。ゲート電極GEとエミッタ領域ERとの間の電圧を低下させると、MOSFETがターンオフする。この場合、エミッタ電極EEからドリフト層DRLへの電子注入が停止し、すでに注入された電子も寿命がつきて減少する。残留している電子と正孔は、それぞれコレクタ領域CRとエミッタ電極EE側へ直接流出して(テイル電流)、流出が完了した時点でIGBTはオフ状態となる。このようにしてIGBTをオン/オフ動作させることができる。特に、IGBTがオフ状態になると、エミッタ電極EEとコレクタ電極CEとの間に大きな電圧が印加されることになり、ウェル領域WLとドリフト層DRLの境界からドリフト層DRLの内部に向かって空乏層が延びる。ただし、本実施の形態1におけるIGBTでは、ドリフト層DRLの下層に、ドリフト層DRLよりも不純物濃度の高いバッファ層BUFが形成されており、ドリフト層DRLに延びる空乏層は、バッファ層BUFで停止することになる。このため、本実施の形態1におけるIGBTでは、バッファ層BUFによって、空乏層がコレクタ領域CRにまで達することが抑制される結果、ウェル領域WLとコレクタ領域CRとのパンチスルーが防止されることになる。つまり、バッファ層BUFは、空乏層の延びを抑制するフィールドストップ層として機能することになる。以上のようにして、IGBTがオン/オフ動作することになる。
<実施の形態1の特徴>
次に、本実施の形態1における特徴点について説明する。本実施の形態1における特徴点は、シリサイド層SLと導体層CLとを含むコレクタ電極CEにおいて、導体層CLに含有されるいずれかの元素と同一の元素が、シリサイド層SLに含まれている点にある。これにより、本実施の形態1によれば、シリサイド層SLと導体層CLの両方に同一種類の元素が含まれている結果、この同一種類の元素の介在に起因して、シリサイド層SLと導体層CLとの密着性を向上することができる。つまり、本実施の形態1では、シリサイド層SLと導体層CLとの両方に同一種類の元素が含まれていることから、例えば、シリサイド層SLと導体層CLとがまったく異なる元素から形成されている場合よりも、シリサイド層SLと導体層CLとの親和性が高くなり、これによって、シリサイド層SLと導体層CLとの密着性を向上することができるのである。この結果、本実施の形態1におけるIGBTによれば、コレクタ電極CEを構成するシリサイド層SLと導体層CLとの密着信頼性が向上することから、IGBTの長寿命化を図ることができる。つまり、本実施の形態1におけるIGBTによれば、例えば、高電圧の印加や大電流を流すといった過酷な使用条件によって経時劣化が加速される場合であっても、コレクタ電極CEの信頼性低下を招きにくくなることから、IGBTの長寿命化を図ることができるのである。したがって、本実施の形態1におけるIGBTによれば、IGBTの長寿命化によって、IGBTを含む電子部品の交換頻度が少なくなり、これによって、IGBTを搭載する機器の維持費用の低減やメンテナンス作業の簡略化を図ることができる。
次に、本実施の形態1における特徴点について説明する。本実施の形態1における特徴点は、シリサイド層SLと導体層CLとを含むコレクタ電極CEにおいて、導体層CLに含有されるいずれかの元素と同一の元素が、シリサイド層SLに含まれている点にある。これにより、本実施の形態1によれば、シリサイド層SLと導体層CLの両方に同一種類の元素が含まれている結果、この同一種類の元素の介在に起因して、シリサイド層SLと導体層CLとの密着性を向上することができる。つまり、本実施の形態1では、シリサイド層SLと導体層CLとの両方に同一種類の元素が含まれていることから、例えば、シリサイド層SLと導体層CLとがまったく異なる元素から形成されている場合よりも、シリサイド層SLと導体層CLとの親和性が高くなり、これによって、シリサイド層SLと導体層CLとの密着性を向上することができるのである。この結果、本実施の形態1におけるIGBTによれば、コレクタ電極CEを構成するシリサイド層SLと導体層CLとの密着信頼性が向上することから、IGBTの長寿命化を図ることができる。つまり、本実施の形態1におけるIGBTによれば、例えば、高電圧の印加や大電流を流すといった過酷な使用条件によって経時劣化が加速される場合であっても、コレクタ電極CEの信頼性低下を招きにくくなることから、IGBTの長寿命化を図ることができるのである。したがって、本実施の形態1におけるIGBTによれば、IGBTの長寿命化によって、IGBTを含む電子部品の交換頻度が少なくなり、これによって、IGBTを搭載する機器の維持費用の低減やメンテナンス作業の簡略化を図ることができる。
本実施の形態1では、例えば、シリサイド層SLに窒素が含有されており、かつ、導体層CLが、窒化チタンや窒化タンタルからなる窒化物層から形成されている。このため、本実施の形態1におけるIGBTでは、窒素が、シリサイド層SLと導体層CLとの両方に含まれる同一種類の元素となる。そして、シリサイド層SLに含有される窒素の濃度が高くなればなるほど、シリサイド層SLと導体層CLとに共通する元素(窒素)の量が多くなることから、シリサイド層SLと導体層CLとの密着信頼性が向上すると考えられる。すなわち、シリサイド層SLと導体層CLとの密着性を向上する観点から、シリサイド層SLに含有される窒素の濃度は高いことが望ましく、例えば、シリサイド層SLに含まれる窒素の濃度が、1018cm-3以上であることが望ましい。
上述したように、シリサイド層SLに窒素が含有されており、かつ、導体層CLが窒化物層から形成されているという構成は、IGBTの長寿命化を図る観点から、IGBTに有用な構成であるが、特に、IGBTのうちのSiC-IGBTに上述した構成を適用する場合に優れた有用性を得ることができる。以下に、この点について説明する。
例えば、図1に示すように、コレクタ電極CEの一部を構成するシリサイド層SLは、コレクタ領域CRに接するように形成される。このとき、コレクタ領域CRは、炭化シリコンにp型不純物を導入したp型半導体領域となっている。したがって、このコレクタ領域CRに接するようにシリサイド層SLを形成する場合、一般的には、p型半導体領域であるコレクタ領域CRの一部をシリサイド化することにより、コレクタ領域CRに接するシリサイド層SLを形成することが考えられる。
ところが、現在、炭化シリコンを主材料とする半導体領域では、p型半導体領域の方が、n型半導体領域よりも結晶欠陥が多く、品質が良くないことが知られている。したがって、p型半導体領域からなるコレクタ領域CRの一部をシリサイド化して形成されるシリサイド層SLでは、シリサイド層SLの品質低下を招くおそれがある。
したがって、例えば、後述する製造方法で説明するように、p型半導体領域からなるコレクタ領域CRの一部をシリサイド化するのではなく、コレクタ領域CRと接するn型半導体層を形成して、このn型半導体層をシリサイド化する手法や、コレクタ領域CRの表面領域にn型不純物をカウンタドープした後、n型不純物を導入した表面領域をシリサイド化する手法を採用することが考えられる。
この手法によれば、p型半導体領域よりも結晶欠陥が少なくて品質の良好なn型半導体領域をシリサイド化することにより、シリサイド層SLを形成することができるため、シリサイド層SLの品質を向上することができる。特に、本実施の形態1では、炭化シリコンにn型不純物として窒素を導入することにより、n型半導体領域を形成し、このn型半導体領域をシリサイド化してシリサイド層SLを形成している。このことから、本実施の形態1におけるIGBTでは、シリサイド層SLに窒素が含まれることになる。つまり、SiC-IGBTでは、n型半導体領域をシリサイド化してシリサイド層SLを形成する結果、シリサイド層SLに窒素が含有されることになる。これにより、本実施の形態1におけるSiC-IGBTでは、p型半導体領域よりも結晶欠陥が少なく、品質の良好なn型半導体領域をシリサイド化してシリサイド層SLを形成しているため、シリサイド層SL自体の品質を向上することができる。
さらに、前述のように、シリサイド層SLに窒素が含有されており、かつ、導体層CLが、窒化チタンや窒化タンタルからなる窒化物層から形成されているので、シリサイド層SLと導体層CLとがまったく異なる元素から形成されている場合よりも、シリサイド層SLと導体層CLとの親和性が高くなり、これによって、シリサイド層SLと導体層CLとの密着性を向上できる。
以上のことから、本実施の形態1における技術的思想をSiC-IGBTに適用する場合には、品質の良好なn型半導体領域をシリサイド化してシリサイド層SLを形成しているため、シリサイド層SL自体の品質が向上する第1利点と、導体層CLに含有される窒素が、シリサイド層SLにも含まれていることによって、シリサイド層SLと導体層CLとの密着性が向上する第2利点を得ることができる。この結果、本実施の形態1におけるSiC-IGBTでは、上述した第1利点と第2利点との相乗効果によって、SiC-IGBTの信頼性を向上することができる。すなわち、本実施の形態1によれば、SiC-IGBTの長寿命化を図ることができる。
特に、SiC-IGBTは、Si-IGBTよりも、高電圧が印加される用途や大電流を流す用途への適用が想定されており、高い信頼性が要求される。この点に関し、SiC-IGBTに本実施の形態1における技術的思想を適用する場合、上述した第1利点と第2利点との相乗効果が得られる。このため、本実施の形態1によれば、SiC-IGBTの信頼性を格段に向上することができ、これによって、SiC-IGBTの長寿命化を図ることができる。すなわち、本実施の形態1における技術的思想は、特に、過酷な条件で使用されることが想定されているSiC-IGBTの長寿命化を実現できる点で、優れた有用性を有していることがわかる。
<IGBTの製造方法>
次に、本実施の形態1におけるIGBTの製造方法について、図面を参照しながら説明することにする。図2は、本実施の形態1におけるIGBTの製造工程の流れを示すフローチャートであり、図3~図8は、本実施の形態1におけるIGBTの製造工程を示す断面図である。
次に、本実施の形態1におけるIGBTの製造方法について、図面を参照しながら説明することにする。図2は、本実施の形態1におけるIGBTの製造工程の流れを示すフローチャートであり、図3~図8は、本実施の形態1におけるIGBTの製造工程を示す断面図である。
まず、図3に示すように、炭化シリコンを主材料とする基板を用意する(図2のS101)。この基板は、例えば、表面と、表面とは反対側の裏面とを有するn型半導体層からなる基材部1S、基材部1Sの表面上に形成されたp型半導体領域からなるコレクタ領域CR、コレクタ領域CR上に形成されたn型半導体層からなるバッファ層BUF、バッファ層BUF上に形成されたn型半導体層からなるドリフト層DRLを有している。この基板は、例えば、基材部1Sを準備し、この基材部1S上に、エピタキシャル成長法を使用することにより、コレクタ領域CRと、バッファ層BUFと、ドリフト層DRLとを形成することにより得ることができる。n型半導体層は、炭化シリコンに、例えば、n型不純物(ドナー)である窒素を導入することにより形成され、p型半導体領域は、炭化シリコンに、例えば、アルミニウムやホウ素に代表されるp型不純物(アクセプタ)を導入することにより形成することができる。なお、基材部1Sに導入される窒素の濃度は、例えば、1018cm-3以上であることが望ましい。
続いて、図4に示すように、ドリフト層DRLの露出面側に、ウェル領域WL、エミッタ領域ER、エミッタ電極EE、ゲート絶縁膜GOX、および、ゲート電極GEを含む素子部を形成する(図2のS102)。ウェル領域WLは、例えば、イオン注入法によって、炭化シリコンにp型不純物を導入したp型半導体領域から形成され、エミッタ領域ERは、イオン注入法によって、炭化シリコンにn型不純物を導入したn型半導体領域から形成される。また、エミッタ電極EEは、例えば、スパッタリング法によって形成されたアルミニウム膜から構成される。さらに、ゲート絶縁膜GOXは、例えば、熱酸化法やCVD法によって形成された酸化シリコン膜や酸窒化シリコン膜、あるいは高誘電率膜のハフニウム酸化膜やアルミナ膜といった絶縁膜からなり、ゲート電極GEは、例えば、CVD法で形成されたポリシリコン膜からなる。
次に、図5に示すように、基材部1Sの裏面側から基板を研磨することにより、基材部1Sの厚さを研磨前よりも薄くすることにより、n型半導体層NLを残存させる(図2のS103)。このn型半導体層NLには、炭化シリコンに対してn型不純物となる窒素が導入されている。
その後、図6に示すように、例えば、スパッタリング法を使用することにより、n型半導体層NLと接するニッケル膜NFを形成する(図2のS104)。そして、図7に示すように、基板に熱処理(シリサイド化処理)を加えることにより、互いに接しているn型半導体層NLとニッケル膜NFとを反応させて、シリサイド層SLを形成する(図2のS105)。このとき、本実施の形態1では、窒素が含まれているn型半導体層NLを使用してシリサイド層SLを形成しているため、形成されたシリサイド層SLには、窒素が含まれることになる。
本実施の形態1では、p型半導体層よりも結晶欠陥が少なく、品質の良好なn型半導体層NLを使用してシリサイド層SLを形成しているため、シリサイド層SL自体の品質を向上することができる。なお、本実施の形態1では、シリサイド層SLとして、ニッケルシリサイド層を形成する例について説明したが、これに限らず、例えば、コバルトシリサイド層、モリブデンシリサイド層、チタンシリサイド層、プラチナシリサイド層からシリサイド層SLを形成してもよい。
続いて、図8に示すように、シリサイド層SLの露出面側に、シリサイド層SLと接する導体層CLを形成する(図2のS106)。具体的に、導体層CLは、シリサイド層SLと接する窒化物層を含み、この窒化物層は、例えば、スパッタリング法で形成される窒化チタン層や窒化タンタル層から構成される。これにより、シリサイド層SLと導体層CLの積層構造からなるコレクタ電極CEを形成することができる。
この結果、本実施の形態1によれば、シリサイド層SLには、導体層CLに含有されるいずれかの元素と同一の元素が含まれていることになる。具体的には、シリサイド層SLと導体層CL(窒化物層)の両方に窒素が含まれていることになる。このことから、本実施の形態1によれば、シリサイド層SLと導体層CLとがまったく異なる元素から形成されている場合よりも、シリサイド層SLと導体層CLとの親和性が高くなり、これによって、シリサイド層SLと導体層CLとの密着性を向上できる。
以上のようにして、本実施の形態1におけるSiC-IGBTを製造することができる。このようにして製造されるSiC-IGBTによれば、品質の良好なn型半導体層NLをシリサイド化してシリサイド層SLを形成しているため、シリサイド層SL自体の品質が向上する第1利点と、導体層CLに含有される窒素が、シリサイド層SLにも含まれていることによって、シリサイド層SLと導体層CLとの密着性が向上する第2利点を得ることができる。このため、本実施の形態1におけるSiC-IGBTでは、上述した第1利点と第2利点との相乗効果によって、SiC-IGBTの信頼性を向上することができる。すなわち、本実施の形態1によれば、SiC-IGBTの長寿命化を図ることができる。
さらに、研磨時にn型半導体層NLを残存させることにより、エピタキシャル形成においてn型半導体層NLよりもコストの高いp型半導体層を研磨する必要がなくなるために、p型半導体層中まで研削する方法と比較するとp型半導体層のエピタキシャル形成における膜厚を薄くすることができるため、製造コストの削減も図ることができる。
なお、シリサイド層SLとして、チタンシリサイド層を使用し、かつ、導体層CLを構成する窒化物層として窒化チタン層を使用する場合、シリサイド層SLと導体層CLに共通する元素が窒素だけでなく、チタンも存在することになるため、シリサイド層SLと導体層CLとの親和性が高くなり、シリサイド層SLと導体層CLとの密着信頼性のさらなる向上を期待できる。
(実施の形態2)
本実施の形態2では、前記実施の形態1とは異なるIGBTの製造方法について、図面を参照しながら説明する。
本実施の形態2では、前記実施の形態1とは異なるIGBTの製造方法について、図面を参照しながら説明する。
<IGBTの製造方法>
図9は、本実施の形態2におけるIGBTの製造工程の流れを示すフローチャートであり、図10~図14は、本実施の形態2におけるIGBTの製造工程を示す断面図である。
図9は、本実施の形態2におけるIGBTの製造工程の流れを示すフローチャートであり、図10~図14は、本実施の形態2におけるIGBTの製造工程を示す断面図である。
本実施の形態2におけるIGBTの製造工程において、前記実施の形態1の図3~図4に示す工程までは同様である(図9のS201~S202)。その後、図10に示すように、基材部の裏面側から基板を研磨することにより、基材部を除去して、コレクタ領域CRを露出する(図9のS203)。そして、図11に示すように、コレクタ領域CRの露出面にn型不純物を導入することにより、n型半導体層からなる露出層EXLを形成する(図9のS204)。具体的には、イオン注入法を使用することにより、コレクタ領域CRの露出面から露出する露出領域にn型不純物である窒素を導入(カウンタドープ)する。これにより、コレクタ領域CRの露出領域に露出層EXLを形成することができる。
次に、図12に示すように、例えば、スパッタリング法を使用することにより、露出層EXLと接するニッケル膜NFを形成する(図9のS205)。そして、図13に示すように、基板に熱処理(シリサイド化処理)を加えることにより、互いに接している露出層EXLとニッケル膜NFとを反応させて、シリサイド層SLを形成する(図9のS206)。このとき、本実施の形態2でも、シリサイド層SLには、窒素が含まれることになる。
続いて、図14に示すように、シリサイド層SLの露出面側に、シリサイド層SLと接する導体層CLを形成する(図9のS207)。具体的に、導体層CLは、シリサイド層SLと接する窒化物層を含み、この窒化物層は、例えば、スパッタリング法で形成される窒化チタン層や窒化タンタル層から構成される。これにより、シリサイド層SLと導体層CLの積層構造からなるコレクタ電極CEを形成することができる。
この結果、本実施の形態2によれば、シリサイド層SLには、導体層CLに含有されるいずれかの元素と同一の元素が含まれていることになる。具体的には、シリサイド層SLと導体層CL(窒化物層)の両方に窒素が含まれていることになる。このことから、本実施の形態2によれば、シリサイド層SLと導体層CLとがまったく異なる元素から形成されている場合よりも、シリサイド層SLと導体層CLとの親和性が高くなり、これによって、シリサイド層SLと導体層CLとの密着性を向上できる。以上のようにして、本実施の形態2におけるSiC-IGBTを製造することができる。
(実施の形態3)
前記実施の形態1および前記実施の形態2では、プレーナ構造のIGBTについて説明したが、本発明の技術的思想は、これに限らず、例えば、トレンチゲート構造のIGBTにも適用することができる。
前記実施の形態1および前記実施の形態2では、プレーナ構造のIGBTについて説明したが、本発明の技術的思想は、これに限らず、例えば、トレンチゲート構造のIGBTにも適用することができる。
図15は、本実施の形態3におけるIGBTの構造を示す断面図である。図15に示す本実施の形態3におけるIGBTは、トレンチゲート構造をしている。具体的には、図15に示すように、本実施の形態3におけるIGBTでは、ウェル領域WLを貫通してドリフト層DRLに達するようにトレンチTRが形成されている。そして、トレンチTRの内壁にゲート絶縁膜GOXが形成され、このゲート絶縁膜GOXを介してトレンチTRの内部を埋め込むようにゲート電極GEが形成されている。それ以外の構成要素は、前記実施の形態1で説明したプレーナ型のIGBTの構造とほぼ同様である。つまり、本実施の形態3におけるIGBTのコレクタ電極CEは、前記実施の形態1におけるIGBTのコレクタ電極CEと同様の構成をしている。したがって、本実施の形態3におけるIGBTにおいても、本発明の技術的思想を適用することができ、これによって、コレクタ電極CEを構成するシリサイド層SLと導体層CLとの密着性を向上できる。以上のことから、トレンチゲート構造をした本実施の形態3におけるIGBTにおいても、IGBTの長寿命化を図ることができる。
(実施の形態4)
本実施の形態4では、本発明のSiC-IGBTの適用例について説明する。SiC-IGBTは、高い耐圧を確保することが可能であることから、例えば、10kV以上の高い耐圧を有するパワーデバイスとして、発電所や送電網でのスイッチング素子への適用に向けて検討が進められている。
本実施の形態4では、本発明のSiC-IGBTの適用例について説明する。SiC-IGBTは、高い耐圧を確保することが可能であることから、例えば、10kV以上の高い耐圧を有するパワーデバイスとして、発電所や送電網でのスイッチング素子への適用に向けて検討が進められている。
例えば、図16は、複数のSiC-IGBTを備えるサブモジュールの構成を示す回路図である。図16に示すように、サブモジュールSMは、例えば、2つのIGBTQ1とIGBTQ2を直列接続し、かつ、IGBTQ1とIGBTQ2との組み合わせと並列となるように容量素子CAPが接続されている。そして、IGBTQ1と並列にダイオードFWD1が接続され、かつ、IGBTQ2と並列にダイオードFWD2が接続されている。
このように構成されている複数のサブモジュールSMを直列および並列に接続することにより、マルチレベルコンバータ(MMC:Modular Multilevel Converter)が構成されている。このマルチレベルコンバータは、例えば、直流送電の変電所での電力変換器として機能する。
図17は、マルチレベルコンバータの構成例を示す図である。図17に示すように、マルチレベルコンバータは、図16に示すサブモジュールSMを複数個有し、複数のサブモジュールSMが直列および並列に接続されている。例えば、図17において、30個のサブモジュールSMを直列接続し、マルチレベルコンバータに450kVの電圧が印加された場合、各サブモジュールSMには、15kVの電圧負荷が印加されることになる。
このように、高電圧が印加されるサブモジュールSMの構成要素には、SiC-IGBTが使用されるため、SiC-IGBTには、高電圧を印加することに対する耐久性が要求される。すなわち、SiC-IGBTに高電圧が印加され続けると、経時劣化が加速されやすくなり、SiC-IGBTの寿命が制限されやすくなる。
例えば、SiC-IGBTの寿命が短くなるということは、それだけSiC-IGBTを含む電子部品の交換頻度が多くなることを意味し、これによって、SiC-IGBTを搭載する機器の維持費用の上昇やメンテナンス作業の煩雑化に繋がることになる。
この点に関し、前記実施の形態1~3で説明したSiC-IGBTは、品質の良好なn型半導体領域をシリサイド化してシリサイド層SLを形成しているため、シリサイド層SL自体の品質が向上する利点と、導体層CLに含有される窒素が、シリサイド層SLにも含まれていることによって、シリサイド層SLと導体層CLとの密着性が向上する利点とを得ることができる。
したがって、本発明のSiC-IGBTは、例えば、マルチレベルコンバータに代表される高電圧の印加や大電流を流すといった過酷な使用条件で使用される場合であっても、コレクタ電極CEの信頼性低下を招きにくくなることから、SiC-IGBTの長寿命化を図ることができる。つまり、例えば、マルチレベルコンバータに本発明のSiC-IGBTを使用する場合、SiC-IGBTの長寿命化によって、SiC-IGBTを含む電子部品の交換頻度が少なくなり、これによって、SiC-IGBTを搭載する機器の維持費用の低減やメンテナンス作業の簡略化を図ることができる。
以上、本発明者によってなされた発明をその実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることは言うまでもない。
例えば、本発明の技術的思想は、Si-IGBTやSiC-IGBTに適用可能であり、特に、SiCの結晶構造に限定されることなく、様々な結晶構造のSiCから構成されるSiC-IGBTに幅広く適用することができる。具体的に、本発明の技術的思想は、SiC-IGBTにおいて主流に用いられている4h型の結晶構造だけでなく、3C型結晶構造や6h型構造に代表される他の結晶構造のSiCからなるSiC-IGBTに適用することができ、いずれの結晶構造のSiCからなるSiC-IGBTにおいても長寿命化を図ることができるという顕著な効果が得られる。
1S 基材部
BUF バッファ層
CAP 容量素子
CE コレクタ電極
CL 導体層
CR コレクタ領域
DRL ドリフト層
EE エミッタ電極
ER エミッタ領域
EXL 露出層
FWD1 ダイオード
FWD2 ダイオード
NF ニッケル膜
NL n型半導体層
GE ゲート電極
GOX ゲート絶縁膜
Q1 IGBT
Q2 IGBT
SL シリサイド層
SM サブモジュール
WL ウェル領域
BUF バッファ層
CAP 容量素子
CE コレクタ電極
CL 導体層
CR コレクタ領域
DRL ドリフト層
EE エミッタ電極
ER エミッタ領域
EXL 露出層
FWD1 ダイオード
FWD2 ダイオード
NF ニッケル膜
NL n型半導体層
GE ゲート電極
GOX ゲート絶縁膜
Q1 IGBT
Q2 IGBT
SL シリサイド層
SM サブモジュール
WL ウェル領域
Claims (15)
- 絶縁ゲート型バイポーラトランジスタを含み、
前記絶縁ゲート型バイポーラトランジスタは、
(a)第1面、前記第1面とは反対側の第2面を有する第1導電型のコレクタ領域、
(b)前記コレクタ領域の前記第1面上に形成された第2導電型のバッファ層、
(c)前記バッファ層上に形成された第2導電型のドリフト層、
(d)前記ドリフト層内に形成された第1導電型のウェル領域、
(e)前記ウェル領域に内包された第2導電型のエミッタ領域、
(f)前記ドリフト層と、前記ウェル領域と、前記エミッタ領域とにわたって接するように形成されたゲート絶縁膜、
(g)前記ゲート絶縁膜上に形成されたゲート電極、
(h)前記コレクタ領域の前記第2面上に形成されたコレクタ電極、
を備え、
前記コレクタ電極は、
(h1)前記コレクタ領域と接するシリサイド層、
(h2)前記シリサイド層と接する導体層、
を有し、
前記シリサイド層には、前記導体層に含有されるいずれかの元素と同一の元素が含まれている、半導体装置。 - 請求項1に記載の半導体装置において、
前記コレクタ領域と、前記バッファ層と、前記ドリフト層と、によって基板層が形成され、前記基板層は、炭化シリコンを主材料とする、半導体装置。 - 請求項2に記載の半導体装置において、
前記第1導電型は、p型であり、
前記第2導電型は、n型である、半導体装置。 - 請求項3に記載の半導体装置において、
前記シリサイド層に含まれている前記元素は、n型不純物である、半導体装置。 - 請求項4に記載の半導体装置において、
前記n型不純物は、窒素である、半導体装置。 - 請求項1に記載の半導体装置において、
前記導体層は、窒化物層を含み、
前記シリサイド層は、窒素を含んでいる、半導体装置。 - 請求項6に記載の半導体装置において、
前記シリサイド層は、前記窒化物層と接している、半導体装置。 - 請求項6に記載の半導体装置において、
前記シリサイド層に含まれる前記窒素の濃度は、1018cm-3以上である、半導体装置。 - 請求項1に記載の半導体装置をスイッチング素子として備える電力変換器。
- 第1面、前記第1面とは反対側の第2面を有する第1導電型のコレクタ領域、
前記コレクタ領域の前記第1面上に形成された第2導電型のバッファ層、
前記バッファ層上に形成された第2導電型のドリフト層、
前記ドリフト層内に形成された第1導電型のウェル領域、
前記ウェル領域に内包された第2導電型のエミッタ領域、
前記ドリフト層と、前記ウェル領域と、前記エミッタ領域とにわたって接するように形成されたゲート絶縁膜、
前記ゲート絶縁膜上に形成されたゲート電極、
前記コレクタ領域の前記第2面上に形成されたコレクタ電極、
を備え、
前記コレクタ電極は、
前記コレクタ領域と接するシリサイド層、
前記シリサイド層と接する導体層、
を有する絶縁ゲート型バイポーラトランジスタを含む半導体装置の製造方法であって、
(a)表面、前記表面とは反対側の裏面を有する半導体層からなる基材部、前記表面上に形成された第1導電型の前記コレクタ領域、前記コレクタ領域上に形成された第2導電型のバッファ層、前記バッファ層上に形成された第2導電型のドリフト層、からなる基板を用意する工程、
(b)前記(a)工程後、前記ドリフト層の露出面側に、前記ウェル領域、前記エミッタ領域、前記ゲート絶縁膜、および、前記ゲート電極を含む素子部を形成する工程、
(c)前記(b)工程後、前記基材部の前記第2面側から前記基板を研磨することにより、前記基材部の厚さを研磨前よりも薄くする工程、
(d)前記(c)工程後、残存する前記基材部をシリサイド化することにより、前記コレクタ領域と接する前記シリサイド層を形成する工程、
(e)前記(d)工程後、前記シリサイド層の露出面側に、前記シリサイド層と接する前記導体層を形成する工程、
を備え、
前記シリサイド層には、前記導体層に含有されるいずれかの元素と同一の元素が含まれている、半導体装置の製造方法。 - 請求項9に記載の半導体装置の製造方法において、
前記基板は、炭化シリコンを主材料とする、半導体装置の製造方法。 - 請求項11に記載の半導体装置の製造方法において、
前記基材部は、第2導電型の前記半導体層である、半導体装置の製造方法。 - 請求項9に記載の半導体装置の製造方法において、
前記基材部には、窒素が含まれており、
前記導体層は、前記シリサイド層と接する窒化物層を含む、半導体装置の製造方法。 - 第1面、前記第1面とは反対側の第2面を有する第1導電型のコレクタ領域、
前記コレクタ領域の前記第1面上に形成された第2導電型のバッファ層、
前記バッファ層上に形成された第2導電型のドリフト層、
前記ドリフト層内に形成された第1導電型のウェル領域、
前記ウェル領域に内包された第2導電型のエミッタ領域、
前記ドリフト層と、前記ウェル領域と、前記エミッタ領域とにわたって接するように形成されたゲート絶縁膜、
前記ゲート絶縁膜上に形成されたゲート電極、
前記コレクタ領域の前記第2面上に形成されたコレクタ電極、
を備え、
前記コレクタ電極は、
前記コレクタ領域と接するシリサイド層、
前記シリサイド層と接する導体層、
を有する絶縁ゲート型バイポーラトランジスタを含む半導体装置の製造方法であって、
(a)表面、前記表面とは反対側の裏面を有する半導体層からなる基材部、前記表面上に形成された第1導電型の前記コレクタ領域、前記コレクタ領域上に形成された第2導電型のバッファ層、前記バッファ層上に形成された第2導電型のドリフト層、からなる基板を用意する工程、
(b)前記(a)工程後、前記ドリフト層の露出面側に、前記ウェル領域、前記エミッタ領域、前記ゲート絶縁膜、および、前記ゲート電極を含む素子部を形成する工程、
(c)前記(b)工程後、前記基材部の前記第2面側から前記基板を研磨することにより、前記基材部を除去して、前記コレクタ領域を露出する工程、
(d)前記(c)工程後、前記コレクタ領域の露出面に第2導電型不純物を導入することにより、第2導電型の露出層を形成する工程、
(e)前記(d)工程後、前記露出層をシリサイド化することにより、前記コレクタ領域と接するシリサイド層を形成する工程、
(f)前記(e)工程後、前記シリサイド層の露出面側に、前記シリサイド層と接する前記導体層を形成する工程、
を備え、
前記シリサイド層には、前記導体層に含有されるいずれかの元素と同一の元素が含まれている、半導体装置の製造方法。 - 請求項14に記載の半導体装置の製造方法において、
前記基板は、炭化シリコンを主材料とし、
前記(d)工程で導入される前記第2導電型不純物は、窒素であり、
前記(f)工程で形成される前記導体膜は、前記シリサイド層と接する窒化物層を含む、半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2013/077062 WO2015049788A1 (ja) | 2013-10-04 | 2013-10-04 | 半導体装置およびその製造方法、並びに電力変換器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2013/077062 WO2015049788A1 (ja) | 2013-10-04 | 2013-10-04 | 半導体装置およびその製造方法、並びに電力変換器 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2015049788A1 true WO2015049788A1 (ja) | 2015-04-09 |
Family
ID=52778396
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/077062 WO2015049788A1 (ja) | 2013-10-04 | 2013-10-04 | 半導体装置およびその製造方法、並びに電力変換器 |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2015049788A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017028249A (ja) * | 2015-04-30 | 2017-02-02 | インフィネオン テクノロジーズ アーゲーInfineon Technologies Ag | エピタキシャル成長による半導体デバイスの製作 |
WO2018012510A1 (ja) * | 2016-07-15 | 2018-01-18 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
CN116469909A (zh) * | 2022-09-09 | 2023-07-21 | 苏州华太电子技术股份有限公司 | 一种半导体集成器件 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001326353A (ja) * | 2000-05-15 | 2001-11-22 | Toshiba Corp | 半導体装置 |
WO2009122486A1 (ja) * | 2008-03-31 | 2009-10-08 | 三菱電機株式会社 | 半導体装置 |
JP2010050307A (ja) * | 2008-08-22 | 2010-03-04 | Renesas Technology Corp | 半導体装置およびその製造方法 |
-
2013
- 2013-10-04 WO PCT/JP2013/077062 patent/WO2015049788A1/ja active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001326353A (ja) * | 2000-05-15 | 2001-11-22 | Toshiba Corp | 半導体装置 |
WO2009122486A1 (ja) * | 2008-03-31 | 2009-10-08 | 三菱電機株式会社 | 半導体装置 |
JP2010050307A (ja) * | 2008-08-22 | 2010-03-04 | Renesas Technology Corp | 半導体装置およびその製造方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017028249A (ja) * | 2015-04-30 | 2017-02-02 | インフィネオン テクノロジーズ アーゲーInfineon Technologies Ag | エピタキシャル成長による半導体デバイスの製作 |
US10243066B2 (en) | 2015-04-30 | 2019-03-26 | Infineon Technologies Austria Ag | Producing a semiconductor device by epitaxial growth |
WO2018012510A1 (ja) * | 2016-07-15 | 2018-01-18 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
CN109478568A (zh) * | 2016-07-15 | 2019-03-15 | 罗姆股份有限公司 | 半导体装置及半导体装置的制造方法 |
JPWO2018012510A1 (ja) * | 2016-07-15 | 2019-04-25 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
CN116469909A (zh) * | 2022-09-09 | 2023-07-21 | 苏州华太电子技术股份有限公司 | 一种半导体集成器件 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20200006327A1 (en) | Method of manufacturing a semiconductor device | |
CN107580725B (zh) | 高压半导体器件及其制造方法 | |
JP4815885B2 (ja) | 半導体装置の制御方法 | |
JP5428144B2 (ja) | 半導体装置 | |
JP6416062B2 (ja) | 半導体装置 | |
US20180308972A1 (en) | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device | |
US20090014719A1 (en) | Semiconductor device with large blocking voltage | |
JP2018107168A (ja) | 半導体装置および半導体装置の製造方法 | |
US11411084B2 (en) | Semiconductor device, inverter circuit, drive device, vehicle, and elevator | |
JP6416143B2 (ja) | 半導体装置 | |
JP2017069551A (ja) | 半導体素子 | |
US11398769B2 (en) | Semiconductor device comprising switching elements and capacitors | |
US10763354B2 (en) | Semiconductor device, inverter circuit, driving device, vehicle, and elevator | |
WO2015049788A1 (ja) | 半導体装置およびその製造方法、並びに電力変換器 | |
JP6448513B2 (ja) | 半導体装置 | |
JP2012079945A (ja) | 半導体装置 | |
WO2019077877A1 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
JPWO2016194116A1 (ja) | 半導体装置、基板および電力変換装置 | |
CN104733514A (zh) | 具有半绝缘场板的功率半导体器件 | |
CN112466922A (zh) | 半导体装置 | |
CN111668212A (zh) | 半导体装置 | |
JP5087831B2 (ja) | 半導体装置およびその製造方法 | |
JP2017017145A (ja) | 半導体装置 | |
JP6271078B2 (ja) | 半導体装置および電力変換装置 | |
JP2005235985A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13894982 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13894982 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |