WO2014188789A1 - 映像信号処理回路、映像信号処理方法、及び、表示装置 - Google Patents

映像信号処理回路、映像信号処理方法、及び、表示装置 Download PDF

Info

Publication number
WO2014188789A1
WO2014188789A1 PCT/JP2014/059468 JP2014059468W WO2014188789A1 WO 2014188789 A1 WO2014188789 A1 WO 2014188789A1 JP 2014059468 W JP2014059468 W JP 2014059468W WO 2014188789 A1 WO2014188789 A1 WO 2014188789A1
Authority
WO
WIPO (PCT)
Prior art keywords
light emission
video signal
gamma correction
offset component
signal processing
Prior art date
Application number
PCT/JP2014/059468
Other languages
English (en)
French (fr)
Inventor
栄寿 清水
昭士 荒木
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to JP2015518139A priority Critical patent/JP6281140B2/ja
Priority to CN201480013441.3A priority patent/CN105027551B/zh
Priority to US14/891,121 priority patent/US9847056B2/en
Priority to KR1020157026098A priority patent/KR20150121141A/ko
Publication of WO2014188789A1 publication Critical patent/WO2014188789A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Definitions

  • the present disclosure relates to a video signal processing circuit, a video signal processing method, and a display device.
  • the refresh rate (frame rate) and light emission duty may be changed according to the video signal format and drive mode. However, if at least one of the refresh rate and the light emission duty is changed, the characteristic of the light emission luminance with respect to the drive voltage, that is, the gamma characteristic fluctuates, and the image quality fluctuates accordingly.
  • the present disclosure provides a video signal processing circuit, a video signal processing method, and a display having the video signal processing circuit that can obtain a video with no fluctuation in image quality even when the refresh rate and the light emission duty are changed.
  • An object is to provide an apparatus.
  • a video signal processing circuit of the present disclosure includes: A gamma correction unit that performs gamma correction on the video signal; A gamma correction unit that gives an offset component corresponding to at least one of a refresh rate and a light emission duty to the video signal after the gamma correction by the gamma correction unit; Is provided.
  • a video signal processing method of the present disclosure for achieving the above object is as follows: An offset component corresponding to at least one of the refresh rate and the light emission duty is given to the video signal after the gamma correction.
  • a display device of the present disclosure for achieving the above object is as follows.
  • a gamma correction unit that performs gamma correction on the video signal;
  • a gamma correction unit that gives an offset component corresponding to at least one of a refresh rate and a light emission duty to the video signal after the gamma correction by the gamma correction unit;
  • a video signal processing circuit that performs gamma correction on the video signal.
  • the gamma characteristic fluctuates in the gradation direction (the signal voltage magnitude direction).
  • shift This variation in gamma characteristics becomes a factor that causes image quality variation. Therefore, an offset component corresponding to at least one of the refresh rate and the light emission duty is given to the video signal after the gamma correction. As a result, the variation of the gamma characteristic can be corrected.
  • the present disclosure it is possible to correct the change in the gamma characteristic when at least one of the refresh rate and the light emission duty is changed. Therefore, even if the refresh rate or the light emission duty is changed, an image having no image quality fluctuation can be obtained. Obtainable.
  • the effect described in this specification is an illustration to the last, Comprising: It is not limited to this, There may be an additional effect.
  • FIG. 1 is a system configuration diagram illustrating an outline of a basic configuration of an active matrix display device to which the present disclosure is applied.
  • FIG. 2 is a circuit diagram illustrating an example of a specific circuit configuration of a pixel (pixel circuit).
  • FIG. 3A is a diagram showing a change in gamma characteristics when the light emission duty is changed, and FIG. 3B is an enlarged view showing a low-luminance light emission region surrounded by a broken line in FIG. 3A.
  • FIG. 4A is a diagram showing a change in gamma characteristics when the refresh rate is changed, and FIG. 4B is an enlarged diagram showing a low-luminance light emitting region surrounded by a broken line in FIG. 4A.
  • FIG. 4A is a diagram showing a change in gamma characteristics when the refresh rate is changed
  • FIG. 4B is an enlarged diagram showing a low-luminance light emitting region surrounded by a broken line in FIG. 4A.
  • FIG. 5 is an explanatory diagram of the principle of occurrence of fluctuations in gamma characteristics.
  • FIG. 6 is a diagram showing a graph in which the luminance ratio when the light emission duty is set to 45% with the light emission duty of 20% as a reference is plotted with and without correction for the variation of the gamma characteristic.
  • FIG. 7A is a block diagram illustrating the configuration of the video signal processing circuit according to the first embodiment, and FIG. 7B is a diagram illustrating the operation of the video signal processing circuit according to the first embodiment.
  • FIG. 8 is a block diagram illustrating the configuration of the video signal processing circuit according to the second embodiment.
  • FIG. 9A is a block diagram illustrating a configuration of a video signal processing circuit according to the third embodiment, and FIG. 9B is an explanatory diagram of a conversion equation for an offset component (offset amount).
  • FIG. 10 is a block diagram illustrating the configuration of the video signal processing circuit according to the fourth embodiment.
  • an image after gamma correction The offset component applied to the signal can be set to a value corresponding to the shift amount of the gamma characteristic that occurs when at least one of the refresh rate and the light emission duty is changed.
  • the gamma correction unit may include an offset component generation unit and an addition unit.
  • the offset component generation unit performs processing for generating an offset component corresponding to at least one of the refresh rate and the light emission duty.
  • the addition unit performs processing for adding an offset component to the video signal after the gamma correction by the gamma correction unit.
  • an offset component corresponding to at least one of the refresh rate and the light emission duty is stored in the offset component generation unit. It can be configured by a table. At this time, the offset component generation unit selects and outputs an offset component corresponding to at least one of the refresh rate and the light emission duty from the table.
  • the offset component generation unit includes a light emission time calculation unit and a light emission time calculation unit. It can be.
  • the light emission time calculation unit performs a process of calculating the light emission time based on at least one of the refresh rate and the light emission duty.
  • the table stores an offset component corresponding to the light emission time.
  • the offset component generation unit selects and outputs an offset component corresponding to the light emission time calculated by the light emission time calculation unit from the table.
  • the offset component generation unit includes a light emission time calculation unit and an offset calculation unit. can do.
  • the light emission time calculation unit performs a process of calculating the light emission time from at least one of the refresh rate and the light emission duty.
  • the offset calculation unit performs a process of calculating an offset component based on the light emission time calculated by the light emission time calculation unit.
  • the offset component generation unit includes a measurement unit that measures the luminance of the dummy pixel or the current value flowing through the light emitting element of the dummy pixel, and an offset calculation unit that calculates the offset component based on the measurement result of the measurement unit. be able to.
  • FIG. 1 is a system configuration diagram illustrating an outline of a basic configuration of an active matrix display device to which the present disclosure is applied.
  • An active matrix display device is a display device that controls the current flowing through an electro-optical element (light-emitting element) by an active element provided in the same pixel as the electro-optical element, for example, an insulated gate field effect transistor.
  • an insulated gate field effect transistor a TFT (Thin Film Transistor) can be typically used.
  • an active matrix organic EL display that uses, for example, an organic EL element, which is a current-driven electro-optical element whose emission luminance changes according to a current value flowing through the device, as a light emitting element of a pixel (pixel circuit)
  • an organic EL element which is a current-driven electro-optical element whose emission luminance changes according to a current value flowing through the device, as a light emitting element of a pixel (pixel circuit)
  • pixel circuit may be simply referred to as “pixel”.
  • an organic EL display device 10 to which the technology of the present disclosure is applied includes a pixel array unit 30 in which a plurality of pixels 20 including organic EL elements are two-dimensionally arranged in a matrix (matrix). And a drive circuit unit (drive unit) disposed around the pixel array unit 30.
  • the driving circuit unit includes, for example, a writing scanning unit 40, a driving scanning unit 50, a signal output unit 60, and the like mounted on the same display panel 70 as the pixel array unit 30, and each pixel 20 of the pixel array unit 30 is arranged. To drive. It is also possible to adopt a configuration in which some or all of the writing scanning unit 40, the driving scanning unit 50, and the signal output unit 60 are provided outside the display panel 70.
  • one pixel (unit pixel / pixel) as a unit for forming a color image is composed of a plurality of sub-pixels (sub-pixels).
  • each of the sub-pixels corresponds to the pixel 20 in FIG.
  • one pixel includes, for example, a sub-pixel that emits red (Red) light, a sub-pixel that emits green (G) light, and blue (Blue).
  • one pixel is not limited to a combination of RGB three primary color subpixels, and one pixel may be configured by adding one or more color subpixels to the three primary color subpixels. Is possible. More specifically, for example, one pixel is formed by adding a sub-pixel that emits white (W) light to improve luminance, or at least emits complementary color light to expand the color reproduction range. It is also possible to configure one pixel by adding one subpixel.
  • W white
  • the pixel array unit 30 supplies power to the scanning lines 31 (31 1 to 31 m ) along the row direction (pixel arrangement direction / horizontal direction of pixels in the pixel row) with respect to the arrangement of the pixels 20 in m rows and n columns.
  • a line 32 (32 1 to 32 m ) is wired for each pixel row.
  • signal lines 33 (33 1 to 33 n ) are wired for each pixel column along the column direction (the pixel array direction / vertical direction) with respect to the array of pixels 20 in m rows and n columns. Yes.
  • the scanning lines 31 1 to 31 m are connected to the output ends of the corresponding rows of the writing scanning unit 40, respectively.
  • the power supply lines 32 1 to 32 m are connected to the output ends of the corresponding rows of the drive scanning unit 50, respectively.
  • the signal lines 33 1 to 33 n are connected to the output ends of the corresponding columns of the signal output unit 60, respectively.
  • the write scanning unit 40 is configured by a shift register circuit or the like.
  • the writing scanning unit 40 writes the writing scanning signal WS (WS 1 to WS m ) to the scanning lines 31 (31 1 to 31 m ) when writing the signal voltage of the video signal to each pixel 20 of the pixel array unit 30. Is sequentially supplied, so that each pixel 20 of the pixel array unit 30 is sequentially scanned row by row, so-called line sequential scanning is performed.
  • the drive scanning unit 50 is configured by a shift register circuit or the like, similarly to the writing scanning unit 40.
  • the drive scanning unit 50 can be switched between the first power supply potential V cc_H and the second power supply potential V cc_L lower than the first power supply potential V cc_H in synchronization with the line sequential scanning by the writing scanning unit 40.
  • the power supply potential DS (DS 1 to DS m ) is supplied to the power supply line 32 (32 1 to 32 m ).
  • light emission / non-light emission (extinction) of the pixel 20 is controlled by switching the power supply potential DS to V cc — H / V cc — L by the drive scanning unit 50.
  • the signal output unit 60 includes a signal voltage V sig and a reference voltage V ofs of a video signal corresponding to luminance information supplied from a signal supply source (not shown) (hereinafter may be simply referred to as “signal voltage”). And are selectively output.
  • the reference voltage V ofs is a voltage serving as a reference for the signal voltage V sig of the video signal (for example, a voltage corresponding to the black level of the video signal), and is used in threshold correction processing described later.
  • the signal voltage V sig / reference voltage V ofs output from the signal output unit 60 is scanned by the writing scanning unit 40 with respect to each pixel 20 of the pixel array unit 30 via the signal line 33 (33 1 to 33 n ).
  • the signal output unit 60 adopts a line sequential writing driving form in which the signal voltage V sig is written in units of rows (lines).
  • FIG. 2 is a circuit diagram illustrating an example of a specific circuit configuration of the pixel (pixel circuit) 20.
  • the light-emitting portion of the pixel 20 includes an organic EL element 21 that is a current-driven electro-optical element whose emission luminance changes according to the value of a current flowing through the device.
  • the pixel 20 includes an organic EL element 21 and a drive circuit that drives the organic EL element 21 by causing a current to flow through the organic EL element 21.
  • the organic EL element 21 has a cathode electrode connected to a common power supply line 34 that is wired in common to all the pixels 20.
  • the drive circuit that drives the organic EL element 21 has a drive transistor 22, a sampling transistor 23, a storage capacitor 24, and an auxiliary capacitor 25.
  • a drive transistor 22 and the sampling transistor 23 for example, an N-channel TFT can be used.
  • the combination of the conductivity types of the drive transistor 22 and the sampling transistor 23 shown here is merely an example, and is not limited to these combinations. That is, a P-channel TFT can be used as one or both of the driving transistor 22 and the sampling transistor 23.
  • the drive transistor 22 has one electrode (source / drain electrode) connected to the anode electrode of the organic EL element 21 and the other electrode (source / drain electrode) connected to the power supply line 32 (32 1 to 32 m ). ing.
  • the sampling transistor 23 has one electrode (source / drain electrode) connected to the signal line 33 (33 1 to 33 n ) and the other electrode (source / drain electrode) connected to the gate electrode of the drive transistor 22. .
  • the gate electrode of the sampling transistor 23 is connected to the scanning line 31 (31 1 to 31 m ).
  • one electrode refers to a metal wiring electrically connected to one source / drain region, and the other electrode is electrically connected to the other source / drain region.
  • the metal wiring is electrically connected to the other source / drain region.
  • the holding capacitor 24 has one electrode connected to the gate electrode of the drive transistor 22 and the other electrode connected to the other electrode of the drive transistor 22 and the anode electrode of the organic EL element 21.
  • the auxiliary capacitor 25 has one electrode connected to the anode electrode of the organic EL element 21 and the other electrode connected to a node of a fixed potential (in this example, the common power supply line 34 / the cathode electrode of the organic EL element 21). Yes.
  • the auxiliary capacitor 25 is provided, for example, to compensate for the shortage of the capacity of the organic EL element 21 and to increase the video signal write gain to the storage capacitor 24.
  • the auxiliary capacity 25 is not an essential component. That is, when it is not necessary to compensate for the insufficient capacity of the organic EL element 21, the auxiliary capacitor 25 is not necessary.
  • the sampling transistor 23 becomes conductive in response to the high active write scan signal WS applied to the gate electrode from the write scan unit 40 through the scan line 31. Thereby, the sampling transistor 23 samples the signal voltage V sig or the reference voltage V ofs of the video signal corresponding to the luminance information supplied from the signal output unit 60 through the signal line 33 at different timings and writes the sampled voltage in the pixel 20. .
  • the signal voltage V sig or the reference voltage V ofs written by the sampling transistor 23 is applied to the gate electrode of the driving transistor 22 and held in the holding capacitor 24.
  • the drive transistor 22 When the power supply potential DS of the power supply line 32 (32 1 to 32 m ) is at the first power supply potential Vcc_H , the drive transistor 22 has one electrode as a drain electrode and the other electrode as a source electrode in a saturation region. Operate. As a result, the drive transistor 22 is supplied with current from the power supply line 32 and drives the organic EL element 21 to emit light by current drive. More specifically, the drive transistor 22 operates in the saturation region, thereby supplying the organic EL element 21 with a drive current having a current value corresponding to the voltage value of the signal voltage V sig held in the storage capacitor 24. The organic EL element 21 is caused to emit light by current driving.
  • the drive transistor 22 when the power supply potential DS is switched from the first power supply potential Vcc_H to the second power supply potential Vcc_L , the drive transistor 22 operates as a switching transistor with one electrode serving as a source electrode and the other electrode serving as a drain electrode. As a result, the drive transistor 22 stops supplying the drive current to the organic EL element 21 and puts the organic EL element 21 into a non-light emitting state. That is, the drive transistor 22 also has a function as a transistor that controls light emission / non-light emission of the organic EL element 21 under switching of the power supply potential DS ( Vcc_H / Vcc_L ).
  • a period during which the organic EL element 21 is in a non-light emitting state (non-light emitting period) is provided, and the ratio (duty) of the light emitting period and the non-light emitting period of the organic EL element 21 can be controlled.
  • This duty control can reduce the afterimage blur caused by the light emission of the pixels over one display frame period, so that the quality of moving images can be particularly improved.
  • the first power supply potential Vcc_H drives a drive current for driving the organic EL element 21 to emit light.
  • This is a power supply potential to be supplied to the transistor 22.
  • the second power supply potential V cc_L is a power supply potential for applying a reverse bias to the organic EL element 21.
  • the second supply potential V cc - L is set to a potential lower than the reference voltage V ofs, for example, when the threshold voltage of the driving transistor 22 and V th, a potential lower than V ofs -V th, preferably, V ofs -V It is set to a potential sufficiently lower than th .
  • the “ratio of light emission time” is the ratio between the light emission time determined by the light emission duty and the actual light emission time.
  • Refresh rate and light emission duty may be changed according to video signal formats such as NTSC system and PAL system, and drive modes such as moving image mode and still image mode. Even if the voltage value of the drive voltage (signal voltage) is set so that the light emission current is the same, if the refresh rate or the light emission duty is changed, the gamma characteristic (that is, the light emission luminance characteristic with respect to the drive voltage) changes. As a result, the image quality fluctuates.
  • the pixel 20 having the above-described configuration has a pixel configuration having an auxiliary capacitor 25 in order to compensate for the shortage of the capacity of the organic EL element 21 and increase the video signal write gain to the storage capacitor 24.
  • the parasitic capacitance (equivalent capacitance) of the organic EL element 21 influences the delay similarly to the auxiliary capacitance 25 even in a pixel configuration that does not require the auxiliary capacitance 25.
  • FIG. 3A is a diagram showing a change in gamma characteristics when the light emission duty is changed
  • FIG. 3B is an enlarged view showing a low-luminance light emission region surrounded by a broken line in FIG. 3A.
  • gamma characteristics are shown when the light emission duty is 45%, 30%, and 20%.
  • the gamma characteristic changes depending on the light emission duty. More specifically, by changing the light emission duty from 45% ⁇ 30% ⁇ 20%, the gamma characteristic changes (shifts) to the high gradation side.
  • this fluctuation amount appears to be small at first glance, it is a fluctuation amount that can be sufficiently recognized visually even in the low emission luminance region shown in FIG. 3B. Depending on the amount of change, the brightness of the video will be different.
  • FIG. 4A is a diagram showing a change in gamma characteristics when the refresh rate is changed
  • FIG. 4B is an enlarged view of a low-luminance light emitting region surrounded by a broken line in FIG. 4A.
  • gamma characteristics when the refresh rate is 60 Hz, 90 Hz, and 120 Hz are shown.
  • the gamma characteristic changes depending on the refresh rate. More specifically, by changing the refresh rate from 60 Hz ⁇ 90 Hz ⁇ 120 Hz, the gamma characteristic fluctuates (shifts) to the high gradation side.
  • the organic EL element 21 In the low-luminance light-emitting region (light-emitting portion), when the organic EL element 21 is caused to emit light by causing a current to flow, it is charged due to the equivalent capacity of the organic EL element 21 or the presence of the auxiliary capacitor 25 connected in parallel. Is long. Accordingly, the organic EL element 21 does not emit light immediately after the current starts to flow through the organic EL element 21. For this reason, the average light emission luminance greatly changes depending on the light emission duty and the refresh rate that affect the light emission time.
  • the embodiment of the present disclosure is applied to a video signal processing circuit having a gamma correction unit or a display device including the video signal processing circuit, for example, an organic EL display device.
  • the video signal after gamma correction is subjected to at least one of the refresh rate and the light emission duty.
  • An offset component is given.
  • an offset component corresponding to at least one of the refresh rate and the light emission duty is applied to the video signal after the gamma correction by the gamma correction unit. More specifically, a gamma correction unit that provides an offset component corresponding to at least one of the refresh rate and the light emission duty is provided after the gamma correction unit.
  • the gamma characteristic fluctuates (shifts) in the gradation direction (signal voltage / drive voltage magnitude direction). Therefore, an offset component corresponding to at least one of the refresh rate and the light emission duty is given to the video signal after the gamma correction.
  • the offset component is set to a value corresponding to the shift amount (variation amount) of the gamma characteristic that occurs when at least one of the refresh rate and the light emission duty is changed.
  • the offset component is preferably set to a value corresponding to the shift amount of the gamma characteristic, but is not limited to this.
  • FIG. 6 is a graph in which the luminance ratio when the light emission duty is set to 45% with the light emission duty of 20% as a reference is plotted with and without correction for the variation of the gamma characteristic.
  • the luminance ratio with respect to the light emission duty of 20% is about 2.0 and the luminance ratio is about 2.0.
  • the luminance ratio with respect to the light emission duty of 20% is about 1.0 when the luminance is 0.06% or less.
  • FIG. 7A is a block diagram illustrating the configuration of the video signal processing circuit according to the first embodiment.
  • the video signal processing circuit 80A according to the first embodiment includes a gamma correction unit 81 and a gamma correction unit 82.
  • the video signal after the gamma correction and the gamma correction is performed on the display panel 70.
  • the signal is supplied to the signal output unit 60. This also applies to each embodiment described below.
  • the gamma correction unit 81 includes a correction table (conversion table) 811, for example. This also applies to each embodiment described below.
  • the correction table 811 stores gamma correction data based on a gamma correction curve determined corresponding to a device-specific nonlinear optical response characteristic as a table.
  • the gamma correction unit 81 performs gamma correction on the input video signal using the correction table 811, thereby converting the input video signal into a video signal that matches the gamma characteristic of the display panel 70.
  • the gamma correction unit 82 includes an offset component generation unit 821 that generates an offset component according to the light emission duty and the refresh rate, and an offset component for the video signal after the gamma correction by the gamma correction unit 81. And an addition unit 822 that adds (including subtraction).
  • a table offset table
  • the offset table is a three-dimensional table that stores offset components (offset values) corresponding to the light emission duty and the refresh rate.
  • the offset component generation unit 821 selects and outputs an offset component corresponding to the light emission duty and the refresh rate from the offset table.
  • This offset component is set corresponding to the shift amount (variation amount) of the gamma characteristic that occurs when the light emission duty or the refresh rate is changed.
  • the adder 822 adds the offset component ⁇ output from the offset component generator 821 to the signal V2 after gamma correction, corrects the black level, and corrects the signal V1 after gamma correction. By doing so, it is possible to correct the shift (variation) of the gamma characteristic.
  • FIG. 8 is a block diagram illustrating the configuration of the video signal processing circuit according to the second embodiment.
  • the gamma correction unit 82 includes a light emission time calculation unit 823 and an offset table 823 in addition to the addition unit 822. Yes.
  • the light emission time of the organic EL element 21 is determined by the refresh rate (frame rate) and the light emission duty.
  • the light emission time calculation unit 823 calculates the light emission time of the organic EL element 21 based on at least one of the refresh rate and the light emission duty, preferably both.
  • the offset table 823 is a two-dimensional table that stores an offset component (offset value) corresponding to the light emission time of the organic EL element 21.
  • the offset component corresponding to the light emission time calculated by the light emission time calculation unit 823 is selected from the offset table 823 and output. Then, the offset component selected in the offset table 823 is added (including subtraction) to the video signal after the gamma correction by the gamma correction unit 81 in the addition unit 822.
  • the shift amount (variation amount) of the gamma characteristic generated when the light emission duty or the refresh rate is changed.
  • a three-dimensional table is required as the offset component generation unit 821, whereas in the second embodiment, a two-dimensional table may be used as the offset table 823. There is an advantage that it can be further reduced than in the case of.
  • FIG. 9A is a block diagram illustrating a configuration of a video signal processing circuit according to the third embodiment
  • FIG. 9B is an explanatory diagram of a conversion equation for an offset component (offset amount).
  • the video signal processing circuit 80C according to the third embodiment is configured to use an offset calculation unit 825 instead of the offset table 823 of the second embodiment. Based on the light emission time calculated by the light emission time calculation unit 823, the offset calculation unit 825 calculates an offset component (offset amount / offset value) corresponding to the light emission time.
  • is a conversion coefficient from the current value I ds of the drive transistor 22 to the gradation, and is a fixed value determined by pixel design.
  • the offset amount (offset component) can be calculated using the assumed light emission period t 2 as a parameter. it can.
  • the light emission time is calculated from at least one of the refresh rate and the light emission duty and the offset component is calculated based on the light emission time, it occurs when the light emission duty or the refresh rate is changed.
  • the shift amount (variation amount) of the gamma characteristic can be corrected.
  • FIG. 10 is a block diagram illustrating the configuration of the video signal processing circuit according to the fourth embodiment.
  • the dummy pixel 20A is provided outside the display area of the display panel (display device). Then, the luminance of the dummy pixel 20A or the current value flowing through the light emitting element (organic EL element) of the dummy pixel 20A is measured by the measuring unit 90.
  • the measuring unit 90 includes a luminance sensor or an ammeter.
  • the gamma correction unit 82 includes an offset calculation unit 826 in addition to the addition unit 822.
  • the offset calculation unit 826 calculates an offset component (offset amount / offset value) based on the measurement result of the measurement unit 90, that is, the luminance value of the dummy pixel 20A or the current value flowing through the light emitting element of the dummy pixel 20A.
  • the light emission duty and the refresh rate are changed. It is possible to correct the shift amount (variation amount) of the gamma characteristic that occurs in the process.
  • the driving circuit for driving the organic EL element 21 is a 2Tr / 2C type circuit including two transistors (22, 23) and two capacitors (24, 25). It is not limited to. For example, a circuit configuration in which a switching transistor that selectively applies the reference voltage V ofs used for threshold correction to the drive transistor 23 may be added, or a circuit configuration in which one or more transistors are further added as necessary.
  • the present invention is applied to an organic EL display device using an organic EL element as the electro-optical element of the pixel 20 .
  • the present disclosure is not limited to this application example. Absent.
  • the present disclosure relates to all display devices using current-driven electro-optic elements, such as inorganic EL elements, LED elements, and semiconductor laser elements, whose emission luminance changes according to the current value flowing through the device. Applicable.
  • this indication can also take the following structures.
  • a gamma correction unit that performs gamma correction on the video signal;
  • a gamma correction unit that gives an offset component corresponding to at least one of a refresh rate and a light emission duty to the video signal after the gamma correction by the gamma correction unit;
  • a video signal processing circuit comprising: [2] The gamma correction unit An offset component generation unit that generates an offset component according to at least one of the refresh rate and the light emission duty;
  • the video signal processing circuit according to [1] further including an addition unit that adds an offset component to the video signal after the gamma correction by the gamma correction unit.
  • the offset component generator Consists of a table storing offset components corresponding to at least one of the refresh rate and the light emission duty, The video signal processing circuit according to [2], wherein an offset component corresponding to at least one of a refresh rate and a light emission duty is selected from a table and output.
  • the offset component generator A light emission time calculation unit for calculating a light emission time based on at least one of a refresh rate and a light emission duty; A table storing offset components according to the emission time; Have The video signal processing circuit according to [2], wherein an offset component corresponding to the light emission time calculated by the light emission time calculation unit is selected from the table and output.
  • the offset component generator A light emission time calculation unit for calculating a light emission time from at least one of a refresh rate and a light emission duty; An offset calculation unit that calculates an offset component based on the light emission time calculated by the light emission time calculation unit;
  • Video signal processing circuit [8] A video signal processing method for applying an offset component corresponding to at least one of a refresh rate and a light emission duty to a video signal after gamma correction. [9] A gamma correction unit that performs gamma correction on the video signal; A gamma correction unit that gives an offset component corresponding to at least one of a refresh rate and a light emission duty to the video signal after the gamma correction by the gamma correction unit; A display device having a video signal processing circuit.
  • Measurement unit 821 ... offset component generation unit, 822. Part, 824... Offset table, 825, 826 ⁇ Offset calculation unit, WS (WS 1 ⁇ WS m ) ⁇ writing scanning signal, DS (DS 1 ⁇ DS m ) of ... power supply line potential (power supply potential)

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Picture Signal Circuits (AREA)

Abstract

本開示の映像信号処理回路は、映像信号に対してガンマ補正を行うガンマ補正部と、ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、を備える。

Description

映像信号処理回路、映像信号処理方法、及び、表示装置
 本開示は、映像信号処理回路、映像信号処理方法、及び、表示装置に関する。
 表示装置において、画素毎に設けられる電気光学デバイスが駆動電圧に対してデバイス固有の非線形な光学応答を示すことが知られている。そのため、非線形な光学応答を示す電気光学デバイスの駆動に当たって、映像信号に対してガンマ補正が行われる(例えば、特許文献1参照)。
特開2002-165111号公報
 表示装置にあっては、映像信号フォーマットや駆動モードに応じて、リフレッシュレート(フレームレート)や発光デューティを変更する場合がある。しかしながら、リフレッシュレート及び発光デューティの少なくとも一方を変更すると、駆動電圧に対する発光輝度の特性、即ち、ガンマ特性が変動し、それに伴って画質の変動を引き起こす。
 そこで、本開示は、リフレッシュレートや発光デューティを変更しても、画質の変動の無い映像を得ることを可能とする映像信号処理回路、映像信号処理方法、及び、当該映像信号処理回路を有する表示装置を提供することを目的とする。
 上記の目的を達成するための本開示の映像信号処理回路は、
 映像信号に対してガンマ補正を行うガンマ補正部と、
 ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、
を備える。
 また、上記の目的を達成するための本開示の映像信号処理方法は、
 ガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与える。
 また、上記の目的を達成するための本開示の表示装置は、
 映像信号に対してガンマ補正を行うガンマ補正部と、
 ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、
を備える映像信号処理回路を有する。
 上記の構成の映像信号処理回路、映像信号処理方法、あるいは、表示装置において、リフレッシュレート及び発光デューティの少なくとも一方を変更した際に、ガンマ特性は、階調方向(信号電圧の大小方向)に変動(シフト)する。このガンマ特性の変動は、画質の変動を引き起こす要因となる。そこで、ガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与える。これにより、ガンマ特性の変動分を補正することができる。
 本開示によれば、リフレッシュレート及び発光デューティの少なくとも一方を変更した際のガンマ特性の変動分を補正することができるため、リフレッシュレートや発光デューティを変更しても、画質の変動の無い映像を得ることができる。
 尚、本明細書に記載された効果はあくまで例示であって、これに限定されるものではなく、また付加的な効果があってもよい。
図1は、本開示が適用されるアクティブマトリクス型表示装置の基本的な構成の概略を示すシステム構成図である。 図2は、画素(画素回路)の具体的な回路構成の一例を示す回路図である。 図3Aは、発光デューティを変更したときのガンマ特性の変動を示す図であり、図3Bは、図3Aの破線で囲んだ低輝度発光領域を拡大して示す図である。 図4Aは、リフレッシュレートを変更したときのガンマ特性の変動を示す図であり、図4Bは、図4Aの破線で囲んだ低輝度発光領域を拡大して示す図である。 図5は、ガンマ特性の変動の発生原理についての説明図である。 図6は、発光デューティが20%のガンマ特性を基準にして、発光デューティを45%にしたときの輝度比を、ガンマ特性の変動分について補正なしと補正ありでプロットしたグラフを示す図である。 図7Aは、実施例1に係る映像信号処理回路の構成を示すブロック図であり、図7Bは、実施例1に係る映像信号処理回路の作用を説明する図である。 図8は、実施例2に係る映像信号処理回路の構成を示すブロック図である。 図9Aは、実施例3に係る映像信号処理回路の構成を示すブロック図であり、図9Bは、オフセット成分(オフセット量)の変換式についての説明図である。 図10は、実施例4に係る映像信号処理回路の構成を示すブロック図である。
 以下、本開示の技術を実施するための形態(以下、「実施形態」と記述する)について図面を用いて詳細に説明する。本開示は実施形態に限定されるものではなく、実施形態における種々の数値などは例示である。以下の説明において、同一要素又は同一機能を有する要素には同一符号を用いることとし、重複する説明は省略する。尚、説明は以下の順序で行う。
1.本開示の映像信号処理回路、映像信号処理方法、及び、表示装置、全般に関する説明2.本開示の技術が適用される表示装置
 2-1.システム構成
 2-2.画素回路
 2-3.ガンマ補正について
3.実施形態の説明
 3-1.実施例1
 3-2.実施例2
 3-3.実施例3
 3-4.実施例4
4.変形例
<本開示の映像信号処理回路、映像信号処理方法、及び、表示装置、全般に関する説明> 本開示の映像信号処理回路、映像信号処理方法、及び、表示装置にあっては、ガンマ補正後の映像信号に対して与えるオフセット成分について、リフレッシュレート及び発光デューティの少なくとも一方を変更した際に生ずる、ガンマ特性のシフト量に対応した値に設定する構成とすることができる。
 上述した好ましい構成を含む本開示の映像信号処理回路、映像信号処理方法、及び、表示装置にあっては、ガンマ修正部について、オフセット成分生成部と加算部とを有する構成とすることができる。オフセット成分生成部は、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を生成する処理を行う。加算部は、ガンマ補正部でガンマ補正後の映像信号に対してオフセット成分を加算する処理を行う。
 上述した好ましい構成を含む本開示の映像信号処理回路、映像信号処理方法、及び、表示装置にあっては、オフセット成分生成部について、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を格納したテーブルから成る構成とすることができる。このとき、オフセット成分生成部は、リフレッシュレート及び発光デューティの少なくとも一方に対応したオフセット成分をテーブルから選択して出力する。
 あるいは又、上述した好ましい構成を含む本開示の映像信号処理回路、映像信号処理方法、及び、表示装置にあっては、オフセット成分生成部について、発光時間算出部と発光時間算出部とを有する構成とすることができる。発光時間算出部は、リフレッシュレート及び発光デューティの少なくとも一方に基づいて発光時間を算出する処理を行う。テーブルは、発光時間に応じたオフセット成分を格納する。そして、オフセット成分生成部は、発光時間算出部が算出した発光時間に対応したオフセット成分をテーブルから選択して出力する。
 あるいは又、上述した好ましい構成を含む本開示の映像信号処理回路、映像信号処理方法、及び、表示装置にあっては、オフセット成分生成部について、発光時間算出部とオフセット算出部とを有する構成とすることができる。発光時間算出部は、リフレッシュレート及び発光デューティの少なくとも一方から発光時間を算出する処理を行う。オフセット算出部は、発光時間算出部が算出した発光時間に基づいてオフセット成分を算出する処理を行う。
 あるいは又、上述した好ましい構成を含む本開示の映像信号処理回路、映像信号処理方法、及び、表示装置にあっては、表示装置の表示エリア外にダミー画素が設けられていることを前提とする。そして、オフセット成分生成部について、ダミー画素の輝度あるいはダミー画素の発光素子に流れる電流値を測定する測定部と、測定部の測定結果に基づいてオフセット成分を算出するオフセット算出部を有する構成とすることができる。
<本開示の技術が適用される表示装置>
[システム構成]
 図1は、本開示が適用されるアクティブマトリクス型表示装置の基本的な構成の概略を示すシステム構成図である。
 アクティブマトリクス型表示装置は、電気光学素子(発光素子)に流れる電流を、当該電気光学素子と同じ画素内に設けた能動素子、例えば絶縁ゲート型電界効果トランジスタによって制御する表示装置である。絶縁ゲート型電界効果トランジスタとしては、典型的には、TFT(Thin Film Transistor;薄膜トランジスタ)を用いることができる。
 ここでは、一例として、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子である例えば有機EL素子を、画素(画素回路)の発光素子として用いるアクティブマトリクス型有機EL表示装置の場合を例に挙げて説明するものとする。以下では、「画素回路」を単に「画素」と記述する場合もある。
 図1に示すように、本開示の技術が適用される有機EL表示装置10は、有機EL素子を含む複数の画素20が行列状(マトリクス状)に2次元配置されて成る画素アレイ部30と、当該画素アレイ部30の周辺に配置される駆動回路部(駆動部)とを有する構成となっている。駆動回路部は、例えば、画素アレイ部30と同じ表示パネル70上に搭載された書込み走査部40、駆動走査部50、及び、信号出力部60等から成り、画素アレイ部30の各画素20を駆動する。尚、書込み走査部40、駆動走査部50、及び、信号出力部60のいくつか、あるいは全部を表示パネル70外に設ける構成を採ることも可能である。
 ここで、有機EL表示装置10がカラー表示対応の場合は、カラー画像を形成する単位となる1つの画素(単位画素/ピクセル)は複数の副画素(サブピクセル)から構成される。このとき、副画素の各々が図1の画素20に相当することになる。より具体的には、カラー表示対応の表示装置では、1つの画素は、例えば、赤色(Red;R)光を発光する副画素、緑色(Green;G)光を発光する副画素、青色(Blue;B)光を発光する副画素の3つの副画素から構成される。
 但し、1つの画素としては、RGBの3原色の副画素の組み合わせに限られるものではなく、3原色の副画素に更に1色あるいは複数色の副画素を加えて1つの画素を構成することも可能である。より具体的には、例えば、輝度向上のために白色(White;W)光を発光する副画素を加えて1つの画素を構成したり、色再現範囲を拡大するために補色光を発光する少なくとも1つの副画素を加えて1つの画素を構成したりすることも可能である。
 画素アレイ部30には、m行n列の画素20の配列に対して、行方向(画素行の画素の配列方向/水平方向)に沿って走査線31(311~31m)と電源供給線32(321~32m)とが画素行毎に配線されている。更に、m行n列の画素20の配列に対して、列方向(画素列の画素の配列方向/垂直方向)に沿って信号線33(331~33n)が画素列毎に配線されている。
 走査線311~31mは、書込み走査部40の対応する行の出力端にそれぞれ接続されている。電源供給線321~32mは、駆動走査部50の対応する行の出力端にそれぞれ接続されている。信号線331~33nは、信号出力部60の対応する列の出力端にそれぞれ接続されている。
 書込み走査部40は、シフトレジスタ回路等によって構成されている。この書込み走査部40は、画素アレイ部30の各画素20への映像信号の信号電圧の書込みに際して、走査線31(311~31m)に対して書込み走査信号WS(WS1~WSm)を順次供給することによって画素アレイ部30の各画素20を行単位で順番に走査する、所謂、線順次走査を行う。
 駆動走査部50は、書込み走査部40と同様に、シフトレジスタ回路等によって構成されている。この駆動走査部50は、書込み走査部40による線順次走査に同期して、第1電源電位Vcc_Hと当該第1電源電位Vcc_Hよりも低い第2電源電位Vcc_Lとで切り替わることが可能な電源電位DS(DS1~DSm)を電源供給線32(321~32m)に供給する。後述するように、駆動走査部50による電源電位DSのVcc_H/Vcc_Lの切替えによって、画素20の発光/非発光(消光)の制御が行われる。
 信号出力部60は、信号供給源(図示せず)から供給される輝度情報に応じた映像信号の信号電圧(以下、単に「信号電圧」と記述する場合もある)Vsigと基準電圧Vofsとを選択的に出力する。ここで、基準電圧Vofsは、映像信号の信号電圧Vsigの基準となる電圧(例えば、映像信号の黒レベルに相当する電圧)であり、後述する閾値補正処理の際に用いられる。
 信号出力部60から出力される信号電圧Vsig/基準電圧Vofsは、信号線33(331~33n)を介して画素アレイ部30の各画素20に対して、書込み走査部40による走査によって選択された画素行の単位で書き込まれる。すなわち、信号出力部60は、信号電圧Vsigを行(ライン)単位で書き込む線順次書込みの駆動形態を採っている。
[画素回路]
 図2は、画素(画素回路)20の具体的な回路構成の一例を示す回路図である。画素20の発光部は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子である有機EL素子21から成る。
 図2に示すように、画素20は、有機EL素子21と、有機EL素子21に電流を流すことによって当該有機EL素子21を駆動する駆動回路とによって構成されている。有機EL素子21は、全ての画素20に対して共通に配線された共通電源線34にカソード電極が接続されている。
 有機EL素子21を駆動する駆動回路は、駆動トランジスタ22、サンプリングトランジスタ23、保持容量24、及び、補助容量25を有する構成となっている。駆動トランジスタ22及びサンプリングトランジスタ23として、例えば、Nチャネル型のTFTを用いることができる。
 但し、ここで示した、駆動トランジスタ22及びサンプリングトランジスタ23の導電型の組み合わせは一例に過ぎず、これらの組み合わせに限られるものではない。すなわち、駆動トランジスタ22及びサンプリングトランジスタ23の一方又は両方として、Pチャネル型のTFTを用いることができる。
 駆動トランジスタ22は、一方の電極(ソース/ドレイン電極)が有機EL素子21のアノード電極に接続され、他方の電極(ソース/ドレイン電極)が電源供給線32(321~32m)に接続されている。
 サンプリングトランジスタ23は、一方の電極(ソース/ドレイン電極)が信号線33(331~33n)に接続され、他方の電極(ソース/ドレイン電極)が駆動トランジスタ22のゲート電極に接続されている。また、サンプリングトランジスタ23のゲート電極は、走査線31(311~31m)に接続されている。
 駆動トランジスタ22及びサンプリングトランジスタ23において、一方の電極とは、一方のソース/ドレイン領域に電気的に接続された金属配線を言い、他方の電極とは、他方のソース/ドレイン領域に電気的に接続された金属配線を言う。また、一方の電極と他方の電極との電位関係によって一方の電極がソース電極ともなればドレイン電極ともなり、他方の電極がドレイン電極ともなればソース電極ともなる。
 保持容量24は、一方の電極が駆動トランジスタ22のゲート電極に接続され、他方の電極が駆動トランジスタ22の他方の電極、及び、有機EL素子21のアノード電極に接続されている。
 補助容量25は、一方の電極が有機EL素子21のアノード電極に接続され、他方の電極が固定電位のノード(本例では、共通電源線34/有機EL素子21のカソード電極)に接続されている。補助容量25は、例えば、有機EL素子21の容量不足分を補い、保持容量24に対する映像信号の書込みゲインを高めるために設けられている。但し、補助容量25は、必須の構成要素ではない。すなわち、有機EL素子21の容量不足分を補う必要がない場合には、補助容量25は不要となる。
 上記構成の画素20において、サンプリングトランジスタ23は、書込み走査部40から走査線31を通してゲート電極に印加されるHighアクティブの書込み走査信号WSに応答して導通状態となる。これにより、サンプリングトランジスタ23は、信号線33を通して信号出力部60から異なるタイミングで供給される、輝度情報に応じた映像信号の信号電圧Vsigまたは基準電圧Vofsをサンプリングして画素20内に書き込む。サンプリングトランジスタ23によって書き込まれた信号電圧Vsigまたは基準電圧Vofsは、駆動トランジスタ22のゲート電極に印加されるとともに保持容量24に保持される。
 駆動トランジスタ22は、電源供給線32(321~32m)の電源電位DSが第1電源電位Vcc_Hにあるときには、一方の電極がドレイン電極、他方の電極がソース電極となって飽和領域で動作する。これにより、駆動トランジスタ22は、電源供給線32から電流の供給を受けて有機EL素子21を電流駆動にて発光駆動する。より具体的には、駆動トランジスタ22は、飽和領域で動作することにより、保持容量24に保持された信号電圧Vsigの電圧値に応じた電流値の駆動電流を有機EL素子21に供給し、当該有機EL素子21を電流駆動することによって発光させる。
 駆動トランジスタ22は更に、電源電位DSが第1電源電位Vcc_Hから第2電源電位Vcc_Lに切り替わったときには、一方の電極がソース電極、他方の電極がドレイン電極となってスイッチングトランジスタとして動作する。これにより、駆動トランジスタ22は、有機EL素子21への駆動電流の供給を停止し、有機EL素子21を非発光状態にする。すなわち、駆動トランジスタ22は、電源電位DS(Vcc_H/Vcc_L)の切替えの下に、有機EL素子21の発光/非発光を制御するトランジスタとしての機能をも併せ持っている。
 この駆動トランジスタ22のスイッチング動作により、有機EL素子21が非発光状態となる期間(非発光期間)を設け、有機EL素子21の発光期間と非発光期間の割合(デューティ)を制御することができる。このデューティ制御により、1表示フレーム期間に亘って画素が発光することに伴う残像ボケを低減できるために、特に、動画の画品位をより優れたものとすることができる。
 駆動走査部50から電源供給線32を通して選択的に供給される第1,第2電源電位Vcc_H,Vcc_Lのうち、第1電源電位Vcc_Hは有機EL素子21を発光駆動する駆動電流を駆動トランジスタ22に供給するための電源電位である。また、第2電源電位Vcc_Lは、有機EL素子21に対して逆バイアスを掛けるための電源電位である。この第2電源電位Vcc_Lは、基準電圧Vofsよりも低い電位、例えば、駆動トランジスタ22の閾値電圧をVthとするとき、Vofs-Vthよりも低い電位、好ましくは、Vofs-Vthよりも十分に低い電位に設定される。
[ガンマ補正について]
 ところで、有機EL表示装置10において、有機EL素子21は、駆動電圧に対してデバイス固有の非線形な光学応答を示すことが知られている。この非線形な光学応答に対処するために、表示パネル70に入力される映像信号に対してガンマ補正が行われる。
 一方で、有機EL素子21に電流を流して発光させる際、有機EL素子21の両端電圧が所定の電圧に達するまでに補助容量25に電荷が蓄積されるために、有機EL素子21に電流を流し始めてから有機EL素子21が発光するまでに遅延が生じる。この遅延時間は、有機EL素子21に流れる電流によって異なり、かつ、リフレッシュレート(フレームレート)や発光デューティによって、発光時間の比率に影響を及ぼす。ここに、「発光時間の比率」とは、発光デューティで決まる発光時間と実際の発光時間との比率のことである。
 リフレッシュレートや発光デューティは、NTSC方式、PAL方式などの映像信号フォーマットや、動画モード、静止画モードなどの駆動モードに応じて変更されることがある。そして、同じ発光電流になるように駆動電圧(信号電圧)の電圧値を設定しても、リフレッシュレートや発光デューティが変更されると、ガンマ特性(即ち、駆動電圧に対する発光輝度の特性)が変動し、それに伴って画質の変動を引き起こす。
 尚、上記の構成の画素20は、有機EL素子21の容量不足分を補い、保持容量24に対する映像信号の書込みゲインを高めるために補助容量25を有する画素構成となっている。但し、補助容量25を必要としない画素構成においても、有機EL素子21の寄生容量(等価容量)が補助容量25と同様に上記の遅延に対して影響を及ぼすと考えることができる。
 ここで、発光デューティやリフレッシュレートを変更したときのガンマ特性の変動について説明する。
 図3Aは、発光デューティを変更したときのガンマ特性の変動を示す図であり、図3Bは、図3Aの破線で囲んだ低輝度発光領域を拡大して示す図である。ここでは、発光デューティが45%、30%、20%のときのガンマ特性を示している。特に図3Bから、発光デューティの違いによってガンマ特性が変化していることがわかる。より具体的には、発光デューティを45%→30%→20%と変更することで、ガンマ特性が高階調側に変動(シフト)する。この変動量は一見して小さく見えるが、図3Bに示す発光輝度の低い領域では、目視でも十分認識することができる変動量である。この変動量によって映像の明るさに違いが生じてしまうことになる。
 図4Aは、リフレッシュレートを変更したときのガンマ特性の変動を示す図であり、図4Bは、図4Aの破線で囲んだ低輝度発光領域を拡大して示す図である。ここでは、リフレッシュレートが60Hz、90Hz、120Hzのときのガンマ特性を示している。特に図4Bから、リフレッシュレートの違いによってガンマ特性が変化していることがわかる。より具体的には、リフレッシュレートを60Hz→90Hz→120Hzと変更することで、ガンマ特性が高階調側に変動(シフト)する。
 ガンマ特性の変動の発生原理について、図5を用いて説明する。低輝度発光領域(発光部)では、有機EL素子21に電流を流して発光させる際に、有機EL素子21の等価容量、あるいは、並列に接続される補助容量25の存在によって、充電される時間が長い。従って、有機EL素子21に電流を流し始めてからすぐには有機EL素子21は発光しない。そのため、発光時間に影響を及ぼす発光デューティやリフレッシュレートによって、平均の発光輝度が大きく変化してしまう。
<実施形態の説明>
 本開示の実施形態は、ガンマ補正部を有する映像信号処理回路、又は、当該映像信号処理回路を備える表示装置、例えば、有機EL表示装置に適用される。そして、実施形態では、発光デューティ及びリフレッシュレートの少なくとも一方を変更したときに生ずる発光輝度の変動を補正するために、ガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるようにする。
 具体的には、ガンマ補正部を有する映像信号処理回路において、ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与える構成とする。より具体的には、ガンマ補正部の後段に、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部を設ける構成とする。
 リフレッシュレート及び発光デューティの少なくとも一方を変更した際に、ガンマ特性は、階調方向(信号電圧/駆動電圧の大小方向)に変動(シフト)する。そこで、ガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与える。オフセット成分は、リフレッシュレート及び発光デューティの少なくとも一方を変更した際に生ずる、ガンマ特性のシフト量(変動量)に対応した値に設定される。
 ガンマ特性のシフト量に対応した値のオフセット成分を、ガンマ補正後の映像信号に与えることで、ガンマ特性の変動分を補正(キャンセル)することができる。オフセット成分としては、ガンマ特性のシフト量に対応した値に設定するのが好ましいが、これに限られるものではない。ガンマ補正後の映像信号に対して所定の値のオフセット成分を与えることで、オフセット成分を与えない場合に比べて、ガンマ特性の変動分を抑えることができる。
 一例として、発光デューティが20%のガンマ特性を基準にして、発光デューティを45%にしたときの輝度比を、ガンマ特性の変動分について補正なしと補正ありでプロットしたグラフを図6に示す。補正なし、即ち、発光デューティ45%の場合には、輝度0.06%以下で発光デューティ20%との輝度比が2.0程度である。これに対して、補正あり、即ち、発光デューティ45%+オフセット成分の場合には、輝度0.06%以下で発光デューティ20%との輝度比が1.0程度となる。
 このように、ガンマ補正後の映像信号に対して、リフレッシュレートや発光デューティに応じたオフセット成分を与える補正を行うことで、特に視認し易い低輝度発光領域においても、基準のガンマ特性に近い結果を得ることができる。その結果、リフレッシュレートや発光デューティを変更しても、画質の変動の無い映像を得ることができる。
 以下に、本実施形態の映像信号処理回路の具体的な実施例、より具体的には、ガンマ修正部の実施例について説明する。
[実施例1]
 図7Aは、実施例1に係る映像信号処理回路の構成を示すブロック図である。図7Aに示すように、実施例1に係る映像信号処理回路80Aは、ガンマ補正部81と、ガンマ修正部82とを有し、ガンマ補正及びガンマ修正した後の映像信号を、表示パネル70の信号出力部60に供給する。この点については、以下に説明する各実施例においても同様である。
 実施例1にあっては、ガンマ補正部81は、例えば補正テーブル(変換テーブル)811から成る。この点についても、以下に説明する各実施例において同様である。補正テーブル811は、デバイス固有の非線形な光学応答特性に対応して決まるガンマ補正カーブに基づくガンマ補正データをテーブルとして格納する。ガンマ補正部81は、入力される映像信号に対して、補正テーブル811を用いてガンマ補正を行うことで、表示パネル70のガンマ特性に合った映像信号に変換する。
 実施例1にあっては、ガンマ修正部82は、発光デューティやリフレッシュレートに応じたオフセット成分を生成するオフセット成分生成部821と、ガンマ補正部81でガンマ補正後の映像信号に対してオフセット成分を加算(減算を含む)する加算部822と、を有する構成となっている。そして、実施例1にあっては、オフセット成分生成部821として、例えばテーブル(オフセットテーブル)を用いる。オフセットテーブルは、発光デューティとリフレッシュレートとに対応したオフセット成分(オフセット値)を格納する3次元テーブルである。
 上記の構成のガンマ修正部82において、オフセット成分生成部821は、発光デューティやリフレッシュレートに対応したオフセット成分をオフセットテーブルから選択して出力する。このオフセット成分は、発光デューティやリフレッシュレートを変更した際に生ずる、ガンマ特性のシフト量(変動量)に対応して設定されている。従って、加算部822において、図7Bに示すように、オフセット成分生成部821から出力されるオフセット成分αを、ガンマ補正後の信号V2に加算し、黒レベルを修正してガンマ修正後の信号V1とすることで、ガンマ特性のシフト分(変動分)を補正することができる。
 因みに、テーブルを用いてガンマ特性のシフト分を補正するに当たって、変更する発光デューティ及びリフレッシュレートそれぞれに対応したテーブルを用意する手法も考えられる。しかしながら、この手法を採る場合、変更する発光デューティ及びリフレッシュレートの全ての組み合わせについてのテーブルが必要となるため、回路構成が複雑で、規模が大きくなってしまう。これに対して、実施例1にあっては、発光デューティ及びリフレッシュレートの全ての組み合わせ分のテーブルは不要となり、3次元テーブルであるオフセットテーブルが1つのみで済むため、回路構成の簡略化、規模の縮小化を図ることができる。
[実施例2]
 図8は、実施例2に係る映像信号処理回路の構成を示すブロック図である。図8に示すように、実施例2に係る映像信号処理回路80Bにあっては、ガンマ修正部82は、加算部822に加えて、発光時間算出部823及びオフセットテーブル823を有する構成となっている。
 有機EL素子21の発光時間は、リフレッシュレート(フレームレート)や発光デューティによって決まる。発光時間算出部823は、リフレッシュレート及び発光デューティの少なくとも一方、好ましくは両方に基づいて有機EL素子21の発光時間を算出する。オフセットテーブル823は、有機EL素子21の発光時間に対応したオフセット成分(オフセット値)を格納する2次元テーブルである。
 上記の構成の実施例2に係る映像信号処理回路80Bにあっては、発光時間算出部823が算出した発光時間に対応したオフセット成分をオフセットテーブル823から選択して出力する。そして、オフセットテーブル823で選択されたオフセット成分は、加算部822において、ガンマ補正部81でガンマ補正後の映像信号に加算(減算を含む)される。
 実施例2に係る映像信号処理回路80Bにあっても、実施例1に係る映像信号処理回路80Aと同様に、発光デューティやリフレッシュレートを変更した際に生ずる、ガンマ特性のシフト量(変動量)を補正することができる。加えて、実施例1では、オフセット成分生成部821として3次元テーブルが必要であったのに対して、実施例2では、オフセットテーブル823として2次元テーブルで良いため、テーブルの規模を実施例1の場合よりも更に縮小できる利点がある。
[実施例3]
 図9Aは、実施例3に係る映像信号処理回路の構成を示すブロック図であり、図9Bは、オフセット成分(オフセット量)の変換式についての説明図である。図9Aに示すように、実施例3に係る映像信号処理回路80Cにあっては、実施例2のオフセットテーブル823に代えて、オフセット算出部825を用いる構成となっている。オフセット算出部825は、発光時間算出部823が算出した発光時間に基づいて、当該発光時間に対応したオフセット成分(オフセット量/オフセット値)を算出する。
 ここで、オフセット算出部825において、発光時間に基づいてオフセット成分(オフセット量)を算出するための変換式について、図9Bを参照しつつ説明する。
 ある2つの想定発光期間t1,t2について考える。ここで、発光デューティ[%]をd1,d2とし、リフレッシュレート[Hz]をf1,f2とすると、t1=d1/f1、t2=d2/f2となる。この場合、発光を開始するときの駆動トランジスタ22(図2参照)の電流値をそれぞれIds1,Ids2とすると、
   Ids1×t1=Ids2×t2=S
となる。ここで、Sは固定値であり、非発光時に補助容量25(図2参照)に充電される電荷量である。
 また、階調と電流の関係は、電流値Ids1,Ids2の差が微小であれば、ほぼリニアな関係と考えることができる。従って、想定発光期間t1から想定発光期間t2に変更したときのオフセット量(オフセット成分)は、
   オフセット量=α×(Ids2-Ids1
         =α×{(S/t2)-Ids1
         =(α×S/t2)-α×Ids1
と表わすことができる。ここで、αは駆動トランジスタ22の電流値Idsから階調への変換係数であり、画素設計で決定される固定値である。
 従って、想定発光期間t1の発光条件を基準とすれば、α×S,α×Ids1は固定値となるので、想定発光期間t2をパラメータとしてオフセット量(オフセット成分)を算出することができる。
 このように、リフレッシュレート及び発光デューティの少なくとも一方から発光時間を算出し、当該発光時間に基づいてオフセット成分を算出する実施例3にあっても、発光デューティやリフレッシュレートを変更した際に生ずる、ガンマ特性のシフト量(変動量)を補正することができる。
[実施例4]
 図10は、実施例4に係る映像信号処理回路の構成を示すブロック図である。図10に示すように、実施例4では、表示パネル(表示装置)の表示エリア外にダミー画素20Aが設けられていることを前提とする。そして、ダミー画素20Aの輝度あるいは当該ダミー画素20Aの発光素子(有機EL素子)に流れる電流値を測定部90で測定するようにする。測定部90は、輝度センサー、あるいは、電流計等から成る。
 また、実施例4に係る映像信号処理回路80Dにあっては、ガンマ修正部82は、加算部822に加えて、オフセット算出部826を有する構成となっている。オフセット算出部826は、測定部90の測定結果、即ち、ダミー画素20Aの輝度あるいは当該ダミー画素20Aの発光素子に流れる電流値に基づいて、オフセット成分(オフセット量/オフセット値)を算出する。
 このように、ダミー画素20Aの輝度あるいはダミー画素20Aの発光素子に流れる電流値を測定し、その測定結果に基づいてオフセット成分を算出する実施例4にあっても、発光デューティやリフレッシュレートを変更した際に生ずる、ガンマ特性のシフト量(変動量)を補正することができる。
<変形例>
 以上、本開示の技術について実施形態を用いて説明したが、本開示の技術は上記の実施形態に記載の範囲には限定されない。すなわち、本開示の技術の要旨を逸脱しない範囲内で上記の実施形態に多様な変更または改良を加えることができ、そのような変更または改良を加えた形態も本開示の技術の技術的範囲に含まれる。
 例えば、上記の実施形態では、有機EL素子21を駆動する駆動回路について、2つのトランジスタ(22,23)及び2つ容量素子(24,25)から成る2Tr/2C型の回路としたが、これに限られるものではない。例えば、閾値補正に用いる基準電圧Vofsを選択的に駆動トランジスタ23に与えるスイッチングトランジスタを追加した回路構成や、必要に応じて更に1つあるいは複数のトランジスタを追加した回路構成とすることもできる。
 また、上記の実施形態では、画素20の電気光学素子として、有機EL素子を用いた有機EL表示装置に適用した場合を例に挙げて説明したが、本開示はこの適用例に限られるものではない。具体的には、本開示は、無機EL素子、LED素子、半導体レーザー素子など、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子を用いた表示装置全般に対して適用可能である。
 尚、本開示は以下のような構成を取ることもできる。
 [1]映像信号に対してガンマ補正を行うガンマ補正部と、
 ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、
を備える映像信号処理回路。
 [2]ガンマ修正部は、
 リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を生成するオフセット成分生成部と、
 ガンマ補正部でガンマ補正後の映像信号に対してオフセット成分を加算する加算部と、を有する上記[1]に記載の映像信号処理回路。
 [3]オフセット成分生成部は、
 リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を格納したテーブルから成り、
 リフレッシュレート及び発光デューティの少なくとも一方に対応したオフセット成分をテーブルから選択して出力する上記[2]に記載の映像信号処理回路。
 [4]オフセット成分生成部は、
 リフレッシュレート及び発光デューティの少なくとも一方に基づいて発光時間を算出する発光時間算出部と、
 発光時間に応じたオフセット成分を格納したテーブルと、
を有し、
 発光時間算出部が算出した発光時間に対応したオフセット成分をテーブルから選択して出力する上記[2]に記載の映像信号処理回路。
 [5]オフセット成分生成部は、
 リフレッシュレート及び発光デューティの少なくとも一方から発光時間を算出する発光時間算出部と、
 発光時間算出部が算出した発光時間に基づいてオフセット成分を算出するオフセット算出部と、
を有する上記[2]に記載の映像信号処理回路。
 [6]表示装置の表示エリア外に設けられたダミー画素の輝度あるいは当該ダミー画素の発光素子に流れる電流値を測定する測定部と、
 測定部の測定結果に基づいてオフセット成分を算出するオフセット算出部と、
を有する上記[2]に記載の映像信号処理回路。
 [7]オフセット成分は、リフレッシュレート及び発光デューティの少なくとも一方を変更した際に生ずる、ガンマ特性のシフト量に対応した値に設定される上記[1]乃至上記[6]のいずれかに記載の映像信号処理回路。
 [8]ガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与える映像信号処理方法。
 [9]映像信号に対してガンマ補正を行うガンマ補正部と、
 ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、
を備える映像信号処理回路を有する表示装置。
 10・・・有機EL表示装置、20・・・画素、20A・・・ダミー画素、21・・・有機EL素子、22・・・駆動トランジスタ、23・・・サンプリングトランジスタ、24・・・保持容量、25・・・補助容量、30・・・画素アレイ部、31(311~31m)・・・走査線、32(321~32m)・・・電源供給線、33(331~33n)・・・信号線、40・・・書込み走査部、50・・・駆動走査部、60・・・信号出力部、70・・・表示パネル、80A,80B,80C,80D・・・信号処理回路、81・・・ガンマ補正部、82・・・ガンマ修正部、90・・・測定部、821・・・オフセット成分生成部、822・・・加算部、823・・・発光時間算出部、824・・・オフセットテーブル、825,826・・・オフセット算出部、WS(WS1~WSm)・・・書込み走査信号、DS(DS1~DSm)・・・電源供給線の電位(電源電位)

Claims (9)

  1.  映像信号に対してガンマ補正を行うガンマ補正部と、
     ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、
    を備える映像信号処理回路。
  2.  ガンマ修正部は、
     リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を生成するオフセット成分生成部と、
     ガンマ補正部でガンマ補正後の映像信号に対してオフセット成分を加算する加算部と、を有する請求項1に記載の映像信号処理回路。
  3.  オフセット成分生成部は、
     リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を格納したテーブルから成り、
     リフレッシュレート及び発光デューティの少なくとも一方に対応したオフセット成分をテーブルから選択して出力する請求項2に記載の映像信号処理回路。
  4.  オフセット成分生成部は、
     リフレッシュレート及び発光デューティの少なくとも一方に基づいて発光時間を算出する発光時間算出部と、
     発光時間に応じたオフセット成分を格納したテーブルと、
    を有し、
     発光時間算出部が算出した発光時間に対応したオフセット成分をテーブルから選択して出力する請求項2に記載の映像信号処理回路。
  5.  オフセット成分生成部は、
     リフレッシュレート及び発光デューティの少なくとも一方から発光時間を算出する発光時間算出部と、
     発光時間算出部が算出した発光時間に基づいてオフセット成分を算出するオフセット算出部と、
    を有する請求項2に記載の映像信号処理回路。
  6.  表示装置の表示エリア外に設けられたダミー画素の輝度あるいは当該ダミー画素の発光素子に流れる電流値を測定する測定部と、
     測定部の測定結果に基づいてオフセット成分を算出するオフセット算出部と、
    を有する請求項2に記載の映像信号処理回路。
  7.  オフセット成分は、リフレッシュレート及び発光デューティの少なくとも一方を変更した際に生ずる、ガンマ特性のシフト量に対応した値に設定される請求項1に記載の映像信号処理回路。
  8.  ガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与える映像信号処理方法。
  9.  映像信号に対してガンマ補正を行うガンマ補正部と、
     ガンマ補正部でガンマ補正後の映像信号に対して、リフレッシュレート及び発光デューティの少なくとも一方に応じたオフセット成分を与えるガンマ修正部と、
    を備える映像信号処理回路を有する表示装置。
PCT/JP2014/059468 2013-05-20 2014-03-31 映像信号処理回路、映像信号処理方法、及び、表示装置 WO2014188789A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2015518139A JP6281140B2 (ja) 2013-05-20 2014-03-31 映像信号処理回路、映像信号処理方法、及び、表示装置
CN201480013441.3A CN105027551B (zh) 2013-05-20 2014-03-31 图像信号处理电路、图像信号处理方法以及显示装置
US14/891,121 US9847056B2 (en) 2013-05-20 2014-03-31 Picture signal processing circuit, picture signal processing method, and display unit
KR1020157026098A KR20150121141A (ko) 2013-05-20 2014-03-31 영상 신호 처리 회로, 영상 신호 처리 방법 및 표시 장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013105756 2013-05-20
JP2013-105756 2013-05-20

Publications (1)

Publication Number Publication Date
WO2014188789A1 true WO2014188789A1 (ja) 2014-11-27

Family

ID=51933355

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/059468 WO2014188789A1 (ja) 2013-05-20 2014-03-31 映像信号処理回路、映像信号処理方法、及び、表示装置

Country Status (6)

Country Link
US (1) US9847056B2 (ja)
JP (1) JP6281140B2 (ja)
KR (1) KR20150121141A (ja)
CN (1) CN105027551B (ja)
TW (1) TW201445542A (ja)
WO (1) WO2014188789A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020144256A (ja) * 2019-03-07 2020-09-10 シナプティクス インコーポレイテッド 表示ドライバ及び自発光表示パネルの駆動方法
JP2021189278A (ja) * 2020-05-28 2021-12-13 キヤノン株式会社 発光装置、および、電子機器

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106373516B (zh) * 2016-10-31 2019-08-13 北京集创北方科技股份有限公司 Led显示装置及其驱动方法
KR102594294B1 (ko) * 2016-11-25 2023-10-25 엘지디스플레이 주식회사 전계 발광 표시 장치 및 이의 구동 방법
CN108122534B (zh) 2016-11-29 2019-03-26 昆山国显光电有限公司 一种驱动控制电路及其驱动方法、显示装置
CN109147668B (zh) 2018-09-25 2020-08-04 京东方科技集团股份有限公司 显示面板的外部补偿方法、驱动单元及显示面板
JPWO2020157979A1 (ja) * 2019-02-01 2021-11-25 株式会社ソニー・インタラクティブエンタテインメント ヘッドマウントディスプレイおよび画像表示方法
KR20200144827A (ko) 2019-06-19 2020-12-30 삼성전자주식회사 주파수 별로 다르게 설정된 주파수 동작 사이클에 기반한 디스플레이 구동 방법 및 장치
US20230018404A1 (en) * 2019-12-27 2023-01-19 Sony Group Corporation Signal processing device, signal processing method, and display device
CN111243480B (zh) * 2020-01-17 2022-05-24 昆山国显光电有限公司 显示面板的驱动方法和显示装置
EP4064267A4 (en) 2020-02-06 2023-03-01 Samsung Electronics Co., Ltd. DISPLAY CONTROL METHOD AND ELECTRONIC DEVICE SUPPORTING THE SAME
KR20220001314A (ko) * 2020-06-29 2022-01-05 삼성전자주식회사 가변 리프레시 레이트를 갖는 표시 장치를 포함하는 전자 장치 및 그 동작 방법
WO2022010586A1 (en) * 2020-07-07 2022-01-13 Google Llc Predictive gamma algorithm for multiple display refresh rates
KR20220017274A (ko) 2020-08-04 2022-02-11 삼성전자주식회사 디스플레이 화면 제어 방법 및 이를 지원하는 전자 장치
CN114078407A (zh) * 2020-08-11 2022-02-22 上海和辉光电股份有限公司 显示面板的驱动方法及装置
US11270633B1 (en) * 2020-12-17 2022-03-08 Huayuan Semiconductor (Shenzhen) Limited Company Skewing drive times of LED zones in a display device with distributed driver circuits
KR102668816B1 (ko) * 2020-12-22 2024-05-22 엘지디스플레이 주식회사 표시 장치 및 이의 저휘도 전원 제공 방법
KR20220116873A (ko) 2021-02-16 2022-08-23 엘지전자 주식회사 디스플레이 장치
CN113380173B (zh) * 2021-06-08 2023-01-20 昆山国显光电有限公司 显示面板的显示补偿方法、装置、显示装置及介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006330292A (ja) * 2005-05-25 2006-12-07 Sharp Corp 液晶表示装置及び液晶表示パネル駆動方法
JP2008011382A (ja) * 2006-06-30 2008-01-17 Olympus Corp 階調変換装置
JP2008148055A (ja) * 2006-12-11 2008-06-26 Sony Corp 画像処理装置、画像処理方法、表示装置、および投射型表示装置
JP2009058675A (ja) * 2007-08-30 2009-03-19 Sony Corp 表示装置
JP2009141302A (ja) * 2007-12-05 2009-06-25 Samsung Mobile Display Co Ltd 有機電界発光表示装置及びその駆動方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020006019A (ko) * 1998-12-14 2002-01-18 도날드 피. 게일 휴대용 마이크로디스플레이 시스템
JP4333023B2 (ja) 2000-11-24 2009-09-16 ソニー株式会社 デジタル信号処理回路、これを用いた表示装置および液晶プロジェクタ
JP4221183B2 (ja) * 2002-02-19 2009-02-12 株式会社日立製作所 液晶表示装置
JP2005275128A (ja) * 2004-03-25 2005-10-06 Sharp Corp 画像補正方法及び画像形成装置
JP2006023392A (ja) * 2004-07-06 2006-01-26 Sharp Corp 画像形成装置
JP2006081037A (ja) * 2004-09-10 2006-03-23 Eastman Kodak Co 撮像装置
CN101329458B (zh) * 2007-06-20 2010-09-22 青岛海信电器股份有限公司 液晶显示对比度的调整方法和装置
CA2691627A1 (en) * 2007-07-11 2009-01-15 Yasuo Inoue Display device, picture signal processing method, and program
JP4433041B2 (ja) * 2007-11-16 2010-03-17 ソニー株式会社 表示装置、画像信号処理方法、およびプログラム
TWI463865B (zh) 2007-11-23 2014-12-01 Mstar Semiconductor Inc 多切割之水平同步訊號之產生裝置及方法
JP2009265114A (ja) * 2008-04-21 2009-11-12 Sharp Corp 液晶表示装置
JP5576712B2 (ja) * 2010-05-14 2014-08-20 キヤノン株式会社 画像形成装置及びその制御方法
CN102034431B (zh) * 2010-12-09 2012-11-21 广州杰赛科技股份有限公司 Led的伽马校正方法及装置
CN102547304A (zh) * 2011-12-31 2012-07-04 蔡静 一种视频图像数据获取装置及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006330292A (ja) * 2005-05-25 2006-12-07 Sharp Corp 液晶表示装置及び液晶表示パネル駆動方法
JP2008011382A (ja) * 2006-06-30 2008-01-17 Olympus Corp 階調変換装置
JP2008148055A (ja) * 2006-12-11 2008-06-26 Sony Corp 画像処理装置、画像処理方法、表示装置、および投射型表示装置
JP2009058675A (ja) * 2007-08-30 2009-03-19 Sony Corp 表示装置
JP2009141302A (ja) * 2007-12-05 2009-06-25 Samsung Mobile Display Co Ltd 有機電界発光表示装置及びその駆動方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020144256A (ja) * 2019-03-07 2020-09-10 シナプティクス インコーポレイテッド 表示ドライバ及び自発光表示パネルの駆動方法
JP2021189278A (ja) * 2020-05-28 2021-12-13 キヤノン株式会社 発光装置、および、電子機器

Also Published As

Publication number Publication date
JP6281140B2 (ja) 2018-02-21
CN105027551A (zh) 2015-11-04
CN105027551B (zh) 2018-10-09
US20160093248A1 (en) 2016-03-31
KR20150121141A (ko) 2015-10-28
JPWO2014188789A1 (ja) 2017-02-23
US9847056B2 (en) 2017-12-19
TW201445542A (zh) 2014-12-01

Similar Documents

Publication Publication Date Title
JP6281140B2 (ja) 映像信号処理回路、映像信号処理方法、及び、表示装置
JP5552117B2 (ja) 有機el表示装置の表示方法および有機el表示装置
US9361823B2 (en) Display device
CN108022557B (zh) 数据驱动器和使用其的显示装置
US10141020B2 (en) Display device and drive method for same
US20160125798A1 (en) Organic light emitting display device and method for driving the same
US9330599B2 (en) Organic light emitting display capable of compensating for noise output from a power source supply unit
EP3699901B1 (en) Pixel driving circuit, pixel driving device, and display device
KR20140042623A (ko) 유기전계발광표시장치, 이의 구동방법 및 이의 제조방법
CN108780626B (zh) 有机发光二极管显示装置及其操作方法
JP6142235B2 (ja) 表示装置およびその駆動方法
KR102437049B1 (ko) 표시장치, 광학보상 시스템 및 광학보상 방법
KR102099709B1 (ko) 표시 패널 구동부, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
KR20150064787A (ko) 유기발광 표시장치 및 그 열화 보상 방법
US20130271501A1 (en) Organic light emitting diode display and operating method thereof
JP2015197473A (ja) 信号処理方法、表示装置、及び電子機器
US20110115773A1 (en) Image display and image display method
TW201510974A (zh) 顯示控制裝置
JP2015056800A (ja) 映像信号処理回路、映像信号処理方法、及び、表示装置
JP2012168358A (ja) 表示装置、表示装置の駆動方法、及び、電子機器
KR20210116786A (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
JP2019124848A (ja) 画像表示装置および画像表示方法
EP3961612A1 (en) Display apparatus
WO2020202260A1 (ja) 表示装置およびその駆動方法
KR20160079564A (ko) Oled 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201480013441.3

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14801518

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20157026098

Country of ref document: KR

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2015518139

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14891121

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14801518

Country of ref document: EP

Kind code of ref document: A1