JP2006330292A - 液晶表示装置及び液晶表示パネル駆動方法 - Google Patents

液晶表示装置及び液晶表示パネル駆動方法 Download PDF

Info

Publication number
JP2006330292A
JP2006330292A JP2005152899A JP2005152899A JP2006330292A JP 2006330292 A JP2006330292 A JP 2006330292A JP 2005152899 A JP2005152899 A JP 2005152899A JP 2005152899 A JP2005152899 A JP 2005152899A JP 2006330292 A JP2006330292 A JP 2006330292A
Authority
JP
Japan
Prior art keywords
liquid crystal
data
gradation
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005152899A
Other languages
English (en)
Other versions
JP4694890B2 (ja
Inventor
Yasutake Furukoshi
靖武 古越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2005152899A priority Critical patent/JP4694890B2/ja
Priority to US11/438,253 priority patent/US20070097107A1/en
Publication of JP2006330292A publication Critical patent/JP2006330292A/ja
Application granted granted Critical
Publication of JP4694890B2 publication Critical patent/JP4694890B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

【課題】 本発明は、リフレッシュレートが変化しても最適なガンマ値を維持することが可能な液晶表示装置を提供することを目的とする。
【解決手段】 液晶表示装置は、液晶パネルと、液晶パネルを駆動するデータドライバと、外部から供給される表示データと制御信号とに基づいてデータドライバを制御する制御回路を含み、データドライバが液晶パネルを駆動する電圧と表示データの階調との関係を制御信号が示す水平周期及び垂直周期の何れかに応じて変化させるように制御回路が構成されることを特徴とする。
【選択図】 図2

Description

本発明は、液晶表示装置及び液晶表示パネル駆動方法に関し、詳しくはガンマ値制御機能を有した液晶表示装置及び液晶表示パネル駆動方法に関する。
種々の画像関連機器において、画像階調の入出力特性は一般にガンマ(γ)値によって表現される。例えばCRTの場合には一般に、画面に表示される画像の明るさは入力信号電圧の約2.2乗に比例し、ガンマ値が2.2であると表現される。
このようにガンマ値が1でない場合には、入力信号電圧が画像階調に比例した電圧であっても、表示される画像の明るさは画像階調値に比例しない。ガンマ値が1より大きい場合には、入力信号電圧が小さい領域では、入力信号電圧の変化に対する明るさの変化が緩やかであるが、入力信号電圧が大きくなると、入力信号電圧の変化に対する明るさの変化が急激に大きくなる。逆にガンマ値が1より小さい場合には、入力信号電圧が小さい領域では、入力信号電圧の変化に対する明るさの変化が急峻であるが、入力信号電圧が大きくなると、入力信号電圧の変化に対する明るさの変化が小さくなる。即ちγ>1の場合は、画像中の黒領域が潰れた出力になり、γ<1の場合は、画像中の白領域が潰れた出力になる。
カメラ、スキャナ、画像表示装置等の画像関連機器は、それぞれ固有のガンマ値を有する。カメラやスキャナ等で入力した画像を画像表示装置で忠実に再現するためには、画像入力から最終出力までの系全体のガンマが1になるように設定する必要がある。例えば、スキャナのガンマ値が0.5で画像表示装置のガンマ値が2.0であれば、元画像の階調をIとしてスキャナ出力はI0.5、画像表示装置出力はI0.5×2.0=Iとなり、元画像の階調を忠実に画像表示装置上で再現することができる。仮に画像表示装置がCRTでありガンマ値が2.2であるとすると、この例の場合には、CRT入力信号電圧を2.0/2.2のガンマ値で補正してやれば、CRT表示画像が元画像を忠実に再現したものとなる。このように画像出力機器部分において最適なガンマ値を達成するように入出力特性(ガンマ特性)を補正することをガンマ補正という。
液晶表示装置では、トランジスタを含む画素が縦横に配置され、横方向に延びるゲートバスラインが各画素のトランジスタのゲートに接続され、縦方向に延びるデータバスラインがトランジスタを介して各画素の画素電極に接続される。画素電極は、液晶層を介してコモン電極(対抗電極)と向き合っており、各画素に対応したコンデンサを形成する。液晶パネルにデータ表示する際には、ゲートドライバによりゲートバスラインを1ラインずつ順次駆動して1ライン分のトランジスタを導通状態にし、導通されたトランジスタを介して、データドライバから各画素に横1ライン分のデータを一斉に書き込む。
上記のような構成の液晶パネルに適正なタイミングで表示データを書き込んで所望の画像を表示するために、液晶表示装置にはタイミングコントローラが備えられている。このタイミングコントローラは。ホスト側の装置(テレビチューナ又はコンピュータ等)からクロック信号、表示データ、及び表示位置のタイミングを示す表示イネーブル信号を受け取る。タイミングコントローラは、表示イネーブル信号の立ち上がりからクロック信号のクロックパルスを数えることにより水平位置のタイミングを決定し、各種制御信号を生成する。また更に、タイミングコントローラは、表示イネーブル信号の数をカウントすることで、垂直位置のタイミングを決定し、各種制御信号を生成する。また、表示イネーブル信号のLOW期間が一定のクロックパルス数以上継続する位置を検出することで、各フレームの先頭の位置を検出することができる。
このような液晶表示装置では、表示画像のリフレッシュレート(垂直周期)を数種類のリフレッシュレートの中から選択して使用可能な構成となっている。リフレッシュレートが60Hzであれば、画像が1秒間に60回表示画面上に描画されることになる。一般に人間の視知覚特性として、リフレッシュレートが60Hz未満であるとちらつきを感じる場合があるので、リフレッシュレートは60Hz以上に設定することが望ましい。液晶表示装置の場合には、一般に、ちらつき感や消費電力の観点から60Hzが最適なリフレッシュレートとなるように、表示セル(画素コンデンサ)の記憶特性が設計・製造されている。しかしユーザのニーズに応じて、70Hzや80Hzのように、より高いリフレッシュレートに設定することが可能である。
図1は、液晶表示装置の入力階調と出力輝度との関係を示す図である。図1において横軸は入力階調を示し、縦軸は出力輝度を示す。この入出力特性(階調輝度特性)が上記ガンマ値に対応する。
図1には、異なるリフレッシュレート(18.5Hz,36.9Hz,60Hz,75Hz,85Hz)においての入出力特性が示されている。図示されるように、液晶表示装置の場合には、リフレッシュレートに応じて入出力特性が異なることが分かる。
例えば標準設定の60Hzのリフレッシュレートに対して最適なガンマ値を提供するように液晶表示装置が設定されていたとしても、リフレッシュレートを変化させると、これに伴いガンマ値も変化してしまう。従って変化後のリフレッシュレートの設定では、最適なガンマ値(入出力特性)が達成されないことになる。
以上を鑑みて本発明は、リフレッシュレートが変化しても最適なガンマ値を維持することが可能な液晶表示装置を提供することを目的とする。
本発明による液晶表示装置は、液晶パネルと、該液晶パネルを駆動するデータドライバと、外部から供給される表示データと制御信号とに基づいて該データドライバを制御する制御回路を含み、該データドライバが該液晶パネルを駆動する電圧と該表示データの階調との関係を該制御信号が示す水平周期及び垂直周期の何れかに応じて変化させるように該制御回路が構成されることを特徴とする。
また本発明による液晶表示パネル駆動方法は、表示データ信号と制御信号とを受け取り、該表示データ信号と制御信号とに基づいて液晶パネルを駆動するデータドライバを制御し、該制御信号が示す水平周期及び垂直周期の何れかを検出し、該データドライバが該液晶パネルを駆動する電圧と該表示データの階調との関係を該検出された周期に応じて変化させる各段階を含むことを特徴とする。
本発明の少なくとも1つの実施例によれば、データドライバが液晶パネルを駆動する電圧と表示データの階調との関係を、制御信号が示す水平周期及び垂直周期の何れかに応じて変化させるので、リフレッシュレートが変化しても最適なガンマ値を維持することができる。
以下に、本発明の実施例を添付の図面を用いて詳細に説明する。
図2は、本発明による液晶表示装置の構成を示す図である。
図2の液晶表示装置は、LCDパネル10、制御回路11、ゲートドライバ12、データドライバ13、インバータ回路14、及びバックライト15を含む。LCDパネル10には、トランジスタを含む画素が縦横に配置される。ゲートドライバ12から横方向に延びるゲートバスラインGLが各画素のトランジスタのゲートに接続され、データドライバ13から縦方向に延びるデータバスラインDLがトランジスタを介して画素電極に画素データを書き込む。
制御回路11のタイミングコントローラ&電源回路11aは、ホスト装置から表示データ信号及び各種制御信号(タイミング信号)を、インターフェースを介して受け取る。表示データ信号及び各種制御信号(タイミング信号)には、クロック信号DCLK、表示データRGB0−6、及び表示位置のタイミングを示す表示イネーブル信号ENAB等が含まれる。タイミングコントローラ&電源回路11aは、表示イネーブル信号ENABの立ち上がりからクロック信号のクロックパルスを数えることにより水平位置のタイミングを決定し、ドライバ駆動用の各種制御信号を生成する。また更に、タイミングコントローラ&電源回路11aは、表示イネーブル信号ENABの数をカウントすることで、垂直位置のタイミングを決定し、ドライバ駆動用の各種制御信号を生成する。また、表示イネーブル信号ENABのLOW期間が一定のクロックパルス数以上継続する位置を検出することで、各フレームの先頭の位置を検出することが出来る。
タイミングコントローラ&電源回路11aからゲートドライバ12に供給される制御信号は、ゲートクロック信号及びスタートパルス信号を含む。ゲートクロック信号は、信号の立ち上がりに同期して駆動するゲートバスラインを1ラインずつシフトさせるための同期信号である。具体的には、ゲートがオンになる横方向1ライン分のトランジスタを、ゲートクロック信号の立ち上がりに同期して1ラインずつ縦方向にシフトさせることになる。スタートパルス信号は、先頭のゲートバスラインをオンさせるタイミングを指定する同期信号であり、フレームの開始タイミングに相当する。
タイミングコントローラ&電源回路11aからデータドライバ13に供給される制御信号は、ドットクロック信号、データスタート信号、ラッチパルス、及びポラリティ信号を含む。ドットクロック信号は、表示データを立ち上がり同期でレジスタに取りこむためのクロックパルスである。データスタート信号は、当該データドライバ13が表示する分の表示データの開始位置を示す信号である。このデータスタート信号のタイミングを開始点として、各画素に対応する表示データをドットクロック信号により順次レジスタに取り込む。ラッチパルスは、レジスタに順次取り込まれた表示データを内部ラッチにラッチするための信号である。ラッチされた表示データ信号はDAコンバータに転送され、DAコンバータによりアナログ階調信号に変換され、データバスライン駆動信号としてLCDパネル10に出力される。またポラリティ信号は、DAコンバータに入力される信号であり、この信号により各データバスラインの出力極性を指示する。液晶の特性劣化を防ぐために各データバスラインの出力極性を時間的に反転させる動作が必要であるので、このポラリティ信号を用いてコモン電圧に対する各データバスラインの出力極性を選択する。
インバータ回路14は、直流電源電圧に基づいて冷陰極管を点灯するための高電圧を生成し、バックライト15に供給する。バックライト15は、LCDパネル10に背面から光を照射する。
図3は、タイミングコントローラ&電源回路11aの構成を示す図である。タイミングコントローラ&電源回路11aは、タイミング作成回路21、水平/垂直周期監視回路22、階調電源選択回路23、階調電源作成回路24−1乃至24−3、及び電源作成回路25を含む。
タイミング作成回路21は、クロック信号DCLK、表示データRGB、及び表示位置のタイミングを示す表示イネーブル信号ENABを受け取り、前述の各種タイミング信号を生成する。生成されたタイミング信号のうち、ゲートクロック信号及びスタートパルス信号はゲートドライバ12に供給される。またドットクロック信号、データスタート信号、ラッチパルス、及びポラリティ信号は、表示データとともにデータドライバ13に供給される。
水平/垂直周期監視回路22は、クロック信号DCLK及び表示イネーブル信号ENABを受け取り、これらの信号に基づいて選択リフレッシュレートを検知する。水平/垂直周期監視回路22は、検知した選択リフレッシュレートを示す検知信号を階調電源選択回路23に供給する。
階調電源選択回路23は、水平/垂直周期監視回路22から供給される検知信号と、階調電源作成回路24−1乃至24−3から供給されるそれぞれの階調電圧群(この例では3つの階調電圧群)とを受け取る。階調電源選択回路23は、検知信号が示す選択リフレッシュレートに対応する階調電圧群を選択し、選択した階調電圧群をデータドライバ13に供給する。
電源作成回路25は、LCDパネル10、ゲートドライバ12、及びデータドライバ13を駆動するための電源電圧を生成する。生成された電源電圧は、LCDパネル10、ゲートドライバ12、及びデータドライバ13に供給される。
図4は、データドライバ13の構成の一例を示す図である。図4のデータドライバ13は、シフトレジスタ部31、データレジスタ部32、ラッチ部33、レベルシフト部34、D/Aコンバータ部35、及び出力部36を含む。
シフトレジスタ部31は、タイミング作成回路21から供給されるドットクロック信号ICLKに同期して、データレジスタ部32に接続される複数の出力線を順次一本ずつアサートする。複数の出力線を順次一本ずつアサートする動作のスタートタイミングは、データスタート信号STが指示するタイミングである。具体的には、シフトレジスタ部31のシフトレジスタを構成する各段のフリップフロップが、データスタート信号STを順次ラッチして出力することにより、データレジスタ部32に接続される複数の出力線を順次一本ずつアサートする。データドライバ13が複数のデータドライバのカスケード接続から構成される場合、最終段のフリップフロップから出力されたデータスタート信号STは、次段のデータドライバに供給される。
データレジスタ部32は、シフトレジスタ部31から接続される出力線が順次一本ずつアサートされるのに応答して、順番に供給されるRGB表示データを内部レジスタ回路に格納する。このようにして、データレジスタ部32には、1つの表示ライン(ゲートバスライン)上の対応する部分の表示データが格納される。データレジスタ部32に格納された表示データは、ラッチパルスLPに同期してラッチ部33にラッチされる。
ラッチ部33に格納されたデジタル表示データは、電圧範囲を適合させるためのレベルシフト部34を介してD/Aコンバータ部35に供給される。D/Aコンバータ部35には、各データバスラインに対応してDA変換回路が設けられており、このDA変換回路で入力表示データをDA変換し、アナログ階調信号として出力する。
具体的には、D/Aコンバータ部35は、図3に示す階調電源選択回路23が選択した階調電圧群を、階調電源選択回路23から受け取る。この階調電圧群は、例えば表示する階調数に等しい数の複数の電圧からなる。この場合、各電圧は1つの階調に対応する。各DA変換回路は、デジタル表示データの階調に対応する電圧を階調電圧群から選択して、選択した電圧をアナログ階調信号として出力する。階調電源選択回路23から供給される階調電圧群は、表示する階調数より少ない数の複数の電圧(基準電圧群)であってもよい。この場合、各DA変換回路は、基準電圧群の電圧間を更に分圧することで全階調に対応する階調電圧群を生成し、デジタル表示データの階調に対応する電圧を階調電圧群から選択して、選択した電圧をアナログ階調信号として出力する。
出力部36は、各データバスライン毎に設けられる出力バッファを含み、各出力バッファがD/Aコンバータ部35から対応するアナログ階調信号を受け取る。各出力バッファは、受け取ったアナログ階調信号を、データバスラインを駆動するデータバスライン駆動信号としてTFT基板へ出力する。
本発明においては、データドライバ13がデータバスライン駆動のために使用する階調電圧群が、選択リフレッシュレートに応じて選択された階調電圧群である。従って、各リフレッシュレートに対応する階調電圧群を、最適なガンマ値を達成するように設定しておくことで、リフレッシュレートが変化しても最適なガンマ値を維持することができる。
図5は、タイミングコントローラ&電源回路11aの別の構成例を示す図である。図5において、図3と同一の構成要素は同一の番号で参照し、その説明は省略する。
図5のタイミングコントローラ&電源回路11aは、タイミング作成回路21、水平/垂直周期監視回路22、階調電源作成回路24、電源作成回路25、及び階調データ変換回路41を含む。
水平/垂直周期監視回路22は、検知した選択リフレッシュレートを示す検知信号を階調データ変換回路41に供給する。階調データ変換回路41は、水平/垂直周期監視回路22から供給される検知信号と、ホスト装置から供給される表示データRGBとを受け取る。階調データ変換回路41は、検知信号が示す選択リフレッシュレートに対応する階調変換特性に基づいて表示データRGBの階調を変換し、階調変換後の表示データをタイミング作成回路21に供給する。
具体的には、複数のリフレッシュレートに対応する階調変換特性を有した複数の階調変換回路を設けておき、検知信号が示す選択リフレッシュレートに対応する1つの階調変換回路を選択し、選択した階調変換回路により表示データRGBの階調を変換する構成としてよい。なお標準のリフレッシュレートの場合には、無変換(即ち入出力が同一となる変換回路を使用)としてよい。
タイミング作成回路21は、クロック信号DCLK、階調変換後の表示データ、及び表示位置のタイミングを示す表示イネーブル信号ENABを受け取り、前述の各種タイミング信号を生成する。生成されたタイミング信号のうち、ゲートクロック信号及びスタートパルス信号はゲートドライバ12に供給される。またドットクロック信号、データスタート信号、ラッチパルス、及びポラリティ信号は、階調変換後の表示データとともにデータドライバ13に供給される。
階調電源作成回路24は階調電圧群を生成し、生成した階調電圧群をデータドライバ13に供給する。即ち図5の構成においては、データドライバ13に供給される階調電圧群は、リフレッシュレートに関わらず固定である。
図5の構成を用いる場合、本発明においては、データドライバ13がデータバスラインを駆動する際の基礎となる表示データが、選択リフレッシュレートに応じて選択した階調変換特性により変換した表示データである。従って、各リフレッシュレートに対応する階調変換特性を、最適なガンマ値を達成するように設定しておくことで、リフレッシュレートが変化しても最適なガンマ値を維持することができる。
図6は、水平/垂直周期監視回路22の回路構成の一例を示す図である。図6の水平/垂直周期監視回路22は、フリップフロップ51乃至54、NAND回路55、AND回路56、バイナリカウンタ57、デコーダ58乃至60、セレクタ61、及びアナログスイッチ62を含む。
図6のフリップフロップ51及び52並びにNAND回路55から構成される回路部分は、表示イネーブル信号ENABとクロック信号CLK(例えばドットクロック信号DCLK)とに基づいて、各水平周期の開始タイミングから1クロック後のタイミングでLOWになるパルス信号を生成する。このLOWパルスは、バイナリカウンタ57に供給される。
バイナリカウンタ57は、リフレッシュレートを測定するためのクロック信号CLK2(ドットクロック信号DCLKとは独立に生成した参照用のクロック信号)のパルスの数をカウントする(クロック信号CLK2の各パルスに応答してカウントアップする)。上記LOWパルスによりバイナリカウンタ57をリセットすることで、各水平周期にクロック信号CLK2のパルスが幾つ含まれるかをカウントすることができる。
デコーダ58乃至60は、上記カウントの値をデコードし、カウント値が所定値以上になると出力をHIGHにする。この所定値は、デコーダ58乃至60ごとに異なる値である。従ってデコーダ58乃至60の出力に基づいて、水平周期の長さを大まかに判定することができる。これらデコーダ58乃至60の出力はセレクタ61に供給される。
フリップフロップ53及び54並びにAND回路56から構成される回路部分は、表示イネーブル信号ENABとクロック信号CLK2とに基づいて、クロック信号CLK2に同期して各水平周期の終了タイミングでHIGHになるパルス信号を生成する。このHIGHパルス信号はセレクタ61のイネーブル端子ENに供給される。
セレクタ61は、デコーダ58乃至60の出力に基づいて、50Hzを示す信号、60Hzを示す信号、75Hzを示す信号の何れか1つをHIGHにする。アナログスイッチ62は、セレクタ61から供給される50Hz、60Hz、75Hzの何れかを示す信号に基づいて、50Hz用基準電圧群(或いは階調電圧群)、60Hz基準電圧群(或いは階調電圧群)、75Hz基準電圧群(或いは階調電圧群)の何れか1つを選択し、選択した電圧群を出力する。出力された電圧群は、データドライバ13に供給される。
図7は、図6の回路の動作を示すタイミング図である。図6の回路の動作について、図7を用いて説明する。
図7において示される各信号は、図6の回路図にその位置が示されている。信号Aはフリップフロップ51の非反転出力であり、信号Bはフリップフロップ52の反転出力、信号CはNAND回路55の出力、信号Dはフリップフロップ53の反転出力、信号Eはフリップフロップ54の非反転出力、信号FはAND回路56の出力、信号G乃至Iはそれぞれデコーダ58乃至60の出力、信号J乃至Lはセレクタ61の出力である。
表示イネーブル信号ENABは、各水平周期において表示データが有効な期間においてHIGHとなり、表示データが有効な期間を示す信号である。表示イネーブル信号ENABをフリップフロップ51でクロック信号CLKの1クロック分遅らせて信号Aを生成する。更にこの信号Aをフリップフロップ52でクロック信号CLKの1クロック分遅らせて反転することにより、信号Bを生成する。NAND回路55で信号Bと信号CとのNANDをとることにより、各水平周期の開始タイミング(厳密にはクロック信号CLKの1クロック後)にLOWになるパルス信号Cが得られる。
この信号CのLOWパルスによりバイナリカウンタ57をリセットする。従ってバイナリカウンタ57のカウント値(図7に「カウント」として示される)は、各水平周期の開始タイミングに合わせて初期値0からカウントアップ動作を開始することになる。なお前述のように、バイナリカウンタ57のカウントアップ動作はクロック信号CLK2に同期している。
デコーダ58はカウント値が例えば3以上になると、その出力信号GをHIGHとする。デコーダ59は例えばカウント値が5以上になると、その出力信号HをHIGHとする。デコーダ59は例えばカウント値が7以上になると、その出力信号IをHIGHとする。カウント値の最終値は水平周期の長さに比例する値である。従って、クロック信号CLK2の周期に合わせてデコーダ58乃至60を適宜設定することで、例えばリフレッシュレート75Hzの時には信号GのみがHIGHとなり、リフレッシュレート60Hzの時には信号G及び信号HがHIGHとなり、リフレッシュレート50Hzの時には信号G、信号H、信号Iの全てがHIGHになるように構成することができる。
また表示イネーブル信号ENABをフリップフロップ53でクロック信号CLK2に同期させ、反転することで信号Dを生成する。更にフリップフロップ53の非反転出力(信号Dの反転)をフリップフロップ54でクロック信号CLK2の1クロック分遅らせることにより、信号Eを生成する。AND回路56で信号Dと信号EとのANDをとることにより、各水平周期の終了タイミングでクロック信号CLK2に同期してHIGHになるパルス信号Fが得られる。
このパルス信号FのHIGHによりセレクタ61をイネーブル状態とする。即ちパルス信号FのHIGHのタイミングでの信号G、信号H、及び信号Iの状態に応じて、セレクタ61は50Hzを示す信号J、60Hzを示す信号K、75Hzを示す信号Lの何れか1つをHIGHにする。
図6に示した水平/垂直周期監視回路22は、図7を用いて説明したように、水平周期の測定に基づいてリフレッシュレートを検出する構成となっている。水平/垂直周期監視回路22はこのような構成に限定されるものではなく、垂直周期の測定に基づいてリフレッシュレートを検出する構成としてもよい。前述のように、表示イネーブル信号のLOW期間が一定のクロックパルス数以上継続する位置を検出することで、各フレームの先頭の位置を検出することが可能であり、例えばこれを利用して垂直周期を測定すればよい。
以上、本発明を実施例に基づいて説明したが、本発明は上記実施例に限定されるものではなく、特許請求の範囲に記載の範囲内で様々な変形が可能である。
液晶表示装置の入力階調と出力輝度との関係を示す図である。 液晶表示装置の構成を示す図である。 タイミングコントローラ&電源回路の構成を示す図である。 データドライバの構成の一例を示す図である。 タイミングコントローラ&電源回路の別の構成例を示す図である。 水平/垂直周期監視回路の回路構成の一例を示す図である。 図6の回路の動作を示すタイミング図である。
符号の説明
10 LCDパネル
11 制御回路
12 ゲートドライバ
13 データドライバ
14 インバータ回路
15 バックライト
21 タイミング作成回路
22 水平/垂直周期監視回路
23 階調電源選択回路
24−1乃至24−3 階調電源作成回路
25 電源作成回路
41 階調データ変換回路

Claims (10)

  1. 液晶パネルと、
    該液晶パネルを駆動するデータドライバと、
    外部から供給される表示データと制御信号とに基づいて該データドライバを制御する制御回路
    を含み、
    該データドライバが該液晶パネルを駆動する電圧と該表示データの階調との関係を該制御信号が示す水平周期及び垂直周期の何れかに応じて変化させるように該制御回路が構成されることを特徴とする液晶表示装置。
  2. 該制御回路は複数の電圧生成回路を含み、該制御信号が示す該水平周期及び該垂直周期の何れかに応じて該複数の電圧生成回路の1つを選択し、該選択した電圧生成回路の生成する電圧を該データドライバに供給するよう構成されることを特徴とする請求項1記載の液晶表示装置。
  3. 該データドライバは、該表示データをD/A変換してアナログ電圧を生成するD/A変換回路を更に含み、該D/A変換回路は該選択した電圧生成回路の生成する電圧に応じて該アナログ電圧を生成することを特徴とする請求項2記載の液晶表示装置。
  4. 該制御回路は該表示データを階調変換する階調データ変換回路を含み、該階調データ変換回路は該制御信号が示す該水平周期及び該垂直周期の何れかに応じて該階調変換の変換特性を変化させることを特徴とする請求項1記載の液晶表示装置。
  5. 該制御回路は該階調変換後の表示データと該制御信号とに基づいて該データドライバを制御するよう構成されることを特徴とする請求項4記載の液晶表示装置。
  6. 液晶パネルと該液晶パネルを駆動するデータドライバとを含むユニットに結合され、外部から供給される表示データ信号と制御信号とに基づいて該データドライバを制御するよう構成された制御回路であって、該データドライバが該液晶パネルを駆動する電圧と該表示データの階調との関係を該制御信号が示す水平周期及び垂直周期の何れかに応じて変化させるように構成されることを特徴とする制御回路。
  7. 複数の電圧生成回路を含み、該制御信号が示す該水平周期及び該垂直周期の何れかに応じて該複数の電圧生成回路の1つを選択し、該選択した電圧生成回路の生成する電圧を該データドライバに供給するよう構成されることを特徴とする請求項6記載の制御回路。
  8. 該表示データを階調変換する階調データ変換回路を含み、該階調データ変換回路は該制御信号が示す該水平周期及び該垂直周期の何れかに応じて該階調変換の変換特性を変化させることを特徴とする請求項6記載の制御回路。
  9. 表示データ信号と制御信号とを受け取り、
    該表示データ信号と該制御信号とに基づいて液晶パネルを駆動するデータドライバを制御し、
    該制御信号が示す水平周期及び垂直周期の何れかを検出し、
    該データドライバが該液晶パネルを駆動する電圧と該表示データの階調との関係を該検出された周期に応じて変化させる
    各段階を含むことを特徴とする液晶表示パネル駆動方法。
  10. 該変化させる段階は、該データドライバが該液晶パネルを駆動する電圧と該表示データの階調との関係を複数種類用意しておき、該検出された周期に応じて該複数種類の関係の1つを選択する段階を含むことを特徴とする請求項9記載の液晶表示パネル駆動方法。
JP2005152899A 2005-05-25 2005-05-25 液晶表示装置及び液晶表示パネル駆動方法 Expired - Fee Related JP4694890B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005152899A JP4694890B2 (ja) 2005-05-25 2005-05-25 液晶表示装置及び液晶表示パネル駆動方法
US11/438,253 US20070097107A1 (en) 2005-05-25 2006-05-23 Liquid crystal display apparatus and liquid crystal display panel drive method capable of controlling gamma value

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005152899A JP4694890B2 (ja) 2005-05-25 2005-05-25 液晶表示装置及び液晶表示パネル駆動方法

Publications (2)

Publication Number Publication Date
JP2006330292A true JP2006330292A (ja) 2006-12-07
JP4694890B2 JP4694890B2 (ja) 2011-06-08

Family

ID=37552042

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005152899A Expired - Fee Related JP4694890B2 (ja) 2005-05-25 2005-05-25 液晶表示装置及び液晶表示パネル駆動方法

Country Status (2)

Country Link
US (1) US20070097107A1 (ja)
JP (1) JP4694890B2 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010020079A (ja) * 2008-07-10 2010-01-28 Canon Inc 画像処理装置、及び方法、プログラム
WO2013080985A1 (ja) * 2011-11-30 2013-06-06 シャープ株式会社 制御ユニット、該制御ユニットを含む表示装置、及び、制御方法
WO2014188789A1 (ja) * 2013-05-20 2014-11-27 ソニー株式会社 映像信号処理回路、映像信号処理方法、及び、表示装置
WO2016093127A1 (ja) * 2014-12-08 2016-06-16 シャープ株式会社 表示装置、表示装置の制御方法、および制御プログラム
WO2022177043A1 (ko) * 2021-02-16 2022-08-25 엘지전자 주식회사 디스플레이 장치
US11670254B2 (en) 2021-02-26 2023-06-06 LAPIS Technology Co., Ltd. Display driver and display device having variable refresh rate synchronization function suppressing flicker occurrence
US11996064B2 (en) 2022-03-31 2024-05-28 LAPIS Technology Co., Ltd. Display drive device, reference gamma voltage supply device, and display device

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101146983B1 (ko) * 2010-02-12 2012-05-23 삼성모바일디스플레이주식회사 표시 장치, 표시 구동 장치, 및 표시 장치 구동 방법
TWI440926B (zh) * 2010-12-31 2014-06-11 Hongda Liu 液晶顯示裝置
US20140198093A1 (en) 2013-01-14 2014-07-17 Apple Inc. Low power display device with variable refresh rates
KR20220022335A (ko) * 2020-08-18 2022-02-25 엘지디스플레이 주식회사 구동 회로와 이를 이용한 표시장치
KR20230039133A (ko) 2021-09-13 2023-03-21 삼성전자주식회사 디스플레이 구동 회로 및 디스플레이 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11126050A (ja) * 1997-10-23 1999-05-11 Canon Inc 液晶表示パネル駆動装置と駆動方法
JP2002108294A (ja) * 2000-09-28 2002-04-10 Advanced Display Inc 液晶表示装置
JP2003108103A (ja) * 2001-09-12 2003-04-11 Lg Philips Lcd Co Ltd 液晶表示装置の駆動方法及び装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3651371B2 (ja) * 2000-07-27 2005-05-25 株式会社日立製作所 液晶駆動回路及び液晶表示装置
JP3779166B2 (ja) * 2000-10-27 2006-05-24 シャープ株式会社 階調表示用電圧発生装置、及びそれを備えた階調表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11126050A (ja) * 1997-10-23 1999-05-11 Canon Inc 液晶表示パネル駆動装置と駆動方法
JP2002108294A (ja) * 2000-09-28 2002-04-10 Advanced Display Inc 液晶表示装置
JP2003108103A (ja) * 2001-09-12 2003-04-11 Lg Philips Lcd Co Ltd 液晶表示装置の駆動方法及び装置

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010020079A (ja) * 2008-07-10 2010-01-28 Canon Inc 画像処理装置、及び方法、プログラム
WO2013080985A1 (ja) * 2011-11-30 2013-06-06 シャープ株式会社 制御ユニット、該制御ユニットを含む表示装置、及び、制御方法
WO2014188789A1 (ja) * 2013-05-20 2014-11-27 ソニー株式会社 映像信号処理回路、映像信号処理方法、及び、表示装置
CN105027551A (zh) * 2013-05-20 2015-11-04 株式会社日本有机雷特显示器 图像信号处理电路、图像信号处理方法以及显示装置
US9847056B2 (en) 2013-05-20 2017-12-19 Joled Inc. Picture signal processing circuit, picture signal processing method, and display unit
JPWO2014188789A1 (ja) * 2013-05-20 2017-02-23 株式会社Joled 映像信号処理回路、映像信号処理方法、及び、表示装置
JPWO2016093127A1 (ja) * 2014-12-08 2017-08-31 シャープ株式会社 表示装置、表示装置の制御方法、および制御プログラム
WO2016093127A1 (ja) * 2014-12-08 2016-06-16 シャープ株式会社 表示装置、表示装置の制御方法、および制御プログラム
US10380961B2 (en) 2014-12-08 2019-08-13 Sharp Kabushiki Kaisha Display device and control method for display device
WO2022177043A1 (ko) * 2021-02-16 2022-08-25 엘지전자 주식회사 디스플레이 장치
US11854475B2 (en) 2021-02-16 2023-12-26 Lg Electronics Inc. Display device
US11670254B2 (en) 2021-02-26 2023-06-06 LAPIS Technology Co., Ltd. Display driver and display device having variable refresh rate synchronization function suppressing flicker occurrence
US11996064B2 (en) 2022-03-31 2024-05-28 LAPIS Technology Co., Ltd. Display drive device, reference gamma voltage supply device, and display device

Also Published As

Publication number Publication date
US20070097107A1 (en) 2007-05-03
JP4694890B2 (ja) 2011-06-08

Similar Documents

Publication Publication Date Title
JP4694890B2 (ja) 液晶表示装置及び液晶表示パネル駆動方法
JP4918007B2 (ja) 液晶表示装置用アレイ基板の製造方法
JP5419860B2 (ja) 駆動装置
JP4856052B2 (ja) 液晶表示装置とその駆動方法
US8605023B2 (en) Apparatus and method for driving liquid crystal display device
US8416232B2 (en) Liquid crystal display capable of reducing number of output channels of data driving circuit and preventing degradation of picture quality
US20040239602A1 (en) Method and apparatus for driving liquid crystal display device
US8416175B2 (en) Liquid crystal display device and method for driving the same
US20070001980A1 (en) Timing controllers for display devices, display devices and methods of controlling the same
KR101324552B1 (ko) 액정표시장치 및 그 구동방법
US20070146299A1 (en) Liquid crystal display and method for driving the same
WO2015136571A1 (ja) 表示装置及びその駆動方法
JP2011053237A (ja) 表示装置
JP2010072618A (ja) 表示装置及びその駆動方法
KR20080003100A (ko) 액정표시장치 및 데이터 구동회로
JP4417839B2 (ja) 液晶表示装置
KR101765798B1 (ko) 액정표시장치 및 그 구동방법
JP2008165239A (ja) 液晶表示装置及びその駆動方法
KR100333969B1 (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
JP2008197349A (ja) 電気光学装置、処理回路、処理方法および電子機器
JP2003195828A (ja) 表示装置、情報処理装置、表示方法、プログラム、及び記録媒体
KR101686119B1 (ko) 휘도 제어기술을 이용한 플리커 프리 최적의 고효율 led전광판
JP2011150241A (ja) 表示装置、表示パネルドライバ、及び表示パネル駆動方法
US11817030B2 (en) Display apparatus and method of driving display panel using the same
JP2004117752A (ja) 表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070907

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101005

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101119

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110222

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110224

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140304

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4694890

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees